JP5646452B2 - 無線ローカルエリアネットワーク(wlan)における遅延ブロック肯定応答のための方法及び装置 - Google Patents

無線ローカルエリアネットワーク(wlan)における遅延ブロック肯定応答のための方法及び装置 Download PDF

Info

Publication number
JP5646452B2
JP5646452B2 JP2011503202A JP2011503202A JP5646452B2 JP 5646452 B2 JP5646452 B2 JP 5646452B2 JP 2011503202 A JP2011503202 A JP 2011503202A JP 2011503202 A JP2011503202 A JP 2011503202A JP 5646452 B2 JP5646452 B2 JP 5646452B2
Authority
JP
Japan
Prior art keywords
data
acknowledgment
nodes
bit
transmit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011503202A
Other languages
English (en)
Other versions
JP2011518500A (ja
Inventor
スリダラ、ビナイ
ナンダ、サンジブ
カンダラ、スリニバス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2011518500A publication Critical patent/JP2011518500A/ja
Application granted granted Critical
Publication of JP5646452B2 publication Critical patent/JP5646452B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1685Details of the supervisory signal the supervisory signal being transmitted in response to a specific request, e.g. to a polling signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1854Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1887Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1635Cumulative acknowledgement, i.e. the acknowledgement message applying to all previous messages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L2001/0092Error control systems characterised by the topology of the transmission link
    • H04L2001/0093Point-to-multipoint

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)

Description

優先権の主張
35U.S.C.§119に基づく優先権の主張
本特許出願は、METHOD AND APPARATUS FOR DELAYED BLOCK ACKNOWLEDGEMENT IN A WIRELESS LOCAL AREA NETWORK(WLAN)”(無線ローカルエリアネットワーク(WLAN)における遅延ブロック肯定応答のための方法及び装置)という題名を有し、これの譲受人に対して譲渡され及びここにおいて引用されることによって明示でここに組み入れられている仮特許出願第61/090,394号(出願日:2008年8月20日)、及び“METHOD AND APPARATUS FOR DELAYED BLOCK ACKNOWLEDGEMENT IN A WIRELESS LOCAL AREA NETWORK(WLAN)”(無線ローカルエリアネットワーク(WLAN)における遅延ブロック肯定応答のための方法及び装置)という題名を有し、これの譲受人に対して譲渡され及びここにおいて引用されることによって明示でここに組み入れられている仮特許出願第61/042,390号(出願日:2008年4月4日)に対する優先権を主張するものである。
本特許出願は、概して、無線通信システムの動作に関するものである。本特許出願は、より具体的には、通信ネットワークにおける遅延ブロック肯定応答のための方法及び装置に関するものである。
IEEE802.11WLAN等の無線システムの主な特徴の1つは、成功裏に受信されたパケットの肯定応答である。成功裏に受信されたパケットは、例えば、その他の送信と衝突しなかったか又は受信機の感度スレショルドよりも高い受信電力を有するため受信機において適切に復号可能なパケットである。802.11システムにおいては、上層(すなわち、IP層、等)のデータを備えるMAC層プロトコルデータユニット(MPDU)がPLCP(物理層収束手順)層プロトコルデータユニット(PPDU)内に包含されている。MPDUは、MACヘッダに加えてデータを網羅する32ビットのCRC誤り検出機構を有する。誤りのない受信が行われた時点で(CRCフレーム検査において誤りがない)、肯定応答(ACK)が受信機によって送信機に送信される。ACKは、パケットを復号してフレームが復号する局を対象としていたかどうかを検査するための十分な時間及び巡回冗長検査(CRC)を計算することによって誤りの存在を確認するための十分な時間が存在するようにするために短フレーム間スペース(SIFS)時間後に受信機によって送信される。
IEEE802.11e/nでは、受信局が単一の肯定応答フレームを成功裏に受信されたMPDUのビットマップとともに送信することによって複数のフレームの受信について肯定応答するブロックACK(BA)概念を導入している。ACKは、WLANにおけるユーザのためのサービスの品質(QoS)を向上させることができる。しかしながら、その逆に、ACKは、シグナリングオーバーヘッドを増大させ及び全体的なシステム効率を低下させる可能性がある。無線ネットワークの人気が高まるのに伴い、システム効率を向上させるために既存の帯域幅の割り当てからのスループットを向上させる必要性がますます高くなっている。帯域幅に関する制限に起因して、より高いスループットを提供するためにこれらのネットワークの効率を向上させる必要がある。
従って、当業において上記の問題に対する解決方法を提供する必要がある。ここにおいて開示される様々な態様は、肯定応答を利用するWLANの効率を向上させるための方法及び装置を対象とする。
様々な態様においては、WLANの効率を向上させるために動作する、方法及び装置を備える遅延ブロック肯定応答システムが提供される。一態様においては、前記システムは、複数のデバイスに対して共通のチャネルを通じて送信されたデータが逆方向リンクにおいて肯定応答されるときの効率を向上させるための拡張された肯定応答機構を提供する。
一態様においては、1つ以上のノードとの通信のための方法が提供される。前記方法は、データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットとを備えるブロックを前記1つ以上のノードに送信することを備える。前記方法は、送信継続時間内における選択された時点に達しているかどうかを決定することと、前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信することであって、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示すことと、前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信すること、とも備える。
一態様においては、1つ以上のノードとの通信のための装置が提供される。前記装置は、データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックを前記1つ以上のノードに送信するように構成された送信機を備える。前記装置は、送信継続時間内における選択された時点に達しているかどうかを決定するように構成されたコントローラも備える。前記送信機は、前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信するようにさらに構成され、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す。前記装置は、前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するように構成された受信機も備える。
一態様においては、1つ以上のノードとの通信のための装置が提供される。前記装置は、データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットとを備えるブロック、及び前記選択された時点に達している場合は前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す第2のビットを前記1つ以上のノードに送信するための手段を備える。前記装置は、前記送信継続時間内における前記選択された時点に達しているかどうかを決定するための手段と、前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するための手段と、も備える。
一態様においては、通信のために方法が提供される。前記方法は、データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックをノードから受信することと、前記データに関する肯定応答を送信すべきであることを示す第2のビットを受信すること、とを備える。前記方法は、前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信することも備える。
一態様においては、通信のために装置が提供される。前記装置は、データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックをノードから受信し、及び前記データに関する肯定応答を送信すべきであることを示す第2のビットを受信するように構成された受信機を備える。前記装置は、前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信するように構成された送信機も備える。
一態様においては、通信のための装置が提供される。前記装置は、データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックをノードから受信するための手段を備える。前記装置は、前記データに関する肯定応答を送信すべきであることを示す第2のビットを受信するための手段と、前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信するための手段と、も備える。
以下に示される図面の簡単な説明、発明を実施するための形態、及び請求項について検討後にその他の態様が明確になるであろう。
ここにおいて説明される上記の態様は、以下の発明を実施するための形態を参照し及び添付された図面を併用することでより容易に明確になるであろう。
複数のユーザをサポートし及び遅延ブロック肯定応答システムの様々な態様を実装することが可能なMIMO WLANシステムを示す。 逆方向許可及びブロック肯定応答を利用する図1のWLANシステムによって行われる送信及び受信の交換を示す図である。 遅延ブロック肯定応答システムの態様によりRDG遅延ブロックACKを利用する送信及び受信の交換を示した図である。 遅延ブロック肯定応答システムの態様により動作するように構成されるアクセスポイント及びアクセス端末の態様を示した図である。 遅延ブロック肯定応答システムの態様によりRDG遅延ブロックACKを提供するために様々な送信技術を利用する送信及び受信の交換を示した図である。 遅延ブロック肯定応答システムの態様において用いるための1つ以上のノードとの通信のための典型的な装置を示した図である。 遅延ブロック肯定応答システムの態様において用いるための通信のための典型的な装置を示した図である。
本発明の様々な態様が以下において説明される。ここにおける教示は非常に様々な形態で具現化できること及びここにおいて開示される特定の構造、機能、又はその両方は単なる代表例であるにすぎないことが明確なはずである。ここにおける教示に基づき、当業者は、ここにおいて開示される本発明のいずれの態様もその他の態様と無関係に実装できること及び本発明の複数の態様を様々な方法で組み合わせることができることを明確に理解すべきである。例えば、ここにおいて詳述される態様のうちのあらゆる数の態様を用いて装置を実装することができ又は方法を実践することができる。さらに、ここにおいて詳述される態様のうちの1つ以上に加えての又はそれ以外のその他の構造、機能、又は構造と機能を用いて該装置を実装でき又は該方法を実践することができる。態様は、請求の1つ以上の要素を備えることができる。
WLANの効率を向上させる一方法は、逆方向許可(RDG)(grant)を利用することである。RDGは、例えばIEEE802.11n D6.0において定義されるように、新たな転送手順を開始せずに両方向にデータを転送するための機構である。局は、バッファが指示した場合に受信局がデータを送り返すことが可能であることを示すフレームを他の局に送信する。この機構は、特に送信機会(TxOP)保有者(初期送信元)がTxOP継続時間全体を利用するための十分なフレームを有さないときにTxOPを効率的に利用する。
WLANの効率を向上させるための他の方法は、ブロックACK機構を利用するためにメディアアクセス制御(MAC)層においてデータパケット(AMPDU)を統合することである。典型的には、IEEE802.11nにおいては2種類のブロックACK機構が定義されている。一方の方法は、即時ブロック肯定応答ポリシーと呼ばれ、他方の方法は、遅延ブロック肯定応答ポリシーと呼ばれる。その専門用語が示すように、即時ブロックACKポリシーにおいては、AMPDUの受信機は、SIFS継続時間直後にブロックACKで返答する。遅延ブロックACKを用いる方法においては、受信局は、要求、例えばブロックACK要求(BAR)がのちの時点において統合パケット送信機によって送信されるまでブロックACKの送信を延期する。
遅延ブロックACKは、複数のAMPDUに対して同時に肯定応答するのを可能にすることによって効率を向上させることができる一方で、その他の問題、例えばアプリケーション層におけるジッタの増加及び遅延、が生じる。
概して、送信局と受信局との間において交換されるACKが存在する場合におけるそのACKのタイプは、データ交換前に交渉され、送信されたデータユニット内のビットインジケータ又はフィールドを介して通信中に通知される。
RDG及びBAを利用する方法は、上述されるように、BA送信回数を減少させることによって及びデータ送信とBA送信との間の間隔を短くすることによって効率を向上させることができるが、それらは、バッファ空間の増大という問題が生じる。統合パケット送信機は、受信機によってまだ肯定応答されない全MPDUを保持しなければならず、従ってこのバッファが収縮するまでさらなるフレームを上層から受け取ることができない。これらのバッファは、送信されたMPDUに関するACKを受信した時点のみにおいて解放することができる。それは、再送信を行わなければならないときに一定のアプリケーションに関してアプリケーションレベルにおいてジッタの増加も生じさせる。
図1は、複数のユーザをサポートし及び遅延ブロック肯定応答システムの様々な態様を実装することが可能なMIMO WLANシステム100を示す。遅延ブロック肯定応答システムの態様は、様々なWLANシステムとともに用いるのに適すること及びMIMO WLANシステム100は典型的な目的に関して説明されることに注目すべきである。例えば、このシステムは、ここにおいては、AMPDUの送信及び肯定応答に関して説明されるが、その他のタイプの統合パケットの送信に対しても同様に適用可能である。
MIMO WLANシステム100は、複数のアクセス端末(AT)120a乃至kのために通信をサポートする複数のアクセスポイント(AP)110a及びbを含む。例えば、様々な態様において、アクセスポイントは、ノードB、無線ネットワークコントローラ(RNC)、eNodeB、基地局コントローラ(BSC)、基地トランシーバ局(BTS)、基地局(BS)、トランシーバ機能(TF)、無線ルータ、無線トランシーバ、ベーシックサービスセット(BSS)、拡張サービスセット(ESS)、無線基地局(RBS)、又はその他の用語を備えること、ノードB、無線ネットワークコントローラ(RNC)、eNodeB、基地局コントローラ(BSC)、基地トランシーバ局(BTS)、基地局(BS)、トランシーバ機能(TF)、無線ルータ、無線トランシーバ、ベーシックサービスセット(BSS)、拡張サービスセット(ESS)、無線基地局(RBS)、又はその他の用語として実装すること、又はノードB、無線ネットワークコントローラ(RNC)、eNodeB、基地局コントローラ(BSC)、基地トランシーバ局(BTS)、基地局(BS)、トランシーバ機能(TF)、無線ルータ、無線トランシーバ、ベーシックサービスセット(BSS)、拡張サービスセット(ESS)、無線基地局(RBS)、又はその他の用語で呼ぶことができる。さらに、様々な態様においては、アクセス端末は、ユーザ端末(UT)、加入者局、加入者ユニット、移動局、遠隔局、遠隔端末、ユーザエージェント、ユーザデバイス、ユーザ装置(UE)、又はその他の用語を備えること、ユーザ端末(UT)、加入者局、加入者ユニット、移動局、遠隔局、遠隔端末、ユーザエージェント、ユーザデバイス、ユーザ装置(UE)、又はその他の用語として実装すること、又はユーザ端末(UT)、加入者局、加入者ユニット、移動局、遠隔局、遠隔端末、ユーザエージェント、ユーザデバイス、ユーザ装置(UE)、又はその他の用語で呼ぶことができる。幾つかの実装においては、アクセス端末は、携帯電話、コードレスフォン、セッション開始プロトコル(SIP)フォン、ワイヤレスローカルループ(WLL)局、パーソナルデジタルアシスタント(PDA)、無線接続能力を有するハンドヘルドデバイス、又は無線モデムに接続されたその他の適切な処理デバイスを備えることができる。
従って、ここにおいて教示される1つ以上の態様は、電話(例えば、携帯電話又はスマートフォン)、コンピュータ(例えば、ラップトップ)、ポータブル通信デバイス、ポータブル計算デバイス(例えば、パーソナルデータアシスタント)、娯楽機器(例えば、音楽機器又はビデオ機器、又は衛星無線)、全地球測位システムデバイス、又は無線又は有線の媒体を介して通信するように構成されるその他の適切なデバイス内に組み込むことができる。
説明を単純化するため、図1には2つのアクセスポイント110a及び110bのみが示される。アクセス端末120a乃至kは、システム全体に散在することができる。各アクセス端末は、アクセスポイント110a及び110bと通信することができる固定端末又は移動端末であることができる。各アクセス端末は、いずれかの所定の時点にダウンリンク及び/又はアップリンクにおいて1つの又はおそらく複数のアクセスポイントと通信することができる。ダウンリンク(すなわち、順方向リンク)は、アクセスポイントからユーザ端末への送信を意味し、アップリンク(すなわち、逆方向リンク)は、アクセス端末からアクセスポイントへの送信を意味する。
アクセスポイント110aは、アクセス端末120a乃至120fと通信し、アクセスポイント110bは、アクセス端末120f乃至120kと通信する。システム100の特定の設計に依存して、アクセスポイントは、複数のアクセス端末と(例えば複数の符号チャネル又はサブバンドを介して)同時に又は(例えば、複数のタイムスロットを介して)順次で通信することができる。いずれかの所定の時点において、アクセス端末は、1つの又は複数のアクセスポイントからダウンリンク送信を受信することができる。各アクセスポイントからのダウンリンク送信は、複数のアクセス端末によって受信することが意図されるオーバーヘッドデータ、特定のアクセス端末によって受信することが意図されるユーザ専用データ、その他のタイプのデータ、又はそのいずれかの組み合わせを含むことができる。オーバーヘッドデータは、パイロット、ページメッセージ、ブロードキャストメッセージ、システムパラメータ、等を含むことができる。
MIMO WLANシステム100は、集中型コントローラを有するネットワークアーキテクチャに基づく。従って、システムコントローラ130は、アクセスポイント110a及びbに結合し、及びその他のシステム及びネットワークにさらに結合することができる。例えば、システムコントローラ130は、パケットデータネットワーク(PDN)、有線ローカルエリアネットワーク(LAN)、ワイドエリアネットワーク(WAN)、インターネット、公衆交換電話網(PSTN)、セルラー通信ネットワーク、等に結合することができる。システムコントローラ130は、(1)結合されたアクセスポイントのための調整及び制御、(2)これらのアクセスポイント間でのデータのルーティング、(3)これらのアクセスポイントによってサービスが提供されるアクセス端末へのアクセス及びこれらのアクセス端末との通信の制御、等の幾つかの機能を果たすように設計することができる。
システム100の動作中において、アクセスポイント110aは、アクセス端末120a乃至120fと通信する。この例においては、アクセスポイント110aは、送信機局として機能し、受信側のアクセス端末120a乃至120fへの送信用に待ち行列に入ったパケットを有する。様々な態様に関する次の説明のために、アクセスポイント110aは、局A(STA−A)と呼ばれ、アクセス端末120a乃至120fは、局B乃至F(STA−B乃至STA−F)とそれぞれ呼ばれる。
図2は、逆方向リンク許可及びブロック肯定応答を利用する送信及び受信の交換を示したダイアグラム200である。例えば、送信及び受信の交換は、図1に示されるWLANシステムの送信局STA−Aと受信局STA−B乃至STA−Fとの間で生じる。
参照数字202において、STA−Aは、AMPDUを備えるPPDUを送信するためのRDイニシエータ(initiator)として動作し、他方、AMPDUは、STA−B(RD応答器)にアドレッシングされたMPDUを含む。QoSデータAMPDUのACKポリシーフィールドは、暗黙的(implicit)ブロックACK要求に設定される。このAMPDU内の1つ以上のMPDUは、RDGを示すためにRDG/さらなるPPDUフィールドが1に設定されたHT制御フィールドを含む。継続時間/IDフィールドは、TxOP204の残りの継続時間を示す単位がマイクロ秒のパラメータを含む。
参照数字206において、STA−B(RD応答器)は、ブロックACKフレームの送信を用いて応答し、HT制御フィールド内のRDG/さらなるPPDUフィールドは1に設定され、ブロックACKを含むPPDUの終了後のSIFS又はRIFS継続時間208後に他のPPDUが続くことを示す。
参照数字210において、STA−Bは、PPDU(応答バーストの第2のPPDU)をSTA−Aに送信し、ACKポリシーが暗黙的ブロックACK要求に設定される。このPPDUは、これが応答バーストの最後のPPDUであることを示すためにRDG/さらなるPPDUフィールドが0に設定されるHTCフィールドを含む1つ以上のMPDUを含むAMPDUも備える。
参照数字212において、STA−A(RDイニシエータ)は、TxOPの制御を再取得し、RD応答バースト210においてSTA−Bによって送信されたMPDUの受信に肯定応答するためにSTA−BにアドレッシングされたブロックACK MPDUを送信する。
参照数字214において、STA−A(RDイニシエータ)は、STA−C(新RD応答器)にアドレッシングされたMPDUを含むPPDUを送信する。このPPDU内のQoSデータMPDUのACKポリシーフィールドは、暗黙的ブロックACK要求に設定される。このPPDUは、1つ以上のHTC MPDUを含み、RDG/さらなるPPDUフィールドが1に設定され、RDGが示される。このPPDU内のMPDUの継続時間/IDフィールドは、216において示されるようにTxOPの残りの継続時間を示すパラメータ(TxOP=t0us)を含む。
参照数字218において、STA−Aからの受信された送信に応答し、STA−C(RD応答器)は、RDG/さらなるPPDUフィールドが0に設定されてこれが応答バーストにおける最後のPPDUであることが示される1つ以上のHTC MPDUを含むPPDUをSTA−Aに送信する。このPPDUは、STA−Aからの前のPPDUの暗黙的ブロックACK要求に対する応答フレームであるブロックACK MPDUと、ACKポリシーフィールドが暗黙的ブロックACK要求に設定されたQoSデータMPDUとを含む。
参照数字220において、STA−A(RDイニシエータ)は、TxOPの制御を再取得し、STA−Cによって送信されたMPDUに肯定応答するブロックACK MPDUを送信する。このPPDUは、RDG/さらなるPPDUフィールドが1に設定されてRDGが示される1つ以上のHTC MPDUを含む。PPDU内のMPDUの継続時間/IDフィールドは、222において示されるようにTxOPの残りの継続時間を示すパラメータ(TxOP=tlus)を含む。
参照数字224において、STA−Aからの送信に応答して、STA−C(RD応答器)は、ACKポリシーが暗黙的ブロックACKに設定されてRDG/さらなるPPDUフィールドが0に設定された1つ以上のQoSデータHTC MPDUを含むPPDUをSTA−Aに送信する。これは、応答バースト内の唯一のPPDUである。
参照数字226において、STA−A(RDイニシエータ)は、前のRD応答バーストにおいてSTA−Cによって送信されたMPDUに肯定応答するブロックACKをSTA−Cに送信する。従って、ダイアグラム200は、逆方向許可及びブロック肯定応答を利用する送信と受信の交換を示す。
様々な態様において、斬新な遅延ブロックACKがRDGと併用される。斬新な遅延ブロックACKは、ここにおいてはRDG遅延ブロックACKと呼ばれる。以下の様々な態様において説明されるように、ブロックACKは、RDGとともに用いられるときに遅延されるが、それは、従来のシステムよりも短い時間だけ遅延される。例えば、ブロックACKは、RDG継続時間の間だけ遅延させることができる。一態様においては、RDイニシエータは、ACKポリシーフィールドをRDG遅延BAに設定することができる。従って、RD応答器がこれを検出したときには、予め決められた時間までACKを要求するMPDUに対する全応答を遅延させる。例えば、一態様においては、RD応答器は、RDGの終了までACKを送信するのを遅延させる。他の態様においては、RD応答器は、データ交換において予め決められた時間までACKを送信するのを遅延させる。この予め決められた時間は、様々な方法で暗黙に又は明示でRD応答器に対して搬送することができる。例えば、予め決められた時間は、何らかのシーケンス時間、例えばTxOP、の終わりであることが可能であり、又は送信機によってスケジューリングされた時間であることが可能である。他の態様においては、VHT制御内のRDGフィールドが0(又はその他の何らかの指示値)に設定されているのを確認した時点で、すべてのRD応答器はOFDMAブロックACKで応答する。他の態様においては、斬新な遅延ブロックACK機構は、通常のTxOP継続時間において適宜用いられる。さらに他の態様においては、PPDUの送信機は、RDG継続時間中のいずれかの段階においてBARフレームを送信することによってBAを要求する。
従って、遅延ブロック肯定応答システムの様々な態様は、RDG通信を有さない送信機とともに用いることができる。例えば、該送信機は、TxOPを取得し、TxOP継続時間の終了までACK/BAが戻されるのを期待せずにMPDU/AMPDUをRD応答器に送信し続ける。TxOP継続時間において最後のパケットを送出するときに、送信機は、受信機がBAを送信して戻すための十分な時間が存在するのを確認することができる。さらに、最後のMPDU/AMPDUを受信機に送出する間に、送信機は、これがトランザクションにおける最後のパケットであり従ってそれに応答するブロックACKを期待することを示すビットを設定することができる。この例においては、これは、明示の要求を要求せず及び無期限に遅延されない遅延ブロックACKを提供する。
図3は、遅延ブロック肯定応答システムの態様に従ってRDG遅延ブロックACKを利用する送信及び受信の交換を示すダイアグラム300である。例えば、送信及び受信の交換は、図1に示されるWLANシステムの送信局STA−Aと受信局STA−B乃至STA−Eとの間で生じる。図3に関して、RDイニシエータは、STA−Aであり、RD応答器は、受信局STA−B乃至STA−Eである。示される送信は、空間分割多元接続(SDMA)送信技術を用いて行われる。
参照数字302において、STA−A(RDイニシエータ)は、SDMA PPDUを局STA−B、STA−C、STA−D及びSTA−E(RD応答器)に送信する。これらのPPDUは、ACKポリシーフィールドがRDG遅延ブロックACKに設定された各MPDUに関するQoSデータを含むAMPDUを備える。このPPDU内のMSDUのうちの1つ以上は、RDG/さらなるPPDUフィールドが1に設定されてSDMA RDGが示されるVHT制御フィールドを含む。継続時間/IDフィールドは、TxOPの残りの継続時間を含むパラメータを含む。
参照数字304において、RD応答器(STA−B、STA−D及びSTA−E)は、RDG/さらなるフィールドが0に設定されてこれが応答バーストにおける最後のPPDUであることが示される1つ以上のVHTC MPDUを含むSDMA PPDUでSTA−Aに応答する。このPPDUは、ACKポリシーフィールドが暗黙的ブロックACK要求に設定されたQoSデータMPDUを含む。
参照数字306において、STA−A(RDイニシエータ)は、TxOPの制御を再取得し、局STA−B、STA−C、STA−D及びSTA−E(RD応答器)にPPDUを送信する。これらの送信の第1の(又は唯一の)MPDUが、RD応答器からのSDMA応答バーストに応答するブロックACKを含む。このPPDU内のMSDUのうちの1つ以上は、RDG/さらなるPPDUフィールドが1に設定されてRDGが示されるVHT制御フィールドを含む。継続時間/IDフィールドは、TxOPの残りの継続時間を示すパラメータを含む。
参照数字308において、RD応答器(STA−B、及びSTA−E)は、RDG/さらなるPPDUフィールドが0に設定されてこれが応答バーストにおける最後のPPDUであることが示される1つ以上のVHTC MPDUを含むSDMA PPDUを用いてSTA−Aに応答する。この時点においては、STA−C及びSTA−Dは、送信すべきそれ以上のQoSデータを有しておらず、従って送信しない。STA−B及びSTA−Eは、ACKポリシーフィールドが暗黙的ブロックACK要求に設定されたQoSデータMPDUを含むSDMA PPDUで応答する。
参照数字310において、STA−A(RDイニシエータ)は、TxOPの制御を再取得し、RD応答器(STA−B、STA−C、STA−D及びSTA−E)にSDMA PPDUを送信する。STA−B及びSTA−EへのSDMA PPDUは、前の暗黙的ブロックACK要求に応答したブロックACK MPDUを含む。このPPDU内の1つ以上のMPDUは、RDG/さらなるPPDUフィールドが0に設定されたVHT制御フィールドを含む。これは、このTxOPにおけるRDDの終了を示す。このSDMA PPDU内のMPDUの継続時間/IDフィールドは、TxOPの残りの継続時間を示すパラメータを含む。なお、RDG/さらなるPPDUフィールドを0に設定するときには、RDイニシエータ(STA−A)は、RD−応答器(STA−B、STA−C、STA−D及びSTA−E)によって送出されるべきOFDMA BA応答のためにRD応答器のためのトーン割り当ても送信することができる。
参照数字312において、RDG/さらなるPPDUフィールドが0に設定されているのを確認した時点で、RD応答器(STA−B、STA−C、STA−D、及びSTA−E)は、トーン割り当て情報を利用し、このRDGシーケンス中にSTA−Aによって送信されたMPDUに肯定応答するOFDMAブロックACKをSTA−Aに送信することができる。
例示することを目的として、RDイニシエータ及びRD応答器は、両方ともSDMAアクセス技術を用いている。しかしながら、遅延ブロック肯定応答システムは、SDMA、CDMA、TDMA、又はOFDMA等のその他の送信技術を利用することができる。例えば、表1は、RDイニシエータ及びRD応答器によって用いるのに適する異なるアクセス技術を示す。しかしながら、示されていないその他の送信技術も使用可能である。
Figure 0005646452
従って、説明される設計の様々な態様は、送信機からの明示のBAR要求の必要性を排除しそれにより貴重なシステム資源を節約する。例えば、明示のBARは、PLCPプリアンブル+PLCP信号フィールド+サービス+テールビット及びパッドビットの追加のオーバーヘッドを有する24バイトのヘッダであることが可能である。さらに、設計の様々な態様は、送信機におけるバッファレベルが既存のブロックACKと比較して相対的に低く維持されるようにするのに役立つ。さらに、設計の様々な態様は、RDイニシエータが、SDMAの場合は空間ストリームを又はOFDMAの場合はより多くの帯域幅を又はSDMA及びOFDMAが結合された方式の場合は両方をRD許可のその他の受信側に再割り当てする上での十分な柔軟性を提供する。従って、増大された送信データレート及び/又はより多くのロバスト(robust)な送信を達成することができる。さらに、空間及び周波数の再利用が増大することができ及びより効率的であることができる。
ジッタ増大問題は、ブロックACKの送信をTxOP継続時間を超えて遅延させないことによって軽減することができる。この場合は、TxOP継続時間中又はRDG継続時間中に受信された全パケットは、その特定の一連の動作の終了前に肯定応答しなければならない。
図4は、遅延ブロック肯定応答システムの態様により動作するように構成されるアクセスポイント402及びアクセス端末404の態様を示したダイアグラム400である。例えば、アクセスポイント402は、図1に示されるアクセスポイント110aとして用いるのに適しており、アクセス端末404は、同じく図1に示される端末120cとして用いるのに適する。
ダウンリンク通信及びアップリンク通信のためのアクセスポイント402及び端末404による処理が以下においてさらに詳細に説明される。様々な態様において、アップリンクのための処理は、ダウンリンクのための処理と同じ、異なる、又は補完的であることができる。
アクセスポイント402におけるダウンリンク処理に関して、送信(TX)データプロセッサ408は、トラフィックデータ(すなわち情報ビット)をデータソース406から及びその他の情報をコントローラ418そしておそらくスケジューラ416から受信する。コントローラ418は、メモリ420にアクセスするために動作可能である。これらの様々なタイプのデータは、異なるトランスポートチャネルにおいて送信することができる。TXデータプロセッサ410は、(必要な場合は)データを“フレーミング”し、フレーミングされた/フレーミングされないデータをスクランブリングし、スクランブリングされたデータを符号化し、符号化されたデータをインターリービング(すなわち、順序を再設定)し、インターリービングされたデータを変調シンボル内にマッピングする。説明を単純化するために、“データシンボル”は、トラフィックデータに関する変調シンボルを意味し、“パイロットシンボル”は、パイロットに関する変調シンボルを意味する。スクランブリングは、データビットをランダム化する。符号化は、データ送信の信頼性を向上させる。インターリービングは、符号ビットのための時間、周波数、及び/又は空間ダイバーシティを提供する。スクランブリング、符号化、及び変調は、コントローラ418によって提供される制御信号に基づいて行うことができ、以下においてさらに詳細に説明される。TXデータプロセッサ408は、データ送信のために用いられる各空間チャネルのための変調シンボルのストリームを提供する。
TX空間プロセッサ410は、1つ以上の変調シンボルストリームをTXデータプロセッサ408から受信し、変調シンボルに対する空間処理を行って4つの送信シンボルストリームを変調器/復調器412a乃至dに提供し、各々の送信アンテナ414a乃至dごとに1つのストリームである。以下において空間処理がさらに詳細に説明される。TXデータプロセッサ408及びコントローラ418は、データユニットを統合し、WLANプロトコルを収納するために必要な層化を行うことができる。例えば、TXデータプロセッサ408及びコントローラ418は、上述されるようにPPDUを生成するために動作可能である。
各変調器/復調器(MODEM)422a乃至dは、各々の送信シンボルストリームを受信及び処理してOFDMシンボルの対応するストリームを提供する。各OFDMシンボルストリームは、さらに処理されて対応するダウンリンクの変調された信号が提供される。次に、変調器/復調器412a乃至412dからの4つのダウンリンクの変調された信号が、4つのアンテナ414a乃至414dからそれぞれ送信される。
端末404におけるダウンリンク処理に関して、1つの又は複数の受信アンテナ428a乃至dは、送信されたダウンリンクの変調された信号を受信し、各受信アンテナは、受信された信号を各々の復調器/変調器430a乃至dに提供する。各復調器430a乃至dは、変調器412において行われる処理を補完する処理を行い、受信されたシンボルを提供する。受信(RX)空間プロセッサ432は、全復調器430からの受信されたシンボルに対する空間処理を行って復元されたシンボルを提供し、復元されたシンボルは、アクセスポイント402によって送信された変調シンボルの推定である。復元されたシンボルは、RXデータプロセッサ434に提供される。
RXデータプロセッサ434は、復元されたシンボルを受信し、多重化を解除して各々のトランスポートチャネルに入れる。各トランスポートチャネルに関する復元されたシンボルは、シンボルデマッピング、デインターリービング、復号、及びスクランブルの解除を行ってそのトランスポートチャネルのための復号されたデータを提供することができる。各トランスポートチャネルのための復号されたデータは、復元されたパケットデータ、メッセージ、シグナリング、等を含むことができ、それらは、格納のためにデータシンク436に提供される及び/又はさらなる処理のためにコントローラ440に提供される。コントローラ440は、メモリ438にアクセスするために動作可能である。受信されたデータは、上述されるように様々なPPDUを備える。
同じくダウンリンクに関して、各アクティブなユーザ端末、例えば端末404、において、RX空間プロセッサ432は、チャネル状態情報(CSI)を入手するためにダウンリンクを推定する。CSIは、チャネル応答推定値と、受信されたSNRと、等を含むことができる。RXデータプロセッサ434は、ダウンリンクにおいて受信される各パケット/フレームの状態も提供することができる。コントローラ440は、チャネル状態情報及びパケット/フレーム状態を受信し、アクセスポイント402に送信して戻すべきフィードバック情報を受信し、符号ポイント402に送信して戻されるフィードバック情報を決定する。フィードバック情報は、上述されるように、ACKと、BAと、RDG遅延ブロックACKと、を備える。
端末404におけるアップリンク処理に関して、フィードバック情報は、TXデータプロセッサ444及びTX空間プロセッサ442(存在する場合)によって処理され、1つ以上の変調器440a乃至dによってコンディショニングされ、1つ以上のアンテナ448a乃至dを介して送信されてアクセスポイント402に戻される。データは、データソース446からTXデータプロセッサに提供できることも注目すること。
アクセスポイント402におけるアップリンク処理に関して、送信されたアップリンク信号は、アンテナ414a乃至dによって受信され、復調器412a乃至dによって復調され、ユーザ端末404において行われる処理を補完する形でRX空間プロセッサ426及びRXデータプロセッサ424によって処理される。RXデータプロセッサからの情報は、データシンク422に提供される。受信されるフィードバックは、上述されるように、ACKと、BAと、RDG遅延ブロックACKと、を備える。復元されたフィードバック情報は、コントローラ418及びスケジューラ416に提供される。
スケジューラ416は、幾つかの機能、例えば(1)ダウンリンク及びアップリンクにおけるデータ送信のために一組のユーザ端末を選択する、(2)各々の選択されたユーザ端末に関する送信レート及び送信モードを選択する、及び(4)利用可能なFCH/RCH資源を選択された端末に割り当てる、を実行するためにフィードバック情報を用いる。スケジューラ416及び/又はコントローラ418は、ダウンリンク送信の処理のためにアップリンク送信から得られた情報(例えば、ステアリングベクトル)をさらに用いる。
様々な態様において、ダウンリンク及びアップリンクにおけるデータ送信のために幾つかの送信モードがサポートされる。例えば、アクセスポイント402及び端末404は、空間分割送信モードと、周波数分割送信モードと、時分割送信モードと、データレート分割送信モードと、符号分割送信モードと、を備える送信モードを提供するように構成される。
図5は、遅延ブロック肯定応答システムの態様によりRDG遅延ブロックACKを提供するために様々な送信技術を利用する送信及び受信の交換を示したダイアグラム500である。例えば、ダイアグラム500は、OFDMA+SDMA技術を用いたRDイニシエータ及びRD応答器とのRDG遅延BAを用いた一連のパケット交換を示す。一態様において、RDイニシエータは、一部の局が送信すべきさらなるデータを有さないことを示すときに周波数の再利用を行い、それは、システムの追加の利点を提供する。
今度は図5を参照し、“RDGスロット1”502においてデータを送出後、局STA−C及びSTA−Dは、504において示されるように、送信すべきさらなるデータを有さないことを送信機に示す。送信局STA−Aは、帯域幅(OFDMAトーンセット2)をSTA−Bに(510参照)及び(OFDMAトーンセット1)をSTA−Eに再度割り当てる(512参照)。次に、この再割り当てに起因して、STA−B及びSTA−Eは、より高い送信レートでデータを送信することができる。同様に、“RDGスロット2”506において、STA−Fは、508において示されるように、STA−Aに戻すべきさらなるデータを有さないことを示す。次のスロットにおいて、STA−Aは、トーンセット1をSTA−Gに割り当てる(514参照)。一態様においては、直交性に基づき、空間ストリームは、異なるユーザに再度割り当てることも可能である。
様々な態様において、ダウンリンク及びアップリンクにおけるデータ送信のために幾つかの送信モードがサポートされる。例えば、送信モードは、空間分割送信モードと、周波数分割送信モードと、時分割送信モードと、データレート分割送信モードと、符号分割送信モードと、を備える。
一態様においては、システムは、ここにおいて説明される機能を提供するために実行可能である1つ以上のプログラム命令(“命令”)又は“符号”の組がコンピュータによって読み取り可能な媒体上において格納されるか又は具現化されているコンピュータプログラム製品を備える。例えば、符号の組は、コンピュータによって読み取り可能な媒体、例えばフロッピー(登録商標)ディスク、CDROM、メモリカード、FLASHメモリデバイス、RAM、ROM、又はその他のタイプのメモリデバイス又はコンピュータによって読み取り可能な媒体、からAT及び/又はAPにローディングすることができる。他の態様においては、符号の組は、外部のデバイス又はネットワーク資源からダウンロードすることができる。符号の組は、コンピュータ、プロセッサ、CPU又はその他の適切なデバイスによって実行されたときには、ここにおいて説明される様々な態様を提供するために動作する。
ここにおける教示は、様々な有線又は無線の装置(例えばノード)内に組み入れる(例えば実装する又はこれらの装置によって実行する)ことができる。幾つかの態様においては、ここにおける教示により実装されたノードは、アクセスポイント又はアクセス端末を備えることができる。幾つかの態様においては、ノードは、無線ノードである。該無線ノードは、例えば、有線又は無線の通信リンクを介してネットワーク(例えば、ワイドエリアネットワーク、例えばインターネット又はセルラーネットワーク)のための接続性又はネットワーク(例えば、ワイドエリアネットワーク、例えばインターネット又はセルラーネットワーク)への接続性を提供することができる。
図6は、遅延ブロック肯定応答システムの態様において用いるための1つ以上のノードとの通信のための典型的な装置600を示す。例えば、装置600は、図4に示されるAP402として用いるのに適する。一態様においては、装置600は、ここにおいて説明されるように遅延ブロック肯定応答システムの態様を提供するように構成された1つ以上のモジュールによって実装される。例えば、一態様においては、各モジュールは、ハードウェア及び/又はハードウェア実行ソフトウェアを備える。
装置600は、データと、そのデータに関する肯定応答を1つ以上のノードから送信すべきでないことを示す第1のビットと、を備えるブロック、及び送信継続時間内における選択された時点に達した場合は1つ以上のノードがデータに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す第2のビットを1つ以上のノードに送信するための手段(602)を備える第1のモジュールを備える。一態様においては、手段602は、Txデータプロセッサ408を備える。装置600は、送信継続時間内における選択された時点に達しているかどうかを決定するための手段(604)を備える第2のモジュールも備え、一態様においてはコントローラ418を備える。装置600は、送信継続時間の残りの部分内にデータに関する少なくとも1つの肯定応答を受信するための手段(606)を備える第3のモジュールも備え、一態様においてはRxデータプロセッサ424を備える。
図7は、遅延ブロック肯定応答システムの態様において用いるための通信のための典型的な装置700を示す。例えば、装置700は、図4に示されるAP404として用いるのに適する。一態様においては、装置700は、ここにおいて説明されるように遅延ブロック肯定応答システムの態様を提供するように構成された1つ以上のモジュールによって実装される。例えば、一態様においては、各モジュールは、ハードウェア及び/又はハードウェア実行ソフトウェアを備える。
装置700は、データと、そのデータに関する肯定応答を送信すべきでないことを示す第1のビットと、を備えるブロック、及びデータに関する肯定応答を送信すべきであることを示す第2のビットをノードから受信するための手段(702)を備える第1のモジュールを備える。一態様においては、手段702は、Rxデータプロセッサ434を備える。装置700は、第2のビットを受信することに応答して送信継続時間内にデータに関する肯定応答を送信するための手段(704)を備える第2のモジュールを備え、一態様においてはTxデータプロセッサ444を備える。
以上のように、ここにおいて開示される態様に関係して説明される様々な例示的論理、論理ブロック、モジュール、及び回路は、AT又はAPにおいて、ここにおいて説明される機能を果たすために設計された汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、その他のプログラマブルな論理デバイス、ディスクリートゲートロジック、ディスクリートトランジスタロジック、個別のハードウェア構成要素、又はその組み合わせとともに実装又は実行することができる。汎用プロセッサはマイクロプロセッサであることができるが、代替においては、従来のどのようなプロセッサ、コントローラ、マイクロコントローラ、又はステートマシンであってもよい。プロセッサは、計算装置の組合せ、例えば、DSPと、1つのマイクロプロセッサとの組合せ、複数のマイクロプロセッサとの組合せ、DSPコアと関連する1つ以上のマイクロプロセッサとの組合せ、又はその他のあらゆる該構成との組合せ、として実装することもできる。
ここにおいて開示される態様に関係させて説明される方法又はアルゴリズムのステップは、ハードウェア内において直接具現化させること、プロセッサによって実行されるソフトウェアモジュール内において具現化させること、又はこれらの2つの組合せにおいて具現化させることができる。ソフトウェアモジュールは、RAMメモリ、フラッシュメモリ、ROMメモリ、EPROMメモリ、EEPROMメモリ、レジスタ、ハードディスク、取り外し可能なディスク、CD−ROM、又は当業において既知であるその他のあらゆる形態の記憶媒体において常駐することができる。典型的な記憶媒体は、プロセッサに結合し、該プロセッサが記憶媒体から情報を読み出すようにすること及び記憶媒体に情報を書き込むようにすることができる。代替においては、記憶媒体は、プロセッサと一体化させることができる。プロセッサ及び記憶媒体は、ASIC内に常駐することができる。ASICは、ユーザ端末に常駐することができる。代替においては、プロセッサ及び記憶媒体は、ユーザ端末内において個別構成要素として常駐することができる。
開示される態様に関する上記の説明は、当業者が本発明を製造又は使用できるようにすることを目的とするものである。これらの態様に対する様々な修正は、当業者にとって容易に明確になるであろう。さらに、ここにおいて定められる一般原理は、本発明の適用範囲を逸脱することなしに例えばインスタントメッセージ送信サービス又は一般的な無線データ通信用途におけるその他の態様に対しても適用することができる。以上のように、本発明は、ここにおいて示される態様に限定されることが意図されるものではなく、ここにおいて開示される原理及び斬新な特長に一致する限りにおいて最も広範な適用範囲が認められるべきである。“典型的な”という表現は、ここにおいては、“1つの例、事例、又は実例”を意味するために排他的に用いられる。ここにおいて“典型的な”として説明されるいずれの態様も、その他の態様よりも好ましい又は有利であるとは必ずしも解釈すべきではない。
従って、ここにおいては無線ローカルエリアネットワークにおいて用いるための遅延ブロック肯定応答システムの態様が例示及び説明されている一方で、これらの態様の特徴から逸脱することなしにこれらの態様に対して様々な変更を行うことが可能であることが理解されるであろう。従って、ここにおける開示及び説明は、以下の請求項において示される本発明の適用範囲を例示すること、ただし制限しないこと、が意図される。
以下に本件出願当初の特許請求の範囲に記載された発明を付記する。
(1) 1つ以上のノードとの通信のための方法であって、
データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットとを備えるブロックを前記1つ以上のノードに送信することと、
送信継続時間内における選択された時点に達しているかどうかを決定することと、
前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信することであって、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示すことと、
前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信すること、とを備える、方法。
(2) 遅延された肯定応答に関して前記1つ以上のノードと交渉することをさらに備える(1)の方法。
(3) 追加のデータと前記追加のデータに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す追加のビットとを備える追加のブロックを前記1つ以上のノードに送信することをさらに備える(1)の方法。
(4) 前記選択された時点に達する前に選択されたノードから選択された肯定応答を入手すべきであることを決定することと、
前記選択されたノードに肯定応答要求を送信すること、とをさらに備える(1)の方法。
(5) 前記肯定応答要求に応答して前記送信継続時間内に前記選択されたノードから前記選択された肯定応答を受信することをさらに備える(4)の方法。
(6) 前記選択された肯定応答を入手すべきであることの前記決定は、資源利用に基づいて前記選択された肯定応答を入手すべきであることを決定することを備える(4)の方法。
(7) 1つ以上のノードとの通信のための装置であって、
データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットとを備えるブロックを前記1つ以上のノードに送信するように構成された送信機と、
送信継続時間内における選択された時点に達しているかどうかを決定するように構成されたコントローラと、
前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するように構成された受信機と、を備え、前記送信機は、前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信するようにさらに構成され、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す、装置。
(8) 前記コントローラは、遅延された肯定応答に関して前記1つ以上のノードと交渉するように構成される(7)の装置。
(9) 前記送信機は、追加のデータと前記追加のデータに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す追加のビットとを備える追加のブロックを前記1つ以上のノードに送信するように構成される(7)の装置。
(10) 前記コントローラは、前記選択された時点に達する前に選択されたノードから選択された肯定応答を入手すべきであることを決定するように構成され、前記送信機は、前記選択されたノードに肯定応答要求を送信するように構成される(7)の装置。
(11) 前記受信機は、前記肯定応答要求に応答して前記送信継続時間内に前記選択されたノードから前記選択された肯定応答を受信するように構成される(10)の装置。
(12) 前記コントローラは、前記選択された肯定応答を資源利用に基づいて入手すべきであることを決定するように構成される(10)の装置。
(13) 1つ以上のノードとの通信のための装置であって、
データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットと、を備えるブロック、及び
送信継続時間内における選択された時点に達している場合は前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す第2のビットを前記1つ以上のノードに送信するため手段と、
前記送信継続時間内における前記選択された時点に達しているかどうかを決定するための手段と、
前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するための手段と、を備える、装置。
(14) 遅延された肯定応答に関して前記1つ以上のノードと交渉するための手段をさらに備える(13)の装置。
(15) 送信するための前記手段は、追加のデータと前記追加のデータに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す追加のビットとを備える追加のブロックを前記1つ以上のノードに送信するために動作する(13)の装置。
(16) 前記選択された時点に達する前に選択されたノードから選択された肯定応答を入手すべきであることを検出するための手段をさらに備え、送信するための前記手段は、前記選択されたノードに肯定応答要求を送信するために動作する(13)の装置。
(17) 受信するための前記手段は、前記肯定応答要求に応答して前記送信継続時間内に前記選択されたノードから前記選択された肯定応答を受信するために動作する(16)の装置。
(18) 前記選択された肯定応答を入手すべきであることを検出するための前記手段は、前記選択された肯定応答を資源利用に基づいて入手すべきであることを検出するための手段を備える(16)の装置。
(19) 1つ以上のノードとの通信のためのコンピュータプログラム製品であって、
データと前記データに関する肯定応答を前記1つ以上のノードによって送信すべきでないことを示す第1のビットとを備えるブロックを前記1つ以上のノードに送信し、
送信継続時間内における選択された時点に達しているかどうかを決定し、
前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信し、及び
前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するために実行可能な符号を用いて符号化されたコンピュータによって読み取り可能な媒体を備え、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す、コンピュータプログラム製品。
(20) 1つ以上のノードとの通信のためのアクセスポイントであって、
アンテナと、
前記アンテナを介して前記1つ以上のノードにブロックを送信するように構成された送信機であって、前記ブロックは、データと、前記データに関する肯定応答を前記1つ以上のノードによって送信すべきでないことを示す第1のビットと、を備える送信機と、
送信継続時間内における選択された時点に達しているかどうかを決定するように構成されたコントローラと、
前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するように構成された受信機と、を備え、前記送信機は、前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信するようにさらに構成され、前記第2のビットは、前記1つ以上のノードが前記データに関する少なくとも1つの肯定応答をそれぞれ送信すべきであることを示す、アクセスポイント。
(21) 通信のための方法であって、
データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックをノードから受信することと、
前記データに関する肯定応答を送信すべきであることを示す第2のビットを受信することと、
前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信すること、とを備える、方法。
(22) 遅延された肯定応答に関して前記ノードと交渉することをさらに備える(21)の方法。
(23) 追加のデータと前記追加のデータに関する肯定応答を送信すべきでないことを示す追加のビットとを備える追加のブロックを前記ノードから受信することをさらに備える(21)の方法。
(24) 前記第2のビットを受信する前に選択されたデータに関する肯定応答を送信すべきであることを決定することと、
前記送信継続時間内に前記選択されたデータに関する前記肯定応答を送信すること、とをさらに備える(21)の方法。
(25) 前記決定は、資源利用、データ遅延、及びデータジッタのうちの少なくとも1つに基づく(24)の方法。
(26) 通信のための装置であって、
データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックをノードから受信し、及び前記データに関する肯定応答を送信すべきであることを示す第2のビットを受信するように構成された受信機と、
前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信するように構成された送信機と、を備える、装置。
(27) 遅延された肯定応答に関して前記ノードと交渉するように構成されたコントローラをさらに備える(26)の方法。
(28) 前記受信機は、追加のデータと前記追加のデータに関する肯定応答を送信すべきでないことを示す追加のビットとを備える追加のブロックを前記ノードから受信するように構成される(26)の装置。
(29) 前記第2のビットを受信する前に選択されたデータに関する肯定応答を送信すべきであることを決定するように構成されたコントローラをさらに備える(26)の装置。
(30) 前記送信機は、前記送信継続時間内に前記選択されたデータに関する前記肯定応答を送信するように構成される(29)の装置。
(31) 前記コントローラは、資源利用、データ遅延、及びデータジッタのうちの少なくとも1つに基づいて前記選択されたデータに関する前記肯定応答を送信すべきであることを決定するように構成される(29)の方法。
(32) 通信のための装置であって、
データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロック、及び前記データに関する肯定応答を送信すべきであることを示す第2のビットをノードから受信するための手段と、
前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信するための手段と、を備える、装置。
(33) 遅延された肯定応答に関して前記ノードと交渉するための手段をさらに備える(32)の装置。
(34) 受信するための前記手段は、追加のデータと前記追加のデータに関する肯定応答を送信すべきでないことを示す追加のビットとを備える追加のブロックを前記ノードから受信するために動作する(32)の装置。
(35) 前記第2のビットを受信する前に選択されたデータに関する肯定応答を送信すべきであることを決定するための手段をさらに備え、送信するための前記手段は、前記送信継続時間内に前記選択されたデータに関する前記肯定応答を送信するために動作する(32)の装置。
(36) 前記決定は、資源利用、データ遅延、及びデータジッタのうちの少なくとも1つに基づく(35)の装置。
(37)通信のためのコンピュータプログラム製品であって、
データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックをノードから受信し、
前記データに関する肯定応答を送信すべきであることを示す第2のビットを受信し、及び
前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信するために実行可能な符号を用いて符号化されたコンピュータによって読み取り可能な媒体を備える、コンピュータプログラム製品。
(38) 通信のためのアクセス端末であって、
アンテナと、
データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備えるブロックを前記アンテナを介してノードから受信し、及びデータに関する肯定応答を送信すべきであることを示す第2のビットを受信するように構成された受信機と、
前記第2のビットを受信することに応答して送信継続時間内に前記データに関する前記肯定応答を送信するように構成された送信機と、を備える、アクセス端末。

Claims (28)

  1. 1つ以上のノードとの通信のための方法であって、
    データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットとを備え他のデータを送信する許可を前記1つ以上のノードに与えるブロックを前記1つ以上のノードに送信することと、
    送信継続時間中に前記1つ以上のノードから前記他のデータを受信することと、
    前記送信継続時間内における選択された時点に達しているかどうかを決定することと、
    前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信することであって、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示すことと、
    前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信することと、を備える、方法。
  2. 遅延された肯定応答に関して前記1つ以上のノードと交渉することをさらに備える請求項1に記載の方法。
  3. 追加のデータと前記追加のデータに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す追加のビットとを備える追加のブロックを前記1つ以上のノードに送信することをさらに備える請求項1に記載の方法。
  4. 前記選択された時点に達する前に前記他のデータに関する前記1つ以上のノードからの少なくとも1つの肯定応答要求を受信することと、
    前記送信継続時間内で前記他のデータに関する少なくとも1つの肯定応答を送信すること、をさらに備える請求項1に記載の方法。
  5. 1つ以上のノードとの通信のための装置であって、
    データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットとを備え他のデータを送信する許可を前記1つ以上のノードに与えるブロックを前記1つ以上のノードに送信するように構成された送信機と、
    送信継続時間中に前記1つ以上のノードから前記他のデータを受信するように構成された受信機と、
    前記送信継続時間内における選択された時点に達しているかどうかを決定するように構成されたコントローラと、を備え、
    前記送信機は、前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信するようにさらに構成され、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示し、前記受信機はさらに、前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するように構成される、装置。
  6. 前記コントローラは、遅延された肯定応答に関して前記1つ以上のノードと交渉するように構成される請求項5に記載の装置。
  7. 前記送信機は、追加のデータと前記追加のデータに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す追加のビットとを備える追加のブロックを前記1つ以上のノードに送信するように構成される請求項5に記載の装置。
  8. 前記受信機は、前記選択された時点に達する前に前記他のデータに関する前記1つ以上のノードからの少なくとも1つの肯定応答要求を受信するように構成され、前記送信機は、前記送信継続時間内で前記他のデータに関する少なくとも1つの肯定応答を送信するように構成される請求項5に記載の装置。
  9. 1つ以上のノードとの通信のための装置であって、
    前記1つ以上のノードに、
    データと前記データに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す第1のビットと、を備え他のデータを送信する許可を前記1つ以上のノードに与えるブロック、及び
    送信継続時間内における選択された時点に達する場合は前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示す第2のビットを送信するための手段と、
    前記送信継続時間内における前記選択された時点に達しているかどうかを決定するための手段と、
    前記送信継続時間中に前記1つ以上のノードから前記他のデータを受信し、前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するための手段と、を備える、装置。
  10. 遅延された肯定応答に関して前記1つ以上のノードと交渉するための手段をさらに備える請求項9に記載の装置。
  11. 送信するための前記手段は、追加のデータと前記追加のデータに関する肯定応答を前記1つ以上のノードから送信すべきでないことを示す追加のビットとを備える追加のブロックを前記1つ以上のノードに送信するために動作する請求項9に記載の装置。
  12. 受信するための前記手段は、前記選択された時点に達する前に前記他のデータに関する前記1つ以上のノードからの少なくとも1つの肯定応答要求を受信するために動作し、送信するための前記手段は、前記送信継続時間内で前記他のデータに関する少なくとも1つの肯定応答を送信するために動作する請求項9に記載の装置。
  13. 請求項1乃至4のうちのいずれかの請求項のステップを実行するために実行可能な符号によって符号化されたコンピュータによって読み取り可能な記憶媒体
  14. 1つ以上のノードとの通信のためのアクセスポイントであって、
    アンテナと、
    前記アンテナを介して前記1つ以上のノードにブロックを送信するように構成された送信機であって、前記ブロックは、データと前記データに関する肯定応答を前記1つ以上のノードによって送信すべきでないことを示す第1のビットとを備え他のデータを送信する許可を前記1つ以上のノードに与える送信機と、
    送信継続時間中に前記1つ以上のノードから前記他のデータを、前記アンテナを介して、受信するように構成された受信機と、前記送信継続時間内における選択された時点に達しているかどうかを決定するように構成されたコントローラと
    を備え、
    前記送信機は、前記選択された時点に達している場合は第2のビットを前記1つ以上のノードに送信するようにさらに構成され、前記第2のビットは、前記1つ以上のノードが前記データに関する1つ以上の肯定応答をそれぞれ送信すべきであることを示し、
    前記受信機は、前記送信継続時間の残りの部分内に前記データに関する少なくとも1つの肯定応答を受信するようにさらに構成される、アクセスポイント
  15. 通信のための方法であって、
    データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備え他のデータを送信する許可を与えるブロックをノードから受信することと、
    送信継続時間内で前記他のデータを送信することと、
    前記データに関する肯定応答を送信すべきであることを示す第2のビットを前記第1のビットの後で受信することと、
    前記第2のビットを受信することに応答して前記送信継続時間内に前記データに関する前記肯定応答を送信することと、を備える、方法。
  16. 遅延された肯定応答に関して前記ノードと交渉することをさらに備える請求項15に記載の方法。
  17. 追加のデータと前記追加のデータに関する肯定応答を送信すべきでないことを示す追加のビットとを備える追加のブロックを前記ノードから受信することをさらに備える請求項15に記載の方法。
  18. 通信のための装置であって、
    データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備え他のデータを送信する許可を与えるブロックをノードから受信し、及び前記データに関する肯定応答を送信すべきであることを示す第2のビットを前記第1のビットの後で受信するように構成された受信機と、
    送信継続時間内に前記他のデータを送信し、前記第2のビットを受信することに応答して前記送信継続時間内に前記データに関する前記肯定応答を送信するように構成された送信機と、を備える装置。
  19. 遅延された肯定応答に関して前記ノードと交渉するように構成されたコントローラをさらに備える請求項18に記載の装置。
  20. 前記受信機は、追加のデータと前記追加のデータに関する肯定応答を送信すべきでないことを示す追加のビットとを備える追加のブロックを前記ノードから受信するように構成される請求項18に記載の装置。
  21. 前記送信機は、前記ノードに前記他のデータに関する肯定応答要求を送信するように構成され、前記受信機は、前記第2のビットの前に前記他のデータに関する肯定応答を前記ノードから受信するように構成される請求項18に記載の装置。
  22. 通信のための装置であって、
    データと、前記データに関する肯定応答を送信すべきでないことを示す第1のビットと、及び前記データに関する肯定応答を送信すべきであることを示す第2のビットとを備え他のデータを送信する許可を与えるブロックをノードから受信するための手段と、
    送信継続時間内に前記他のデータを送信し、前記第1のビットの後で前記第2のビットを受信することに応答して前記送信継続時間内に前記データに関する前記肯定応答を送信するための手段と、を備える、装置。
  23. 遅延された肯定応答に関して前記ノードと交渉するための手段をさらに備える請求項22に記載の装置。
  24. 受信するための前記手段は、追加のデータと前記追加のデータに関する肯定応答を送信すべきでないことを示す追加のビットとを備える追加のブロックを前記ノードから受信するために動作する請求項22に記載の装置。
  25. 請求項15乃至17のうちのいずれかの請求項のステップを実行するために実行可能な符号によって符号化されたコンピュータによって読み取り可能な記憶媒体
  26. 通信のためのアクセス端末であって、
    アンテナと、
    前記アンテナを介して、データと前記データに関する肯定応答を送信すべきでないことを示す第1のビットとを備え他のデータを送信する許可を与えるブロックをノードから受信し、及びデータに関する肯定応答を送信すべきであることを示す第2のビットを前記第1のビットの後で受信するように構成された受信機と、
    送信継続時間内に前記他のデータを送信し、前記第2のビットを受信することに応答して前記送信継続時間内に前記データに関する前記肯定応答を送信するように構成された送信機と、
    を備える、アクセス端末。
  27. 前記ノードに前記他のデータに関する肯定応答要求を送信することと、
    前記第2のビットを受信する前に前記他のデータに関する肯定応答を前記他のノードから受信することと、
    をさらに備える、請求項15に記載の方法。
  28. 送信するための前記手段は、前記ノードに前記他のデータに関する肯定応答要求を送信するために動作し、受信するための前記手段は、前記第2のビットを受信する前に前記他のデータに関する肯定応答を前記他のノードから受信するために動作する、請求項22に記載の装置。
JP2011503202A 2008-04-04 2009-04-03 無線ローカルエリアネットワーク(wlan)における遅延ブロック肯定応答のための方法及び装置 Expired - Fee Related JP5646452B2 (ja)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US4239008P 2008-04-04 2008-04-04
US61/042,390 2008-04-04
US9039408P 2008-08-20 2008-08-20
US61/090,394 2008-08-20
US12/277,770 2008-11-25
US12/277,770 US9203560B2 (en) 2008-04-04 2008-11-25 Methods and apparatus for delayed block acknowledgement in a wireless local area network (WLAN)
PCT/US2009/039427 WO2009124235A2 (en) 2008-04-04 2009-04-03 Methods and apparatus for delayed block acknowledgement in a wireless local area network (wlan)

Publications (2)

Publication Number Publication Date
JP2011518500A JP2011518500A (ja) 2011-06-23
JP5646452B2 true JP5646452B2 (ja) 2014-12-24

Family

ID=41133212

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011503202A Expired - Fee Related JP5646452B2 (ja) 2008-04-04 2009-04-03 無線ローカルエリアネットワーク(wlan)における遅延ブロック肯定応答のための方法及び装置

Country Status (7)

Country Link
US (1) US9203560B2 (ja)
EP (1) EP2269339A2 (ja)
JP (1) JP5646452B2 (ja)
KR (1) KR101125401B1 (ja)
CN (1) CN102007723B (ja)
TW (1) TW200947935A (ja)
WO (1) WO2009124235A2 (ja)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9450711B2 (en) 2008-04-02 2016-09-20 Qualcomm Incorporated Method and apparatus for extended reverse direction grant in a wireless local area network (WLAN)
US10771199B2 (en) 2008-04-02 2020-09-08 Qualcomm Incorporated Methods and apparatus for reverse link acknowledgement in a wireless local area network (WLAN)
US8630272B2 (en) * 2008-12-30 2014-01-14 Intel Corporation Multi-radio controller and methods for preventing interference between co-located transceivers
KR101629325B1 (ko) * 2009-06-03 2016-06-13 엘지전자 주식회사 부분 주파수 재사용 방식을 이용하는 무선 통신 시스템에서 채널 상태를 추정하는 방법 및 이를 이용하는 단말 장치
CN109246764B (zh) * 2009-11-13 2023-08-18 交互数字专利控股公司 无线发射/接收单元wtru和方法
ES2845643T3 (es) 2010-03-11 2021-07-27 Electronics & Telecommunications Res Inst Método y aparato de emisión y recepción de datos en un sistema MIMO
US8982758B2 (en) * 2010-03-29 2015-03-17 Intel Corporation Techniques for efficient acknowledgement for UL MU MIMO and uplink OFDMA in wireless networks
US8855063B2 (en) 2010-05-18 2014-10-07 Intel Corporation Method and apparatus for response scheduling in a downlink multiple-user multiple input multiple output network
US8411631B2 (en) * 2010-06-11 2013-04-02 Intel Corporation Response mechanisms for wireless networks using wide bandwidth
BR112012031708A2 (pt) * 2010-07-13 2018-03-06 Thomson Licensing protocolo de jogo triplo - um protocolo de camada de controle de acesso a meio para transmissões em cooperação bidirecional de três nós codificados em rede
US8989213B2 (en) 2010-09-15 2015-03-24 Qualcomm Incorporated Physical layer header with access point identifier
US8619786B2 (en) * 2010-10-20 2013-12-31 Qualcomm Incorporated Facilitating distributed channel access for transmissions in a wireless communication environment
CN102843785B (zh) 2011-06-25 2015-04-08 华为技术有限公司 无线局域网中逆向协议传输的方法及装置
CN102882660B (zh) 2011-07-12 2017-05-03 中兴通讯股份有限公司 一种信道反馈信息的传输方法和***
CN105208670B (zh) * 2011-09-16 2019-01-18 华为技术有限公司 一种回收逆向授予中传输机会控制权的方法及装置
KR20150013481A (ko) * 2012-03-30 2015-02-05 엘지전자 주식회사 무선랜 시스템에서 채널 액세스 제어 방법 및 장치
CN104854942B (zh) * 2012-12-19 2018-11-16 富士通株式会社 无线终端、无线基站、无线通信***以及无线通信方法
US9955388B2 (en) 2013-01-29 2018-04-24 Samsung Electronics Co., Ltd. Method and apparatus for transmitting radio link control status report in communication system based on multiple radio access technologies
US20140341098A1 (en) * 2013-05-15 2014-11-20 Qualcomm Incorporated Access point response to ps-poll
CN104734836A (zh) * 2013-12-23 2015-06-24 中兴通讯股份有限公司 传输确认信息的发送方法和***
US9736857B2 (en) * 2014-06-02 2017-08-15 Intel IP Corporation Techniques for interference mitigation in directional multi-gigabit networks
KR102550558B1 (ko) * 2014-06-27 2023-07-05 주식회사 윌러스표준기술연구소 데이터 동시 전송을 위한 무선 통신 방법 및 이를 이용한 무선 통신 단말
CN106605382B (zh) * 2014-08-27 2020-11-06 Lg 电子株式会社 在无线通信***中的发送数据的方法及用于其装置
WO2016030244A1 (en) * 2014-08-28 2016-03-03 British Telecommunications Public Limited Company Network connectivity identification
CN107005972B (zh) * 2014-09-29 2020-09-29 英特尔公司 用于请求和发送块确认的无线设备、方法和计算机可读介质
JP6482652B2 (ja) 2015-04-30 2019-03-13 株式会社東芝 無線通信装置および無線通信方法
JP6482653B2 (ja) 2015-04-30 2019-03-13 株式会社東芝 無線通信装置および無線通信方法
EP3331187B1 (en) * 2016-12-05 2021-05-19 Alcatel Lucent Improved control of packet retransmission for low power wide area network
US10932262B2 (en) 2017-05-22 2021-02-23 Avago Technologies International Sales Pte. Limited Unified coordination of multiple physical layer devices
WO2020262740A1 (ko) * 2019-06-28 2020-12-30 엘지전자 주식회사 무선 av 시스템에서 데이터의 전송 장치 및 수신 장치
KR20210007897A (ko) * 2019-07-12 2021-01-20 한국전자통신연구원 무선랜 통신 시스템의 다중 링크(Multi-Link)에서 블록 에크를 수행하는 방법 및 장치
CN114760642B (zh) * 2022-04-18 2024-01-30 东南大学 一种基于速率分割多址的智能工厂时延抖动控制方法

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5528605A (en) * 1991-10-29 1996-06-18 Digital Equipment Corporation Delayed acknowledgement in an asymmetric timer based LAN communications protocol
US5754754A (en) * 1995-07-26 1998-05-19 International Business Machines Corporation Transmission order based selective repeat data transmission error recovery system and method
EP1389848B1 (en) 2002-08-13 2006-12-27 Matsushita Electric Industrial Co., Ltd. Hybrid automatic repeat request protocol
US7184492B2 (en) 2003-02-10 2007-02-27 Ericsson Inc. Using antenna arrays in multipath environment
EP1645066A4 (en) 2003-06-27 2011-01-12 Nokia Corp METHOD AND APPARATUS FOR PACKET GROUPING IN A WIRELESS COMMUNICATION NETWORK
JP3880554B2 (ja) 2003-07-18 2007-02-14 松下電器産業株式会社 空間分割多重アクセス方式ワイヤレス媒体アクセスコントローラ
JP2006050519A (ja) * 2003-10-24 2006-02-16 Sony Corp 無線通信システム、無線通信装置及び無線通信方法、並びにコンピュータ・プログラム
US7804762B2 (en) 2003-12-30 2010-09-28 Intel Corporation Method and apparatus for implementing downlink SDMA in a wireless network
JP4528541B2 (ja) 2004-03-05 2010-08-18 株式会社東芝 通信装置、通信方法、および通信システム
US7463642B2 (en) 2004-04-07 2008-12-09 Cisco Technology, Inc. Multiple receiver aggregation
JP2007535845A (ja) 2004-04-15 2007-12-06 クアルコム インコーポレイテッド 無線ネットワークにおけるパケットの連結
JP4086304B2 (ja) 2004-04-23 2008-05-14 株式会社東芝 通信装置、通信システム、および通信制御プログラム
JP3821823B2 (ja) 2004-05-06 2006-09-13 松下電器産業株式会社 無線通信端末装置および無線通信方法
US8223647B2 (en) 2004-07-21 2012-07-17 Nokia Corporation System and method for increasing data throughout using a block acknowledgement
US7933628B2 (en) 2004-08-18 2011-04-26 Ruckus Wireless, Inc. Transmission and reception parameter control
US7474676B2 (en) 2004-09-10 2009-01-06 Mitsubishi Electric Research Laboratories, Inc. Frame aggregation in wireless communications networks
JP4331088B2 (ja) * 2004-11-01 2009-09-16 株式会社東芝 通信装置および通信方法
WO2006091809A2 (en) 2005-02-23 2006-08-31 Nokia Corporation Scheduling of acknowledgement in systems supporting frame aggregation
CN101313486B (zh) 2005-03-07 2016-10-05 高通股份有限公司 无线分组网络的块确认协议
JP4364165B2 (ja) 2005-06-17 2009-11-11 株式会社東芝 無線通信装置
US8600336B2 (en) 2005-09-12 2013-12-03 Qualcomm Incorporated Scheduling with reverse direction grant in wireless communication systems
US8619658B2 (en) 2005-09-21 2013-12-31 Interdigital Technology Corporation Method and apparatus for transmission management in a wireless communication system
KR100615139B1 (ko) 2005-10-18 2006-08-22 삼성전자주식회사 무선통신 시스템에서 전송 시간 구간의 할당 방법과 장치및 그 시스템
CN101288249B (zh) 2005-10-18 2012-06-20 三星电子株式会社 在无线通信***分配传输时间段的方法和设备及其***
BRPI0520659B1 (pt) 2005-11-01 2019-01-15 Telefonaktiebolaget Lm Ericsson (Publ) métodos para agendar recursos de transmissão de enlace reverso em conexão com comunicação comutada por pacotes em uma rede de radiocomunicação e para transmissão de enlace reverso em conexão com comunicação comutada por pacotes em uma estação móvel, aparelho de controle, e, estação móvel
US20070153760A1 (en) 2005-12-29 2007-07-05 Nir Shapira Method, apparatus and system of spatial division multiple access communication in a wireless local area network
US20070165590A1 (en) 2006-01-13 2007-07-19 Nokia Corporation Frame Aggregation Control Parameters
PL3007509T3 (pl) 2006-02-03 2017-07-31 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Przydział zasobów na łączu uplink w systemie komunikacji mobilnej
US8787841B2 (en) 2006-06-27 2014-07-22 Qualcomm Incorporated Method and system for providing beamforming feedback in wireless communication systems
JP2008079150A (ja) 2006-09-22 2008-04-03 Canon Inc 通信機器及びデータ転送方法
KR101167116B1 (ko) 2007-03-19 2012-07-20 가부시키가이샤 엔티티 도코모 이동통신 시스템에서 사용되는 기지국장치, 유저장치 및 방법
EP2241049B8 (en) 2008-01-08 2019-05-22 HMD global Oy Sounding reference signal arrangement
US20090203323A1 (en) 2008-02-13 2009-08-13 Motorola, Inc. Uplink control signaling in a communication system
US8335165B2 (en) 2008-03-04 2012-12-18 Texas Instruments Incorporated Transmission of multiple ACK/NAK bits with data
US9450711B2 (en) 2008-04-02 2016-09-20 Qualcomm Incorporated Method and apparatus for extended reverse direction grant in a wireless local area network (WLAN)
US10771199B2 (en) 2008-04-02 2020-09-08 Qualcomm Incorporated Methods and apparatus for reverse link acknowledgement in a wireless local area network (WLAN)

Also Published As

Publication number Publication date
EP2269339A2 (en) 2011-01-05
CN102007723B (zh) 2016-05-25
KR101125401B1 (ko) 2012-03-28
US20090252143A1 (en) 2009-10-08
JP2011518500A (ja) 2011-06-23
WO2009124235A3 (en) 2009-12-03
US9203560B2 (en) 2015-12-01
TW200947935A (en) 2009-11-16
CN102007723A (zh) 2011-04-06
KR20100129787A (ko) 2010-12-09
WO2009124235A2 (en) 2009-10-08

Similar Documents

Publication Publication Date Title
JP5646452B2 (ja) 無線ローカルエリアネットワーク(wlan)における遅延ブロック肯定応答のための方法及び装置
US9450711B2 (en) Method and apparatus for extended reverse direction grant in a wireless local area network (WLAN)
US10771199B2 (en) Methods and apparatus for reverse link acknowledgement in a wireless local area network (WLAN)
JP6437653B2 (ja) 無線lanにおけるデータフレームの再送信なしにエラーを回復する方法及び装置
US20170104570A1 (en) Method and apparatus for transmitting frame
JP2014195280A5 (ja)
EP3338389A1 (en) Techniques for response frames in cooperative reception
CN111602357A (zh) 时分多路复用(tdm)接入下的即时响应
US20220338063A1 (en) Method of dynamic transceiver configuration

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20121226

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130108

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130408

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130415

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130529

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130605

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130704

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140318

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140529

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140605

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140818

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140825

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20141007

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20141105

R150 Certificate of patent or registration of utility model

Ref document number: 5646452

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees