JP5509635B2 - Flash light emitting device and electronic camera - Google Patents

Flash light emitting device and electronic camera Download PDF

Info

Publication number
JP5509635B2
JP5509635B2 JP2009064519A JP2009064519A JP5509635B2 JP 5509635 B2 JP5509635 B2 JP 5509635B2 JP 2009064519 A JP2009064519 A JP 2009064519A JP 2009064519 A JP2009064519 A JP 2009064519A JP 5509635 B2 JP5509635 B2 JP 5509635B2
Authority
JP
Japan
Prior art keywords
flash
light emitting
main capacitor
light
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009064519A
Other languages
Japanese (ja)
Other versions
JP2010217534A (en
Inventor
昭裕 小曽根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nikon Corp
Original Assignee
Nikon Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikon Corp filed Critical Nikon Corp
Priority to JP2009064519A priority Critical patent/JP5509635B2/en
Publication of JP2010217534A publication Critical patent/JP2010217534A/en
Application granted granted Critical
Publication of JP5509635B2 publication Critical patent/JP5509635B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stroboscope Apparatuses (AREA)

Description

本発明は閃光発光装置及び電子カメラに関する。 The present invention relates to a flash light emitting device and an electronic camera .

閃光発光装置を備える電子カメラは、例えばキセノン管等の放電による閃光撮影を行うことができる。そして、上記の電子カメラでは、露光用の本発光の前に調光用のプリ発光や必要に応じて赤目軽減用の発光(赤目軽減発光)等の予備発光を行うことが一般的である(例えば、特許文献1参照)。   An electronic camera equipped with a flash light emitting device can perform flash photography by discharging a xenon tube or the like, for example. In the above-described electronic camera, it is common to perform preliminary light emission such as pre-light emission for dimming and light emission for red-eye reduction (red-eye reduction light emission) as necessary before the main light emission for exposure ( For example, see Patent Document 1).

特許文献1の電子カメラでは、閃光発光装置用の主コンデンサの充電電圧が予備発光により低下した場合、その低下した充電電圧の影響による本発光の光量不足を考慮して、閃光発光の光量を示す指標であるガイドナンバーを算出する。   In the electronic camera of Patent Document 1, when the charging voltage of the main capacitor for the flash light emitting device is reduced due to the preliminary light emission, the light amount of the flash light emission is shown in consideration of the shortage of the main light emission due to the effect of the reduced charging voltage. A guide number that is an index is calculated.

特開2005−115160号公報JP 2005-115160 A

ところで、上記の主コンデンサは、温度変化等により状態の変化を引き起こす。その結果、主コンデンサの静電容量が温度変化等に応じて増減する。しかし、特許文献1の電子カメラでは、温度変化等による主コンデンサの状態の変化については、考慮されていない。   By the way, the main capacitor causes a change in state due to a temperature change or the like. As a result, the capacitance of the main capacitor increases / decreases according to a temperature change or the like. However, in the electronic camera of Patent Document 1, changes in the state of the main capacitor due to temperature changes or the like are not taken into consideration.

そこで、本発明は、上記事情に鑑み、主コンデンサの状態の変化も考慮して、適切な照明光量で閃光発光することができる閃光発光装置及び電子カメラを提供することを目的とする。 Accordingly, in view of the above circumstances, an object of the present invention is to provide a flash light emitting device and an electronic camera capable of flashing light with an appropriate amount of illumination in consideration of changes in the state of the main capacitor.

本発明の閃光発光装置は、閃光発光用の電気エネルギーを蓄積する主コンデンサと、前記電気エネルギーを光に変換して閃光発光を行う発光部と、前記主コンデンサに残留する電気エネルギーに基づく電圧を実測残電圧として検出する残電圧検出部と、前記発光部による照明光量を決定するためのパラメータと、前記閃光発光を行ったときに前記主コンデンサに残留していると想定される電気エネルギーに基づく電圧を示す想定残電圧との対応関係を示すテーブルデータを複数記憶するメモリと、前記実測残電圧が前記想定残電圧を基準とした所定の範囲に含まれているか否かを判定することで前記主コンデンサの状態を推定し、推定された前記主コンデンサの状態に基づいたテーブルデータを、前記メモリに記憶される複数のテーブルデータから選択する選択部と、を備えたことを特徴とする。  The flash light emitting device of the present invention includes a main capacitor that stores electrical energy for flash light emission, a light emitting unit that emits flash light by converting the electrical energy into light, and a voltage based on the electrical energy remaining in the main capacitor. Based on a residual voltage detection unit that is detected as an actual measurement residual voltage, a parameter for determining the amount of illumination by the light emitting unit, and electrical energy that is assumed to remain in the main capacitor when the flash emission is performed. A memory for storing a plurality of table data indicating a correspondence relationship with an assumed remaining voltage indicating a voltage, and determining whether or not the actually measured remaining voltage is included in a predetermined range based on the assumed remaining voltage The state of the main capacitor is estimated, and table data based on the estimated state of the main capacitor is converted into a plurality of table data stored in the memory. Characterized by comprising a selection unit that selects from.
また、本発明の電子カメラは、上述した閃光発光装置と、入射される被写体光に基づく画像信号を出力する撮像素子と、前記閃光発光装置の発光部を発光させて被写体の明るさを測光する測光部と、前記測光部によって測光された光量に基づいて前記パラメータを決定するパラメータ決定部とを、備えたことを特徴とする。  The electronic camera of the present invention measures the brightness of a subject by causing the flash light emitting device described above, an image sensor that outputs an image signal based on incident subject light, and a light emitting unit of the flash light emitting device to emit light. And a parameter determining unit that determines the parameter based on the amount of light measured by the metering unit.

本発明によれば、主コンデンサの状態の変化も考慮して、適切な照明光量で閃光発光することができる。 According to the onset bright, in consideration of changes in the main capacitor state, it is possible to flash light in a suitable amount of illumination light.

第1実施形態の電子カメラ1の構成を説明するブロック図1 is a block diagram illustrating a configuration of an electronic camera 1 according to a first embodiment. 閃光回路21の内部構成を示すブロック図Block diagram showing the internal configuration of the flash circuit 21 調光特性テーブルを説明する図The figure explaining the light control characteristic table 調光特性テーブルを説明する図The figure explaining the light control characteristic table 調光特性テーブルを説明する図The figure explaining the light control characteristic table 図3の調光特性テーブルを用いた場合の撮影シーケンスの一例を説明する図FIG. 4 is a diagram for explaining an example of a shooting sequence when the dimming characteristic table of FIG. 3 is used. 電子カメラ1の閃光撮影の動作を示すフローチャートA flowchart showing the flash photographing operation of the electronic camera 1 主コンデンサ21fの充放電回数と静電容量の経年劣化の一例を示す図The figure which shows an example of the number of charge / discharge of the main capacitor | condenser 21f and aged deterioration of an electrostatic capacitance 残電圧の評価テーブルの一例を示す図The figure which shows an example of the evaluation table of residual voltage 比較例として、静電容量が90μF相当であるにも拘わらず、静電容量100μFとして閃光撮影をした場合について説明する図As a comparative example, a diagram illustrating a case where flash photography is performed with a capacitance of 100 μF even though the capacitance is equivalent to 90 μF 比較例として、静電容量が110μF相当であるにも拘わらず、静電容量100μFとして閃光撮影をした場合について説明する図As a comparative example, a diagram illustrating a case where flash photography is performed with a capacitance of 100 μF even though the capacitance is equivalent to 110 μF

(第1実施形態)
以下、図面に基づいて本発明の実施の形態を詳細に説明する。図1は、第1実施形態における電子カメラ1の内部構成を示すブロック図である。この電子カメラ1は、撮影レンズ11と、撮像部12と、RAM(Random Access Memory)13と、画像処理部14と、ROM(Read Only Memory)15と、記録インターフェース部(以下「記録I/F部」という。)16と、記録媒体17と、表示モニタ18と、操作部19と、レリーズ釦20と、閃光回路21と、光センサ22と、CPU(Central Processing Unit)23と、バス24とを備える。
(First embodiment)
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. FIG. 1 is a block diagram showing an internal configuration of the electronic camera 1 in the first embodiment. The electronic camera 1 includes a photographing lens 11, an imaging unit 12, a RAM (Random Access Memory) 13, an image processing unit 14, a ROM (Read Only Memory) 15, and a recording interface unit (hereinafter referred to as “recording I / F”). 16), recording medium 17, display monitor 18, operation unit 19, release button 20, flash circuit 21, optical sensor 22, CPU (Central Processing Unit) 23, and bus 24. Is provided.

撮影レンズ11は、ズームレンズと、フォーカスレンズとを含む複数のレンズ群で構成されている。簡単のため、図1では、撮影レンズ11を1枚のレンズとして図示する。   The photographing lens 11 is composed of a plurality of lens groups including a zoom lens and a focus lens. For simplicity, FIG. 1 shows the photographing lens 11 as a single lens.

撮像部12は、撮像素子と、AFE(Analog Frount End)とを有している。撮像素子は、撮影レンズ11からの入射光を光電変換することにより、画像データを生成する。AFEは、撮像素子の出力に対してアナログ信号処理を施すアナログフロントエンド回路である。このAFEは、画像データに対して、相関二重サンプリングや、ゲイン調整や、A/D変換等を行う。撮像部12が出力する画像データは、一時的にRAM13に記録される。なお、撮像素子は、CCD(Charge Coupled Device)型やCMOS(Complementary Metal−Oxide Semiconductor)型のイメージセンサの何れであってもよい。   The imaging unit 12 includes an imaging element and an AFE (Analog Front End). The imaging element generates image data by photoelectrically converting incident light from the photographing lens 11. The AFE is an analog front end circuit that performs analog signal processing on the output of the image sensor. This AFE performs correlated double sampling, gain adjustment, A / D conversion, and the like on image data. Image data output by the imaging unit 12 is temporarily recorded in the RAM 13. The image sensor may be either a CCD (Charge Coupled Device) type or a CMOS (Complementary Metal-Oxide Semiconductor) type image sensor.

RAM13には、CPU23の制御により、画像処理部14が画像処理を行う画像データが一時的に記録される。画像処理部14は、RAM13に記録されている1フレーム分の画像データを読み出し、各種の画像処理(階調変換処理、輪郭強調処理、ホワイトバランス処理等)を施す。   In the RAM 13, image data that the image processing unit 14 performs image processing is temporarily recorded under the control of the CPU 23. The image processing unit 14 reads image data for one frame recorded in the RAM 13 and performs various image processing (gradation conversion processing, contour enhancement processing, white balance processing, etc.).

ROM15は、電子カメラ1の制御を行うプログラム等を予め記憶している不揮発性のメモリである。また、ROM15には、後述する残電圧評価テーブルや複数の調光特性テーブルが予め記憶されている。これらの調光特性テーブルは、各々識別番号が付与されている。調光特性テーブルの詳細は後述する。   The ROM 15 is a non-volatile memory that stores a program for controlling the electronic camera 1 in advance. In addition, the ROM 15 stores a residual voltage evaluation table and a plurality of dimming characteristic tables described later in advance. Each of these dimming characteristic tables is given an identification number. Details of the dimming characteristic table will be described later.

記録I/F部16には、記録媒体17を接続するためのコネクタが形成されている。記録媒体17は、不揮発性の記録媒体であって、半導体メモリを内蔵したメモリカード等で構成されている。画像処理部14で画像処理が施された画像データは、記録I/F部16を介して、記録媒体17に記録される。   A connector for connecting the recording medium 17 is formed in the recording I / F unit 16. The recording medium 17 is a non-volatile recording medium, and is composed of a memory card with a built-in semiconductor memory. The image data subjected to the image processing by the image processing unit 14 is recorded on the recording medium 17 via the recording I / F unit 16.

表示モニタ18は、CPU23の指示に応じて各種画像を表示する。なお、CPU23は、各種設定項目の入力が可能なメニュー画面を表示モニタ18に表示させる。   The display monitor 18 displays various images according to instructions from the CPU 23. The CPU 23 causes the display monitor 18 to display a menu screen on which various setting items can be input.

操作部19は、例えば、コマンドダイヤル、十字状のカーソルキー、電源ボタン等を有している。そして、操作部19は、電子カメラ1への各種入力をユーザから受け付ける。例えば、操作部19は、表示モニタ18のメニュー画面での入力操作や、電子カメラ1の動作モードの切替操作等に用いられる。   The operation unit 19 includes, for example, a command dial, a cross-shaped cursor key, a power button, and the like. The operation unit 19 receives various inputs to the electronic camera 1 from the user. For example, the operation unit 19 is used for an input operation on a menu screen of the display monitor 18, an operation for switching the operation mode of the electronic camera 1, and the like.

レリーズ釦20は、半押し操作(撮影前におけるオートフォーカス(AF)や自動露出(AE)等の動作開始の指示入力)と全押し操作(撮影動作開始の指示入力)とを受け付ける。   The release button 20 accepts a half-press operation (an instruction input for starting an operation such as autofocus (AF) or automatic exposure (AE) before shooting) and a full-press operation (an instruction input for starting a shooting operation).

閃光回路21は、CPU23の制御により被写体に向けて閃光を発光する。図2は、閃光回路21の内部構成を示すブロック図である。閃光回路21は、電池21aと、昇圧トランス21bと、充電制御IC(Integrated Circuit)21cと、整流ダイオード21dと、放電防止用ダイオード21eと、主コンデンサ21fと、発光部21gと、抵抗21hと、抵抗21iとを有している。   The flash circuit 21 emits flash toward the subject under the control of the CPU 23. FIG. 2 is a block diagram showing the internal configuration of the flash circuit 21. The flash circuit 21 includes a battery 21a, a step-up transformer 21b, a charge control IC (Integrated Circuit) 21c, a rectifier diode 21d, a discharge preventing diode 21e, a main capacitor 21f, a light emitting unit 21g, a resistor 21h, And a resistor 21i.

電圧を昇圧する昇圧トランス21bは、1次コイル21b−1及び2次コイル21b−2を有している。この1次コイル21b−1の一端が電池21aのプラス端子に接続されている。また、この1次コイル21b−1の他端が充電制御IC21cに接続されている。電池21aのマイナス端子はグランド21kと接続されている。2次コイル21b−2は、1次コイル21b−1に流れる1次電流がオフされた瞬間に発生するフライバックパルスを整流ダイオード21dに供給する。   The step-up transformer 21b that boosts the voltage includes a primary coil 21b-1 and a secondary coil 21b-2. One end of the primary coil 21b-1 is connected to the plus terminal of the battery 21a. The other end of the primary coil 21b-1 is connected to the charge control IC 21c. The negative terminal of the battery 21a is connected to the ground 21k. The secondary coil 21b-2 supplies a flyback pulse generated at the moment when the primary current flowing through the primary coil 21b-1 is turned off to the rectifier diode 21d.

充電制御IC21cは、昇圧トランス21bの1次コイル21b−1に供給する1次電流を周期的にオン/オフするスイッチング素子(不図示)を内蔵している。このスイッチング素子は、一例として、高速でオン/オフのスイッチングが可能なMOS型FET(Metal Oxide Semiconductor Field Effect Transistor)のトランジスタである。   The charging control IC 21c includes a switching element (not shown) that periodically turns on / off the primary current supplied to the primary coil 21b-1 of the step-up transformer 21b. As an example, this switching element is a transistor of a MOS type FET (Metal Oxide Field Effect Transistor) capable of high-speed on / off switching.

また、充電制御IC21cは、図示しないものの、主コンデンサ21fへの充電の開始と終了を制御するラッチ部(不図示)と昇圧トランス21bの1次電流や整流された2次電流をモニタするモニタ部(不図示)とを有している。ラッチ部は、主コンデンサ21fへの充電開始を表す‘H(オン状態)’と主コンデンサ21fへの充電停止を表す‘L(オフ状態)’との2つの動作態様を有している。モニタ部は、1次コイル21b−1に流れる1次電流が上限値に達するか否かをモニタする。   Although not shown, the charging control IC 21c includes a latch unit (not shown) that controls the start and end of charging of the main capacitor 21f, and a monitor unit that monitors the primary current and the rectified secondary current of the step-up transformer 21b. (Not shown). The latch unit has two operation modes of “H (ON state)” indicating the start of charging of the main capacitor 21 f and “L (OFF state)” indicating the stop of charging of the main capacitor 21 f. The monitor unit monitors whether or not the primary current flowing through the primary coil 21b-1 reaches an upper limit value.

整流ダイオード21dは、2次コイル21b−2から発生するフライバックパルスを整流する。また、放電防止用ダイオード21eは、閃光発光時以外の放電を防止する。   The rectifier diode 21d rectifies the flyback pulse generated from the secondary coil 21b-2. Further, the discharge preventing diode 21e prevents discharge other than during flash emission.

主コンデンサ21fは、整流された2次電流を電気エネルギーとして蓄えることにより昇圧を行う。直列接続された抵抗21h、抵抗21iは、主コンデンサ21fの充電電圧を分圧する。分圧された電圧は、抵抗21h、抵抗21iの接続点21jから、不図示のA/D変換器でデジタル化され、そのデジタル化された値が電子カメラ1側のCPU23に入力される。   The main capacitor 21f boosts the voltage by storing the rectified secondary current as electric energy. The resistors 21h and 21i connected in series divide the charging voltage of the main capacitor 21f. The divided voltage is digitized by a not-shown A / D converter from the connection point 21j of the resistors 21h and 21i, and the digitized value is input to the CPU 23 on the electronic camera 1 side.

発光部21gは、主コンデンサ21fに充電された電気エネルギーを光に変換する回路である。発光部21gには、例えばキセノン管が備えられており、このキセノン管の放電により閃光発光を行う。   The light emitting unit 21g is a circuit that converts electric energy charged in the main capacitor 21f into light. The light emitting unit 21g is provided with, for example, a xenon tube, and performs flash emission by discharging the xenon tube.

再び、図1に戻り説明を続ける。光センサ22は、閃光回路21によりプリ発光された光のうちで被写体に反射して戻ってくる光量を測光する。このプリ発光は、ガイドナンバーを決定するために用いられる調光用の発光である。   Returning to FIG. 1 again, the description will be continued. The optical sensor 22 measures the amount of light that is reflected back to the subject among the light pre-emitted by the flash circuit 21. This pre-emission is a dimming emission used to determine the guide number.

CPU23は、電子カメラ1の統括的な制御を行うプロセッサである。このCPU23は、残電圧検出部23aと、選択部23bとしても機能する。   The CPU 23 is a processor that performs overall control of the electronic camera 1. The CPU 23 also functions as a remaining voltage detection unit 23a and a selection unit 23b.

残電圧検出部23aは、閃光撮影後の主コンデンサ21fの残電圧を検出する。選択部23bは、閃光撮影後の残電圧に基づいて主コンデンサ21fの静電容量を推定し、調光特性テーブルを選択する。   The residual voltage detector 23a detects the residual voltage of the main capacitor 21f after flash photography. The selection unit 23b estimates the capacitance of the main capacitor 21f based on the remaining voltage after flash photography, and selects a dimming characteristic table.

また、CPU23は、選択された調光特性テーブルの識別番号をRAM13に一旦記録する。なお、電源投入直後等においては、CPU23は、後述する図3に示す標準の調光特性テーブルを採用することとする。そのため、CPU23は、電子カメラ1の電源投入時に識別番号を初期化する。すなわち、CPU23は、標準の調光特性テーブルの識別番号をRAM13に記録されている識別番号に上書きする。   The CPU 23 once records the identification number of the selected dimming characteristic table in the RAM 13. Note that, immediately after the power is turned on, the CPU 23 adopts a standard dimming characteristic table shown in FIG. 3 to be described later. Therefore, the CPU 23 initializes the identification number when the electronic camera 1 is turned on. That is, the CPU 23 overwrites the identification number in the standard dimming characteristic table with the identification number recorded in the RAM 13.

CPU23は、閃光撮影の際、RAM13から識別番号を読み出して、ROM15からその識別番号の調光特性テーブルを読み出す。そして、CPU23は、その識別番号の調光特性テーブルのパラメータに基づいて露光用の本発光の光量を決定する。本発光の光量は、プリ発光により決定されたガイドナンバーと発光時間とにより定まる。   The CPU 23 reads the identification number from the RAM 13 during flash photography, and reads the dimming characteristic table for the identification number from the ROM 15. Then, the CPU 23 determines the amount of main light emission for exposure based on the parameter of the dimming characteristic table of the identification number. The amount of main light emission is determined by the guide number determined by the pre-light emission and the light emission time.

なお、CPU23は、時計機能を内蔵しており、撮影の度に撮影時刻をRAM13に上書きしていく。また、CPU23は、主コンデンサ21fの充放電の度に充放電回数をRAM13にインクリメントしていく。撮影時刻のデータ及び充放電回数のデータは、電子カメラ1の電源がオフされてもRAM13のデータ保存領域に保存されていることとする。   The CPU 23 has a built-in clock function and overwrites the RAM 13 with the shooting time every time shooting is performed. Further, the CPU 23 increments the number of times of charging / discharging to the RAM 13 every time the main capacitor 21f is charged / discharged. It is assumed that the shooting time data and the charge / discharge count data are stored in the data storage area of the RAM 13 even when the power of the electronic camera 1 is turned off.

ここで、CPU23は、閃光回路21の動作を制御する。なお、閃光回路21の動作を制御するための専用のMPU(Micro Processing Unit)を設けてもよい。本実施形態では、CPU23が、閃光回路制御用のMPUと同等の機能を兼ね備えているものとする。   Here, the CPU 23 controls the operation of the flash circuit 21. Note that a dedicated MPU (Micro Processing Unit) for controlling the operation of the flash circuit 21 may be provided. In the present embodiment, it is assumed that the CPU 23 has the same function as the MPU for controlling the flash circuit.

CPU23は、主コンデンサ21fの充電開始を表す制御信号S1若しくは充電停止を
表す制御信号S2を充電制御IC21cに対して送信する。さらに、CPU23は、1次
電流の上限値を表す制御信号S3を充電制御IC21cに対して送信する。これにより、
CPU23は、閃光回路21の動作を制御することができる。
CPU23 transmits, to the charge control IC 21 c of the control signal S2 representative of the control signal S1 or the charging stop represents the start of charging the main capacitor 21f. Further, CPU 23 sends a control signal S3 indicating the upper limit value of the primary current to the charge control IC 21 c. This
The CPU 23 can control the operation of the flash circuit 21.

次に、電子カメラ1の閃光撮影の動作について説明する。ここでは、先ず、調光特性テーブルと電子カメラ1の閃光撮影の動作との関係について説明する。   Next, the flash photographing operation of the electronic camera 1 will be described. Here, first, the relationship between the light control characteristic table and the flash photographing operation of the electronic camera 1 will be described.

図3〜図5は、調光特性テーブルを説明する図である。これらの調光特性テーブルは、ROM15に記憶されている。図3〜図5の各々の調光特性テーブルは、発光部21gによる照明光量を決定するためのパラメータと残電圧との対応関係をいずれも示している。なお、上記のパラメータは、ガイドナンバーと発光時間との組み合わせで構成される。また、照明光量は、本実施形態では本発光の光量とするが、必ずしも本発光の光量に限られるものではない。   3 to 5 are diagrams for explaining the dimming characteristic table. These dimming characteristic tables are stored in the ROM 15. Each of the dimming characteristic tables in FIGS. 3 to 5 shows the correspondence between the parameter for determining the amount of illumination by the light emitting unit 21g and the residual voltage. In addition, said parameter is comprised by the combination of a guide number and light emission time. In addition, the illumination light amount is the light amount of main light emission in the present embodiment, but is not necessarily limited to the light amount of main light emission.

また、図3〜図5の各々の調光特性テーブルは、主コンデンサ21fの状態の変化によって静電容量が異なる状態にそれぞれ対応している。なお、状態変化の要因としては、温度変化や経年劣化等が挙げられる。   Each of the dimming characteristic tables in FIGS. 3 to 5 corresponds to a state in which the electrostatic capacitance varies depending on a change in the state of the main capacitor 21f. In addition, as a factor of a state change, a temperature change, aged deterioration, etc. are mentioned.

ここで、図3は、標準の調光特性テーブルであって、主コンデンサ21fの容量が100μFの場合(室温)に対応している。   Here, FIG. 3 is a standard dimming characteristic table, and corresponds to the case where the capacitance of the main capacitor 21f is 100 μF (room temperature).

また、図4は、コンデンサ容量が10%減(90μF相当)の場合における調光特性テーブルの一例を示す図である。図4は、主コンデンサ21fの温度が低下する等してコンデンサ容量が10%減になっている場合に対応している。   FIG. 4 is a diagram showing an example of the dimming characteristic table when the capacitor capacity is reduced by 10% (equivalent to 90 μF). FIG. 4 corresponds to the case where the capacitor capacity is reduced by 10% due to a decrease in the temperature of the main capacitor 21f.

また、図5は、コンデンサ容量が10%増(110μF相当)の場合における調光特性テーブルの一例を示す図である。図5は、主コンデンサ21fの温度が上昇する等してコンデンサ容量が10%増になっている場合に対応している。   FIG. 5 is a diagram illustrating an example of a dimming characteristic table when the capacitor capacity is increased by 10% (corresponding to 110 μF). FIG. 5 corresponds to the case where the capacitor capacity is increased by 10% due to, for example, the temperature of the main capacitor 21f rising.

ここで、調光特性テーブルの見方について図3を用いて説明する。ここでは、ガイドナンバー(GN)5を必要とした本発光を行う場合について例示する。なお、図4及び図5の調光特性テーブルの見方も図3と同様であるので説明は省略する。   Here, how to read the dimming characteristic table will be described with reference to FIG. Here, a case where the main light emission requiring the guide number (GN) 5 is performed is illustrated. 4 and 5 are the same as those in FIG. 3, and the description thereof is omitted.

図3の(A)欄の315Vは、一例として、主コンデンサ21fの発光許可電圧を表している。CPU23は、赤目軽減発光(発光時間 10μ秒)を閃光回路21に行わせた場合には、図3の(A)欄でガイドナンバー1を参照する。これにより、主コンデンサ21fの残電圧として、305Vが導き出される。   As an example, 315V in the column (A) of FIG. 3 represents the light emission permission voltage of the main capacitor 21f. When the CPU 23 causes the flash circuit 21 to perform red-eye reduction light emission (light emission time 10 μsec), the CPU 23 refers to the guide number 1 in the column (A) of FIG. Thereby, 305V is derived as the remaining voltage of the main capacitor 21f.

続いて、CPU23は、赤目軽減発光を閃光回路21に再度行わせる場合、残電圧は305Vからの発光であるため、図3の(B)欄を参照する。CPU23は、赤目軽減発光(発光時間 11μ秒)を閃光回路21に行わせた場合には、図3の(B)欄でガイドナンバー1を参照する。これにより、主コンデンサ21fの残電圧として、295Vが導き出される。   Subsequently, when causing the flash circuit 21 to perform red-eye reduction light emission again, the CPU 23 refers to the column (B) in FIG. 3 because the remaining voltage is light emission from 305V. When the CPU 23 causes the flash circuit 21 to perform red-eye reduction light emission (light emission time 11 μsec), the CPU 23 refers to the guide number 1 in the column (B) of FIG. As a result, 295 V is derived as the remaining voltage of the main capacitor 21f.

続いて、CPU23は、次のプリ発光を閃光回路21に行わせる場合、残電圧は295Vからの発光であるため、図3の(C)欄を参照する。CPU23は、プリ発光(発光時間 40μ秒)を閃光回路21に行わせた場合には、図3の(C)欄でガイドナンバー2を参照する。これにより、主コンデンサ21fの残電圧として、270Vが導き出される。   Subsequently, when causing the flash circuit 21 to perform the next pre-light emission, the CPU 23 refers to the column (C) of FIG. 3 because the remaining voltage is light emission from 295V. The CPU 23 refers to the guide number 2 in the column (C) of FIG. 3 when the flash circuit 21 performs pre-light emission (light emission time 40 μsec). Thereby, 270V is derived as the residual voltage of the main capacitor 21f.

続いて、CPU23は、次の本発光を閃光回路21に行わせる場合、残電圧は270Vからの発光であるため、図3の(D)欄を参照する。CPU23は、ガイドナンバー5の本発光を閃光回路21に行わせる場合、発光時間を500μ秒に設定する。これにより、ガイドナンバー5における本発光の光量が定まる。   Subsequently, when the CPU 23 causes the flash circuit 21 to perform the next main light emission, the remaining voltage is light emission from 270 V, so refer to the column (D) in FIG. When the CPU 23 causes the flash circuit 21 to perform the main light emission with the guide number 5, the CPU 23 sets the light emission time to 500 μsec. Thereby, the light quantity of the main light emission at the guide number 5 is determined.

図6は、図3の調光特性テーブルを用いた場合の撮影シーケンスの一例を説明する図である。図6では、ガイドナンバー5を必要とした本発光を行う場合の撮影シーケンスの一例を示す。   FIG. 6 is a diagram for explaining an example of a shooting sequence when the dimming characteristic table of FIG. 3 is used. FIG. 6 shows an example of a shooting sequence in the case of performing the main light emission requiring the guide number 5.

図6(a)は、赤目軽減発光、プリ発光及び本発光の撮影シーケンスを図に表しており、もし、温度変化等の影響がなければ、本発光後の主コンデンサ21fの残電圧が70Vであることを意味する。図6(b)は、プリ発光、本発光のみを行う場合の撮影シーケンスを図に表しており、もし、温度変化等の影響がなければ、本発光後の主コンデンサ21fの残電圧が100Vであることを意味する。   FIG. 6A shows a shooting sequence of red-eye reduction light emission, pre-light emission, and main light emission. If there is no influence of temperature change or the like, the residual voltage of the main capacitor 21f after the main light emission is 70V. It means that there is. FIG. 6B shows a photographing sequence when only pre-light emission and main light emission are performed. If there is no influence of temperature change or the like, the residual voltage of the main capacitor 21f after main light emission is 100V. It means that there is.

なお、例えば、図3の調光特性テーブルでは、説明の便宜上、315V、305V、295V、270Vの4つの欄を設けているが、さらに細かく設けてもよい。また、図3〜図5では、500μ秒よりも長い発光時間は省略して図示している。   For example, in the dimming characteristic table of FIG. 3, four columns of 315V, 305V, 295V, and 270V are provided for convenience of explanation, but they may be provided more finely. In FIGS. 3 to 5, the light emission time longer than 500 μs is omitted.

次に、電子カメラ1の閃光撮影の動作について説明する。図7は、電子カメラ1の閃光撮影の動作を示すフローチャートである。このフローチャートは、コマンドダイヤル等で閃光撮影モードが選択され、半押し操作の指示入力を受け付けると、オートフォーカス(AF)や自動露出(AE)等の撮影準備動作開始後、CPU23の制御により開始される。   Next, the flash photographing operation of the electronic camera 1 will be described. FIG. 7 is a flowchart showing the flash photographing operation of the electronic camera 1. This flowchart is started by the control of the CPU 23 after the photographing preparation operation such as autofocus (AF) or automatic exposure (AE) is started when the flash photographing mode is selected by the command dial or the like and the instruction input of the half-press operation is accepted. The

なお、電子カメラ1の電源がオンされた場合、CPU23は、赤目軽減発光を閃光回路21に行わせる場合、一例としてガイドナンバー1(発光時間 10μ秒)による赤目軽減発光を2回連続して行うように指示する。また、CPU23は、ガイドナンバー2(発光時間 40μ秒)によるプリ発光を1回行うよう閃光回路21に指示する。そのため、CPU23は、赤目軽減発光、プリ発光の際、図3に示す調光特性テーブルを読み出すことなく、閃光回路21に指示してもよい。   When the power of the electronic camera 1 is turned on, the CPU 23 performs red-eye reduction light emission with guide number 1 (light emission time 10 μsec) twice as an example when the flash circuit 21 performs red-eye reduction light emission. To instruct. Further, the CPU 23 instructs the flash circuit 21 to perform the pre-flash once with the guide number 2 (flash time 40 μsec). Therefore, the CPU 23 may instruct the flash circuit 21 without reading the dimming characteristic table shown in FIG. 3 during red-eye reduction light emission and pre-light emission.

ステップS101:CPU23は、主コンデンサ21fの充電開始を充電制御IC21cに指示する。以下、主コンデンサ21fの充電動作を簡単に述べる。   Step S101: The CPU 23 instructs the charging control IC 21c to start charging the main capacitor 21f. Hereinafter, the charging operation of the main capacitor 21f will be briefly described.

充電制御IC21cは、充電開始の制御信号S1をCPU23から受信すると、充電制御IC21cのラッチ部は、‘L(オフ状態)’から‘H(オン状態)’の状態になり、充電が開始される。このとき、充電制御IC21cは、スイッチング素子をオンする。これにより、1次コイル21b−1に電流が流れ始める。   When the charging control IC 21c receives the control signal S1 for starting charging from the CPU 23, the latch unit of the charging control IC 21c changes from 'L (off state)' to 'H (on state)' and charging starts. . At this time, the charging control IC 21c turns on the switching element. Thereby, a current begins to flow through the primary coil 21b-1.

充電制御IC21cは、1次電流が予め設定した上限値に達した場合にはスイッチング素子をオフする。これにより、2次コイル21b−2から整流ダイオード21dを介して2次電流が主コンデンサ21fに流れ始める。2次電流が流れると主コンデンサ21fに電気エネルギーが蓄積される。CPU23は、2次電流の主コンデンサ21fへの充電終了を検知すると、主コンデンサ21fが発光許可電圧に達していなければ、充電制御IC21cに制御信号S1を送信し、再度、スイッチング素子をオンさせる。このようにして、主コンデンサ21fは、発光許可電圧に達するまで充電されていく。CPU23は、主コンデンサ21fが発光許可電圧に達した場合、充電制御IC21cに制御信号S2を送信し、充電を停止させる。   The charge control IC 21c turns off the switching element when the primary current reaches a preset upper limit value. As a result, the secondary current starts to flow from the secondary coil 21b-2 to the main capacitor 21f via the rectifier diode 21d. When the secondary current flows, electric energy is accumulated in the main capacitor 21f. When detecting the end of charging of the secondary current to the main capacitor 21f, the CPU 23 transmits a control signal S1 to the charge control IC 21c and turns on the switching element again if the main capacitor 21f has not reached the light emission permission voltage. In this manner, the main capacitor 21f is charged until the light emission permission voltage is reached. When the main capacitor 21f reaches the light emission permission voltage, the CPU 23 transmits a control signal S2 to the charging control IC 21c to stop charging.

ステップS102:CPU23は、抵抗21h、抵抗21iにて分圧された電圧に基づいて、主コンデンサ21fの充電電圧を検出する。   Step S102: The CPU 23 detects the charging voltage of the main capacitor 21f based on the voltage divided by the resistors 21h and 21i.

ステップS103:CPU23は、検出結果に基づいて、充電電圧が発光許可電圧に達しているか否かを判定する。充電電圧が発光許可電圧に達している場合(ステップS103:Yes)、ステップS104に移行する。充電電圧が発光許可電圧に達していない場合(ステップS103:No)、ステップS102に戻る。   Step S103: The CPU 23 determines whether or not the charging voltage has reached the light emission permission voltage based on the detection result. When the charging voltage has reached the light emission permission voltage (step S103: Yes), the process proceeds to step S104. When the charging voltage has not reached the light emission permission voltage (step S103: No), the process returns to step S102.

ステップS104:CPU23は、全押し操作の指示入力を受け付ける。   Step S104: The CPU 23 receives an instruction input for a full press operation.

ステップS105:CPU23は、赤目軽減発光の設定の有無を判定する。赤目軽減発光が設定されている場合(ステップS105:Yes)、ステップS106に移行する。一方、赤目軽減発光が設定されていない場合(ステップS105:No)、ステップS107に移行する。   Step S105: The CPU 23 determines whether or not red-eye reduction light emission is set. When red-eye reduction light emission is set (step S105: Yes), the process proceeds to step S106. On the other hand, when the red-eye reduction light emission is not set (step S105: No), the process proceeds to step S107.

ステップS106:CPU23は、ガイドナンバー1(発光時間 10μ秒)による赤目軽減発光を閃光回路21に2回行わせる。   Step S106: The CPU 23 causes the flash circuit 21 to perform red-eye reduction light emission with a guide number 1 (light emission time 10 μsec) twice.

ステップS107:CPU23は、ガイドナンバー2(発光時間 40μ秒)によるプリ発光を閃光回路21に1回行わせる。光センサ22は、閃光回路21によりプリ発光された反射光の光量を測光する。そして、CPU23は、プリ発光の反射光の光量に基づいて、本発光のガイドナンバーを決定する。   Step S107: The CPU 23 causes the flash circuit 21 to perform pre-emission with a guide number 2 (emission time 40 μsec) once. The optical sensor 22 measures the amount of reflected light pre-emitted by the flash circuit 21. Then, the CPU 23 determines a guide number for main light emission based on the amount of reflected light of pre-light emission.

ステップS108:CPU23は、電源投入直後か否かを判定する。また、CPU23は、RAM13に記録されている前回の撮影時刻と現在の時刻とを比較して、予め設定した時間が経過しているかを判定する。電源投入直後又は予め設定した時間が経過している場合(ステップS108:Yes)、CPU23は、標準の調光特性テーブルの識別番号をRAM13に記録されている識別番号に上書きし、ステップS109に移行する。一方、電源投入直後でなく、予め設定した時間が経過していない場合(ステップS108:No)、後述するステップS114に移行する。   Step S108: The CPU 23 determines whether or not it is immediately after power-on. Further, the CPU 23 compares the previous photographing time recorded in the RAM 13 with the current time, and determines whether a preset time has elapsed. Immediately after power-on or when a preset time has elapsed (step S108: Yes), the CPU 23 overwrites the identification number in the standard dimming characteristic table with the identification number recorded in the RAM 13, and proceeds to step S109. To do. On the other hand, if the preset time has not elapsed (NO at step S108), the process proceeds to step S114 described later.

ステップS109:CPU23は、先ず、RAM13に記録されている標準の調光特性テーブルの識別番号に基づいて、図3に示す標準の調光特性テーブルをROM15から読み出す。そして、CPU23は、その調光特性テーブルに基づいて、本発光の光量を決定する。例えば、CPU23は、光センサ22の測光結果に基づいて、ガイドナンバー5の本発光を閃光回路21に行わせる場合、発光時間500μ秒の発光量とする。   Step S109: First, the CPU 23 reads the standard dimming characteristic table shown in FIG. 3 from the ROM 15 based on the identification number of the standard dimming characteristic table recorded in the RAM 13. Then, the CPU 23 determines the amount of main light emission based on the dimming characteristic table. For example, when the CPU 23 causes the flash circuit 21 to perform the main light emission of the guide number 5 based on the photometric result of the optical sensor 22, the CPU 23 sets the light emission amount to a light emission time of 500 μsec.

ステップS110:CPU23は、ガイドナンバー5の本発光を閃光回路21に行わせる。具体的には、CPU23は、閃光回路21側にトリガ信号を送信すると、充電制御IC21cを介して、発光部21gにて本発光がなされる。この際、本発光に同期して、CPU23は、撮像部12の撮像素子を駆動する。撮像部12のAFEは、画像データのゲイン調整やA/D変換等を行う。このAFEが出力する画像データは、RAM13に一旦記録される。画像処理部14は、RAM13に記録されている1フレーム分の画像データを読み出し、各種の画像処理(階調変換処理、輪郭強調処理、ホワイトバランス処理等)を施す。CPU23は、画像処理部14で画像処理が施された画像データを、記録I/F部16を介して、記録媒体17に記録する。   Step S110: The CPU 23 causes the flash circuit 21 to perform the main emission of the guide number 5. Specifically, when the CPU 23 transmits a trigger signal to the flash circuit 21 side, the light emission unit 21g performs main light emission via the charge control IC 21c. At this time, the CPU 23 drives the image sensor of the imaging unit 12 in synchronization with the main light emission. The AFE of the imaging unit 12 performs gain adjustment, A / D conversion, and the like of image data. The image data output by the AFE is temporarily recorded in the RAM 13. The image processing unit 14 reads image data for one frame recorded in the RAM 13 and performs various image processing (gradation conversion processing, contour enhancement processing, white balance processing, etc.). The CPU 23 records the image data subjected to the image processing by the image processing unit 14 on the recording medium 17 via the recording I / F unit 16.

ステップS111:CPU23の残電圧検出部23aは、ステップS102と同様にして、主コンデンサ21fの残電圧を検出する。   Step S111: The residual voltage detector 23a of the CPU 23 detects the residual voltage of the main capacitor 21f in the same manner as in step S102.

ステップS112:CPU23は、RAM13に記録されている、閃光回路21の現在の充放電回数をチェックする。   Step S112: The CPU 23 checks the current charge / discharge count of the flash circuit 21 recorded in the RAM 13.

図8は、主コンデンサ21fの充放電回数と静電容量の経年劣化の一例を示す図である。例えば、主コンデンサ21fは、充放電回数がn回(例えば、数千回程度)に達すると、静電容量が10%程度減少する。CPU23は、主コンデンサ21fの充放電回数が予め設定した充放電回数に達している場合、ステップS113の調光特性テーブルの選択に際し、充放電回数の影響を考慮して選択する。   FIG. 8 is a diagram illustrating an example of the number of charge / discharge cycles of the main capacitor 21f and the aging deterioration of the capacitance. For example, when the number of times of charging / discharging reaches n times (for example, about several thousand times), the capacitance of the main capacitor 21f decreases by about 10%. When the charge / discharge count of the main capacitor 21f has reached the preset charge / discharge count, the CPU 23 selects the dimming characteristic table in step S113 in consideration of the influence of the charge / discharge count.

ステップS113:CPU23の選択部23bは、図9に示す残電圧の評価テーブルに基づいて、調光特性テーブルを選択する。この残電圧の評価テーブルは、残電圧に応じて調光特性テーブルの選択の指針を与える。CPU23は、選択された調光特性テーブルに基づいて、赤目軽減発光やプリ発光のガイドナンバーを設定する。ここで、調光特性テーブルの選択の仕方について説明する。   Step S113: The selection unit 23b of the CPU 23 selects a dimming characteristic table based on the remaining voltage evaluation table shown in FIG. This remaining voltage evaluation table provides a guide for selecting the dimming characteristic table in accordance with the remaining voltage. The CPU 23 sets guide numbers for red-eye reduction light emission and pre-light emission based on the selected dimming characteristic table. Here, how to select the dimming characteristic table will be described.

図9は、残電圧の評価テーブルの一例を示す図である。選択部23bは、この残電圧の評価テーブルに基づいて、調光特性テーブルを選択する。   FIG. 9 is a diagram illustrating an example of a remaining voltage evaluation table. The selection unit 23b selects a dimming characteristic table based on the remaining voltage evaluation table.

なお、本実施形態では、残電圧の評価テーブルや調光特性テーブルをROM15に書き込むため、工場出荷前に主コンデンサ21fの温度変化等の影響を検査しておく。例えば、図6(a)に示した撮影シーケンスで残電圧が70Vでなく、50Vであれば、主コンデンサ21fの温度が室温よりも低く、主コンデンサ21fの静電容量が10%程度減少していることを表している。また、図6(a)に示した撮影シーケンスで残電圧が70Vでなく、80Vであれば、主コンデンサ21fの温度が室温より高く、主コンデンサ21fの静電容量が10%程度減少していることを表している。   In this embodiment, since the residual voltage evaluation table and the dimming characteristic table are written in the ROM 15, the influence of the temperature change of the main capacitor 21f is inspected before shipment from the factory. For example, if the remaining voltage is not 70V but 50V in the imaging sequence shown in FIG. 6A, the temperature of the main capacitor 21f is lower than room temperature, and the capacitance of the main capacitor 21f is reduced by about 10%. It represents that. Further, if the remaining voltage is 80V instead of 70V in the imaging sequence shown in FIG. 6A, the temperature of the main capacitor 21f is higher than room temperature, and the capacitance of the main capacitor 21f is reduced by about 10%. Represents that.

本実施形態では、主コンデンサ21fの静電容量が10%程度増減している場合は、閃光撮影に影響を及ぼすとして調光特性テーブルを選択することとする。そこで、調光特性テーブルの選択の判断基準として、第1の閾値(Th1)を50Vとし、第2の閾値(Th2)を80Vとする。なお、図6(b)に示す撮影シーケンス(赤目軽減発光なし)で撮影を行う場合、調光特性テーブルの選択の判断基準として、第1の閾値(Th1)を90Vとし、第2の閾値(Th2)を110Vとする。   In the present embodiment, when the capacitance of the main capacitor 21f increases or decreases by about 10%, the dimming characteristic table is selected as affecting flash photography. Therefore, the first threshold value (Th1) is set to 50V, and the second threshold value (Th2) is set to 80V as criteria for determining the dimming characteristic table. Note that when shooting is performed in the shooting sequence shown in FIG. 6B (without red-eye reduction light emission), the first threshold (Th1) is set to 90 V as the determination criterion for selecting the dimming characteristic table, and the second threshold ( Th2) is set to 110V.

選択部23bは、図3の調光特性テーブルを用いた撮影シーケンス(赤目軽減発光有り)において、残電圧が50V以下である場合、主コンデンサ21fの温度の低下等により、主コンデンサ21fの静電容量が10%程度減少していると推定する。その結果、選択部23bは、静電容量が10%程度減少している場合に対応している図4の調光特性テーブルを選択する。   When the residual voltage is 50 V or less in the imaging sequence (with red-eye reduction light emission) using the dimming characteristic table of FIG. 3, the selection unit 23b causes the electrostatic capacitance of the main capacitor 21f due to a decrease in the temperature of the main capacitor 21f. It is estimated that the capacity has decreased by about 10%. As a result, the selection unit 23b selects the dimming characteristic table of FIG. 4 corresponding to the case where the capacitance is reduced by about 10%.

また、選択部23bは、図3の調光特性テーブルを用いた撮影シーケンス(赤目軽減発光有り)において、残電圧が50Vより大きく80V未満である場合、主コンデンサ21fの温度変化による静電容量の変化は許容範囲内とし、図3の調光特性テーブルを選択する。   Further, in the photographing sequence (with red-eye reduction light emission) using the dimming characteristic table of FIG. 3, the selection unit 23b has a capacitance of due to a temperature change of the main capacitor 21f when the residual voltage is greater than 50V and less than 80V. The change is within an allowable range, and the dimming characteristic table of FIG. 3 is selected.

さらに、選択部23bは、図3の調光特性テーブルを用いた撮影シーケンス(赤目軽減発光有り)において、残電圧が80V以上である場合、主コンデンサ21fの静電容量が10%程度増加していると推定する。その結果、選択部23bは、静電容量が10%程度増加している場合に対応している図5の調光特性テーブルを選択する。この例では、選択部23bは、3つの調光特性テーブルを選択するようにしたが、閾値の範囲を細かく設定することにより、さらに多くの調光特性テーブルを選択するようにしてもよい。   Furthermore, the selection unit 23b increases the capacitance of the main capacitor 21f by about 10% when the remaining voltage is 80 V or more in the photographing sequence (with red-eye reduction light emission) using the dimming characteristic table of FIG. Estimated. As a result, the selection unit 23b selects the dimming characteristic table in FIG. 5 corresponding to the case where the capacitance has increased by about 10%. In this example, the selection unit 23b selects three dimming characteristic tables, but more dimming characteristic tables may be selected by finely setting the threshold range.

なお、選択部23bは、主コンデンサ21fの充放電回数が予め設定した充放電回数に達している場合、図8に示す通り、静電容量が10%程度減少するので、図4の調光特性テーブルを流用することとする。   Note that the selection unit 23b reduces the capacitance by about 10% as shown in FIG. 8 when the number of charge / discharge cycles of the main capacitor 21f reaches a preset number of charge / discharge cycles. The table will be used.

図10は、比較例として、静電容量が90μF相当であるにも拘わらず、静電容量100μFとして閃光撮影をした場合について説明する図である。図11は、比較例として、静電容量が110μF相当であるにも拘わらず、静電容量100μFとして閃光撮影をした場合について説明する図である。   FIG. 10 is a diagram illustrating a case where flash photography is performed with a capacitance of 100 μF, even though the capacitance is equivalent to 90 μF, as a comparative example. FIG. 11 is a diagram illustrating a case where flash photography is performed with a capacitance of 100 μF, even though the capacitance is equivalent to 110 μF, as a comparative example.

標準時の主コンデンサ21fの静電容量(100μF)に比べて主コンデンサ21fの静電容量が−10%の場合、CPU23は、本来の必要とするガイドナンバーで閃光回路21に発光させることができない。つまり、閃光回路21は、図10に示すように発光時間を同じにすると、ガイドナンバー4.5の本発光となり、光量が不足する。   When the capacitance of the main capacitor 21f is −10% compared to the capacitance (100 μF) of the main capacitor 21f at the standard time, the CPU 23 cannot cause the flash circuit 21 to emit light with the guide number that is originally required. That is, if the flash circuit 21 has the same light emission time as shown in FIG. 10, the main light emission with the guide number 4.5 is performed and the light amount is insufficient.

また、主コンデンサ21fの静電容量が+10%の場合、閃光回路21は、図11に示すように発光時間を同じにすると、ガイドナンバー5.5の本発光となり、光量が過剰となってしまう。   Further, when the capacitance of the main capacitor 21f is + 10%, the flash circuit 21 becomes the main light emission with the guide number 5.5 and the light amount becomes excessive if the light emission time is the same as shown in FIG. .

一方、本実施形態では、CPU23が、赤目軽減発光、プリ発光及び本発光を閃光回路21に行わせた場合、選択部23bは、残電圧検出部23aが検出した残電圧と調光特性テーブルから対応する残電圧とを比較し、主コンデンサの状態の変化を推定する。   On the other hand, in the present embodiment, when the CPU 23 causes the flash circuit 21 to perform red-eye reduction light emission, pre-light emission, and main light emission, the selection unit 23b uses the residual voltage detected by the residual voltage detection unit 23a and the dimming characteristic table. Compare the corresponding residual voltage and estimate the change in the state of the main capacitor.

ここで、図3の調光特性テーブルを用いた撮影において、残電圧検出部23aが、図9に示す残電圧特性テーブルにおいて、第1の閾値(Th1)<V<第2の閾値(Th2)の条件を満たす残電圧を検出した場合、選択部23bは、次の閃光撮影のため、図3の調光特性テーブルを選択する。   Here, in imaging using the dimming characteristic table of FIG. 3, the residual voltage detection unit 23a uses the first threshold value (Th1) <V <second threshold value (Th2) in the residual voltage characteristic table shown in FIG. When the remaining voltage satisfying the above condition is detected, the selection unit 23b selects the dimming characteristic table in FIG. 3 for the next flash photography.

また、残電圧検出部23aが、第1の閾値(Th1)以下の残電圧を検出した場合、選択部23bは、次の閃光撮影のため、図4の調光特性テーブルを選択する。   Further, when the residual voltage detection unit 23a detects a residual voltage equal to or lower than the first threshold (Th1), the selection unit 23b selects the dimming characteristic table of FIG. 4 for the next flash photography.

また、残電圧検出部23aが、第2の閾値(Th2)以上の残電圧を検出した場合、選択部23bは、次の閃光撮影のため、図5の調光特性テーブルを選択する。   When the remaining voltage detection unit 23a detects a remaining voltage equal to or greater than the second threshold (Th2), the selection unit 23b selects the dimming characteristic table in FIG. 5 for the next flash photography.

一方、図4や図5の調光特性テーブルを用いた撮影において、残電圧検出部23aが、第1の閾値(Th1)<V<第2の閾値(Th2)の条件を満たす残電圧を検出した場合、選択部23bは、次の閃光撮影のため、図3の調光特性テーブルを選択する。このようにして、選択部23bは、残電圧に基づいて、調光特性テーブルを適宜選択する。そして、選択部23bは、選択した調光特性テーブルの識別番号をRAM13に記録されている識別番号に上書きする。   On the other hand, in imaging using the dimming characteristic table of FIGS. 4 and 5, the residual voltage detection unit 23a detects the residual voltage that satisfies the condition of the first threshold (Th1) <V <second threshold (Th2). In this case, the selection unit 23b selects the dimming characteristic table in FIG. 3 for the next flash photography. In this way, the selection unit 23b appropriately selects the dimming characteristic table based on the remaining voltage. Then, the selector 23b overwrites the identification number recorded in the RAM 13 with the identification number of the selected dimming characteristic table.

以上で、一旦、図7に示すフローチャートを終了する。   Above, the flowchart shown in FIG. 7 is once complete | finished.

なお、再度、半押し操作の指示入力を受け付けると、CPU23の制御により、図7に示すフローチャートが開始される。そして、ステップS101〜ステップS108の処理が実行される。ここで、ステップS108の判定結果により、ステップS114に移行すると、CPU23は、RAM13から識別番号を読み出して、ROM15からその識別番号の調光特性テーブルを読み出す。そして、CPU23は、その識別番号の調光特性テーブルのパラメータに基づいて本発光の光量を決定する。そして、ステップS110に移行する。以降の処理は、同様であるので説明を省略する。   When an instruction input for a half-press operation is received again, the flowchart shown in FIG. And the process of step S101-step S108 is performed. When the process proceeds to step S114 according to the determination result of step S108, the CPU 23 reads the identification number from the RAM 13 and reads the dimming characteristic table of the identification number from the ROM 15. Then, the CPU 23 determines the amount of main light emission based on the parameter of the light control characteristic table of the identification number. Then, the process proceeds to step S110. Since the subsequent processing is the same, the description thereof is omitted.

なお、図7のフローチャートでは、マニュアル設定により、閃光撮影モードが選択された場合について説明した。ここで、CPU23が、半押しの指示入力を受け付けた後、撮影準備動作により被写体輝度等に基づいて閃光撮影を必要と判断した場合、図7のフローチャートがCPU23の制御に開始されるようにしてもよい。   In the flowchart of FIG. 7, the case where the flash photography mode is selected by manual setting has been described. Here, when the CPU 23 determines that flash photography is necessary based on subject brightness or the like by the photographing preparation operation after accepting the half-press instruction input, the flowchart of FIG. 7 is started by the control of the CPU 23. Also good.

以上より、第1実施形態の電子カメラ1によれば、主コンデンサの状態の変化も考慮して、適切な照明光量で閃光発光することができる。
<実施形態の補足事項>
(1)本実施形態では、閃光発光装置を電子カメラに適用して説明したが、電子カメラに限られず、銀塩カメラに適用してもよい。
(2)本実施形態では、閃光回路を電子カメラに内蔵するタイプについて説明したが、閃光回路が外付けであってもよい。
(3)本実施形態では、調光特性テーブルを電子カメラ1のROM15に設けたが、閃光回路21の動作を制御するための専用のMPUを閃光回路内に設けるとともに、調光特性テーブルを記憶したメモリを閃光回路内に設ける構成としてもよい。
As described above, according to the electronic camera 1 of the first embodiment, it is possible to perform flash emission with an appropriate amount of illumination in consideration of a change in the state of the main capacitor.
<Supplementary items of the embodiment>
(1) In the present embodiment, the flash light emitting device is applied to an electronic camera. However, the present invention is not limited to an electronic camera, and may be applied to a silver salt camera.
(2) In the present embodiment, the type in which the flash circuit is built in the electronic camera has been described, but the flash circuit may be externally attached.
(3) Although the dimming characteristic table is provided in the ROM 15 of the electronic camera 1 in this embodiment, a dedicated MPU for controlling the operation of the flash circuit 21 is provided in the flash circuit and the dimming characteristic table is stored. Such a memory may be provided in the flash circuit.

21・・・閃光回路、23a・・・残電圧検出部、23b・・・選択部 21 ... Flash circuit, 23a ... Residual voltage detection unit, 23b ... Selection unit

Claims (5)

閃光発光用の電気エネルギーを蓄積する主コンデンサと、
前記電気エネルギーを光に変換して閃光発光を行う発光部と、
前記主コンデンサに残留する電気エネルギーに基づく電圧を実測残電圧として検出する残電圧検出部と、
前記発光部による照明光量を決定するためのパラメータと、前記閃光発光を行ったときに前記主コンデンサに残留していると想定される電気エネルギーに基づく電圧を示す想定残電圧との対応関係を示すテーブルデータを複数記憶するメモリと、
前記実測残電圧が前記想定残電圧を基準とした所定の範囲に含まれているか否かを判定することで前記主コンデンサの状態を推定し、推定された前記主コンデンサの状態に基づいたテーブルデータを、前記メモリに記憶される複数のテーブルデータから選択する選択部と、
を備えたことを特徴とする閃光発光装置。
A main capacitor that stores electrical energy for flashing;
A light emitting unit that converts the electrical energy into light and performs flash emission; and
A residual voltage detector that detects a voltage based on the electrical energy remaining in the main capacitor as an actually measured residual voltage;
A correspondence relationship between a parameter for determining the amount of illumination by the light emitting unit and an assumed residual voltage indicating a voltage based on electric energy assumed to remain in the main capacitor when the flash emission is performed is shown. A memory for storing a plurality of table data;
Table data based on the estimated state of the main capacitor by estimating the state of the main capacitor by determining whether or not the measured residual voltage is included in a predetermined range based on the assumed residual voltage Is selected from a plurality of table data stored in the memory,
A flash light emitting device comprising:
請求項1に記載の閃光発光装置において、
前記選択部は、前記発光部における閃光発光が閃光撮影に伴う発光となる場合に前記主コンデンサの状態を推定し、推定された前記主コンデンサの状態に基づいたテーブルデータを選択することを特徴とする閃光発光装置。
The flash light emitting device according to claim 1,
The selection unit estimates the state of the main capacitor when the flash emission in the light emitting unit is light emission associated with flash photography, and selects table data based on the estimated state of the main capacitor. Flash light emitting device.
請求項1または請求項2に記載の閃光発光装置において、
前記選択部は前記推定を行う際に、前記閃光発光を行った後に前記主コンデンサの充放電回数を参照して、前記想定残電圧を基準とした前記所定の範囲を設定することを特徴とする閃光発光装置。
The flash light-emitting device according to claim 1 or 2,
The selection unit, when performing the estimation , sets the predetermined range based on the assumed remaining voltage with reference to the charge / discharge frequency of the main capacitor after performing the flash emission. Flash light emitting device.
請求項1から請求項3のいずれか1項に記載の閃光発光装置において、
前記選択部により選択されたーブルデータと、閃光撮影時に設定される前記パラメータとに基づいて、閃光撮影における前記発光部の照明光量を決定する決定部と、
前記決定部により決定された照明光量となるように前記発光部における閃光発光を制御する発光制御部と、
を備えたことを特徴とする閃光発光装置。
The flash light emitting device according to any one of claims 1 to 3,
And Te Burudeta selected by the selection unit, a determination unit which, based on said parameters to be set when the flash photographing, to determine the amount of illumination light of the light emitting portion in the flash photographing,
A light emission control unit for controlling flash light emission in the light emitting unit so as to be the illumination light amount determined by the determination unit;
A flash light emitting device comprising:
請求項1から請求項4のいずれか1項に記載の閃光発光装置と、
入射される被写体光に基づく画像信号を出力する撮像素子と、
前記閃光発光装置の発光部を発光させて被写体の明るさを測光する測光部と、
前記測光部によって測光された光量に基づいて前記パラメータを決定するパラメータ決定部とを、
備えたことを特徴とする電子カメラ。
The flash light emitting device according to any one of claims 1 to 4,
An image sensor that outputs an image signal based on incident subject light;
A light metering unit for measuring the brightness of a subject by emitting light from the light emitting unit of the flashlight emitting device;
And a parameter determining unit for determining the parameters on the basis of the photometric quantity of light by the photometry section,
An electronic camera characterized by comprising.
JP2009064519A 2009-03-17 2009-03-17 Flash light emitting device and electronic camera Expired - Fee Related JP5509635B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009064519A JP5509635B2 (en) 2009-03-17 2009-03-17 Flash light emitting device and electronic camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009064519A JP5509635B2 (en) 2009-03-17 2009-03-17 Flash light emitting device and electronic camera

Publications (2)

Publication Number Publication Date
JP2010217534A JP2010217534A (en) 2010-09-30
JP5509635B2 true JP5509635B2 (en) 2014-06-04

Family

ID=42976464

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009064519A Expired - Fee Related JP5509635B2 (en) 2009-03-17 2009-03-17 Flash light emitting device and electronic camera

Country Status (1)

Country Link
JP (1) JP5509635B2 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07287276A (en) * 1994-04-15 1995-10-31 Canon Inc Camera
JPH11237668A (en) * 1998-02-24 1999-08-31 Minolta Co Ltd Flash charging device for camera
JP2002040532A (en) * 2000-07-26 2002-02-06 Fuji Photo Film Co Ltd Camera
JP2002258361A (en) * 2001-02-28 2002-09-11 Olympus Optical Co Ltd Lighting device of camera

Also Published As

Publication number Publication date
JP2010217534A (en) 2010-09-30

Similar Documents

Publication Publication Date Title
JP5374942B2 (en) Flash charging circuit and flash charging control method
US8208804B2 (en) Imaging apparatus and control method therefor
US9560286B2 (en) Image capturing apparatus and method for controlling the same
JP2004126493A (en) Flash control device and flash control system
US20020171753A1 (en) Method and device for controlling quantity of light from flash lamp externally attached to digital camera
JP4515715B2 (en) Strobe light emission control device
JP5509635B2 (en) Flash light emitting device and electronic camera
US20230100678A1 (en) Image capture apparatus and control method
JP3847646B2 (en) Camera with flash
JPH06225206A (en) Stroboscope charge control circuit
JP2008145772A (en) Camera and auxiliary light dimming method of camera
JP4278281B2 (en) Strobe dimming system and camera with strobe
JP5387645B2 (en) Imaging apparatus and program thereof
JP2000284338A (en) Lighting control device and camera apparatus
JP2010117630A (en) Electronic camera
JP4540374B2 (en) Camera device provided with strobe lamp and imaging method of the camera device
JP2003098578A (en) Camera
JP4130726B2 (en) camera
JP2008276041A (en) Photographing device, photographing control program and photographing control method
TWI237148B (en) Flashlight equipment and generating flashlight method
JP2023048110A (en) Imaging apparatus, control method, and program
JP5387639B2 (en) Imaging apparatus and program thereof
JP2013007832A (en) Imaging apparatus, its control method, and program
JP2004077744A (en) Digital camera, light emitting control method, recording medium, and light emitting control program
JP2008277876A (en) Imaging apparatus, and program thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120222

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120921

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130807

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130820

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131017

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131210

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140204

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140225

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140310

R150 Certificate of patent or registration of utility model

Ref document number: 5509635

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees