JP5430403B2 - 強誘電性液晶パネルの駆動方法及び液晶表示装置 - Google Patents

強誘電性液晶パネルの駆動方法及び液晶表示装置 Download PDF

Info

Publication number
JP5430403B2
JP5430403B2 JP2009541526A JP2009541526A JP5430403B2 JP 5430403 B2 JP5430403 B2 JP 5430403B2 JP 2009541526 A JP2009541526 A JP 2009541526A JP 2009541526 A JP2009541526 A JP 2009541526A JP 5430403 B2 JP5430403 B2 JP 5430403B2
Authority
JP
Japan
Prior art keywords
pulse
liquid crystal
ferroelectric liquid
voltage
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009541526A
Other languages
English (en)
Other versions
JPWO2009119882A1 (ja
Inventor
彰 勝呂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Original Assignee
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Holdings Co Ltd, Citizen Watch Co Ltd filed Critical Citizen Holdings Co Ltd
Priority to JP2009541526A priority Critical patent/JP5430403B2/ja
Publication of JPWO2009119882A1 publication Critical patent/JPWO2009119882A1/ja
Application granted granted Critical
Publication of JP5430403B2 publication Critical patent/JP5430403B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/137Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering
    • G02F1/139Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering based on orientation effects in which the liquid crystal remains transparent
    • G02F1/141Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering based on orientation effects in which the liquid crystal remains transparent using ferroelectric liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

本発明は、強誘電性液晶パネルの駆動方法及び、強誘電性液晶パネルを有する液晶表示装置に関する。
強誘電性液晶は、複数の光学的な状態を有し、電圧を印加しなくても特定の状態を保持し続ける特性を有している。強誘電性液晶分子は、電界等の外部からの影響に応じ、円錐(液晶コーン)の側面に沿って安定した2ヶ所の位置の何れかの位置を取る。強誘電性液晶を一対の基板間に挟持し、液晶表示装置として用いる際には、強誘電性液晶に印加する電圧の極性に応じて、強誘電性液晶分子が前述した安定した2ヶ所のいずれか一方に位置するように制御する。2ヶ所の安定した位置の一方を第1の強誘電状態、他方を第2の強誘電状態と言う。
図1は、強誘電性液晶10を用いた強誘電性液晶パネル20の構成例を示す図である。
図1において、偏光板15a(偏光軸の方向をa)及び15b(偏光軸の方向をb)をクロスニコルに合わせて配置した。また、第2の強誘電状態における強誘電性液晶10の分子の長軸方向を偏光軸aと一致させるように配置した。したがって、第1の強誘電状態の場合の液晶分子の長軸方向は、図1に示されるように、液晶コーンに沿った他の位置となる。
図1に示すように、偏光板15a及び15bと強誘電性液晶10を配置し、印加電圧の極性を変化させて、強誘電性液晶10を第2の強誘電状態とした場合(強誘電性液晶10の分子の長軸方向が偏光板15aの偏光軸aと一致した場合)、光は透過せず、強誘電性液晶パネル20は黒表示(非透過状態)となる。また、印加電圧の極性を変化させて、強誘電性液晶10を第1の強誘電状態とした場合(強誘電性液晶10の分子の長軸方向が、偏光板15aの偏光軸a及び偏光板51bの偏光軸bの何れとも一致しない場合)、液晶分子の長軸方向が偏光軸に対してある角度を持って傾くため、例えばバックライトからの光が透過し、強誘電性液晶パネル20は白表示(透過状態)となる。なお、表示を行う場合には、バックライト以外の光源を利用することも可能である。
図2は、強誘電性液晶の印加電圧と光透過率との関係を示す図である。
図2に示す様に、強誘電性液晶10に印加される電圧を増加させ、光透過率が増加し始める電圧値をV1、さらに電圧を増加させ、光透過率の増加が飽和する電圧値をV2(正の閾値)とする。逆に、強誘電性液晶10に印加される電圧を減少させ、光透過率が減少し始める電圧値をV3,さらに電圧を減少させ、光透過率の減少が飽和する電圧値をV4(負の閾値)とする。ここで、光透過率の高い状態が第1の強誘電状態であり、光透過率の低い状態が第2の強誘電状態である。
例えば、強誘電性液晶10に、V2以上の電圧値を印加すると、強誘電性液晶10は第1の強誘電性状態にスイッチングし、その後電圧を印加せずとも(即ち、0V印加)、強誘電性液晶10は第1の誘電性状態を保持する。同様に、強誘電性液晶10に、V4以下の電圧値を印加すると、強誘電性液晶10は第2の強誘電性状態にスイッチングし、その後電圧を印加せずとも(即ち、0V印加)、強誘電性液晶10は第2の誘電性状態を保持する。このように、強誘電性液晶10は、正の閾値以上又は負の閾値以下の電圧を印加して、所定の強誘電性状態にスイッチングさせた後は、電圧を印加せずとも、そのままの状態を保持することとなる。このような、強誘電性液晶10は、例えば、特許文献1に記載されている。
また、強誘電性液晶10を用いた液晶素子では、白表示と黒表示をスイッチングさせるための閾値が書き込み直前の画素の状態に大きく起因していることに鑑み、画素に電圧を印加する際に、最初の第1の電圧V1を印加した後に第2の電圧V2(V1<V2)を印加することによって、直前の画素の状態に拘らず画素をスイッチングさせることを可能とした液晶駆動方法が知られている(例えば、特許文献2参照)。しかしながら、特許文献2には、強誘電性液晶10の閾値ムラに起因して、鮮明な画像を得ることができないと言う問題点及びその解決方法については全く記載されていない。
さらに、強誘電性液晶10を用いた液晶表示素子において、4つのリセットパルス(黒表示レベルのリセットパルス中和部分用、黒表示レベル用リセット、白表示レベルのリセットパルス中和部分用、及び白表示レベル用リセット)を利用して、前に書き込んだ電圧による液晶のダイレクタを一様に戻すことが知られている(例えば、特許文献3参照)。しかしながら、特許文献3には、強誘電性液晶10の閾値ムラに起因して、鮮明な画像を得ることができないと言う問題点及びその解決方法については全く記載されていない。
特開2006−23481号公報(第1図、第2図) 特開平4−85517号公報(第1図) 特開平9−54307号公報(第9頁、第1図)
図3は、強誘電性液晶を用いた表示素子を走査電極および信号電極を帯状に複数本ずつ形成した単純マトリックス駆動によって駆動した場合、それぞれのピクセルに印加される電圧を示す図である。
図3には、1本目、2本目及びn本目の走査電極に印加する駆動パルスと、信号電極に印加する駆動パルスが記載されている。
強誘電性液晶を用いた表示素子では、一度書きこんだ画面表示が消えずにそのままの状態を保持される。また、静止画面を書き換えるためには、一度だけ全ての走査電極を走査し画面を書き換える必要がある。そのため、強誘電性液晶を用いた表示素子では、最初のリセット期間と、全ての走査電極を走査する書き込み期間と、電圧を印加しない画面表示保持期間とを有する。任意の画面表示を行うには書き込み期間にのみ電圧を印加すればよく、画面表示を維持し続けるための保持期間では全く電圧を印加する必要はない。
リセット期間Reでは、全ての走査電極には、±VCOMの走査パルスが印加され、信号電極には±VSEGの信号パルスが印加される。なお、走査電極に印加される走査パルスと信号電極に印加される信号パルスの和が、各ピクセルに印加される駆動電圧となる。
書き込み期間では、走査電極の1本目から順番に±VCOMの走査パルスが印加され、信号電極には白表示または黒表示に応じた±VSEGの信号パルスが印加される。図3の例における信号電極には、1本目から(n−1)本目までは黒表示に応じた±VSEGの信号パルスが印加され、n本目のみ白表示に応じた±VSEGの信号パルスが印加されている。
図4は、1本目の走査電極上にある1番目のピクセル(1、m)、2番目のピクセル(2、m)及びn番目のピクセル(n、m)に印加される駆動電圧を示したものである。
図4には、リセット期間Re、書き込み期間及び表示保持期間が示され、さらに書き込み期間では、選択パルスを印加する期間である選択期間1、及び非選択パルスを印加する非選択期間2が示されている。
図4に図示されるように、リセット期間Reでは、後半に強誘電性液晶108を白表示にスイッチングさせるための閾値V2(図2参照)よりも大きな電圧+(VCOM+VSEG)のリセットパルスが印加され(図4のパルスc1、c2及びc3参照)、画面が白表示にリセットされる。
選択期間1で黒表示を行う場合には、選択期間1の後半で強誘電性液晶を黒表示にスイッチングさせるための閾値(V4)よりも絶対値として大きな電圧−(VCOM+VSEG)の選択パルスが印加され、黒表示を行う(図4のパルスc4及びc5参照)。また、選択期間1で白表示を行う場合には、リセット期間Reにおいて白表示となった状態を維持するために、±(VCOM−VSEG)の選択パルスが印加され(図4のパルスc6及びc7)、白表示が維持される。
非選択期間2では、各ピクセルに電圧±(VSEG)が印加され、それまでの状態が維持される。
図5は、強誘電性液晶パネルにおける画像表示例を示す図である。
表示例30及び表示例32はリセット期間Reにおいて白表示にリセットされた状態を示し、表示例31はリセット期間Reの次の書き込み期間において、各ピクセルを白表示又は黒表示に選択して表示を行おうと希望する表示画面例を示している。
しかしながら、図3及び4に示すパルスを走査電極及び信号電極に印加した場合、表示例33に示すように、白表示となるべき部分が、黒表示となって、鮮明な画像を表示できないという問題があった。
これは、強誘電性液晶パネルにおいて、画面全体に渡って強誘電性液晶の閾値が全て一様に一定とはならず、閾値ムラが存在することに起因している。即ち、白表示から黒表示にスイッチングする閾値V4(図2参照)が低い強誘電性液晶が存在すると、図4のパルスc7によって、白表示から黒表示にスイッチングしてしまうことが、図5の表示例33のような画像が表示されてしまう原因の一つであった。
なお、表示例33の場合には、リセット画面が白表示であるので(背景が白表示画面)、白表示となるべきピクセルが黒表示となることが問題であったが、リセット画面が黒表示(背景が黒表示画面)の場合には、黒表示となるべきピクセルが白表示となることが問題となる。
本発明は上記の問題を解決することを可能とした強誘電性液晶パネルの駆動方法及び液晶表示装置を提供することを目的とする。
また、本発明は、閾値ムラに関わらず、鮮明な画像を得ることを可能とした強誘電性液晶パネルの駆動方法及び液晶表示装置を提供することを目的とする。
本発明に係る液晶表示装置は、一対の基板間に配置された強誘電性液晶、強誘電性液晶を駆動するための複数の走査電極及び複数の信号電極、及び複数の走査電極と前記複数の信号電極との交点から構成される複数のピクセルを有する強誘電性液晶パネルと、複数の走査電極及び複数の信号電極に駆動パルスを印加する制御回路を有し、制御回路は、第1のリセットパルスと、複数のピクセルをスイッチングするための第1の選択パルスと、第1のリセットパルスと異なる電圧又はパルス幅を有する第2のリセットパルスと、第1の選択パルスとは異なる電圧又はパルス幅を有し且つ複数のピクセルをスイッチングするための第2の選択パルスとを、複数のピクセルに印加することを特徴とする。
さらに、本発明に係る液晶表示装置では、第2のリセットパルスは第1のリセットパルスの電圧より低い電圧又は第1のリセットパルスのパルス幅より短いパルス幅を有し、第2の選択パルスは第1の選択パルスの電圧より低い電圧又は第1の選択パルスのパルス幅より短いパルス幅を有することが好ましい。
さらに、本発明に係る液晶表示装置では、強誘電性液晶パネルは、複数の走査電極及び複数の信号電極を有し、第1のリセットパルス及び第2のリセットパルスは複数の走査電極の全てに同時に印加されることが好ましい。
さらに、本発明に係る液晶表示装置では、強誘電性液晶パネルは、複数の走査電極及び複数の信号電極を有し、第1のリセットパルス及び第2のリセットパルスは、複数の走査電極のそれぞれに、順番に印加されることが好ましい。
さらに、本発明に係る液晶表示装置では、強誘電性液晶パネルは、複数の走査電極及び複数の信号電極の交点から構成される複数のピクセルを有し、第1のリセットパルス、第1の選択パルス、第2のリセットパルス及び第2の選択パルスは、複数の走査電極に、順番に印加されることが好ましい。
さらに、本発明に係る液晶表示装置では、温度センサを更に有し、制御回路は、第1及び第2のリセットパルスと、第1及び第2の選択パルスの電圧又はパルス幅を、温度センサの検出出力に基づいて可変することが好ましい。
本発明に係る強誘電性液晶パネルの駆動方法は、第1のリセットパルスを電極を介して強誘電性液晶に印加するステップと、第1のリセットパルスの印加後に強誘電性液晶をスイッチングするための第1の選択パルスを電極を介して強誘電性液晶に印加するステップと、第1の選択パルスの印加後に第1のリセットパルスと異なる電圧又はパルス幅を有する第2のリセットパルスを電極を介して強誘電性液晶に印加するステップと、第2のリセットパルスの印加後に第1の選択パルスとは異なる電圧又はパルス幅を有し且つ強誘電性液晶をスイッチングするための第2の選択パルスを電極を介して強誘電性液晶に印加するステップを有することを特徴とする。
本発明による強誘電性液晶パネルの駆動方法及び液晶表示装置によれば、2回目のリセットパルスの電圧を1回目のリセットパルスの電圧と異ならせ、2回目の選択パルスの電圧を1回目の選択パルスの電圧と異ならせるようにしたので、閾値ムラがあっても、良好な画像を強誘電性液晶パネルに表示させることが可能となった。
また、本発明による強誘電性液晶パネルの駆動方法及び液晶表示装置によれば、2回目リセットパルスの電圧を1回目のリセットパルスの電圧よりαだけ低く(又はパルス幅をβだけ短く)し、2回目の書き込み期間において白表示を維持するための選択パルスの電圧を1回目の選択パルスの電圧よりαだけ低く(又はパルス幅をβだけ短く)することによって、スイッチングの閾値が低いピクセルであっても、黒表示にスイッチングさせることなく、良好な画像を強誘電性液晶パネルに表示させることが可能となった。
さらに、本発明による強誘電性液晶パネルの駆動方法及び液晶表示装置において、温度センサの検出出力に基づいて制御を行う場合には、環境温度変化による閾値の変化や閾値ムラの変化に拘らず、さらに良好な画像を強誘電性液晶パネルに表示させることが可能となった。
図1は、強誘電性液晶を用いた強誘電性液晶パネルの構成例を示す図である。
図2は、強誘電性液晶の印加電圧と光透過率との関係を示す図である。
図3は、走査電極及び信号電極に印加される走査/信号パルスの一例を示す図である。
図4は、ピクセルに印加される駆動パルスの一例を示す図である。
図5は、強誘電性液晶パネルにおける画像表示例を示す図である。
図6は、本発明に用いられる強誘電性液晶パネルの概略断面図である。
図7は、本発明に係る液晶表示装置の概略ブロック図である。
図8は、閾値ムラがある場合の強誘電性液晶の印加電圧と光透過率との関係を示す図である。
図9は、走査電極及び信号電極に印加される走査/信号パルスの一例を示した図である。
図10は、図9に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図11は、図10に示す駆動パルスよる画像表示例を示す図である。
図12は、走査電極及び信号電極に印加される他の走査/信号パルスの一例を示した図である。
図13は、図12に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図14は、走査電極及び信号電極に印加される更に他の走査/信号パルスの一例を示した図である。
図15は、図14に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図16は、走査電極及び信号電極に印加される更に他の走査/信号パルスの一例を示した図である。
図17は、図16に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図18は、本発明に係る他の液晶表示装置の概略ブロック図である。
図19は、環境温度変化がある場合の強誘電性液晶108の印加電圧と光透過率との関係を示す図である。
図20は、パルス幅と環境温度との関係を示す図である。
以下図面を参照して、本発明に係る強誘電性液晶108パネルの駆動方法及び液晶表示装置について説明する。但し、本発明の技術的範囲はそれらの実施の形態に限定されず、特許請求の範囲に記載された発明とその均等物に及ぶ点に留意されたい。
図6は本発明に用いられる強誘電性液晶パネル100の概略断面図である。
強誘電性液晶108は、2枚の透明ガラス基板101a及び101bとシール剤102との間に挟持されている。透明ガラス基板101a上には、複数の走査電極104が帯状に配置されている。透明ガラス基板101b上には、複数の信号電極105が帯状に配置されている。
強誘電性液晶108は、前述した図1及び図2に記載されるような挙動を示す。また、図1に示した偏光板15a及び15bが、透明ガラス基板101a及び101bの外側に、それぞれ配置されている。
強誘電性液晶パネル100では、ガラス基板101上に透明電極によってそれぞれ所定の走査電極104と信号電極105を形成し、それぞれの電極の上にSiOx膜としてSiO配向膜107a及び107bが斜方蒸着により形成される。一対のガラス基板101はスペーサ(図示せず)によって1〜2μmの厚さに保持され、シール剤102によって接着されている。組み上げられた空のセルを真空中に配置し、加熱溶融した強誘電性液晶108を注入孔(図示せず)に配置することにより、セル内に強誘電性液晶108が注入される。
図7は、本発明に係る液晶表示装置の概略ブロック図である。
液晶表示装置120は、強誘電性液晶パネル100、制御部110、駆動電圧波形制御回路111、各走査電極104に電圧波形を印加するための走査駆動電圧波形発生回路112、各信号電極105に電圧波形を印加するための信号駆動電圧波形発生回路113、表示データ記憶部114、RAM115、及びROM116等から構成される。
制御部110は、RAM115又はROM116に予め記憶されたプログラムに従い、表示データ記憶部114に記憶された表示用データが強誘電性液晶パネル100に表示されるように、駆動電圧波形制御回路111に制御信号を出力するように構成されている。また、駆動電圧波形制御回路111は、入力された制御信号に応じて、複数の走査電極104及び複数の信号電極105に所定の電圧波形が出力されるように、走査駆動電圧波形発生回路112及び信号駆動電圧波形発生回路113を制御する。
以下、本発明に係る液晶表示装置120おいて、強誘電性液晶パネル100に印加される駆動パルスについて説明する。
図8は、閾値ムラがある場合の強誘電性液晶の印加電圧と光透過率との関係を示す図である。
強誘電性液晶パネル100の各ピクセルには、閾値ムラによって、強誘電性液晶108をスイッチングさせる閾値が高い閾値V2及びV4と、低い閾値V2’及びV4’のものが混在している。スイッチングさせる閾値が高い閾値V2及びV4と低い閾値V2’及びV4’の関係は、図8に示す通りである。以下では強誘電性液晶パネル100に閾値ムラが存在しているものとして説明を行う。
図9は、強誘電性液晶パネルの走査電極及び信号電極に印加される走査/信号パルスの一例を示した図である。
図9では、1本目及び2本目の走査電極104に印加する走査パルスと、全ての信号電極105に印加する信号パルスが記載されている。駆動電圧波形制御回路111は、走査駆動電圧波形発生回路112を制御して各走査電極104に図9に示す走査電極用の走査パルスを印加し、信号駆動電圧波形発生回路113を制御して各信号電極105へ図9に示す信号電極用の信号パルスを印加する。
図9に示す走査/信号パルスでは、第1フレームF1及び第2フレームF2という2つのフレームを利用して強誘電性液晶パネル100へ画像の書き込みを行う。また、第1フレームF1には第1リセット期間Re1及び第1書き込み期間W1が含まれ、第2フレームF2は第2リセット期間Re2及び第2書き込み期間W2が含まれる。
第1リセット期間Re1では、全ての走査電極に、±VCOMの走査パルスが印加され、信号電極には±VSEGの信号パルスが印加される。なお、走査電極に印加される走査パルスと信号電極に印加される信号パルスの和が、各ピクセルに印加される駆動電圧となる。
第1書き込み期間W1では、1本目の走査電極には選択期間1−1に、2本目の走査電極には選択期間1−2に、というように順番に全ての走査電極に±VCOMの走査パルスが印加される。また、第1書き込み期間W1では、全ての信号電極には白表示または黒表示に応じた±VSEGの信号パルスが印加される。図9に示す信号電極への駆動パルスの例では、1本目の走査電極に対応する選択期間1−1の時に黒表示を示すONパルスが印加され、2本目の走査電極に対応する選択期間1−2の時に白表示を示すOFFパルスが印加されている。
第2リセット期間Re2では、全ての走査電極に、±(VCOM−α)の走査パルスが印加され、信号電極には±VSEGの信号パルスが印加される。
第2書き込み期間W2では、1本目の走査電極には選択期間2−1に、2本目の走査電極には選択期間2−2に、というように順番に全ての走査電極に±(VCOM−α)の走査パルスが印加される。また、第2書き込み期間W2では、全ての信号電極には白表示または黒表示に応じた±VSEGの信号パルスが印加される。図9に示す信号電極への駆動パルスの例では、1本目の走査電極に対応する選択期間2−1の時に黒表示を示すONパルスが印加され、2本目の走査電極に対応する選択期間2−2の時に白表示を示すOFFパルスが印加されている。
図10は、図9に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図10では、1本目の走査電極上にある1番目のピクセル(1、m)及び2番目のピクセル(2、m)に印加される駆動パルスが示されている。図10に示す各期間は、全て図9に示した期間と同じである。
図11は、図10に示す駆動パルスよる画像表示例を示す図である。
第1リセット期間Re1の後半では、強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも大きな電圧+(VCOM+VSEG)のリセットパルスが印加され(図10のパルスd1及びd2参照)、画面全体が白表示にリセットされる。この状態の一例を図11の表示例40に示す。
選択期間1−1の後半では、ピクセル(1、m)に強誘電性液晶108を黒表示にスイッチングさせるための閾値(V4)よりも絶対値として大きな電圧−(VCOM+VSEG)の選択パルスが印加され、ピクセル(1、m)は黒表示となる(図10のパルスd3参照)。なお、選択期間1−1において、非選択のピクセル(例えば、ピクセル(2、m))には、±(VSEG)が印加され(図10のパルスd4及びd5参照)、それまでの状態が維持される。
選択期間1−2では、ピクセル(2、m)に、第1リセット期間Re1において白表示となった状態を維持するために、±(VCOM−VSEG)の選択パルスが印加される(図10のパルスd6及びd7参照)。
しかしながら、閾値ムラによって、低い閾値(V4’)を有するピクセルでは、図10のパルスd7によって、白表示から黒表示にスイッチングしてしまう可能性があった。例えば、このような低い閾値(V4’)を有するピクセルが黒表示にスイッチングしてしまった状態の一例を図11の表示例41に示す。
第2リセット期間Re2では、第1リセット期間Re1の時に印加した±(VCOM+VSEG)よりも低い電圧±(VCOM−α+VSEG)のリセットパルスが印加されることとなるが(図10のパルスd8及びd9参照)、この電圧は強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも小さいため、全てのピクセルを白表示にリセットすることはできず、低い閾値(V2’)のピクセルだけが白表示にリセットされる。この時の状態の一例を図11の表示例42に示す。
選択期間2−1では、最終的に、選択期間1−1の時に印加した±(VCOM+VSEG)より低い電圧±(VCOM−α+VSEG)の選択パルスが印加される(図10のパルスd10参照)。
選択期間2−2では、ピクセル(2、m)に、第2リセット期間Re2において白表示となった状態を維持するために、電圧±(VCOM−α−VSEG)の選択パルスが印加される(図10のパルスd11及びd12参照)。
第1書き込み期間W1では、第1リセット期間Re1において白表示となった状態を維持するために、電圧±(VCOM−VSEG)の選択パルスが印加されたが、対象となるピクセルが低い閾値(V4’)を有している場合には、選択パルス(図10のパルスd7参照)によって黒表示にスイッチングしてしまった。しかしながら、第2書き込み期間W2の選択パルス(図10のパルスd12参照)による電圧は、±(VCOM−α−VSEG)であって、低い閾値(V4’)よりも更に低い。したがって、低い閾値(V4’)を有するピクセルであっても、選択パルス(図10のパルスd12参照)によって、黒表示にスイッチングされることはない。この状態の一例を図11の表示例43に示す。
ピクセル(1、m)において強誘電性液晶108の状態をスイッチングさせるための閾値が高い(V2)場合には、第1リセット期間Re1のリセットパルス(図10のパルスd1参照)によって白表示にリセットされ、選択期間1−1の選択パルス(図10のパルスd3参照)で黒表示にスイッチングされるが、第2リセット期間Re2のリセットパルス(図10のパルスd8参照)では白表示にリセットされない。したがって、選択期間2−1の選択パルス(図10のパルスd10参照)自体では極性をスイッチングさせるほど電圧が高くないので、ピクセル(1、m)は選択期間1−1で設定された黒表示をそのまま保持することとなる。一方、ピクセル(1、m)において強誘電性液晶108の状態をスイッチングさせるための閾値が低い(V2’)の場合には、第1リセット期間Re1のリセットパルス(図10のパルスd1参照)によって白表示にリセットされ、選択期間1−1の選択パルス(図10のパルスd3参照)で黒表示にスイッチングされ、第2リセット期間Re2のリセットパルス(図10のパルスd8参照)で、再度白表示にリセットされる。しかしながら、選択期間2−1の選択パルス(図10のパルスd10参照)で再度黒表示に設定される。したがって、黒表示とされるべきピクセルが高い閾値(V2)を持っていても、低い閾値(V2’)を持っていても、図9に示す走査電極及び信号電極への走査/信号パルスを利用すれば、そのピクセルを黒表示とすることができる。
ピクセル(2、m)において強誘電性液晶108の状態をスイッチングさせるための閾値が高い(V2、V4)場合には、第1リセット期間Re1のリセットパルス(図10のパルスd2参照)によって白表示にリセットされ、選択期間1−1の非選択パルス(図10のパルスd4及びd5参照)でそのままの状態が維持され、選択期間1−2の選択パルス(図10のパルスd6及びd7参照)でもそのままの状態が維持される。また、第2リセット期間Re2のリセットパルス(図10のパルスd9参照)でも、選択期間2−1の非選択パルス及び選択期間2−2の選択パルス(図10のパルスd11及びd12参照)でもそのまま白表示が維持される。一方、ピクセル(2、m)において強誘電性液晶108の状態をスイッチングさせるための閾値が低い(V2’、V4’)場合には、第1リセット期間Re1のリセットパルス(図10のパルスd2参照)によって白表示にリセットされ、選択期間1−2の選択パルス(図10のパルスd7参照)で黒表示にスイッチングされる可能性がある。そのような場合でも、リセット期間Re2のリセットパルス(図10のパルスd9参照)で再度白表示にリセットされる。しかしながら、選択期間2−2の選択パルス(図10のパルスd12参照)は、選択期間1−1の選択パルス(図10のパルスd7参照)より電圧の絶対値が低いので、黒表示にスイッチングされることが無い。したがって、白表示とされるべきピクセルが高い閾値(V2、V4)を持っていても、低い閾値(V2’、V4’)を持っていても、図9に示す走査電極及び信号電極への走査/信号パルスを利用すれば、そのピクセルを白表示とすることができる。
このように、2回目のリセットパルスの電圧を1回目のリセットパルスの電圧よりαだけ低くし、2回目の書き込み期間において白表示を維持するための選択パルスの電圧を1回目の選択パルスの電圧よりαだけ低くする。この結果、低い閾値を有するピクセルであっても、黒表示にスイッチングさせることなく、図11の表示例43に示すような良好な画像を強誘電性液晶パネル100に表示させることが可能となった。
図12は、強誘電性液晶パネルの走査電極及び信号電極に印加される他の走査/信号パルス例を示した図である。
図12では、1本目及び2本目の走査電極104に印加する走査パルスと、全ての信号電極105に印加する信号パルスが記載されている。駆動電圧波形制御回路111は、走査駆動電圧波形発生回路112を制御して各走査電極104に図12に示す走査電極用の走査パルスを印加し、信号駆動電圧波形発生回路113を制御して各信号電極105へ図12に示す信号電極用の信号パルスを印加する。
図12に示す走査/信号パルスでは、第1フレームF1及び第2フレームF2という2つのフレームを利用して強誘電性液晶パネル100へ画像の書き込みを行う。また、第1フレームF1には第1リセット期間Re1及び第1書き込み期間W1が含まれ、第2フレームF2は第2リセット期間Re2及び第2書き込み期間W2が含まれる。
図12に示す走査/信号パルス例と図9に示した走査/信号パルスとの違いは、図12の例では、第1リセット期間Re1及び第2リセット期間Re2において、全ての走査電極104に同時にリセット用の走査パルスが印加されるのではなく、1本ずつ順番に印加される点のみである。その他は、同一であるので、説明を省略する。
図13は、図12に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図13では、1本目の走査電極上にある1番目のピクセル(1、m)及び2番目のピクセル(2、m)に印加される駆動パルスが示されている。図13に示す各期間は、全て図12に示した期間と同じである。
第1リセット期間Re1では、順番に、強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも大きな電圧+(VCOM+VSEG)がリセットパルスとして印加され(図13のパルスe1及びe2参照)、画面全体が白表示にリセットされる。
選択期間1−1では、ピクセル(1、m)に強誘電性液晶108を黒表示にスイッチングさせるための閾値(V4)よりも絶対値として大きな電圧−(VCOM+VSEG)が選択パルスとして印加され、ピクセル(1、m)は黒表示となる(図13のパルスe3参照)。なお、選択期間1−1において、非選択のピクセル(例えば、ピクセル(2、m))には、±(VSEG)が印加され(図13のパルスe4及びe5参照)、それまでの状態が維持される。
選択期間1−2では、ピクセル(2、m)に、第1リセット期間Re1において白表示となった状態を維持するために、±(VCOM−VSEG)の選択パルスが印加される(図13のパルスe6及びe7参照)。
しかしながら、閾値ムラによって、低い閾値(V4’)を有するピクセルでは、図13のパルスe7によって、白表示から黒表示にスイッチングしてしまう可能性がある。
第2リセット期間Re2では、第1リセット期間Re1の時に印加した±(VCOM+VSEG)よりも低い電圧±(VCOM−α+VSEG)のリセットパルスが印加されるが(図13のパルスe8及びe9参照)、この電圧は強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも小さいため、全てのピクセルを白表示にリセットすることはできず、低い閾値(V2’)のピクセルだけが白表示にリセットされる。
選択期間2−1では、最終的に、選択期間1−1の時に印加した±(VCOM+VSEG)より低い電圧±(VCOM−α+VSEG)の選択パルスが印加される(図13のパルスe10参照)。
選択期間2−2では、ピクセル(2、m)に、第2リセット期間Re2において白表示となった状態を維持するために、電圧±(VCOM−α−VSEG)の選択パルスが印加される(図13のパルスe11及びe12参照)。
図12及び図13に示した例においても、図9及び図10に示した場合と同様に、2回目のリセットパルスの電圧を1回目のリセットパルスの電圧よりαだけ低くし、2回目の書き込み期間において白表示を維持するための選択パルスの電圧を1回目の選択パルスの電圧よりαだけ低くする。この結果、低い閾値を有するピクセルであっても、黒表示にスイッチングさせることなく、図11の表示例43に示すような良好な画像を強誘電性液晶パネル100に表示させることが可能となった。
図14は、強誘電性液晶パネルの走査電極及び信号電極に印加される更に他の走査/信号パルス例を示した図である。
図14では、1本目及び2本目の走査電極104に印加する走査パルスと、全ての信号電極105に印加する信号パルスが記載されている。駆動電圧波形制御回路111は、走査駆動電圧波形発生回路112を制御して各走査電極104に図14に示す走査電極用の走査パルスを印加し、信号駆動電圧波形発生回路113を制御して各信号電極105へ図14に示す信号電極用の信号パルスを印加する。
図14に示す走査/信号パルスでは、第1フレームF1のみを利用して強誘電性液晶パネル100へ画像の書き込みを行う。
図14に示す走査/信号パルス例と図12に示した走査/信号パルスとの違いは、図14の例では、各走査電極に対して、図12に示した第1リセット期間Re1のリセット用のパルス、第1書き込み期間W1の選択用のパルス、第2リセット期間Re2のリセット用のパルス及び第2書き込み期間W2の選択用のパルスが、連続して1フレームで印加される点である。即ち、図12の例では、複数のフレームの複数の期間に分かれて順番に印加されていた4つのパルスを、図14の例では、一度に連続して印加されるように構成している。なお、各走査電極に対して印加される走査パルスに応じて、全ての信号電極に印加される信号パルスの順番も入れ替わっている。
図15は、図14に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
ピクセル(1、m)に対しては最終的に黒表示となるように、最初に、第1リセットパルスとして、強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも大きな電圧±(VCOM+VSEG)が印加され(図15のパルスd1参照)、白表示にリセットされる。次に、強誘電性液晶108を黒表示にスイッチングさせるための閾値(V4)よりも絶対値として大きな電圧+(VCOM+VSEG)を有する第1選択パルスが印加され(図15のパルスd2参照)、ピクセル(1、m)は黒表示となる。次に、第1リセットパルスとして印加した+(VCOM+VSEG)よりも低い電圧+(VCOM−α+VSEG)が、第2リセットパルスとして印加される(図15のパルスd3参照)。最後に、第1選択パルスとして印加した−(VCOM+VSEG)より低い電圧−(VCOM−α+VSEG)が、第2選択パルスとして印加される(図15のパルスd4参照)。
なお、上記の4つの駆動パルスがピクセル(1、m)に印加されている間は、非選択のピクセル(例えば、ピクセル(2、m))には、±(VSEG)が印加され(図15のパルスd5及びd6等参照)、それまでの状態が維持される。
ピクセル(2、m)に対しては最終的に白表示となるように、最初に、第1リセットパルスとして、強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも大きな電圧+(VCOM+VSEG)が印加され(図15のパルスd7参照)、白表示にリセットされる。次に、白表示をそのまま維持するために、強誘電性液晶108を黒表示にスイッチングさせるための閾値(V4)よりも小さな電圧−(VCOM−VSEG)を有する第1選択パルスが印加される(図15のパルスd8参照)。次に、第1リセットパルスとして印加した+(VCOM+VSEG)よりも低い電圧+(VCOM−α+VSEG)が、第2リセットパルスとして印加される(図15のパルスd9参照)。最後に、第1選択パルスとして印加した−(VCOM−VSEG)より更に低い電圧−(VCOM−α−VSEG)が、第2選択パルスとして印加される(図15のパルスd10参照)。
図14及び図15に示した例においても、図9及び図10に示した場合と同様に、2回目のリセットパルスの電圧を1回目のリセットパルスの電圧よりαだけ低くし、2回目の書き込み期間において白表示を維持するための選択パルスの電圧を1回目の選択パルスの電圧よりαだけ低くすることによって、低い閾値を有するピクセルであっても、黒表示にスイッチングさせることなく、図11の表示例43に示すような良好な画像を強誘電性液晶パネル100に表示させることが可能となった。
図16は、強誘電性液晶パネルの走査電極及び信号電極に印加される更に他の走査/信号パルスの一例を示した図である。
図16では、1本目及び2本目の走査電極104に印加する走査パルスと、全ての信号電極105に印加する信号パルスが記載されている。駆動電圧波形制御回路111は、走査駆動電圧波形発生回路112を制御して各走査電極104に図16に示す走査電極用の走査パルスを印加し、信号駆動電圧波形発生回路113を制御して各信号電極105へ図16に示す信号電極用の信号パルスを印加する。
図16に示す駆動パルスでは、第1フレームF1及び第2フレームF2という2つのフレームを利用して強誘電性液晶パネル100へ画像の書き込みを行う。また、第1フレームF1には第1リセット期間Re1及び第1書き込み期間W1が含まれ、第2フレームF2は第2リセット期間Re2及び第2書き込み期間W2が含まれる。
図12に示した走査/信号パルスの例では、全てのパルスのパルス幅(時間)は一定であって、パルスの高さ(電圧)を変化させることによって各パルスの機能を変化させていた。しかしながら、強誘電性液晶108においては、印加電圧×印加時間(=印加電圧の積分値)に応じて、液晶が極性をスイッチングさせている。そこで、図16に示す走査/信号の例では、パルスの高さ(電圧)を一定とし、パルス幅(時間)を変化させることによって、同様の効果が得られるように制御している。
即ち、第1リセット期間Re1では、全ての走査電極にリセット用のパルスとして、電圧±VCOMがt秒間印加されるのに対して、第2リセット機関Re2では、全ての走査電極にリセット用のパルスとして電圧±VCOMが(t−β)秒だけ印加されるように設定されている。同様に、第1書き込み期間W1では、全ての走査電極に選択用のパルスとして、電圧±VCOMがt秒間印加されるのに対して、第2書き込み期間W2では、全ての走査電極に選択用のパルスとして電圧±VCOMが(t−β)秒だけ印加されることとなる。
即ち、図12の例において第2リセット期間Re2において印加される電圧±(VCOM−α)×単位時間に対応するように、図16の例において第2リセット期間Re2における±VCOM×(t−β)を設定し、図12の例における第2書き込み期間W2において印加される電圧±(VCOM−α)×単位時間に対応するように、図16の例において第2書き込み期間W2における±VCOM×(t−β)が設定されている。
図17は、図16に示す走査パルス及び信号パルスが印加された場合の駆動パルスを示した図である。
図17では、1本目の走査電極上にある1番目のピクセル(1、m)及び2番目のピクセル(2、m)に印加される駆動電圧が示されている。図17に示す各期間は、全て図16に示した期間と同じになるようにしている。
第1リセット期間Re1では、順番に、強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも大きな電圧の積分値+(VCOM+VSEG)×tがリセットパルスとして印加され(図17のパルスf1及びf2参照)、画面全体が白表示にリセットされる。
選択期間1−1では、ピクセル(1、m)に強誘電性液晶108を黒表示にスイッチングさせるための閾値(V4)よりも大きな電圧の積分値−(VCOM+VSEG)×tが選択パルスとして印加され、ピクセル(1、m)は黒表示となる(図17のパルスf3参照)。なお、選択期間1−1において、非選択のピクセル(例えば、ピクセル(2、m))には、電圧の積分値±(VSEG)×tが印加され(図17のパルスf4及びf5参照)、それまでの状態が維持される。
選択期間1−2では、ピクセル(2、m)に、第1リセット期間Re1において白表示となった状態を維持するために、電圧の積分値±(VCOM−VSEG)×tが印加される(図17のパルスf6及びf7参照)。しかしながら、閾値ムラによって、低い閾値(V4’)を有するピクセルでは、図17のパルスf7によって、白表示から黒表示にスイッチングしてしまう可能性がある。
第2リセット期間Re2では、第1リセット期間Re1の時に印加した電圧の積分値+(VCOM+VSEG)×tよりも低い電圧の積分値+(VCOM+VSEG)×(t−β)がリセットパルスとして印加されるが(図17のパルスf8及びf9参照)、この電圧は強誘電性液晶108を白表示にスイッチングさせるための閾値(V2)よりも小さいため、全てのピクセルを白表示にリセットすることはできず、低い閾値(V2’)のピクセルだけが白表示にリセットされる。
選択期間2−1では、選択期間1−1の時に印加した−(VCOM+VSEG)×tより低い電圧の積分値−(VCOM+VSEG)×(t−β)が選択パルスとして印加される(図17のパルスf10参照)。
選択期間2−2では、ピクセル(2、m)に、第2リセット期間Re2において白表示となった状態を維持するために、電圧の積分値±(VCOM−VSEG)×(t−β)が選択パルスとして印加される(図17のパルスf11及びf12参照)。
図16及び図17に示した例では、2回目のリセットパルスのパルス幅を1回目のリセットパルスのパルス幅よりβ分だけ短くし、2回目の書き込み期間において白表示を維持するための選択パルスのパルス幅を1回目の選択パルスのパルス幅よりβ分だけ短くする。この結果、低い閾値を有するピクセルであっても、黒表示にスイッチングさせることなく、図11の表示例43に示すような良好な画像を強誘電性液晶パネル100に表示させることが可能となった。
図16及び図17の例は、前述した図12及び図13の例とは異なり、パルス高(電圧)ではなくパルス幅(時間)によって制御するように変更したものである。図9及び図10に示した例、及び図14及び図15に示した例についても、パルス高(電圧)ではなくパルス幅(時間)によって制御するように変更することが可能である。
上述した4組の駆動パルスの例において、VCOM、VSEG、α及びβの値は、実験と経験則等から求めることができるが、例えば、VCOM=4.8v、VSEG=1.2v、α=0.2vとすることができる。また、上述した4組の駆動パルスの例では、α又はβの値は1通りであったが、複数設定値を用意して、制御部100が、外部からの制御信号によって、複数の設定値の内の1つの値をα又はβとして選択して利用し、強誘電性液晶108パネルに最適な制御を行えるように構成しても良い。
図18は、本発明に係る他の液晶表示装置の概略ブロック図である。
図18に示す液晶表示装置200と図7に示す液晶表示装置120との差異は、液晶装置200が温度センサ203を有している点、ROM202が温度に応じたパルス幅データのテーブルを記録している点、制御部201が温度センサ203の検出出力に基づきテーブルを利用してパルス幅制御を行う点のみである。他の構成は、液晶表示装置120と同様であるので、説明を省略する。
図19は、温度変化による閾値の変化を説明するための図である。
図19に示すように、強誘電性液晶パネル100の閾値は、環境温度変化に応じて変化する。具体的には、環境温度が上昇すると、光透過率の増加が飽和する電圧値V2(正の閾値)は低くなり、光透過率の減少が飽和する電圧値V4(負の閾値)も低くなる。また、環境温度が下降すると、光透過率の増加が飽和する電圧値V2(正の閾値)は高くなり、光透過率の減少が飽和する電圧値V4(負の閾値)も高くなる。
したがって、環境温度に応じて、強誘電性液晶パネル100に印加する電圧の積分値を可変することが、より良好な画像表示を行う上で好ましい。以下、図16及び17に示したパルス高(電圧)及びパルス幅(時間)によって制御を行う例を用いて温度制御について説明を行う。
図16及び図17に示すように、第1リセット期間Re1では±(VCOM+VSEG)×tが全てのピクセルにリセットパルスとして印加され(図17のf1、f2参照)、選択期間1−1では、黒表示用の選択ピクセルには、±(VCOM+VSEG)×tが印加され(図17のf3参照)、非選択ピクセルには、±(VSEG)×tが印加され(図17のf4及びf5参照)、選択期間1−2では、白表示用の選択ピクセルには、±(VCOM−VSEG)×tが印加される(図17のf6及びf7参照)。また、第2リセット期間Re2では±(VCOM+VSEG)×(t−β)が全てのピクセルにリセットパルスとして印加され(図17のf8及びf9参照)、選択期間2−1では、黒表示用の選択ピクセルには、±(VCOM+VSEG)×(t−β)が印加され(図17のf10参照)、非選択ピクセルには、±(VSEG)×(t−β)が印加され、選択期間2−2では、白表示用の選択ピクセルには、±(VCOM−VSEG)×(t−β)が印加される(図17のf11及びf12参照)。
ここで、パルス高はそのままで、パルス幅tを、温度に応じて可変すれば、前述した図19に示すような閾値の温度変化に拘らず、より良好な画像を表示することが可能となる。具体的には、温度が上昇した場合には、パルス幅tを小さくし、温度が減少した場合には、パルス幅tを大きくするように設定する。なお、温度センサ203の検出出力と、パルス幅tとの関係は予めテーブルに設定してROM202に記録することが可能である。そこで、制御部201は、所定のタイミング(例えば、液晶表示装置200の電源ON時、1時間毎等)で、温度センサ203からの検出出力を取得し、取得された検出出力に基づき、ROM202に予め記録されているテーブルを利用してパルス幅tを決定する。制御部201は決定したパルス幅tを用いて、図16及び図17に示した制御を行い、強誘電性液晶パネル100に対する表示制御を駆動電圧波形制御回路111等を利用して行う。
ところで、2回目のリセットパルスのパルス幅を短くするβの値については、環境温度変化に拘らず一定としても良い。しかしながら、βの値を環境温度変化に応じて可変するようにすることがより好ましい。
強誘電性液晶パネル100のピクセル間における閾値ムラはパネルの組立条件によって発生するものと考えられる。環境温度が上昇すると、強誘電性液晶パネル100の強誘電性液晶108の粘度が低くなり、正の閾値V2は小さくなり、負の閾値V4は大きくなる。粘度が低くなると、強誘電性液晶108は、強誘電性液晶パネル100の組立条件の影響を受け易くなり、強誘電性液晶パネル100内のピクセル間における閾値ムラが大きくなる。逆に、環境温度が下降すると、強誘電性液晶パネル100の強誘電性液晶108の粘度が高くなる。粘度が高くなると、強誘電性液晶108は、強誘電性液晶パネル100の組立条件の影響を受け難くなり、強誘電性液晶パネル100内のピクセル間における閾値ムラが小さくなる。
したがって、環境温度が上昇した場合には、βの値を大きくし、環境温度が下降した場合には、βの値を小さくすることが好ましい。具体的には、0℃の時のβの値は、20℃の時のβの値に比べて数%程度小さくすれば良い。
上記の例では、図16及び図17に示すように、強誘電性液晶パネル100に印加される駆動パルスのパルス幅(時間)によって制御する場合に、環境温度に従って、パルス幅を変更する例を示した。しかしながら、図9及び図10に示すように、強誘電性液晶パネル100に印加される駆動パルスのパルス高(電圧)のみによって制御する場合に(パルス幅一定)、環境温度に従って、パルス高(電圧)のみを変更するように制御しても良い。さらに、強誘電性液晶パネル100に印加される駆動パルスをパルス幅(時間)及びパルス高(電圧)によって制御し、環境温度に従って、パルス幅(時間)及びパルス高(電圧)を変更するように制御しても良い。
図20は、環境温度とパルス幅との関係を示す図である。
図20では、強誘電性液晶パネル100の各ピクセルに印加される駆動パルスのパルス幅r(sec)と環境温度T(℃)の関係を示すために、−8℃から55℃の範囲で、5℃毎に設定した値をプロットしたグラフである。
図中におけるパルス幅rは、強誘電性液晶パネル100に印加される駆動パルスをパルス幅のみによって制御する場合(電圧値はVSEL(v)で一定)のパルス幅であって、図17の第1リセット期間Re1に全ピクセルに印加するリセットパルスに対応する。即ち、(VCOM+VSEG)×t=VSEL×rとなるように設定されている。例えば、25℃の場合、VCOM=4.8v、VSEG=1.2v、t=1500μsec、β=50μsecとすることが考えられる。
図20に示すように、パルス幅rは、環境温度が上昇すると短くなり、環境温度が降下すると長くなるように設定されている。
このように、環境温度の変化に応じて、強誘電性液晶パネル100に印加される駆動パルスを可変することによって、さらに良好な画像を表示させることが可能となる。
上述した駆動パルスの例では、背景が白表示になるために、低い閾値(V4’)によって黒表示にスイッチングしてしまうピクセルが問題であったので(図11の表示例41参照)、白表示を維持するためにより低い選択パルス(±(VCOM−α−VSEG)又は±(VCOM−VSEG)×(t−β))を印加するようにした。しかしながら、背景が黒表示の場合には、逆に低い閾値(V2’)によって白表示にスイッチングしてしまうピクセルが問題となるが、その場合でも、本発明を適用することができる。

Claims (11)

  1. 一対の基板間に配置された強誘電性液晶、前記強誘電性液晶を駆動するための複数の走査電極及び複数の信号電極、及び前記複数の走査電極と前記複数の信号電極との交点から構成される複数のピクセルを有する強誘電性液晶パネルと、
    前記複数の走査電極及び前記複数の信号電極に駆動パルスを印加する制御回路と、を有し、
    前記制御回路は、第1のリセットパルスと、前記複数のピクセルをスイッチングするための第1の選択パルスと、前記第1のリセットパルスと異なる電圧又はパルス幅を有する第2のリセットパルスと、前記第1の選択パルスとは異なる電圧又はパルス幅を有し且つ前記複数のピクセルをスイッチングするための第2の選択パルスとを、前記複数のピクセルに印加する、
    ことを特徴とする液晶表示装置。
  2. 前記第2のリセットパルスは、前記第1のリセットパルスの電圧より低い電圧又は前記第1のリセットパルスのパルス幅より短いパルス幅を有し、
    前記第2の選択パルスは、前記第1の選択パルスの電圧より低い電圧又は前記第1の選択パルスのパルス幅より短いパルス幅を有する、請求項1に記載の液晶表示装置。
  3. 前記強誘電性液晶パネルは、複数の走査電極及び複数の信号電極を有し、
    前記第1のリセットパルス及び前記第2のリセットパルスは、前記複数の走査電極の全てに同時に印加される、請求項1に記載の液晶表示装置。
  4. 前記強誘電性液晶パネルは、複数の走査電極及び複数の信号電極を有し、
    前記第1のリセットパルス及び前記第2のリセットパルスは、前記複数の走査電極の全てに同時に印加される、請求項2に記載の液晶表示装置。
  5. 前記強誘電性液晶パネルは、複数の走査電極及び複数の信号電極を有し、
    前記第1のリセットパルス及び前記第2のリセットパルスは、前記複数の走査電極のそれぞれに、順番に印加される、請求項1に記載の液晶表示装置。
  6. 前記強誘電性液晶パネルは、複数の走査電極及び複数の信号電極を有し、
    前記第1のリセットパルス及び前記第2のリセットパルスは、前記複数の走査電極のそれぞれに、順番に印加される、請求項2に記載の液晶表示装置。
  7. 前記強誘電性液晶パネルは、複数の走査電極及び複数の信号電極の交点から構成される複数のピクセルを有し、
    前記第1のリセットパルス、前記第1の選択パルス、前記第2のリセットパルス及び前記第2の選択パルスは、前記複数の走査電極に、順番に印加される、請求項1に記載の液晶表示装置。
  8. 前記強誘電性液晶パネルは、複数の走査電極及び複数の信号電極の交点から構成される複数のピクセルを有し、
    前記第1のリセットパルス、前記第1の選択パルス、前記第2のリセットパルス及び前記第2の選択パルスは、前記複数の走査電極に、順番に印加される、請求項2に記載の液晶表示装置。
  9. 温度センサを更に有し、
    前記制御回路は、前記第1及び第2のリセットパルスと、前記第1及び第2の選択パルスの電圧又はパルス幅を、前記温度センサの検出出力に基づいて可変する、請求項1に記載の液晶表示装置。
  10. 温度センサを更に有し、
    前記制御回路は、前記第1及び第2のリセットパルスと、前記第1及び第2の選択パルスの電圧又はパルス幅を、前記温度センサの検出出力に基づいて可変する、請求項2に記載の液晶表示装置。
  11. 一対の基板間に配置された強誘電性液晶と、前記強誘電性液晶を駆動するための電極を有する強誘電性液晶パネルの駆動方法であって、
    第1のリセットパルスを前記電極を介して前記強誘電性液晶に印加するステップと、
    前記第1のリセットパルスの印加後に、前記強誘電性液晶をスイッチングするための第1の選択パルスを前記電極を介して前記強誘電性液晶に印加するステップと、
    前記第1の選択パルスの印加後に、前記第1のリセットパルスと異なる電圧又はパルス幅を有する第2のリセットパルスを前記電極を介して前記強誘電性液晶に印加するステップと、
    前記第2のリセットパルスの印加後に、前記第1の選択パルスとは異なる電圧又はパルス幅を有し且つ前記強誘電性液晶をスイッチングするための第2の選択パルスを前記電極を介して前記強誘電性液晶に印加するステップと、
    を有することを特徴とする強誘電性液晶パネルの駆動方法。
JP2009541526A 2008-03-27 2009-03-25 強誘電性液晶パネルの駆動方法及び液晶表示装置 Active JP5430403B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009541526A JP5430403B2 (ja) 2008-03-27 2009-03-25 強誘電性液晶パネルの駆動方法及び液晶表示装置

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2008084631 2008-03-27
JP2008084631 2008-03-27
JP2009541526A JP5430403B2 (ja) 2008-03-27 2009-03-25 強誘電性液晶パネルの駆動方法及び液晶表示装置
PCT/JP2009/056762 WO2009119882A1 (ja) 2008-03-27 2009-03-25 強誘電性液晶パネルの駆動方法及び液晶表示装置

Publications (2)

Publication Number Publication Date
JPWO2009119882A1 JPWO2009119882A1 (ja) 2011-07-28
JP5430403B2 true JP5430403B2 (ja) 2014-02-26

Family

ID=41114062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009541526A Active JP5430403B2 (ja) 2008-03-27 2009-03-25 強誘電性液晶パネルの駆動方法及び液晶表示装置

Country Status (4)

Country Link
US (1) US8933869B2 (ja)
JP (1) JP5430403B2 (ja)
CN (1) CN101809485B (ja)
WO (1) WO2009119882A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9741300B2 (en) * 2013-07-11 2017-08-22 Citizen Watch Co., Ltd. Liquid crystal apparatus
US11804197B1 (en) * 2020-08-28 2023-10-31 Apple Inc. Optical systems having overdriven fLCOS display panels

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0954307A (ja) * 1995-08-18 1997-02-25 Sony Corp 液晶素子の駆動方法
JPH1164822A (ja) * 1997-08-21 1999-03-05 Citizen Watch Co Ltd 強誘電性液晶ディスプレイの駆動方法
JP2001091923A (ja) * 1999-09-24 2001-04-06 Sharp Corp 強誘電性液晶表示装置
JP2006126819A (ja) * 2004-09-29 2006-05-18 Citizen Watch Co Ltd メモリ性液晶表示装置
JP2007248984A (ja) * 2006-03-17 2007-09-27 Citizen Holdings Co Ltd 液晶装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4697887A (en) * 1984-04-28 1987-10-06 Canon Kabushiki Kaisha Liquid crystal device and method for driving the same using ferroelectric liquid crystal and FET's
JP2826744B2 (ja) * 1989-03-02 1998-11-18 キヤノン株式会社 液晶表示装置
JP3489169B2 (ja) * 1993-02-25 2004-01-19 セイコーエプソン株式会社 液晶表示装置の駆動方法
JP3085093B2 (ja) 1994-06-20 2000-09-04 トヨタ自動車株式会社 歯車のかみ合い伝達誤差測定方法
DE69923135D1 (de) * 1998-03-10 2005-02-17 Citizen Watch Co Ltd Antiferroelektrische flüssigkristallanzeige und verfahren zur ansteuerung
EP1043618A4 (en) * 1998-10-22 2005-08-31 Citizen Watch Co Ltd FERROELECTRIC LIQUID CRYSTAL DISPLAY AND METHOD OF OPERATION
JP2001255509A (ja) * 2000-03-09 2001-09-21 Sharp Corp スメクティック液晶光学装置
EP1665215A1 (en) * 2003-09-18 2006-06-07 Koninklijke Philips Electronics N.V. Temperature compensation method for bi-stable display using drive sub-pulses
JP4566637B2 (ja) 2004-07-07 2010-10-20 シチズンホールディングス株式会社 メモリ性液晶表示装置
US7948464B2 (en) 2004-09-29 2011-05-24 Citizen Holdings Co., Ltd. Memory-type liquid crystal display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0954307A (ja) * 1995-08-18 1997-02-25 Sony Corp 液晶素子の駆動方法
JPH1164822A (ja) * 1997-08-21 1999-03-05 Citizen Watch Co Ltd 強誘電性液晶ディスプレイの駆動方法
JP2001091923A (ja) * 1999-09-24 2001-04-06 Sharp Corp 強誘電性液晶表示装置
JP2006126819A (ja) * 2004-09-29 2006-05-18 Citizen Watch Co Ltd メモリ性液晶表示装置
JP2007248984A (ja) * 2006-03-17 2007-09-27 Citizen Holdings Co Ltd 液晶装置

Also Published As

Publication number Publication date
US8933869B2 (en) 2015-01-13
CN101809485B (zh) 2013-06-05
WO2009119882A1 (ja) 2009-10-01
JPWO2009119882A1 (ja) 2011-07-28
US20100225641A1 (en) 2010-09-09
CN101809485A (zh) 2010-08-18

Similar Documents

Publication Publication Date Title
US9495927B2 (en) Liquid crystal display apparatus, driving method for same, and driving circuit for same
JP5182878B2 (ja) 液晶表示装置
JP4997399B2 (ja) 液晶表示装置
JPS63249897A (ja) 表示装置
US8947346B2 (en) Method and apparatus for driving an electronic display and a system comprising an electronic display
US20060012591A1 (en) Liquid crystal display device and driving circuit for liquid crystal panel with a memory effect
JP5430403B2 (ja) 強誘電性液晶パネルの駆動方法及び液晶表示装置
JP5035888B2 (ja) 液晶表示装置及び液晶表示装置の駆動方法
JP2001133753A (ja) 液晶素子の駆動方法
JP2006227458A (ja) フィールドシーケンシャル液晶表示装置
JP2007256793A (ja) 液晶表示装置
US7612862B2 (en) Liquid crystal device
US8400387B2 (en) Liquid crystal display device
JP3601534B2 (ja) 液晶表示素子の駆動方法及び液晶表示装置およびそれを用いた反射型フィールドシーケンシャル・プロジェクタ
JP2002014320A (ja) 液晶表示装置の駆動方法
JP2007256608A (ja) メモリ性液晶パネル
JP4695476B2 (ja) メモリ性液晶表示装置
JP4509676B2 (ja) 液晶表示装置
JP2011248302A (ja) メモリ性液晶装置
KR100607744B1 (ko) 오씨비 모드용 액정패널, 이를 이용한 액정표시장치 및 그구동방법
JP2006023479A (ja) メモリ性液晶表示装置
JP4308614B2 (ja) 空間光変調装置および画像表示装置
JP2005265869A (ja) 液晶表示装置
JP5052363B2 (ja) 液晶素子
JP3204702B2 (ja) 液晶表示素子の駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131105

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131203

R150 Certificate of patent or registration of utility model

Ref document number: 5430403

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250