JP5143943B1 - Power amplifier circuit - Google Patents

Power amplifier circuit Download PDF

Info

Publication number
JP5143943B1
JP5143943B1 JP2011242214A JP2011242214A JP5143943B1 JP 5143943 B1 JP5143943 B1 JP 5143943B1 JP 2011242214 A JP2011242214 A JP 2011242214A JP 2011242214 A JP2011242214 A JP 2011242214A JP 5143943 B1 JP5143943 B1 JP 5143943B1
Authority
JP
Japan
Prior art keywords
transistor
diode
source
resistance element
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011242214A
Other languages
Japanese (ja)
Other versions
JP2013098904A (en
Inventor
慎吾 大石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2011242214A priority Critical patent/JP5143943B1/en
Priority to PCT/JP2012/073029 priority patent/WO2013065401A1/en
Priority to TW101140389A priority patent/TWI514751B/en
Application granted granted Critical
Publication of JP5143943B1 publication Critical patent/JP5143943B1/en
Publication of JP2013098904A publication Critical patent/JP2013098904A/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/301Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in MOSFET amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/555A voltage generating circuit being realised for biasing different circuit elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

【課題】電力増幅回路の利得の温度依存性を抑制し、温度補償回路を有するバイアス回路を備えた電力増幅回路を提供する。
【解決手段】ドレインが高電位に接続され、ソースが接地された増幅用トランジスタを備え、ソースが接地され増幅用トランジスタGTrのゲートにゲートが接続されたカレントミラートランジスタCMTrによって増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、アノードが制御電源端子に接続された第1のダイオードD1と、アノードが第1のダイオードD1のカソードに結合され、カソードがカレントミラートランジスタCMTrのドレインに接続された第2のダイオードD2と、一方の端子が第2のダイオードD2のカソードに接続され他方の端子が接地された第1の抵抗素子R1と、第2のダイオードD2と並列接続された第2の抵抗素子R2とを備える。
【選択図】図1
A power amplifier circuit including a bias circuit having a temperature compensation circuit that suppresses the temperature dependence of the gain of the power amplifier circuit.
A bias current of an amplifying transistor is provided by a current mirror transistor having a drain connected to a high potential, a source grounded, and a source grounded and a gate connected to the gate of the amplifying transistor GTr. A first diode D1 having an anode connected to the control power supply terminal, an anode coupled to the cathode of the first diode D1, and a cathode connected to the drain of the current mirror transistor CMTr. The second diode D2, the first resistance element R1 having one terminal connected to the cathode of the second diode D2 and the other terminal grounded, and the second diode D2 connected in parallel with the second diode D2. And a resistance element R2.
[Selection] Figure 1

Description

本発明は、電力増幅回路に関し、特に携帯電話や無線LAN等の無線通信システムに使用される高周波信号を増幅する電力増幅回路の温度特性を補償するバイアス回路を備えた電力増幅回路、及びそれを備えた多段電力増幅回路に関する。   The present invention relates to a power amplifier circuit, and more particularly to a power amplifier circuit including a bias circuit that compensates for temperature characteristics of a power amplifier circuit that amplifies a high-frequency signal used in a wireless communication system such as a mobile phone and a wireless LAN, and The present invention relates to a provided multistage power amplifier circuit.

電力増幅回路に用いられるトランジスタには大別して電界効果トランジスタ(FET:Field Effect Transistor)とヘテロ接合バイポーラトランジスタ(HBT:Heterojunction Bipolar Transistor)がある。   Transistors used in the power amplifier circuit are roughly classified into a field effect transistor (FET) and a heterojunction bipolar transistor (HBT).

具体的には、高周波域でのノイズの小さい電界効果トランジスタが受信系の低雑音増幅回路(LNA:Low Noise Amplifier)に、ヘテロ接合バイポーラトランジスタが送信系のパワーアンプ(PA:Power Amplifier)に適用されることが多い。   Specifically, a field effect transistor with low noise in a high frequency range is applied to a low noise amplifier circuit (LNA) for a reception system, and a heterojunction bipolar transistor is applied to a power amplifier (PA) for a transmission system. Often done.

携帯電話や無線LAN等、高周波無線システムにおいて、低雑音増幅回路は、アンテナから受信された微弱な高周波信号をRFIC(Radio−Frequency Integrated Circuit)の受信感度以上の電力強度に増幅するために備えられる。また、パワーアンプは、RFICからの信号をアンテナから基地局、端末、中継器等、用途に応じた距離を伝送するに十分な電力強度に増幅するためにアンテナの前段に備えられる。   In a high-frequency wireless system such as a cellular phone or a wireless LAN, a low-noise amplifier circuit is provided to amplify a weak high-frequency signal received from an antenna to a power intensity higher than the reception sensitivity of RFIC (Radio-Frequency Integrated Circuit). . The power amplifier is provided in front of the antenna in order to amplify the signal from the RFIC to a power intensity sufficient to transmit a distance corresponding to the application, such as a base station, a terminal, or a repeater, from the antenna.

このような観点から、電力増幅回路には、環境による利得変動を小さくすることが要求され、特に温度による利得の安定性が電力増幅回路の性能として重要となる。   From such a viewpoint, the power amplifier circuit is required to reduce the gain fluctuation due to the environment, and in particular, the stability of the gain due to the temperature is important as the performance of the power amplifier circuit.

たとえば、温度変化にかかわらず一定のバイアス電流を流すバイアス回路の場合、温度の上昇に伴い、電界効果トランジスタにおいては、gm(相互コンダクタンス=Id/Vgs)が減少した際、また、ヘテロ接合バイポーラトランジスタにおいては、β(電流増幅率=Ic/Ib)が減少した際、電力増幅回路の利得が低下する。   For example, in the case of a bias circuit in which a constant bias current flows regardless of a temperature change, when gm (transconductance = Id / Vgs) decreases in the field effect transistor as the temperature increases, a heterojunction bipolar transistor In FIG. 5, when β (current amplification factor = Ic / Ib) decreases, the gain of the power amplifier circuit decreases.

この利得の低下を見込んだ上で、システムとして電力増幅回路に要求される利得の最小値を下回らないようにバイアス電流を設定する場合には、室温での消費電流を高めに設定しなければならず消費電力の増加につながる。   In consideration of this decrease in gain, when setting the bias current so that it does not fall below the minimum gain required for the power amplifier circuit as a system, the current consumption at room temperature must be set higher. This leads to an increase in power consumption.

また、高温で利得を減少させないためには、高温でのバイアス電流を常温に対し増加させる必要がある。   In order not to decrease the gain at high temperature, it is necessary to increase the bias current at high temperature with respect to normal temperature.

図8は、バイアス電流が温度に対して一定の場合の電力増幅回路の利得を説明するための図である。図8を参照して、縦軸に電力増幅回路の利得が示され、横軸に周波数が示される。電力増幅回路の利得は温度依存を示し、高温になるにつれてその利得は大きく減少している。   FIG. 8 is a diagram for explaining the gain of the power amplifier circuit when the bias current is constant with respect to temperature. Referring to FIG. 8, the vertical axis represents the gain of the power amplifier circuit, and the horizontal axis represents the frequency. The gain of the power amplifier circuit shows temperature dependence, and the gain decreases greatly as the temperature increases.

電力増幅回路の利得を温度依存しないようにするために、下記のような技術がある。特開2003−234622号公報(特許文献1)や特開2004−159123号公報(特許文献2)に示すような手法が提案されている。   In order to make the gain of the power amplifier circuit independent of temperature, there are the following techniques. Techniques as shown in Japanese Patent Application Laid-Open No. 2003-234622 (Patent Document 1) and Japanese Patent Application Laid-Open No. 2004-159123 (Patent Document 2) have been proposed.

特開2003−234622号公報JP 2003-234622 A 特開2004−159123号公報JP 2004-159123 A

特開2003−234622号公報(特許文献1)では、演算回路から成る、温度検知回路、整流回路、折れ線回路を有し、周囲温度に応じてバイアス電流を増減して、電力増幅回路の利得を一定としている。特開2004−159123号公報(特許文献2)も同様に演算回路を有した構成になっており、回路規模の増大という課題があった。   Japanese Patent Laid-Open No. 2003-234622 (Patent Document 1) includes a temperature detection circuit, a rectification circuit, and a polygonal line circuit, each of which includes an arithmetic circuit. It is constant. Similarly, Japanese Patent Application Laid-Open No. 2004-159123 (Patent Document 2) has a configuration including an arithmetic circuit, and there is a problem of an increase in circuit scale.

そこで、本発明の一実施例の目的は、簡素な構成で、電力増幅回路の利得の温度依存性を抑制し、温度補償回路を有するバイアス回路を備えた電力増幅回路を提供することである。   Accordingly, an object of an embodiment of the present invention is to provide a power amplifier circuit having a bias circuit having a temperature compensation circuit with a simple configuration and suppressing the temperature dependence of the gain of the power amplifier circuit.

本発明によれば、ドレインが高電位に接続され、ソースが接地された増幅用トランジスタを備え、ソースが接地され増幅用トランジスタのゲートにゲートが接続されたカレントミラートランジスタによって増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、アノードが制御電源端子に接続された第1のダイオードと、アノードが第1のダイオードのカソードに結合され、カソードがカレントミラートランジスタのドレインに接続された第2のダイオードと、一方の端子が第2のダイオードのカソードに接続され他方の端子が接地された第1の抵抗素子と、第2のダイオードと並列接続された第2の抵抗素子とを備える。   According to the present invention, the bias current of the amplifying transistor is provided by the current mirror transistor having the drain connected to the high potential and the source grounded, and the source grounded and the gate connected to the gate of the amplifying transistor. A first diode whose anode is connected to the control power supply terminal, and a second diode whose anode is coupled to the cathode of the first diode and whose cathode is connected to the drain of the current mirror transistor. A first resistance element having one terminal connected to the cathode of the second diode and the other terminal grounded, and a second resistance element connected in parallel to the second diode.

好ましくは、電力増幅回路は、第1のダイオードのカソードにドレインが接続され、第2のダイオードのアノードにソースが接続され、第2のダイオードのカソードにゲートが接続された第1のトランジスタをさらに備える。   Preferably, the power amplifier circuit further includes a first transistor having a drain connected to the cathode of the first diode, a source connected to the anode of the second diode, and a gate connected to the cathode of the second diode. Prepare.

さらに好ましくは、第1または第2のダイオードは、ダイオード接続されたトランジスタを含む。   More preferably, the first or second diode includes a diode-connected transistor.

好ましくは、ドレインが高電位に接続され、ソースが接地された増幅用トランジスタを備え、ソースが接地され増幅用トランジスタのゲートにゲートが接続されたカレントミラートランジスタによって増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、アノードが制御電源端子に接続された第1のダイオードと、ゲートが第1のダイオードのカソードに結合され、ソースがカレントミラートランジスタのドレインに接続された第1のトランジスタと、一方の端子が第1のトランジスタのソースに接続され他の端子が接地された第1の抵抗素子と、第1のトランジスタのゲートとソースの間に接続された第2の抵抗素子と、増幅用トランジスタのドレインと第1のトランジスタのドレインとの間に接続される電流源回路とを備える。   Preferably, the bias current of the amplifying transistor is controlled by a current mirror transistor including an amplifying transistor having a drain connected to a high potential and a source grounded, the source grounded and a gate connected to the gate of the amplifying transistor. A power amplifying circuit comprising: a first diode having an anode connected to a control power supply terminal; a first transistor having a gate coupled to a cathode of the first diode and a source connected to a drain of a current mirror transistor; A first resistance element having one terminal connected to the source of the first transistor and the other terminal grounded; a second resistance element connected between the gate and source of the first transistor; A current source circuit connected between the drain of the transistor for use and the drain of the first transistor Obtain.

好ましくは、電流源回路は、ドレインが増幅用トランジスタのドレインに接続され、ゲートが第1のトランジスタのドレインに接続された第2のトランジスタと、第2のトランジスタのソースとゲートとの間に接続された第3の抵抗素子とを含む。   Preferably, the current source circuit includes a second transistor having a drain connected to the drain of the amplifying transistor and a gate connected to the drain of the first transistor, and is connected between the source and the gate of the second transistor. And a third resistance element.

さらに好ましくは、第1のダイオードのカソードにドレインが接続され、第1のトランジスタのゲートにソースが接続され、第1のトランジスタのソースにゲートが接続された第3のトランジスタをさらに含む。   More preferably, the semiconductor device further includes a third transistor having a drain connected to the cathode of the first diode, a source connected to the gate of the first transistor, and a gate connected to the source of the first transistor.

さらに好ましくは、第1の抵抗素子と第2の抵抗素子のそれぞれに直列接続された複数の抵抗素子が設けられ、複数の抵抗素子のうち少なくとも±500ppm/℃以上の抵抗温度係数を有する抵抗素子と、±500ppm/℃未満の抵抗温度係数を有する抵抗素子とを含む。   More preferably, a plurality of resistance elements connected in series to each of the first resistance element and the second resistance element are provided, and a resistance element having a resistance temperature coefficient of at least ± 500 ppm / ° C. or more among the plurality of resistance elements And a resistance element having a resistance temperature coefficient of less than ± 500 ppm / ° C.

好ましくは、第1のダイオードはダイオード接続されたトランジスタを含む。
本発明の別の局面からみれば、コレクタが高電位に接続され、エミッタが接地された増幅用トランジスタを備え、エミッタが接地され増幅用トランジスタのベースにベースが接続されたカレントミラートランジスタによって増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、アノードが制御電源端子に接続された第1のダイオードと、アノードが第1のダイオードのカソードに結合され、カソードがカレントミラートランジスタのコレクタに接続された第2のダイオードと、一方の端子が第2のダイオードのカソードに接続され他方の端子が接地された第1の抵抗素子と、第2のダイオードと並列接続された第2の抵抗素子とを備える。
Preferably, the first diode includes a diode-connected transistor.
According to another aspect of the present invention, an amplifying transistor is provided with an amplifying transistor whose collector is connected to a high potential and whose emitter is grounded, and whose emitter is grounded and whose base is connected to the base of the amplifying transistor. A power amplifying circuit for controlling a bias current of a transistor, wherein a first diode having an anode connected to a control power supply terminal, an anode is coupled to a cathode of the first diode, and a cathode is connected to a collector of a current mirror transistor A second resistance element, a first resistance element having one terminal connected to the cathode of the second diode and the other terminal grounded, and a second resistance element connected in parallel to the second diode; Is provided.

本発明の別の局面からみれば、コレクタが高電位に接続され、エミッタが接地された増幅用トランジスタを備え、エミッタが接地され増幅用トランジスタのベースにベースが接続されたカレントミラートランジスタによって増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、アノードが制御電源端子に接続された第1のダイオードと、ゲートが第1のダイオードのカソードに結合され、ソースがカレントミラートランジスタのコレクタに接続された第1のトランジスタと、一方の端子が第1のトランジスタのソースに接続され他の端子が接地された第1の抵抗素子と、第1のトランジスタのゲートとソースの間に接続された第2の抵抗素子と、増幅用トランジスタのコレクタと第1のトランジスタのドレインとの間に接続される電流源回路とを備える。   According to another aspect of the present invention, an amplifying transistor is provided with an amplifying transistor whose collector is connected to a high potential and whose emitter is grounded, and whose emitter is grounded and whose base is connected to the base of the amplifying transistor. A power amplifying circuit for controlling a bias current of a transistor, a first diode having an anode connected to a control power supply terminal, a gate coupled to a cathode of the first diode, and a source connected to a collector of a current mirror transistor A first resistance element having one terminal connected to the source of the first transistor and the other terminal grounded, and a first resistor connected between the gate and source of the first transistor. Connected between the collector of the amplifying transistor and the drain of the first transistor And a current source circuit.

好ましくは、電流源回路は、ドレインが増幅用トランジスタのコレクタに接続され、ゲートが第1のトランジスタのドレインに接続された第2のトランジスタと、第2のトランジスタのソースとゲートとの間に接続された第3の抵抗素子とを含む。   Preferably, the current source circuit has a drain connected to the collector of the amplifying transistor and a gate connected to the drain of the first transistor, and is connected between the source and gate of the second transistor. And a third resistance element.

本発明によれば、温度補償回路を備えるバイアス回路の構成を有することにより、容易に電力増幅回路の利得の温度依存性を抑制し、電力増幅回路の利得を一定にできる。   According to the present invention, by having the configuration of the bias circuit including the temperature compensation circuit, the temperature dependence of the gain of the power amplifier circuit can be easily suppressed, and the gain of the power amplifier circuit can be made constant.

本実施の形態1の温度補償バイアス回路を持つ電力増幅回路100の構成の一例を示す図である。2 is a diagram illustrating an example of a configuration of a power amplifier circuit 100 having a temperature compensation bias circuit according to the first embodiment. FIG. 実施の形態1の変形例である電力増幅回路100Aの回路の構成の一例を示す図である。FIG. 10 is a diagram showing an example of a circuit configuration of a power amplifier circuit 100A that is a modification of the first embodiment. 実施の形態2である電力増幅回路100Bの回路の構成の一例を示す図である。It is a figure which shows an example of a circuit structure of the power amplifier circuit 100B which is Embodiment 2. FIG. 実施の形態2の変形例1である電力増幅回路100Cの回路の構成の一例を示す図である。It is a figure which shows an example of a circuit structure of the power amplifier circuit 100C which is the modification 1 of Embodiment 2. FIG. 実施の形態2の変形例1の変形例である電力増幅回路100Dの回路の構成の一例を示す図である。It is a figure which shows an example of a circuit structure of power amplification circuit 100D which is a modification of the modification 1 of Embodiment 2. FIG. 電力増幅回路100Dの構成により制御したカレントミラートランジスタCMTrに流れるドレイン電流と温度との関係を示す図である。It is a figure which shows the relationship between the drain current which flows into the current mirror transistor CMTr controlled by the structure of power amplifier circuit 100D, and temperature. 本実施の形態の電力増幅回路100Dの利得と温度との関係を示す図である。It is a figure which shows the relationship between the gain of power amplifier circuit 100D of this Embodiment, and temperature. バイアス電流が温度に対して一定の場合の電力増幅回路の利得を説明するための図である。It is a figure for demonstrating the gain of a power amplifier circuit in case a bias current is constant with respect to temperature.

以下、本発明について図面を参照して詳しく説明する。なお、図中同一又は相当部分には同一の符号を付してその説明は繰返さない。以下、本発明の実施の形態を図面を用いて説明する。   Hereinafter, the present invention will be described in detail with reference to the drawings. In the drawings, the same or corresponding parts are denoted by the same reference numerals, and description thereof will not be repeated. Hereinafter, embodiments of the present invention will be described with reference to the drawings.

[実施の形態1]
図1は本実施の形態1の温度補償バイアス回路を持つ電力増幅回路100の構成の一例を示す図である。
[Embodiment 1]
FIG. 1 is a diagram showing an example of a configuration of a power amplifier circuit 100 having a temperature compensation bias circuit according to the first embodiment.

図1を参照して、電力増幅回路100は、カレントミラー回路110と、カレントミラー電流供給回路120とを含む。   Referring to FIG. 1, power amplifier circuit 100 includes a current mirror circuit 110 and a current mirror current supply circuit 120.

カレントミラー回路110は、カレントミラー電流供給回路120からの出力がゲートとドレインに供給され、ソースに接地電位が供給されたカレントミラートランジスタCMTrと、ソースに接地電位が与えられ、ドレインにVDD電源端子P1から高電位のVDDが与えられ、ゲートにカレントミラー電流供給回路120からの出力を受ける増幅用トランジスタGTrとを含む。   In the current mirror circuit 110, the output from the current mirror current supply circuit 120 is supplied to the gate and drain, the current mirror transistor CMTr is supplied with the ground potential at the source, the ground potential is supplied to the source, and the VDD power supply terminal is connected to the drain. It includes an amplifying transistor GTr that is supplied with a high potential VDD from P1 and receives an output from the current mirror current supply circuit 120 at its gate.

一方、カレントミラー電流供給回路120は、アノードが制御電圧端子P2に接続されたダイオードD1と、温度補償回路140とを含む。   On the other hand, the current mirror current supply circuit 120 includes a diode D1 whose anode is connected to the control voltage terminal P2, and a temperature compensation circuit 140.

温度補償回路140は、アノードがダイオードD1のカソードに結合され、カソードがカレントミラートランジスタCMTrのドレイン(およびゲート)に接続されたダイオードD2と、ノードN1と接地電位との間に接続される抵抗素子R1と、ノードN1とノードN2との間にダイオードD2と並列接続された抵抗素子R2とを含む。なお、上述した「結合」とは、ダイオードD1とダイオードD2とが直接接続されることだけに限定されず、ダイオードD1とダイオードD2との間に何らかの回路素子が含まれている場合も含む。   The temperature compensation circuit 140 has a diode D2 whose anode is coupled to the cathode of the diode D1 and whose cathode is connected to the drain (and gate) of the current mirror transistor CMTr, and a resistance element connected between the node N1 and the ground potential. R1 and a resistance element R2 connected in parallel with diode D2 between node N1 and node N2. The “coupling” described above is not limited to the direct connection of the diode D1 and the diode D2, but includes the case where some circuit element is included between the diode D1 and the diode D2.

電源が供給される系統は、増幅用トランジスタGTrにドレイン電圧を与えるVDD電源端子P1と、カレントミラー電流供給回路120を駆動させる制御電圧端子P2の2系統である。   There are two systems to which power is supplied: a VDD power terminal P1 that supplies a drain voltage to the amplifying transistor GTr, and a control voltage terminal P2 that drives the current mirror current supply circuit 120.

なお、カレントミラー電流供給回路120とカレントミラートランジスタCMTrとを合わせた回路は、増幅用トランジスタGTrへのバイアス電流を供給する回路であるため、いわゆるバイアス回路1とも称される。   The circuit including the current mirror current supply circuit 120 and the current mirror transistor CMTr is also referred to as a so-called bias circuit 1 because it is a circuit that supplies a bias current to the amplifying transistor GTr.

増幅機能のオン/オフは制御電圧端子P2の電圧の切替によってなされるが、システムから供給されるオフとなるべき電圧は、通常0Vでなく、例えば0.4Vと低電圧に設定されている場合があり、このような場合においても増幅機能をオフとするために、ダイオードD1が直列に挿入されている。   The amplification function is turned on / off by switching the voltage of the control voltage terminal P2, but the voltage to be turned off supplied from the system is not normally 0V, but is set to a low voltage of 0.4V, for example. In such a case, the diode D1 is inserted in series in order to turn off the amplification function.

ダイオードD1の段数はダイオードD1の持つ閾値電圧に拠り、1段の場合が多いがこれに限られることは無い。カレントミラートランジスタCMTrのドレイン電流は抵抗素子R1とR2の比によって決まる。   The number of stages of the diode D1 depends on the threshold voltage of the diode D1, and is often one stage, but is not limited to this. The drain current of the current mirror transistor CMTr is determined by the ratio of the resistance elements R1 and R2.

具体的には温度が上昇したとき、ダイオードD1の電圧降下分が減少し、抵抗素子R2と並列に接続されているダイオードD2の温度特性により並列合成抵抗が減少する。その結果、抵抗素子R1にかかる電圧が増加し、カレントミラートランジスタCMTrのドレイン電流が増加する。   Specifically, when the temperature rises, the voltage drop of the diode D1 decreases, and the parallel combined resistance decreases due to the temperature characteristics of the diode D2 connected in parallel with the resistor element R2. As a result, the voltage applied to the resistance element R1 increases and the drain current of the current mirror transistor CMTr increases.

逆に温度が低下した場合は、抵抗素子R1にかかる電圧が常温に比べ減少し、カレントミラートランジスタCMTrのドレイン電流が減少する。このようにドレイン電流が温度に対し正の傾きを持つので、温度上昇時に利得が落ちすぎず、温度低下時に利得が上がり過ぎない。   On the other hand, when the temperature decreases, the voltage applied to the resistance element R1 decreases compared to the normal temperature, and the drain current of the current mirror transistor CMTr decreases. Thus, since the drain current has a positive slope with respect to the temperature, the gain does not decrease too much when the temperature rises, and the gain does not increase too much when the temperature decreases.

この傾きはダイオードの温度特性により決まるが、抵抗素子R1、R2を比較的大きな温度係数を持つ抵抗素子とすることで、常温のドレイン電流を変えずに、傾きだけを微調整することができる。   This slope is determined by the temperature characteristics of the diode, but by using the resistance elements R1 and R2 as resistance elements having a relatively large temperature coefficient, only the slope can be finely adjusted without changing the drain current at room temperature.

例えば、抵抗素子R1に正の温度係数を持つ抵抗素子とすると傾きが増し、負の温度係数を持つ抵抗素子とすると傾きが緩やかになる。抵抗素子R2に適用する場合は正負逆にすることで同様の効果を得る。   For example, if the resistance element R1 is a resistance element having a positive temperature coefficient, the inclination increases, and if the resistance element R1 is a resistance element having a negative temperature coefficient, the inclination is gentle. When applied to the resistance element R2, the same effect can be obtained by switching between positive and negative.

[実施の形態1の変形例]
図2は、実施の形態1の変形例である電力増幅回路100Aの回路の構成の一例を示す図である。図1の実施の形態1の電力増幅回路100と比較しつつ、電力増幅回路100Aについて説明する。図2を参照して、電力増幅回路100Aは、電力増幅回路100の構成に加えて、電力増幅回路100のカレントミラー電流供給回路120に代えて、カレントミラー電流供給回路120Aを含む。
[Modification of Embodiment 1]
FIG. 2 is a diagram illustrating an example of a circuit configuration of a power amplifier circuit 100A which is a modification of the first embodiment. The power amplifier circuit 100A will be described in comparison with the power amplifier circuit 100 of the first embodiment shown in FIG. Referring to FIG. 2, power amplifier circuit 100 </ b> A includes a current mirror current supply circuit 120 </ b> A instead of current mirror current supply circuit 120 of power amplifier circuit 100 in addition to the configuration of power amplifier circuit 100.

カレントミラー電流供給回路120Aは、アノードが制御電圧端子P2に接続されたダイオードD1と、温度補償回路140と、トランジスタTr1とをさらに含む。   Current mirror current supply circuit 120A further includes a diode D1 whose anode is connected to control voltage terminal P2, a temperature compensation circuit 140, and a transistor Tr1.

温度補償回路140は、アノードがトランジスタTr1のソースに接続され、カソードがカレントミラートランジスタCMTrのドレイン(およびゲート)に接続されたダイオードD2と、ノードN1と接地電位との間に接続される抵抗素子R1と、ノードN1とノードN2との間にダイオードD2と並列接続された抵抗素子R2とを含む。   The temperature compensation circuit 140 includes a diode D2 having an anode connected to the source of the transistor Tr1 and a cathode connected to the drain (and gate) of the current mirror transistor CMTr, and a resistance element connected between the node N1 and the ground potential. R1 and a resistance element R2 connected in parallel with diode D2 between node N1 and node N2.

トランジスタTr1は、ドレインにダイオードD1のカソードが接続され、ソースにダイオードD2のアノードが接続され、ゲートにダイオードD2のカソードが接続される。   The transistor Tr1 has a drain connected to the cathode of the diode D1, a source connected to the anode of the diode D2, and a gate connected to the cathode of the diode D2.

なお、実施の形態1のバイアス回路1と同様に、カレントミラー電流供給回路120AとカレントミラートランジスタCMTrとを合わせた回路は、増幅用トランジスタGTrへのバイアス電流を供給する回路であるため、いわゆるバイアス回路1Aとも称される。   Similar to the bias circuit 1 of the first embodiment, the circuit including the current mirror current supply circuit 120A and the current mirror transistor CMTr is a circuit that supplies a bias current to the amplifying transistor GTr. Also referred to as circuit 1A.

トランジスタTr1のゲートとソースの間に抵抗素子R2が接続された電流源回路150の構成になっており、ダイオードD2は抵抗素子R2と並列に接続されている。電流源とすることで、抵抗素子R1にかかる電圧の制御電圧依存性が著しく改善され、制御電圧の増減分はほとんどがトランジスタTr1のドレイン−ソース間電圧の増減として吸収される。   The current source circuit 150 has a configuration in which a resistance element R2 is connected between the gate and source of the transistor Tr1, and the diode D2 is connected in parallel to the resistance element R2. By using the current source, the control voltage dependency of the voltage applied to the resistance element R1 is remarkably improved, and most of the increase / decrease in the control voltage is absorbed as the increase / decrease in the drain-source voltage of the transistor Tr1.

なお、電力増幅回路100Aの他の構成については、電力増幅回路100と同様なため、説明はここでは繰返さない。   Since the other configuration of power amplifier circuit 100A is similar to that of power amplifier circuit 100, description thereof will not be repeated here.

[実施の形態2]
図3は、実施の形態2である電力増幅回路100Bの回路の構成の一例を示す図である。図1の電力増幅回路100と比較しつつ、電力増幅回路100Bについて説明する。図3を参照して、電力増幅回路100Bは、実施の形態1である電力増幅回路100の構成に加えて、電力増幅回路100のカレントミラー電流供給回路120に代えてカレントミラー電流供給回路120Bを含む。
[Embodiment 2]
FIG. 3 is a diagram illustrating an example of a circuit configuration of the power amplifier circuit 100B according to the second embodiment. The power amplifier circuit 100B will be described in comparison with the power amplifier circuit 100 of FIG. Referring to FIG. 3, in addition to the configuration of power amplifier circuit 100 according to the first embodiment, power amplifier circuit 100B includes a current mirror current supply circuit 120B instead of current mirror current supply circuit 120 of power amplifier circuit 100. Including.

カレントミラー電流供給回路120Bは、アノードが制御電圧端子P2に接続されたダイオードD1と、電流源回路130と、温度補償回路140Aとを含む。   The current mirror current supply circuit 120B includes a diode D1, whose anode is connected to the control voltage terminal P2, a current source circuit 130, and a temperature compensation circuit 140A.

温度補償回路140Aは、ゲートがダイオードD1のカソードに結合され、ソースがカレントミラートランジスタCMTrのドレインに接続されたトランジスタTr1と、ノードN1と接地電位との間に接続される抵抗素子R1と、トランジスタTr1のゲートとソースの間に接続された抵抗素子R2とを含む。   The temperature compensation circuit 140A includes a transistor Tr1 whose gate is coupled to the cathode of the diode D1 and whose source is connected to the drain of the current mirror transistor CMTr, a resistance element R1 connected between the node N1 and the ground potential, and a transistor It includes a resistance element R2 connected between the gate and source of Tr1.

電流源回路130は、ドレインが増幅用トランジスタGTrのドレイン電圧を供給するVDD電源端子P1に接続され、ゲートがトランジスタTr1のドレインに接続されたトランジスタTr2と、トランジスタTr2のソースとゲートの間に接続された抵抗素子R3とを含む。   In the current source circuit 130, the drain is connected to the VDD power supply terminal P1 that supplies the drain voltage of the amplifying transistor GTr, the gate is connected to the drain of the transistor Tr1, and the transistor Tr2 is connected between the source and the gate. Resistor element R3.

なお、実施の形態1のバイアス回路1と同様に、カレントミラー電流供給回路120BとカレントミラートランジスタCMTrとを合わせた回路は、増幅用トランジスタGTrへのバイアス電流を供給する回路であるため、いわゆるバイアス回路1Bとも称される。   Similar to the bias circuit 1 of the first embodiment, the circuit including the current mirror current supply circuit 120B and the current mirror transistor CMTr is a circuit that supplies a bias current to the amplifying transistor GTr. Also referred to as circuit 1B.

カレントミラートランジスタCMTrのドレイン電流は、VDD電源端子P1から印加される電圧によって駆動するトランジスタTr2から供給される。   The drain current of the current mirror transistor CMTr is supplied from the transistor Tr2 driven by the voltage applied from the VDD power supply terminal P1.

ここで、たとえばトランジスタTr2としてディプレッション型のFETもしくは高電子移動度トランジスタ(HEMT:High Electron Mobility Transistor)が配置される。   For example, a depletion type FET or a high electron mobility transistor (HEMT) is disposed as the transistor Tr2.

このトランジスタTr2のソース−ドレイン間の電流値は、抵抗素子R3の抵抗値によって定められ、トランジスタTr2はカレントミラー電流供給回路120Bの構成においては温度特性の無い電流源として働く。   The current value between the source and drain of the transistor Tr2 is determined by the resistance value of the resistance element R3, and the transistor Tr2 functions as a current source having no temperature characteristics in the configuration of the current mirror current supply circuit 120B.

このような構成を取ることにより、電力増幅回路100Bを駆動させるための大部分の電流は電流源回路130(具体的にはトランジスタTr2)から供給され、カレントミラー電流供給回路120Bとしての温度特性は、トランジスタTr2および抵抗素子R3以外の素子であるダイオードD1、抵抗素子R1、R2、トランジスタTr1により制御される。このため図1のカレントミラー電流供給回路120の構成に比べカレントミラー電流供給回路120Bは制御電流を大幅に減少することができ、ベースバンドICから供給できる電流の上限が低めに設定されている場合に、より有利になる。   By adopting such a configuration, most of the current for driving the power amplifier circuit 100B is supplied from the current source circuit 130 (specifically, the transistor Tr2), and the temperature characteristics of the current mirror current supply circuit 120B are as follows. The diode D1, the resistance elements R1 and R2, and the transistor Tr1 are elements other than the transistor Tr2 and the resistance element R3. Therefore, the current mirror current supply circuit 120B can significantly reduce the control current compared to the configuration of the current mirror current supply circuit 120 in FIG. 1, and the upper limit of the current that can be supplied from the baseband IC is set lower. It becomes more advantageous.

トランジスタTr2はVDD電源端子P1から電圧が印加されている限り働くが、制御電圧端子P2にオフの電圧値が印加された時、トランジスタTr1がオフし、カレントミラートランジスタCMTrに電流が流れなくなる。つまり、トランジスタTr1はゲート−ソース電流の温度特性による温度補償機能と、スイッチの機能を兼ねており、不必要な回路の増大を防いでいる。   The transistor Tr2 works as long as a voltage is applied from the VDD power supply terminal P1, but when an off voltage value is applied to the control voltage terminal P2, the transistor Tr1 is turned off and no current flows through the current mirror transistor CMTr. In other words, the transistor Tr1 has both a temperature compensation function based on the temperature characteristics of the gate-source current and a switch function, thereby preventing an unnecessary increase in circuits.

なお、電力増幅回路100Bの他の構成については、電力増幅回路100と同様なため、説明はここでは繰返さない。   Since the other configuration of power amplifier circuit 100B is similar to that of power amplifier circuit 100, description thereof will not be repeated here.

[実施の形態2の変形例1]
図4は、実施の形態2の変形例である電力増幅回路100Cの回路の構成の一例を示す図である。図3の実施の形態2である電力増幅回路100Bと比較しつつ、電力増幅回路100Cについて説明する。図4を参照して、電力増幅回路100Cは、電力増幅回路100Bのカレントミラー電流供給回路120Bに代えて、カレントミラー電流供給回路120Cを含む。
[Modification 1 of Embodiment 2]
FIG. 4 is a diagram illustrating an example of a circuit configuration of a power amplifier circuit 100C which is a modification of the second embodiment. The power amplifier circuit 100C will be described in comparison with the power amplifier circuit 100B according to the second embodiment shown in FIG. Referring to FIG. 4, power amplification circuit 100C includes a current mirror current supply circuit 120C instead of current mirror current supply circuit 120B of power amplification circuit 100B.

カレントミラー電流供給回路120Cは、カレントミラー電流供給回路120Bの構成に加えて、ドレインにダイオードD1のカソードが結合され、ソースに抵抗素子R2の一端が接続され、ゲートに抵抗素子R2の他端が接続されたトランジスタTr3をさらに含む。 In the current mirror current supply circuit 120C, in addition to the configuration of the current mirror current supply circuit 120B, the cathode of the diode D1 is coupled to the drain, one end of the resistor element R2 is connected to the source, and the other end of the resistor element R2 is connected to the gate. It further includes a connected transistor Tr3.

なお、このトランジスタTr3と抵抗素子R2とで構成される回路は、電流源回路130と同様な構成をとることから、電流源回路150とも称される。   Note that the circuit constituted by the transistor Tr3 and the resistance element R2 is also referred to as a current source circuit 150 because it has the same configuration as the current source circuit 130.

このような構成を取ることにより、トランジスタTr2の構成による制御電流の減少効果と、トランジスタTr3の構成による制御電圧依存性改善効果との両方の効果が期待できる。   By adopting such a configuration, it is possible to expect both the effect of reducing the control current due to the configuration of the transistor Tr2 and the effect of improving the control voltage dependency due to the configuration of the transistor Tr3.

なお、電力増幅回路100Cの他の構成については、電力増幅回路100Bと同様なため、説明はここでは繰返さない。   Since the other configuration of power amplifier circuit 100C is similar to that of power amplifier circuit 100B, description thereof will not be repeated here.

[実施の形態2の変形例1の変形例]
図5は、実施の形態2の変形例1(電力増幅回路100C)の変形例である電力増幅回路100Dの回路の構成の一例を示す図である。図4の電力増幅回路100Cと比較しつつ、電力増幅回路100Dについて説明する。図5を参照して、電力増幅回路100Dは、電力増幅回路100Cのカレントミラー電流供給回路120Cに代えて、カレントミラー電流供給回路120Dを含む。
[Modification of Modification 1 of Embodiment 2]
FIG. 5 is a diagram illustrating an example of a circuit configuration of a power amplification circuit 100D which is a modification of the first modification (the power amplification circuit 100C) of the second embodiment. The power amplifier circuit 100D will be described in comparison with the power amplifier circuit 100C of FIG. Referring to FIG. 5, power amplification circuit 100D includes a current mirror current supply circuit 120D instead of current mirror current supply circuit 120C of power amplification circuit 100C.

カレントミラー電流供給回路120Dは、カレントミラー電流供給回路120Cの構成に加えて、温度補償回路140Aに代え、温度補償回路140Bを含む。 Current mirror current supply circuit 120D, in addition to the configuration of the current mirror current supply circuit 120C, instead of the temperature compensation circuit 140A, includes a temperature compensation circuit 140B.

温度補償回路140Bは、図4の温度補償回路140Aと比較して、温度補償回路140Aの抵抗素子R1,R2に代え、抵抗素子R1A,R2Aを含む。抵抗素子R1Aは、温度係数の大きい抵抗素子R12と温度係数の小さい抵抗素子R11とをさらに含む。同様に、抵抗素子R2Aは、温度係数の大きい抵抗素子R22と温度係数の小さい抵抗素子R21とをさらに含む。   Compared to temperature compensation circuit 140A of FIG. 4, temperature compensation circuit 140B includes resistance elements R1A and R2A instead of resistance elements R1 and R2 of temperature compensation circuit 140A. Resistance element R1A further includes a resistance element R12 having a large temperature coefficient and a resistance element R11 having a small temperature coefficient. Similarly, resistance element R2A further includes a resistance element R22 having a large temperature coefficient and a resistance element R21 having a small temperature coefficient.

抵抗素子R11と抵抗素子R12とは、ノードN1と接地電位との間に直列接続される。一方、抵抗素子R21と抵抗素子R22とは、ノードN2とノードN1との間に直列接続される。   Resistance element R11 and resistance element R12 are connected in series between node N1 and the ground potential. On the other hand, resistance element R21 and resistance element R22 are connected in series between node N2 and node N1.

なお、このトランジスタTr3と抵抗素子R2Aとで構成される回路は、電流源回路130と同様な構成をとることから、電流源回路150Aとも称される。   Note that the circuit constituted by the transistor Tr3 and the resistance element R2A has a configuration similar to that of the current source circuit 130 and is also referred to as a current source circuit 150A.

一般に大きい温度係数を有する抵抗素子には、半導体プロセスに応じた、半導体エピタキシャル層を利用した半導体抵抗素子が使用され、温度係数の小さい抵抗素子には金属抵抗素子が使用される。また、温度係数は材料によって決まっており、設計者が自由に変更できない。   In general, a resistance element having a large temperature coefficient is a semiconductor resistance element using a semiconductor epitaxial layer according to a semiconductor process, and a resistance element having a small temperature coefficient is a metal resistance element. Also, the temperature coefficient is determined by the material and cannot be changed freely by the designer.

たとえば、図1から図4に示したような電力増幅回路100,100A〜100Cにおいて、抵抗素子R1や抵抗素子R2を単に半導体抵抗素子に置き換えるとしても、温度特性の傾きの変化は離散的で、柔軟に制御できない。   For example, in the power amplifying circuits 100, 100A to 100C as shown in FIGS. 1 to 4, even if the resistance element R1 or the resistance element R2 is simply replaced with a semiconductor resistance element, the change in the slope of the temperature characteristic is discrete, It cannot be controlled flexibly.

そこで、電力増幅回路100Dにおいては、半導体抵抗素子と金属抵抗を組み合わせることにより、その抵抗値比により実効的な温度係数を変化させ温度特性の傾きを柔軟に制御できる。   Therefore, in the power amplifier circuit 100D, by combining the semiconductor resistance element and the metal resistance, the effective temperature coefficient can be changed according to the resistance value ratio, and the inclination of the temperature characteristic can be flexibly controlled.

例えば抵抗温度係数が2000ppm/℃の半導体抵抗素子と抵抗温度係数が−200ppm/℃の金属抵抗との組み合わせることにより、−200ppm/℃〜2000ppm/℃の範囲を実効的な抵抗温度係数として制御することができる。抵抗素子R1Aと抵抗素子R2Aのそれぞれに直列接続された複数の抵抗素子(R11,R12,R21,R22)が設けられ、複数の抵抗素子のうち少なくとも±500ppm/℃以上の抵抗温度係数を有する抵抗素子と、±500ppm/℃未満の抵抗温度係数を有する抵抗素子とを組み合わせることが好ましい。なお、±500ppm/℃以上の抵抗温度係数を有する抵抗素子とは、抵抗温度係数の値が500ppm/℃以上または−500ppm/℃以下の抵抗素子のことをいい、±500ppm/℃未満の抵抗温度係数を有する抵抗素子とは、抵抗温度係数の値が−500ppm/℃未満〜+500ppm/℃未満の抵抗素子のことをいう。   For example, by combining a semiconductor resistance element having a resistance temperature coefficient of 2000 ppm / ° C. and a metal resistance having a resistance temperature coefficient of −200 ppm / ° C., a range of −200 ppm / ° C. to 2000 ppm / ° C. is controlled as an effective resistance temperature coefficient. be able to. A plurality of resistance elements (R11, R12, R21, R22) connected in series to each of the resistance element R1A and the resistance element R2A are provided, and a resistance having a resistance temperature coefficient of at least ± 500 ppm / ° C. or more among the plurality of resistance elements It is preferable to combine the element with a resistance element having a resistance temperature coefficient of less than ± 500 ppm / ° C. The resistance element having a temperature coefficient of resistance of ± 500 ppm / ° C. or higher refers to a resistance element having a resistance temperature coefficient value of 500 ppm / ° C. or higher or −500 ppm / ° C. The resistance element having a coefficient refers to a resistance element having a resistance temperature coefficient value of less than −500 ppm / ° C. to less than +500 ppm / ° C.

図6は、電力増幅回路100Dの構成により制御したカレントミラートランジスタCMTrに流れるドレイン電流と温度との関係を示す図である。図6を参照して、縦軸にドレイン電流(mA)が示され、横軸に温度(−40℃〜100℃)が示される。   FIG. 6 is a diagram showing the relationship between the drain current flowing through the current mirror transistor CMTr controlled by the configuration of the power amplifier circuit 100D and the temperature. With reference to FIG. 6, the vertical axis represents drain current (mA), and the horizontal axis represents temperature (−40 ° C. to 100 ° C.).

波形W1,W2は、ともに図5に示した電力増幅回路100Dのシミュレーション結果を示す波形である。波形W1と波形W2との傾きの差は、抵抗素子R1A,R2Aの実効的な抵抗温度係数の差によるものである。このように、抵抗素子の抵抗温度係数を任意に変更することにより、電力増幅回路の出力電流の元となるカレントミラートランジスタCMTrのドレイン電流を自由に制御することができる。   Waveforms W1 and W2 are both waveforms showing simulation results of the power amplifier circuit 100D shown in FIG. The difference in slope between the waveform W1 and the waveform W2 is due to the difference in effective resistance temperature coefficient between the resistance elements R1A and R2A. As described above, by arbitrarily changing the resistance temperature coefficient of the resistance element, the drain current of the current mirror transistor CMTr, which is the source of the output current of the power amplifier circuit, can be freely controlled.

図7は、本実施の形態の電力増幅回路100Dの利得と温度との関係を示す図である。図7を参照して、縦軸に電力増幅回路の利得が示され、横軸に周波数が示される。図5の電力増幅回路100Dの抵抗素子R1A,R2Aの抵抗温度係数が調整されることによって、電力増幅回路100Dの利得の温度依存性を減少させ、その利得を一定に保つことができていることが分かる。   FIG. 7 is a diagram showing the relationship between the gain and temperature of the power amplifier circuit 100D of the present embodiment. Referring to FIG. 7, the vertical axis represents the gain of the power amplifier circuit, and the horizontal axis represents the frequency. By adjusting the resistance temperature coefficient of the resistance elements R1A and R2A of the power amplifier circuit 100D of FIG. 5, the temperature dependence of the gain of the power amplifier circuit 100D can be reduced and the gain can be kept constant. I understand.

ここで、図1〜図5に示した各実施の形態の電力増幅回路の回路構成において、カレントミラートランジスタCMTrと増幅用トランジスタGTrはFETかHEMTとして説明したが、本発明はこれに限られるものではなく、これらはバイポーラトランジスタに置き換えたとしても良い。置き換えた場合には、上述したゲート、ドレイン、ソースはそれぞれベース、コレクタ、エミッタに対応する。またVDD電源端子は、VCC電源端子に対応する。さらに、ダイオードにはダイオード接続されたトランジスタも含まれる。   Here, in the circuit configuration of the power amplifying circuit of each embodiment shown in FIGS. 1 to 5, the current mirror transistor CMTr and the amplifying transistor GTr are described as FETs or HEMTs, but the present invention is not limited to this. Instead, they may be replaced with bipolar transistors. In the case of replacement, the above-described gate, drain, and source correspond to the base, collector, and emitter, respectively. The VDD power supply terminal corresponds to the VCC power supply terminal. Further, the diode includes a diode-connected transistor.

また、図1から図5に示した各実施の形態について、カレントミラーの構成を最も一般的な接続で成しているが、カレントミラートランジスタCMTrと増幅用トランジスタGTrのサイズ比に応じた電流が増幅トランジスタに反映して流れる構成であればよく、図に示した限りでないことは言うまでも無い。また、各実施の形態の構成としてダイオードを用いたが、これに限定されることなく、ダイオード接続されたトランジスタを利用してもよい。   Further, in each of the embodiments shown in FIGS. 1 to 5, the current mirror is configured with the most general connection. However, a current corresponding to the size ratio of the current mirror transistor CMTr and the amplification transistor GTr is Needless to say, the configuration is not limited to that shown in FIG. Further, although the diode is used as the configuration of each embodiment, the present invention is not limited to this, and a diode-connected transistor may be used.

最後に各実施の形態について図1等を用いて総括する。
実施の形態1および実施の形態1の変形例である電力増幅回路は、図1、図2に示すように、ドレインが高電位に接続され、ソースが接地された増幅用トランジスタGTrを備え、ソースが接地され増幅用トランジスタGTrのゲートにゲートが接続されたカレントミラートランジスタCMTrによって増幅用トランジスタGTrのバイアス電流を制御する電力増幅回路であって、アノードが制御電圧端子P2に接続されたダイオードD1と、アノードがダイオードD1のカソードに結合され、カソードがカレントミラートランジスタCMTrのドレインに接続されたダイオードD2と、一方の端子がダイオードD2のカソードに接続され他方の端子が接地された抵抗素子R1と、ダイオードD2と並列接続された抵抗素子R2とを備える。
Finally, each embodiment will be summarized with reference to FIG.
As shown in FIGS. 1 and 2, the power amplifier circuit according to the first embodiment and the modification of the first embodiment includes an amplifying transistor GTr whose drain is connected to a high potential and whose source is grounded. Is a power amplifying circuit for controlling the bias current of the amplifying transistor GTr by a current mirror transistor CMTr having a gate connected to the gate of the amplifying transistor GTr, and a diode D1 whose anode is connected to the control voltage terminal P2. A diode D2 having an anode coupled to the cathode of the diode D1, a cathode connected to the drain of the current mirror transistor CMTr, a resistance element R1 having one terminal connected to the cathode of the diode D2 and the other terminal grounded; A resistor element R2 connected in parallel with the diode D2.

好ましくは、実施の形態1の変形例である電力増幅回路は、図2で示すように、ダイオードD1のカソードにドレインが接続され、ダイオードD2のアノードにソースが接続され、ダイオードD2のカソードにゲートが接続されたトランジスタTr1をさらに備える。   Preferably, in the power amplifying circuit which is a modification of the first embodiment, the drain is connected to the cathode of the diode D1, the source is connected to the anode of the diode D2, and the gate is connected to the cathode of the diode D2, as shown in FIG. Is further provided.

また、さらに好ましくは、ダイオードD1,D2は、ダイオード接続されたトランジスタを含む。   More preferably, diodes D1 and D2 include diode-connected transistors.

次に実施の形態2とその変形例の電力増幅回路は、図3〜図5に示すように、ドレインが高電位に接続され、ソースが接地された増幅用トランジスタGTrを備え、ソースが接地され増幅用トランジスタGTrのゲートにゲートが接続されたカレントミラートランジスタCMTrによって増幅用トランジスタGTrのバイアス電流を制御する電力増幅回路であって、アノードが制御電圧端子P2に接続されたダイオードD1と、ゲートがダイオードD1のカソードに結合され、ソースがカレントミラートランジスタCMTrのドレインに接続されたトランジスタTr1と、一方の端子がトランジスタTr1のソースに接続され他の端子が接地された抵抗素子R1と、トランジスタTr1のゲートとソースの間に接続された抵抗素子R2と、増幅用トランジスタGTrのドレインとトランジスタTr1のドレインとの間に接続される電流源回路130とを備える。   Next, as shown in FIGS. 3 to 5, the power amplifier circuit according to the second embodiment and its modification includes an amplifying transistor GTr whose drain is connected to a high potential and whose source is grounded, and the source is grounded. A power amplifying circuit for controlling the bias current of the amplifying transistor GTr by a current mirror transistor CMTr having a gate connected to the gate of the amplifying transistor GTr, the diode D1 having an anode connected to the control voltage terminal P2, and a gate having a gate The transistor Tr1 coupled to the cathode of the diode D1, the source connected to the drain of the current mirror transistor CMTr, the resistance element R1 having one terminal connected to the source of the transistor Tr1 and the other terminal grounded, and the transistor Tr1 A resistance element R2 connected between the gate and the source; And a current source circuit 130 connected between the drain of use transistor GTr the drain and transistor Tr1.

特に、好ましくは、電流源回路130は、ドレインが増幅用トランジスタGTrのドレインに接続され、ゲートがトランジスタTr1のドレインに接続されたトランジスタTr2と、トランジスタTr2のソースとゲートとの間に接続された抵抗素子R3とを含む。   In particular, preferably, the current source circuit 130 has a drain connected to the drain of the amplifying transistor GTr, a gate connected to the drain of the transistor Tr1, and a source connected to the source and gate of the transistor Tr2. And a resistance element R3.

さらに好ましくは、実施の形態2の変形例等は、図4、図5に示すように、ダイオードD1のカソードにドレインが接続され、トランジスタのゲートにソースが接続され、トランジスタのソースにゲートが接続されたトランジスタTr3をさらに含む。   More preferably, in the modified example of the second embodiment, as shown in FIGS. 4 and 5, the drain is connected to the cathode of the diode D1, the source is connected to the gate of the transistor, and the gate is connected to the source of the transistor. The transistor Tr3 is further included.

さらに好ましくは、実施の形態2の変形例1の変形例は、図5に示すように、抵抗素子R1Aと抵抗素子R2Aのそれぞれに直列接続された複数の抵抗素子(R11,R12,R21,R22)が設けられ、複数の抵抗素子のうち少なくとも±500ppm/℃以上の抵抗温度係数を有する抵抗素子と、±500ppm/℃未満の抵抗温度係数を有する抵抗素子とを含む。   More preferably, as shown in FIG. 5, the first modification of the second embodiment is a plurality of resistance elements (R11, R12, R21, R22) connected in series to the resistance element R1A and the resistance element R2A. And a resistance element having a resistance temperature coefficient of at least ± 500 ppm / ° C. or more and a resistance element having a resistance temperature coefficient of less than ± 500 ppm / ° C. among the plurality of resistance elements.

好ましくは、実施の形態2および実施の形態2の変形例等に含まれるダイオードD1は、ダイオード接続されたトランジスタを含む。   Preferably, diode D1 included in the second embodiment and the modified example of the second embodiment includes a diode-connected transistor.

上述したトランジスタは、FETあるいはHEMTを前提として説明したが、これに限定されることなく、バイポーラトランジスタを用いても同様な効果を奏する。特にバイポーラトランジスタを用いた実施の形態1に対応する電力増幅回路は、コレクタが高電位に接続され、エミッタが接地された増幅用トランジスタGTrを備え、エミッタが接地され増幅用トランジスタGTrのベースにベースが接続されたカレントミラートランジスタCMTrによって増幅用トランジスタGTrのバイアス電流を制御する電力増幅回路であって、アノードが制御電圧端子P2に接続されたダイオードD1と、アノードがダイオードD1のカソードに結合され、カソードがカレントミラートランジスタCMTrのコレクタに接続されたダイオードD2と、一方の端子がダイオードD2のカソードに接続され他方の端子が接地された抵抗素子R1と、ダイオードD2と並列接続された抵抗素子R2とを備える。   The above-described transistor has been described on the assumption of an FET or HEMT. However, the present invention is not limited to this, and the same effect can be obtained even when a bipolar transistor is used. In particular, the power amplifying circuit corresponding to the first embodiment using a bipolar transistor includes an amplifying transistor GTr whose collector is connected to a high potential and whose emitter is grounded, and whose emitter is grounded and is based on the base of the amplifying transistor GTr. Is a power amplifying circuit that controls the bias current of the amplifying transistor GTr by a current mirror transistor CMTr connected to the diode D1, the anode of which is connected to the control voltage terminal P2, and the anode of which is coupled to the cathode of the diode D1, A diode D2 having a cathode connected to the collector of the current mirror transistor CMTr; a resistance element R1 having one terminal connected to the cathode of the diode D2 and the other terminal grounded; and a resistance element R2 connected in parallel to the diode D2. Is provided.

また、特にバイポーラトランジスタを用いた実施の形態2に対応する電力増幅回路は、コレクタが高電位に接続され、エミッタが接地された増幅用トランジスタGTrを備え、エミッタが接地され増幅用トランジスタGTrのベースにベースが接続されたカレントミラートランジスタCMTrによって増幅用トランジスタGTrのバイアス電流を制御する電力増幅回路であって、アノードが制御電圧端子P2に接続されたダイオードD1と、ゲートがダイオードD1のカソードに結合され、ソースがカレントミラートランジスタCMTrのコレクタに接続されたトランジスタTr1と、一方の端子がトランジスタTr1のソースに接続され他の端子が接地された抵抗素子R1と、トランジスタTr1のゲートとソースの間に接続された抵抗素子R2と、増幅用トランジスタのコレクタと第1のトランジスタのドレインとの間に接続される電流源回路とを備える。   In particular, the power amplifier circuit corresponding to the second embodiment using bipolar transistors includes an amplifying transistor GTr whose collector is connected to a high potential and whose emitter is grounded, and whose emitter is grounded and the base of the amplifying transistor GTr. A power amplifying circuit for controlling the bias current of the amplifying transistor GTr by a current mirror transistor CMTr having a base connected to the diode D1 having an anode connected to the control voltage terminal P2 and a gate coupled to the cathode of the diode D1 A transistor Tr1 whose source is connected to the collector of the current mirror transistor CMTr, a resistance element R1 whose one terminal is connected to the source of the transistor Tr1 and the other terminal is grounded, and between the gate and source of the transistor Tr1. Connected resistor element And R2, and a current source circuit which is connected between the drain of the collector and the first transistor of the amplifying transistor.

特に、この電流源回路は、ドレインが増幅用トランジスタGMTrのコレクタに接続され、ゲートがトランジスタTr1のドレインに接続されたトランジスタTr2と、トランジスタTr2のソースとゲートとの間に接続された抵抗素子R3とを含む。   In particular, this current source circuit includes a transistor Tr2 whose drain is connected to the collector of the amplifying transistor GMTr and whose gate is connected to the drain of the transistor Tr1, and a resistance element R3 connected between the source and gate of the transistor Tr2. Including.

今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて特許請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。   The embodiment disclosed this time should be considered as illustrative in all points and not restrictive. The scope of the present invention is defined by the terms of the claims, rather than the description above, and is intended to include any modifications within the scope and meaning equivalent to the terms of the claims.

1,1A〜1D バイアス回路、100,100A〜100D 電力増幅回路、110 カレントミラー回路、120,120A〜120D カレントミラー電流供給回路、130,150,150A 電流源回路、140,140A,140B 温度補償回路、CMTr カレントミラートランジスタ、D1,D2 ダイオード、GTr 増幅用トランジスタ、P1 VDD電源端子、P2 制御電圧端子、R1,R2,R1A,R2A,R11,R12,R21,R22 抵抗素子、Tr1,Tr2,Tr3 トランジスタ。   1, 1A to 1D Bias circuit, 100, 100A to 100D Power amplification circuit, 110 Current mirror circuit, 120, 120A to 120D Current mirror current supply circuit, 130, 150, 150A Current source circuit, 140, 140A, 140B Temperature compensation circuit CMTr Current mirror transistor, D1, D2 diode, GTr amplification transistor, P1 VDD power supply terminal, P2 control voltage terminal, R1, R2, R1A, R2A, R11, R12, R21, R22 resistance element, Tr1, Tr2, Tr3 transistor .

Claims (11)

ドレインが高電位に接続され、ソースが接地された増幅用トランジスタを備え、ソースが接地され前記増幅用トランジスタのゲートにゲートが接続されたカレントミラートランジスタによって前記増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、
アノードが制御電源端子に接続された第1のダイオードと、
アノードが前記第1のダイオードのカソードに結合され、カソードが前記カレントミラートランジスタのドレインに接続された第2のダイオードと、
一方の端子が前記第2のダイオードのカソードに接続され他方の端子が接地された第1の抵抗素子と、
前記第2のダイオードと並列接続された第2の抵抗素子とを備える、電力増幅回路。
Power for controlling a bias current of the amplifying transistor by a current mirror transistor having a drain connected to a high potential and a source grounded, the source grounded and a gate connected to the gate of the amplifying transistor An amplifier circuit,
A first diode having an anode connected to the control power supply terminal;
A second diode having an anode coupled to the cathode of the first diode and a cathode connected to the drain of the current mirror transistor;
A first resistance element having one terminal connected to the cathode of the second diode and the other terminal grounded;
A power amplifier circuit comprising: a second resistance element connected in parallel with the second diode.
前記電力増幅回路は、
前記第1のダイオードのカソードにドレインが接続され、前記第2のダイオードのアノードにソースが接続され、前記第2のダイオードのカソードにゲートが接続された第1のトランジスタをさらに備える、請求項1に記載の電力増幅回路。
The power amplifier circuit includes:
The first transistor having a drain connected to a cathode of the first diode, a source connected to an anode of the second diode, and a gate connected to a cathode of the second diode. The power amplifier circuit described in 1.
前記第1または第2のダイオードは、ダイオード接続されたトランジスタを含む、請求項1〜2のいずれか1項に記載の電力増幅回路。   The power amplifier circuit according to claim 1, wherein the first or second diode includes a diode-connected transistor. ドレインが高電位に接続され、ソースが接地された増幅用トランジスタを備え、ソースが接地され前記増幅用トランジスタのゲートにゲートが接続されたカレントミラートランジスタによって前記増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、
アノードが制御電源端子に接続された第1のダイオードと、
ゲートが前記第1のダイオードのカソードに結合され、ソースが前記カレントミラートランジスタのドレインに接続された第1のトランジスタと、
一方の端子が前記第1のトランジスタのソースに接続され他の端子が接地された第1の抵抗素子と、
前記第1のトランジスタのゲートとソースの間に接続された第2の抵抗素子と、
前記増幅用トランジスタのドレインと前記第1のトランジスタのドレインとの間に接続される電流源回路とを備える、電力増幅回路。
Power for controlling a bias current of the amplifying transistor by a current mirror transistor having a drain connected to a high potential and a source grounded, the source grounded and a gate connected to the gate of the amplifying transistor An amplifier circuit,
A first diode having an anode connected to the control power supply terminal;
A first transistor having a gate coupled to the cathode of the first diode and a source connected to the drain of the current mirror transistor;
A first resistance element having one terminal connected to the source of the first transistor and the other terminal grounded;
A second resistance element connected between the gate and source of the first transistor;
A power amplifier circuit comprising: a current source circuit connected between the drain of the amplifying transistor and the drain of the first transistor.
前記電流源回路は、
ドレインが前記増幅用トランジスタのドレインに接続され、ゲートが前記第1のトランジスタのドレインに接続された第2のトランジスタと、
前記第2のトランジスタのソースとゲートとの間に接続された第3の抵抗素子とを含む、請求項4に記載の電力増幅回路。
The current source circuit is:
A second transistor having a drain connected to the drain of the amplification transistor and a gate connected to the drain of the first transistor;
The power amplifier circuit according to claim 4, further comprising a third resistance element connected between a source and a gate of the second transistor.
前記第1のダイオードのカソードにドレインが接続され、前記第1のトランジスタのゲートにソースが接続され、前記第1のトランジスタのソースにゲートが接続された第3のトランジスタをさらに含む、請求項5に記載の電力増幅回路。   6. The method further comprises a third transistor having a drain connected to the cathode of the first diode, a source connected to the gate of the first transistor, and a gate connected to the source of the first transistor. The power amplifier circuit described in 1. 前記第1の抵抗素子と前記第2の抵抗素子のそれぞれに直列接続された複数の抵抗素子が設けられ、前記複数の抵抗素子のうち少なくとも±500ppm/℃以上の抵抗温度係数を有する抵抗素子と、±500ppm/℃未満の抵抗温度係数を有する抵抗素子とを含む、請求項6に記載の電力増幅回路。   A plurality of resistance elements connected in series to each of the first resistance element and the second resistance element, and a resistance element having a resistance temperature coefficient of at least ± 500 ppm / ° C. or more among the plurality of resistance elements; And a resistance element having a resistance temperature coefficient of less than ± 500 ppm / ° C. 前記第1のダイオードはダイオード接続されたトランジスタを含む、請求項4〜7のいずれか1項に記載の電力増幅回路。   The power amplification circuit according to any one of claims 4 to 7, wherein the first diode includes a diode-connected transistor. コレクタが高電位に接続され、エミッタが接地された増幅用トランジスタを備え、エミッタが接地され前記増幅用トランジスタのベースにベースが接続されたカレントミラートランジスタによって前記増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、
アノードが制御電源端子に接続された第1のダイオードと、
アノードが前記第1のダイオードのカソードに結合され、カソードが前記カレントミラートランジスタのコレクタに接続された第2のダイオードと、
一方の端子が前記第2のダイオードのカソードに接続され他方の端子が接地された第1の抵抗素子と、
前記第2のダイオードと並列接続された第2の抵抗素子とを備える、電力増幅回路。
Electric power for controlling a bias current of the amplifying transistor by a current mirror transistor having an amplifying transistor having a collector connected to a high potential and an emitter grounded, and having an emitter grounded and a base connected to the base of the amplifying transistor An amplifier circuit,
A first diode having an anode connected to the control power supply terminal;
A second diode having an anode coupled to the cathode of the first diode and a cathode connected to the collector of the current mirror transistor;
A first resistance element having one terminal connected to the cathode of the second diode and the other terminal grounded;
A power amplifier circuit comprising: a second resistance element connected in parallel with the second diode.
コレクタが高電位に接続され、エミッタが接地された増幅用トランジスタを備え、エミッタが接地され前記増幅用トランジスタのベースにベースが接続されたカレントミラートランジスタによって前記増幅用トランジスタのバイアス電流を制御する電力増幅回路であって、
アノードが制御電源端子に接続された第1のダイオードと、
ゲートが前記第1のダイオードのカソードに結合され、ソースが前記カレントミラートランジスタのコレクタに接続された第1のトランジスタと、
一方の端子が前記第1のトランジスタのソースに接続され他の端子が接地された第1の抵抗素子と、
前記第1のトランジスタのゲートとソースの間に接続された第2の抵抗素子と、
前記増幅用トランジスタのコレクタと前記第1のトランジスタのドレインとの間に接続される電流源回路とを備える、電力増幅回路。
Electric power for controlling a bias current of the amplifying transistor by a current mirror transistor having an amplifying transistor having a collector connected to a high potential and an emitter grounded, and having an emitter grounded and a base connected to the base of the amplifying transistor An amplifier circuit,
A first diode having an anode connected to the control power supply terminal;
A first transistor having a gate coupled to the cathode of the first diode and a source connected to the collector of the current mirror transistor;
A first resistance element having one terminal connected to the source of the first transistor and the other terminal grounded;
A second resistance element connected between the gate and source of the first transistor;
A power amplifier circuit comprising: a current source circuit connected between a collector of the amplifying transistor and a drain of the first transistor.
前記電流源回路は、
ドレインが前記増幅用トランジスタのコレクタに接続され、ゲートが前記第1のトランジスタのドレインに接続された第2のトランジスタと、
前記第2のトランジスタのソースとゲートとの間に接続された第3の抵抗素子とを含む、請求項10に記載の電力増幅回路。
The current source circuit is:
A second transistor having a drain connected to the collector of the amplifying transistor and a gate connected to the drain of the first transistor;
The power amplifier circuit according to claim 10, further comprising a third resistance element connected between a source and a gate of the second transistor.
JP2011242214A 2011-11-04 2011-11-04 Power amplifier circuit Expired - Fee Related JP5143943B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2011242214A JP5143943B1 (en) 2011-11-04 2011-11-04 Power amplifier circuit
PCT/JP2012/073029 WO2013065401A1 (en) 2011-11-04 2012-09-10 Power amplifying circuit
TW101140389A TWI514751B (en) 2011-11-04 2012-10-31 Power amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011242214A JP5143943B1 (en) 2011-11-04 2011-11-04 Power amplifier circuit

Publications (2)

Publication Number Publication Date
JP5143943B1 true JP5143943B1 (en) 2013-02-13
JP2013098904A JP2013098904A (en) 2013-05-20

Family

ID=47789896

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011242214A Expired - Fee Related JP5143943B1 (en) 2011-11-04 2011-11-04 Power amplifier circuit

Country Status (3)

Country Link
JP (1) JP5143943B1 (en)
TW (1) TWI514751B (en)
WO (1) WO2013065401A1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10458061B2 (en) * 2013-04-24 2019-10-29 Nitta Corporation Composite material and molded article
JP6229369B2 (en) 2013-08-21 2017-11-15 三菱電機株式会社 Power amplifier
JP2022039806A (en) 2020-08-28 2022-03-10 株式会社村田製作所 Amplification device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0332714A1 (en) * 1987-03-12 1989-09-20 Tektronix Inc. Temperature compensated current source
JPH01303807A (en) * 1988-06-01 1989-12-07 Hitachi Ltd Power circuit
US6037833A (en) * 1997-11-10 2000-03-14 Philips Electronics North America Corporation Generator for generating voltage proportional to absolute temperature
JP3324562B2 (en) * 1999-05-19 2002-09-17 日本電気株式会社 Semiconductor integrated circuit
JP2003188653A (en) * 2001-12-20 2003-07-04 Hitachi Ltd Electronic components for radio communication and semiconductor integrated circuit for communication
DE102005035150B4 (en) * 2005-07-27 2010-07-08 Infineon Technologies Ag Amplifier circuit and method for amplifying a signal to be amplified
CN101140301B (en) * 2006-09-08 2010-09-29 深圳赛意法微电子有限公司 Zero waiting current accurate excess voltage comparators
US7839202B2 (en) * 2007-10-02 2010-11-23 Qualcomm, Incorporated Bandgap reference circuit with reduced power consumption
JP2009251877A (en) * 2008-04-04 2009-10-29 Nec Electronics Corp Reference voltage circuit
JP5148537B2 (en) * 2009-03-24 2013-02-20 ルネサスエレクトロニクス株式会社 Power supply voltage detection circuit

Also Published As

Publication number Publication date
WO2013065401A1 (en) 2013-05-10
JP2013098904A (en) 2013-05-20
TW201334400A (en) 2013-08-16
TWI514751B (en) 2015-12-21

Similar Documents

Publication Publication Date Title
US7629851B2 (en) High frequency power amplifier circuit and electronic component for high frequency power amplifier
US8164389B2 (en) Overdrive protection circuit
JP5821876B2 (en) Power amplification module
US20110032037A1 (en) Power amplifier bias circuit having controllable current profile
TWI508433B (en) Amplifier for wireless receiver and associated method
US10826435B2 (en) Bias circuit and amplifier
KR100630340B1 (en) Bias control circuit for power amplifier
US10749482B2 (en) Power amplification circuit
US7852136B2 (en) Bias network
US20050030105A1 (en) Temperature-insensitive bias circuit for high-power amplifiers
US8917144B2 (en) Power amplifier
JP5143943B1 (en) Power amplifier circuit
US8378749B1 (en) Systems and methods for adaptive bias circuits for a power amplifier
KR20220015809A (en) Power amplifier, power amplifier system and operating method thereof
JP4417069B2 (en) Semiconductor integrated circuit
US8248166B2 (en) Triplet transconductor
JP2021106376A (en) Power amplifier circuit
US8717092B1 (en) Current mirror circuit
US20060033577A1 (en) Amplifier circuit
KR101983141B1 (en) Bias circuit and amplifier using the same
JP2005303401A (en) High frequency amplifier and high frequency amplifier apparatus
US7459978B2 (en) Ground skimming output stage
JP2015233237A (en) High frequency amplifier

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121030

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121121

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151130

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees