JP5104016B2 - パワー半導体モジュール - Google Patents

パワー半導体モジュール Download PDF

Info

Publication number
JP5104016B2
JP5104016B2 JP2007117253A JP2007117253A JP5104016B2 JP 5104016 B2 JP5104016 B2 JP 5104016B2 JP 2007117253 A JP2007117253 A JP 2007117253A JP 2007117253 A JP2007117253 A JP 2007117253A JP 5104016 B2 JP5104016 B2 JP 5104016B2
Authority
JP
Japan
Prior art keywords
power
temperature
circuit
lvic
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007117253A
Other languages
English (en)
Other versions
JP2008277433A (ja
Inventor
和広 栗秋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2007117253A priority Critical patent/JP5104016B2/ja
Publication of JP2008277433A publication Critical patent/JP2008277433A/ja
Application granted granted Critical
Publication of JP5104016B2 publication Critical patent/JP5104016B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4905Shape
    • H01L2224/49051Connectors having different shapes
    • H01L2224/49052Different loop heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Inverter Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

この発明は、パワー半導体モジュールに関する。
従来、例えば、下記の特許文献に開示されているように、温度変化による特性の変化を考慮して、半導体素子の制御を行う技術が知られている。例えば、特許文献3の技術によれば、回路内に温度検知用のダイオードを設け、当該ダイオードの出力値に基づいてCPUなどのチップの温度を把握している。そして、この温度情報に基づいて、チップに対する制御内容を適宜変更している。
特開2004−117111号公報 特開2006−128250号公報 特開平07−326714号公報
パワー半導体の分野、特に、パワー素子および制御素子を含んで構成されるインテリジェントパワーモジュール(Intelligent Power Module:以下「IPM」とも呼称する)の分野においても、半導体素子に対する温度変化の影響を考慮することが求められる。この分野における従来技術では、モジュール内に温度検知回路を設け、モジュール温度が所定温度を越えたら、パワー素子を強制的に停止している。これにより、モジュール内の温度が異常なほど高くなった場合に、速やかにパワー素子を停止することができる。
しかしながら、IPMにおいても温度情報に応じた制御が可能ならば、モジュール高温時に一律にパワー素子を停止せず、制御を継続することが好ましい。そこで、この要求を満たすべく、モジュールの内部にサーミスタを搭載し、サーミスタの出力をモジュール外部へと供給する技術が知られている。サーミスタを用いることにより、モジュール内部の温度情報を、外部回路側の制御内容に反映できるほどに高い精度で出力することができる。
しかしながら、サーミスタは、フレーム等の素子固定部材に搭載される際、搭載上の難点がある。具体的には、サーミスタが備える二つの端子のうち、一方の端子とフレームの一つの部位が、他の端子とフレームの他の部位が、それぞれ個別に半田付けされる。このとき、それぞれの箇所に塗布される半田の量が異なると、サーミスタが傾いた状態で搭載されたり、サーミスタの搭載位置がずれたりするおそれがある。このような搭載上の不具合が、不良率の増加を招くおそれがある。
この発明は、上記のような課題を解決するためになされたもので、モジュール内部の温度情報を精度良く外部へと出力する機能を、高い歩留まりで搭載することができるパワー半導体モジュールを提供することを目的とする。
発明は、上記の目的を達成するため、パワー半導体モジュールであって、
ワー素子と、
前記パワー素子を固定する素子固定部材と、
一つの面全体が接合層を介して前記素子固定部材に固定され、制御信号を受けて該パワー素子を制御する制御回路をその内部に備え、前記パワー素子が許容温度範囲で運転されているときにその周囲に表れる温度範囲に対して出力と温度の関係が特定できる程度の感度でその出力値を変化させる温度検知回路をさらに内蔵するLVICと、
前記LVICに前記制御信号を供給する入力端子と、
前記温度検知回路の前記出力値を出力する出力端子と、
を備えることを特徴とする。
本発明によれば、マイコンなどの外部回路と出力端子とを接続してシステムを構成することにより、パワー素子の運転中に、モジュール内部の温度情報を外部回路に出力することができる。そして、一つの面全体が固定された制御用素子に温度検知回路を内蔵しているので、接合材料の厚みのバラツキなどに起因する搭載不具合の発生を抑えることもできる。その結果、本発明によれば、モジュール内の温度情報を外部回路に精度良く供給する機能を、高い歩留まりで得ることができる。


実施の形態1.
[実施の形態1の構成]
図1は、実施の形態1のパワー半導体モジュールの構成を説明するための図である。図1に示すように、実施の形態1では、トランスファーモールド型のインテリジェントパワーモジュール(Intelligent Power Module:以下「IPM」とも呼称する)10の内部に、温度検知回路を内蔵したシリコンチップ12を搭載している。
IPM10の内部には、パワー素子であるIGBT〜IGBTや、それらのパワー素子を制御する制御ICであるHVIC〜HVICおよびLVICが備えられている。IGBT〜IGBTのそれぞれには、フライホイールダイオードであるDi〜Diがそれぞれ接続されている。これらの素子は、図示しないフレーム上に半田付けされている。そして、個々の素子の入出力端子がワイヤボンドにより外部接続用の端子に接続され、内部回路(後述の図3に示す)を形成している。なお、このようなパワー素子と制御ICを含むトランスファーモールド型IPMの構造は、既に公知となっている。このため、その詳細な説明は省略する。
図2は、図1におけるシリコンチップ12の搭載部位の近傍を拡大して示す図である。図2(a)は、図1と同じ方向からみたIPM10の平面図を示している。また、図2(b)は、図2(a)の部位を紙面下方側から見た図である。図2では、図1では省略したフレームの構造も示している。シリコンチップ12の取り付けは、一つの面全面がフレーム上に半田付けされることにより行われる。図2(b)に示すように、半田層16を介して、シリコンチップ12がフレーム20に固定されている。シリコンチップ12が備える端子(温度検知回路用電源端子、温度モニタ出力端子)は、それぞれ、金線14でフレーム22に接続する。
このような構造にすることで、2つのフレーム間をまたいだ半田付けを行うことなく、シリコンチップ12をフレームに固定できる。これにより、従来チップサーミスタを用いた際に課題となっている搭載位置ズレ、半田量バラツキによるチップ傾き等の課題が解決できる。
シリコンチップ12は、IPM10内部のIGBTの近傍に搭載される。シリコンチップ12が搭載する温度検知回路は、IGBTの近傍において、IPM10内部の温度をアナログ値(電圧)で出力する。シリコンチップ12の搭載位置における温度と、IGBT〜IGBTの個々の温度との関係は、予め実験やシミュレーションにより相関を取得しておくことで、適宜関連付けることができる。
このような温度検知回路としては、例えば、シリコンチップ12にダイオード回路を含む温度検知回路を形成することができる。温度に応じて変化するダイオード回路の電気特性を監視することで、IPM10内部の温度を検知することができる。このように、種々の公知の温度検知回路から、所望の感度を備える温度検知回路を選択し、シリコンチップ12に形成することができる。
特に、本実施形態における温度検知回路は、IPM外部に温度に応じた出力を発し、この出力をマイコン側からの制御に役立てることをも含めて備えられる。つまり、シリコンチップ12に搭載される温度検知回路は、IGBT〜IGBTが許容温度範囲で運転されているときにその周囲に表れる温度範囲に対して、出力と温度の関係が特定できる程度の感度でその出力値を変化させる機能を備えるように構成される。具体的には、先ず、IPM10に用いるパワー素子の特性、許容温度範囲に応じて定まるパワー素子の通常駆動温度領域に関する情報を得る。そして、当該温度領域で十分な感度を示すように、適宜、公知の温度検知回路(温度センス回路、温度測定回路)に変更を加えて利用すればよい。
また、例えば、使用温度に応じて感度が異なる温度検知回路では、一つの温度検知回路に、周囲温度の変化に対する感度が相対的に低い温度範囲と、感度が相対的に高い温度範囲とが備えられることになる。この場合には、高感度温度範囲がパワー素子の運転温度範囲を含むように、感度特性を定めることが好ましい。
図3は、本実施形態にかかるIPM10内部の回路を示す図である。図1に示したIPM10の構成と対応している。図3に示すように、本実施形態のIPM10は、制御ICとしてHVICとLVICを備え、スイッチング素子としてIGBTを用いたインバータ回路を内蔵している。図3において、破線で示した外周の線は、IPM10の外周部位を便宜的に示している。図3の紙面左方には、HVICの端子(VUFB、VUFS、VP1、U)、HVICの端子(VVFB、VVFS、VP1、V)、HVICの端子(VWFB、VWFS、VP1、W)がそれぞれ備えられている。
また、LVICについても、紙面左方側及び下方側に、各種の端子が備えられている(VN1、U、V、W、F、VNC、CFO、CIN)。また、図3の紙面右側には、IGBT〜IGBTについての入出力端子(P、U、V、W、NU、NV、NW)が接続されている。このように、図3の回路図では、紙面左側に制御系の端子を、紙面右側にパワー系の端子を、それぞれ表示している。
図3に示すように、シリコンチップ12は、電源端子V、出力端子TOUT1、TOUT2を、独立に備えている。IPM10の外部において、IPM10と共にシステムを構成するマイコン等に、これらの端子を接続することにより、シリコンチップ12内の温度検知回路の出力を外部に供給することができる。
図7、8は、本実施形態に対する比較例を説明するための図である。図7には、従来技術の一つである、トランスファーモールドIPMの内部温度モニタとしてチップサーミスタを用いた技術が示されている。図7(a)は平面図、図7(b)は、図7(a)を紙面下方から見た図である。図7のように、チップサーミスタ212をトランスファーモールドIPMに搭載する場合、2つのフレーム222間をまたいでチップサーミスタ212両端の電極を半田付けする。
2つのフレーム222間をまたいで半田付けをすると、図8(a)のように、チップ搭載位置ズレが起きるおそれがある。また、フレーム222のそれぞれに塗布される半田量がバラ付くことにより、図8(b)のように、サーミスタ212が傾いて搭載されることがある。これらが発生すると、応力の影響による特性変動、サーミスタ212の割れ等を引き起こす可能性があった。
また、図9は、本実施形態に対する第2の比較例を説明するための図である。図9のように、IGBTを備えるパワーチップの一部に温度測定用ダイオードDiを形成し、このダイオードの温度特性からパワーチップの温度をモニタする方式が用いられている。この方式は、IPM内部の全てのパワー素子に温度モニタ用ダイオードを形成する必要があり、パワー素子のチップサイズ拡大を招いてしまう。これに起因して、チップサイズ拡大による価格アップや、IPMのサイズの拡大という課題があった。この点、実施の形態1によれば、IPM10の内部温度を1チップでモニタすることができるため、このような大型化の問題を生じさせることなく、モジュール内の温度情報を外部に出力することができる。
なお、本実施形態によれば、シリコンチップ12の温度検知回路は、温度に応じたアナログ値を出力端子からモジュール外部へと供給する機能を備えている。そして、既述したように、当該温度検知回路は、IGBT〜IGBTが許容温度範囲で運転されているときにその周囲に表れる温度範囲に対して、出力と温度の関係が特定できる程度の感度でその出力値を変化させる機能を備えている。
これにより、IPM10外部のマイコン等のシステム側は、IPM10内のシリコンチップ12から出力されるアナログ値(電圧)を常時モニタリングすることができる。このような手法によれば、単にモジュール内部の異常温度判定を行う手法とは異なり、IGBTの温度が高くなった時には出力電流を絞る等の措置をとり、IGBTの温度を下げるなどの制御が可能となる。また、IGBT〜IGBTが異常温度に至ったときに周囲にあらわれる温度範囲まで良好な感度で検知することにより、必要に応じてマイコンから制御ICに停止信号を送り、IGBTのスイッチング動作を停止させることもできる。
以上説明したように、本実施形態によれば、モジュール内部の温度情報を精度良く外部へと出力する機能を、IPMに高い歩留まりで搭載することができる。従って、本実施形態に係るIPM10を用いることで、温度に応じて外部回路が制御内容を変更することができ、より自由度の高いシステムを構築することができる。
[実施の形態1の変形例]
なお、実施の形態1では、シリコンチップ12を、IGBTの近傍に配置した。しかしながら、本発明はこれに限られるものではない。フレームの形状を適宜変更し、IPM10内部の所望の位置にシリコンチップ12を配置し、当該位置で温度検知回路による温度モニタリングを行うことができる。
また、実施の形態1では、トランスファーモールド型のIPMに対して、シリコンチップ12を搭載した。しかしながら、本発明は、トラスファーモールド型のIPMに限られるものではなく、従来のケース型のIPMに対しても同様に適用することができる。なお、この場合には、ケース内の熱伝導性を安定にする観点から、種々の樹脂材料でケース内部を封止してもよい。
また、実施の形態1では、IGBTおよび制御ICをフレームに固定し、IPMを構成した。しかしながら、本発明はこれに限られるものではない。回路パターンをプリントした基板を、フレームの代わりに用いても良い。また、温度検知回路は、必ずしも電圧をアナログ値として出力する回路に限られるものではなく、電流値の変化をアナログ値の変化として出力するような回路であっても良い。
また、実施の形態1では、パワー素子としてIGBTを用いた。しかしながら、本発明はこれに限られるものではない。MOSFETなど他の種々のパワー素子に対しても、同様に、本発明の思想を用いることができる。なお、半田以外の接合材料を用いて、シリコンチップ12を固定してもよい。
実施の形態2.
図4は、実施の形態2のIPM110の構成を説明するための図である。図4に示すように、実施の形態2では、実施の形態1のシリコンチップ12を備えていない。その代わりに、実施の形態2では、LVICに温度検知回路112を内蔵させている。その他の点、たとえばトランスファーモールド型IPMである点などに関しては、実施の形態1のIPM10と同様の構成を備えている。
実施の形態2では、LVICに温度検知回路112を搭載し、温度に応じたアナログ値(電圧)をIPM110外部に出力する。IPM110は、実施の形態1と同様に、パワー素子であるIGBT、HVIC、LVICなどの駆動用ICを備えている。これらをフレームに搭載し、ワイヤボンディングで配線した後、樹脂でモールドした構造である。LVICに温度検知回路を内蔵することにより、実施の形態1と同様に、IGBT近傍の温度をアナログ(電圧)出力することができる。
また、実施の形態1の回路では温度検知回路を備えるシリコンチップを個別に備える構成としている。これに対し、実施の形態2では、温度検知回路をLVICに搭載することでIPM110内の部品点数を削減することができる。また、実施の形態1では、図3に示すように、温度検知回路の端子として、電源端子V、出力端子TOUT1、TOUT2の合計3つの端子を必要とする。これに対し、実施の形態2によれば、図5に示すように、温度検知回路の2つの出力端子のうち1つの端子をLVICのGND端子と共通化し、VNCで出力することができる。このため、電源端子Vと出力端子のうち他の1端子TOUTの合計2端子に、端子数を減らすことができる。
以上説明した実施の形態2の構成によれば、実施の形態1と同様に、モジュール内部の温度情報を精度良く外部へと出力する機能を、IPMに高い歩留まりで搭載することができる。
[実施の形態2の変形例]
図6は、実施の形態2の変形例を示す回路図である。システム側での電流制御や保護動作を行うことを主眼におくと、IGBTを駆動するLVICが通電している時に、温度検知回路が温度に応じたアナログ値(電圧)を出力すれば良いことになる。LVICには、基準電位となるVREGを生成する回路が内蔵されている。そこで、このVREGを温度検知回路の電源に使用することで、温度モニタ回路に必要な外部からの電源供給が不要となる。その結果、図6に示すように、IPM110の端子を1本削減することができる。但し、システム側でLVICが通電していない時でもIPM110内部の温度をモニタしたい時には、この変形例の態様ではなく、実施形態1または2の手法が必要となる。
なお、実施の形態2では、LVICに温度検知回路を内蔵した。しかしながら、本発明はこれに限られるものではなく、HVICに温度検知回路を内蔵させてもよい。すなわち、LVIC、HVICなどのパワー素子を駆動する制御ICに、適宜、温度検知回路を内蔵させることができる。なお、実施の形態1で述べたその他の種々の変形についても、実施の形態2に適宜用いることができる。
本発明の実施の形態1のパワー半導体モジュールの構成を示す図である。 実施の形態1のパワー半導体モジュールに搭載されるシリコンチップの接続部位を拡大して示す図である。 実施の形態1のパワー半導体モジュールの回路図である。 実施の形態2のパワー半導体モジュールの構成を示す図である。 実施の形態2のパワー半導体モジュールの回路図である。 実施の形態2の変形例の回路図である。 比較例として示すチップサーミスタの搭載時の様子を示す図である。 比較例として示すチップサーミスタの搭載時の様子を示す図である。 比較例として示す温度測定ダイオード搭載型IGBTを説明する図である。
符号の説明
10、110 インテリジェントパワーモジュール(Intelligent Power Module:IPM)
12 シリコンチップ
14 金線
16 半田層
20、22 フレーム
112 温度検知回路
212 チップサーミスタ
212 サーミスタ
222 フレーム
Di 温度測定用ダイオード
OUT 端子
OUT1、TOUT2 出力端子
電源端子

Claims (4)

  1. ワー素子と、
    前記パワー素子を固定する素子固定部材と、
    一つの面全体が接合層を介して前記素子固定部材に固定され、制御信号を受けて該パワー素子を制御する制御回路をその内部に備え、前記パワー素子が許容温度範囲で運転されているときにその周囲に表れる温度範囲に対して出力と温度の関係が特定できる程度の感度でその出力値を変化させる温度検知回路をさらに内蔵するLVICと、
    前記LVICに前記制御信号を供給する入力端子と、
    前記温度検知回路の前記出力値を出力する出力端子と、
    を備えることを特徴とするパワー半導体モジュール。
  2. 前記パワー素子、前記LVICおよび前記素子固定部材を含みトランスファーモールド成型されてなることを特徴とする請求項記載のパワー半導体モジュール。
  3. 前記LVIC、電源から前記制御回路に供給する内部電位を生成する回路を内蔵し、
    前記温度検知回路は、前記内部電位を生成する回路から該内部電位の供給を受けて駆動することを特徴とする請求項または記載のパワー半導体モジュール。
  4. 前記パワー素子は、1つ以上のハイサイドパワースイッチング素子と、前記1つ以上のハイサイドパワースイッチング素子のそれぞれとアーム回路を構成する1つ以上のローサイドパワースイッチング素子と、を含む複数のパワー素子であって、
    前記LVICは、前記複数のパワー素子のうち前記1つ以上のローサイドパワースイッチング素子のそれぞれと電気的に接続しそれらを駆動する1つのICであり、
    前記複数のパワー素子のうち前記1つ以上のハイサイドパワースイッチング素子のそれぞれを駆動する1つ以上のHVICを更に備えることを特徴とする請求項1乃至3のいずれか1項に記載のパワー半導体モジュール。
JP2007117253A 2007-04-26 2007-04-26 パワー半導体モジュール Active JP5104016B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007117253A JP5104016B2 (ja) 2007-04-26 2007-04-26 パワー半導体モジュール

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007117253A JP5104016B2 (ja) 2007-04-26 2007-04-26 パワー半導体モジュール

Publications (2)

Publication Number Publication Date
JP2008277433A JP2008277433A (ja) 2008-11-13
JP5104016B2 true JP5104016B2 (ja) 2012-12-19

Family

ID=40055071

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007117253A Active JP5104016B2 (ja) 2007-04-26 2007-04-26 パワー半導体モジュール

Country Status (1)

Country Link
JP (1) JP5104016B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6094420B2 (ja) * 2013-08-09 2017-03-15 三菱電機株式会社 半導体装置
JP2015065339A (ja) 2013-09-25 2015-04-09 三菱電機株式会社 半導体装置
US20160241227A1 (en) 2013-11-14 2016-08-18 Mitsubishi Electric Corporation Semiconductor switching element driver circuit
JP6621913B2 (ja) 2016-04-27 2019-12-18 三菱電機株式会社 電動機駆動装置、冷凍サイクル装置および空気調和機
JP7056622B2 (ja) * 2019-04-05 2022-04-19 株式会社デンソー 半導体装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4146607B2 (ja) * 2000-07-28 2008-09-10 三菱電機株式会社 パワーモジュール
JP4042052B2 (ja) * 2003-07-24 2008-02-06 株式会社デンソー 半導体装置
JP4367239B2 (ja) * 2004-06-03 2009-11-18 株式会社デンソー 混成集積回路装置

Also Published As

Publication number Publication date
JP2008277433A (ja) 2008-11-13

Similar Documents

Publication Publication Date Title
JP4830993B2 (ja) 半導体装置の劣化検出方法
JP5104016B2 (ja) パワー半導体モジュール
JPH06216308A (ja) 樹脂封止型半導体装置
JP2001015655A (ja) パワーmosfetダイと、小型感知mosfetを備えた制御および保護回路ダイとを有するハイブリッドパッケージ
US5654896A (en) Performance prediction method for semiconductor power modules and ICS
JP6727428B2 (ja) 半導体装置
US8298859B2 (en) Semiconductor connection component
JP2002217370A (ja) 集積回路装置
JP5250018B2 (ja) 半導体装置の製造方法
WO2013099383A1 (ja) ワイヤボンディング装置及びワイヤボンディング方法
WO2010084550A1 (ja) 半導体モジュール及びその制御方法
JP2007049870A (ja) 電力用半導体モジュール
JP4479453B2 (ja) 電力半導体装置
US11462445B2 (en) Semiconductor module and semiconductor-module deterioration detecting method
JP2007240263A (ja) 半導体集積回路及び動作試験方法
JP6824271B2 (ja) 第1温度測定素子を備える半導体デバイスおよび半導体デバイスを流れる電流を決定する方法
CN111742407A (zh) 半导体装置
US20220412811A1 (en) Semiconductor module and method of manufacturing semiconductor module
JP7479523B2 (ja) 半導体装置
JP2014204003A (ja) 電力供給モジュール
US20230253862A1 (en) Semiconductor device and motor driving system
JP2012037411A (ja) 半導体装置の検査方法及び検査装置
JP2017174885A (ja) 半導体装置
JP2010219334A (ja) 電子部品製造装置、方法及びプログラム
JP2010219243A (ja) 半導体モジュール及びその制御方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090525

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090918

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120308

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120904

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120917

R150 Certificate of patent or registration of utility model

Ref document number: 5104016

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151012

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250