JP5069410B2 - Sensor element - Google Patents

Sensor element Download PDF

Info

Publication number
JP5069410B2
JP5069410B2 JP2005341254A JP2005341254A JP5069410B2 JP 5069410 B2 JP5069410 B2 JP 5069410B2 JP 2005341254 A JP2005341254 A JP 2005341254A JP 2005341254 A JP2005341254 A JP 2005341254A JP 5069410 B2 JP5069410 B2 JP 5069410B2
Authority
JP
Japan
Prior art keywords
metal layer
bonding metal
substrate
sensor
sealing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005341254A
Other languages
Japanese (ja)
Other versions
JP2007147408A (en
Inventor
充彦 植田
佳治 佐名川
威 中筋
薫 戸根
將有 鎌倉
亮 友井田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2005341254A priority Critical patent/JP5069410B2/en
Publication of JP2007147408A publication Critical patent/JP2007147408A/en
Application granted granted Critical
Publication of JP5069410B2 publication Critical patent/JP5069410B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、例えば、加速度センサエレメント、ジャイロセンサエレメントなどのセンサエレメントに関するものである。   The present invention relates to a sensor element such as an acceleration sensor element or a gyro sensor element.

近年、チップサイズパッケージ(Chip Size Package:CSP)を有するセンサエレメントとして、ウェハレベルパッケージング技術を利用して形成したセンサエレメントが各所で研究開発されている(例えば、特許文献1参照)。   In recent years, as a sensor element having a chip size package (CSP), a sensor element formed by using a wafer level packaging technique has been researched and developed in various places (for example, see Patent Document 1).

ここにおいて、上記特許文献1には、図11(a)に示すように、複数のMEMS(Micro Electro Mechanical System)素子211およびMEMS素子211のセンシング部(図示せず)に電気的に接続された金属配線(引き出し電極)217を形成した第1の半導体ウェハ210と、金属配線217に電気的に接続される貫通孔配線224およびMEMS素子211を気密封止する空間を形成するための凹所221を形成した第2の半導体ウェハ220とを対向させてから、図11(b)に示すように第1の半導体ウェハ210と第2の半導体ウェハ220とをウェハレベルで貼り合わせることでウェハレベルパッケージ構造体200を形成し、ウェハレベルパッケージ構造体200から個々のセンサエレメントに分割する技術が開示されている。なお、このようにして製造されたセンサエレメントは、第1の半導体ウェハ210から切り出された部分がセンサ基板を構成し、第2の半導体ウェハ220から切り出された部分が貫通孔配線形成基板を構成している。   Here, in Patent Document 1, as shown in FIG. 11A, a plurality of MEMS (Micro Electro Mechanical System) elements 211 and a sensing unit (not shown) of the MEMS elements 211 are electrically connected. A recess 221 for forming a space for hermetically sealing the first semiconductor wafer 210 on which the metal wiring (lead electrode) 217 is formed, the through-hole wiring 224 and the MEMS element 211 that are electrically connected to the metal wiring 217. The wafer level package is obtained by attaching the first semiconductor wafer 210 and the second semiconductor wafer 220 to each other at the wafer level as shown in FIG. A technique for forming the structure 200 and dividing the wafer level package structure 200 into individual sensor elements is disclosed. In the sensor element manufactured in this way, a portion cut out from the first semiconductor wafer 210 constitutes a sensor substrate, and a portion cut out from the second semiconductor wafer 220 constitutes a through-hole wiring formation substrate. is doing.

ここで、第1の半導体ウェハ210における第2の半導体ウェハ220との対向面には、各センサエレメントに対応する領域ごとに、MEMS素子211および当該MEMS素子211に電気的に接続された金属配線217を囲む第1の封止用接合金属層(封止用下地金属膜)218が形成され、第2の半導体ウェハ220における第1の半導体ウェハ210との対向面には、各センサエレメントに対応する領域ごとに、凹所221を囲み第1の封止用接合金属層218に対向する第2の封止用接合金属層(封止用下地金属膜)228が形成されている。   Here, on the surface of the first semiconductor wafer 210 facing the second semiconductor wafer 220, the MEMS element 211 and the metal wiring electrically connected to the MEMS element 211 are provided for each region corresponding to each sensor element. The first sealing bonding metal layer (sealing base metal film) 218 surrounding 217 is formed, and the surface of the second semiconductor wafer 220 facing the first semiconductor wafer 210 corresponds to each sensor element. For each region to be formed, a second sealing bonding metal layer (sealing base metal film) 228 surrounding the recess 221 and facing the first sealing bonding metal layer 218 is formed.

また、第1の半導体ウェハ210は、第1の封止用接合金属層218よりも内側で金属配線217と電気的に接続された第1の接続用接合金属層219が形成され、第2の半導体ウェハ220は、第2の封止用接合金属層228よりも内側に貫通孔配線224と電気的に接続された第2の接続用接合金属層229が形成されている。   Further, the first semiconductor wafer 210 is provided with a first connection bonding metal layer 219 electrically connected to the metal wiring 217 inside the first sealing bonding metal layer 218, In the semiconductor wafer 220, a second connection bonding metal layer 229 that is electrically connected to the through-hole wiring 224 is formed inside the second sealing bonding metal layer 228.

そして、上述のウェハレベルパッケージ構造体200は、第1の半導体ウェハ210の第1の封止用接合金属層218と第2の半導体ウェハ220の第2の封止用接合金属層228とが例えばAuSnなどの半田からなる第1の半田部238を介して接合されるとともに、第1の接続用接合金属層219と第2の接続用接合金属層229とが第2の半田部239を介して接合されている。   In the wafer level package structure 200 described above, the first sealing bonding metal layer 218 of the first semiconductor wafer 210 and the second sealing bonding metal layer 228 of the second semiconductor wafer 220 are, for example, The first connecting joint metal layer 219 and the second connecting joining metal layer 229 are joined via the second solder part 239 while being joined via the first solder part 238 made of solder such as AuSn. It is joined.

ところで、MEMSとしては、加速度センサやジャイロセンサなどが広く知られており、加速度センサとしては、加速度が印加されたときのピエゾ抵抗からなるゲージ抵抗のひずみによる抵抗値の変化により加速度を検出するピエゾ抵抗形の加速度センサや、加速度が印加されたときの固定電極と可動電極との間の静電容量の変化により加速度を検出する容量形の加速度センサなどが知られている。   By the way, an acceleration sensor, a gyro sensor, and the like are widely known as MEMS, and as an acceleration sensor, a piezoelectric element that detects acceleration by a change in resistance value due to a strain of a gauge resistance composed of a piezoresistor when acceleration is applied. A resistance-type acceleration sensor, a capacitance-type acceleration sensor that detects acceleration based on a change in capacitance between a fixed electrode and a movable electrode when acceleration is applied, and the like are known.

ピエゾ抵抗形の加速度センサとしては、矩形枠状のフレーム部の内側に配置される重り部が一方向へ延長された撓み部を介してフレーム部に揺動自在に支持された片持ち式のものや、枠状のフレーム部の内側に配置される重り部が相反する2方向へ延長された一対の撓み部を介してフレーム部に揺動自在に支持された両持ち式のものなどが提案されており、近年では、枠状のフレーム部の内側に配置される重り部が四方へ延長された4つの撓み部を介してフレーム部に揺動自在に支持され、互いに直交する3方向それぞれの加速度を各別に検出可能なものも提案されている(例えば、特許文献2,3参照)。   As a piezoresistive acceleration sensor, a cantilever type is supported in such a manner that a weight portion arranged inside a rectangular frame-like frame portion is swingably supported by the frame portion via a bending portion extended in one direction. Also proposed is a dual-support type that is swingably supported by the frame portion through a pair of flexure portions that are extended in two opposite directions with weight portions arranged inside the frame-shaped frame portion. In recent years, a weight portion arranged inside a frame-like frame portion is supported by the frame portion through four flexible portions extended in four directions so as to be swingable, and accelerations in three directions orthogonal to each other. Have been proposed (see, for example, Patent Documents 2 and 3).

なお、上述のピエゾ抵抗形の加速度センサでは、重り部および撓み部が可動部を構成し、ピエゾ抵抗がセンシング部を構成している。また、容量形の加速度センサ(例えば、特許文献4参照)やジャイロセンサ(例えば、特許文献5参照)では、可動電極を設けた重り部や可動電極を兼ねる重り部などが可動部を構成しており、固定電極と可動電極とによりセンシング部を構成している。
特開2005−251898号公報 特開2004−109114号公報 特開2004−233072号公報 特開2004−028912号公報 特開2005−292117号公報
In the above-described piezoresistive acceleration sensor, the weight part and the bending part constitute a movable part, and the piezoresistor constitutes a sensing part. Further, in a capacitive acceleration sensor (for example, see Patent Document 4) and a gyro sensor (for example, see Patent Document 5), a weight part provided with a movable electrode or a weight part that also serves as a movable electrode constitutes the movable part. The sensing unit is configured by the fixed electrode and the movable electrode.
JP 2005-251898 A JP 2004-109114 A JP 2004-233072 A JP 2004-028912 A JP 2005-292117 A

ところで、上記特許文献1に記載のウェハレベルパッケージング技術を利用して形成されたセンサエレメントでは、例えばプリント配線基板やMID基板などの実装基板へ半田リフロー技術を利用して実装するためには、複数の半田リフロー用パッドを一表面に有し各半田リフロー用パッドと電気的に接続された貫通孔配線を有するインターポーザをセンサエレメントに接合する必要があり、実装高さが高くなってしまうという不具合があった。   By the way, in the sensor element formed using the wafer level packaging technique described in Patent Document 1, for mounting on a mounting board such as a printed wiring board or MID board using a solder reflow technique, for example, It is necessary to join an interposer with multiple solder reflow pads on one surface and through-hole wiring electrically connected to each solder reflow pad to the sensor element, resulting in a high mounting height. was there.

本発明は上記事由に鑑みて為されたものであり、その目的は、インターポーザを用いることなく実装基板へ半田リフローにより実装可能であり、且つ、平面サイズの小型化を図れるセンサエレメントを提供することにある。   The present invention has been made in view of the above-mentioned reasons, and an object thereof is to provide a sensor element that can be mounted on a mounting board by solder reflow without using an interposer and can be reduced in plane size. It is in.

請求項1の発明は、第1の半導体基板を用いて形成されセンシング部を有するセンサ基板と、第2の半導体基板を用いて形成されセンシング部に電気的に接続される複数の貫通孔配線を有しセンサ基板の一表面側に封着された貫通孔配線形成基板とを備え、センサ基板は、前記一表面における周部の全周に亘って第1の封止用接合金属層が形成されるとともに、第1の封止用接合金属層よりも内側にセンシング部と電気的に接続された第1の接続用接合金属層が形成され、貫通孔配線形成基板は、センサ基板側の表面における周部の全周に亘って第2の封止用接合金属層が形成されるとともに、第2の封止用接合金属層よりも内側に各貫通孔配線それぞれと電気的に接続された複数の第2の接続用接合金属層が形成され、且つ、センサ基板側とは反対側の表面に各貫通孔配線それぞれと電気的に接続された複数の半田リフロー用パッドが形成され、センサ基板と貫通孔配線形成基板とは、第1の封止用接合金属層と第2の封止用接合金属層とが直接接合されるとともに、第1の接続用接合金属層と第2の接続用接合金属層とが直接接合され、貫通孔配線形成基板における複数の半田リフロー用パッドのレイアウトに応じてセンサ基板と貫通孔配線形成基板との少なくとも一方に設けて第1の接続用接合金属層と第2の接続用接合金属層との接合部位と第2の接続用接合金属層と貫通孔配線との接続部位との相対的な位置関係を調整する再配線部が設けられ、貫通孔配線と第2の接続用接合金属層との接続部位の位置を第1の接続用接合金属層からずらしてあることを特徴とする。 The invention of claim 1 includes a sensor substrate having a sensing portion formed using a first semiconductor substrate, and a plurality of through-hole wirings formed using a second semiconductor substrate and electrically connected to the sensing portion. And a through hole wiring forming substrate sealed on one surface side of the sensor substrate, and the sensor substrate has a first sealing bonding metal layer formed over the entire circumference of the peripheral portion on the one surface. In addition, a first connection bonding metal layer electrically connected to the sensing unit is formed inside the first sealing bonding metal layer, and the through-hole wiring forming substrate is formed on the surface on the sensor substrate side. The second sealing bonding metal layer is formed over the entire circumference of the peripheral portion, and a plurality of electrically connected to the respective through-hole wirings on the inner side of the second sealing bonding metal layer A second connecting bonding metal layer is formed, and the sensor substrate side A plurality of solder reflow pads electrically connected to the respective through-hole wirings are formed on the surface on the opposite side, and the sensor substrate and the through-hole wiring forming substrate are connected to the first sealing bonding metal layer and the first with the second sealing bonding metal layer is engaged into direct contact, a first connection for bonding metal layer and the second connecting bonding metal layer is engaged into direct contact, a plurality of solder in the through-hole wiring formed substrate bonding site and a second connection between the first connecting bonding metal layer and the second connecting bonding metal layer disposed on at least one of the sensor substrate and the through-hole wiring formed substrate according to layout reflow pad rewiring unit you adjust the relative positional relationship between the use bonding metal layer and the connection portion between the through-hole wiring is provided et al is, the position of the connection portion between the through-hole interconnection and a second connecting bonding metal layer The first connecting metal layer is shifted from the first connecting metal layer .

この発明によれば、貫通孔配線形成基板におけるセンサ基板側とは反対側の表面に各貫通孔配線それぞれと電気的に接続された複数の半田リフロー用パッドが形成されているので、インターポーザを用いることなく実装基板へ半田リフローにより実装可能であり、しかも、貫通孔配線形成基板における複数の半田リフロー用パッドのレイアウトに応じてセンサ基板と貫通孔配線形成基板との少なくとも一方に設けて第1の接続用接合金属層と第2の接続用接合金属層との接合部位と第2の接続用接合金属層と貫通孔配線との接続部位との相対的な位置関係を調整する再配線部が設けられ、貫通孔配線と第2の接続用接合金属層との接続部位の位置を第1の接続用接合金属層からずらしてあるので、各半田リフロー用パッドの大きさや位置などのレイアウトの調整が可能であり、平面サイズの小型化を図れる。 According to the present invention, since the plurality of solder reflow pads electrically connected to the respective through-hole wirings are formed on the surface of the through-hole wiring forming substrate opposite to the sensor substrate side, the interposer is used. it may be implemented by solder reflow to the mounting substrate without, moreover, the provided on at least one of the sensor substrate and the through-hole wiring formed substrate according to layout a plurality of solder reflow pad in the through-hole wiring formed substrate 1 redistribution unit and connected for bonding metal layer that adjusting the relative positional relationship between the connection portion between the through-hole wiring between the bonding site and a second connecting bonding metal layer between the second connecting bonding metal layer is provided et is, since the position of the connection portion between the through-hole interconnection and a second connecting bonding metal layer are offset from the first connecting bonding metal layer, such as size and position of each solder reflow pad It is possible to adjust the layout, downsizing of the planar size.

請求項2の発明は、請求項1の発明において、前記センサ基板は、前記第1の封止用接合金属層および前記第1の接続用接合金属層が形成された枠状のフレーム部と、フレーム部の内側に配置され前記一表面に交差する方向に変位可能であって前記センシング部が形成された可動部とを有し、前記貫通孔配線形成基板における前記センサ基板側の表面には、可動部の変位空間を確保する変位空間形成用凹部が形成され、当該変位空間形成用凹部の周部に前記第2の封止用接合金属層および前記第2の接続用接合金属層が形成され、前記第2の接続用接合金属層は、細長の形状であり且つ長手方向が前記第2の封止用接合金属層の周方向に一致する形で配置されてなり、前記第2の接続用接合金属層の長手方向の中間部が前記再配線部を構成していることを特徴とする。   According to a second aspect of the present invention, in the first aspect of the invention, the sensor substrate includes a frame-shaped frame portion on which the first sealing bonding metal layer and the first connection bonding metal layer are formed, A movable portion disposed inside the frame portion and displaceable in a direction intersecting the one surface and formed with the sensing portion, and on the surface on the sensor substrate side of the through-hole wiring forming substrate, A displacement space forming recess that secures a displacement space of the movable portion is formed, and the second sealing bonding metal layer and the second connection bonding metal layer are formed on the periphery of the displacement space forming recess. The second connecting bonding metal layer has an elongated shape and is arranged so that the longitudinal direction thereof coincides with the circumferential direction of the second sealing bonding metal layer. The intermediate portion in the longitudinal direction of the bonding metal layer constitutes the rewiring portion. And said that you are.

この発明によれば、前記第2の接続用接合金属層が、細長の形状であり且つ長手方向が前記第2の封止用接合金属層の周方向に一致する形で配置されているので、前記センサ基板のフレーム部の幅方向における前記第1の接続用接合金属層の外形寸法を小さくすることが可能となってフレーム部の幅寸法を小さくすることができ、平面サイズの小型化を図れ、また、前記第2の接続用接合金属層の長手方向の中間部が前記再配線部を構成しているので、前記再配線部を前記第1の接続用接合金属層および前記第2の接続用接合金属層とは別途に形成する場合に比べて製造プロセスが簡単になり、低コスト化を図れる。 According to this invention, since the second connecting bonding metal layer has an elongated shape and the longitudinal direction thereof is arranged in a shape that coincides with the circumferential direction of the second sealing bonding metal layer, The outer dimensions of the first connecting bonding metal layer in the width direction of the frame portion of the sensor substrate can be reduced, the width of the frame portion can be reduced, and the planar size can be reduced. in addition, since the intermediate portion in the longitudinal direction of the second connecting bonding metal layer constitutes a pre Symbol rewiring section, before Symbol rewiring the first connecting bonding metal layer portion and the second The manufacturing process is simplified and the cost can be reduced as compared with the case of forming separately from the connecting bonding metal layer.

請求項3の発明は、請求項2の発明において、第3の半導体基板を用いて形成され前記センサ基板の他表面側に封着されたカバー基板を備え、前記第1の半導体基板と前記第2の半導体基板および前記第3の半導体基板とはウェハレベルで接合されてから所望のチップサイズに切断されてなることを特徴とする。   According to a third aspect of the present invention, there is provided the cover substrate according to the second aspect of the present invention, comprising a cover substrate formed using the third semiconductor substrate and sealed to the other surface side of the sensor substrate, and the first semiconductor substrate and the first semiconductor substrate. The second semiconductor substrate and the third semiconductor substrate are bonded at a wafer level and then cut into a desired chip size.

この発明によれば、前記貫通孔配線形成基板と前記カバー基板とが前記センサ基板と同じ外形サイズとなり、小型のチップサイズパッケージを実現できる。   According to this invention, the through-hole wiring forming substrate and the cover substrate have the same outer size as the sensor substrate, and a small chip size package can be realized.

請求項4の発明は、請求項1ないし請求項3の発明において、前記各接続用接合金属層と前記各封止用接合金属層とが同一の金属材料により形成されてなることを特徴とする。   According to a fourth aspect of the present invention, in the first to third aspects of the present invention, each of the connecting bonding metal layer and each of the sealing bonding metal layers is formed of the same metal material. .

この発明によれば、前記第1の接続用接合金属層と前記第2の接続用接合金属層との接合と、前記第1の封止用接合金属層と前記第2の封止用接合金属層との接合とを、例えば常温接合法などにより同時に行うことが可能となり、従来のように接合箇所ごとに半田を供給する工程およびリフローの工程をなくすことができ、製造プロセスの簡略化を図れるとともに前記センサ基板と前記貫通孔配線形成基板との間の距離の高精度化を図れ、しかも、残留応力に起因したセンサ特性の変動を抑制することができる。   According to this invention, the first joining metal layer for connection and the second joining metal layer for connection, the first joining metal layer for sealing, and the second joining metal for sealing. It is possible to perform bonding to the layers simultaneously by, for example, a room temperature bonding method and the like, and it is possible to eliminate the step of supplying solder and the reflow step for each bonding portion as in the past, thereby simplifying the manufacturing process. In addition, the distance between the sensor substrate and the through-hole wiring forming substrate can be increased, and fluctuations in sensor characteristics due to residual stress can be suppressed.

請求項5の発明は、請求項1ないし請求項4の発明において、前記半田リフロー用パッドは、厚み方向に積層された少なくとも二層の金属膜からなり、最上層の金属膜がAuにより形成され、当該最上層直下の金属膜がNiにより形成されてなることを特徴とする。   According to a fifth aspect of the present invention, in the first to fourth aspects of the invention, the solder reflow pad is composed of at least two layers of metal films laminated in the thickness direction, and the uppermost layer of the metal film is formed of Au. The metal film immediately below the uppermost layer is formed of Ni.

この発明によれば、最上層の金属膜がAuにより形成されているので、酸化を防止することができ、また、当該最上層直下の金属膜がNiにより形成されているので、Cuにより形成されている場合に比べて半田に溶食されにくくなり、膜厚を薄くすることが可能となる。   According to this invention, since the uppermost metal film is made of Au, oxidation can be prevented, and since the metal film immediately below the uppermost layer is made of Ni, it is made of Cu. Compared with the case where it is, it becomes difficult to be eroded by the solder, and the film thickness can be reduced.

請求項1の発明では、インターポーザを用いることなく実装基板へ半田リフローにより実装可能であり、且つ、平面サイズの小型化を図れるという効果がある。   According to the first aspect of the present invention, it is possible to mount on a mounting board by solder reflow without using an interposer, and to reduce the planar size.

以下、本実施形態のセンサエレメントについて図1〜図10を参照しながら説明する。   Hereinafter, the sensor element of this embodiment will be described with reference to FIGS.

本実施形態のセンサエレメントは、加速度センサエレメントであり、図1に示すように、第1の半導体基板を用いて形成され後述のセンシング部を有するセンサ基板1と、第2の半導体基板を用いて形成されセンサ基板1のセンシング部に電気的に接続される複数の貫通孔配線24を有しセンサ基板1の一表面側(図1(b)の上面側)に封着された貫通孔配線形成基板2と、第3の半導体基板を用いて形成されセンサ基板1の他表面側(図1(b)の下面側)に封着されたカバー基板3とを備えている。ここにおいて、センサ基板1および貫通孔配線形成基板2およびカバー基板3の外周形状は矩形状であり、貫通孔配線形成基板2およびカバー基板3はセンサ基板1と同じ外形寸法に形成されている。なお、図2(a)は図1(b)の要部拡大図、図2(b)は図1(a)のC−C’概略断面図である。   The sensor element of the present embodiment is an acceleration sensor element, and as shown in FIG. 1, a sensor substrate 1 formed using a first semiconductor substrate and having a sensing unit described later, and a second semiconductor substrate. Forming a through-hole wiring that has a plurality of through-hole wirings 24 formed and electrically connected to the sensing portion of the sensor substrate 1 and is sealed to one surface side of the sensor substrate 1 (upper surface side in FIG. 1B) A substrate 2 and a cover substrate 3 formed using a third semiconductor substrate and sealed on the other surface side of the sensor substrate 1 (the lower surface side in FIG. 1B) are provided. Here, the outer peripheral shapes of the sensor substrate 1, the through-hole wiring formation substrate 2, and the cover substrate 3 are rectangular, and the through-hole wiring formation substrate 2 and the cover substrate 3 are formed to have the same outer dimensions as the sensor substrate 1. 2A is an enlarged view of a main part of FIG. 1B, and FIG. 2B is a schematic cross-sectional view taken along the line C-C ′ of FIG.

上述のセンサ基板1は、シリコン基板からなる支持基板10a上のシリコン酸化膜からなる絶縁層(埋込酸化膜)10b上にn形のシリコン層(活性層)10cを有するSOIウェハを加工することにより形成してあり、貫通孔配線形成基板2は第1のシリコンウェハを加工することにより形成し、カバー基板3は第2のシリコンウェハを加工することにより形成してある。すなわち、本実施形態では、SOIウェハが第1の半導体基板を構成し、第1のシリコンウェハが第2の半導体基板を構成し、第2のシリコンウェハが第3の半導体基板を構成している。なお、本実施形態では、SOIウェハにおける支持基板10aの厚さを300μm〜500μm程度、絶縁層10bの厚さを0.3μm〜1.5μm程度、シリコン層10cの厚さを4μm〜10μm程度とし、また、第1のシリコンウェハの厚さを200μm〜300μm程度、第2のシリコンウェハの厚さを100〜300μm程度としてあるが、これらの数値は特に限定するものではない。また、SOIウェハの主表面であるシリコン層10cの表面は(100)面としてある。   The sensor substrate 1 described above processes an SOI wafer having an n-type silicon layer (active layer) 10c on an insulating layer (buried oxide film) 10b made of a silicon oxide film on a support substrate 10a made of a silicon substrate. The through-hole wiring forming substrate 2 is formed by processing the first silicon wafer, and the cover substrate 3 is formed by processing the second silicon wafer. That is, in this embodiment, the SOI wafer constitutes the first semiconductor substrate, the first silicon wafer constitutes the second semiconductor substrate, and the second silicon wafer constitutes the third semiconductor substrate. . In this embodiment, the thickness of the support substrate 10a in the SOI wafer is about 300 μm to 500 μm, the thickness of the insulating layer 10b is about 0.3 μm to 1.5 μm, and the thickness of the silicon layer 10c is about 4 μm to 10 μm. The thickness of the first silicon wafer is about 200 μm to 300 μm, and the thickness of the second silicon wafer is about 100 to 300 μm. However, these numerical values are not particularly limited. The surface of the silicon layer 10c, which is the main surface of the SOI wafer, is a (100) plane.

センサ基板1は、図3〜図5に示すように、枠状(本実施形態では、矩形枠状)のフレーム部11を備え、フレーム部11の内側に配置される重り部12が一表面側(図1(b)および図3(b)の上面側)において可撓性を有する4つの短冊状の撓み部13を介してフレーム部11に揺動自在に支持されている。言い換えれば、センサ基板1は、枠状のフレーム部11の内側に配置される重り部12が重り部12から四方へ延長された4つの撓み部13を介してフレーム部11に揺動自在に支持されている。ここで、フレーム部11は、上述のSOIウェハの支持基板10a、絶縁層10b、シリコン層10cそれぞれを利用して形成してある。これに対して、撓み部13は、上述のSOIウェハにおけるシリコン層10cを利用して形成してあり、フレーム部11よりも十分に薄肉となっている。 As shown in FIGS. 3 to 5, the sensor substrate 1 includes a frame portion 11 having a frame shape (in this embodiment, a rectangular frame shape), and a weight portion 12 arranged inside the frame portion 11 is on one surface side. is supported swingably to the frame portion 11 through the four strip-shaped slack portion 13 having flexibility in (upper side in FIG. 1 (b) and Figure 3 (b)). In other words, the sensor substrate 1 is swingably supported by the frame portion 11 via the four flexure portions 13 in which the weight portion 12 disposed inside the frame-shaped frame portion 11 extends from the weight portion 12 in four directions. Has been. Here, the frame portion 11 is formed using the above-described SOI wafer support substrate 10a, insulating layer 10b, and silicon layer 10c. On the other hand, the bending part 13 is formed using the silicon layer 10c in the above-described SOI wafer, and is sufficiently thinner than the frame part 11.

重り部12は、上述の4つの撓み部13を介してフレーム部11に支持された直方体状のコア部12aと、センサ基板1の上記一表面側から見てコア部12aの四隅それぞれに連続一体に連結された直方体状の4つの付随部12bとを有している。言い換えれば、重り部12は、フレーム部11の内側面に一端部が連結された各撓み部13の他端部が外側面に連結されたコア部12aと、コア部12aと一体に形成されコア部12aとフレーム部11との間の空間に配置される4つの付随部12bとを有している。つまり、各付随部12bは、センサ基板1の上記一表面側から見て、フレーム部11とコア部12aと互いに直交する方向に延長された2つの撓み部13,13とで囲まれる空間に配置されており、各付随部12bそれぞれとフレーム部11との間にはスリット14が形成され、撓み部13を挟んで隣り合う付随部12b間の間隔が撓み部13の幅寸法よりも長くなっている。ここにおいて、コア部12aは、上述のSOIウェハの支持基板10a、絶縁層10b、シリコン層10cそれぞれを利用して形成し、各付随部12bは、SOIウェハの支持基板10aを利用して形成してある。しかして、センサ基板1の上記一表面側において各付随部12bの表面は、コア部12aの表面を含む平面からセンサ基板1の上記他表面側(図1(b)および図3(b)の下面側)へ離間して位置している。なお、センサ基板1の上述のフレーム部11、重り部12、各撓み部13は、リソグラフィ技術およびエッチング技術を利用して形成すればよい。 The weight part 12 is continuously integrated with each of the rectangular parallelepiped core part 12a supported by the frame part 11 via the four flexure parts 13 and the four corners of the core part 12a when viewed from the one surface side of the sensor substrate 1. And four accompanying portions 12b having a rectangular parallelepiped shape connected to each other. In other words, the weight portion 12 is formed integrally with the core portion 12a and the core portion 12a in which the other end portion of each bending portion 13 whose one end portion is connected to the inner side surface of the frame portion 11 is connected to the outer surface. It has four accompanying parts 12b arranged in the space between the part 12a and the frame part 11. That is, each appendage portion 12b is disposed in a space surrounded by the frame portion 11 and the core portion 12a and the two bent portions 13 and 13 extending in a direction orthogonal to each other when viewed from the one surface side of the sensor substrate 1. In addition, a slit 14 is formed between each of the accompanying portions 12b and the frame portion 11, and the interval between the adjacent accompanying portions 12b with the bending portion 13 interposed therebetween is longer than the width dimension of the bending portion 13. Yes. Here, the core portion 12a is formed using the above-described SOI wafer support substrate 10a, the insulating layer 10b, and the silicon layer 10c, and each accompanying portion 12b is formed using the SOI wafer support substrate 10a. It is. Thus, the surface of each associated portion 12b on the one surface side of the sensor substrate 1 is from the plane including the surface of the core portion 12a to the other surface side of the sensor substrate 1 (FIGS. 1B and 3B ) . (Lower surface side). Note that the above-described frame portion 11, weight portion 12, and each bending portion 13 of the sensor substrate 1 may be formed using a lithography technique and an etching technique.

ところで、図3(a),(b)それぞれの右下に示したように、センサ基板1の上記一表面に平行な面内でフレーム部11の一辺に沿った一方向をx軸の正方向、この一辺に直交する辺に沿った一方向をy軸の正方向、センサ基板1の厚み方向の一方向をz軸の正方向と規定すれば、重り部12は、x軸方向に延長されてコア部12aを挟む2つ1組の撓み部13,13と、y軸方向に延長されてコア部12aを挟む2つ1組の撓み部13,13とを介してフレーム部11に支持されていることになる。なお、上述のx軸、y軸、z軸の3軸により規定した直交座標では、センサ基板1において上述のシリコン層10cにより形成された部分の表面における重り部12の中心位置を原点としている。   By the way, as shown in the lower right of each of FIGS. 3A and 3B, one direction along one side of the frame portion 11 in the plane parallel to the one surface of the sensor substrate 1 is the positive direction of the x axis. If one direction along the side orthogonal to the one side is defined as the positive direction of the y-axis and one direction of the thickness direction of the sensor substrate 1 is defined as the positive direction of the z-axis, the weight portion 12 is extended in the x-axis direction. The pair of flexible portions 13 and 13 sandwiching the core portion 12a and the pair of flexible portions 13 and 13 extending in the y-axis direction and sandwiching the core portion 12a are supported by the frame portion 11. Will be. In the orthogonal coordinates defined by the three axes of the above-described x axis, y axis, and z axis, the center position of the weight portion 12 on the surface of the portion of the sensor substrate 1 formed by the silicon layer 10c is the origin.

重り部12のコア部12aからx軸の正方向に延長された撓み部13(図3(a)の右側の撓み部13)は、コア部12a近傍に2つ1組のピエゾ抵抗Rx2,Rx4が形成されるとともに、フレーム部11近傍に1つのピエゾ抵抗Rz2が形成されている。一方、重り部12のコア部12aからx軸の負方向に延長された撓み部13(図3(a)の左側の撓み部13)は、コア部12a近傍に2つ1組のピエゾ抵抗Rx1,Rx3が形成されるとともに、フレーム部11近傍に1つのピエゾ抵抗Rz3が形成されている。ここに、コア部12a近傍に形成された4つのピエゾ抵抗Rx1,Rx2,Rx3,Rx4は、x軸方向の加速度を検出するために形成されたもので、平面形状が細長の長方形状であって、長手方向が撓み部13の長手方向に一致するように形成してあり、図6における左側のブリッジ回路Bxを構成するように配線(センサ基板1に形成されている拡散層配線、金属配線17など)によって接続されている。なお、ピエゾ抵抗Rx1〜Rx4は、x軸方向の加速度がかかったときに撓み部13において応力が集中する応力集中領域に形成されている。   The bending portion 13 (the bending portion 13 on the right side of FIG. 3A) extending from the core portion 12a of the weight portion 12 in the positive direction of the x-axis is a pair of piezoresistors Rx2 and Rx4 in the vicinity of the core portion 12a. Is formed, and one piezoresistor Rz2 is formed in the vicinity of the frame portion 11. On the other hand, the bending portion 13 (the bending portion 13 on the left side of FIG. 3A) extending from the core portion 12a of the weight portion 12 in the negative direction of the x-axis is a pair of piezoresistors Rx1 in the vicinity of the core portion 12a. , Rx3 are formed, and one piezoresistor Rz3 is formed in the vicinity of the frame portion 11. Here, the four piezoresistors Rx1, Rx2, Rx3, and Rx4 formed in the vicinity of the core portion 12a are formed to detect acceleration in the x-axis direction, and the planar shape is an elongated rectangular shape. The wiring is formed so that the longitudinal direction coincides with the longitudinal direction of the bending portion 13 and wiring (diffuse layer wiring, metal wiring 17 formed on the sensor substrate 1 is formed so as to constitute the left bridge circuit Bx in FIG. Etc.). Note that the piezoresistors Rx1 to Rx4 are formed in a stress concentration region where stress is concentrated in the bent portion 13 when acceleration in the x-axis direction is applied.

また、重り部12のコア部12aからy軸の正方向に延長された撓み部13(図3(a)の上側の撓み部13)はコア部12a近傍に2つ1組のピエゾ抵抗Ry1,Ry3が形成されるとともに、フレーム部11近傍に1つのピエゾ抵抗Rz1が形成されている。一方、重り部12のコア部12aからy軸の負方向に延長された撓み部13(図3(a)の下側の撓み部13)はコア部12a近傍に2つ1組のピエゾ抵抗Ry2,Ry4が形成されるとともに、フレーム部11側の端部に1つのピエゾ抵抗Rz4が形成されている。ここに、コア部12a近傍に形成された4つのピエゾ抵抗Ry1,Ry2,Ry3,Ry4は、y軸方向の加速度を検出するために形成されたもので、平面形状が細長の長方形状であって、長手方向が撓み部13の長手方向に一致するように形成してあり、図6における中央のブリッジ回路Byを構成するように配線(センサ基板1に形成されている拡散層配線、金属配線17など)によって接続されている。なお、ピエゾ抵抗Ry1〜Ry4は、y軸方向の加速度がかかったときに撓み部13において応力が集中する応力集中領域に形成されている。   Further, the bending portion 13 (the upper bending portion 13 in FIG. 3A) extended from the core portion 12a of the weight portion 12 in the positive direction of the y-axis is a pair of piezoresistors Ry1, in the vicinity of the core portion 12a. Ry3 is formed, and one piezoresistor Rz1 is formed in the vicinity of the frame portion 11. On the other hand, the bending portion 13 (lower bending portion 13 in FIG. 3A) extending from the core portion 12a of the weight portion 12 in the negative direction of the y-axis is a pair of piezoresistors Ry2 in the vicinity of the core portion 12a. , Ry4 are formed, and one piezoresistor Rz4 is formed at the end on the frame part 11 side. Here, the four piezoresistors Ry1, Ry2, Ry3, and Ry4 formed in the vicinity of the core portion 12a are formed to detect acceleration in the y-axis direction, and the planar shape is an elongated rectangular shape. The wiring is formed so that the longitudinal direction coincides with the longitudinal direction of the bending portion 13 and wiring (diffuse layer wiring, metal wiring 17 formed on the sensor substrate 1 is formed so as to constitute the central bridge circuit By in FIG. Etc.). Note that the piezoresistors Ry1 to Ry4 are formed in a stress concentration region where stress is concentrated in the flexure 13 when acceleration in the y-axis direction is applied.

また、フレーム部11近傍に形成された4つのピエゾ抵抗Rz1,Rz2,Rz3,Rz4は、z軸方向の加速度を検出するために形成されたものであり、図6における右側のブリッジ回路Bzを構成するように配線(センサ基板1に形成されている拡散層配線、金属配線17など)によって接続されている。ただし、2つ1組となる撓み部13,13のうち一方の組の撓み部13,13に形成したピエゾ抵抗Rz1,Rz4は長手方向が撓み部13,13の長手方向と一致するように形成されているのに対して、他方の組の撓み部13,13に形成したピエゾ抵抗Rz2,Rz3は長手方向が撓み部13,13の幅方向(短手方向)と一致するように形成されている。   Further, the four piezoresistors Rz1, Rz2, Rz3, Rz4 formed in the vicinity of the frame portion 11 are formed for detecting acceleration in the z-axis direction, and constitute the right bridge circuit Bz in FIG. Thus, they are connected by wiring (a diffusion layer wiring formed on the sensor substrate 1, a metal wiring 17 or the like). However, the piezoresistors Rz1 and Rz4 formed in one set of the bent portions 13 and 13 of the two bent portions 13 and 13 are formed so that the longitudinal direction thereof coincides with the longitudinal direction of the bent portions 13 and 13. On the other hand, the piezoresistors Rz2 and Rz3 formed in the other set of flexures 13 and 13 are formed such that the longitudinal direction coincides with the width direction (short direction) of the flexures 13 and 13. Yes.

なお、図1〜図3では、センサ基板1における金属配線17のうち第1の接続用接合金属層19近傍の部位のみを図示してあり、拡散層配線の図示は省略してある。   1 to 3, only the portion in the vicinity of the first connecting bonding metal layer 19 in the metal wiring 17 in the sensor substrate 1 is illustrated, and the diffusion layer wiring is not illustrated.

ここで、センサ基板1の動作の一例について説明する。   Here, an example of the operation of the sensor substrate 1 will be described.

いま、センサ基板1に加速度がかかっていない状態で、センサ基板1に対してx軸の正方向に加速度がかかったとすると、x軸の負方向に作用する重り部12の慣性力によってフレーム部11に対して重り部12が変位し、結果的にx軸方向を長手方向とする撓み部13,13が撓んで当該撓み部13,13に形成されているピエゾ抵抗Rx1〜Rx4の抵抗値が変化することになる。この場合、ピエゾ抵抗Rx1,Rx3は引張応力を受け、ピエゾ抵抗Rx2,Rx4は圧縮応力を受ける。一般的にピエゾ抵抗は引張応力を受けると抵抗値(抵抗率)が増大し、圧縮応力を受けると抵抗値(抵抗率)が減少する特性を有しているので、ピエゾ抵抗Rx1,Rx3は抵抗値が増大し、ピエゾ抵抗Rx2,Rx4は抵抗値が減少することになる。したがって、図6に示した一対の入力端子VDD,GND間に外部電源から一定の直流電圧を印加しておけば、図6に示した左側のブリッジ回路Bxの出力端子X1,X2間の電位差がx軸方向の加速度の大きさに応じて変化する。同様に、y軸方向の加速度がかかった場合には図6に示した中央のブリッジ回路Byの出力端子Y1,Y2間の電位差がy軸方向の加速度の大きさに応じて変化し、z軸方向の加速度がかかった場合には図6に示した右側のブリッジ回路Bzの出力端子Z1,Z2間の電位差がz軸方向の加速度の大きさに応じて変化する。しかして、上述のセンサ本体1は、各ブリッジ回路Bx〜Bzそれぞれの出力電圧の変化を検出することにより、当該センサ基板1に作用したx軸方向、y軸方向、z軸方向それぞれの加速度を検出することができる。本実施形態では、重り部12と各撓み部13とで可動部を構成しており、各ピエゾ抵抗Rx1〜Rx4,Ry1〜Ry4,Rz1〜Rz4それぞれが、センサ基板1におけるセンシング部を構成している。   Now, assuming that acceleration is applied to the sensor substrate 1 in the positive x-axis direction while no acceleration is applied to the sensor substrate 1, the frame portion 11 is caused by the inertial force of the weight 12 acting in the negative x-axis direction. Accordingly, the weight 12 is displaced, and as a result, the bending portions 13 and 13 whose longitudinal direction is the x-axis direction are bent, and the resistance values of the piezoresistors Rx1 to Rx4 formed in the bending portions 13 and 13 are changed. Will do. In this case, the piezoresistors Rx1 and Rx3 are subjected to tensile stress, and the piezoresistors Rx2 and Rx4 are subjected to compressive stress. In general, a piezoresistor has a characteristic that a resistance value (resistivity) increases when subjected to a tensile stress, and a resistance value (resistivity) decreases when subjected to a compressive stress. Therefore, the piezoresistors Rx1 and Rx3 are resistant. The value increases, and the resistance values of the piezoresistors Rx2 and Rx4 decrease. Therefore, if a constant DC voltage is applied between the pair of input terminals VDD and GND shown in FIG. 6 from the external power supply, the potential difference between the output terminals X1 and X2 of the left bridge circuit Bx shown in FIG. It changes according to the magnitude of the acceleration in the x-axis direction. Similarly, when acceleration in the y-axis direction is applied, the potential difference between the output terminals Y1 and Y2 of the central bridge circuit By shown in FIG. 6 changes according to the magnitude of the acceleration in the y-axis direction, and the z-axis When the acceleration in the direction is applied, the potential difference between the output terminals Z1 and Z2 of the right bridge circuit Bz shown in FIG. 6 changes according to the magnitude of the acceleration in the z-axis direction. Thus, the sensor body 1 described above detects the change in the output voltage of each of the bridge circuits Bx to Bz, thereby detecting the acceleration in the x-axis direction, the y-axis direction, and the z-axis direction that acted on the sensor substrate 1. Can be detected. In this embodiment, the weight part 12 and each bending part 13 comprise a movable part, and each piezoresistor Rx1 to Rx4, Ry1 to Ry4, Rz1 to Rz4 constitutes a sensing part in the sensor substrate 1. Yes.

ところで、センサ基板1は、図6に示すように、上述の3つのブリッジ回路Bx,By,Bzに共通の2つの入力端子VDD,GNDと、ブリッジ回路Bxの2つの出力端子X1,X2と、ブリッジ回路Byの2つの出力端子Y1,Y2と、ブリッジ回路Bzの2つの出力端子Z1,Z2とを備えており、これらの各入力端子VDD,GNDおよび各出力端子X1,X2,Y1,Y2,Z1,Z2が、上記一表面側(つまり、貫通孔配線形成基板2側)に第1の接続用接合金属層19として設けられており、貫通孔配線形成基板2に形成された貫通孔配線24と電気的に接続されている。すなわち、センサ基板1には、8つの接続用接合金属層19が形成され、貫通孔配線形成基板2には、8つの貫通孔配線24が形成されている。なお、8つの第1の接続用接合金属層19は、外周形状が矩形状(本実施形態では、正方形状)であり、フレーム部11の周方向に離間して配置されている(矩形枠状のフレーム部11の4辺それぞれに2つずつ配置されている)。   By the way, as shown in FIG. 6, the sensor substrate 1 includes two input terminals VDD and GND common to the three bridge circuits Bx, By, and Bz, two output terminals X1 and X2 of the bridge circuit Bx, Two output terminals Y1 and Y2 of the bridge circuit By and two output terminals Z1 and Z2 of the bridge circuit Bz are provided. These input terminals VDD and GND and output terminals X1, X2, Y1, Y2, and the like. Z1 and Z2 are provided as the first connection bonding metal layer 19 on the one surface side (that is, the through hole wiring forming substrate 2 side), and the through hole wiring 24 formed on the through hole wiring forming substrate 2 is provided. And are electrically connected. That is, eight connecting metal layers 19 for connection are formed on the sensor substrate 1, and eight through-hole wirings 24 are formed on the through-hole wiring forming substrate 2. Note that the eight first connecting bonding metal layers 19 have a rectangular outer peripheral shape (in this embodiment, a square shape) and are spaced apart in the circumferential direction of the frame portion 11 (rectangular frame shape). 2 are arranged on each of the four sides of the frame part 11).

また、センサ基板1のフレーム部11上には、フレーム部11よりも開口面積が大きな枠状(矩形枠状)の第1の封止用接合金属層18が形成されており、上述の8つの接続用接合金属層19は、フレーム部11において第1の封止用接合金属層18よりも内側に配置されている。要するに、センサ基板1は、第1の封止用接合金属層18の幅寸法をフレーム部11の幅寸法に比べて小さく設定し、第1の封止用接合金属層18と各接続用接合金属層19とを同一平面上に形成してある。   In addition, a frame-shaped (rectangular frame-shaped) first sealing bonding metal layer 18 having a larger opening area than the frame portion 11 is formed on the frame portion 11 of the sensor substrate 1. The connection bonding metal layer 19 is disposed inside the first sealing bonding metal layer 18 in the frame portion 11. In short, the sensor substrate 1 is set so that the width dimension of the first sealing bonding metal layer 18 is smaller than the width dimension of the frame portion 11, and the first sealing bonding metal layer 18 and each connecting bonding metal. The layer 19 is formed on the same plane.

ここにおいて、センサ基板1は、上記一表面側において上記シリコン層10c上にシリコン酸化膜とシリコン窒化膜との積層膜からなる絶縁膜16が形成されており、第1の接続用接合金属層19および第1の封止用接合金属層18および金属配線17は絶縁膜16上に形成されている。   Here, in the sensor substrate 1, an insulating film 16 made of a laminated film of a silicon oxide film and a silicon nitride film is formed on the silicon layer 10c on the one surface side, and a first connecting bonding metal layer 19 is formed. The first sealing bonding metal layer 18 and the metal wiring 17 are formed on the insulating film 16.

また、第1の封止用接合金属層18および第1の接続用接合金属層19は、接合用のAu膜と絶縁膜16との間に密着性改善用のTi膜を介在させてある。言い換えれば、第1の封止用接合金属層18および第1の接続用接合金属層19は、絶縁膜16上に形成されたTi膜と当該Ti膜上に形成されたAu膜との積層膜により構成されている。要するに、第1の接続用接合金属層19と第1の封止用接合金属層18とは同一の金属材料により形成されているので、第1の接続用接合金属層19と第1の封止用接合金属層18とを同時に形成することができるとともに、第1の接続用接合金属層19と第1の封止用接合金属層18とを略同じ厚さに形成することができる。なお、第1の封止用接合金属層18および第1の接続用接合金属層19は、Ti膜の膜厚を30nm、Au膜の膜厚を500nmに設定してあり、金属配線17の膜厚は1μmに設定してあるが、これらの数値は一例であって特に限定するものではない。   In addition, the first sealing bonding metal layer 18 and the first connecting bonding metal layer 19 have an adhesion improving Ti film interposed between the bonding Au film and the insulating film 16. In other words, the first sealing bonding metal layer 18 and the first connecting bonding metal layer 19 are a laminated film of a Ti film formed on the insulating film 16 and an Au film formed on the Ti film. It is comprised by. In short, since the first connecting bonding metal layer 19 and the first sealing bonding metal layer 18 are formed of the same metal material, the first connecting bonding metal layer 19 and the first sealing metal layer 19 are formed. The bonding metal layer 18 can be formed at the same time, and the first bonding metal layer 19 for connection and the first bonding metal layer 18 for sealing can be formed to have substantially the same thickness. The first sealing bonding metal layer 18 and the first connecting bonding metal layer 19 have a Ti film thickness set to 30 nm and an Au film thickness set to 500 nm. Although the thickness is set to 1 μm, these numerical values are merely examples and are not particularly limited.

上述の各ピエゾ抵抗Rx1〜Rx4,Ry1〜Ry4,Rz1〜Rz4および上記各拡散層配線は、上記シリコン層10cにおけるそれぞれの形成部位に適宜濃度のp形不純物をドーピングすることにより形成されており、上述の金属配線17は、絶縁膜16上にスパッタ法や蒸着法などにより成膜した金属膜(例えば、Al膜、Al−Si膜など)をリソグラフィ技術およびエッチング技術を利用してパターニングすることにより形成されており、金属配線17は絶縁膜16に設けたコンタクトホールを通して拡散層配線と電気的に接続されている。また、第1の接続用接合金属層19と金属配線17とは、第1の接続用接合金属層19における金属配線17との接続部位19b(図2(b)参照)が、貫通孔配線形成基板2におけるセンサ基板1との対向面に形成された後述の変位空間形成用凹部21内に位置する形で電気的に接続されている。 Each of the above-described piezoresistors Rx1 to Rx4, Ry1 to Ry4, Rz1 to Rz4, and each of the diffusion layer wirings is formed by doping a p-type impurity with an appropriate concentration in each formation site in the silicon layer 10c. The metal wiring 17 described above is formed by patterning a metal film (for example, an Al film, an Al—Si film, etc.) formed on the insulating film 16 by sputtering or vapor deposition using lithography technology and etching technology. Thus, the metal wiring 17 is electrically connected to the diffusion layer wiring through a contact hole provided in the insulating film 16. Also, the first connecting bonding metal layer 19 and the metal wire 17, the connection portion 19b of the metal wiring 17 in the first connecting bonding metal layer 19 (see FIG. 2 (b) see) is a through hole wiring The formation substrate 2 is electrically connected so as to be positioned in a later-described displacement space forming recess 21 formed on the surface of the formation substrate 2 facing the sensor substrate 1.

貫通孔配線形成基板2は、図7〜図9に示すように、センサ基板1側(図2(a)における下面側)の表面に、センサ基板1の重り部12と各撓み部13とで構成される可動部の変位空間を確保する上述の変位空間形成用凹部21が形成されるとともに、変位空間形成用凹部21の周部に厚み方向に貫通する複数(本実施形態では、8つ)の貫通孔22が形成されており、厚み方向の両面および貫通孔22の内面とに跨って熱絶縁膜(シリコン酸化膜)からなる絶縁膜23が形成され、貫通孔配線24と貫通孔22の内面との間に絶縁膜23の一部が介在している。ここにおいて、貫通孔配線形成基板2の8つの貫通孔配線24は当該貫通孔配線形成基板2の周方向に離間して形成されている。また、貫通孔配線24の材料としては、Cuを採用しているが、Cuに限らず、例えば、Niなどを採用してもよい。   As shown in FIGS. 7 to 9, the through-hole wiring forming substrate 2 is formed on the surface of the sensor substrate 1 side (the lower surface side in FIG. 2A) with the weight portion 12 and each bending portion 13 of the sensor substrate 1. The above-mentioned displacement space forming recesses 21 that secure the displacement space of the movable portion that is configured are formed, and a plurality (eight in the present embodiment) penetrates in the thickness direction in the peripheral portion of the displacement space formation recesses 21. Through-holes 22 are formed, and an insulating film 23 made of a thermal insulating film (silicon oxide film) is formed across both surfaces in the thickness direction and the inner surface of the through-holes 22. A part of the insulating film 23 is interposed between the inner surface and the inner surface. Here, the eight through-hole wirings 24 of the through-hole wiring forming substrate 2 are formed apart from each other in the circumferential direction of the through-hole wiring forming substrate 2. Moreover, although Cu is adopted as the material of the through-hole wiring 24, it is not limited to Cu, and for example, Ni may be adopted.

また、貫通孔配線形成基板2は、センサ基板1側の表面において変位空間形成用凹部21の周部に、各貫通孔配線24それぞれと電気的に接続された複数(本実施形態では、8つ)の第2の接続用接合金属層29が形成されている。貫通孔配線形成基板2は、センサ基板1側の表面の周部には、全周に亘って枠状(矩形枠状)の第2の封止用接合金属層28が形成されており、上述の8つの第2の接続用接合金属層29は、外周形状が細長の長方形状であり、第2の封止用接合金属層28よりも内側に配置されている。ここにおいて、第2の接続用接合金属層29は、長手方向の一端部が貫通孔配線24と接合されており、他端側の部位がセンサ基板1の金属配線17よりも外側でセンサ基板1の第1の接続用接合金属層19と接合されて電気的に接続されるように配置してある。要するに、貫通孔配線形成基板2の周方向において貫通孔配線24と当該貫通孔配線24に対応する第1の接続用接合金属層19との位置をずらしてあり、第2の接続用接合金属層29を、長手方向が第2の封止用接合金属層28の周方向に一致し且つ貫通孔配線24と第1の接続用接合金属層19とに跨る形で配置してある。   In addition, the through-hole wiring forming substrate 2 has a plurality (eight in this embodiment, eight) electrically connected to the respective through-hole wirings 24 on the periphery of the displacement space forming concave portion 21 on the surface on the sensor substrate 1 side. ) Second connecting bonding metal layer 29 is formed. The through-hole wiring forming substrate 2 has a frame-shaped (rectangular frame-shaped) second sealing bonding metal layer 28 formed around the entire periphery of the surface on the sensor substrate 1 side. The eight second connecting bonding metal layers 29 have a rectangular shape whose outer peripheral shape is an elongated shape, and are disposed on the inner side of the second sealing bonding metal layer 28. Here, one end of the second connection bonding metal layer 29 is bonded to the through-hole wiring 24, and the other end side is outside the metal wiring 17 of the sensor substrate 1 and the sensor substrate 1. The first connecting bonding metal layer 19 is bonded and electrically connected. In short, the positions of the through-hole wiring 24 and the first connecting bonding metal layer 19 corresponding to the through-hole wiring 24 are shifted in the circumferential direction of the through-hole wiring forming substrate 2, and the second connecting bonding metal layer 29 is arranged such that the longitudinal direction thereof coincides with the circumferential direction of the second sealing bonding metal layer 28 and straddles the through-hole wiring 24 and the first connecting bonding metal layer 19.

また、第2の封止用接合金属層28および第2の接続用接合金属層29は、接合用のAu膜と絶縁膜23との間に密着性改善用のTi膜を介在させてある。言い換えれば、第2の封止用接合金属層28および第2の接続用接合金属層29は、絶縁膜23上に形成されたTi膜と当該Ti膜上に形成されたAu膜との積層膜により構成されている。要するに、第2の接続用接合金属層29と第2の封止用接合金属層28とは同一の金属材料により形成されているので、第2の接続用接合金属層29と第2の封止用接合金属層28とを同時に形成することができるとともに、第2の接続用接合金属層29と第2の封止用接合金属層28とを略同じ厚さに形成することができる。なお、第2の封止用接合金属層28および第2の接続用接合金属層29は、Ti膜の膜厚を30nm、Au膜の膜厚を500nmに設定してあるが、これらの数値は一例であって特に限定するものではない。   The second sealing bonding metal layer 28 and the second connecting bonding metal layer 29 have a Ti film for improving adhesion between the bonding Au film and the insulating film 23. In other words, the second sealing bonding metal layer 28 and the second connecting bonding metal layer 29 are a laminated film of a Ti film formed on the insulating film 23 and an Au film formed on the Ti film. It is comprised by. In short, since the second connecting bonding metal layer 29 and the second sealing bonding metal layer 28 are formed of the same metal material, the second connecting bonding metal layer 29 and the second sealing metal layer 29 are formed. The joint metal layer 28 can be formed at the same time, and the second joint metal layer 29 for connection and the second joint metal layer 28 for sealing can be formed to have substantially the same thickness. The second sealing bonding metal layer 28 and the second connecting bonding metal layer 29 have a Ti film thickness set to 30 nm and an Au film thickness set to 500 nm. It is an example and is not particularly limited.

また、貫通孔配線形成基板2におけるセンサ基板1側とは反対側の表面には、各貫通孔配線24それぞれと電気的に接続された複数(本実施形態では、8つ)の半田リフロー用パッド25が外部接続用電極として形成されている。ここで、各半田リフロー用パッド25は、外周形状が矩形状であり、貫通孔配線形成基板2におけるセンサ基板1側とは反対側の表面上において当該貫通孔配線形成基板2の周方向に略等間隔で離間して配置されており、四隅のうちの1箇所で貫通孔配線24に重なっている。なお、各半田リフロー用パッド25の大きさは、半田リフローに適した大きさを下回らないように設計してあり、隣り合う半田リフロー用パッド25間の距離は、半田リフローに適した距離を下回らないように設計してある。   Further, a plurality of (eight in this embodiment) solder reflow pads electrically connected to the respective through-hole wirings 24 are provided on the surface of the through-hole wiring forming substrate 2 opposite to the sensor substrate 1 side. 25 is formed as an external connection electrode. Here, each solder reflow pad 25 has a rectangular outer peripheral shape, and is substantially in the circumferential direction of the through-hole wiring formation substrate 2 on the surface of the through-hole wiring formation substrate 2 opposite to the sensor substrate 1 side. They are arranged at equal intervals and overlap the through-hole wiring 24 at one of the four corners. The size of each solder reflow pad 25 is designed not to be smaller than the size suitable for solder reflow, and the distance between adjacent solder reflow pads 25 is less than the distance suitable for solder reflow. It is designed not to be.

ところで、本実施形態では、第2の接続用接合金属層29の長手方向の中間部が、貫通孔配線形成基板2における複数の半田リフロー用パッド25の所望のレイアウトに応じて第1の接続用接合金属層19と第2の接続用接合金属層29との接合部位と第2の接続用接合金属層29と貫通孔配線24との接続部位との相対的な位置関係を調整する再配線部を構成している。   By the way, in the present embodiment, the intermediate portion in the longitudinal direction of the second connection bonding metal layer 29 is used for the first connection according to the desired layout of the plurality of solder reflow pads 25 on the through-hole wiring formation substrate 2. A rewiring section that adjusts the relative positional relationship between the joint portion between the joint metal layer 19 and the second joint metal layer 29 for connection and the joint portion between the second joint metal layer 29 for connection and the through-hole wiring 24. Is configured.

また、各半田リフロー用パッド25は、厚み方向に積層されたTi膜とCu膜とNi膜とAu膜との積層膜により構成されており、最上層がAu膜となっている。ここにおいて、各半田リフロー用パッド25は、厚み方向に積層された少なくとも二層の金属膜により構成されて、最上層の金属膜がAuにより形成され、当該最上層直下の金属膜がNiにより形成されていれば、最上層の金属膜がAuにより形成されていることにより、酸化を防止することができ、また、当該最上層直下の金属膜がNiにより形成されていることにより、Cuにより形成されている場合に比べて半田に溶食されにくくなり、膜厚を薄くすることが可能となる。また、各半田リフロー用パッド25の厚み方向の最下層の金属膜がTiにより形成されていることにより、各半田リフロー用パッド25と絶縁膜23との密着性を高めることができる。   Each solder reflow pad 25 is composed of a laminated film of a Ti film, a Cu film, a Ni film, and an Au film laminated in the thickness direction, and the uppermost layer is an Au film. Here, each solder reflow pad 25 is composed of at least two layers of metal films laminated in the thickness direction, the uppermost metal film is formed of Au, and the metal film immediately below the uppermost layer is formed of Ni. If the uppermost metal film is made of Au, oxidation can be prevented, and the lowermost metal film is made of Ni, so that the metal film is formed of Cu. Compared with the case where it is made, it becomes difficult to be eroded by the solder, and the film thickness can be reduced. Further, since the lowermost metal film in the thickness direction of each solder reflow pad 25 is formed of Ti, adhesion between each solder reflow pad 25 and the insulating film 23 can be enhanced.

カバー基板3は、図10に示すように、センサ基板1との対向面に、重り部12の変位空間を形成する所定深さ(例えば、5μm〜10μm程度)の凹部31を形成してある。ここにおいて、凹部31は、リソグラフィ技術およびエッチング技術を利用して形成してある。なお、本実施形態では、カバー基板3におけるセンサ基板1との対向面に、重り部12の変位空間を形成する凹部31を形成してあるが、重り部12のコア部12aおよび各付随部12bのうち支持基板10aを利用して形成されている部分の厚さを、フレーム部11において支持基板10aを利用して形成されている部分の厚さに比べて、センサ基板1の厚み方向への重り部12の許容変位量分だけ薄くするようにすれば、カバー基板3に凹部31を形成しなくても、センサ基板1の上記他表面側には上記他表面に交差する方向への重り部12の変位を可能とする隙間が重り部12とカバー基板3との間に形成される。 As shown in FIG. 10, the cover substrate 3 is formed with a recess 31 having a predetermined depth (for example, about 5 μm to 10 μm) that forms a displacement space of the weight 12 on the surface facing the sensor substrate 1. Here, the recess 31 is formed using a lithography technique and an etching technique. In the present embodiment, the concave portion 31 that forms the displacement space of the weight portion 12 is formed on the surface of the cover substrate 3 that faces the sensor substrate 1, but the core portion 12a and each associated portion 12b of the weight portion 12 are formed. the one thickness of a portion which is formed by using the supporting substrate 10a, and than the thickness of a portion which is formed by using the supporting substrate 10a in the frame portion 11, the thickness direction of the sensor substrate 1 If the weight portion 12 is made thinner by the allowable displacement amount, the weight in the direction intersecting the other surface is formed on the other surface side of the sensor substrate 1 without forming the recess 31 in the cover substrate 3. A gap that allows displacement of the portion 12 is formed between the weight portion 12 and the cover substrate 3.

ところで、上述の加速度センサエレメントにおけるセンサ基板1と貫通孔配線形成基板2とは、第1の封止用接合金属層18と第2の封止用接合金属層28とが接合されるとともに、第1の接続用接合金属層19と第2の接続用接合金属層29とが接合され、センサ基板1とカバー基板3とは、互いの対向面の周部同士が接合されている。また、本実施形態の加速度センサエレメントは、センサ基板1を多数形成したSOIウェハと貫通孔配線形成基板2を多数形成した第1のシリコンウェハおよびカバー基板3を多数形成した第2のシリコンウェハとをウェハレベルで接合してから、ダイシング工程により所望のチップサイズの加速度センサエレメントに切断されている。したがって、貫通孔配線形成基板2とカバー基板3とがセンサ基板1と同じ外形サイズとなり、小型のチップサイズパッケージを実現できるとともに、製造が容易になる。   By the way, the sensor substrate 1 and the through-hole wiring formation substrate 2 in the acceleration sensor element described above are bonded to the first sealing bonding metal layer 18 and the second sealing bonding metal layer 28, The first connecting bonding metal layer 19 and the second connecting bonding metal layer 29 are bonded to each other, and the sensor substrate 1 and the cover substrate 3 are bonded to each other on the peripheral portions of the opposing surfaces. Further, the acceleration sensor element of the present embodiment includes an SOI wafer on which a large number of sensor substrates 1 are formed, a first silicon wafer on which a large number of through-hole wiring formation substrates 2 are formed, and a second silicon wafer on which a large number of cover substrates 3 are formed. Are bonded to each other at a wafer level and then cut into acceleration sensor elements having a desired chip size by a dicing process. Therefore, the through-hole wiring forming substrate 2 and the cover substrate 3 have the same outer size as the sensor substrate 1, and a small chip size package can be realized and manufacture is facilitated.

ここにおいて、センサ基板1と貫通孔配線形成基板2およびカバー基板3との接合方法としては、センサ基板1の残留応力を少なくするためにより低温での接合が可能な接合方法を採用することが望ましく、本実施形態では、常温接合法を採用している。常温接合法では、接合前に互いの接合面へアルゴンのプラズマ若しくはイオンビーム若しくは原子ビームを真空中で照射して各接合面の清浄化・活性化を行ってから、接合面同士を接触させ、常温下で接合する。本実施形態では、上述の常温接合法により、常温下で適宜の荷重を印加して、第1の封止用接合金属層18と第2の封止用接合金属層28とを接合するのと同時に、第1の接続用接合金属層19と第2の接続用接合金属層29とを接合しており、また、上述の常温接合法により、常温下でセンサ基板1のフレーム部11とカバー基板3の周部とを接合している。しかして、本実施形態の加速度センサエレメントでは、センサ基板1と貫通孔配線基板2との間の接合がAu−Au接合となり、センサ基板1とカバー基板3との接合がSi−Si接合となっている。また、本実施形態では、センサ基板1と貫通孔配線形成基板2およびカバー基板3とが同じ半導体材料であるSiにより形成されているので、センサ基板1と貫通孔配線形成基板2およびカバー基板3との線膨張率差に起因した応力(センサ基板1における残留応力)が上記ブリッジ回路の出力信号に与える影響を低減でき、貫通孔配線形成基板2およびカバー基板3がセンサ基板1と異なる材料により形成されている場合に比べて、センサ特性のばらつきを低減することができる。なお、センサ基板1は、SOIウェハを加工して形成してあるが、SOIウェハに限らず、例えば、シリコンウェハを加工して形成してもよい。   Here, as a method for bonding the sensor substrate 1 to the through-hole wiring forming substrate 2 and the cover substrate 3, it is desirable to employ a bonding method that enables bonding at a lower temperature in order to reduce the residual stress of the sensor substrate 1. In this embodiment, a room temperature bonding method is employed. In the room temperature bonding method, before bonding, each bonding surface is irradiated with argon plasma, ion beam or atomic beam in vacuum to clean and activate each bonding surface, and then the bonding surfaces are brought into contact with each other. Join at room temperature. In the present embodiment, the first sealing bonding metal layer 18 and the second sealing bonding metal layer 28 are bonded by applying an appropriate load at normal temperature by the above-described normal temperature bonding method. At the same time, the first connection bonding metal layer 19 and the second connection bonding metal layer 29 are bonded, and the frame portion 11 and the cover substrate of the sensor substrate 1 are bonded at room temperature by the room temperature bonding method described above. 3 circumferences are joined. Thus, in the acceleration sensor element of the present embodiment, the bonding between the sensor substrate 1 and the through-hole wiring substrate 2 is an Au—Au bonding, and the bonding between the sensor substrate 1 and the cover substrate 3 is an Si—Si bonding. ing. In the present embodiment, since the sensor substrate 1, the through-hole wiring formation substrate 2, and the cover substrate 3 are formed of Si, which is the same semiconductor material, the sensor substrate 1, the through-hole wiring formation substrate 2, and the cover substrate 3 are used. The stress (residual stress in the sensor substrate 1) due to the difference in linear expansion coefficient with respect to the output signal of the bridge circuit can be reduced, and the through-hole wiring forming substrate 2 and the cover substrate 3 are made of different materials from the sensor substrate 1. Compared with the case where it is formed, variation in sensor characteristics can be reduced. The sensor substrate 1 is formed by processing an SOI wafer. However, the sensor substrate 1 is not limited to an SOI wafer, and may be formed by processing a silicon wafer, for example.

以上説明した本実施形態の加速度センサエレメントでは、貫通孔配線形成基板2におけるセンサ基板1側とは反対側の表面に各貫通孔配線24それぞれと電気的に接続された複数の半田リフロー用パッド25が形成されているので、インターポーザを用いることなく実装基板へ半田リフローにより実装可能であり、しかも、貫通孔配線形成基板2における複数の半田リフロー用パッド25の所望のレイアウトに応じて第1の接続用接合金属層19と第2の接続用接合金属層29との接合部位と第2の接続用接合金属層29と貫通孔配線24との接続部位との相対的な位置関係を調整する再配線部が設けられているので、各半田リフロー用パッド25の大きさや位置などのレイアウトの調整が可能であり、平面サイズの小型化を図れる。   In the acceleration sensor element of the present embodiment described above, a plurality of solder reflow pads 25 electrically connected to the respective through-hole wirings 24 on the surface opposite to the sensor substrate 1 side of the through-hole wiring forming substrate 2. Can be mounted on the mounting board by solder reflow without using an interposer, and the first connection is made according to the desired layout of the plurality of solder reflow pads 25 on the through-hole wiring forming board 2. Rewiring that adjusts the relative positional relationship between the bonding portion of the bonding metal layer 19 for connection and the second bonding metal layer 29 for connection and the connection portion of the second bonding metal layer 29 for connection and the through-hole wiring 24 Since the portions are provided, it is possible to adjust the layout such as the size and position of each solder reflow pad 25, and the planar size can be reduced.

また、本実施形態の加速度センサエレメントでは、第2の接続用接合金属層29が、細長の形状であり且つ長手方向が第2の封止用接合金属層28の周方向に一致する形で配置されているので、センサ基板1のフレーム部11の幅方向における第1の接続用接合金属層19の外形寸法を小さくすることが可能となってフレーム部11の幅寸法を小さくすることができ、平面サイズの小型化を図れ、また、第2の接続用接合金属層29の長手方向の中間部が上記再配線部を構成しているので、上記再配線部を第1の接続用接合金属層19および第2の接続用接合金属層29とは別途に形成する場合に比べて製造プロセスが簡単になり、低コスト化を図れる。なお、本実施形態では、上記再配線部を貫通孔配線形成基板2に設けてあるが、上記再配線部(以下、第1の再配線部と称す)は、貫通孔配線形成基板2とセンサ基板1との少なくとも一方に設けてあればよく、センサ基板1に設ける場合には、例えば第1の接続用接合金属層19の一部により形成すればよい。   Further, in the acceleration sensor element of the present embodiment, the second connecting bonding metal layer 29 has an elongated shape and is arranged so that the longitudinal direction thereof coincides with the circumferential direction of the second sealing bonding metal layer 28. Therefore, it is possible to reduce the external dimension of the first connecting bonding metal layer 19 in the width direction of the frame part 11 of the sensor substrate 1, and to reduce the width dimension of the frame part 11, The planar size can be reduced, and the intermediate portion in the longitudinal direction of the second connection bonding metal layer 29 forms the rewiring portion. Therefore, the rewiring portion is used as the first connecting bonding metal layer. The manufacturing process can be simplified and the cost can be reduced as compared with the case where the 19 and the second connecting bonding metal layer 29 are formed separately. In the present embodiment, the rewiring part is provided in the through hole wiring forming substrate 2. However, the rewiring part (hereinafter referred to as a first rewiring part) includes the through hole wiring forming substrate 2 and the sensor. What is necessary is just to provide at least one with the board | substrate 1, and when providing in the sensor board | substrate 1, what is necessary is just to form by a part of 1st joining metal layer 19 for a connection, for example.

また、上述のように、各接続用接合金属層19,29と各封止用接合金属層18,28とが同一の金属材料により形成されているので、第1の接続用接合金属層19と第2の接続用接合金属層29との接合と、第1の封止用接合金属層18と第2の封止用接合金属層28との接合とを、例えば常温接合法などにより同時に行うことが可能となり、従来のように接合箇所ごとに半田を供給する工程およびリフローの工程をなくすことができ、製造プロセスの簡略化を図れるとともにセンサ基板1と貫通孔配線形成基板2との間の距離の高精度化を図れ、しかも、残留応力に起因したセンサ特性の変動を抑制することができる。   Further, as described above, since each of the connecting bonding metal layers 19 and 29 and each of the sealing bonding metal layers 18 and 28 are formed of the same metal material, the first connecting bonding metal layer 19 and The bonding with the second connecting bonding metal layer 29 and the bonding with the first sealing bonding metal layer 18 and the second sealing bonding metal layer 28 are simultaneously performed by, for example, a room temperature bonding method. Thus, it is possible to eliminate the process of supplying solder and the reflow process for each joint portion as in the prior art, simplifying the manufacturing process, and the distance between the sensor substrate 1 and the through-hole wiring forming substrate 2 In addition, the sensor characteristics can be prevented from changing due to residual stress.

上述の実施形態では、貫通孔配線形成基板2における複数の半田リフロー用パッド25の所望のレイアウトに応じてセンサ基板1と貫通孔配線形成基板2との少なくとも一方に設けて第1の接続用接合金属層19と第2の接続用接合金属層29との接合部位と第2の接続用接合金属層29と貫通孔配線24との接続部位との相対的な位置関係を調整する上記第1の再配線部を備えているが、上記第1の再配線部に限らず、上記第1の再配線部と、上記レイアウトに応じて貫通孔配線形成基板2に設けて互いに接続する半田用リフローパッド25と貫通孔配線24との相対的な位置関係を調整する第2の再配線部とのうち少なくとも一方の再配線部が設けられていれば、各半田リフロー用パッド25の大きさや位置などのレイアウトの調整が可能であり、平面サイズの小型化を図れる。   In the above-described embodiment, the first connection junction is provided on at least one of the sensor substrate 1 and the through-hole wiring formation substrate 2 according to a desired layout of the plurality of solder reflow pads 25 in the through-hole wiring formation substrate 2. The first position adjusting the relative positional relationship between the joint portion between the metal layer 19 and the second connecting joint metal layer 29 and the joint portion between the second connecting joint metal layer 29 and the through-hole wiring 24 is adjusted. Reflow pads for soldering that are provided with a rewiring portion, but are not limited to the first rewiring portion, and are connected to the first rewiring portion and the through-hole wiring forming substrate 2 according to the layout. If at least one of the rewiring portions of the second rewiring portion that adjusts the relative positional relationship between the through hole wiring 24 and the through hole wiring 24 is provided, the size, position, etc. of each solder reflow pad 25 Adjustable layout , And the downsizing of the planar size.

上述の実施形態では、センサエレメントとしてピエゾ抵抗形の加速度センサエレメントを例示したが、本発明の技術思想は、ピエゾ抵抗形の加速度センサエレメントに限らず、例えば、容量形の加速度センサエレメントやジャイロセンサエレメントなど他のセンサエレメントにも適用でき、容量形の加速度センサエレメントやジャイロセンサエレメントでは、可動電極を設けた重り部や可動電極を兼ねる重り部などが可動部を構成し、固定電極と可動電極とによりセンシング部を構成することとなる。   In the above-described embodiment, the piezoresistive acceleration sensor element is exemplified as the sensor element. However, the technical idea of the present invention is not limited to the piezoresistive acceleration sensor element, and for example, a capacitive acceleration sensor element or a gyro sensor. It can also be applied to other sensor elements such as elements. In capacitive acceleration sensor elements and gyro sensor elements, the weight part with a movable electrode or the weight part that also serves as the movable electrode constitutes the movable part, and the fixed electrode and the movable electrode Thus, a sensing unit is configured.

実施形態の加速度センサエレメントを示し、(a)は概略平面図、(b)は(a)のA−A’概略断面図である。The acceleration sensor element of embodiment is shown, (a) is a schematic plan view, (b) is A-A 'schematic sectional drawing of (a). 同上の加速度センサエレメントを示し、(a)は図1(b)の要部拡大図、(b)は図1(a)のC−C’概略断面図である。The acceleration sensor element same as the above is shown, (a) is an enlarged view of the main part of FIG. 1 (b), (b) is a schematic cross-sectional view of C-C ′ of FIG. 1 (a). 同上におけるセンサ基板を示し、(a)は概略平面図、(b)は(a)のB−A’概略断面図である。The sensor board | substrate in the same is shown, (a) is a schematic plan view, (b) is B-A 'schematic sectional drawing of (a). 同上におけるセンサ基板を示し、(a)は図3(a)のA−A’概略断面図、(b)は図3(a)のC−C’概略断面図である。The sensor board | substrate in the same as the above is shown, (a) is A-A 'schematic sectional drawing of Fig.3 (a), (b) is C-C' schematic sectional drawing of Fig.3 (a). 同上におけるセンサ基板を示す概略下面図である。It is a schematic bottom view which shows the sensor board | substrate in the same as the above. 同上におけるセンサ基板の回路図である。It is a circuit diagram of the sensor board | substrate in the same as the above. 同上における貫通孔配線形成基板を示し、(a)は概略平面図、(b)は(a)のA−A’概略断面図である。The through-hole wiring formation board | substrate in the same as the above is shown, (a) is a schematic plan view, (b) is A-A 'schematic sectional drawing of (a). 同上における貫通孔配線形成基板を示し、図7(b)の要部拡大図である。The through-hole wiring formation board | substrate in the same as the above is shown, and it is a principal part enlarged view of FIG.7 (b). 同上における貫通孔配線形成基板の下面図である。It is a bottom view of the through-hole wiring formation board in the same as the above. 同上におけるカバー基板を示し、(a)は概略平面図、(b)は(a)のA−A’概略断面図である。The cover board | substrate in the same as the above is shown, (a) is a schematic plan view, (b) is A-A 'schematic sectional drawing of (a). 従来例のウェハレベルパッケージ構造体の製造方法の説明図である。It is explanatory drawing of the manufacturing method of the wafer level package structure of a prior art example.

符号の説明Explanation of symbols

1 センサ基板
2 貫通孔配線形成基板
3 カバー基板
11 フレーム部
12 重り部
13 撓み部
17 金属配線
18 第1の封止用接合金属層
19 第1の接続用接合金属層
21 変位空間形成用凹部
24 貫通孔配線
25 半田リフロー用パッド
28 第2の封止用接合金属層
29 第2の接続用接合金属層
DESCRIPTION OF SYMBOLS 1 Sensor substrate 2 Through-hole wiring formation board 3 Cover board 11 Frame part 12 Weight part 13 Flexing part 17 Metal wiring 18 1st joining metal layer for sealing 19 1st joining metal layer for connection 21 Recessed space formation recessed part 24 Through-hole wiring 25 Solder reflow pad 28 Second sealing bonding metal layer 29 Second connecting bonding metal layer

Claims (5)

第1の半導体基板を用いて形成されセンシング部を有するセンサ基板と、第2の半導体基板を用いて形成されセンシング部に電気的に接続される複数の貫通孔配線を有しセンサ基板の一表面側に封着された貫通孔配線形成基板とを備え、センサ基板は、前記一表面における周部の全周に亘って第1の封止用接合金属層が形成されるとともに、第1の封止用接合金属層よりも内側にセンシング部と電気的に接続された第1の接続用接合金属層が形成され、貫通孔配線形成基板は、センサ基板側の表面における周部の全周に亘って第2の封止用接合金属層が形成されるとともに、第2の封止用接合金属層よりも内側に各貫通孔配線それぞれと電気的に接続された複数の第2の接続用接合金属層が形成され、且つ、センサ基板側とは反対側の表面に各貫通孔配線それぞれと電気的に接続された複数の半田リフロー用パッドが形成され、センサ基板と貫通孔配線形成基板とは、第1の封止用接合金属層と第2の封止用接合金属層とが直接接合されるとともに、第1の接続用接合金属層と第2の接続用接合金属層とが直接接合され、貫通孔配線形成基板における複数の半田リフロー用パッドのレイアウトに応じてセンサ基板と貫通孔配線形成基板との少なくとも一方に設けて第1の接続用接合金属層と第2の接続用接合金属層との接合部位と第2の接続用接合金属層と貫通孔配線との接続部位との相対的な位置関係を調整する再配線部が設けられ、貫通孔配線と第2の接続用接合金属層との接続部位の位置を第1の接続用接合金属層からずらしてあることを特徴とするセンサエレメント。 One surface of the sensor substrate having a sensing portion formed using the first semiconductor substrate and a plurality of through-hole wirings formed using the second semiconductor substrate and electrically connected to the sensing portion And a through hole wiring forming substrate sealed on the side, and the sensor substrate has a first sealing bonding metal layer formed over the entire circumference of the peripheral portion on the one surface, and the first sealing. A first connection bonding metal layer that is electrically connected to the sensing portion is formed inside the bonding metal layer for fastening, and the through-hole wiring forming substrate extends over the entire circumference of the peripheral portion on the surface on the sensor substrate side. And a plurality of second connecting bonding metals that are electrically connected to the respective through-hole wirings on the inner side of the second sealing bonding metal layer. A layer is formed on the surface opposite to the sensor substrate side. A plurality of solder reflow pads electrically connected to each of the through-hole wirings are formed, and the sensor substrate and the through-hole wiring forming substrate include a first sealing bonding metal layer and a second sealing bonding metal. together and the layers are engaged against directly engaged against the first connecting bonding metal layer and the second connecting bonding metal layer directly, the layout of a plurality of reflow soldering pads of the through-hole wiring formed substrate Accordingly, it is provided on at least one of the sensor substrate and the through-hole wiring forming substrate, and the bonding portion between the first connecting bonding metal layer and the second connecting bonding metal layer, the second connecting bonding metal layer, and the through hole. rewiring unit you adjust the relative positional relationship between the connection portion of the wiring is provided et al is, the through-hole interconnection and the position of the connecting portion between the second connecting bonding metal layer first connecting bonding metal Sensor element characterized in that it is offset from the layer . 前記センサ基板は、前記第1の封止用接合金属層および前記第1の接続用接合金属層が形成された枠状のフレーム部と、フレーム部の内側に配置され前記一表面に交差する方向に変位可能であって前記センシング部が形成された可動部とを有し、前記貫通孔配線形成基板における前記センサ基板側の表面には、可動部の変位空間を確保する変位空間形成用凹部が形成され、当該変位空間形成用凹部の周部に前記第2の封止用接合金属層および前記第2の接続用接合金属層が形成され、前記第2の接続用接合金属層は、細長の形状であり且つ長手方向が前記第2の封止用接合金属層の周方向に一致する形で配置されてなり、前記第2の接続用接合金属層の長手方向の中間部が前記再配線部を構成していることを特徴とする請求項1記載のセンサエレメント。 The sensor substrate includes a frame-like frame portion on which the first sealing bonding metal layer and the first connection bonding metal layer are formed, and a direction that is arranged inside the frame portion and intersects the one surface. A displacement space forming recess that secures a displacement space of the movable portion on the surface of the through hole wiring formation substrate on the sensor substrate side. And the second sealing bonding metal layer and the second connecting bonding metal layer are formed on the periphery of the displacement space forming recess, and the second connecting bonding metal layer is elongated. shape and is made been and are arranged in a manner that the longitudinal direction coincides with the circumferential direction of the second sealing bonding metal layer, an intermediate portion in the longitudinal direction of the second connecting bonding metal layer is pre-Symbol rewiring 2. The sensor according to claim 1, wherein the sensor is a part. Remento. 第3の半導体基板を用いて形成され前記センサ基板の他表面側に封着されたカバー基板を備え、前記第1の半導体基板と前記第2の半導体基板および前記第3の半導体基板とはウェハレベルで接合されてから所望のチップサイズに切断されてなることを特徴とする請求項2記載のセンサエレメント。   A cover substrate formed using a third semiconductor substrate and sealed on the other surface side of the sensor substrate, the first semiconductor substrate, the second semiconductor substrate, and the third semiconductor substrate being a wafer 3. The sensor element according to claim 2, wherein the sensor element is cut to a desired chip size after being joined at a level. 前記各接続用接合金属層と前記各封止用接合金属層とが同一の金属材料により形成されてなることを特徴とする請求項1ないし請求項3のいずれかに記載のセンサエレメント。   4. The sensor element according to claim 1, wherein each of the connecting bonding metal layers and each of the sealing bonding metal layers is formed of the same metal material. 5. 前記半田リフロー用パッドは、厚み方向に積層された少なくとも二層の金属膜からなり、最上層の金属膜がAuにより形成され、当該最上層直下の金属膜がNiにより形成されてなることを特徴とする請求項1ないし請求項4のいずれかに記載のセンサエレメント。   The solder reflow pad is formed of at least two layers of metal films laminated in the thickness direction, the uppermost metal film is formed of Au, and the metal film immediately below the uppermost layer is formed of Ni. The sensor element according to any one of claims 1 to 4.
JP2005341254A 2005-11-25 2005-11-25 Sensor element Expired - Fee Related JP5069410B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005341254A JP5069410B2 (en) 2005-11-25 2005-11-25 Sensor element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005341254A JP5069410B2 (en) 2005-11-25 2005-11-25 Sensor element

Publications (2)

Publication Number Publication Date
JP2007147408A JP2007147408A (en) 2007-06-14
JP5069410B2 true JP5069410B2 (en) 2012-11-07

Family

ID=38208986

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005341254A Expired - Fee Related JP5069410B2 (en) 2005-11-25 2005-11-25 Sensor element

Country Status (1)

Country Link
JP (1) JP5069410B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4915677B2 (en) * 2008-05-27 2012-04-11 パナソニック株式会社 Manufacturing method of sensor device

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10256867A (en) * 1997-01-07 1998-09-25 Matsushita Electric Ind Co Ltd Vibrator, its manufacture and electronic device using the vibrator
JPH10200362A (en) * 1997-01-16 1998-07-31 Matsushita Electric Ind Co Ltd Oscillator
US6228675B1 (en) * 1999-07-23 2001-05-08 Agilent Technologies, Inc. Microcap wafer-level package with vias
US6770503B1 (en) * 1999-10-21 2004-08-03 The Charles Stark Draper Laboratory, Inc. Integrated packaging of micromechanical sensors and associated control circuits
KR100413789B1 (en) * 1999-11-01 2003-12-31 삼성전자주식회사 High vacuum packaging microgyroscope and manufacturing method thereof
JP3608455B2 (en) * 1999-11-30 2005-01-12 松下電工株式会社 Semiconductor acceleration sensor
JP3519720B2 (en) * 2001-06-11 2004-04-19 松下電器産業株式会社 Electronic device
JP4589605B2 (en) * 2002-07-26 2010-12-01 パナソニック電工株式会社 Semiconductor multi-axis acceleration sensor
JP4342174B2 (en) * 2002-12-27 2009-10-14 新光電気工業株式会社 Electronic device and manufacturing method thereof
JP4157414B2 (en) * 2003-04-17 2008-10-01 セイコーインスツル株式会社 Capacitance type external force detection device
JP4859347B2 (en) * 2004-02-18 2012-01-25 セイコーエプソン株式会社 Vibrating gyroscope
JP4475976B2 (en) * 2004-02-23 2010-06-09 三菱電機株式会社 Airtight sealed package
JP4312631B2 (en) * 2004-03-03 2009-08-12 三菱電機株式会社 Wafer level package structure and manufacturing method thereof, and device divided from wafer level package structure
JP4371217B2 (en) * 2004-03-12 2009-11-25 日本電気株式会社 Hermetic sealing structure for semiconductor devices
JP4304482B2 (en) * 2004-03-17 2009-07-29 株式会社デンソー Pressure sensor
US20070176294A1 (en) * 2004-03-26 2007-08-02 Fujikura Ltd. Thorough wiring board and method of manufacturing the same

Also Published As

Publication number Publication date
JP2007147408A (en) 2007-06-14

Similar Documents

Publication Publication Date Title
JP4839826B2 (en) Sensor module
JP3938198B1 (en) Wafer level package structure and sensor element
JP4925275B2 (en) Semiconductor device
JP4925272B2 (en) Semiconductor device
JP3938205B1 (en) Sensor element
JP3938204B1 (en) Wafer level package structure and sensor element
JP4715503B2 (en) Manufacturing method of sensor module
JP4081496B2 (en) Wafer level package structure, acceleration sensor
JP2008008672A (en) Acceleration sensor
JP3938199B1 (en) Wafer level package structure and sensor device
JP2007263766A (en) Sensor device
JP4665733B2 (en) Sensor element
JP5069410B2 (en) Sensor element
JP2010008172A (en) Semiconductor device
JP3938206B1 (en) Wafer level package structure and sensor element
JP3938203B1 (en) Sensor element and wafer level package structure
JP4000169B2 (en) Chip size package
JP4000168B2 (en) Sensor device
JP2007171153A (en) Sensor element
JP3938196B1 (en) Sensor module
JP2008157825A (en) Sensor device
JP2008244174A (en) Method of manufacturing sensor element
JP4816065B2 (en) Manufacturing method of sensor module
JP4844118B2 (en) Sensor module and manufacturing method thereof
JP2007266320A (en) Sensor module

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080822

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100722

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101203

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101214

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110214

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110531

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120110

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20120112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120724

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120817

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150824

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees