JP5068830B2 - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP5068830B2
JP5068830B2 JP2010017579A JP2010017579A JP5068830B2 JP 5068830 B2 JP5068830 B2 JP 5068830B2 JP 2010017579 A JP2010017579 A JP 2010017579A JP 2010017579 A JP2010017579 A JP 2010017579A JP 5068830 B2 JP5068830 B2 JP 5068830B2
Authority
JP
Japan
Prior art keywords
insulating film
opening
metal layer
wiring
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010017579A
Other languages
Japanese (ja)
Other versions
JP2010093307A (en
Inventor
ツトム 宮本
Original Assignee
株式会社テラミクロス
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社テラミクロス filed Critical 株式会社テラミクロス
Priority to JP2010017579A priority Critical patent/JP5068830B2/en
Publication of JP2010093307A publication Critical patent/JP2010093307A/en
Application granted granted Critical
Publication of JP5068830B2 publication Critical patent/JP5068830B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

この発明は半導体装置に関する。   The present invention relates to a semiconductor device.

従来のCSP(chip size package)と呼ばれる半導体装置には、半導体基板上に形成された配線の接続パッド部上面に柱状電極を形成したものがある(例えば、特許文献1参照)。この場合、半導体装置の製造方法としては、半導体基板上の全面に形成された下地金属層上に形成された配線を含む下地金属層の上面に、配線の接続パッド部つまり柱状電極形成領域に対応する部分に開口部を有するメッキレジスト膜を形成し、下地金属層をメッキ電流路とした電解メッキを行なうことにより、メッキレジスト膜の開口部内の配線の接続パッド部上面に柱状電極を形成し、メッキレジスト膜をレジスト剥離液を用いて剥離し、配線をマスクとして配線下以外の領域における下地金属層をエッチングして除去する方法が用いられている。   Some conventional semiconductor devices called CSP (chip size package) have columnar electrodes formed on the upper surface of connection pad portions of wiring formed on a semiconductor substrate (see, for example, Patent Document 1). In this case, as a method for manufacturing a semiconductor device, the upper surface of the base metal layer including the wiring formed on the base metal layer formed on the entire surface of the semiconductor substrate corresponds to the connection pad portion of the wiring, that is, the columnar electrode formation region. Forming a plating resist film having an opening in the portion to be formed, and performing electrolytic plating using the base metal layer as a plating current path, thereby forming a columnar electrode on the upper surface of the connection pad portion of the wiring in the opening of the plating resist film; A method is used in which a plating resist film is stripped using a resist stripping solution, and a base metal layer in a region other than under the wiring is etched away using the wiring as a mask.

特開2004−281614号公報JP 2004-281614 A

しかしながら、上記従来の半導体装置の製造方法において、柱状電極形成用メッキレジスト膜をレジスト剥離液を用いて剥離するとき、柱状電極形成用メッキレジスト膜が主としてその上面側からのみ剥離されるため、配線間の間隔が狭くなると、配線間にレジスト残渣が発生することがある。このレジスト残渣は、配線をマスクとして下地金属層をエッチングするとき、マスクとなってエッチング不良を引き起こし、配線間の短絡の原因となってしまう。   However, in the above-described conventional method for manufacturing a semiconductor device, when the columnar electrode forming plating resist film is stripped using a resist stripping solution, the columnar electrode forming plating resist film is stripped mainly only from the upper surface side. When the interval between the two becomes narrow, a resist residue may be generated between the wirings. When the underlying metal layer is etched using the wiring as a mask, the resist residue becomes a mask and causes an etching failure, causing a short circuit between the wirings.

そこで、この発明は、柱状電極形成用メッキレジスト膜を剥離した際にレジスト残渣が発生しにくいようにすることができる半導体装置およびその製造方法を提供することを目的とする。   SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide a semiconductor device and a method of manufacturing the same that can prevent resist residue from being generated when the columnar electrode forming plating resist film is peeled off.

請求項1に記載の発明に係る半導体装置は、上面に複数の接続パッドを有する半導体基板と、前記半導体基板上に設けられ、前記接続パッドに対応する部分に開口部を有する絶縁膜と、前記絶縁膜の上面に設けられ、下面側配線形成領域に対応する部分に開口部を有する下面側上層絶縁膜と、前記下面側上層絶縁膜の開口部内に前記絶縁膜の開口部を介して前記接続パッドに接続されて設けられた下面側配線と、前記下面側上層絶縁膜および前記下面側配線の上面に設けられ、再配線形成領域に対応する部分に開口部を有する再配線上層絶縁膜と、前記再配線上層絶縁膜の開口部内に前記下面側配線に接続されて設けられ、その上面が前記再配線上層絶縁膜の上面と面一かそれよりも低くなるように設けられた再配線と、前記再配線の接続パッド部上に設けられた柱状電極とを備えており、一部の前記下面側配線は前記接続パッドに接続された接続部のみからなり、一部の前記再配線は残りの前記下層側配線の接続パッド部に接続された接続パッド部のみからなり、前記絶縁膜上において接続部のみからなる前記下面側配線に接続される前記再配線の接続パッド部下にダミー接続パッド部が島状に設けられていることを特徴とするものである。
請求項2に記載の発明に係る半導体装置は、請求項1に記載の発明において、前記再配線上層絶縁膜の開口部内に設けられた前記再配線は、前記再配線上層絶縁膜の開口部の底面および側面に形成された下地金属層と前記下地金属層上に形成された上部金属層を含むことを特徴とするものである。
請求項3に記載の発明に係る半導体装置は、請求項1に記載の発明において、前記柱状電極の周囲に封止膜が設けられていることを特徴とするものである。
請求項4に記載の発明に係る半導体装置は、請求項3に記載の発明において、前記柱状電極上に半田ボールが設けられていることを特徴とするものである。
A semiconductor device according to claim 1 is a semiconductor substrate having a plurality of connection pads on an upper surface, an insulating film provided on the semiconductor substrate and having an opening at a portion corresponding to the connection pads, A lower surface side upper insulating film provided on the upper surface of the insulating film and having an opening in a portion corresponding to the lower surface side wiring formation region, and the connection through the opening of the insulating film in the opening of the lower surface side upper insulating film A lower surface side wiring provided connected to a pad, a lower surface side upper layer insulating film and a lower surface side upper layer insulating film provided on the upper surface of the lower surface side wiring, and a rewiring upper layer insulating film having an opening in a portion corresponding to a rewiring formation region; Rewiring provided in the opening of the redistribution upper layer insulating film connected to the lower surface side wiring, the upper surface of which is provided so as to be flush with or lower than the upper surface of the rewiring upper layer insulating film, The rewiring connection pad And a part of the lower surface side wiring is composed only of the connection portion connected to the connection pad, and a part of the rewiring is formed of the remaining lower layer side wiring. A dummy connection pad portion is provided in an island shape below the connection pad portion of the rewiring connected to the lower surface side wiring formed of only the connection portion on the insulating film, and including only the connection pad portion connected to the connection pad portion. It is characterized by that.
A semiconductor device according to a second aspect of the present invention is the semiconductor device according to the first aspect, wherein the rewiring provided in the opening of the redistribution upper layer insulating film is formed in the opening of the rewiring upper insulating film. It includes a base metal layer formed on the bottom and side surfaces and an upper metal layer formed on the base metal layer.
A semiconductor device according to a third aspect of the present invention is the semiconductor device according to the first aspect, wherein a sealing film is provided around the columnar electrode.
A semiconductor device according to a fourth aspect of the present invention is the semiconductor device according to the third aspect, wherein a solder ball is provided on the columnar electrode.

この発明によれば、再配線上層絶縁膜の開口部内に再配線をその上面が再配線上層絶縁膜の上面と面一かそれよりも低くなるように形成し、その上に柱状電極形成用メッキレジスト膜を形成しているので、再配線間に柱状電極形成用メッキレジスト膜が入り込む余地がなく、ひいては柱状電極形成用メッキレジスト膜を剥離した際にレジスト残渣が発生しにくいようにすることができる。   According to the present invention, the rewiring is formed in the opening of the rewiring upper insulating film so that the upper surface thereof is flush with or lower than the upper surface of the rewiring upper insulating film, and the columnar electrode forming plating is formed thereon. Since the resist film is formed, there is no room for the columnar electrode forming plating resist film to enter between the rewirings, and as a result, resist residues are less likely to be generated when the columnar electrode forming plating resist film is peeled off. it can.

この発明の参考実施形態1としての半導体装置の断面図。1 is a cross-sectional view of a semiconductor device as Reference Embodiment 1 of the present invention. 図1に示す半導体装置の製造方法の一例において、当初用意したものの断面図。Sectional drawing of what was prepared initially in an example of the manufacturing method of the semiconductor device shown in FIG. 図2に続く工程の断面図。Sectional drawing of the process following FIG. 図3に続く工程の断面図。Sectional drawing of the process following FIG. 図4に続く工程の断面図。Sectional drawing of the process following FIG. 図5に続く工程の断面図。Sectional drawing of the process following FIG. 図6に続く工程の断面図。Sectional drawing of the process following FIG. 図7に続く工程の断面図。Sectional drawing of the process following FIG. 図8に続く工程の断面図。FIG. 9 is a cross-sectional view of the process following FIG. 8. 図9に続く工程の断面図。Sectional drawing of the process following FIG. 図10に続く工程の断面図。Sectional drawing of the process following FIG. この発明の参考実施形態2としての半導体装置の断面図。Sectional drawing of the semiconductor device as Reference Embodiment 2 of this invention. 図12に示す半導体装置の製造方法の一例において、所定の工程の断面図。Sectional drawing of a predetermined | prescribed process in an example of the manufacturing method of the semiconductor device shown in FIG. 図13に続く工程の断面図。Sectional drawing of the process following FIG. 図14に続く工程の断面図。FIG. 15 is a sectional view of a step following FIG. 14. 図15に続く工程の断面図。FIG. 16 is a cross-sectional view of the process following FIG. 15. 図16に続く工程の断面図。FIG. 17 is a cross-sectional view of the process following FIG. 16. 図17に続く工程の断面図。FIG. 18 is a cross-sectional view of the process following FIG. 17. 図18に続く工程の断面図。FIG. 19 is a cross-sectional view of the process following FIG. 18. この発明の第1実施形態としての半導体装置の断面図。1 is a cross-sectional view of a semiconductor device as a first embodiment of the present invention.

(参考実施形態1)
図1はこの発明の参考実施形態1としての半導体装置の断面図を示す。この半導体装置は、CSPと呼ばれるもので、シリコン基板(半導体基板)1を備えている。シリコン基板1の上面には集積回路(図示せず)が設けられ、上面周辺部にはアルミニウム系金属等からなる複数の接続パッド2が集積回路に接続されて設けられている。
(Reference Embodiment 1)
FIG. 1 is a sectional view of a semiconductor device as a first embodiment of the present invention. This semiconductor device is called a CSP and includes a silicon substrate (semiconductor substrate) 1. An integrated circuit (not shown) is provided on the upper surface of the silicon substrate 1, and a plurality of connection pads 2 made of aluminum metal or the like are provided on the periphery of the upper surface so as to be connected to the integrated circuit.

接続パッド2の中央部を除くシリコン基板1の上面には酸化シリコン等からなる絶縁膜3が設けられ、接続パッド2の中央部は絶縁膜3に設けられた開口部4を介して露出されている。絶縁膜3の上面にはポリイミド系樹脂等からなる保護膜(絶縁膜)5が設けられている。絶縁膜3の開口部4に対応する部分における保護膜5には開口部6が設けられている。   An insulating film 3 made of silicon oxide or the like is provided on the upper surface of the silicon substrate 1 excluding the central portion of the connection pad 2, and the central portion of the connection pad 2 is exposed through an opening 4 provided in the insulating film 3. Yes. A protective film (insulating film) 5 made of polyimide resin or the like is provided on the upper surface of the insulating film 3. An opening 6 is provided in the protective film 5 at a portion corresponding to the opening 4 of the insulating film 3.

保護膜5の上面にはポリイミド系樹脂等からなる上層絶縁膜(再配線上層絶縁膜)7が設けられている。上層絶縁膜7の上面の配線形成領域(再配線形成領域)には開口部8が保護膜5の開口部6に連通されて設けられている。上層絶縁膜7の開口部8を介して露出された保護膜5の上面および上層絶縁膜7の開口部8の内壁面には銅等からなる下地金属層9が凹部状に設けられている。凹部状の下地金属層9の内部には銅からなる上部金属層10が設けられている。下地金属層9および上部金属層10は積層されて配線(再配線)11を構成する。配線11の一端部は、絶縁膜3および保護膜5の開口部4、6を介して接続パッド2に接続されている。   An upper layer insulating film (rewiring upper layer insulating film) 7 made of polyimide resin or the like is provided on the upper surface of the protective film 5. An opening 8 is provided in the wiring formation region (rewiring formation region) on the upper surface of the upper insulating film 7 so as to communicate with the opening 6 of the protective film 5. A base metal layer 9 made of copper or the like is provided in a concave shape on the upper surface of the protective film 5 exposed through the opening 8 of the upper insulating film 7 and the inner wall surface of the opening 8 of the upper insulating film 7. An upper metal layer 10 made of copper is provided inside the concave base metal layer 9. The base metal layer 9 and the upper metal layer 10 are laminated to form a wiring (rewiring) 11. One end of the wiring 11 is connected to the connection pad 2 through the openings 4 and 6 of the insulating film 3 and the protective film 5.

ここで、上層絶縁膜7の開口部8の内壁面に設けられた凹部状の下地金属層9の両側部の上面は上層絶縁膜7の上面と面一となっている。上部金属層10の上面は上層絶縁膜7の上面と面一かそれよりもやや低くなっている。また、配線11は、接続パッド2に接続された接続部11aと、先端の接続パッド部11bと、その間の引き回し線部11cとからなっている。   Here, the upper surfaces of both side portions of the recessed base metal layer 9 provided on the inner wall surface of the opening 8 of the upper insulating film 7 are flush with the upper surface of the upper insulating film 7. The upper surface of the upper metal layer 10 is flush with or slightly lower than the upper surface of the upper insulating film 7. The wiring 11 includes a connection portion 11a connected to the connection pad 2, a connection pad portion 11b at the tip, and a lead wire portion 11c therebetween.

配線11の接続パッド部11b上面には銅からなる柱状電極12が設けられている。配線11および上層絶縁膜7の上面にはエポキシ系樹脂等からなる封止膜13がその上面が柱状電極12の上面と面一となるように設けられている。柱状電極12の上面には半田ボール14が設けられている。   A columnar electrode 12 made of copper is provided on the upper surface of the connection pad portion 11 b of the wiring 11. A sealing film 13 made of an epoxy resin or the like is provided on the upper surface of the wiring 11 and the upper insulating film 7 so that the upper surface is flush with the upper surface of the columnar electrode 12. A solder ball 14 is provided on the upper surface of the columnar electrode 12.

次に、この半導体装置の製造方法の一例について説明する。まず、図2に示すように、ウエハ状態のシリコン基板(以下、半導体ウエハ21という)の上面にアルミニウム系金属等からなる接続パッド2および酸化シリコン等からなる絶縁膜3が形成され、接続パッド2の中央部が絶縁膜3に形成された開口部4を介して露出されたものを用意する。   Next, an example of a method for manufacturing this semiconductor device will be described. First, as shown in FIG. 2, a connection pad 2 made of an aluminum-based metal or the like and an insulating film 3 made of silicon oxide or the like are formed on the upper surface of a silicon substrate (hereinafter referred to as a semiconductor wafer 21) in a wafer state. Is prepared in such a manner that the central portion is exposed through the opening 4 formed in the insulating film 3.

この場合、半導体ウエハ21の上面において各半導体装置が形成される領域には所定の機能の集積回路(図示せず)が形成され、接続パッド2はそれぞれ対応する領域に形成された集積回路に電気的に接続されている。なお、図2において、符号22で示す領域はダイシングラインに対応する領域である。   In this case, an integrated circuit (not shown) having a predetermined function is formed in a region where each semiconductor device is formed on the upper surface of the semiconductor wafer 21, and the connection pad 2 is electrically connected to the integrated circuit formed in the corresponding region. Connected. In FIG. 2, an area indicated by reference numeral 22 is an area corresponding to a dicing line.

次に、図3に示すように、絶縁膜3の上面に、スピンコート法等により形成されたポリイミド系樹脂等からなる保護膜形成用膜をフォトリソグラフィ法によりパターニングして硬化させることにより、保護膜5を形成する。この状態では、絶縁膜3の開口部に対応する部分における保護膜5には開口部6が形成されている。   Next, as shown in FIG. 3, a protective film forming film made of polyimide resin or the like formed by spin coating or the like is patterned on the upper surface of the insulating film 3 by photolithography to be cured. A film 5 is formed. In this state, an opening 6 is formed in the protective film 5 in a portion corresponding to the opening of the insulating film 3.

次に、図4に示すように、保護膜5の上面に、スピンコート法等により形成された感光性ポリイミド系樹脂等からなる上層絶縁膜形成用膜を露光マスク(図示せず)を用いて露光、現像して硬化させることにより、上層絶縁膜7を形成する。この状態では、上層絶縁膜7の配線形成領域には開口部8が保護膜5の開口部6に連通されて形成されている。   Next, as shown in FIG. 4, an upper insulating film forming film made of a photosensitive polyimide resin or the like formed by spin coating or the like is formed on the upper surface of the protective film 5 using an exposure mask (not shown). The upper insulating film 7 is formed by curing by exposure, development. In this state, an opening 8 is formed in the wiring formation region of the upper insulating film 7 so as to communicate with the opening 6 of the protective film 5.

ここで、保護膜5を上層絶縁膜7と同一の材料(例えば、ネガ型の感光性ポリイミド系樹脂)によって形成するようにしてもよい。この場合、塗布された保護膜形成用膜を露光、現像し、次いで保護膜形成用膜を仮硬化させ、次いで上層絶縁膜形成用膜を塗布し、次いで上層絶縁膜形成用膜を露光、現像し、次いで保護膜形成用膜および上層絶縁膜形成用膜を本硬化させるようにしてもよい。   Here, the protective film 5 may be formed of the same material as the upper insulating film 7 (for example, a negative photosensitive polyimide resin). In this case, the applied protective film forming film is exposed and developed, then the protective film forming film is temporarily cured, then the upper insulating film forming film is applied, and then the upper insulating film forming film is exposed and developed. Then, the protective film forming film and the upper insulating film forming film may be fully cured.

次に、図5に示すように、絶縁膜3、保護膜5および上層絶縁膜7の開口部4、6、8を介して露出された接続パッド2の上面、上層絶縁膜7の開口部8を介して露出された保護膜5の上面および上層絶縁膜7の表面に下地金属層9を形成する。この場合、下地金属層9は、上層絶縁膜7の開口部8の底面および開口部8の周囲を形成する側面に沿ってベタ状に形成され、底面部および側部を有する凹部状となっている。また、下地金属層9は、無電解メッキにより形成された銅層のみであってもよく、またスパッタにより形成された銅層のみであってもよく、さらにスパッタにより形成されたチタン等の薄膜層上にスパッタにより銅層を形成したものであってもよい。   Next, as shown in FIG. 5, the upper surface of the connection pad 2 exposed through the openings 4, 6, 8 of the insulating film 3, the protective film 5 and the upper insulating film 7, and the opening 8 of the upper insulating film 7. A base metal layer 9 is formed on the upper surface of the protective film 5 and the surface of the upper insulating film 7 exposed through the film. In this case, the base metal layer 9 is formed in a solid shape along the bottom surface of the opening 8 of the upper insulating film 7 and the side surface forming the periphery of the opening 8 and has a concave shape having a bottom surface and side portions. Yes. The base metal layer 9 may be only a copper layer formed by electroless plating, or may be only a copper layer formed by sputtering, and a thin film layer such as titanium formed by sputtering. A copper layer may be formed thereon by sputtering.

次に、下地金属層9の上面に、スピンコート法等により塗布されたポジ型のレジスト膜をフォトリソグラフィ法によりパターニングすることにより、上部金属層形成用メッキレジスト膜23を形成する。この状態では、上部金属層10形成領域に対応する部分における上部金属層形成用メッキレジスト膜23には開口部24が形成されている。この場合、上部金属層形成用メッキレジスト膜23の開口部24のサイズは上層絶縁膜7の開口部8のサイズよりも下地金属層9の膜厚の分だけ小さくなっている。   Next, an upper metal layer forming plating resist film 23 is formed on the upper surface of the base metal layer 9 by patterning a positive resist film applied by spin coating or the like by photolithography. In this state, an opening 24 is formed in the upper metal layer forming plating resist film 23 in a portion corresponding to the upper metal layer 10 formation region. In this case, the size of the opening 24 of the plating resist film 23 for forming the upper metal layer is smaller than the size of the opening 8 of the upper insulating film 7 by the thickness of the base metal layer 9.

次に、下地金属層9をメッキ電流路とした銅の電解メッキを行なうことにより、上部金属層形成用メッキレジスト膜23の開口部8内の凹部状の下地金属層9の内部に上部金属層10を形成する。この場合、上部金属層10の上面は上層絶縁膜7の上面と面一かそれよりもやや低くなるようにする。次に、上部金属層10形成用メッキレジスト膜23をレジスト剥離液を用いて剥離する。   Next, by performing electrolytic plating of copper using the base metal layer 9 as a plating current path, the upper metal layer is formed inside the concave base metal layer 9 in the opening 8 of the plating resist film 23 for forming the upper metal layer. 10 is formed. In this case, the upper surface of the upper metal layer 10 is made to be flush with or slightly lower than the upper surface of the upper insulating film 7. Next, the plating resist film 23 for forming the upper metal layer 10 is stripped using a resist stripping solution.

次に、図6に示すように、配線11の上面に、ネガ型のドライフィルムレジストをラミネートし、該ネガ型のドライフィルムレジストをフォトリソグラフィ法によりパターニングすることにより、柱状電極形成用メッキレジスト膜25を形成する。この状態では、配線11の接続パッド部11b(柱状電極12形成領域)に対応する部分における柱状電極形成用メッキレジスト膜25には開口部26が形成されている。   Next, as shown in FIG. 6, a negative type dry film resist is laminated on the upper surface of the wiring 11, and the negative type dry film resist is patterned by a photolithography method, thereby forming a columnar electrode forming plating resist film. 25 is formed. In this state, an opening 26 is formed in the columnar electrode forming plating resist film 25 in a portion corresponding to the connection pad portion 11 b (columnar electrode 12 formation region) of the wiring 11.

次に、下地金属層9をメッキ電流路とした銅の電解メッキを行なうことにより、柱状電極形成用メッキレジスト膜25の開口部26内の配線11の接続パッド部11b上面に柱状電極12を形成する。次に、柱状電極形成用メッキレジスト膜25をレジスト剥離液を用いて剥離する。この場合、柱状電極形成用メッキレジスト膜25は、レジスト剥離液と接触している表面から膨潤して剥離される。   Next, the columnar electrode 12 is formed on the upper surface of the connection pad portion 11b of the wiring 11 in the opening 26 of the columnar electrode forming plating resist film 25 by performing electrolytic plating of copper using the base metal layer 9 as a plating current path. To do. Next, the columnar electrode forming plating resist film 25 is stripped using a resist stripping solution. In this case, the columnar electrode forming plating resist film 25 swells and peels from the surface in contact with the resist stripping solution.

ここで、柱状電極形成用メッキレジスト膜25を形成した状態においては、下地金属層9および上部金属層10の積層構造を有する配線11間に上層絶縁膜7が存在するので、配線11間に柱状電極形成用メッキレジスト膜25が入り込む余地はない。したがって、配線11間の間隔が狭くなった場合であっても、配線11間に柱状電極形成用メッキレジスト膜25のレジスト残渣が発生することがなく、柱状電極形成用メッキレジスト膜25のレジスト残渣に起因する配線11間でのショートの発生を確実に防止することができる。   Here, in the state in which the columnar electrode forming plating resist film 25 is formed, the upper insulating film 7 exists between the wirings 11 having the laminated structure of the base metal layer 9 and the upper metal layer 10. There is no room for the electrode forming plating resist film 25 to enter. Therefore, even when the interval between the wirings 11 becomes narrow, no resist residue of the columnar electrode forming plating resist film 25 is generated between the wirings 11, and the resist residue of the columnar electrode forming plating resist film 25 is not generated. It is possible to reliably prevent occurrence of a short circuit between the wirings 11 due to the above.

このようにして、柱状電極形成用メッキレジスト膜25を剥離したら、次に、配線11をマスクとして配線11下以外の領域における下地金属層9をエッチングして除去すると、図7に示すように、上層絶縁膜7の開口部8内にのみ下地金属層9が残存される。これにより、図1に図示される如く、下地金属層9と上部金属層10との積層構造を有し、接続パッド2に接続された接続部11aと、先端の接続パッド部11bと、その間の引き回し線部11cとからなる配線11が形成される。   After the columnar electrode forming plating resist film 25 is peeled in this way, the base metal layer 9 in a region other than under the wiring 11 is then removed by etching using the wiring 11 as a mask, as shown in FIG. The base metal layer 9 remains only in the opening 8 of the upper insulating film 7. As a result, as shown in FIG. 1, the base metal layer 9 and the upper metal layer 10 have a laminated structure, and the connection portion 11 a connected to the connection pad 2, the connection pad portion 11 b at the tip, and the gap therebetween A wiring 11 composed of the lead wire portion 11c is formed.

次に、図8に示すように、配線11、下地金属層9および柱状電極12を含む上層絶縁膜7の上面にエポキシ系樹脂等からなる封止膜13をその厚さが柱状電極12の高さよりもやや厚くなるように形成する。したがって、この状態では、柱状電極12の上面は封止膜13によって覆われている。次に、封止膜13の上面側を適宜に研削することにより、図9に示すように、柱状電極12の上面を露出させるとともに、この露出された柱状電極12の上面を含む封止膜13の上面を平坦化する。次に、図10に示すように、柱状電極12の上面に半田ボール14を形成する。次に、図11に示すように、半導体ウエハ21等をダイシングライン22に沿って切断すると、図1に示す半導体装置が複数個得られる。   Next, as shown in FIG. 8, a sealing film 13 made of epoxy resin or the like is formed on the upper surface of the upper insulating film 7 including the wiring 11, the base metal layer 9 and the columnar electrode 12. It is formed to be slightly thicker than the thickness. Therefore, in this state, the upper surface of the columnar electrode 12 is covered with the sealing film 13. Next, by appropriately grinding the upper surface side of the sealing film 13, the upper surface of the columnar electrode 12 is exposed and the sealing film 13 including the exposed upper surface of the columnar electrode 12 as shown in FIG. 9. The upper surface of the substrate is flattened. Next, as shown in FIG. 10, solder balls 14 are formed on the upper surface of the columnar electrode 12. Next, as shown in FIG. 11, when the semiconductor wafer 21 and the like are cut along the dicing line 22, a plurality of semiconductor devices shown in FIG. 1 are obtained.

(参考実施形態2)
図12はこの発明の参考実施形態2としての半導体装置の断面図を示す。この半導体装置において、図1に示す半導体装置と異なる点は、配線および上層絶縁膜を2層とした点である。すなわち、保護膜5の上面にはポリイミド系樹脂等からなる第1の上層絶縁膜(下面側上層絶縁膜)31aが設けられている。第1の上層絶縁膜31aの上面の第1の配線形成領域には開口部32が保護膜5の開口部6に連通されて設けられている。
(Reference embodiment 2)
FIG. 12 is a sectional view of a semiconductor device as a second embodiment of the present invention. This semiconductor device is different from the semiconductor device shown in FIG. 1 in that the wiring and the upper insulating film have two layers. That is, a first upper insulating film (lower upper insulating film) 31 a made of polyimide resin or the like is provided on the upper surface of the protective film 5. An opening 32 is provided in the first wiring formation region on the upper surface of the first upper insulating film 31 a so as to communicate with the opening 6 of the protective film 5.

第1の上層絶縁膜31aの開口部32を介して露出された保護膜5の上面および第1の上層絶縁膜31aの開口部32の内壁面には銅等からなる第1の下地金属層33が凹部状に設けられている。凹部状の第1の下地金属層33の内部には銅からなる第1の上部金属層34が設けられている。第1の下地金属層33および第1の上部金属層34は、積層されて第1の配線35(下面側配線)を構成する。第1の配線35の一端部は、絶縁膜3および保護膜5の開口部4、6を介して接続パッド2に接続されている。   A first base metal layer 33 made of copper or the like is formed on the upper surface of the protective film 5 exposed through the opening 32 of the first upper insulating film 31a and the inner wall surface of the opening 32 of the first upper insulating film 31a. Is provided in a concave shape. A first upper metal layer 34 made of copper is provided inside the concave first metal layer 33. The first base metal layer 33 and the first upper metal layer 34 are laminated to form a first wiring 35 (lower surface side wiring). One end of the first wiring 35 is connected to the connection pad 2 through the openings 4 and 6 of the insulating film 3 and the protective film 5.

この場合も、第1の上層絶縁膜31aの開口部32の内壁面に設けられた第1の下地金属層33の上面は第1の上層絶縁膜31aの上面と面一となっている。第1の上部金属層34の上面は第1の上層絶縁膜31aの上面と面一かそれよりもやや低くなっている。また、第1の配線35は、接続パッド2に接続された接続部35aと、先端の接続パッド部35bと、その間の引き回し線部35cとからなっている。   Also in this case, the upper surface of the first base metal layer 33 provided on the inner wall surface of the opening 32 of the first upper insulating film 31a is flush with the upper surface of the first upper insulating film 31a. The upper surface of the first upper metal layer 34 is flush with or slightly lower than the upper surface of the first upper insulating film 31a. The first wiring 35 includes a connection portion 35a connected to the connection pad 2, a tip connection pad portion 35b, and a lead wire portion 35c therebetween.

ここで、すべての第1の配線35の一端部(接続部35a)は、絶縁膜3および保護膜5の開口部4、6を介して接続パッド2に接続されているが、一部の第1の配線35は接続部35aのみからなっている。したがって、第1の配線35の引き回し線部35cの本数は、図1に示す配線11の引き回し線部11cの本数よりも少なくなっている。   Here, one end portions (connection portions 35a) of all the first wirings 35 are connected to the connection pads 2 through the openings 4 and 6 of the insulating film 3 and the protective film 5, but some of the first wirings 35 are connected. One wiring 35 includes only a connecting portion 35a. Therefore, the number of the routing line portions 35c of the first wiring 35 is smaller than the number of the routing line portions 11c of the wiring 11 shown in FIG.

第1の配線35および第1の上層絶縁膜31aの上面にはポリイミド系樹脂等からなる第2の上層絶縁膜(再配線上層絶縁膜)31bが設けられている。第2の上層絶縁膜31bの上面の第2の配線形成領域には開口部36が設けられている。この場合、一部の開口部36は第1の配線35の接続パッド部35bに対応する領域のみに設けられている。   A second upper layer insulating film (rewiring upper layer insulating film) 31b made of polyimide resin or the like is provided on the upper surfaces of the first wiring 35 and the first upper layer insulating film 31a. An opening 36 is provided in the second wiring formation region on the upper surface of the second upper insulating film 31b. In this case, some of the openings 36 are provided only in a region corresponding to the connection pad portion 35 b of the first wiring 35.

第2の上層絶縁膜31bの開口部36を介して露出された第1の上層絶縁膜31aの上面および第2の上層絶縁膜31bの開口部36の内壁面には銅等からなる第2の下地金属層37が凹部状に設けられている。凹部状の第2の下地金属層37の内部には銅からなる第2の上部金属層38が設けられている。第2の下地金属層37および第2の上部金属層38は、積層されて第2の配線(再配線)39を構成する。   The upper surface of the first upper insulating film 31a exposed through the opening 36 of the second upper insulating film 31b and the inner wall surface of the opening 36 of the second upper insulating film 31b are made of copper or the like. A base metal layer 37 is provided in a concave shape. A second upper metal layer 38 made of copper is provided inside the concave second metal layer 37. The second base metal layer 37 and the second upper metal layer 38 are stacked to constitute a second wiring (rewiring) 39.

この場合も、第2の上層絶縁膜31bの開口部36の内壁面に設けられた第2の下地金属層37の上面は第2の上層絶縁膜31bの上面と面一となっている。第2の上部金属層38の上面は第2の上層絶縁膜31bの上面と面一かそれよりもやや低くなっている。また、第2の配線39は、接続部39aと、先端の接続パッド部39bと、その間の引き回し線部39cとからなっている。   Also in this case, the upper surface of the second base metal layer 37 provided on the inner wall surface of the opening 36 of the second upper insulating film 31b is flush with the upper surface of the second upper insulating film 31b. The upper surface of the second upper metal layer 38 is flush with or slightly lower than the upper surface of the second upper insulating film 31b. The second wiring 39 includes a connection portion 39a, a tip connection pad portion 39b, and a lead wire portion 39c therebetween.

そして、一部の第2の配線39の一端部(接続部39a)は、接続部35aのみからなる第1の配線35の上面に接続されている。残りの第2の配線39は、島状で接続パッド部39bのみからなり、第1の配線35の接続パッド部35b上面のみに設けられている。ここで、第1、第2の配線35、39の引き回し線部35c、39cの合計本数は、図1に示す配線11の引き回し線部11cの本数と同じとなっている。   One end portion (connecting portion 39a) of a part of the second wiring 39 is connected to the upper surface of the first wiring 35 including only the connecting portion 35a. The remaining second wiring 39 is island-shaped and includes only the connection pad portion 39 b, and is provided only on the upper surface of the connection pad portion 35 b of the first wiring 35. Here, the total number of the routing lines 35c and 39c of the first and second wirings 35 and 39 is the same as the number of the routing lines 11c of the wiring 11 shown in FIG.

第2の配線39の接続パッド部39b上面には銅からなる柱状電極12が設けられている。第2の配線39および第2の上層絶縁膜31bの上面にはエポキシ系樹脂等からなる封止膜13がその上面が柱状電極12の上面と面一となるように設けられている。柱状電極12の上面には半田ボール14が設けられている。   A columnar electrode 12 made of copper is provided on the upper surface of the connection pad portion 39 b of the second wiring 39. A sealing film 13 made of an epoxy resin or the like is provided on the upper surfaces of the second wiring 39 and the second upper layer insulating film 31 b so that the upper surface thereof is flush with the upper surface of the columnar electrode 12. A solder ball 14 is provided on the upper surface of the columnar electrode 12.

この半導体装置では、一部の第1の配線35が接続部35aのみからなり、一部の第2の配線39が接続パッド部39bのみからなり、第1、第2の配線35、39の引き回し線部35c、39cの合計本数が図1に示す配線11の引き回し線部11bの本数と同じとなっているので、第1、第2の配線35、39の引き回し線部35c、39cの引き回しの自由度を図1に示す半導体装置の場合よりも増大することができる。   In this semiconductor device, some of the first wirings 35 are made up of only the connection portions 35a, and some of the second wirings 39 are made up of only the connection pad portions 39b, so that the first and second wirings 35 and 39 are routed. Since the total number of the line portions 35c and 39c is the same as the number of the routing line portions 11b of the wiring 11 shown in FIG. 1, the routing line portions 35c and 39c of the first and second wirings 35 and 39 are routed. The degree of freedom can be increased as compared with the semiconductor device shown in FIG.

次に、この半導体装置の製造方法の一例について説明する。この場合、図3に示す工程後に、図13に示すように、保護膜5の上面に、スピンコート法等により形成されたポリイミド系樹脂等からなる第1の上層絶縁膜形成用膜をフォトリソグラフィ法によりパターニングすることにより、第1の上層絶縁膜31aを形成する。この状態では、第1の上層絶縁膜31aの第1の配線形成領域には開口部32が保護膜5の開口部6に連通されて形成されている。   Next, an example of a method for manufacturing this semiconductor device will be described. In this case, after the step shown in FIG. 3, as shown in FIG. 13, a first upper insulating film forming film made of polyimide resin or the like formed by spin coating or the like is formed on the upper surface of the protective film 5 by photolithography. By patterning by the method, the first upper insulating film 31a is formed. In this state, the opening 32 is formed in the first wiring formation region of the first upper insulating film 31 a so as to communicate with the opening 6 of the protective film 5.

次に、図14に示すように、絶縁膜3、保護膜5および第1の上層絶縁膜31aの開口部4、6、32を介して露出された接続パッド2の上面、第1の上層絶縁膜31aの開口部32を介して露出された保護膜5の上面および第1の上層絶縁膜31aの表面に、スパッタ法等により、銅等からなる第1の下地金属層33を形成する。この場合、第1の上層絶縁膜31aの開口部32の内部に形成された第1の下地金属層33は凹部状となっている。   Next, as shown in FIG. 14, the upper surface of the connection pad 2 exposed through the openings 4, 6, 32 of the insulating film 3, the protective film 5, and the first upper insulating film 31a, the first upper insulating layer. A first base metal layer 33 made of copper or the like is formed by sputtering or the like on the upper surface of the protective film 5 and the surface of the first upper insulating film 31a exposed through the opening 32 of the film 31a. In this case, the first base metal layer 33 formed inside the opening 32 of the first upper insulating film 31a has a concave shape.

次に、第1の下地金属層33の上面に、スピンコート法等により塗布されたポジ型のレジスト膜をフォトリソグラフィ法によりパターニングすることにより、第1の上部金属層形成用メッキレジスト膜41を形成する。この状態では、第1の上部金属層形成領域に対応する部分における第1の上部金属層形成用メッキレジスト膜41には開口部42が形成されている。この場合も、第1の上部金属層形成用メッキレジスト膜41の開口部42のサイズは第1の上層絶縁膜31aの開口部32のサイズよりも第1の下地金属層33の膜厚の分だけ小さくなっている。   Next, the first upper metal layer forming plating resist film 41 is formed by patterning a positive resist film applied by spin coating or the like on the upper surface of the first base metal layer 33 by photolithography. Form. In this state, an opening 42 is formed in the first upper metal layer forming plating resist film 41 in a portion corresponding to the first upper metal layer forming region. Also in this case, the size of the opening 42 of the first upper metal layer forming plating resist film 41 is equal to the thickness of the first base metal layer 33 than the size of the opening 32 of the first upper insulating film 31a. Only getting smaller.

次に、第1の下地金属層33をメッキ電流路とした銅の電解メッキを行なうことにより、第1の上部金属層形成用メッキレジスト膜41の開口部42内の凹部状の第1の下地金属層33の内部に第1の上部金属層34を形成する。この場合も、第1の上部金属層34の上面は第1の上層絶縁膜31aの上面と面一かそれよりもやや低くなるようにする。   Next, by performing electrolytic plating of copper using the first base metal layer 33 as a plating current path, a concave first base in the opening 42 of the first upper metal layer forming plating resist film 41 is formed. A first upper metal layer 34 is formed inside the metal layer 33. Also in this case, the upper surface of the first upper metal layer 34 is set to be flush with or slightly lower than the upper surface of the first upper insulating film 31a.

次に、第1の上部金属層形成用メッキレジスト膜41をレジスト剥離液を用いて剥離し、次いで、第1の配線35をマスクとして第1の配線35下以外の領域における第1の下地金属層33をエッチングして除去すると、図15に示すように、第1の上層絶縁膜31aの開口部32内にのみ第1の下地金属層33が残存される。   Next, the first upper metal layer forming plating resist film 41 is stripped using a resist stripping solution, and then the first base metal in a region other than the region under the first wiring 35 using the first wiring 35 as a mask. When the layer 33 is removed by etching, as shown in FIG. 15, the first base metal layer 33 remains only in the opening 32 of the first upper insulating film 31a.

次に、図16に示すように、第1の配線14、第1の下地金属層33および第1の上層絶縁膜31aの上面に、スピンコート法等により形成されたポリイミド系樹脂等からなる第2の上層絶縁膜形成用膜をフォトリソグラフィ法によりパターニングすることにより、第2の上層絶縁膜31bを形成する。この状態では、第2の上層絶縁膜31bの第2の上部金属層形成領域には開口部36が形成されている。   Next, as shown in FIG. 16, the first wiring 14, the first base metal layer 33, and the first upper insulating film 31 a are made of a polyimide resin or the like formed on the upper surface of the first upper insulating film 31 a by spin coating or the like. The second upper insulating film 31b is formed by patterning the film for forming the upper insulating film 2 by photolithography. In this state, an opening 36 is formed in the second upper metal layer formation region of the second upper insulating film 31b.

次に、図17に示すように、第2の上層絶縁膜31bの開口部36を介して露出された第1の配線35の上面および第2の上層絶縁膜31bの表面に、スパッタ法等により、銅等からなる第2の下地金属層37を形成する。この場合、第2の上層絶縁膜31bの開口部36の内部に形成された第2の下地金属層37は凹部状となっている。   Next, as shown in FIG. 17, the upper surface of the first wiring 35 and the surface of the second upper insulating film 31b exposed through the opening 36 of the second upper insulating film 31b are sputtered or the like. Then, a second base metal layer 37 made of copper or the like is formed. In this case, the second base metal layer 37 formed inside the opening 36 of the second upper insulating film 31b has a concave shape.

次に、第2の下地金属層37の上面に、スピンコート法等により塗布されたポジ型のレジスト膜をフォトリソグラフィ法によりパターニングすることにより、第2の上部金属層形成用メッキレジスト膜43を形成する。この状態では、第2の上部金属層形成領域に対応する部分における第2の上部金属層形成用メッキレジスト膜43には開口部44が形成されている。この場合も、第2の上部金属層形成用メッキレジスト膜43の開口部44のサイズは第2の上層絶縁膜31bの開口部36のサイズよりも第2の下地金属層37の膜厚の分だけ小さくなっている。   Next, a positive resist film applied by spin coating or the like is patterned on the upper surface of the second base metal layer 37 by photolithography to form a second upper metal layer forming plating resist film 43. Form. In this state, an opening 44 is formed in the second upper metal layer forming plating resist film 43 in a portion corresponding to the second upper metal layer forming region. Also in this case, the size of the opening 44 of the second upper metal layer forming plating resist film 43 is equal to the thickness of the second base metal layer 37 than the size of the opening 36 of the second upper insulating film 31b. Only getting smaller.

次に、第2の下地金属層37をメッキ電流路とした銅の電解メッキを行なうことにより、第2の上部金属層形成用メッキレジスト膜43の開口部44内の凹部状の第2の下地金属層37の内部に第2の上部金属層38を形成する。この場合も、第2の上部金属層38の上面は第2の上層絶縁膜31bの上面と面一かそれよりもやや低くなるようにする。次に、第2の上部金属層形成用メッキレジスト膜43をレジスト剥離液を用いて剥離する。   Next, by performing copper electroplating using the second base metal layer 37 as a plating current path, a concave second base in the opening 44 of the second upper metal layer forming plating resist film 43 is formed. A second upper metal layer 38 is formed inside the metal layer 37. Also in this case, the upper surface of the second upper metal layer 38 is set to be flush with or slightly lower than the upper surface of the second upper insulating film 31b. Next, the second upper metal layer forming plating resist film 43 is stripped using a resist stripping solution.

次に、図18に示すように、第2の上部金属層38および第2の下地金属層37の上面に、ネガ型のドライフィルムレジストをラミネートし、該ネガ型のドライフィルムレジストをフォトリソグラフィ法によりパターニングすることにより、柱状電極形成用メッキレジスト膜45を形成する。この状態では、第2の配線39の接続パッド部39b(柱状電極12形成領域)に対応する部分における柱状電極形成用メッキレジスト膜45には開口部46が形成されている。   Next, as shown in FIG. 18, a negative type dry film resist is laminated on the upper surfaces of the second upper metal layer 38 and the second base metal layer 37, and the negative type dry film resist is photolithography-processed. The columnar electrode forming plating resist film 45 is formed by patterning by the above. In this state, an opening 46 is formed in the columnar electrode forming plating resist film 45 in a portion corresponding to the connection pad portion 39 b (columnar electrode 12 formation region) of the second wiring 39.

次に、第2の下地金属層37をメッキ電流路とした銅の電解メッキを行なうことにより、柱状電極形成用メッキレジスト膜45の開口部46内の第2の配線39の接続パッド部39b上面に柱状電極12を形成する。次に、柱状電極形成用メッキレジスト膜45をレジスト剥離液を用いて剥離する。この場合も、柱状電極形成用メッキレジスト膜45は、レジスト剥離液と接触している表面から膨潤して剥離される。   Next, by performing copper electroplating using the second base metal layer 37 as a plating current path, the upper surface of the connection pad portion 39b of the second wiring 39 in the opening 46 of the columnar electrode forming plating resist film 45 The columnar electrode 12 is formed on the substrate. Next, the columnar electrode forming plating resist film 45 is stripped using a resist stripping solution. Also in this case, the columnar electrode forming plating resist film 45 swells and peels from the surface in contact with the resist stripping solution.

ここで、柱状電極形成用メッキレジスト膜45を形成した状態においては、第2の配線39間に第2の上層絶縁膜31bが存在するので、第2の配線39間に柱状電極形成用メッキレジスト膜45が入り込む余地はない。したがって、第2の配線39間の間隔が狭くなった場合であっても、第2の配線39間に柱状電極形成用メッキレジスト膜45のレジスト残渣が発生することがなく、柱状電極形成用メッキレジスト膜45のレジスト残渣に起因する第2の配線39間でのショートの発生を確実に防止することができる。   Here, in the state in which the columnar electrode forming plating resist film 45 is formed, the second upper layer insulating film 31 b exists between the second wirings 39, so that the columnar electrode forming plating resist is present between the second wirings 39. There is no room for the membrane 45 to enter. Therefore, even when the interval between the second wirings 39 is narrow, the resist residue of the columnar electrode forming plating resist film 45 is not generated between the second wirings 39, and the columnar electrode forming plating is performed. The occurrence of a short circuit between the second wirings 39 due to the resist residue of the resist film 45 can be reliably prevented.

このようにして、柱状電極形成用メッキレジスト膜45を剥離したら、次に、第2の配線39をマスクとして第2の配線39下以外の領域における第2の下地金属層37をエッチングして除去すると、図19に示すように、第2の上層絶縁膜31bの開口部36内にのみ第2の下地金属層37が残存される。以下、上記参考実施形態1の場合と同様に、封止膜13形成工程、半田ボール14形成工程およびダイシング工程を経ると、図12に示す半導体装置が複数個得られる。   After the columnar electrode forming plating resist film 45 is peeled in this way, the second base metal layer 37 in the region other than the area under the second wiring 39 is then removed by etching using the second wiring 39 as a mask. Then, as shown in FIG. 19, the second base metal layer 37 remains only in the opening 36 of the second upper insulating film 31b. Thereafter, similarly to the case of the first embodiment, a plurality of semiconductor devices shown in FIG. 12 are obtained through the sealing film 13 forming step, the solder ball 14 forming step, and the dicing step.

(第1実施形態)
図20はこの発明の第1実施形態としての半導体装置の断面図を示す。この半導体装置において、図12に示す半導体装置と異なる点は、柱状電極12が形成される第2の配線39の接続パッド部39bに対応する領域の第1の上層絶縁膜31aに開口部51を設け、該開口部51内にダミー下地金属層52およびその上に積層されたダミー上部金属層53からなるダミー接続パッド部54を島状に設けた点である。
(First embodiment)
FIG. 20 is a sectional view of the semiconductor device as the first embodiment of the present invention. This semiconductor device is different from the semiconductor device shown in FIG. 12 in that an opening 51 is formed in the first upper insulating film 31a in a region corresponding to the connection pad portion 39b of the second wiring 39 on which the columnar electrode 12 is formed. In the opening 51, a dummy connection pad portion 54 including a dummy base metal layer 52 and a dummy upper metal layer 53 laminated thereon is provided in an island shape.

この半導体装置では、柱状電極12下の第2の配線39の接続パッド部39b下における第1の上層絶縁膜31aの開口部51内にダミー接続パッド部54を島状に設けているので、すべての柱状電極12の台座部分の高さを揃えることができる。なお、この半導体装置の製造方法は上記第2実施形態の製造方法から容易に理解し得るので、その説明は省略する。   In this semiconductor device, since the dummy connection pad portion 54 is provided in an island shape in the opening 51 of the first upper insulating film 31a below the connection pad portion 39b of the second wiring 39 below the columnar electrode 12, The heights of the pedestal portions of the columnar electrodes 12 can be made uniform. Note that the manufacturing method of the semiconductor device can be easily understood from the manufacturing method of the second embodiment, and thus the description thereof is omitted.

1 シリコン基板
2 接続パッド
3 絶縁膜
5 保護膜
7 上層絶縁膜
9 下地金属層
10 上部金属層
11 配線
12 柱状電極
13 封止膜
14 半田ボール
21 半導体ウエハ
23 上部金属層形成用メッキレジスト膜
25 柱状電極形成用メッキレジスト膜
DESCRIPTION OF SYMBOLS 1 Silicon substrate 2 Connection pad 3 Insulating film 5 Protective film 7 Upper layer insulating film 9 Base metal layer 10 Upper metal layer 11 Wiring 12 Columnar electrode 13 Sealing film 14 Solder ball 21 Semiconductor wafer 23 Plated resist film for upper metal layer formation 25 Columnar Plating resist film for electrode formation

Claims (4)

上面に複数の接続パッドを有する半導体基板と、前記半導体基板上に設けられ、前記接続パッドに対応する部分に開口部を有する絶縁膜と、前記絶縁膜の上面に設けられ、下面側配線形成領域に対応する部分に開口部を有する下面側上層絶縁膜と、前記下面側上層絶縁膜の開口部内に前記絶縁膜の開口部を介して前記接続パッドに接続されて設けられた下面側配線と、前記下面側上層絶縁膜および前記下面側配線の上面に設けられ、再配線形成領域に対応する部分に開口部を有する再配線上層絶縁膜と、前記再配線上層絶縁膜の開口部内に前記下面側配線に接続されて設けられ、その上面が前記再配線上層絶縁膜の上面と面一かそれよりも低くなるように設けられた再配線と、前記再配線の接続パッド部上に設けられた柱状電極とを備えており、
一部の前記下面側配線は前記接続パッドに接続された接続部のみからなり、一部の前記再配線は残りの前記下層側配線の接続パッド部に接続された接続パッド部のみからなり、
前記絶縁膜上において接続部のみからなる前記下面側配線に接続される前記再配線の接続パッド部下にダミー接続パッド部が島状に設けられていることを特徴とする半導体装置。
A semiconductor substrate having a plurality of connection pads on the upper surface, an insulating film provided on the semiconductor substrate and having an opening in a portion corresponding to the connection pads, an upper surface of the insulating film, and a lower surface side wiring formation region A lower surface side upper insulating film having an opening in a portion corresponding to the lower surface side wiring provided in the opening of the lower surface side upper insulating film and connected to the connection pad through the opening of the insulating film, A rewiring upper layer insulating film provided on the upper surface of the lower surface side upper layer insulating film and the lower surface side wiring and having an opening in a portion corresponding to a rewiring formation region, and the lower surface side in the opening of the rewiring upper layer insulating film Re-wiring provided so as to be connected to the wiring and having an upper surface flush with or lower than the upper surface of the re-wiring upper insulating film, and a columnar shape provided on the connection pad portion of the re-wiring With electrodes ,
Some of the lower surface side wirings consist only of connection parts connected to the connection pads, and some of the rewirings consist only of connection pad parts connected to connection pad parts of the remaining lower layer side wirings,
A semiconductor device, wherein a dummy connection pad portion is provided in an island shape below a connection pad portion of the rewiring connected to the lower surface side wiring composed of only a connection portion on the insulating film.
請求項1に記載の発明において、前記再配線上層絶縁膜の開口部内に設けられた前記再配線は、前記再配線上層絶縁膜の開口部の底面および側面に形成された下地金属層と前記下地金属層上に形成された上部金属層を含むことを特徴とする半導体装置。   2. The invention according to claim 1, wherein the rewiring provided in the opening of the rewiring upper insulating film includes a base metal layer formed on a bottom surface and a side surface of the opening of the rewiring upper insulating film, and the base A semiconductor device comprising an upper metal layer formed on a metal layer. 請求項1に記載の発明において、前記柱状電極の周囲に封止膜が設けられていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein a sealing film is provided around the columnar electrode. 請求項3に記載の発明において、前記柱状電極上に半田ボールが設けられていることを特徴とする半導体装置。   4. The semiconductor device according to claim 3, wherein a solder ball is provided on the columnar electrode.
JP2010017579A 2010-01-29 2010-01-29 Semiconductor device Expired - Fee Related JP5068830B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010017579A JP5068830B2 (en) 2010-01-29 2010-01-29 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010017579A JP5068830B2 (en) 2010-01-29 2010-01-29 Semiconductor device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2007050001A Division JP4506767B2 (en) 2007-02-28 2007-02-28 Manufacturing method of semiconductor device

Publications (2)

Publication Number Publication Date
JP2010093307A JP2010093307A (en) 2010-04-22
JP5068830B2 true JP5068830B2 (en) 2012-11-07

Family

ID=42255665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010017579A Expired - Fee Related JP5068830B2 (en) 2010-01-29 2010-01-29 Semiconductor device

Country Status (1)

Country Link
JP (1) JP5068830B2 (en)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3383759B2 (en) * 1997-11-28 2003-03-04 イビデン株式会社 Multilayer printed wiring board and method of manufacturing multilayer printed wiring board
JP2943805B1 (en) * 1998-09-17 1999-08-30 日本電気株式会社 Semiconductor device and manufacturing method thereof
JP2001267323A (en) * 2000-03-21 2001-09-28 Matsushita Electric Ind Co Ltd Semiconductor device and its manufacturing method
JP4000815B2 (en) * 2001-10-18 2007-10-31 松下電器産業株式会社 Semiconductor device
JP3945380B2 (en) * 2002-11-08 2007-07-18 カシオ計算機株式会社 Semiconductor device and manufacturing method thereof
JP2004179842A (en) * 2002-11-26 2004-06-24 Hitachi Ltd Image information relaying apparatus and image information transmission system
JP4731984B2 (en) * 2005-05-10 2011-07-27 株式会社フジクラ Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
JP2010093307A (en) 2010-04-22

Similar Documents

Publication Publication Date Title
US7285867B2 (en) Wiring structure on semiconductor substrate and method of fabricating the same
JP4995551B2 (en) Semiconductor device and manufacturing method of semiconductor device
US7619306B2 (en) Semiconductor device having projecting electrode formed by electrolytic plating, and manufacturing method thereof
JP5291485B2 (en) Manufacturing method of semiconductor device
JP6635328B2 (en) Semiconductor device and method of manufacturing the same
WO2017056297A1 (en) Semiconductor device and method for manufacturing same
JP2012054359A (en) Semiconductor device and manufacturing method of semiconductor device
JP2018107262A (en) Semiconductor device and method of manufacturing the same
US8349736B2 (en) Semiconductor device manufacturing method and semiconductor device
JP2009177072A (en) Semiconductor device, and manufacturing method thereof
JP3945380B2 (en) Semiconductor device and manufacturing method thereof
JP2019102522A (en) Semiconductor device and method of manufacturing the same
JP4506767B2 (en) Manufacturing method of semiconductor device
JP2004349610A (en) Semiconductor device and its manufacturing method
JP2019083250A (en) Semiconductor device and manufacturing method of semiconductor device
JP2008244383A (en) Semiconductor device and its manufacturing method
JP2008130880A (en) Method of manufacturing semiconductor device
JP5247998B2 (en) Manufacturing method of semiconductor device
JP5068830B2 (en) Semiconductor device
JP2010062170A (en) Semiconductor device and manufacturing method thereof
JP2012253189A (en) Method for manufacturing semiconductor device and semiconductor device
TWI678743B (en) Semiconductor circuit structure and manufacturing method thereof
JP2004172163A (en) Semiconductor device and method of manufacturing the same
JP4987683B2 (en) Semiconductor device and manufacturing method thereof
JP2011091432A (en) Method of manufacturing semiconductor device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100129

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20111108

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111216

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120731

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120814

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120815

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150824

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees