JP5063644B2 - Liquid crystal halftone display method and liquid crystal display device using the method - Google Patents

Liquid crystal halftone display method and liquid crystal display device using the method Download PDF

Info

Publication number
JP5063644B2
JP5063644B2 JP2009161680A JP2009161680A JP5063644B2 JP 5063644 B2 JP5063644 B2 JP 5063644B2 JP 2009161680 A JP2009161680 A JP 2009161680A JP 2009161680 A JP2009161680 A JP 2009161680A JP 5063644 B2 JP5063644 B2 JP 5063644B2
Authority
JP
Japan
Prior art keywords
frames
frame
voltage
drive voltage
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009161680A
Other languages
Japanese (ja)
Other versions
JP2009223347A (en
Inventor
明彦 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2009161680A priority Critical patent/JP5063644B2/en
Publication of JP2009223347A publication Critical patent/JP2009223347A/en
Application granted granted Critical
Publication of JP5063644B2 publication Critical patent/JP5063644B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2051Display of intermediate tones using dithering with use of a spatial dither pattern
    • G09G3/2055Display of intermediate tones using dithering with use of a spatial dither pattern the pattern being varied in time

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

本発明は、液晶表示方法およびその方法を使用した液晶表示装置に関し、より詳しくは2つの異なる駆動電圧を周期的に印加することにより中間調を表示する多階調表示方法の液晶表示方法およびその方法を使用した液晶表示装置に関する。   The present invention relates to a liquid crystal display method and a liquid crystal display device using the method, and more specifically, a liquid crystal display method of a multi-tone display method for displaying halftones by periodically applying two different drive voltages and the method thereof The present invention relates to a liquid crystal display device using the method.

通常、液晶表示装置は、液晶素子を含む画素回路がマトリクス状に複数配置してなる表示パネルと、所定の画素回路に所定のデータ信号を表示パネルに与える液晶駆動用ドライバと、所定の画素回路を選択するための所定の走査信号を表示パネルに与える選択用ドライバとを備える。図20は、この液晶表示装置に含まれる画素回路の等価回路を示す図である。図示されるように、この画素回路は、液晶駆動用ドライバからのデータ信号を与えるデータ信号線101と、選択用ドライバからの走査信号を与える走査信号線100と、走査信号に応じてスイッチング素子として機能する電界効果トランジスタ102と、画素の表示光量を調節するための液晶素子103と、所定の容量を有する補助容量素子104とを備える。電界効果トランジスタ102は、そのゲートに走査信号線100が接続され、そのドレインにデータ信号線が接続される。また、液晶素子および補助容量素子の一端は電界効果トランジスタ102のソースに接続され、これらの他端は全画素回路に共通の電極である共通電極Vcomに接続される。この画素回路では、走査信号が与えられるとき、すなわち走査信号線100が選択されるとき、上記電界効果トランジスタ102は導通状態になるため、データ信号線に印加される(データ信号の)電圧は補助容量素子104に印加される。その後、走査信号線100の選択期間が終了するとき、電界効果トランジスタ102が遮断状態となるが、補助容量素子104に蓄積(保持)された電荷により遮断時の電圧が保持され続ける。ここで、液晶素子103の光透過率または光反射率は、印加される電圧により変化するため、走査信号線100が選択されるとき、データ信号線101に対して画像データに応じた電圧を印加すれば、画素の表示輝度(表示階調)を画像データに合わせて変化させることができる。   In general, a liquid crystal display device includes a display panel in which a plurality of pixel circuits including liquid crystal elements are arranged in a matrix, a liquid crystal driving driver that supplies a predetermined data signal to the display panel, and a predetermined pixel circuit. And a selection driver for supplying a predetermined scanning signal for selecting the display panel to the display panel. FIG. 20 is a diagram showing an equivalent circuit of a pixel circuit included in the liquid crystal display device. As shown in the figure, this pixel circuit includes a data signal line 101 for supplying a data signal from a liquid crystal driving driver, a scanning signal line 100 for supplying a scanning signal from a selection driver, and a switching element according to the scanning signal. A functioning field effect transistor 102, a liquid crystal element 103 for adjusting the amount of display light of the pixel, and an auxiliary capacitance element 104 having a predetermined capacitance are provided. The field effect transistor 102 has a scanning signal line 100 connected to its gate and a data signal line connected to its drain. One end of the liquid crystal element and the auxiliary capacitance element is connected to the source of the field effect transistor 102, and the other end thereof is connected to a common electrode Vcom that is an electrode common to all pixel circuits. In this pixel circuit, when the scanning signal is applied, that is, when the scanning signal line 100 is selected, the field effect transistor 102 is in a conductive state, so that the voltage (data signal) applied to the data signal line is auxiliary. Applied to the capacitor 104. Thereafter, when the selection period of the scanning signal line 100 ends, the field-effect transistor 102 is turned off, but the voltage at the time of interruption is continuously held by the charge accumulated (held) in the auxiliary capacitance element 104. Here, since the light transmittance or light reflectance of the liquid crystal element 103 varies depending on the applied voltage, a voltage corresponding to image data is applied to the data signal line 101 when the scanning signal line 100 is selected. Then, the display luminance (display gradation) of the pixel can be changed according to the image data.

ここで、デジタル方式の液晶駆動用ドライバは、外部から与えられたデジタルデータに基づき予め定められた複数の基準電圧のうちの1つを選択して所定の画素回路の液晶素子に印加する。このデジタル方式の液晶駆動用ドライバは、表示階調数が増えるに従って内部の素子数が増えるため、表示階調数が増えるに従って製造コストが高くなる。そこで、デジタル方式の液晶駆動用ドライバを使用しながら、その内部素子数を増やすことなく表示階調を増やすことができる制御方式として、従来よりフレームレートコントロール方式(以下「FRC方式」と略称する」)がある。   Here, the digital liquid crystal driving driver selects one of a plurality of predetermined reference voltages based on digital data given from the outside and applies the selected reference voltage to a liquid crystal element of a predetermined pixel circuit. Since the number of internal elements increases as the number of display gradations increases, the manufacturing cost of the digital liquid crystal driver increases as the number of display gradations increases. Therefore, as a control method that can increase display gradation without increasing the number of internal elements while using a digital liquid crystal driver, a frame rate control method (hereinafter abbreviated as “FRC method”) has been conventionally used. )

このFRC方式は、複数のフレーム間で異なる2つの駆動電圧を所定の液晶素子に印加することにより視感上の擬似的な中間輝度を得る方式である。図21は、このFRC方式により3階調の多階調表示を行う例を示す図である。ここでは、連続するフレーム1とフレーム2との間で異なる2つの駆動電圧(高電圧と低電圧)が所定の液晶素子に印加されることにより、3階調の多階調表示が行われる。なお、ここでのフレーム周波数は60Hzであるものとし、各フレーム毎に印加電圧の極性が反転されるフレーム反転方式の交流化駆動が行われるものとする。   This FRC method is a method for obtaining pseudo intermediate luminance in terms of visual appearance by applying two different drive voltages between a plurality of frames to a predetermined liquid crystal element. FIG. 21 is a diagram showing an example of performing multi-gradation display of 3 gradations by this FRC method. Here, two drive voltages (a high voltage and a low voltage) that are different between successive frames 1 and 2 are applied to a predetermined liquid crystal element, whereby a multi-gradation display of three gradations is performed. Here, it is assumed that the frame frequency is 60 Hz, and frame-inversion-type AC driving in which the polarity of the applied voltage is inverted for each frame is performed.

図21をより詳しく説明すると、図21(a)は、輝度が最も低い画素Aを表示するための各フレームにおける駆動電圧を示し、図21(b)は、輝度が最も高い画素Bを表示するための各フレームにおける駆動電圧を示し、図21(c)は、中間輝度の画素Cを表示するための各フレームにおける駆動電圧を示す。図21(a)に示すように、共通電極の電位VCOMを基準として、フレーム1,2ともに低電圧が印加されるので画素の輝度は最も低い。また、図21(b)に示すように、フレーム1,2ともに高電圧が印加されるので画素の輝度は最も高い。さらに、図21(c)に示すように、フレーム1では正極性の低電圧が印加され、フレーム2では負極性の高電圧が印加されるので、画素の輝度は、図21(a)に示す画素の輝度と図21(b)に示す画素の輝度との中間輝度となる。   21 will be described in more detail. FIG. 21A shows the drive voltage in each frame for displaying the pixel A having the lowest luminance, and FIG. 21B shows the pixel B having the highest luminance. FIG. 21C shows the drive voltage in each frame for displaying the pixel C of intermediate luminance. As shown in FIG. 21A, since a low voltage is applied to both frames 1 and 2 with reference to the potential VCOM of the common electrode, the luminance of the pixel is the lowest. Further, as shown in FIG. 21B, since a high voltage is applied to both frames 1 and 2, the luminance of the pixel is the highest. Furthermore, as shown in FIG. 21 (c), a positive low voltage is applied in frame 1 and a negative high voltage is applied in frame 2, so the luminance of the pixel is shown in FIG. 21 (a). The luminance is intermediate between the luminance of the pixel and the luminance of the pixel shown in FIG.

このFRC方式によって図21(c)に示す中間輝度を得る場合、フレーム1では低い輝度の画素が表示され、フレーム2では高い輝度の画素が表示されるので、連続するフレーム間で異なる輝度の画素が交互に表示されることになる。そのため、表示される画素C(の輝度変化)にはフレーム周波数の2分の1倍の周波数30Hzのフリッカ成分が含まれることになる。ここで一般的に、周波数50Hz以下のフリッカ成分は視感上目立つとされているので、例えば表示画面内の全ての画素が同位相で図21(c)に示す中間輝度で表示されると、表示画面全面でフリッカ成分が目立つようになる。そのため、表示装置の表示品位が低下する。   When the intermediate luminance shown in FIG. 21C is obtained by this FRC method, pixels with low luminance are displayed in frame 1 and pixels with high luminance are displayed in frame 2, so pixels with different luminance between successive frames are displayed. Will be displayed alternately. For this reason, the displayed pixel C (the change in luminance thereof) includes a flicker component having a frequency of 30 Hz, which is a half of the frame frequency. Here, in general, flicker components having a frequency of 50 Hz or less are conspicuous in terms of visual sensation. For example, when all the pixels in the display screen are displayed in the same phase and the intermediate luminance shown in FIG. Flicker components become conspicuous on the entire display screen. Therefore, the display quality of the display device is lowered.

そこで、従来より、図21(c)に示す中間輝度を得るために、所定の画素を形成する画素回路には図21(c)に示す駆動電圧を印加するほか、他の画素を形成する画素回路に対してはこの駆動電圧とは異なる駆動電圧を印加し、これらの画素回路により表示される画素が表示画面内に散らばるように混在させることにより、空間的に上記フリッカ成分を除去する手法がある。   Therefore, conventionally, in order to obtain the intermediate luminance shown in FIG. 21C, the drive voltage shown in FIG. 21C is applied to the pixel circuit that forms the predetermined pixel, and the pixels that form other pixels. There is a technique for spatially removing the flicker component by applying a driving voltage different from this driving voltage to the circuit and mixing the pixels displayed by these pixel circuits so as to be scattered in the display screen. is there.

例えば、図21(c)に示す場合とは異なる駆動電圧を印加する場合としては、以下の3つの場合が考えられる。すなわち、フレーム1において正極性の高電圧が印加され、フレーム2において負極性の低電圧が印加される第1の場合、フレーム1において負極性の高電圧が印加され、フレーム2において正極性の低電圧が印加される第2の場合、およびフレーム1において負極性の低電圧が印加され、フレーム2において正極性の高電圧が印加される第3の場合である。図22は、これらの駆動電圧が印加される場合を示しており、より詳しくは、図22(a)は、第1の場合の駆動電圧と当該駆動電圧が印加されることにより形成される画素Dとを示し、図22(b)は、第2の場合の駆動電圧と当該駆動電圧が印加されることにより形成される画素Eとを示し、図22(c)は、第3の場合の駆動電圧と当該駆動電圧が印加されることにより形成される画素Fとを示す。これらの画素D,E,Fおよび図21(c)に示す画素Cは、空間的に散在するように、すなわち表示画面上の位置が散らばるように配置される。図23は、これらの画素C,D,E,Fの配置例を示す図である。この図23は、列1から列4までの各列の4行分の画素を示しており、図に示すC,D,E,Fの記号が上記画素C,D,E,Fに対応している。このように各画素を配置すれば、或るフレームにおいて同一の駆動電圧が印加されることにより表示される画素が表示画面上に均等に散らばるため、空間的に上記フリッカ成分が除去される。   For example, the following three cases can be considered as a case where a driving voltage different from the case shown in FIG. That is, in the first case where a positive high voltage is applied in frame 1 and a negative low voltage is applied in frame 2, a negative high voltage is applied in frame 1, and a positive low voltage is applied in frame 2. A second case where a voltage is applied and a third case where a negative low voltage is applied in frame 1 and a positive high voltage is applied in frame 2. FIG. 22 shows a case where these driving voltages are applied. More specifically, FIG. 22A shows the driving voltage in the first case and pixels formed by applying the driving voltage. FIG. 22B shows the driving voltage in the second case and the pixel E formed by applying the driving voltage, and FIG. 22C shows the driving voltage in the third case. A driving voltage and a pixel F formed by applying the driving voltage are shown. These pixels D, E, F and the pixel C shown in FIG. 21C are arranged so as to be spatially scattered, that is, the positions on the display screen are scattered. FIG. 23 is a diagram illustrating an arrangement example of these pixels C, D, E, and F. FIG. 23 shows four rows of pixels in each column from column 1 to column 4, and the symbols C, D, E, and F shown in the figure correspond to the pixels C, D, E, and F, respectively. ing. If each pixel is arranged in this manner, the pixels to be displayed are evenly scattered on the display screen by applying the same drive voltage in a certain frame, so that the flicker component is spatially removed.

特開平8−43795号公報JP-A-8-43795 特開平6−138846号公報Japanese Patent Laid-Open No. 6-138846 特開2001−34239号公報JP 2001-34239 A

以上のような従来のFRC方式では、同一の組み合わせの駆動電圧が印加されることにより形成される画素、例えば図23に示す画素C,D,E,Fの輝度は全て同じであることが前提となる。しかし、図20に示される電界効果トランジスタ102を含む等価回路には寄生容量が存在する。そのため、同一の駆動電圧(高電圧または低電圧)である正極性および負極性の電圧が印加される場合を比較すると、図21および図22に示す共通電極の電位VCOMは、理想値からずれることがある。そのため、同一の組み合わせの駆動電圧が印加されることにより形成される画素、例えば画素C,Eと画素D,Fとの中間輝度は同一であるべきにもかかわらず、差が生じることがある。   In the conventional FRC method as described above, it is assumed that the pixels formed by applying the same combination of driving voltages, for example, the luminance of the pixels C, D, E, and F shown in FIG. 23 are all the same. It becomes. However, the equivalent circuit including the field effect transistor 102 shown in FIG. Therefore, comparing the case where positive and negative voltages having the same drive voltage (high voltage or low voltage) are applied, the potential VCOM of the common electrode shown in FIGS. 21 and 22 deviates from the ideal value. There is. Therefore, a difference may occur even though the intermediate luminance between pixels formed by applying the same combination of driving voltages, for example, the pixels C and E and the pixels D and F should be the same.

特に、上記の輝度差は空間的にフリッカ成分を除去しようとする場合に視感上目立つことがある。すなわち、図23に示す列1および列3の画素C,Eは、図21(c)および図22(b)に示すように、正極性および負極性の高電圧のみで駆動されることにより形成され、図23に示す列2および列4の画素D,Fは、図22(a)および図22(c)に示すように、正極性の高電圧と負極性の低電圧のみで駆動されることにより形成されるため、一列おきでは同一輝度となるが、隣り合う列同士では輝度差が生じる。そのため列方向に延びるスジ状の輝度ムラが視感上目立つという問題がある。そして、このことは、例えば図23に示す画素Cと画素Fを入れ替えたとしても同様であり、この場合には行方向に延びるスジ状の輝度ムラが目立つことになる。   In particular, the above luminance difference may be noticeable in the case of trying to remove flicker components spatially. That is, the pixels C and E in the column 1 and the column 3 shown in FIG. 23 are formed by being driven only by the positive and negative high voltages, as shown in FIGS. 21 (c) and 22 (b). Then, the pixels D and F in the columns 2 and 4 shown in FIG. 23 are driven only by a positive high voltage and a negative low voltage, as shown in FIGS. 22 (a) and 22 (c). Therefore, every other column has the same luminance, but there is a luminance difference between adjacent columns. Therefore, there is a problem that streaky luminance unevenness extending in the column direction is noticeable. This is the same even if, for example, the pixel C and the pixel F shown in FIG. 23 are interchanged. In this case, stripe-like luminance unevenness extending in the row direction becomes conspicuous.

そこで、本発明の目的は、FRC方式による中間調表示方法であっても上記の輝度差が生じない中間調表示方法およびその方法を用いた表示装置を提供することである。また、さらなる本発明の目的は、FRC方式による中間調表示方法であって空間的にフリッカ成分を除去しようとする場合にも、スジ状の輝度ムラが生じない中間調表示方法およびその方法を用いた表示装置を提供することである。   Accordingly, an object of the present invention is to provide a halftone display method in which the above-described luminance difference does not occur even in a halftone display method using the FRC method, and a display device using the method. A further object of the present invention is to use a halftone display method that does not cause streak-like luminance unevenness even when it is a halftone display method based on the FRC method and spatially eliminates flicker components. It is to provide a display device.

第1の発明は、予め定められた複数の駆動電圧から所定の単位周期毎に選ばれる第1および第2の駆動電圧のいずれかの駆動電圧であって、前記単位周期に含まれる1つ以上のフレーム毎に極性を反転しフレーム毎に設定した駆動電圧に基づき、当該単位周期で(1+N)階調(Nは4以上の自然数)の多階調表示を行う液晶中間調表示方法において、
前記単位周期を2Nフレームとして、当該単位周期のうち、正の極性を有する第1の駆動電圧が設定されるフレーム数と負の極性を有する第1の駆動電圧が設定されるフレーム数とを同数とし、正の極性を有する第2の駆動電圧が設定されるフレーム数と負の極性を有する第2の駆動電圧が設定されるフレーム数とを同数とし、
前記正の極性を有する第1の駆動電圧、前記負の極性を有する第1の駆動電圧、前記正の極性を有する第2の駆動電圧、および前記負の極性を有する第2の駆動電圧のうちの1つ以上の駆動電圧は、前記単位周期内で複数回設定され、
前記単位周期内で前記第1および第2の駆動電圧がともに設定される場合、前記単位周期の前半Nフレームと後半Nフレームとにおいてそれぞれ設定される駆動電圧の順序が異なり、
前記単位周期の前半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数と、前記単位周期の後半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数とを同数とし、
前記前半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数と、前記後半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数とを同数とすることを特徴とする。
The first invention is one of the first and second drive voltages selected for each predetermined unit period from a plurality of predetermined drive voltages, and one or more included in the unit period In the liquid crystal halftone display method for performing multi-gradation display of (1 + N) gradations (N is a natural number of 4 or more) in the unit cycle based on the drive voltage set for each frame by inverting the polarity for each frame of
Assuming that the unit period is 2N frames, the same number of frames in which the first drive voltage having a positive polarity is set and the number of frames in which the first drive voltage having a negative polarity is set in the unit period. And the same number of frames in which the second drive voltage having a positive polarity is set and the number of frames in which the second drive voltage having a negative polarity is set,
Of the first drive voltage having the positive polarity, the first drive voltage having the negative polarity, the second drive voltage having the positive polarity, and the second drive voltage having the negative polarity The one or more drive voltages are set a plurality of times within the unit period,
If the unit said in a cycle the first and second driving voltages are both set, Ri Do different the order of the driving voltage are respectively set in the N frame the first half and the second half N frame of said unit cycle,
The number of frames in which the first drive voltage is set in the first half N frames of the unit cycle is equal to the number of frames in which the first drive voltage is set in the second half N frames of the unit cycle,
The number of frames in which the second drive voltage is set in the first half N frames is equal to the number of frames in which the second drive voltage is set in the second half N frames .

第2の発明は、第1の発明において、
Nが偶数の場合、k番目のフレーム(kはN未満の奇数とする)および(N+k+1)番目のフレームに設定される駆動電圧を等しくするとともに、(k+1)番目のフレームおよび(N+k)番目のフレームに設定される駆動電圧を等しくし、Nが奇数の場合、m番目のフレーム(mはN以下の自然数とする)および(m+N)番目のフレームに設定される駆動電圧を等しくすることを特徴とする。
According to a second invention, in the first invention,
When N is an even number, the drive voltages set in the kth frame (k is an odd number less than N) and the (N + k + 1) th frame are made equal, and the (k + 1) th frame and the (N + k) th frame The drive voltages set in the frames are made equal, and when N is an odd number, the drive voltages set in the mth frame (m is a natural number less than or equal to N) and the (m + N) th frame are made equal. And

第3の発明は、第1または第2の発明において、
複数の画素からなる表示単位で多階調表示を行うため、前記表示単位に含まれる画素毎に所定の階調を表示させる第1または第2の駆動電圧を設定することを特徴とする。
According to a third invention, in the first or second invention,
In order to perform multi-gradation display in a display unit composed of a plurality of pixels, the first or second driving voltage for displaying a predetermined gradation is set for each pixel included in the display unit.

第4の発明は、装置外部から与えられる表示データに応じて、予め定められた複数の駆動電圧から所定の単位周期毎に選ばれる第1および第2の駆動電圧のいずれかの駆動電圧であって、前記単位周期に含まれる1つ以上のフレーム毎に極性を反転しフレーム毎に設定した駆動電圧に基づき、当該単位周期で(1+N)階調(Nは4以上の自然数)の多階調表示を行う液晶表示装置において、
前記単位周期を2Nフレームとして、当該単位周期のうち、正の極性を有する第1の駆動電圧が設定されるフレーム数と負の極性を有する第1の駆動電圧が設定されるフレーム数とを同数とし、正の極性を有する第2の駆動電圧が設定されるフレーム数と負の極性を有する第2の駆動電圧が設定されるフレーム数とを同数とし、前記正の極性を有する第1の駆動電圧、前記負の極性を有する第1の駆動電圧、前記正の極性を有する第2の駆動電圧、および前記負の極性を有する第2の駆動電圧のうちの1つ以上の駆動電圧を前記単位周期内で複数回設定し、前記単位周期内で前記第1および第2の駆動電圧をともに設定する場合、前記単位周期の前半Nフレームと後半Nフレームとにおいて駆動電圧の順序がそれぞれ異なるように設定する電圧決定手段と、
前記電圧決定手段により設定された駆動電圧に基づき、多階調表示を行う表示手段と
を備え、
前記電圧決定手段は、前記単位周期の前半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数と、前記単位周期の後半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数とを同数とし、
前記前半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数と、前記後半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数とを同数とすることを特徴とする
According to a fourth aspect of the present invention, there is provided one of the first and second drive voltages selected for each predetermined unit period from a plurality of predetermined drive voltages according to display data given from the outside of the apparatus. The multi-gradation of (1 + N) gradations (N is a natural number of 4 or more) in the unit period based on the drive voltage set for each frame by inverting the polarity for each of one or more frames included in the unit period In a liquid crystal display device that performs display,
Assuming that the unit period is 2N frames, the same number of frames in which the first drive voltage having a positive polarity is set and the number of frames in which the first drive voltage having a negative polarity is set in the unit period. The number of frames in which the second drive voltage having a positive polarity is set is the same as the number of frames in which the second drive voltage having a negative polarity is set, and the first drive having the positive polarity One or more of a voltage, a first driving voltage having the negative polarity, a second driving voltage having the positive polarity, and a second driving voltage having the negative polarity, as the unit When setting a plurality of times within a period and setting both the first and second drive voltages within the unit period, the order of the drive voltages is different between the first half N frame and the second half N frame of the unit period. Power to be set And determination means,
Display means for performing multi-gradation display based on the drive voltage set by the voltage determination means,
The voltage determining means includes the number of frames in which the first drive voltage is set in the first half N frames of the unit cycle and the number of frames in which the first drive voltage is set in the second half N frames of the unit cycle. And the same number,
The number of frames in which the second drive voltage is set in the first half N frames is equal to the number of frames in which the second drive voltage is set in the second half N frames .

第5の発明は、第4の発明において、
前記電圧決定手段は、
前記単位周期である2Nフレームのうち前記表示データに対応するフレームを決定するフレーム決定手段と、
前記単位周期に設定される駆動電圧を当該単位周期に含まれるフレームに関連させて記憶するタイミング記憶手段と
前記フレーム決定手段により決定されるフレームに基づき、前記タイミング記憶手段に記憶される、当該決定されるフレームに関連する駆動電圧を決定し、前記表示手段に与える印加電圧決定手段と
を含むことを特徴とする。
A fifth invention is the fourth invention,
The voltage determining means includes
Frame determining means for determining a frame corresponding to the display data among 2N frames as the unit period;
The timing storage means for storing the drive voltage set in the unit period in association with the frame included in the unit period, and the determination stored in the timing storage means based on the frame determined by the frame determination means And a drive voltage determining means for determining a drive voltage related to the frame to be applied to the display means.

第6の発明は、第4または第5の発明において、
前記電圧決定手段は、複数の画素からなる表示単位で多階調表示を行うため、前記表示単位に含まれる画素毎に所定の階調を表示させる第1または第2の駆動電圧を設定し、
前記表示手段は、前記駆動電圧に基づき、前記表示単位で多階調表示を行うことを特徴とする。
A sixth invention is the fourth or fifth invention, wherein
The voltage determining means sets a first or second driving voltage for displaying a predetermined gradation for each pixel included in the display unit in order to perform multi-gradation display in a display unit composed of a plurality of pixels.
The display means performs multi-gradation display in the display unit based on the driving voltage.

上記第1の発明によれば、(1+N)階調の多階調表示を行う場合の単位周期を2Nフレームとし、この2Nフレーム内で高電圧または低電圧の正極性および負極性の電圧の印加回数が等しくなる。そのため、同一輝度であるべき各画素の平均輝度が均一となる。
さらに上記第1の発明によれば、単位周期である2Nフレームを前半と後半とに2等分した各Nフレーム内で、異なる2つの駆動電圧の印加回数が等しくなるように設定される。そのため、前半と後半との各Nフレーム間の平均輝度がほぼ等しくなるので、フリッカの発生が抑えられる。
According to the first aspect of the present invention, the unit period when performing multi-gradation display of (1 + N) gradations is 2N frames, and application of high-voltage or low-voltage positive and negative voltages within the 2N frames. The number of times becomes equal. Therefore, the average luminance of each pixel that should have the same luminance is uniform.
Furthermore, according to the first invention, the number of times of applying two different drive voltages is set to be equal in each N frame obtained by equally dividing the 2N frame as a unit period into the first half and the second half. For this reason, the average luminance between the N frames in the first half and the second half is substantially equal, and thus occurrence of flicker can be suppressed.

上記第2の発明によれば、例えば単位周期を8フレームとするとき、1番目のフレームおよび6番目のフレームの駆動電圧と、2番目のフレームおよび5番目のフレームの駆動電圧と、3番目のフレームおよび8番目のフレームの駆動電圧と、4番目のフレームおよび7番目のフレームの駆動電圧とがそれぞれ等しくなるように設定される。そのため、隣接するフレーム間で同一の駆動電圧が連続して印加される回数が最小となり、単位周期の前半部と後半部とを同じ駆動電圧の順番に設定する場合に比べ、さらに表示品位が向上する。 According to the second invention, for example, when the unit period is 8 frames, the drive voltages of the first frame and the sixth frame, the drive voltages of the second frame and the fifth frame, and the third frame The driving voltages of the frame and the eighth frame are set to be equal to the driving voltages of the fourth frame and the seventh frame, respectively. Therefore, the number of times the same drive voltage is continuously applied between adjacent frames is minimized, and the display quality is further improved compared with the case where the first half and the second half of the unit cycle are set in the same drive voltage order. To do.

上記第3の発明によれば、複数の画素からなる表示単位で多階調表示を行うため、表示階調数が向上するとともに、空間的にフリッカ成分が除去される。
According to the third aspect of the invention, since multi-gradation display is performed in a display unit composed of a plurality of pixels, the number of display gradations is improved and the flicker component is spatially removed.

本発明の一実施形態に係る液晶表示装置の構成を示すブロック図である。It is a block diagram which shows the structure of the liquid crystal display device which concerns on one Embodiment of this invention. 上記一実施形態における駆動電圧の波形および極性を例示する図である。It is a figure which illustrates the waveform and polarity of a drive voltage in the said one Embodiment. 上記一実施形態における2×2画素パターンを示す図である。It is a figure which shows the 2 * 2 pixel pattern in the said one Embodiment. 上記一実施形態における画素パターンと、当該画素パターンにより得られる表示階調とを示す図である。It is a figure which shows the pixel pattern in the said one Embodiment, and the display gradation obtained by the said pixel pattern. 上記一実施形態における液晶パネルにおける画素の配置例を示す図である。It is a figure which shows the example of arrangement | positioning of the pixel in the liquid crystal panel in the said one Embodiment. 上記一実施形態におけるデジタルデータの下位2ビットが‘00’のときの各フレームにおける画素の駆動電圧を示す図である。It is a figure which shows the drive voltage of the pixel in each flame | frame when the low-order 2 bits of the digital data in said one Embodiment are '00'. 上記一実施形態におけるデジタルデータの下位2ビットが‘01’のときの各フレームにおける画素の駆動電圧を示す図である。It is a figure which shows the drive voltage of the pixel in each flame | frame when the low-order 2 bits of the digital data in said one Embodiment are '01'. 上記一実施形態におけるデジタルデータの下位2ビットが‘10’のときの各フレームにおける画素の駆動電圧を示す図である。It is a figure which shows the drive voltage of the pixel in each flame | frame when the low-order 2 bits of the digital data in said one Embodiment are '10'. 上記一実施形態におけるデジタルデータの下位2ビットが‘11’のときの各フレームにおける画素の駆動電圧を示す図である。It is a figure which shows the drive voltage of the pixel in each flame | frame when the low-order 2 bits of the digital data in said one embodiment are '11'. 上記一実施形態に係る液晶表示装置に与えられる映像信号により表わされる画像の左上部分を示す図である。It is a figure which shows the upper left part of the image represented by the video signal given to the liquid crystal display device which concerns on the said one Embodiment. 図10に示す画像の各画素の階調(および極性)を8ビットのデジタルデータに置き換えて示した図である。It is the figure which replaced the gradation (and polarity) of each pixel of the image shown in FIG. 10 with 8-bit digital data. 上記一実施形態におけるフレーム番号1の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 1 in the said one embodiment with digital data. 上記一実施形態におけるフレーム番号2の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 2 in the said one embodiment by digital data. 上記一実施形態におけるフレーム番号3の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 3 in the said one embodiment with digital data. 上記一実施形態におけるフレーム番号4の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 4 in the said one embodiment with digital data. 上記一実施形態におけるフレーム番号5の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 5 in the said one embodiment by digital data. 上記一実施形態におけるフレーム番号6の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 6 in the said one embodiment by digital data. 上記一実施形態におけるフレーム番号7の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 7 in the said one embodiment with digital data. 上記一実施形態におけるフレーム番号8の各画素の階調をデジタルデータで示した図である。It is the figure which showed the gradation of each pixel of the frame number 8 in the said one embodiment with digital data. 従来の液晶表示装置に含まれる画素回路の等価回路を示す図である。It is a figure which shows the equivalent circuit of the pixel circuit contained in the conventional liquid crystal display device. 従来のFRC方式により3階調の多階調表示を行う例を示す図である。It is a figure which shows the example which performs the multi-gradation display of 3 gradations by the conventional FRC system. 図21(c)に示す場合とは異なる駆動電圧が印加する場合を示す図である。It is a figure which shows the case where the drive voltage different from the case shown in FIG.21 (c) is applied. 図22に示す画素C,D,E,Fの配置例を示す図である。It is a figure which shows the example of arrangement | positioning of the pixel C, D, E, and F shown in FIG.

以下、本発明の一実施形態につき添付図面を参照して説明する。
本実施形態に係る液晶表示装置は、デジタル24ビット(RGB各8ビット)で入力される映像信号に対し、以下に詳述する中間調(多階調)表示方法に基づく演算処理を行う。この処理により、本液晶表示装置の液晶パネルがデジタル18ビット(RGB各6ビット)入力の構成であるにもかかわらず、デジタル24ビット相当の画質品位で表示が可能となる。
Hereinafter, an embodiment of the present invention will be described with reference to the accompanying drawings.
The liquid crystal display device according to the present embodiment performs arithmetic processing based on a halftone (multi-gradation) display method, which will be described in detail below, on a video signal input in digital 24 bits (RGB each 8 bits). With this process, the liquid crystal panel of the present liquid crystal display device can display with an image quality equivalent to digital 24 bits even though the liquid crystal panel has a digital 18 bit (RGB 6 bits) input configuration.

図1は、この液晶表示装置の構成を示すブロック図である。この液晶表示装置は、RGB各色成分を処理するため、RGB各色毎に、データ分離器1、画素位置検出回路2、フレーム番号決定回路3、印加タイミング記憶回路4、印加電圧決定回路5、加算処理回路6、およびタイミング調整回路7を備えており、これらにより所定のデジタル信号処理が施されたデジタル信号を生成する。本液晶表示装置は、液晶素子を含む画素回路をマトリクス状に複数配置してなる液晶パネル8をさらに備えており、上記デジタル信号に基づき、デジタル24ビット相当の画質品位で表示を行う。なお、液晶パネル8は、所定の画素回路に所定のデータ信号を与える液晶駆動用ドライバと、所定の画素回路を選択するための所定の走査信号を与える選択用ドライバとを含むものとする。また、上記画素回路は、図20に示す従来の画素回路と同様の構成であるのでここでは説明を省略する。この液晶表示装置に与えられる映像信号は、RGBの各色別にそれぞれ8ビットのデジタルデータからなる。また、本液晶表示装置には、上記映像信号とともに、垂直同期信号(VS)、水平同期信号(HS)、データイネーブル信号(DE)、およびクロック信号(CLK)からなる一般的なデジタルコントロール信号が与えられる。   FIG. 1 is a block diagram showing the configuration of the liquid crystal display device. Since this liquid crystal display device processes each RGB color component, for each RGB color, the data separator 1, pixel position detection circuit 2, frame number determination circuit 3, application timing storage circuit 4, application voltage determination circuit 5, and addition processing A circuit 6 and a timing adjustment circuit 7 are provided, and a digital signal subjected to predetermined digital signal processing is generated by these. The present liquid crystal display device further includes a liquid crystal panel 8 in which a plurality of pixel circuits including liquid crystal elements are arranged in a matrix, and performs display with an image quality equivalent to digital 24 bits based on the digital signal. The liquid crystal panel 8 includes a liquid crystal driving driver that supplies a predetermined data signal to a predetermined pixel circuit and a selection driver that supplies a predetermined scanning signal for selecting a predetermined pixel circuit. The pixel circuit has the same configuration as the conventional pixel circuit shown in FIG. The video signal supplied to the liquid crystal display device is composed of 8-bit digital data for each color of RGB. In addition, the liquid crystal display device has a general digital control signal including a vertical synchronizing signal (VS), a horizontal synchronizing signal (HS), a data enable signal (DE), and a clock signal (CLK) together with the video signal. Given.

ここで、本液晶表示装置の各構成要素の動作につき詳述する前に、FRC方式により中間調表示を得る方法について説明する。本液晶表示装置は、2つの異なる駆動電圧(低電圧および高電圧)を所定の画素回路に印加する構成である。この構成で、所定の中間調表示を得るための単位周期(以下「フレーム周期」という)を2フレームとした中間調表示を行う方法では、図21に示すように3階調の中間調表示が可能である。すなわち、フレーム周期をNフレーム(Nは2以上の自然数)とすれば、(N+1)階調の中間調表示が可能である。以下では、フレーム周期を4フレームとして5階調の中間調表示を行う場合を応用することにより、フレーム周期をその2倍の8フレームとし、駆動電圧の組み合わせを複数設定することにより253階調の中間調表示が行われる。すなわち、本液晶表示装置では、与えられる8ビットのデジタルデータのうちの下位2ビットに基づき上記FRC方式が使用され、上記デジタルデータのうちの上位6ビットで26 個の駆動電圧が定められる。これらの26 個の駆動電圧のうち互いの電圧差が最小となる2つの駆動電圧、すなわち隣接する2つの駆動電圧を組み合わせることにより、下表に示すような表示階調0から252までの253階調の中間調表示を得ている。

Figure 0005063644
Here, before describing in detail the operation of each component of the present liquid crystal display device, a method of obtaining a halftone display by the FRC method will be described. This liquid crystal display device is configured to apply two different drive voltages (low voltage and high voltage) to a predetermined pixel circuit. With this configuration, in a method of performing halftone display in which a unit period (hereinafter referred to as “frame period”) for obtaining a predetermined halftone display is two frames, halftone display of three gradations is performed as shown in FIG. Is possible. That is, if the frame period is N frames (N is a natural number of 2 or more), (N + 1) gray scale display is possible. In the following, by applying a case where halftone display of 5 gradations is performed with a frame period of 4 frames, the frame period is 8 frames which is twice that frame, and a plurality of combinations of drive voltages are set, so that 253 gradations are set. Halftone display is performed. That is, in the present liquid crystal display device, the FRC method is used based on the lower 2 bits of the supplied 8-bit digital data, and 26 driving voltages are determined by the upper 6 bits of the digital data. By combining two drive voltages having the smallest voltage difference among these 26 drive voltages, that is, adjacent two drive voltages, 253 from display gradations 0 to 252 as shown in the table below. A halftone display of gradation is obtained.
Figure 0005063644

この表では、フレーム周期(8フレーム)で印加される隣接する2つの駆動電圧と、これらの駆動電圧により得られる表示階調との関係が示されており、それぞれの値は、8ビットデジタル表現で示されている。なお、上記駆動電圧は、8ビットのデジタルデータのうち上位6ビットにより決定される離散値となる。また、上表の各行内に記載される一連の2つの数値は、当該列に対応する駆動電圧が印加されるフレームの数を示している。さらに、上表の表示階調は、フレーム周期内に表示される画素の表示階調を積算して得られる値をフレーム周期数で割ることにより、単位時間内の平均的な輝度として得られる値である。   This table shows the relationship between two adjacent drive voltages applied in a frame period (8 frames) and the display gradation obtained by these drive voltages. Each value is represented in 8-bit digital representation. It is shown in The drive voltage is a discrete value determined by the upper 6 bits of 8-bit digital data. In addition, a series of two numerical values described in each row of the above table indicates the number of frames to which the driving voltage corresponding to the column is applied. Furthermore, the display gradation in the above table is a value obtained as an average luminance within a unit time by dividing the value obtained by integrating the display gradation of the pixels displayed within the frame period by the number of frame periods. It is.

例えば、上表の2行目を参照すると、駆動電圧0を印加されるフレーム数が6であり、駆動電圧4(8ビットデジタル表現)を印加されるフレーム数が2であるとき、得られる表示階調は(0×6+4×2)/8=1(8ビットデジタル表現)であることがわかる。   For example, referring to the second row of the above table, the display obtained when the number of frames to which the drive voltage 0 is applied is 6 and the number of frames to which the drive voltage 4 (8-bit digital representation) is applied is 2. It can be seen that the gradation is (0 × 6 + 4 × 2) / 8 = 1 (8-bit digital representation).

なお、上記映像信号は、典型的には、各フレーム周期内で全画素の輝度が変化しない静止画像を示す信号であるが、上記映像信号が動画像を示す信号であったとしても、全画素の輝度はフレーム周期内ではそれほど大きく変化しないため、特に問題とはならない。   Note that the video signal is typically a signal indicating a still image in which the luminance of all pixels does not change within each frame period, but even if the video signal is a signal indicating a moving image, Since the luminance does not change so much within the frame period, it is not a problem.

次に、上記のような8フレームをフレーム周期とするときに印加される電圧波形および極性について説明する。図2は、上記電圧波形および極性を例示する図である。より詳しくは、図2(a)では、所定の液晶素子に高電圧または低電圧の2つの異なる駆動電圧が極性変化を伴って印加されるときの波形例が示されており、図2(b)は、図2(a)に示される波形例が極性を付した記号の形で表形式により示されている。図では、上記波形例がexVとして示されており、図2(b)に示す記号であるH+は正極性の高電圧(正極高電圧)を、H−は負極性の高電圧(負極高電圧)を、L+は正極性の低電圧(正極低電圧)を、L−は負極性の低電圧(負極低電圧)をそれぞれ示している。   Next, voltage waveforms and polarities applied when the above eight frames are used as a frame period will be described. FIG. 2 is a diagram illustrating the voltage waveform and polarity. More specifically, FIG. 2A shows an example of a waveform when two different driving voltages of high voltage or low voltage are applied to a predetermined liquid crystal element with a change in polarity, and FIG. ) Is shown in tabular form in the form of symbols with polarities in the waveform example shown in FIG. In the figure, the waveform example is shown as exV, where H +, which is a symbol shown in FIG. 2B, is a positive high voltage (positive high voltage), and H− is a negative high voltage (negative high voltage). ), L + represents a positive low voltage (positive low voltage), and L− represents a negative low voltage (negative low voltage).

図2に示されるように、液晶パネル8の各液晶素子は、液晶の性質上交流化駆動することが必要であるため、印加電圧の極性がフレーム毎に反転されるフレーム反転方式の交流化駆動が行われる。さらに、この液晶パネル8は、各行毎に交互に印加電圧の極性を反転駆動するライン反転方式の交流化駆動を行うものとする。ここで、8フレームとも高電圧が印加されたときの画素の表示階調を100%とし、8フレームとも低電圧が印加されたときの画素の表示階調を0%とすると、上記波形例exVにより表示される画素の表示階調は、8フレームのうちの6フレームにおいて高電圧が印加され、残りの2フレームにおいて低電圧が印加されているので、75%の中間調となる。   As shown in FIG. 2, since each liquid crystal element of the liquid crystal panel 8 needs to be driven in an alternating manner due to the properties of the liquid crystal, the alternating current drive in the frame inversion method in which the polarity of the applied voltage is reversed every frame Is done. Further, the liquid crystal panel 8 is assumed to perform line-inversion AC drive that alternately reverses the polarity of the applied voltage for each row. Here, assuming that the display gradation of a pixel when a high voltage is applied to all 8 frames is 100% and the display gradation of a pixel when a low voltage is applied to all 8 frames is 0%, the waveform example exV The display gradation of the pixel displayed by the above is 75% halftone because a high voltage is applied in 6 out of 8 frames and a low voltage is applied in the remaining 2 frames.

さらに、本液晶表示装置では、4つの画素からなる画素パターンを表示単位とする空間的な中間調表示方法が併用される。図3は、上記表示単位である2×2の画素からなる画素パターンを示す図である。この表示単位を以下では「2×2画素パターン」または「画素パターン」という。なお、図に示すa〜dの記号は画素a〜dを示している。ここで、上記隣接する2つの駆動電圧のうちの高電圧が印加されることにより形成される画素を明るい画素と呼び、低電圧が印加されることにより形成される画素を暗い画素と呼ぶものとするとき、上記画素パターンは、明るい画素と暗い画素との組み合わせにより5つの階調を表示することができる。図4は、4つの画素の組み合わせにより得られる画素パターンと、当該画素パターンにより得られる表示階調とを示す図である。この図4に示される白いマス目は明るい画素を示し、黒いマス目は暗い画素を示す。   Further, in the present liquid crystal display device, a spatial halftone display method using a pixel pattern composed of four pixels as a display unit is used in combination. FIG. 3 is a diagram showing a pixel pattern composed of 2 × 2 pixels as the display unit. This display unit is hereinafter referred to as “2 × 2 pixel pattern” or “pixel pattern”. Note that the symbols a to d shown in the figure indicate the pixels a to d. Here, a pixel formed by applying a high voltage of the two adjacent drive voltages is called a bright pixel, and a pixel formed by applying a low voltage is called a dark pixel. In this case, the pixel pattern can display five gradations by combining bright pixels and dark pixels. FIG. 4 is a diagram showing a pixel pattern obtained by combining four pixels and a display gradation obtained by the pixel pattern. The white cells shown in FIG. 4 indicate bright pixels, and the black cells indicate dark pixels.

本液晶表示装置は、図3に示す画素パターンにより図4に示す5つの階調を表示し、この画素パターンを液晶パネルの画面内に複数配置する。図5は、この液晶パネルにおける画素の配置例を示す図である。本液晶表示装置は、図5に示すように同一の駆動電圧が印加されることにより形成される画素が表示画面内に散らばるように混在させることにより、空間的に上記フリッカ成分を除去する。さらに、本液晶表示装置では、後述するように、画素a,b,c,dを形成するための各駆動電圧の位相ができる限り同一にならないように設定することにより、さらにフリッカが軽減されている。なお、上記2×2画素パターンは一例であって、組み合わせる画素の数や画素パターンの形状には様々な態様を適用することができる。   This liquid crystal display device displays the five gradations shown in FIG. 4 by the pixel pattern shown in FIG. 3, and a plurality of the pixel patterns are arranged in the screen of the liquid crystal panel. FIG. 5 is a diagram showing an arrangement example of pixels in the liquid crystal panel. As shown in FIG. 5, the present liquid crystal display device spatially removes the flicker component by mixing pixels formed by applying the same drive voltage so as to be scattered in the display screen. Further, in the present liquid crystal display device, as described later, flicker is further reduced by setting the phases of the drive voltages for forming the pixels a, b, c, and d to be as identical as possible. Yes. The 2 × 2 pixel pattern is an example, and various modes can be applied to the number of combined pixels and the shape of the pixel pattern.

次に、本液晶表示装置の図1に示す各構成要素の動作につき説明する。前述したように、本液晶表示装置は、RGB各色成分を処理するためRGB各色毎に各構成要素が設けられており、映像信号を処理する際には、RGB各色成分毎に各構成要素が同じ動作を行う。したがって、ここでは説明の便宜のため、緑色成分に関連する処理動作のみについて、図1を参照して説明する。   Next, the operation of each component shown in FIG. 1 of the liquid crystal display device will be described. As described above, this liquid crystal display device is provided with each component for each RGB color in order to process each RGB color component, and when processing a video signal, each component is the same for each RGB color component. Perform the action. Therefore, for convenience of explanation, only the processing operation related to the green component will be described with reference to FIG.

データ分離器1は、外部から映像信号として与えられる8ビットのデジタルデータを上位6ビットと下位2ビットとに分離する。画素位置検出回路2は、上記デジタルデータとともに受け取ったコントロール信号に基づき、現在のデジタルデータにより示される画素の位置が、図3に示す2×2画素パターンにおける画素a、b、c、dのいずれになるのかを検出し、画素位置情報として出力する。フレーム番号決定回路3は、フレーム周期に含まれる各フレームに対して順番にフレーム番号が付されるようにカウントすることにより、受け取った上記コントロール信号に基づき、現在のフレームが当該フレーム周期のうちの何番目のフレームであるかを決定し、フレーム番号情報として出力する。印加タイミング記憶回路4は、2×2画素パターンを形成する各画素回路に対して印加される電圧であって、上記デジタルデータの下位2ビットにより決定される駆動電圧の高低(高電圧であるか低電圧であるか)およびその極性をフレーム順に記憶している。以下、この印加タイミング記憶回路4に記憶された駆動電圧の印加順序について説明する。   The data separator 1 separates 8-bit digital data given as a video signal from the outside into upper 6 bits and lower 2 bits. Based on the control signal received together with the digital data, the pixel position detection circuit 2 determines whether the position of the pixel indicated by the current digital data is any of the pixels a, b, c, and d in the 2 × 2 pixel pattern shown in FIG. Is detected and output as pixel position information. The frame number determination circuit 3 counts each frame included in the frame period so that the frame number is assigned in order, so that the current frame is included in the frame period based on the received control signal. The frame number is determined and output as frame number information. The application timing memory circuit 4 is a voltage applied to each pixel circuit forming a 2 × 2 pixel pattern, and is a driving voltage level (high voltage) determined by the lower 2 bits of the digital data. Whether the voltage is low) and its polarity are stored in frame order. Hereinafter, the application order of the drive voltages stored in the application timing storage circuit 4 will be described.

図6は、上記デジタルデータの下位2ビットが‘00’のときの各フレームにおける画素a、b、c、dの駆動電圧を示し、以下、図7は、上記下位2ビットが‘01’のとき、図8は、上記下位2ビットが‘10’のとき、図9は、上記下位2ビットが‘11’のときの、各フレームにおける駆動電圧をそれぞれ示している。これらの図に示す記号は図2に示す記号と同義であり、画素パターンも図4に示すパターンと同じである。また、階調名は、最も暗い階調を階調1として表示階調を5段階で示した名称であり、印加電圧名は、上記下位2ビットの数字と表示画素名とを結合させた名称である。なお、最も明るい階調である階調5のときの各フレームにおける駆動電圧は示されていないが、このときには図6に示す各フレームにおける画素a、b、c、dの駆動電圧が全て高電圧とされるわけではなく、上記の表に示されるように、当該隣接する2つの駆動電圧がそれぞれ1段階上昇したときの隣接する2つの駆動電圧が全て低電圧とされる場合に等しくなる。   FIG. 6 shows driving voltages of the pixels a, b, c, d in each frame when the lower 2 bits of the digital data are “00”. FIG. 7 shows the lower 2 bits of “01”. FIG. 8 shows the driving voltage in each frame when the lower 2 bits are “10”, and FIG. 9 shows the driving voltage in each frame when the lower 2 bits are “11”. The symbols shown in these figures are synonymous with the symbols shown in FIG. 2, and the pixel pattern is also the same as the pattern shown in FIG. Further, the gradation name is a name indicating the darkest gradation as gradation 1 and the display gradation in five levels, and the applied voltage name is a name obtained by combining the lower 2 bits and the display pixel name. It is. Note that the drive voltage in each frame at gradation 5 which is the brightest gradation is not shown, but at this time, the drive voltages of the pixels a, b, c and d in each frame shown in FIG. However, as shown in the above table, it is equal to the case where the two adjacent drive voltages when the two adjacent drive voltages are each increased by one stage are all set to the low voltage.

ここで、図7から図9までを参照すると、画素a、b、c、dの駆動電圧の位相が同一にならないように設定されているため、或るフレームでは隣接する2つの画素の輝度が異なる場合がある反面、他のフレームでは上記隣接する2つの画素の輝度が同じ場合があり、結果的に単位フレーム全体ではフリッカが軽減されることになる。なお、これらの図に示す駆動電圧の印加順序は一例であって、他の様々な印加順序が適用可能である。   Here, referring to FIGS. 7 to 9, since the driving voltages of the pixels a, b, c, and d are set so as not to be the same, the luminance of two adjacent pixels in a certain frame is On the other hand, the brightness of two adjacent pixels may be the same in other frames, and as a result, flicker is reduced in the entire unit frame. Note that the application order of the drive voltages shown in these drawings is an example, and various other application orders can be applied.

また、図7から図9までを参照すると、フレーム周期において、高電圧または低電圧のそれぞれの駆動電圧につき、正極性および負極性の電圧の印加回数が等しくなる。そのため、同一輝度(同一階調)であるべき各画素の平均輝度が均一となるため、表示品位が向上する。   Referring to FIGS. 7 to 9, the number of positive and negative voltages applied is equal for each drive voltage of high voltage or low voltage in the frame period. Therefore, the average luminance of each pixel that should have the same luminance (same gradation) is uniform, and the display quality is improved.

さらに、図6から図9までを参照すると、フレーム周期である8フレームのうちの前半の4フレーム(フレーム番号1〜4)における各駆動電圧(高電圧および低電圧)の印加回数と、後半の4フレーム(フレーム番号5〜8)における上記印加回数とは等しく設定されている。そのため、前半のフレームでの平均輝度と後半のフレームでの平均輝度がほぼ等しくなるためフリッカの発生が抑えられ、高品位の表示が可能となるので好適である。このように、フレーム周期を2Nフレームとするとき、当該フレーム周期を前半部と後半部とに2等分した各Nフレームで異なる2つの駆動電圧の印加回数がそれぞれ等しくなるように設定すれば、フレーム周期の前半部および後半部を構成する各Nフレーム間の平均輝度がほぼ等しくなる。そのため、フレーム周期内でのフリッカの発生が抑えられた高品位の表示が可能となる。   Further, referring to FIG. 6 to FIG. 9, the number of application times of each drive voltage (high voltage and low voltage) in the first four frames (frame numbers 1 to 4) of the eight frames as the frame period, The number of times of application in 4 frames (frame numbers 5 to 8) is set equal. For this reason, the average luminance in the first half frame and the average luminance in the second half frame are almost equal to each other, so that the occurrence of flicker is suppressed and high-quality display is possible, which is preferable. Thus, when the frame period is set to 2N frames, if the number of application times of two different drive voltages is set to be equal in each N frame obtained by dividing the frame period into the first half and the second half, The average luminance between the N frames constituting the first half and the second half of the frame period is substantially equal. As a result, high-quality display can be achieved in which the occurrence of flicker within the frame period is suppressed.

さらにまた、図6から図9までに示すように、フレーム番号1およびフレーム番号6の駆動電圧と、フレーム番号2およびフレーム番号5の駆動電圧と、フレーム番号3およびフレーム番号8の駆動電圧と、フレーム番号4およびフレーム番号7の駆動電圧とがそれぞれ等しくなるように設定する。すなわち、フレーム周期を2Nフレームとするとき、Nが偶数の場合はk番目のフレーム(ここでkはN未満の奇数とする)および(N+k+1)番目のフレームの駆動電圧と、(k+1)番目のフレームおよび(N+k)番目のフレームの駆動電圧とがそれぞれ等しくなるように設定する。なお、Nが奇数の場合、m番目のフレーム(mはN以下の自然数とする)および(m+N)番目のフレームに設定される駆動電圧を等しくする。そうすれば、フレーム周期において高電圧または低電圧のそれぞれの駆動電圧につき、正極性および負極性の電圧の印加回数を等しくしながら、隣接するフレーム間で同一の駆動電圧が連続して印加される回数が最小となる。そのため、フレーム周期内で同じ駆動電圧(高電圧または低電圧)が設定されるフレームが適宜に離れる(ばらつく)ため、さらに表示品位が向上する。なお、これに対して、Nが偶数の場合にフレーム周期の前半部と後半部とを同じ順番になるように駆動電圧を設定すると、フレーム周期において高電圧または低電圧の印加回数は等しくなるが、正極性および負極性の電圧の印加回数は等しくならないため、好適とはならない。   Furthermore, as shown in FIGS. 6 to 9, the drive voltage of frame number 1 and frame number 6, the drive voltage of frame number 2 and frame number 5, the drive voltage of frame number 3 and frame number 8, The drive voltages of frame number 4 and frame number 7 are set to be equal to each other. That is, when the frame period is 2N frames, when N is an even number, the drive voltage of the kth frame (where k is an odd number less than N) and the (N + k + 1) th frame, and the (k + 1) th frame The drive voltages of the frame and the (N + k) th frame are set to be equal to each other. When N is an odd number, the drive voltages set in the mth frame (m is a natural number equal to or less than N) and the (m + N) th frame are made equal. By doing so, the same drive voltage is continuously applied between adjacent frames while equalizing the number of positive and negative voltage application times for each drive voltage of high voltage or low voltage in the frame period. The number of times is minimized. For this reason, the frames in which the same drive voltage (high voltage or low voltage) is set within the frame period are appropriately separated (varied), so that the display quality is further improved. On the other hand, if the driving voltage is set so that the first half and the second half of the frame period are in the same order when N is an even number, the number of times of application of high voltage or low voltage is equal in the frame period. In addition, the number of positive and negative voltage applications is not equal, which is not preferable.

印加電圧決定回路5は、上記デジタルデータの下位2ビットと、画素位置検出回路2から出力される画素位置情報と、フレーム番号決定回路3から出力されるフレーム番号情報とを受け取り、以上のような印加タイミング記憶回路4に記憶されている印加順序に従って、各画素回路に印加すべき駆動電圧を決定し、この決定された駆動電圧が高電圧であるときには‘1’とし、低電圧であるときには‘0’とする1ビットの高低情報を加算処理回路6に与える。   The applied voltage determination circuit 5 receives the lower 2 bits of the digital data, the pixel position information output from the pixel position detection circuit 2, and the frame number information output from the frame number determination circuit 3, and the above The drive voltage to be applied to each pixel circuit is determined in accordance with the application order stored in the application timing storage circuit 4, and is set to “1” when the determined drive voltage is a high voltage and “1” when the determined drive voltage is a low voltage. 1-bit high / low information of 0 ′ is given to the addition processing circuit 6.

加算処理回路6は、データ分離器1から与えられたデジタルデータの上位6ビットに対して、印加電圧決定回路5から与えられた上記高低情報の1ビットを加算して得られる6ビットのデータを液晶パネル8に送出する。なお、この加算処理では、デジタルデータが‘111111’であって高低情報が‘1’の場合に出力データがオーバフローする。このことを防ぐため、上記場合にのみ処理結果が‘111111’とされるものとする。   The addition processing circuit 6 adds 6-bit data obtained by adding 1 bit of the above-described height information given from the applied voltage determination circuit 5 to the upper 6 bits of the digital data given from the data separator 1. Send to the liquid crystal panel 8. In this addition process, the output data overflows when the digital data is “111111” and the height information is “1”. In order to prevent this, the processing result is assumed to be '111111' only in the above case.

タイミング調整回路7は、上記コントロール信号を演算処理に必要な時間だけ遅延させることにより、表示タイミングを適宜に調整する。液晶パネル8は、加算処理回路6からのRBG各色成分別の6ビットのデジタルデータと、タイミング調整回路7からのコントロール信号とに基づいて、所定の画像を表示する。   The timing adjustment circuit 7 appropriately adjusts the display timing by delaying the control signal by a time necessary for the arithmetic processing. The liquid crystal panel 8 displays a predetermined image based on the 6-bit digital data for each RBG color component from the addition processing circuit 6 and the control signal from the timing adjustment circuit 7.

次に、実際の映像信号を本液晶表示装置に与えて演算処理した場合について説明する。図10は、本液晶表示装置に与えられる映像信号により表わされる画像の左上部分を示す図である。この画像は静止画であって水平方向(右方向)へ4画素おきに階調が1づつ増えていくグレースケール画像である。図11は、図10に示す画像の各画素の階調(および極性)を8ビットのデジタルデータに置き換えて示した図である。この図11に示すデジタルデータを本液晶表示装置で演算処理した結果を各フレーム毎に図12から図19までに示す。すなわち、図12は、フレーム番号1における各画素の階調をデジタルデータで示した図であり、以下、図13はフレーム番号2、図14はフレーム番号3、図15はフレーム番号4、図16はフレーム番号5、図17はフレーム番号6、図18はフレーム番号7、図19はフレーム番号8における、それぞれの画素の階調をデジタルデータで示した図である。なお、これらの図に示す階調は、本液晶表示装置で用いられるライン反転方式の液晶パネル画面上における階調数とその極性を示しており、この階調数は、駆動電圧を示す6ビットデータの下位に2ビットのデータ‘00’を付加して拡張した8ビットのデジタルデータが8ビット表現で示されている。また、本液晶表示装置のリフレッシュレートは60Hzであり、フレーム番号1からフレーム番号8までの各フレーム画像は、フレーム番号順に16.67ms毎に順次繰り返して表示される。このような中間調表示方式により、FRC方式によっても視感上の画素の輝度差が生じず、またスジ状の輝度ムラも生じない。   Next, a case where an actual video signal is given to the liquid crystal display device and arithmetic processing is performed will be described. FIG. 10 is a diagram showing an upper left portion of an image represented by a video signal given to the liquid crystal display device. This image is a still image, and is a gray scale image in which the gradation is increased by one every four pixels in the horizontal direction (right direction). FIG. 11 is a diagram in which the gradation (and polarity) of each pixel of the image shown in FIG. 10 is replaced with 8-bit digital data. The results of arithmetic processing of the digital data shown in FIG. 11 by the present liquid crystal display device are shown in FIGS. 12 to 19 for each frame. That is, FIG. 12 is a diagram showing the gradation of each pixel in frame number 1 as digital data. FIG. 13 shows frame number 2, FIG. 14 shows frame number 3, FIG. 15 shows frame number 4, and FIG. Is the frame number 5, FIG. 17 is the frame number 6, FIG. 18 is the frame number 7, and FIG. Note that the gradations shown in these figures indicate the number of gradations and their polarities on the line inversion type liquid crystal panel screen used in the present liquid crystal display device, and this number of gradations is 6 bits indicating the drive voltage. 8-bit digital data expanded by adding 2-bit data “00” to the lower part of the data is shown in 8-bit representation. Further, the refresh rate of the present liquid crystal display device is 60 Hz, and each frame image from frame number 1 to frame number 8 is repeatedly displayed in order of frame number every 16.67 ms. Due to such a halftone display method, the luminance difference of the pixels on the sensation does not occur even in the FRC method, and the stripe-like luminance unevenness does not occur.

なお、本液晶表示装置では、交流化駆動方式として行毎に反転駆動するライン反転方式である水平ライン反転方式が使用されるが、列毎に反転駆動する垂直ライン方式や、画素毎に反転駆動するドット反転方式が使用されてもよい。   In this liquid crystal display device, a horizontal line inversion method, which is a line inversion method for inversion driving for each row, is used as an alternating drive method, but a vertical line method for inversion driving for each column or an inversion driving for each pixel. A dot inversion method may be used.

また、本液晶表示装置では、図3に示す画素パターンによる空間的な中間調表示方法が併用されるが、併用されない構成であってもよい。併用されない構成であっても、同一の駆動電圧(高電圧または低電圧)の正極性および負極性の電圧がフレーム周期で同数に設定されることにより、同一輝度であるべき画素のフレーム周期での平均輝度が等しくなるため、液晶表示装置の表示品位が向上する。   Further, in the present liquid crystal display device, the spatial halftone display method using the pixel pattern shown in FIG. 3 is used in combination, but it may be configured not to be used in combination. Even in a configuration that is not used in combination, the positive and negative voltages of the same drive voltage (high voltage or low voltage) are set to the same number in the frame cycle, so that the pixels in the frame cycle that should have the same luminance Since the average luminance is equal, the display quality of the liquid crystal display device is improved.

本発明の液晶中間調表示方法では、(1+N)階調の多階調表示を行う場合の単位周期を2Nフレームとし、この2Nフレーム内で高電圧または低電圧の正極性および負極性の電圧の印加回数が等しくなる。そのため、同一輝度であるべき各画素の平均輝度が均一となるため、表示品位が向上する。   In the liquid crystal halftone display method of the present invention, the unit period when performing multi-grayscale display of (1 + N) grayscale is 2N frame, and high voltage or low voltage positive and negative voltage in the 2N frame. The number of applications is equal. For this reason, the average luminance of each pixel, which should have the same luminance, becomes uniform, and the display quality is improved.

さらに、本発明の液晶中間調表示方法では、単位周期である2Nフレームを前半と後半とに2等分した各Nフレーム内で、異なる2つの駆動電圧の印加回数が等しくなるように設定される。そのため、前半と後半との各Nフレーム間の平均輝度がほぼ等しくなるので、フリッカの発生が抑えられた高品位の表示が可能となる。   Furthermore, in the liquid crystal halftone display method of the present invention, the number of times of applying two different drive voltages is set to be equal within each N frame obtained by equally dividing the 2N frame, which is a unit cycle, into the first half and the second half. . For this reason, the average luminance between the N frames in the first half and the second half becomes substantially equal, and thus high-quality display with reduced occurrence of flicker is possible.

さらにまた、本発明の液晶中間調表示方法では、単位周期を2Nフレームとするとき、Nが偶数の場合は、k番目のフレームおよび(N+k+1)番目のフレームの駆動電圧と、(k+1)番目のフレームおよび(N+k)番目のフレームの駆動電圧とがそれぞれ等しくなるように設定される。また、Nが奇数の場合は、m番目のフレームおよび(m+N)番目のフレームに設定される駆動電圧を等しくする。そのため、隣接するフレーム間で同一の駆動電圧が連続して印加される回数が最小となり、単位周期の前半部と後半部とを同じ駆動電圧の順番に設定する場合に比べ、さらに表示品位が向上する。   Furthermore, in the liquid crystal halftone display method of the present invention, when the unit period is 2N frames, when N is an even number, the drive voltage of the kth frame and the (N + k + 1) th frame, and the (k + 1) th frame The driving voltages of the frame and the (N + k) th frame are set to be equal to each other. When N is an odd number, the drive voltages set in the mth frame and the (m + N) th frame are made equal. Therefore, the number of times the same drive voltage is continuously applied between adjacent frames is minimized, and the display quality is further improved compared with the case where the first half and the second half of the unit cycle are set in the same drive voltage order. To do.

さらにまた、本発明の液晶中間調表示方法では、複数の画素からなる表示単位で多階調表示を行うため、表示階調数が向上するとともに、空間的にフリッカ成分が除去される。   Furthermore, in the liquid crystal halftone display method of the present invention, since multi-gradation display is performed in a display unit composed of a plurality of pixels, the number of display gradations is improved and the flicker component is spatially removed.

1 …データ分離器
2 …画素位置検出回路
3 …フレーム番号決定回路
4 …印加タイミング記憶回路
5 …印加電圧決定回路
6 …加算処理回路
7 …タイミング調整回路
8 …液晶パネル
DESCRIPTION OF SYMBOLS 1 ... Data separator 2 ... Pixel position detection circuit 3 ... Frame number determination circuit 4 ... Application timing memory circuit 5 ... Application voltage determination circuit 6 ... Addition processing circuit 7 ... Timing adjustment circuit 8 ... Liquid crystal panel

Claims (6)

予め定められた複数の駆動電圧から所定の単位周期毎に選ばれる第1および第2の駆動電圧のいずれかの駆動電圧であって、前記単位周期に含まれる1つ以上のフレーム毎に極性を反転しフレーム毎に設定した駆動電圧に基づき、当該単位周期で(1+N)階調(Nは4以上の自然数)の多階調表示を行う液晶中間調表示方法において、
前記単位周期を2Nフレームとして、当該単位周期のうち、正の極性を有する第1の駆動電圧が設定されるフレーム数と負の極性を有する第1の駆動電圧が設定されるフレーム数とを同数とし、正の極性を有する第2の駆動電圧が設定されるフレーム数と負の極性を有する第2の駆動電圧が設定されるフレーム数とを同数とし、
前記正の極性を有する第1の駆動電圧、前記負の極性を有する第1の駆動電圧、前記正の極性を有する第2の駆動電圧、および前記負の極性を有する第2の駆動電圧のうちの1つ以上の駆動電圧は、前記単位周期内で複数回設定され、
前記単位周期内で前記第1および第2の駆動電圧がともに設定される場合、前記単位周期の前半Nフレームと後半Nフレームとにおいてそれぞれ設定される駆動電圧の順序が異なり、
前記単位周期の前半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数と、前記単位周期の後半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数とを同数とし、
前記前半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数と、前記後半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数とを同数とすることを特徴とする液晶中間調表示方法。
One of the first and second drive voltages selected for each predetermined unit cycle from a plurality of predetermined drive voltages, and the polarity for each of one or more frames included in the unit cycle In a liquid crystal halftone display method for performing multi-gradation display of (1 + N) gradations (N is a natural number of 4 or more) in the unit cycle based on the drive voltage set for each frame by being inverted.
Assuming that the unit period is 2N frames, the same number of frames in which the first drive voltage having a positive polarity is set and the number of frames in which the first drive voltage having a negative polarity is set in the unit period. And the same number of frames in which the second drive voltage having a positive polarity is set and the number of frames in which the second drive voltage having a negative polarity is set,
Of the first drive voltage having the positive polarity, the first drive voltage having the negative polarity, the second drive voltage having the positive polarity, and the second drive voltage having the negative polarity The one or more drive voltages are set a plurality of times within the unit period,
If the unit said in a cycle the first and second driving voltages are both set, Ri Do different the order of the driving voltage are respectively set in the N frame the first half and the second half N frame of said unit cycle,
The number of frames in which the first drive voltage is set in the first half N frames of the unit cycle is equal to the number of frames in which the first drive voltage is set in the second half N frames of the unit cycle,
The number of frames in which the second drive voltage is set in the first half N frames and the number of frames in which the second drive voltage is set in the second half N frames are the same number. Key display method.
Nが偶数の場合、k番目のフレーム(kはN未満の奇数とする)および(N+k+1)番目のフレームに設定される駆動電圧を等しくするとともに、(k+1)番目のフレームおよび(N+k)番目のフレームに設定される駆動電圧を等しくし、Nが奇数の場合、m番目のフレーム(mはN以下の自然数とする)および(m+N)番目のフレームに設定される駆動電圧を等しくすることを特徴とする、請求項1に記載の液晶中間表示方法。 When N is an even number, the drive voltages set in the kth frame (k is an odd number less than N) and the (N + k + 1) th frame are made equal, and the (k + 1) th frame and the (N + k) th frame The drive voltages set in the frames are made equal, and when N is an odd number, the drive voltages set in the mth frame (m is a natural number less than or equal to N) and the (m + N) th frame are made equal. The liquid crystal intermediate display method according to claim 1 . 複数の画素からなる表示単位で多階調表示を行うため、前記表示単位に含まれる画素毎に所定の階調を表示させる第1または第2の駆動電圧を設定することを特徴とする、請求項1または請求項2に記載の液晶中間調表示方法。 In order to perform multi-gradation display in a display unit composed of a plurality of pixels, the first or second drive voltage for displaying a predetermined gradation is set for each pixel included in the display unit. The liquid crystal halftone display method according to claim 1 or 2 . 装置外部から与えられる表示データに応じて、予め定められた複数の駆動電圧から所定の単位周期毎に選ばれる第1および第2の駆動電圧のいずれかの駆動電圧であって、前記単位周期に含まれる1つ以上のフレーム毎に極性を反転しフレーム毎に設定した駆動電圧に基づき、当該単位周期で(1+N)階調(Nは4以上の自然数)の多階調表示を行う液晶表示装置において、
前記単位周期を2Nフレームとして、当該単位周期のうち、正の極性を有する第1の駆動電圧が設定されるフレーム数と負の極性を有する第1の駆動電圧が設定されるフレーム数とを同数とし、正の極性を有する第2の駆動電圧が設定されるフレーム数と負の極性を有する第2の駆動電圧が設定されるフレーム数とを同数とし、前記正の極性を有する第1の駆動電圧、前記負の極性を有する第1の駆動電圧、前記正の極性を有する第2の駆動電圧、および前記負の極性を有する第2の駆動電圧のうちの1つ以上の駆動電圧を前記単位周期内で複数回設定し、前記単位周期内で前記第1および第2の駆動電圧をともに設定する場合、前記単位周期の前半Nフレームと後半Nフレームとにおいて駆動電圧の順序がそれぞれ異なるように設定する電圧決定手段と、
前記電圧決定手段により設定された駆動電圧に基づき、多階調表示を行う表示手段と
を備え、
前記電圧決定手段は、前記単位周期の前半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数と、前記単位周期の後半Nフレームのうち前記第1の駆動電圧が設定されるフレーム数とを同数とし、
前記前半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数と、前記後半Nフレームのうち前記第2の駆動電圧が設定されるフレーム数とを同数とすることを特徴とする液晶表示装置。
According to display data given from the outside of the apparatus, one of the first and second drive voltages selected for each predetermined unit period from a plurality of predetermined drive voltages, the unit period A liquid crystal display device that performs multi-gradation display of (1 + N) gradations (N is a natural number of 4 or more) in the unit cycle based on the drive voltage set for each frame by inverting the polarity for every one or more frames included In
Assuming that the unit period is 2N frames, the same number of frames in which the first drive voltage having a positive polarity is set and the number of frames in which the first drive voltage having a negative polarity is set in the unit period. The number of frames in which the second drive voltage having a positive polarity is set is the same as the number of frames in which the second drive voltage having a negative polarity is set, and the first drive having the positive polarity One or more of a voltage, a first driving voltage having the negative polarity, a second driving voltage having the positive polarity, and a second driving voltage having the negative polarity, as the unit When setting a plurality of times within a period and setting both the first and second drive voltages within the unit period, the order of the drive voltages is different between the first half N frame and the second half N frame of the unit period. Power to be set And determination means,
Display means for performing multi-gradation display based on the drive voltage set by the voltage determination means,
The voltage determining means includes the number of frames in which the first drive voltage is set in the first half N frames of the unit cycle and the number of frames in which the first drive voltage is set in the second half N frames of the unit cycle. And the same number,
The number of frames in which the second drive voltage is set in the first half N frames is equal to the number of frames in which the second drive voltage is set in the second half N frames. apparatus.
前記電圧決定手段は、
前記単位周期である2Nフレームのうち前記表示データに対応するフレームを決定するフレーム決定手段と、
前記単位周期に設定される駆動電圧を当該単位周期に含まれるフレームに関連させて記憶するタイミング記憶手段と、
前記フレーム決定手段により決定されるフレームに基づき、前記タイミング記憶手段に記憶される、当該決定されるフレームに関連する駆動電圧を、前記表示手段に与える印加電圧決定手段と、
を含むことを特徴とする、請求項4に記載の液晶表示装置。
The voltage determining means includes
Frame determining means for determining a frame corresponding to the display data among 2N frames as the unit period;
Timing storage means for storing the driving voltage set in the unit period in association with the frame included in the unit period;
Based on the frame determined by the frame determination means, an applied voltage determination means for applying to the display means a drive voltage related to the determined frame stored in the timing storage means;
The liquid crystal display device according to claim 4 , comprising:
前記電圧決定手段は、複数の画素からなる表示単位で多階調表示を行うため、前記表示単位に含まれる画素毎に所定の階調を表示させる第1または第2の駆動電圧を設定し、
前記表示手段は、前記駆動電圧に基づき、前記表示単位で多階調表示を行うことを特徴とする、請求項4または請求項5に記載の液晶表示装置。
The voltage determining means sets a first or second driving voltage for displaying a predetermined gradation for each pixel included in the display unit in order to perform multi-gradation display in a display unit composed of a plurality of pixels.
The liquid crystal display device according to claim 4 , wherein the display unit performs multi-gradation display in the display unit based on the driving voltage.
JP2009161680A 2009-07-08 2009-07-08 Liquid crystal halftone display method and liquid crystal display device using the method Expired - Fee Related JP5063644B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009161680A JP5063644B2 (en) 2009-07-08 2009-07-08 Liquid crystal halftone display method and liquid crystal display device using the method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009161680A JP5063644B2 (en) 2009-07-08 2009-07-08 Liquid crystal halftone display method and liquid crystal display device using the method

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003175251A Division JP4390483B2 (en) 2003-06-19 2003-06-19 Liquid crystal halftone display method and liquid crystal display device using the method

Publications (2)

Publication Number Publication Date
JP2009223347A JP2009223347A (en) 2009-10-01
JP5063644B2 true JP5063644B2 (en) 2012-10-31

Family

ID=41240102

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009161680A Expired - Fee Related JP5063644B2 (en) 2009-07-08 2009-07-08 Liquid crystal halftone display method and liquid crystal display device using the method

Country Status (1)

Country Link
JP (1) JP5063644B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012058373A (en) * 2010-09-07 2012-03-22 Alpine Electronics Inc Liquid crystal display device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04293089A (en) * 1991-03-20 1992-10-16 Nec Corp Driving method for active matrix type liquid crystal display device
JP3142068B2 (en) * 1991-10-08 2001-03-07 富士通株式会社 Driving method of liquid crystal display device
JPH06347758A (en) * 1993-06-02 1994-12-22 Nec Corp Driving method for liquid crystal display device
JP2003005695A (en) * 2001-06-25 2003-01-08 Matsushita Electric Ind Co Ltd Display device and multi-gradation display method
JP4390483B2 (en) * 2003-06-19 2009-12-24 シャープ株式会社 Liquid crystal halftone display method and liquid crystal display device using the method

Also Published As

Publication number Publication date
JP2009223347A (en) 2009-10-01

Similar Documents

Publication Publication Date Title
JP4390483B2 (en) Liquid crystal halftone display method and liquid crystal display device using the method
JP5373372B2 (en) Driving device for liquid crystal display device and driving method thereof
JP4768344B2 (en) Display device
US9704428B2 (en) Display device and display method
US20050264508A1 (en) Liquid crystal display device and driving method thereof
US20120327137A1 (en) Display device and display driving method
JP2004279626A (en) Display device and its driving method
JP2004199070A (en) Liquid crystal display device having a plurality of gradation voltages and device and method for driving the liquid crystal display device
JP2007212591A (en) Display device
JP2007093660A (en) Display device
KR20160124360A (en) Display apparatus and method of driving display panel using the same
JP2005195986A (en) Liquid crystal display and method for driving the same
KR100903920B1 (en) Display drive apparatus and display apparatus
JP2011102876A (en) Liquid crystal display device
JP2007225861A (en) Liquid crystal display device
US8659528B2 (en) Electro-optical device driven by polarity reversal during each sub-field and electronic apparatus having the same
KR20120076059A (en) A liquid crystal display apparatus and a method for driving the same
CN110827733B (en) Display method and display device for display panel
JP2011141557A (en) Display device
JP5063644B2 (en) Liquid crystal halftone display method and liquid crystal display device using the method
JP2008107653A (en) Drive unit having gamma correction function
WO2018150490A1 (en) Liquid crystal display device
JP2003005695A (en) Display device and multi-gradation display method
JP2006235417A (en) Liquid crystal display apparatus
JP2003084717A (en) Driving voltage pulse controller, gradation signal processor, gradation controller, and image display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090710

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120508

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120629

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120807

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120807

R150 Certificate of patent or registration of utility model

Ref document number: 5063644

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150817

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees