JP5011970B2 - Signal processing circuit and image processing apparatus - Google Patents

Signal processing circuit and image processing apparatus Download PDF

Info

Publication number
JP5011970B2
JP5011970B2 JP2006305792A JP2006305792A JP5011970B2 JP 5011970 B2 JP5011970 B2 JP 5011970B2 JP 2006305792 A JP2006305792 A JP 2006305792A JP 2006305792 A JP2006305792 A JP 2006305792A JP 5011970 B2 JP5011970 B2 JP 5011970B2
Authority
JP
Japan
Prior art keywords
signal
circuit
video
effect
effect means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006305792A
Other languages
Japanese (ja)
Other versions
JP2008124749A (en
Inventor
雅文 倉重
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2006305792A priority Critical patent/JP5011970B2/en
Publication of JP2008124749A publication Critical patent/JP2008124749A/en
Application granted granted Critical
Publication of JP5011970B2 publication Critical patent/JP5011970B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Studio Circuits (AREA)

Description

本発明は、マスク信号を用いた合成処理を必要とする効果を映像信号に施す信号処理回路及び画像処理装置に関する。   The present invention relates to a signal processing circuit and an image processing apparatus that apply an effect requiring a synthesis process using a mask signal to a video signal.

テレビジョン番組等の映像コンテンツの制作分野では、画面を構成する主な映像である背景映像に、キーイングによって別の前景映像を合成することが一般的に行われている(例えば、特許文献1)。   In the field of producing video content such as a television program, it is generally performed to synthesize another foreground video by keying with a background video that is a main video constituting a screen (for example, Patent Document 1). .

図1は、このようにキーイングによって前景映像を合成する従来の画像処理装置の構成例を示すブロック図である。この画像処理装置は、テレビジョン放送局等に設置される映像切替用のスイッチャーの一部を成しているミックスエフェクト部52であり、スイッチャーに入力する複数系統の映像信号VideoIn1〜Nのうち、クロスポイント部(任意の1系統の入力映像信号を選択するスイッチの集合)51でキーイングのために選択された信号Key1〜4が、ミックスエフェクト部52内のキーヤー53〜56に送られる。信号Key1〜4は、各々が、前景映像である映像信号と、前景映像と背景映像との合成比率である濃度(アルファ)を示すキー信号とを含んでいる。   FIG. 1 is a block diagram showing a configuration example of a conventional image processing apparatus that synthesizes a foreground video by keying in this way. This image processing apparatus is a mix effect unit 52 that forms a part of a video switching switcher installed in a television broadcast station or the like, and among a plurality of systems of video signals VideoIn1 to VideoN input to the switcher, Signals Key 1 to Key 4 selected for keying in the cross point portion (a set of switches for selecting an arbitrary one-system input video signal) 51 are sent to keyers 53 to 56 in the mix effect portion 52. Each of the signals Key1 to Key4 includes a video signal that is a foreground video and a key signal that indicates a density (alpha) that is a synthesis ratio of the foreground video and the background video.

また、クロスポイント部51で背景映像として選択された映像信号BKGD_A及びBKGD_Bが、ミックスエフェクト部52内のミキサー65に送られる。   Also, the video signals BKGD_A and BKGD_B selected as the background video by the cross point unit 51 are sent to the mixer 65 in the mix effect unit 52.

キーヤー53〜56は、互いに同一の回路であり、信号Key1〜4に対し、キー信号の濃度の調整や、前景映像と背景映像との境界線の調整等を行う。キーヤー53〜56で調整された信号Key1〜4は、リサイザ57〜60及び2入力1出力のスイッチ61〜64の一方の入力端に送られる。   The keyers 53 to 56 are the same circuit, and adjust the density of the key signal and the boundary line between the foreground image and the background image for the signals Key1 to Key4. The signals Key1 to Key4 adjusted by the keyers 53 to 56 are sent to one input terminal of the resizers 57 to 60 and the two-input one-output switches 61 to 64.

リサイザ57〜60は、互いに同一の回路であり、信号Key1〜4に対して、画像サイズの変更処理や、画面上の位置の変更処理を施す。図2は、リサイザ57〜60の構成例を示すブロック図である。リサイザ57〜60にそれぞれ入力した信号Key1〜4は、アンチエイリアス用LPF(ローパスフィルタ)71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、さらにアンチエイリアス用LPF74を経て、垂直方向移動・縮小回路75で垂直方向の移動・縮小処理を施される。そして、VHスキャンコンバータ76によって外部メモリ77を用いて走査方向を垂直方向から水平方向に戻され、水平方向移動・縮小回路78で水平方向の移動・縮小処理を施されて、リサイザ57〜60から出力される。   The resizers 57 to 60 are the same circuit as each other, and perform an image size changing process and a position changing process on the screen on the signals Key1 to Key4. FIG. 2 is a block diagram illustrating a configuration example of the resizers 57 to 60. The signals Key1 to Key4 input to the resizers 57 to 60 pass through an antialiasing LPF (low pass filter) 71, and the HV scan converter 72 converts the scanning direction from the horizontal direction to the vertical direction using the external memory 73, and further antialiased. After passing through the LPF 74, the vertical movement / reduction circuit 75 performs vertical movement / reduction processing. Then, the scanning direction is returned from the vertical direction to the horizontal direction by using the external memory 77 by the VH scan converter 76, and the horizontal movement / reduction circuit 78 performs the horizontal movement / reduction processing from the resizers 57 to 60. Is output.

図1に示すように、リサイザ57〜60から出力された信号Key1〜4は、スイッチ61〜64の残りの一方の入力端に送られる。そして、スイッチ61〜64で選択された信号(画像サイズや画面上の位置を変更しない信号Key1〜4か、あるいは画像サイズや画面上の位置を変更した信号Key1〜4)が、ミキサー65に送られる。   As shown in FIG. 1, the signals Key <b> 1 to 4 output from the resizers 57 to 60 are sent to the remaining one input terminals of the switches 61 to 64. Then, the signals selected by the switches 61 to 64 (the signals Key1 to Key4 that do not change the image size or the position on the screen, or the signals Key1 to Key4 that change the image size or the position on the screen) are sent to the mixer 65. It is done.

ミキサー65は、背景映像である映像信号BKGD_A及びBKGD_Bにトランジション(出力する背景映像を、映像信号BKGD_Aから映像信号BKGD_Bに遷移させる処理)を施すとともに、信号Key1〜4を用いて、背景映像に前景映像を合成する回路である。ミキサー65の処理を経た映像信号は、ミックスエフェクト部52から出力されて、モニター(図示略)に表示されたり、映像記録機器や番組送出用の機器等(図示略)に送られる。   The mixer 65 performs transitions (processing for transitioning the output background video from the video signal BKGD_A to the video signal BKGD_B) to the video signals BKGD_A and BKGD_B, which are background videos, and also uses the signals Key1 to 4 to foreground the background video. A circuit that synthesizes video. The video signal that has been processed by the mixer 65 is output from the mix effect unit 52 and displayed on a monitor (not shown) or sent to a video recording device, a program sending device, or the like (not shown).

図3は、このミックスエフェクト部52から出力されてモニター表示される映像を例示する図である。図3(a)は、トランジションを施される前の背景映像BKGD_Aに、信号Key1中の映像信号と、信号Key2中の映像信号とが前景映像として合成された例を示す。図3(b)は、トランジションを施された後の背景映像BKGD_Bに、信号Key3中の映像信号と、信号Key4中の映像信号とが前景映像として合成された例を示す。   FIG. 3 is a diagram illustrating an image output from the mix effect unit 52 and displayed on the monitor. FIG. 3A shows an example in which the video signal in the signal Key1 and the video signal in the signal Key2 are combined as a foreground video with the background video BKGD_A before being subjected to the transition. FIG. 3B shows an example in which the video signal in the signal Key3 and the video signal in the signal Key4 are combined as a foreground video with the background video BKGD_B after being subjected to the transition.

特開2002−185851号公報JP 2002-185851 A

ところで、近年、この図1に示したようなミックスエフェクト部内のリサイザには、図2を用いて説明した基本機能である画像サイズや画面上の位置の変更機能に加えて、モザイク(映像信号のサンプリング間隔を広げる処理),デフォーカス(画像の空間周波数を落とす処理),ポスタリゼーション(色の階調数を落とす処理)といった効果の機能も要求されるようになってきた。例えば、図4に示すように、ニュース番組において、ニュースキャスターの背景映像BKGDに、事件の当事者の写真を前景映像Keyとして合成し、この写真にたまたま当事者と一緒に写っており事件とは無関係な別の人物の顔(図の斜線の部分)Faceに、個人情報保護等の目的でモザイクをかけるといった具合である。   By the way, in recent years, the resizer in the mix effect unit as shown in FIG. 1 has a mosaic (video signal) in addition to the basic function described with reference to FIG. The functions of effects such as processing for widening the sampling interval), defocusing (processing for reducing the spatial frequency of the image), and posterization (processing for reducing the number of color gradations) have been required. For example, as shown in FIG. 4, in a news program, a photograph of a party of an incident is synthesized as a foreground image Key on a background image BKGD of a newscaster, and it happens to be reflected in the photograph together with the party and is unrelated to the incident. For example, a face of another person (shaded portion in the figure) Face is mosaiced for the purpose of protecting personal information.

図5は、図2に示した構成の個々のリサイザに、このモザイク,デフォーカス,ポスタリゼーション(以下単にモザイク等とも呼ぶ)のための回路を追加した例を示すブロック図であり、図2と同一の回路に同一符号を付すとともに、新たに追加した回路には斜線または斜め十字線を付している。   FIG. 5 is a block diagram showing an example in which a circuit for this mosaic, defocus, posterization (hereinafter also simply referred to as mosaic etc.) is added to each resizer having the configuration shown in FIG. 2, and is the same as FIG. These circuits are given the same reference numerals, and newly added circuits are given diagonal lines or diagonal cross lines.

画像サイズや画面上の位置の変更が画面全体を対象とする効果であるのに対し、モザイク等は画面の一部のみを対象とする効果であり、画面全体にモザイク等を施した映像信号と、モザイク等を施さない映像信号とを、マスク信号を用いて合成する必要がある。図6は、マスク信号を用いた合成の様子を例示する図である。マスク信号の内側の部分(モザイク等を施した映像信号の合成比率が1である部分であり、図では斜線を付している)ではモザイク等を施した映像信号を出力し、マスク信号の外側の部分(モザイク等を施した映像信号の合成比率が0である部分)ではモザイク等を施さない映像信号を出力することにより、マスク信号の内側の部分のみにモザイク等がかかった合成映像信号が生成される。   While changing the image size or position on the screen is an effect that covers the entire screen, mosaic is an effect that targets only a part of the screen. It is necessary to synthesize a video signal not subjected to mosaic etc. using a mask signal. FIG. 6 is a diagram illustrating an example of the synthesis using the mask signal. In the inner part of the mask signal (the part where the synthesis ratio of the video signal subjected to the mosaic etc. is 1 and is hatched in the figure), the video signal subjected to the mosaic etc. is output and the outer side of the mask signal By outputting a video signal that is not subjected to mosaic etc. in the part (the part where the synthesis ratio of the video signal subjected to mosaic etc. is 0), a synthesized video signal in which mosaic etc. is applied only to the inner part of the mask signal Generated.

図5で追加した回路のうち、斜線を付した回路である水平方向モザイク等回路(画面の水平方向にモザイクやデフォーカスやポスタリゼーションを施す回路)81,垂直方向モザイク等回路(画面の垂直方向にモザイクやデフォーカスやポスタリゼーションを施す回路)82及び合成回路(マスク信号を用いて2つの信号を合成する回路)83は、画面全体にモザイク等を施したり、マスク信号を用いて合成を行う回路である。   Among the circuits added in FIG. 5, a horizontal mosaic circuit (a circuit that performs mosaic, defocus, posterization in the horizontal direction of the screen) 81, a vertical mosaic circuit (in the vertical direction of the screen) A circuit that performs mosaic, defocus, and posterization) 82 and a synthesis circuit (a circuit that synthesizes two signals using a mask signal) 83 are circuits that perform mosaic or the like on the entire screen or perform synthesis using a mask signal. is there.

また、図5で追加した回路のうち、斜め十字線を付した回路である遅延回路84,アンチエイリアス用LPF85,HVスキャンコンバータ86,外部メモリ87,遅延回路88及びアンチエイリアス用LPF89は、モザイク等を施さない信号を通過させる(モザイク等を施された信号とタイミングを揃えて合成回路83に供給する)回路である。   Among the circuits added in FIG. 5, the delay circuit 84, the anti-aliasing LPF 85, the HV scan converter 86, the external memory 87, the delay circuit 88, and the anti-aliasing LPF 89, which are circuits with diagonal cross lines, are subjected to mosaic etc. This is a circuit that passes a non-existing signal (supplied to the synthesizing circuit 83 at the same timing as the mosaiced signal).

ところが、この図5のように個々のリサイザにモザイク等の機能を搭載することには、次の(1)〜(4)のような不都合がある。   However, mounting functions such as mosaics on individual resizers as shown in FIG. 5 has the following disadvantages (1) to (4).

(1)モザイク等を施さない信号を通過させるために追加する回路のうち、アンチエイリアス用LPF85は回路規模が大きいので、図5の破線の内側の部分を1個のFPGA(プログラム可能なLSI)またはASIC(特定用途向け集積回路)で作成する場合、FPGAやASICのシリーズを1ランク上げる必要が発生し、コストを一挙に押し上げることがある。   (1) Of the circuits added to pass a signal that is not subjected to mosaic etc., the anti-aliasing LPF 85 has a large circuit scale. Therefore, the portion inside the broken line in FIG. 5 is replaced with one FPGA (programmable LSI) or When an ASIC (application-specific integrated circuit) is used, it is necessary to raise the rank of the FPGA or ASIC series by one rank, which may increase the cost all at once.

(2)図5の破線の内側の部分を1個のFPGAまたはASICで作成して、モザイク等を施さない信号を通過させるためにスキャンコンバータ86用の外部メモリ87を追加する場合、FPGAやASICのピンを多数使用するので、1ランク上のパッケージを使用する必要が発生し、パッケージの面でも大きなコストアップとなる。更に、パッケージが大きくなると、上記(1)の点ではリソース的に足りていても、シリーズが1ランク上がることがある。   (2) When an external memory 87 for the scan converter 86 is added to create a portion inside the broken line in FIG. 5 by one FPGA or ASIC and pass a signal not subjected to mosaic etc., the FPGA or ASIC Since a large number of pins are used, it is necessary to use a package that is one rank higher, resulting in a significant cost increase in terms of the package. Furthermore, if the package is large, the series may be raised by one rank even if the above point (1) is sufficient in terms of resources.

(3)外部メモリ87を追加することにより、回路規模が大きくなり、基板設計の面でも配線への負荷や小型化への障害等が発生する。   (3) By adding the external memory 87, the circuit scale increases, and a load on the wiring, a failure to miniaturization, and the like occur in terms of board design.

(4)合成回路83では、モザイク等を施した映像信号とモザイク等を施さない映像信号とがマスク信号を用いて合成されるので、マスク信号の内側の部分と外側の部分とにそれぞれモザイク等をかける(例えば、マスク信号の内側の部分にはモザイクをかけマスク信号の外側の部分にはデフォーカスをかける)といったようなより複雑な効果をかけることができない。   (4) In the synthesis circuit 83, the video signal subjected to the mosaic etc. and the video signal not subjected to the mosaic etc. are synthesized using the mask signal, so that the mosaic etc. are respectively formed in the inner part and the outer part of the mask signal. It is not possible to apply a more complicated effect such as applying a mosaic (for example, applying a mosaic to the inner part of the mask signal and defocusing the outer part of the mask signal).

なお、図5のように個々のリサイザにモザイク等の機能を搭載することには、全ての系統の前景映像にモザイク等を施すことができるので、モザイク等をかけた前景映像を同時に多数の系統(図1のようにキーヤーが4個である場合には同時に4系統)背景映像に合成することができるというメリットはある。   In addition, as shown in FIG. 5, by installing a function such as a mosaic on each resizer, it is possible to apply a mosaic etc. to the foreground video of all the systems, so that the foreground video with mosaics etc. can be applied to many systems simultaneously. (When there are four keyers as shown in FIG. 1, four systems at the same time) There is a merit that it can be combined with a background image.

しかし、映像中でモザイクをかける箇所は、通常は、図4にも例示したように1箇所であるか、あるいは多くても2箇所程度である(モザイクのかかった映像が多数表示されても、視聴者は、どの映像に注目すべきかわからなくなる)。したがって、リサイザにモザイク等の機能を搭載する場合、現実には、ミックスエフェクト部全体で1系統または2系統の前景映像にモザイク等を施すことができれば十分である。   However, the number of mosaics in the video is usually one as illustrated in FIG. 4 or at most about two (even if many mosaiced videos are displayed, Viewers don't know which video to watch.) Therefore, in the case where a function such as a mosaic is mounted on the resizer, in reality, it is sufficient if a mosaic or the like can be applied to one or two systems of foreground video in the entire mix effect unit.

すなわち、ミックスエフェクト部では、画像サイズや画面上の位置の変更は、よく使われる機能であり多数の系統(図1では4系統)の前景映像に施すことが求められるが、モザイク等を施す前景映像の系統数は少なくても問題ない。   That is, in the mix effect unit, changing the image size and the position on the screen is a frequently used function and is required to be applied to a large number of foreground images (four in FIG. 1). There is no problem even if the number of video lines is small.

本発明は、上述の点に鑑み、画像サイズや画面上の位置の変更のような、画面全体を対象とする効果を施すことのできる映像信号の系統数を減らすことなく、モザイク等の画面の一部のみを対象とする効果を映像信号に施す機能を小規模な回路で実現し、しかもより複雑な効果をかけることを課題とする。   In view of the above-mentioned points, the present invention reduces the number of video signal systems that can be applied to the entire screen, such as changing the image size and the position on the screen, without reducing the number of video signal systems. It is an object of the present invention to realize a function for applying an effect only for a part to a video signal with a small-scale circuit and to apply a more complicated effect.

上記課題を解決するために、本発明に係る第1の信号処理回路は、
2系統の回路ブロックで構成され、
各々の前記回路ブロックが、
映像信号に対して、マスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
映像信号に対して、マスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と
をそれぞれ備えるとともに、
少なくとも一方の前記回路ブロックが、
前記第1のエフェクト手段を経由した映像信号と、残りの一方の前記回路ブロック内の前記第1のエフェクト手段を経由した映像信号とを、マスク信号を用いて合成するための合成手段
を備えたことを特徴とする。
In order to solve the above problem, a first signal processing circuit according to the present invention includes:
It consists of two circuit blocks,
Each said circuit block is
First effect means for applying an effect that requires synthesis processing using a mask signal to a video signal;
A second effect means for applying an effect that does not require a synthesis process using a mask signal to the video signal,
At least one of the circuit blocks is
Combining means for synthesizing the video signal passed through the first effect means and the video signal passed through the first effect means in the remaining one of the circuit blocks using a mask signal It is characterized by that.

この信号処理回路は、マスク信号を用いた合成処理を必要とする効果(すなわち、例えばモザイク等のような、画面の一部を対象とする効果)を施す際には、2系統の回路ブロックに同じ映像信号を入力させ、第1のエフェクト手段及び合成手段を動作させることにより、2系統の回路ブロックが協働して、1系統の映像信号に、画面の一部を対象とする効果をかけることができる。   When this signal processing circuit performs an effect that requires a synthesis process using a mask signal (that is, an effect that targets a part of the screen such as a mosaic, for example), the signal processing circuit has two circuit blocks. By inputting the same video signal and operating the first effect means and the synthesizing means, the two circuit blocks cooperate to apply an effect on a part of the screen to the one video signal. be able to.

これらの回路ブロックは、1個の回路ブロックのみで画面の一部を対象とする効果を施す場合と異なり、画面の一部を対象とする効果を施さない映像信号を通過させる回路は必要ないので、回路規模が小さくて済む。   These circuit blocks are different from the case where only one circuit block has an effect for a part of the screen, and a circuit for passing a video signal that does not have an effect for a part of the screen is not necessary. The circuit scale is small.

また、このとき、2系統の回路ブロックの第1のエフェクト手段でそれぞれこの同じ映像信号に効果を施すことにより、マスク信号の内側の部分と外側の部分とにそれぞれ画面の一部を対象とする効果をかけるといった、より複雑な効果をかけることができる。   Also, at this time, by applying an effect to the same video signal by the first effect means of the two system circuit blocks, a part of the screen is targeted for the inner part and the outer part of the mask signal, respectively. More complex effects such as applying effects can be applied.

そして、この信号処理回路は、マスク信号を用いた合成処理を必要としない効果(すなわち、例えば画像サイズや画面上の位置の変更のような、画面全体を対象とする効果)を施す際には、2系統の回路ブロックに別々の映像信号を入力させ、第2のエフェクト手段を動作させるとともに第1のエフェクト手段及び合成手段を動作させない(映像信号をそのまま通過させる)ことにより、2系統の回路ブロックで、それぞれ別々の映像信号に、画面全体を対象とする効果をかけることができる。   When this signal processing circuit performs an effect that does not require a synthesis process using a mask signal (that is, an effect for the entire screen, such as a change in image size or position on the screen). By inputting separate video signals to the two circuit blocks and operating the second effect means and not operating the first effect means and the synthesizing means (passing the video signals as they are), the two circuit circuits In the block, it is possible to apply an effect on the entire screen to each separate video signal.

これにより、画面全体を対象とする効果を施すことのできる映像信号の系統数を減らすことなく、画面の一部のみを対象とする効果を映像信号に施す機能を小規模な回路で実現し、しかもより複雑な効果をかけることができる。   As a result, the function of applying the effect only to a part of the screen to the video signal is realized with a small circuit without reducing the number of video signal systems capable of applying the effect on the entire screen, Moreover, more complicated effects can be applied.

次に、本発明に係る第1の画像処理装置は、
2系統の回路ブロックで構成され、
各々の前記回路ブロックが、
映像信号に対して、マスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
映像信号に対して、マスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と、
をそれぞれ備えるとともに、
少なくとも一方の前記回路ブロックが、
前記第1のエフェクト手段を経由した映像信号と、残りの一方の前記回路ブロック内の前記第1のエフェクト手段を経由した映像信号とを、マスク信号を用いて合成するための合成手段
を備えた信号処理回路と、
前記信号処理回路の各々の前記回路ブロックに、同じ映像信号を入力させるか別々の映像信号を入力させるかを選択的に切り替えるための選択回路と、
前記信号処理回路から出力された映像信号を、前景映像として背景映像に合成する合成回路と
を有することを特徴とする。
Next, a first image processing apparatus according to the present invention includes:
It consists of two circuit blocks,
Each said circuit block is
First effect means for applying an effect that requires synthesis processing using a mask signal to a video signal;
A second effect means for applying an effect that does not require a synthesizing process using a mask signal to the video signal;
Each with
At least one of the circuit blocks is
Combining means for synthesizing the video signal passed through the first effect means and the video signal passed through the first effect means in the remaining one of the circuit blocks using a mask signal A signal processing circuit;
A selection circuit for selectively switching whether to input the same video signal or different video signals to each of the circuit blocks of the signal processing circuit;
And a synthesis circuit for synthesizing the video signal output from the signal processing circuit as a foreground video with a background video.

この画像処理装置は、前述の本発明に係る第1の信号処理回路と、この信号処理回路の2系統の回路ブロックに同じ映像信号を入力させるか別々の映像信号を入力させるかを選択的に切り替えるための選択回路と、この信号処理回路の出力映像信号を前景映像として背景映像に合成する合成回路とを設けたものであり、画面全体を対象とする効果を施すことのできる映像信号(前景映像)の系統数を減らすことなく、画面の一部のみを対象とする効果を映像信号(前景映像)に施す機能を小規模な回路で実現し、しかもより複雑な効果をかけることができる。   This image processing apparatus selectively selects whether to input the same video signal or separate video signals to the first signal processing circuit according to the present invention and the two circuit blocks of the signal processing circuit. A selection circuit for switching and a synthesis circuit for synthesizing the output video signal of the signal processing circuit as a foreground video to a background video are provided, and a video signal (foreground that can apply an effect on the entire screen) Without reducing the number of video) systems, the function of applying an effect to only a part of the screen to the video signal (foreground video) can be realized with a small circuit, and more complicated effects can be applied.

次に、本発明に係る第2の信号処理回路は、
2系統の映像信号を時間軸多重した多重信号を生成するマルチプレクサと、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と、
前記第1のエフェクト手段を経由した多重信号を、前記多重信号における前記2系統の映像信号の多重単位時間だけ遅延させる遅延手段と、
前記第1のエフェクト手段を経由した多重信号と、前記第1のエフェクト手段を経由した後前記遅延手段によって遅延された多重信号とを、マスク信号を用いて合成するための合成手段と、
前記合成手段及び前記第2のエフェクト手段を経由した多重信号から、前記2系統の映像信号を分離するデマルチプレクサと
を備えたことを特徴とする。
Next, the second signal processing circuit according to the present invention includes:
A multiplexer that generates a multiplexed signal obtained by time-multiplexing two video signals;
First effect means for applying an effect that requires a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Second effect means for applying an effect that does not require a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Delay means for delaying the multiplexed signal that has passed through the first effect means by a multiplexing unit time of the two video signals in the multiplexed signal;
A combining means for combining a multiplexed signal that has passed through the first effect means and a multiplexed signal that has been delayed by the delay means after passing through the first effect means, using a mask signal;
And a demultiplexer that separates the two video signals from the multiplexed signal that has passed through the synthesizing means and the second effect means.

この信号処理回路は、前述の本発明に係る第1の信号処理回路と全く同じ処理を、高速に動作する1系統の回路で実行させるようにしたものであり、回路規模を一層小さくすることができる。   In this signal processing circuit, exactly the same processing as that of the first signal processing circuit according to the present invention described above is performed by a single system circuit operating at high speed, so that the circuit scale can be further reduced. it can.

次に、本発明に係る第2の画像処理装置は、
2系統の映像信号を時間軸多重した多重信号を生成するマルチプレクサと、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と、
前記第1のエフェクト手段を経由した多重信号を、前記多重信号における前記2系統の映像信号の多重単位時間だけ遅延させる遅延手段と、
前記第1のエフェクト手段を経由した多重信号と、前記第1のエフェクト手段を経由した後前記遅延手段によって遅延された多重信号とを、マスク信号を用いて合成するための合成手段と、
前記合成手段及び前記第2のエフェクト手段を経由した多重信号から、前記2系統の映像信号を分離するデマルチプレクサと
を備えた信号処理回路と、
前記信号処理回路に、前記2系統の映像信号として同じ映像信号を入力させるか別々の映像信号を入力させるかを選択的に切り替えるための選択回路と、
前記信号処理回路から出力された映像信号を、前景映像として背景映像に合成する合成回路と
を有することを特徴とする。
Next, the second image processing apparatus according to the present invention is as follows.
A multiplexer that generates a multiplexed signal obtained by time-multiplexing two video signals;
First effect means for applying an effect that requires a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Second effect means for applying an effect that does not require a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Delay means for delaying the multiplexed signal that has passed through the first effect means by a multiplexing unit time of the two video signals in the multiplexed signal;
A combining means for combining a multiplexed signal that has passed through the first effect means and a multiplexed signal that has been delayed by the delay means after passing through the first effect means, using a mask signal;
A signal processing circuit comprising: a demultiplexer that separates the two video signals from a multiplexed signal that has passed through the synthesizing unit and the second effect unit;
A selection circuit for selectively switching whether to input the same video signal as the two systems of video signals or different video signals to the signal processing circuit;
And a synthesis circuit for synthesizing the video signal output from the signal processing circuit as a foreground video with a background video.

この画像処理装置は、前述の本発明に係る第2の信号処理回路と、この信号処理回路に2系統の映像信号として同じ映像信号を入力させるか別々の映像信号を入力させるかを選択的に切り替えるための選択回路と、この信号処理回路の出力映像信号を前景映像として背景映像に合成する合成回路とを設けたものであり、前述の本発明に係る第1の画像処理装置よりも、回路規模を一層小さくすることができる。   This image processing apparatus selectively selects whether to input the same video signal or two different video signals to the signal processing circuit as the second video processing circuit according to the present invention. A selection circuit for switching and a synthesis circuit for synthesizing an output video signal of the signal processing circuit as a foreground video to a background video are provided, and a circuit is provided rather than the first image processing device according to the present invention described above. The scale can be further reduced.

本発明によれば、画面全体を対象とする効果を施すことのできる映像信号の系統数を減らすことなく、画面の一部のみを対象とする効果を映像信号に施す機能を小規模な回路で実現し、しかもより複雑な効果をかけることができるという効果が得られる。   According to the present invention, a function for applying an effect to only a part of the screen to the video signal without reducing the number of video signal systems capable of applying the effect to the entire screen with a small circuit. Realized, and more effective effects can be obtained.

また、本発明に係る第2の信号処理回路,画像処理装置によれば、本発明に係る第1の信号処理回路,画像処理装置よりも回路規模を一層小さくすることができるという効果が得られる。   Further, according to the second signal processing circuit and the image processing apparatus according to the present invention, an effect that the circuit scale can be further reduced as compared with the first signal processing circuit and the image processing apparatus according to the present invention can be obtained. .

≪本発明を適用した第1のミックスエフェクト部の例≫
以下、映像切替用のスイッチャーの一部を成すミックスエフェクト部に本発明を適用した例について、図面を用いて具体的に説明する。最初に、本発明に係る第1の信号処理回路,画像処理装置を適用した第1のミックスエフェクト部について説明する。
<< Example of first mix effect unit to which the present invention is applied >>
Hereinafter, an example in which the present invention is applied to a mix effect unit that forms a part of a video switching switcher will be described in detail with reference to the drawings. First, the first mix effect unit to which the first signal processing circuit and the image processing apparatus according to the present invention are applied will be described.

図7は、この第1のミックスエフェクト部1の構成例を示すブロック図であり、スイッチャーのクロスポイント部(任意の1系統の入力映像信号を選択するスイッチの集合)51とミックスエフェクト部1内のキーヤー53〜56,スイッチ61〜64,ミキサー65とは、図1と同一構成なので同一符号を付している。   FIG. 7 is a block diagram showing an example of the configuration of the first mix effect unit 1, and the switch point cross point unit (a set of switches for selecting any one input video signal) 51 and the mix effect unit 1. The keyers 53 to 56, the switches 61 to 64, and the mixer 65 are the same as those shown in FIG.

スイッチャーに入力する複数系統の映像信号VideoIn1〜Nのうち、クロスポイント部51でキーイングのために選択された信号Key1〜4が、ミックスエフェクト部1内のキーヤー53〜56に送られる。信号Key1〜4は、各々が、前景映像である映像信号と、前景映像と背景映像との合成比率である濃度(アルファ)を示すキー信号とを含んでいる。   Of a plurality of video signals VideoIn1 to VideoN input to the switcher, signals Key1 to Key4 selected for keying by the cross point unit 51 are sent to the keyers 53 to 56 in the mix effect unit 1. Each of the signals Key1 to Key4 includes a video signal that is a foreground video and a key signal that indicates a density (alpha) that is a synthesis ratio of the foreground video and the background video.

また、クロスポイント部51で背景映像として選択された映像信号BKGD_A及びBKGD_Bが、ミックスエフェクト部1内のミキサー65に送られる。   Also, the video signals BKGD_A and BKGD_B selected as the background video by the cross point unit 51 are sent to the mixer 65 in the mix effect unit 1.

キーヤー53〜56は、互いに同一の回路であり、信号Key1〜4に対し、キー信号の濃度の調整や、前景映像と背景映像との境界線の調整等を行う。キーヤー53〜56で調整された信号Key1〜4は、2入力1出力のスイッチ61〜64の一方の入力端に送られる。また、ここでは、キーヤー53,54から、信号Key1,2が2入力2出力のセレクタ2の一方ずつの入力端に送られ、キーヤー55,56から、信号Key3,4が2入力2出力のセレクタ3の一方ずつの入力端に送られる。   The keyers 53 to 56 are the same circuit, and adjust the density of the key signal and the boundary line between the foreground image and the background image for the signals Key1 to Key4. The signals Key1 to Key4 adjusted by the keyers 53 to 56 are sent to one input terminal of the switches 61 to 64 having two inputs and one output. Further, here, the signals Key 1 and 2 are sent from the keyers 53 and 54 to one input terminal of the selector 2 with two inputs and two outputs, and the signals Key 3 and 4 from the keyers 55 and 56 are selectors with two inputs and two outputs. 3 is sent to each input terminal.

セレクタ2の各出力端からは、2系統の回路ブロック4a及び4bで構成されるリサイザ4の一方ずつの回路ブロックに信号が送られる。また、セレクタ3の各出力端からは、2系統の回路ブロック5a及び5bで構成されるリサイザ5の一方ずつの回路ブロックに信号が送られる。   A signal is sent from each output terminal of the selector 2 to one circuit block of the resizer 4 constituted by two circuit blocks 4a and 4b. A signal is sent from each output terminal of the selector 3 to one circuit block of the resizer 5 constituted by two circuit blocks 5a and 5b.

リサイザ4,5は、互いに同一の回路である。図8は、代表的にリサイザ4の構成例を示すブロック図であり、各回路ブロック4a,4bにおいて、図2に示した従来のリサイザと共通して設けられる回路には同一符号を付すとともに、図2のリサイザに対して新たに追加した回路には斜線を付している。破線の内側の部分は、それぞれ1個のFPGAまたはASICで作成されている。   Resizers 4 and 5 are the same circuit. FIG. 8 is a block diagram typically showing a configuration example of the resizer 4, and in each of the circuit blocks 4a and 4b, a circuit provided in common with the conventional resizer shown in FIG. Circuits newly added to the resizer of FIG. 2 are shaded. Each portion inside the broken line is made of one FPGA or ASIC.

セレクタ2の一方の出力端から回路ブロック4aに送られた信号(信号Key1か信号Key2かのいずれか)は、水平方向モザイク等回路(画面の水平方向にモザイクやデフォーカスやポスタリゼーションを施す回路)11、アンチエイリアス用LPF71、HVスキャンコンバータ72及び外部メモリ73、垂直方向モザイク等回路(画面の垂直方向にモザイクやデフォーカスやポスタリゼーションを施す回路)12、アンチエイリアス用LPF74、合成回路(マスク信号を用いて2つの信号を合成する回路)13、垂直方向移動・縮小回路75、VHスキャンコンバータ76及び外部メモリ77、水平方向移動・縮小回路78を順に経て、回路ブロック4aから出力される。   A signal (either signal Key1 or signal Key2) sent from one output terminal of the selector 2 to the circuit block 4a is a horizontal mosaic circuit (a circuit that performs mosaic, defocus, posterization in the horizontal direction of the screen). 11, anti-aliasing LPF 71, HV scan converter 72 and external memory 73, vertical mosaic circuit (circuit that performs mosaic, defocus, posterization in the vertical direction of the screen) 12, anti-aliasing LPF 74, synthesis circuit (using mask signal) A circuit for synthesizing two signals) 13, a vertical movement / reduction circuit 75, a VH scan converter 76 and an external memory 77, and a horizontal movement / reduction circuit 78 are sequentially output from the circuit block 4a.

セレクタ2のもう一方の出力端から回路ブロック4bに送られた信号(信号Key1か信号Key2かのいずれか)は、水平方向モザイク等回路14、アンチエイリアス用LPF71、HVスキャンコンバータ72及び外部メモリ73、垂直方向モザイク等回路15、アンチエイリアス用LPF74を順に経た後、回路ブロック4a内の合成回路13に送られるとともに、垂直方向移動・縮小回路75、VHスキャンコンバータ76及び外部メモリ77、水平方向移動・縮小回路78を順に経由する。   A signal (either signal Key1 or signal Key2) sent from the other output terminal of the selector 2 to the circuit block 4b is a horizontal mosaic circuit 14, anti-aliasing LPF 71, HV scan converter 72, external memory 73, After passing through the vertical mosaic circuit 15 and the anti-aliasing LPF 74 in order, it is sent to the synthesizing circuit 13 in the circuit block 4a, and is also moved in the vertical direction moving / reducing circuit 75, VH scan converter 76 and external memory 77, and horizontally moved / reduced. It goes through the circuit 78 in order.

これらの回路ブロック4a,4bは、それぞれ、図2に示した従来のリサイザに対して、モザイク等を施さない信号を通過させるための回路(図5に斜め十字線を付して示したような、アンチエイリアス用LPFや外部メモリといった回路規模の増大につながる回路)は追加されておらず、また、水平方向モザイク等回路11,14や垂直方向モザイク等回路12,15や合成回路13の回路規模は小さいので、小規模な回路になっている。また、外部メモリを追加しないことから、図5に示したリサイザと比較して、基板設計の面で配線への負荷も発生しない。   Each of these circuit blocks 4a and 4b is a circuit for passing a signal that is not subjected to mosaic etc. to the conventional resizer shown in FIG. 2 (as shown with diagonal cross lines in FIG. 5). Circuits that increase the circuit scale such as anti-aliasing LPF and external memory) are not added, and the circuit scales of the horizontal mosaic circuit 11, 14, the vertical mosaic circuit 12, 15, and the synthesis circuit 13 are as follows. Because it is small, it is a small circuit. Further, since no external memory is added, a load on the wiring is not generated in terms of board design as compared with the resizer shown in FIG.

また、回路ブロック4bから回路ブロック4a内の合成回路13に信号(信号Key1か信号Key2かのいずれか)を送るが、これはシリアル伝送によって可能であり、ピン数の増加は少ない、また、回路ブロック4aと回路ブロック4bとの両方(すなわちリサイザ4全体)を1個のFPGAまたはASICで作成することも可能であり、その場合にはFPGAやASICの内部のみでこのシリアル伝送のための配線を行えば足りる。   Further, a signal (either signal Key1 or signal Key2) is sent from the circuit block 4b to the synthesis circuit 13 in the circuit block 4a, but this is possible by serial transmission, and the increase in the number of pins is small. It is also possible to create both the block 4a and the circuit block 4b (that is, the entire resizer 4) with one FPGA or ASIC, and in this case, wiring for serial transmission is performed only inside the FPGA or ASIC. Just go.

図7に示すように、リサイザ4の回路ブロック4a,4bから出力された信号は、スイッチ61,62の残りの一方の入力端に送られる。同様にして、リサイザ5の回路ブロック5a,5bから出力された信号は、スイッチ63,64の残りの一方の入力端に送られる。そして、スイッチ61〜64で選択された信号が、ミキサー65に送られる。   As shown in FIG. 7, signals output from the circuit blocks 4 a and 4 b of the resizer 4 are sent to the remaining one input terminals of the switches 61 and 62. Similarly, the signals output from the circuit blocks 5 a and 5 b of the resizer 5 are sent to the remaining one input terminals of the switches 63 and 64. Then, the signal selected by the switches 61 to 64 is sent to the mixer 65.

ミキサー65は、背景映像である映像信号BKGD_A及びBKGD_Bにトランジション(出力する背景映像を、映像信号BKGD_Aから映像信号BKGD_Bに遷移させる処理)を施すとともに、信号Key1〜4を用いて、背景映像に前景映像を合成する回路である。ミキサー65の処理を経た映像信号は、ミックスエフェクト部1から出力されて、モニター(図示略)に表示されたり、映像記録機器や番組送出用の機器等(図示略)に送られる。   The mixer 65 performs transitions (processing for transitioning the output background video from the video signal BKGD_A to the video signal BKGD_B) to the video signals BKGD_A and BKGD_B, which are background videos, and also uses the signals Key1 to 4 to foreground the background video. A circuit that synthesizes video. The video signal that has been processed by the mixer 65 is output from the mix effect unit 1 and displayed on a monitor (not shown) or sent to a video recording device, a program sending device (not shown), or the like.

次に、このミックスエフェクト部1において、リサイザ4やリサイザ5でモザイク等を施す場合の処理と、リサイザ4やリサイザ5でモザイク等を施さずに画像サイズや画面上の位置を変更する場合の処理とを、代表的にリサイザ4について説明する。なお、以下に説明する処理は、スイッチャーに付属した操作パネルの操作に基づき、スイッチャー内のマイクロコンピュータがミックスエフェクト部1内の各部を制御することによって実行されるものであるが、操作パネルでの操作方法自体には特徴はないので、その図示等は省略する。   Next, in this mix effect unit 1, processing for applying a mosaic or the like with the resizer 4 or the resizer 5, and processing for changing the image size or the position on the screen without applying the mosaic or the like with the resizer 4 or the resizer 5 The resizer 4 will be described as a representative. The process described below is executed by the microcomputer in the switcher controlling each part in the mix effect unit 1 based on the operation of the operation panel attached to the switcher. Since the operation method itself has no features, the illustration thereof is omitted.

<モザイク等を施す場合>
リサイザ4でモザイク等を施す場合には、セレクタ2で、2つの出力端から出力する信号として、同じ信号(キーヤー53からの信号Key1か、キーヤー54からの信号Key2のいずれか一方のみ)を選択する。これにより、リサイザ4の回路ブロック4a,4bには、同じ信号が送られる。なお、以下では、セレクタ2で信号Key1を選択したものとして説明を行うが、信号Key2を選択した場合でも処理は同様である。
<When applying mosaic etc.>
When the resizer 4 applies a mosaic or the like, the selector 2 selects the same signal (the signal Key1 from the keyer 53 or the signal Key2 from the keyer 54) as the signals output from the two output terminals. To do. As a result, the same signal is sent to the circuit blocks 4a and 4b of the resizer 4. In the following description, it is assumed that the signal Key1 is selected by the selector 2. However, the process is the same even when the signal Key2 is selected.

回路ブロック4aに送られた信号Key1は、水平方向モザイク等回路11によってモザイク,デフォーカスまたはポスタリゼーション(操作パネルで指定された効果であり、信号Key1中の映像信号のみに効果を施すか映像信号及びキー信号の両方に効果を施すかも、効果の種類等に応じて操作パネルで任意に指定される)を水平方向に施され、アンチエイリアス用LPF71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、垂直方向モザイク等回路12によって水平方向モザイク等回路11と同じ効果を垂直方向に施され、さらにアンチエイリアス用LPF74を経て、合成回路13に送られる。   The signal Key1 sent to the circuit block 4a is mosaic, defocused or posterized by the circuit 11 such as the horizontal mosaic (the effect specified by the operation panel, and only the video signal in the signal Key1 is applied or the video signal and The effect is applied to both of the key signals, which is arbitrarily designated on the operation panel depending on the type of the effect, etc.) is applied in the horizontal direction, passes through the anti-aliasing LPF 71, and the HV scan converter 72 uses the external memory 73. The scanning direction is converted from the horizontal direction to the vertical direction, the same effect as that of the horizontal mosaic circuit 11 is applied in the vertical direction by the vertical mosaic circuit 12, and further sent to the synthesis circuit 13 via the anti-aliasing LPF 74.

回路ブロック4bに送られた信号Key1は、水平方向モザイク等回路14によってモザイク,デフォーカスまたはポスタリゼーション(回路ブロック4aとは独立して操作パネルで指定された効果)を水平方向に施され、アンチエイリアス用LPF71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、垂直方向モザイク等回路15によって水平方向モザイク等回路14と同じ効果を垂直方向に施され、さらにアンチエイリアス用LPF74を経て、回路ブロック4aの合成回路13に送られる。   The signal Key1 sent to the circuit block 4b is subjected to mosaic, defocus or posterization (effects specified on the operation panel independently of the circuit block 4a) in the horizontal direction by the circuit 14 such as a horizontal mosaic, and is used for anti-aliasing. Via the LPF 71, the HV scan converter 72 converts the scanning direction from the horizontal direction to the vertical direction using the external memory 73, and the vertical mosaic circuit 15 performs the same effect as the horizontal mosaic circuit 14 in the vertical direction. Further, it passes through the anti-aliasing LPF 74 and is sent to the synthesis circuit 13 of the circuit block 4a.

回路ブロック4aの合成回路13は、回路ブロック4a内のアンチエイリアス用LPF74からの信号Key1と、回路ブロック4b内のアンチエイリアス用LPF74からの信号Key1とを、マスク信号を用いて合成する。すなわち、マスク信号の内側の部分(回路ブロック4a内のLPF74からの信号の合成比率が1である部分)では、回路ブロック4a内のLPF74からの信号を出力し、マスク信号の外側の部分(回路ブロック4a内のLPF74からの信号の合成比率が0である部分)では、回路ブロック4b内のLPF74からの信号を出力する。マスク信号の内側の部分の大きさや形状は操作パネルで指定されるが、指定された大きさや形状のマスク信号を発生する処理は、合成回路13内で行ってもよいし、あるいは外部のパターンジェネレータで行う(このパターンジェネレータから合成回路13にマスク信号を供給する)ようにしてもよい。   The synthesis circuit 13 of the circuit block 4a synthesizes the signal Key1 from the anti-aliasing LPF 74 in the circuit block 4a and the signal Key1 from the anti-aliasing LPF 74 in the circuit block 4b by using a mask signal. That is, the signal from the LPF 74 in the circuit block 4a is output at the inner part of the mask signal (the part where the synthesis ratio of the signals from the LPF 74 in the circuit block 4a is 1), and the outer part of the mask signal (circuit In the portion where the synthesis ratio of the signal from the LPF 74 in the block 4a is 0), the signal from the LPF 74 in the circuit block 4b is output. The size and shape of the inner portion of the mask signal are specified on the operation panel, but the processing for generating the mask signal having the specified size and shape may be performed in the synthesis circuit 13 or an external pattern generator. (The mask signal is supplied from the pattern generator to the synthesis circuit 13).

合成回路13で合成された信号Key1は、垂直方向移動・縮小回路75を経由し(操作パネルで指定された場合には、移動・縮小処理を施され)、VHスキャンコンバータ76によって外部メモリ77を用いて走査方向を垂直方向から水平方向に戻され、水平方向移動・縮小回路78を経由し(操作パネルで指定された場合には、移動・縮小処理を施され)、回路ブロック4aからスイッチ61に送られる。   The signal Key1 synthesized by the synthesis circuit 13 passes through the vertical movement / reduction circuit 75 (when it is designated on the operation panel, it is subjected to movement / reduction processing), and the VH scan converter 76 stores the external memory 77. The scanning direction is returned from the vertical direction to the horizontal direction by using the horizontal direction moving / reducing circuit 78 (when designated on the operation panel, moving / reducing processing is performed), and the circuit block 4a switches to the switch 61. Sent to.

他方、回路ブロック4bは、モザイク等を施す場合には、アンチエイリアス用LPF74から垂直方向移動・縮小回路75に送られた信号Key1を、外部に出力しない(したがってスイッチ62に送らない)。   On the other hand, the circuit block 4b does not output the signal Key1 sent from the anti-aliasing LPF 74 to the vertical movement / reduction circuit 75 to the outside (and therefore does not send it to the switch 62) when performing mosaic or the like.

スイッチ61,62は、それぞれ回路ブロック4a,4b側の信号を選択してミキサー65に送る。回路ブロック4b側は無信号なので、スイッチ61だけからミキサー65に信号Key1が送られることになる。   The switches 61 and 62 select the signals on the circuit blocks 4a and 4b side and send them to the mixer 65, respectively. Since there is no signal on the circuit block 4b side, the signal Key1 is sent from the switch 61 only to the mixer 65.

ミキサー65は、このスイッチ61からの信号Key1を用いて、背景映像に前景映像を合成する。   The mixer 65 uses the signal Key1 from the switch 61 to synthesize the foreground video with the background video.

このように、リサイザ4の回路ブロック4aと回路ブロック4bとが協働して同じ信号Key1を処理することにより、モザイクやデフォーカスやポスタリゼーションをかけた1系統の前景映像が、背景映像に合成される。   In this way, the circuit block 4a and the circuit block 4b of the resizer 4 cooperate to process the same signal Key1, so that one system of foreground video subjected to mosaic, defocus, and posterization is synthesized with the background video. The

また、回路ブロック4a内の水平方向モザイク等回路11及び垂直方向モザイク等回路12と回路ブロック4b内の水平方向モザイク等回路14及び垂直方向モザイク等回路15とでそれぞれ同じ信号Key1に効果を施すことにより、マスク信号の内側の部分と外側の部分とにそれぞれモザイクやデフォーカスやポスタリゼーションをかける(例えば、マスク信号の内側の部分にはモザイクをかけマスク信号の外側の部分にはデフォーカスをかける)といったようなより複雑な効果をかけた前景映像を、背景映像に合成することができる。   Further, the same signal Key1 is applied to the horizontal mosaic circuit 11 and the vertical mosaic circuit 12 in the circuit block 4a and the horizontal mosaic circuit 14 and the vertical mosaic circuit 15 in the circuit block 4b. To apply mosaic, defocus or posterization to the inner part and the outer part of the mask signal respectively (for example, apply mosaic to the inner part of the mask signal and defocus the outer part of the mask signal). Foreground video with more complicated effects such as can be synthesized with background video.

ここではリサイザ4について説明したが、リサイザ5についても同じ処理を行うことにより、それぞれモザイクやデフォーカスやポスタリゼーションをかけた2系統の前景映像を、背景映像に合成することができる。   Although the resizer 4 has been described here, by performing the same process on the resizer 5, two systems of foreground images that have been subjected to mosaic, defocus, and posterization can be combined with the background image.

<モザイク等を施さず画像サイズや画面上の位置を変更する場合>
リサイザ4でモザイク等を施さず画像サイズや画面上の位置を変更する場合には、セレクタ2で、2つの出力端から出力する信号として、キーヤー53からの信号Key1と、キーヤー54からの信号Key2との一方ずつを選択する。これにより、リサイザ4の回路ブロック4a,4bには、別々の信号が送られる。なお、以下では、回路ブロック4aには信号Key1を送って回路ブロック4bには信号Key2を送るような選択を行ったものとして説明を行うが、回路ブロック4aに信号Key2を送って回路ブロック4bに信号Key1を送るような選択を行った場合でも処理は同様である。
<When changing the image size or position on the screen without mosaic etc.>
When the image size or the position on the screen is changed by the resizer 4 without applying a mosaic or the like, the selector 2 outputs a signal Key1 from the keyer 53 and a signal Key2 from the keyer 54 as signals output from the two output ends. And select one of them. As a result, separate signals are sent to the circuit blocks 4 a and 4 b of the resizer 4. In the following description, it is assumed that the selection is made such that the signal Key1 is sent to the circuit block 4a and the signal Key2 is sent to the circuit block 4b. However, the signal Key2 is sent to the circuit block 4a and sent to the circuit block 4b. The process is the same even when a selection is made to send the signal Key1.

モザイク等を施さない場合、回路ブロック4aでは、水平方向モザイク等回路11,垂直方向モザイク等回路12及び合成回路13が、本来の動作を行わず、入力した信号(合成回路13では回路ブロック4a内のアンチエイリアス用LPF74からの信号)をそのまま通過させる状態にされる。また、回路ブロック4bでも、水平方向モザイク等回路14及び垂直方向モザイク等回路15が、本来の動作を行わず、入力した信号をそのまま通過させる状態にされる。   In the case where the mosaic is not applied, in the circuit block 4a, the horizontal mosaic etc. circuit 11, the vertical mosaic etc. circuit 12 and the synthesis circuit 13 do not perform the original operation and the input signal (in the synthesis circuit 13 the circuit block 4a The signal from the anti-aliasing LPF 74) is passed through as it is. In the circuit block 4b as well, the horizontal mosaic circuit 14 and the vertical mosaic circuit 15 do not perform the original operation and pass the input signal as it is.

回路ブロック4aに送られた信号Key1は、水平方向モザイク等回路11及びアンチエイリアス用LPF71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、垂直方向モザイク等回路12,アンチエイリアス用LPF74及び合成回路13を経て、垂直方向移動・縮小回路75で垂直方向の移動・縮小処理を施される。そして、VHスキャンコンバータ76によって外部メモリ77を用いて走査方向を垂直方向から水平方向に戻され、水平方向移動・縮小回路78で水平方向の移動・縮小処理を施されて、回路ブロック4aからスイッチ61に送られる。   The signal Key1 sent to the circuit block 4a passes through the horizontal mosaic circuit 11 and the anti-aliasing LPF 71, and the HV scan converter 72 converts the scanning direction from the horizontal direction to the vertical direction using the external memory 73. Through the equal circuit 12, the anti-aliasing LPF 74, and the synthesis circuit 13, vertical movement / reduction processing is performed by the vertical movement / reduction circuit 75. Then, the scanning direction is returned from the vertical direction to the horizontal direction by using the external memory 77 by the VH scan converter 76, the horizontal direction moving / reducing process is performed by the horizontal direction moving / reducing circuit 78, and the switch from the circuit block 4a is performed. 61.

回路ブロック4bに送られた信号Key2は、水平方向モザイク等回路14及びアンチエイリアス用LPF71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、垂直方向モザイク等回路15及びアンチエイリアス用LPF74を経て、垂直方向移動・縮小回路75で垂直方向の移動・縮小処理を施される。そして、VHスキャンコンバータ76によって外部メモリ77を用いて走査方向を垂直方向から水平方向に戻され、水平方向移動・縮小回路78で水平方向の移動・縮小処理を施されて、回路ブロック4bからスイッチ62に送られる。   The signal Key2 sent to the circuit block 4b passes through the horizontal mosaic circuit 14 and the anti-aliasing LPF 71, and the HV scan converter 72 converts the scanning direction from the horizontal direction to the vertical direction by using the external memory 73. Through the equal circuit 15 and the anti-aliasing LPF 74, the vertical movement / reduction circuit 75 performs vertical movement / reduction processing. Then, the scanning direction is returned from the vertical direction to the horizontal direction by the VH scan converter 76 using the external memory 77, the horizontal direction moving / reducing circuit 78 performs the horizontal direction moving / reducing process, and the switch from the circuit block 4b is performed. 62.

スイッチ61,62は、それぞれ回路ブロック4a,4b側の信号を選択してミキサー65に送る。   The switches 61 and 62 select the signals on the circuit blocks 4a and 4b side and send them to the mixer 65, respectively.

ミキサー65は、スイッチ61からの信号Key1を用いて背景映像に前景映像を合成するとともに、スイッチ62からの信号Key2を用いて背景映像に前景映像を合成する。   The mixer 65 synthesizes the foreground video with the background video using the signal Key1 from the switch 61, and synthesizes the foreground video with the background video using the signal Key2 from the switch 62.

このように、リサイザ4の回路ブロック4a,4bが別々の信号Key1,Key2を処理することにより、モザイク等を施さずに画像サイズや画面上の位置を変更した2系統の前景映像が、背景映像に合成される。   As described above, the circuit blocks 4a and 4b of the resizer 4 process the separate signals Key1 and Key2, so that the foreground video of two systems in which the image size and the position on the screen are changed without performing mosaic or the like is obtained as the background video. Is synthesized.

ここではリサイザ4について説明したが、リサイザ5についても同じ処理を行うことにより、モザイク等を施さずに画像サイズや画面上の位置を変更した4系統の前景映像を、背景映像に合成することができる。   Although the resizer 4 has been described here, by performing the same process on the resizer 5, it is possible to synthesize the foreground video of four systems in which the image size and the position on the screen are changed without performing mosaic etc. into the background video. it can.

以上に説明したように、このミックスエフェクト部1では、画面の一部を対象とする効果であるモザイク等を前景映像に施す際には、リサイザ4の2系統の回路ブロック4a,4bやリサイザ5の2系統の回路ブロック5a,5bに同じ信号を入力させて、前景映像にモザイク等を施すことができる。   As described above, in the mix effect unit 1, the two circuit blocks 4 a and 4 b of the resizer 4 and the resizer 5 are used when a mosaic or the like that is an effect targeting a part of the screen is applied to the foreground video. The foreground image can be mosaicked by inputting the same signal to the two circuit blocks 5a and 5b.

これらの回路ブロックは、1個の回路ブロックのみでモザイク等を施す場合と異なり、モザイク等を施さない信号を通過させる回路(図5に斜め十字線を付して示した回路)は必要ないので、回路規模が小さくて済む。   These circuit blocks are different from the case of performing mosaic etc. with only one circuit block, because a circuit (circuit shown with diagonal cross lines in FIG. 5) that allows signals not to be mosaiced to pass through is not necessary. The circuit scale is small.

また、マスク信号の内側の部分と外側の部分とにそれぞれモザイク,デフォーカスまたはポスタリゼーションをかけるといった、より複雑な効果をかけることができる。   Further, it is possible to apply more complicated effects such as applying mosaic, defocus or posterization to the inner part and the outer part of the mask signal, respectively.

そして、画面全体を対象とする効果である画像サイズや画面上の位置の変更を前景映像に施す際には、リサイザ4,5の各回路ブロック4a,4b,5a,5bにそれぞれ別々の信号を入力させて、4系統(図1に示したミックスエフェクト部52と同じ系統数)の前景映像の画像サイズや画面上の位置を変更することができる。   When changing the image size or the position on the screen, which is an effect for the entire screen, to the foreground video, separate signals are respectively sent to the circuit blocks 4a, 4b, 5a, 5b of the resizers 4, 5. By inputting, it is possible to change the image size and the position on the screen of the foreground video of four systems (the same number of systems as the mix effect unit 52 shown in FIG. 1).

これにより、よく使われる機能である画像サイズや画面上の位置の変更を施すことのできる前景映像の系統数を減らすことなく、前景映像にモザイク等を施す機能を小規模な回路で実現し、しかもより複雑な効果をかけることができる。   As a result, the function to perform mosaic etc. on the foreground video is realized with a small circuit without reducing the number of foreground video systems that can change the image size and position on the screen, which is a commonly used function, Moreover, more complicated effects can be applied.

また、モザイク等を施すことのできる前景映像の系統数は本例のようにキーヤーが4個である場合は最大で2系統(リサイザ4,5でそれぞれ1系統ずつ)であるが、〔発明が解決しようとする課題〕欄で述べたように、ミックスエフェクト部全体で1系統または2系統の前景映像にモザイク等を施すことができれば十分なので、機能と系統数とのバランスがとれたミックスエフェクト部が実現されている。   In addition, the number of foreground video systems that can be subjected to mosaic etc. is two systems at the maximum when there are four keyers as in this example (one system each for resizers 4 and 5). As described in the section “Problems to be solved”, it is sufficient to apply mosaic or the like to the foreground video of one system or two systems in the entire mix effect section. Therefore, the mix effect section balances the number of functions with the number of systems. Is realized.

なお、図8に示したリサイザ4の構成例では、回路ブロック4a,4bのうちの回路ブロック4aのみに合成回路13を設けているが、回路ブロック4bにもアンチエイリアス用LPF74の後段に合成回路13を設け、回路ブロック4aのアンチエイリアス用LPF74からも回路ブロック4bのこの合成回路13に信号が送られる(すなわち、回路ブロック4aと回路ブロック4bと全く同一構成にする)ようにしてもよい。それにより、モザイク等を施した前景映像を、回路ブロック4a,4bのうちのいずれから出力してミキサー65に送るかを選択することができるようになる。   In the configuration example of the resizer 4 shown in FIG. 8, the synthesis circuit 13 is provided only in the circuit block 4a of the circuit blocks 4a and 4b. However, the synthesis circuit 13 is also provided in the circuit block 4b after the anti-aliasing LPF 74. The anti-aliasing LPF 74 of the circuit block 4a may also send a signal to the synthesis circuit 13 of the circuit block 4b (that is, the circuit block 4a and the circuit block 4b have exactly the same configuration). As a result, it becomes possible to select which of the circuit blocks 4a and 4b to output the foreground image subjected to mosaic etc. to send to the mixer 65.

≪本発明を適用した第2のミックスエフェクト部の例≫
次に、本発明に係る第2の信号処理回路,画像処理装置を適用した第2のミックスエフェクト部について説明する。
<< Example of Second Mix Effect Section to which Present Invention is Applied >>
Next, a second mix effect unit to which the second signal processing circuit and the image processing apparatus according to the present invention are applied will be described.

図9は、この第2のミックスエフェクト部1の構成例を示すブロック図であり、スイッチャーのクロスポイント部51とミックスエフェクト部21内のキーヤー53〜56,セレクタ2,3,スイッチ61〜64,ミキサー65とは、図1や図7と同一構成なので同一符号を付している。   FIG. 9 is a block diagram showing an example of the configuration of the second mix effect unit 1. The cross point unit 51 of the switcher and keyers 53 to 56 in the mix effect unit 21, selectors 2, 3, switches 61 to 64, The mixer 65 has the same configuration as that of FIG. 1 and FIG.

スイッチャーに入力する複数系統の映像信号VideoIn1〜Nのうち、クロスポイント部(任意の1系統の入力映像信号を選択するスイッチの集合)51でキーイングのために選択された信号Key1〜4が、ミックスエフェクト部21内のキーヤー53〜56に送られる。信号Key1〜4は、各々が、前景映像である映像信号と、前景映像と背景映像との合成比率である濃度(アルファ)を示すキー信号とを含んでいる。   Of a plurality of video signals VideoIn1 to VideoN input to the switcher, signals Key1 to Key4 selected for keying at a cross point portion (a set of switches for selecting an arbitrary one video signal input) 51 are mixed. It is sent to the keyers 53 to 56 in the effect unit 21. Each of the signals Key1 to Key4 includes a video signal that is a foreground video and a key signal that indicates a density (alpha) that is a synthesis ratio of the foreground video and the background video.

また、クロスポイント部51で背景映像として選択された映像信号BKGD_A及びBKGD_Bが、ミックスエフェクト部21内のミキサー65に送られる。   Also, the video signals BKGD_A and BKGD_B selected as the background video by the cross point unit 51 are sent to the mixer 65 in the mix effect unit 21.

キーヤー53〜56は、互いに同一の回路であり、信号Key1〜4に対し、キー信号の濃度の調整や、前景映像と背景映像との境界線の調整等を行う。キーヤー53〜56で調整された信号Key1〜4は、2入力1出力のスイッチ61〜64の一方の入力端に送られる。また、キーヤー53,54から、信号Key1,2が2入力2出力のセレクタ2の一方ずつの入力端に送られ、キーヤー55,56から、信号Key3,4が2入力2出力のセレクタ3の一方ずつの入力端に送られる。   The keyers 53 to 56 are the same circuit, and adjust the density of the key signal and the boundary line between the foreground image and the background image for the signals Key1 to Key4. The signals Key1 to Key4 adjusted by the keyers 53 to 56 are sent to one input terminal of the switches 61 to 64 having two inputs and one output. Signals Key 1 and 2 are sent from the keyers 53 and 54 to one input terminal of the selector 2 with two inputs and two outputs, and signals Key 3 and 4 are sent from the keyers 55 and 56 to one of the selectors 3 with two inputs and two outputs. Sent to each input.

セレクタ2の各出力端からは、リサイザ22の2つの入力端の一方ずつに信号が送られる。また、セレクタ3の各出力端からは、リサイザ23の2つの入力端の一方ずつに信号が送られる。   A signal is sent from each output terminal of the selector 2 to one of the two input terminals of the resizer 22. A signal is sent from each output terminal of the selector 3 to one of the two input terminals of the resizer 23.

リサイザ22,23は、互いに同一の回路である。図10は、代表的にリサイザ22の構成例を示すブロック図であり、図2に示した従来のリサイザと共通して設けられる回路には同一符号を付すとともに、図2のリサイザに対して新たに追加した回路には斜線を付している。また、新たに追加した回路のうち、図8に示したリサイザ4と共通して設けられる回路には同一符号を付している。破線の内側の部分は、高速に動作する1個のFPGAまたはASICで作成されている。   The resizers 22 and 23 are the same circuit. FIG. 10 is a block diagram representatively showing an example of the configuration of the resizer 22. Circuits provided in common with the conventional resizer shown in FIG. 2 are given the same reference numerals, and are newly added to the resizer of FIG. The added circuit is hatched. Of the newly added circuits, the same reference numerals are given to the circuits provided in common with the resizer 4 shown in FIG. The portion inside the broken line is made of one FPGA or ASIC that operates at high speed.

セレクタ2からリサイザ22の2つの入力端に入力した信号(それぞれ信号Key1か信号Key2かのいずれか)は、マルチプレクサ31に送られる。マルチプレクサ31は、この2つの入力端からの信号(Ch1,Ch2の信号とする)を時間軸多重した多重信号を生成する回路である。図11は、マルチプレクサ31での時間軸多重の様子を示す図である。図11Aに示すような、2つの入力端からのCh1,Ch2の信号を、図11Bに示すようにそれぞれ周波数を倍速化した後、図11Cに示すように、Ch1とCh2とをフィールド単位で時間軸多重する。   Signals (either signal Key 1 or signal Key 2) input from the selector 2 to the two input terminals of the resizer 22 are sent to the multiplexer 31. The multiplexer 31 is a circuit that generates a multiplexed signal obtained by time-multiplexing the signals from the two input terminals (Ch1 and Ch2 signals). FIG. 11 is a diagram showing a state of time-axis multiplexing in the multiplexer 31. The signals of Ch1 and Ch2 from the two input terminals as shown in FIG. 11A are doubled in frequency as shown in FIG. 11B, and then Ch1 and Ch2 are timed in field units as shown in FIG. 11C. Multiple axes.

マルチプレクサ31で生成された多重信号は、水平方向モザイク等回路11、アンチエイリアス用LPF71、HVスキャンコンバータ72及び外部メモリ73、垂直方向モザイク等回路12、アンチエイリアス用LPF74を順に経た後、合成回路13に送られるとともに遅延回路32に送られる。   The multiplexed signal generated by the multiplexer 31 passes through the horizontal mosaic circuit 11, the anti-aliasing LPF 71, the HV scan converter 72 and the external memory 73, the vertical mosaic circuit 12, and the anti-aliasing LPF 74 in order, and then is sent to the synthesis circuit 13. And sent to the delay circuit 32.

遅延回路32は、この多重信号を、Ch1とCh2との多重単位時間である1フィールド分の時間だけ遅延させる回路である。遅延回路32で遅延された多重信号は、合成回路13に送られる。これにより、合成回路13には、図12に示すように、同じ多重信号が、Ch1とCh2との位相を揃えた2つの多重信号として入力される。   The delay circuit 32 is a circuit that delays the multiplexed signal by a time corresponding to one field, which is a multiplexing unit time of Ch1 and Ch2. The multiplexed signal delayed by the delay circuit 32 is sent to the synthesis circuit 13. Thereby, as shown in FIG. 12, the same multiplexed signal is input to the synthesis circuit 13 as two multiplexed signals in which the phases of Ch1 and Ch2 are aligned.

この合成回路13を経由した多重信号は、垂直方向移動・縮小回路75、VHスキャンコンバータ76及び外部メモリ77、水平方向移動・縮小回路78を順に経て、デマルチプレクサ33に送られる。デマルチプレクサ33は、マルチプレクサ31とは逆の処理を行って、元の周波数のCh1,Ch2の2つの信号を分離する回路である。   The multiplexed signal passing through the synthesis circuit 13 is sent to the demultiplexer 33 through the vertical direction moving / reducing circuit 75, the VH scan converter 76 and the external memory 77, and the horizontal direction moving / reducing circuit 78 in this order. The demultiplexer 33 is a circuit that performs processing reverse to that of the multiplexer 31 and separates two signals of Ch1 and Ch2 of the original frequency.

なお、ここではマルチプレクサ31がフィールド単位で時間軸多重を行うものとして説明したが、別の例として、マルチプレクサ31がピクセル単位で時間軸多重を行ってもよい。その場合には、遅延回路32の遅延量を、1ピクセル分の時間にすればよい。   Here, the multiplexer 31 has been described as performing time-axis multiplexing in units of fields, but as another example, the multiplexer 31 may perform time-axis multiplexing in units of pixels. In that case, the delay amount of the delay circuit 32 may be set to a time for one pixel.

このリサイザ22は、図2に示した従来のリサイザに対して、アンチエイリアス用LPFや外部メモリといった回路規模の増大につながる回路は追加されておらず、しかも、図8に示したリサイザ4のように2系統の回路ブロックを設けるのではなく1系統の回路なので、リサイザ4よりも一層小規模な回路になっている。   The resizer 22 is not added to the conventional resizer shown in FIG. 2 with a circuit that increases the circuit scale, such as an anti-aliasing LPF or an external memory, and unlike the resizer 4 shown in FIG. The circuit is smaller than the resizer 4 because it is one circuit rather than two circuit blocks.

デマルチプレクサ33で分離された後、リサイザ22から出力された信号は、Ch1が図9のスイッチ61の残りの一方の入力端に送られ、Ch2が図9のスイッチ62の残りの一方の入力端に送られる。同様にして、リサイザ23から出力された信号は、スイッチ63,64の残りの一方の入力端に送られる。そして、スイッチ61〜64で選択された信号が、ミキサー65に送られる。   After being separated by the demultiplexer 33, the signal output from the resizer 22 is such that Ch1 is sent to the other one input terminal of the switch 61 of FIG. 9, and Ch2 is the other one input terminal of the switch 62 of FIG. Sent to. Similarly, the signal output from the resizer 23 is sent to one of the remaining input ends of the switches 63 and 64. Then, the signal selected by the switches 61 to 64 is sent to the mixer 65.

次に、このミックスエフェクト部1において、リサイザ22やリサイザ23でモザイク等を施す場合の処理と、リサイザ22やリサイザ23でモザイク等を施さずに画像サイズや画面上の位置を変更する場合の処理とを、代表的にリサイザ22について説明する。なお、以下に説明する処理は、スイッチャーに付属した操作パネルの操作に基づき、スイッチャー内のマイクロコンピュータがミックスエフェクト部21内の各部を制御することによって実行されるものであるが、操作パネルでの操作方法自体には特徴はないので、その図示等は省略する。   Next, in this mix effect unit 1, processing for applying a mosaic or the like with the resizer 22 or the resizer 23 and processing for changing the image size or the position on the screen without applying the mosaic or the like with the resizer 22 or the resizer 23. The resizer 22 will be described as a representative. The processing described below is executed by the microcomputer in the switcher controlling each part in the mix effect unit 21 based on the operation of the operation panel attached to the switcher. Since the operation method itself has no features, the illustration thereof is omitted.

<モザイク等を施す場合>
リサイザ22でモザイク等を施す場合には、セレクタ2で、2つの出力端から出力する信号として、同じ信号(キーヤー53からの信号Key1か、キーヤー54からの信号Key2のいずれか一方のみ)を選択する。これにより、リサイザ22の2つの入力端には同じ信号が入力されるので、リサイザ22内のマルチプレクサ31では、同じ信号が、図11に示したCh1,Ch2として時間軸多重される。なお、以下では、セレクタ2で信号Key1を選択したものとして説明を行うが、信号Key2を選択した場合でも処理は同様である。
<When applying mosaic etc.>
When the resizer 22 performs mosaic etc., the selector 2 selects the same signal (only one of the signal Key1 from the keyer 53 or the signal Key2 from the keyer 54) as the signal output from the two output ends. To do. As a result, the same signal is input to the two input terminals of the resizer 22, and therefore the same signal is time-multiplexed as Ch 1 and Ch 2 shown in FIG. 11 in the multiplexer 31 in the resizer 22. In the following description, it is assumed that the signal Key1 is selected by the selector 2. However, the process is the same even when the signal Key2 is selected.

モザイク等を施す場合、水平方向モザイク等回路11,垂直方向モザイク等回路12には、Ch1に効果を施させるコマンドと、Ch2に効果を施させるコマンドとが、Ch1,Ch2と同様に時間軸多重されて供給される。   When applying mosaic etc., the horizontal mosaic etc. circuit 11 and the vertical mosaic etc. circuit 12 are time-axis multiplexed with commands for applying effects on Ch1 and commands for applying effects on Ch2, as in Ch1 and Ch2. Supplied.

マルチプレクサ31で生成された多重信号は、水平方向モザイク等回路11によってモザイク,デフォーカスまたはポスタリゼーション(操作パネルでCh1,Ch2毎に指定された効果であり、信号Key1中の映像信号のみに効果を施すか映像信号及びキー信号の両方に効果を施すかも、効果の種類等に応じて操作パネルで任意に指定される)を水平方向に施され、アンチエイリアス用LPF71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、垂直方向モザイク等回路12によって水平方向モザイク等回路11と同じ効果を垂直方向に施され、さらにアンチエイリアス用LPF74を経て、直接合成回路13に送られるとともに、遅延回路32で遅延されて合成回路13に送られる。   The multiplexed signal generated by the multiplexer 31 is mosaic, defocused or posterized by the horizontal mosaic circuit 11 (the effect specified for each of Ch1 and Ch2 on the operation panel, and is applied only to the video signal in the signal Key1. Whether the effect is applied to both the video signal and the key signal, which is arbitrarily designated on the operation panel according to the type of effect, etc.) is applied in the horizontal direction, passes through the anti-aliasing LPF 71, and is then externally stored by the HV scan converter 72. 73 is used to convert the scanning direction from the horizontal direction to the vertical direction, the vertical mosaic circuit 12 performs the same effect as the horizontal mosaic circuit 11 in the vertical direction, and further through the anti-aliasing LPF 74, the direct synthesis circuit 13 And is delayed by the delay circuit 32 to be a synthesis circuit 3 is sent to.

合成回路13は、この2つの多重信号(同じ信号Key1をCh1,Ch2として時間軸多重したものであって、Ch1とCh2とで互いに独立してモザイク,デフォーカスまたはポスタリゼーションを施された後、図12に示したようにCh1とCh2との位相を揃えられたもの)を、マスク信号を用いて合成する。すなわち、マスク信号の内側の部分(LPF74からの多重信号の合成比率が1である部分)では、LPF74からの多重信号を出力し、マスク信号の外側の部分(LPF74からの多重信号の合成比率が0である部分)では、遅延回路32からの多重信号を出力する。   The synthesizing circuit 13 performs time-division multiplexing of these two multiplexed signals (the same signal Key1 as Ch1 and Ch2, and Ch1 and Ch2 are subjected to mosaicing, defocusing, or posterization independently of each other. As shown in FIG. 12, the phases of Ch1 and Ch2 are aligned) are synthesized using a mask signal. That is, in the inner part of the mask signal (the part where the composite ratio of the multiplexed signal from the LPF 74 is 1), the multiplexed signal from the LPF 74 is output, and the outer part of the mask signal (the composite ratio of the multiplexed signal from the LPF 74 is In the portion (0), the multiplexed signal from the delay circuit 32 is output.

合成回路13で合成された多重信号は、垂直方向移動・縮小回路75を経由し(操作パネルで指定された場合には、Ch1についてのコマンドとCh2についてのコマンドとが時間軸多重されて垂直方向移動・縮小回路75に供給されることによって移動・縮小処理を施され)、VHスキャンコンバータ76によって外部メモリ77を用いて走査方向を垂直方向から水平方向に戻され、水平方向移動・縮小回路78を経由し(操作パネルで指定された場合には、Ch1についてのコマンドとCh2についてのコマンドとが時間軸多重されて水平方向移動・縮小回路78に供給されることによって移動・縮小処理を施され)、デマルチプレクサ33でCh1,Ch2の2つの信号Key1に分離される。   The multiplexed signal synthesized by the synthesizing circuit 13 passes through the vertical direction moving / reducing circuit 75 (when designated on the operation panel, the command for Ch1 and the command for Ch2 are time-axis multiplexed and the vertical direction The VH scan converter 76 uses the external memory 77 to return the scanning direction from the vertical direction to the horizontal direction, and the horizontal direction moving / reducing circuit 78 is supplied to the movement / reduction circuit 75. (When designated on the operation panel, the command for Ch1 and the command for Ch2 are time-axis multiplexed and supplied to the horizontal movement / reduction circuit 78 to be moved / reduced. ), And demultiplexer 33 separates the two signals Key1 of Ch1 and Ch2.

モザイク等を施す場合には、リサイザ22は、デマルチプレクサ33で分離されたCh1,Ch2の信号のうち、Ch1の信号のみを外部に出力し、Ch2の信号を外部に出力ない(したがって、スイッチ61にはCh1の信号を送るが、スイッチ62には信号を送らない)。   When applying mosaic or the like, the resizer 22 outputs only the Ch1 signal out of the Ch1 and Ch2 signals separated by the demultiplexer 33, and does not output the Ch2 signal to the outside (therefore, the switch 61). Is sent to Ch1 but not to switch 62).

スイッチ61,62は、それぞれリサイザ22側の信号を選択してミキサー65に送る。リサイザ22からスイッチ62へは無信号となるので、スイッチ61だけからミキサー65に信号Key1が送られることになる。   The switches 61 and 62 each select a signal on the resizer 22 side and send it to the mixer 65. Since there is no signal from the resizer 22 to the switch 62, the signal Key1 is sent from only the switch 61 to the mixer 65.

ミキサー65は、このスイッチ61からの信号Key1を用いて、背景映像に前景映像を合成する。   The mixer 65 uses the signal Key1 from the switch 61 to synthesize the foreground video with the background video.

このように、リサイザ22が同じ信号Key1を時間軸多重して処理することにより、モザイクやデフォーカスやポスタリゼーションをかけた1系統の前景映像が、背景映像に合成される。   In this way, the resizer 22 processes the same signal Key1 by time-multiplexing, so that one system of foreground video subjected to mosaic, defocus, and posterization is synthesized with the background video.

また、水平方向モザイク等回路11,垂直方向モザイク等回路12に、Ch1についてのコマンドとCh2についてのコマンドとを時間軸多重して供給することにより、マスク信号の内側の部分と外側の部分とにそれぞれモザイクやデフォーカスやポスタリゼーションをかける(例えば、マスク信号の内側の部分にはモザイクをかけマスク信号の外側の部分にはデフォーカスをかける)といったようなより複雑な効果をかけた前景映像を、背景映像に合成することができる。   Also, by supplying the command for Ch1 and the command for Ch2 to the horizontal mosaic circuit 11 and the vertical mosaic circuit 12 in a time axis multiplexed manner, the mask signal is supplied to the inner part and the outer part. Foreground images with more complicated effects such as mosaic, defocus, and posterization (for example, apply mosaic to the inner part of the mask signal and defocus the outer part of the mask signal) Can be combined with background video.

ここではリサイザ22について説明したが、リサイザ23についても同じ処理を行うことにより、それぞれモザイクやデフォーカスやポスタリゼーションをかけた2系統の前景映像を、背景映像に合成することができる。   Although the resizer 22 has been described here, by performing the same processing on the resizer 23, it is possible to synthesize two foreground images each subjected to mosaic, defocus, and posterization with the background image.

<モザイク等を施さず画像サイズや画面上の位置を変更する場合>
リサイザ22でモザイク等を施さず画像サイズや画面上の位置を変更する場合には、セレクタ2で、2つの出力端から出力する信号として、キーヤー53からの信号Key1と、キーヤー54からの信号Key2との一方ずつを選択する。これにより、これにより、リサイザ22の2つの入力端には別々の信号が入力されるので、リサイザ22内のマルチプレクサ31では、別々の信号が、図11に示したCh1,Ch2として時間軸多重される。なお、以下では、信号Key1がCh1となり信号Key2がCh2となるような選択を行ったものとして説明を行うが、信号Key1がCh2となり信号Key2がCh1となるような選択を行った場合でも処理は同様である。
<When changing the image size or position on the screen without mosaic etc.>
When the image size or the position on the screen is changed by the resizer 22 without applying mosaic or the like, the selector 2 outputs the signal Key1 from the keyer 53 and the signal Key2 from the keyer 54 as signals output from the two output ends. And select one of them. Thereby, since separate signals are input to the two input ends of the resizer 22, the multiplexer 31 in the resizer 22 time-multiplexes the separate signals as Ch1 and Ch2 shown in FIG. The In the following description, it is assumed that the selection is made such that the signal Key1 is Ch1 and the signal Key2 is Ch2. However, even when the selection is made such that the signal Key1 is Ch2 and the signal Key2 is Ch1, It is the same.

モザイク等を施さない場合、リサイザ22では、水平方向モザイク等回路11,垂直方向モザイク等回路12及び合成回路13が、本来の動作を行わず、入力した信号(合成回路13ではアンチエイリアス用LPF74からの信号)をそのまま通過させる状態にされる。また、垂直方向移動・縮小回路75,水平方向移動・縮小回路78には、Ch1についてのコマンドとCh2についてのコマンドとが時間軸多重されて供給される。   In the case where the mosaic is not applied, in the resizer 22, the horizontal mosaic circuit 11, the vertical mosaic circuit 12, and the synthesis circuit 13 do not perform the original operation and the input signal (from the anti-aliasing LPF 74 in the synthesis circuit 13). Signal) as it is. Further, a command for Ch1 and a command for Ch2 are time-multiplexed and supplied to the vertical direction movement / reduction circuit 75 and the horizontal direction movement / reduction circuit 78.

マルチプレクサ31で生成された多重信号は、水平方向モザイク等回路11及びアンチエイリアス用LPF71を経て、HVスキャンコンバータ72によって外部メモリ73を用いて走査方向を水平方向から垂直方向に変換され、垂直方向モザイク等回路12,アンチエイリアス用LPF74及び合成回路13を経て、垂直方向移動・縮小回路75で垂直方向の移動・縮小処理を施され、VHスキャンコンバータ76によって外部メモリ77を用いて走査方向を垂直方向から水平方向に戻され、水平方向移動・縮小回路78で水平方向の移動・縮小処理を施され、デマルチプレクサ33でCh1の信号Key1とCh2の信号Key2とに分離される。   The multiplexed signal generated by the multiplexer 31 passes through the horizontal mosaic circuit 11 and the anti-aliasing LPF 71, and the HV scan converter 72 converts the scanning direction from the horizontal direction to the vertical direction by using the external memory 73. After passing through the circuit 12, the anti-aliasing LPF 74 and the synthesis circuit 13, the vertical movement / reduction circuit 75 performs vertical movement / reduction processing, and the VH scan converter 76 uses the external memory 77 to change the scanning direction from the vertical direction to the horizontal direction. Then, the horizontal movement / reduction circuit 78 performs horizontal movement / reduction processing, and the demultiplexer 33 separates the Ch1 signal Key1 and the Ch2 signal Key2.

デマルチプレクサ33で分離されたCh1の信号Key1,Ch2の信号Key2は、それぞれリサイザ22から出力されて、スイッチ61,62に送られる。   The Ch1 signal Key1 and Ch2 signal Key2 separated by the demultiplexer 33 are output from the resizer 22 and sent to the switches 61 and 62, respectively.

スイッチ61,62は、それぞれリサイザ22側の信号を選択してミキサー65に送る。   The switches 61 and 62 each select a signal on the resizer 22 side and send it to the mixer 65.

ミキサー65は、スイッチ61からの信号Key1を用いて背景映像に前景映像を合成するとともに、スイッチ62からの信号Key2を用いて背景映像に前景映像を合成する。   The mixer 65 synthesizes the foreground video with the background video using the signal Key1 from the switch 61, and synthesizes the foreground video with the background video using the signal Key2 from the switch 62.

このように、リサイザ22が信号Key1と信号Key2とを時間軸多重して処理することにより、モザイク等を施さずに画像サイズや画面上の位置を変更した2系統の前景映像が、背景映像に合成される。   As described above, the resizer 22 processes the signal Key1 and the signal Key2 by time-division multiplexing, so that the foreground video of two systems in which the image size and the position on the screen are changed without applying the mosaic or the like becomes the background video. Synthesized.

ここではリサイザ22について説明したが、リサイザ23についても同じ処理を行うことにより、モザイク等を施さずに画像サイズや画面上の位置を変更した4系統の前景映像を、背景映像に合成することができる。   Although the resizer 22 has been described here, by performing the same process on the resizer 23, it is possible to synthesize the foreground video of four systems in which the image size and the position on the screen are changed without performing mosaic etc. into the background video. it can.

以上に説明したように、このミックスエフェクト部21では、画面の一部を対象とする効果であるモザイク等を前景映像に施す際には、リサイザ22やリサイザ23の2系統の入力端に同じ信号を入力させて、前景映像にモザイク等を施すことができる。   As described above, in the mix effect unit 21, the same signal is applied to the input terminals of the two systems of the resizer 22 and the resizer 23 when a mosaic or the like that is an effect targeting a part of the screen is applied to the foreground video. And foreground video can be mosaicked.

これらのリサイザは、図8に示したリサイザ4のように2系統の回路ブロックを設けるのではなく1系統の回路なので、回路規模が一層小さくて済む。   These resizers are not provided with two circuit blocks like the resizer 4 shown in FIG. 8, but are one circuit, so that the circuit scale can be further reduced.

また、マスク信号の内側の部分と外側の部分とにそれぞれモザイク,デフォーカスまたはポスタリゼーションをかけるといった、より複雑な効果をかけることができる。   Further, it is possible to apply more complicated effects such as applying mosaic, defocus or posterization to the inner part and the outer part of the mask signal, respectively.

そして、画面全体を対象とする効果である画像サイズや画面上の位置の変更を前景映像に施す際には、リサイザ22,23の各入力端にそれぞれ別々の信号を入力させて、4系統(図1に示したミックスエフェクト部52と同じ系統数)の前景映像の画像サイズや画面上の位置を変更することができる。   When the image size or the position on the screen, which is an effect for the entire screen, is applied to the foreground video, separate signals are input to the input terminals of the resizers 22 and 23, respectively. The image size of the foreground video and the position on the screen of the same number of lines as the mix effect unit 52 shown in FIG. 1 can be changed.

これにより、よく使われる機能である画像サイズや画面上の位置の変更を施すことのできる前景映像の系統数を減らすことなく、前景映像にモザイク等を施す機能を、図7に示したミックスエフェクト部1よりも一層小規模な回路で実現し、しかもより複雑な効果をかけることができる。   As a result, the mix effect shown in FIG. 7 is a function that applies a mosaic etc. to the foreground video without reducing the number of foreground video systems that can change the image size and the position on the screen, which is a commonly used function. This can be realized with a circuit smaller than that of the unit 1, and more complicated effects can be obtained.

また、モザイク等を施すことのできる前景映像の系統数は本例のようにキーヤーが4個である場合は最大で2系統(リサイザ22,23でそれぞれ1系統ずつ)であるが、〔発明が解決しようとする課題〕欄で述べたように、ミックスエフェクト部全体で1系統または2系統の前景映像にモザイク等を施すことができれば十分なので、機能と系統数とのバランスがとれたミックスエフェクト部が実現されている。   In addition, the number of foreground video systems that can be subjected to mosaic etc. is two systems at the maximum when there are four keyers as in this example (one system each for resizers 22 and 23). As described in the section “Problems to be solved”, it is sufficient to apply mosaic or the like to the foreground video of one system or two systems in the entire mix effect section. Therefore, the mix effect section balances the number of functions with the number of systems. Is realized.

なお、以上に説明した第1,第2のミックスエフェクト部では、マスク信号を用いた合成処理を必要とする効果(すなわち画面の一部を対象とする効果)として、モザイクやデフォーカスやポスタリゼーションを施している。しかし、画面の一部を対象とする効果としては、他に、画面の一部に色補正を施すといったものも存在するので、そのような色補正を施すためにも本発明を適用してよい。   In the first and second mix effect sections described above, mosaic, defocus, and posterization are performed as effects that require synthesis processing using a mask signal (that is, effects that target a part of the screen). Has been given. However, as an effect for a part of the screen, there is another effect that color correction is performed on a part of the screen. Therefore, the present invention may be applied to perform such color correction. .

また、以上の例ではスイッチャーの一部を成すミックスエフェクト部に本発明を適用しているが、本発明は、ミックスエフェクト部以外の画像処理装置において画面の一部を対象とする効果を施すためにも適用してよい。   In the above example, the present invention is applied to the mix effect unit that forms part of the switcher. However, the present invention provides an effect that targets a part of the screen in an image processing apparatus other than the mix effect unit. It may be applied to.

従来のミックスエフェクト部の構成例を示すブロック図である。It is a block diagram which shows the structural example of the conventional mix effect part. 図1のリサイザの構成例を示すブロック図である。It is a block diagram which shows the structural example of the resizer of FIG. 図1のミックスエフェクト部の出力映像を例示する図である。It is a figure which illustrates the output image | video of the mix effect part of FIG. 前景映像の一部にモザイクをかける例を示す図である。It is a figure which shows the example which applies a mosaic to a part of foreground image | video. 図2に示した構成の個々のリサイザにモザイク等のための回路を追加した例を示すブロック図である。FIG. 3 is a block diagram illustrating an example in which a circuit for mosaic or the like is added to each resizer configured as shown in FIG. 2. マスク信号を用いた合成の様子を例示する図である。It is a figure which illustrates the mode of the synthesis | combination using a mask signal. 本発明を適用した第1のミックスエフェクト部の構成例を示すブロック図である。It is a block diagram which shows the structural example of the 1st mix effect part to which this invention is applied. 図7のリサイザの構成例を示すブロック図である。It is a block diagram which shows the structural example of the resizer of FIG. 本発明を適用した第2のミックスエフェクト部の構成例を示すブロック図である。It is a block diagram which shows the structural example of the 2nd mix effect part to which this invention is applied. 図9のリサイザの構成例を示すブロック図である。FIG. 10 is a block diagram illustrating a configuration example of the resizer of FIG. 9. 図10のマルチプレクサでの映像信号の時間軸多重の様子を示す図である。It is a figure which shows the mode of the time-axis multiplexing of the video signal in the multiplexer of FIG. 図10の合成回路に入力される2つの多重信号の位相関係を示す図である。It is a figure which shows the phase relationship of the two multiplexed signals input into the synthetic | combination circuit of FIG.

符号の説明Explanation of symbols

1 ミックスエフェクト部、 2,3 セレクタ、 4,5 リサイザ、 4a,4b,5a,5b リサイザの回路ブロック、 11 水平方向モザイク等回路、 12 垂直方向モザイク等回路、 13 合成回路、 14 水平方向モザイク等回路、 15 垂直方向モザイク等回路、 21 ミックスエフェクト部、 22,23 リサイザ、 31 マルチプレクサ、 32 遅延回路、 33 デマルチプレクサ、 71 アンチエイリアス用LPF、 72 HVスキャンコンバータ、 73 外部メモリ、 74 アンチエイリアス用LPF、 75 垂直方向移動・縮小回路、 76 VHスキャンコンバータ、 77 外部メモリ、 78 水平方向移動・縮小回路   DESCRIPTION OF SYMBOLS 1 Mix effect part, 2,3 selector, 4,5 resizer, 4a, 4b, 5a, 5b Resizer circuit block, 11 Horizontal mosaic etc. circuit, 12 Vertical mosaic etc. circuit, 13 Synthesis circuit, 14 Horizontal mosaic etc. Circuit, 15 vertical mosaic circuit, 21 mix effect section, 22, 23 resizer, 31 multiplexer, 32 delay circuit, 33 demultiplexer, 71 anti-aliasing LPF, 72 HV scan converter, 73 external memory, 74 anti-aliasing LPF, 75 Vertical movement / reduction circuit, 76 VH scan converter, 77 External memory, 78 Horizontal movement / reduction circuit

Claims (8)

2系統の回路ブロックで構成され、
各々の前記回路ブロックが、
映像信号に対して、マスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
映像信号に対して、マスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と
をそれぞれ備えるとともに、
少なくとも一方の前記回路ブロックが、
前記第1のエフェクト手段を経由した映像信号と、残りの一方の前記回路ブロック内の前記第1のエフェクト手段を経由した映像信号とを、マスク信号を用いて合成するための合成手段
を備えたことを特徴とする信号処理回路。
It consists of two circuit blocks,
Each said circuit block is
First effect means for applying an effect that requires synthesis processing using a mask signal to a video signal;
A second effect means for applying an effect that does not require a synthesis process using a mask signal to the video signal,
At least one of the circuit blocks is
Combining means for synthesizing the video signal passed through the first effect means and the video signal passed through the first effect means in the remaining one of the circuit blocks using a mask signal A signal processing circuit.
請求項1に記載の信号処理回路において、
前記第1のエフェクト手段は、モザイク,デフォーカス,ポスタリゼーションのうちの少なくとも1つを施し、
前記第2のエフェクト手段は、画像サイズの変更,画面上の位置の変更のうちの少なくとも1つを施す
ことを特徴とする信号処理回路。
The signal processing circuit according to claim 1,
The first effect means performs at least one of mosaic, defocus, posterization,
The signal processing circuit, wherein the second effect means performs at least one of an image size change and a screen position change.
2系統の回路ブロックで構成され、
各々の前記回路ブロックが、
映像信号に対して、マスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
映像信号に対して、マスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と
をそれぞれ備えるとともに、
少なくとも一方の前記回路ブロックが、
前記第1のエフェクト手段を経由した映像信号と、残りの一方の前記回路ブロック内の前記第1のエフェクト手段を経由した映像信号とを、マスク信号を用いて合成するための合成手段
を備えた信号処理回路と、
前記信号処理回路の各々の前記回路ブロックに、同じ映像信号を入力させるか別々の映像信号を入力させるかを選択的に切り替えるための選択回路と、
前記信号処理回路から出力された映像信号を、前景映像として背景映像に合成する合成回路と
を有することを特徴とする画像処理装置。
It consists of two circuit blocks,
Each said circuit block is
First effect means for applying an effect that requires synthesis processing using a mask signal to a video signal;
A second effect means for applying an effect that does not require a synthesis process using a mask signal to the video signal,
At least one of the circuit blocks is
Combining means for synthesizing the video signal passed through the first effect means and the video signal passed through the first effect means in the remaining one of the circuit blocks using a mask signal A signal processing circuit;
A selection circuit for selectively switching whether to input the same video signal or different video signals to each of the circuit blocks of the signal processing circuit;
An image processing apparatus comprising: a combining circuit that combines a video signal output from the signal processing circuit with a background image as a foreground image.
請求項3に記載の画像処理装置において、
前記信号処理回路の前記第1のエフェクト手段は、モザイク,デフォーカス,ポスタリゼーションのうちの少なくとも1つを施し、
前記信号処理回路の前記第2のエフェクト手段は、画像サイズの変更,画面上の位置の変更のうちの少なくとも1つを施す
ことを特徴とする画像処理装置。
The image processing apparatus according to claim 3.
The first effect means of the signal processing circuit performs at least one of mosaic, defocus, posterization,
The image processing apparatus according to claim 2, wherein the second effect means of the signal processing circuit performs at least one of a change in image size and a change in position on a screen.
2系統の映像信号を時間軸多重した多重信号を生成するマルチプレクサと、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と、
前記第1のエフェクト手段を経由した多重信号を、前記多重信号における前記2系統の映像信号の多重単位時間だけ遅延させる遅延手段と、
前記第1のエフェクト手段を経由した多重信号と、前記第1のエフェクト手段を経由した後前記遅延手段によって遅延された多重信号とを、マスク信号を用いて合成するための合成手段と、
前記合成手段及び前記第2のエフェクト手段を経由した多重信号から、前記2系統の映像信号を分離するデマルチプレクサと
を備えたことを特徴とする信号処理回路。
A multiplexer that generates a multiplexed signal obtained by time-multiplexing two video signals;
First effect means for applying an effect that requires a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Second effect means for applying an effect that does not require a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Delay means for delaying the multiplexed signal that has passed through the first effect means by a multiplexing unit time of the two video signals in the multiplexed signal;
A combining means for combining a multiplexed signal that has passed through the first effect means and a multiplexed signal that has been delayed by the delay means after passing through the first effect means, using a mask signal;
A signal processing circuit comprising: a demultiplexer that separates the two video signals from a multiplexed signal that has passed through the synthesizing means and the second effect means.
請求項5に記載の信号処理回路において、
前記第1のエフェクト手段は、モザイク,デフォーカス,ポスタリゼーションのうちの少なくとも1つを施し、
前記第2のエフェクト手段は、画像サイズの変更,画面上の位置の変更のうちの少なくとも1つを施す
ことを特徴とする信号処理回路。
The signal processing circuit according to claim 5,
The first effect means performs at least one of mosaic, defocus, posterization,
The signal processing circuit, wherein the second effect means performs at least one of an image size change and a screen position change.
2系統の映像信号を時間軸多重した多重信号を生成するマルチプレクサと、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要とする効果を施すための第1のエフェクト手段と、
前記多重信号中の前記2系統の映像信号に対して、それぞれマスク信号を用いた合成処理を必要としない効果を施すための第2のエフェクト手段と、
前記第1のエフェクト手段を経由した多重信号を、前記多重信号における前記2系統の映像信号の多重単位時間だけ遅延させる遅延手段と、
前記第1のエフェクト手段を経由した多重信号と、前記第1のエフェクト手段を経由した後前記遅延手段によって遅延された多重信号とを、マスク信号を用いて合成するための合成手段と、
前記合成手段及び前記第2のエフェクト手段を経由した多重信号から、前記2系統の映像信号を分離するデマルチプレクサと
を備えた信号処理回路と、
前記信号処理回路に、前記2系統の映像信号として同じ映像信号を入力させるか別々の映像信号を入力させるかを選択的に切り替えるための選択回路と、
前記信号処理回路から出力された映像信号を、前景映像として背景映像に合成する合成回路と
を有することを特徴とする画像処理装置。
A multiplexer that generates a multiplexed signal obtained by time-multiplexing two video signals;
First effect means for applying an effect that requires a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Second effect means for applying an effect that does not require a synthesis process using a mask signal to the two systems of video signals in the multiplexed signal;
Delay means for delaying the multiplexed signal that has passed through the first effect means by a multiplexing unit time of the two video signals in the multiplexed signal;
A combining means for combining a multiplexed signal that has passed through the first effect means and a multiplexed signal that has been delayed by the delay means after passing through the first effect means, using a mask signal;
A signal processing circuit comprising: a demultiplexer that separates the two video signals from a multiplexed signal that has passed through the synthesizing unit and the second effect unit;
A selection circuit for selectively switching whether to input the same video signal as the two systems of video signals or different video signals to the signal processing circuit;
An image processing apparatus comprising: a combining circuit that combines a video signal output from the signal processing circuit with a background image as a foreground image.
請求項7に記載の画像処理装置において、
前記信号処理回路の前記第1のエフェクト手段は、モザイク,デフォーカス,ポスタリゼーションのうちの少なくとも1つを施し、
前記信号処理回路の前記第2のエフェクト手段は、画像サイズの変更,画面上の位置の変更のうちの少なくとも1つを施す
ことを特徴とする画像処理装置。
The image processing apparatus according to claim 7.
The first effect means of the signal processing circuit performs at least one of mosaic, defocus, posterization,
The image processing apparatus according to claim 2, wherein the second effect means of the signal processing circuit performs at least one of a change in image size and a change in position on a screen.
JP2006305792A 2006-11-10 2006-11-10 Signal processing circuit and image processing apparatus Expired - Fee Related JP5011970B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006305792A JP5011970B2 (en) 2006-11-10 2006-11-10 Signal processing circuit and image processing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006305792A JP5011970B2 (en) 2006-11-10 2006-11-10 Signal processing circuit and image processing apparatus

Publications (2)

Publication Number Publication Date
JP2008124749A JP2008124749A (en) 2008-05-29
JP5011970B2 true JP5011970B2 (en) 2012-08-29

Family

ID=39509055

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006305792A Expired - Fee Related JP5011970B2 (en) 2006-11-10 2006-11-10 Signal processing circuit and image processing apparatus

Country Status (1)

Country Link
JP (1) JP5011970B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102427511B (en) * 2011-09-28 2014-06-04 杭州士兰微电子股份有限公司 Multi-channel digital video image processing method and device
JP6083288B2 (en) * 2013-03-27 2017-02-22 日本電気株式会社 Image effect apparatus and image effect processing method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08307856A (en) * 1995-05-09 1996-11-22 Hitachi Ltd Division display device with motion detection function
JP4200957B2 (en) * 2004-09-09 2008-12-24 ソニー株式会社 Image switching device, image switching method, and program recording medium

Also Published As

Publication number Publication date
JP2008124749A (en) 2008-05-29

Similar Documents

Publication Publication Date Title
JP3198656B2 (en) Video signal synthesizing apparatus and method
US4947256A (en) Adaptive architecture for video effects
EP0395372B1 (en) Layered mix effects switcher architecture
JP3501301B2 (en) I / O signal switching device
JP5011970B2 (en) Signal processing circuit and image processing apparatus
US5285283A (en) Depth signal processing in a video switcher
US8704949B2 (en) Video processing apparatus and video processing method
EP1164787A2 (en) Video transmission apparatus
JP5240028B2 (en) Image processing apparatus and image processing unit control method
JP2001218128A (en) Multi-screen compositor
US6259488B1 (en) Concealing temporal shift when using a digital video effect system with a video switcher
US6362855B1 (en) Special-effect-waveform generator
JP3316611B2 (en) Imaging system
JP3271443B2 (en) Imaging device
JP3443989B2 (en) Signal generation circuit for vertical contour enhancement circuit and aspect ratio conversion circuit
KR0176914B1 (en) Screen aspects transformation apparatus with double screen display operation
JP2522192B2 (en) Chromaki synthesizer
JP3113464B2 (en) Television receiver
JPS6336675A (en) Video image synthesizer
JPH11122541A (en) Video camera
JPH0759004A (en) Multi-screen display device
JP2007074526A (en) Image processing apparatus
JPS6386992A (en) Display system for television conference among plural points
JPH10322619A (en) Video display device
JPH07274162A (en) Image compositing device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090925

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120508

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120521

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150615

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150615

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees