JP4978451B2 - 無線通信装置及びそれに用いる立ち上げ制御方法並びにそのプログラム - Google Patents
無線通信装置及びそれに用いる立ち上げ制御方法並びにそのプログラム Download PDFInfo
- Publication number
- JP4978451B2 JP4978451B2 JP2007320280A JP2007320280A JP4978451B2 JP 4978451 B2 JP4978451 B2 JP 4978451B2 JP 2007320280 A JP2007320280 A JP 2007320280A JP 2007320280 A JP2007320280 A JP 2007320280A JP 4978451 B2 JP4978451 B2 JP 4978451B2
- Authority
- JP
- Japan
- Prior art keywords
- signal processing
- control
- processing unit
- wireless communication
- setting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Transceivers (AREA)
Description
受信信号を復調する復調手段と、
前記復調手段で復調された信号内の制御ビットを判定して各種制御信号を発動する信号処理手段と、
前記ODUと前記IDUとの間のケーブル長を補正するケーブル長補正手段と、
装置立ち上げ時に当該立ち上げ処理が完了するまで前記信号処理手段の制御出力をマスクするマスク手段とを備え、
前記信号処理手段の制御出力がマスクされた期間に前記ケーブル長補正手段による前記ケーブル長の補正を行っている。
前記無線通信装置の立ち上げ時に当該立ち上げ処理が完了するまで前記信号処理による制御出力をマスクするマスク処理を備え、
前記信号処理手段の制御出力がマスクされた期間に前記ケーブル長補正手段による前記ケーブル長の補正を行っている。
前記無線通信装置の立ち上げ時に当該立ち上げ処理が完了するまで前記信号処理による制御出力をマスクするマスク処理を含み、
前記信号処理手段の制御出力がマスクされた期間に前記ケーブル長補正手段による前記ケーブル長の補正を行わせることを特徴とする。
2,2−1,2−2 ODU
3,3a IDU
30 ケーブル長補正部
31,31−1,31−2 ODU I/F
32,32−1,32−2 復調部
33 CPU
34,34a 信号処理部
35 復調信号処理部
36,321−1,
321−2,341 シリアル制御設定回路
37,342 設定テーブル
100,
100−1,100−2 IDU−ODU間ケーブル
110 制御バスライン
340 マスク部
343 制御生成回路
344 制御出力マスク生成回路
345 制御信号出力バッファ
346 制御ビット抽出回路
Claims (17)
- ODU(Outdoor Unit)とIDU(Indoor Unit)とから構成される無線通信装置において、
受信信号を復調する復調手段と、
前記復調手段で復調された信号内の制御ビットを判定して各種制御信号を発動する信号処理手段と、
前記ODUと前記IDUとの間のケーブル長を補正するケーブル長補正手段と、
装置立ち上げ時に当該立ち上げ処理が完了するまで前記信号処理手段の制御出力をマスクするマスク手段とを有し、
前記信号処理手段の制御出力がマスクされた期間に前記ケーブル長補正手段による前記ケーブル長の補正を行うことを特徴とする無線通信装置。 - 前記信号処理手段にて用いる設定テーブルに前記立ち上げ処理が完了と未完了とを示す立ち上げ設定完了ビットを設け、
前記マスク手段が前記立ち上げ設定完了ビットに応じてマスク処理を行うことを特徴とする請求項1記載の無線通信装置。 - 前記マスク手段は、前記立ち上げ設定完了ビットに応じて前記マスク処理の制御を実行する制御出力マスク生成回路と、前記制御出力マスク生成回路の制御に応答して前記信号処理手段の制御出力をマスクする制御信号出力バッファとを含み、
前記立ち上げ設定完了ビットが前記未完了を示す時に、前記制御出力マスク生成回路が前記制御信号出力バッファに対してイネーブル制御を実施して前記信号処理手段の制御出力をマスクすることを特徴とする請求項2記載の無線通信装置。 - 前記装置立ち上げ時に前記信号処理手段へのプロビジョニング設定を2段階で実施することを特徴とする請求項1から請求項3のいずれか記載の無線通信装置。
- 前記立ち上げ処理が完了していない時に前記信号処理手段への1回目のプロビジョニング設定を行い、前記立ち上げ処理の完了後に前記信号処理手段への2回目のプロビジョニング設定を行うことを特徴とする請求項4記載の無線通信装置。
- 前記復調手段が非同期状態となった場合に前記信号処理手段からの制御出力をマスクする手段を含み、
前記立ち上げ設定完了ビットを前記復調手段に設け、
前記マスク手段は、前記立ち上げ処理が完了するまで前記信号処理手段に対して強制的に非同期情報を送信することを特徴とする請求項1または請求項2記載の無線通信装置。 - 前記復調手段と前記信号処理手段とが別パッケージであることを特徴とする請求項1から請求項6のいずれか記載の無線通信装置。
- 前記復調手段と前記信号処理手段とが同一パッケージであることを特徴とする請求項1から請求項6のいずれか記載の無線通信装置。
- ODU(Outdoor Unit)とIDU(Indoor Unit)とから構成される無線通信装置に、受信信号を復調する復調手段と、前記復調手段で復調された信号内の制御ビットを判定して各種制御を発動する信号処理手段と、前記ODUと前記IDUとの間のケーブル長を補正するケーブル長補正手段とを設け、
前記無線通信装置の立ち上げ時に当該立ち上げ処理が完了するまで前記信号処理による制御出力をマスクするマスク処理を有し、
前記信号処理手段の制御出力がマスクされた期間に前記ケーブル長補正手段による前記ケーブル長の補正を行うことを特徴とする立ち上げ制御方法。 - 前記信号処理手段にて用いる設定テーブルに前記立ち上げ処理が完了と未完了とを示す立ち上げ設定完了ビットを設け、
前記マスク処理において、前記立ち上げ設定完了ビットに応じてマスク動作を行うことを特徴とする請求項9記載の立ち上げ制御方法。 - 前記マスク処理において、制御出力マスク生成回路が前記立ち上げ設定完了ビットに応じて前記マスク処理の制御を実行し、制御信号出力バッファが前記制御出力マスク生成回路の制御に応答して前記信号処理手段の制御出力をマスクするとともに、
前記立ち上げ設定完了ビットが前記未完了を示す時に、前記制御出力マスク生成回路が前記制御信号出力バッファに対してイネーブル制御を実施して前記信号処理手段の制御出力をマスクすることを特徴とする請求項10記載の立ち上げ制御方法。 - 前記装置立ち上げ時に前記信号処理手段へのプロビジョニング設定を2段階で実施することを特徴とする請求項9から請求項11のいずれか記載の立ち上げ制御方法。
- 前記立ち上げ処理が完了していない時に前記信号処理手段への1回目のプロビジョニング設定を行い、前記立ち上げ処理の完了後に前記信号処理手段への2回目のプロビジョニング設定を行うことを特徴とする請求項12記載の立ち上げ制御方法。
- 前記信号処理手段が、前記復調手段が非同期状態となった場合に前記信号処理手段からの制御出力をマスクする処理を実行し、
前記立ち上げ設定完了ビットを前記復調手段に設け、
前記マスク処理において、前記立ち上げ処理が完了するまで前記信号処理手段に対して強制的に非同期情報を送信することを特徴とする請求項9または請求項10記載の立ち上げ制御方法。 - 前記復調手段と前記信号処理手段とが別パッケージであることを特徴とする請求項9から請求項14のいずれか記載の立ち上げ制御方法。
- 前記復調手段と前記信号処理手段とが同一パッケージであることを特徴とする請求項9から請求項14のいずれか記載の立ち上げ制御方法。
- ODU(Outdoor Unit)とIDU(Indoor Unit)とから構成され、受信信号を復調する復調手段と、前記復調手段で復調された信号内の制御ビットを判定して各種制御を発動する信号処理手段と、前記ODUと前記IDUとの間のケーブル長を補正するケーブル長補正手段とを含む無線通信装置内の中央処理装置に実行させるプログラムであって、
前記無線通信装置の立ち上げ時に当該立ち上げ処理が完了するまで前記信号処理による制御出力をマスクするマスク処理を含み、
前記信号処理手段の制御出力がマスクされた期間に前記ケーブル長補正手段による前記ケーブル長の補正を行わせることを特徴とするプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007320280A JP4978451B2 (ja) | 2007-12-12 | 2007-12-12 | 無線通信装置及びそれに用いる立ち上げ制御方法並びにそのプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007320280A JP4978451B2 (ja) | 2007-12-12 | 2007-12-12 | 無線通信装置及びそれに用いる立ち上げ制御方法並びにそのプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009147473A JP2009147473A (ja) | 2009-07-02 |
JP4978451B2 true JP4978451B2 (ja) | 2012-07-18 |
Family
ID=40917617
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007320280A Expired - Fee Related JP4978451B2 (ja) | 2007-12-12 | 2007-12-12 | 無線通信装置及びそれに用いる立ち上げ制御方法並びにそのプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4978451B2 (ja) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005020139A (ja) * | 2003-06-24 | 2005-01-20 | Hitachi Kokusai Electric Inc | 通信システム |
JP4506343B2 (ja) * | 2004-08-05 | 2010-07-21 | ソニー株式会社 | 無線受信装置 |
JP4659638B2 (ja) * | 2006-02-17 | 2011-03-30 | Okiセミコンダクタ株式会社 | データ送受信装置およびその制御方法 |
-
2007
- 2007-12-12 JP JP2007320280A patent/JP4978451B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009147473A (ja) | 2009-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3537307A1 (en) | Method for handling i2c bus deadlock, electronic device, and communication system | |
US20130047000A1 (en) | Integrated circuit allowing for testing and isolation of integrated power management unit | |
KR101923511B1 (ko) | 차량 진단 통신 장치 및 그 방법 | |
US20070202827A1 (en) | Wireless data communications using FIFO for synchronization memory | |
EP4293553A2 (en) | Vehicle control system and method for confirming software consistency | |
WO2011079794A1 (zh) | 获取软件的方法及通信设备 | |
CN111158751A (zh) | 一种Windows环境部署方法、电子设备及存储介质 | |
JP2007101306A (ja) | Plc用時刻同期装置 | |
CN105045671B (zh) | 一种智能终端的***升级方法及装置 | |
JP4978451B2 (ja) | 無線通信装置及びそれに用いる立ち上げ制御方法並びにそのプログラム | |
EP3975597B1 (en) | Non-overlapping wireless communication of midi data | |
EP3798830A1 (en) | Communication apparatus and test method thereof | |
US10453422B2 (en) | Electronic apparatus and driving method thereof | |
CN109086610B (zh) | 一种星上加解密机双机热备状态一致的处理方法 | |
CN111176757A (zh) | 基于JTAG的SoC启动方法和装置 | |
US7885676B2 (en) | Wireless communication device and marginal transmission power determining method | |
TWI762842B (zh) | 積體電路開發系統、積體電路開發方法以及積體電路 | |
TWI802411B (zh) | 天線裝置以及波束控制方法 | |
JP4839490B2 (ja) | データスキュー自動補正システム | |
JP2006352549A (ja) | 送信装置、受信装置、送受信システム | |
CN112737709B (zh) | 一种基于传输装置的测试***、方法、计算机可读存储介质及电子设备 | |
KR102274672B1 (ko) | 전자제어장치용 프로그램 다운로드 장치 및 방법 | |
KR102305668B1 (ko) | 데이터 통신을 수행하는 방법 및 그 전자 장치 | |
KR102451822B1 (ko) | 전자제어장치용 프로그램 다운로드 장치 및 방법 | |
CN111723038B (zh) | 一种讯号补偿方法、装置及电子设备和存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101112 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120309 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120321 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120403 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150427 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |