JP4876815B2 - 信号波形表示装置、方法及びプログラム - Google Patents
信号波形表示装置、方法及びプログラム Download PDFInfo
- Publication number
- JP4876815B2 JP4876815B2 JP2006254610A JP2006254610A JP4876815B2 JP 4876815 B2 JP4876815 B2 JP 4876815B2 JP 2006254610 A JP2006254610 A JP 2006254610A JP 2006254610 A JP2006254610 A JP 2006254610A JP 4876815 B2 JP4876815 B2 JP 4876815B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- rate
- display
- rates
- waveform
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 19
- 238000012360 testing method Methods 0.000 claims description 63
- 239000004065 semiconductor Substances 0.000 description 34
- 238000010586 diagram Methods 0.000 description 8
- 230000000630 rising effect Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000012545 processing Methods 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
この発明によると、表示領域に表示された複数のレートの時間幅を等しくする等幅レートが求められ、この等幅レートに合わせて基準信号及び高速信号の波形が表示される。
また、本発明の信号波形表示装置は、前記表示制御部が、前記高速信号の細分化された複数のレート(R31,R32又はR41〜R43)を1つのレートとみなして前記高速信号の波形を拡大又は縮小することを特徴としている。
本発明の信号波形表示方法は、時間的に可変であって被試験デバイスの試験サイクルを規定する複数のレート(R1〜R4)を基準として規定される基準信号(S1)の波形と、当該レートを細分化した高速信号(S2)の波形とを時間的に対応付けて表示領域(W)に表示する信号波形表示方法において、前記基準信号及び前記高速信号の波形を実際の時間に合わせて前記表示領域に表示する第1ステップ(ST11)と、前記表示領域に表示されたレートの数を計数し、前記表示領域の大きさと計数した前記レートの数とに基づいて前記表示領域に表示された複数のレートの時間幅を等しくする等幅レートを求める第2ステップ(ST22)と、前記基準信号の基準となる前記複数のレート毎に前記基準信号及び前記高速信号の波形を拡大又は縮小することにより、前記第2ステップで求められた前記等幅レートに合わせて前記基準信号及び前記高速信号の波形を表示する第3ステップ(ST23)とを含むことを特徴としている。
本発明の信号波形表示プログラムは、コンピュータを、時間的に可変であって被試験デバイスの試験サイクルを規定する複数のレート(R1〜R4)を基準として規定される基準信号(S1)の波形と、当該レートを細分化した高速信号(S2)の波形とを時間的に対応付けて表示領域(W)に表示する信号波形表示装置(10)として機能させる信号波形表示プログラムにおいて、前記信号波形表示装置に、前記表示領域に表示されたレートの数を計数し、前記表示領域の大きさと計数した前記レートの数とに基づいて前記表示領域に表示された複数のレートの時間幅を等しくする等幅レートを求め、前記基準信号の基準となる前記複数のレート毎に前記基準信号及び前記高速信号の波形を拡大又は縮小することにより、前記等幅レートに合わせて前記基準信号及び前記高速信号の波形を表示する表示制御機能(16)を実現させることを特徴としている。
16 表示制御部
R0 等幅レート
R1〜R4 レート
R31,R32 レート
R41〜R43 レート
S1,S2 信号
W ウィンドウ
Claims (4)
- 時間的に可変であって被試験デバイスの試験サイクルを規定する複数のレートを基準として規定される基準信号の波形と、当該レートを細分化した高速信号の波形とを時間的に対応付けて表示領域に表示する信号波形表示装置において、
前記表示領域に表示されたレートの数を計数し、前記表示領域の大きさと計数した前記レートの数とに基づいて前記表示領域に表示された複数のレートの時間幅を等しくする等幅レートを求め、前記基準信号の基準となる前記複数のレート毎に前記基準信号及び前記高速信号の波形を拡大又は縮小することにより、前記等幅レートに合わせて前記基準信号及び前記高速信号の波形を表示する表示制御部を備えることを特徴とする信号波形表示装置。 - 前記表示制御部は、前記高速信号の細分化された複数のレートを1つのレートとみなして前記高速信号の波形を拡大又は縮小することを特徴とする請求項1記載の信号波形表示装置。
- 時間的に可変であって被試験デバイスの試験サイクルを規定する複数のレートを基準として規定される基準信号の波形と、当該レートを細分化した高速信号の波形とを時間的に対応付けて表示領域に表示する信号波形表示方法において、
前記基準信号及び前記高速信号の波形を実際の時間に合わせて前記表示領域に表示する第1ステップと、
前記表示領域に表示されたレートの数を計数し、前記表示領域の大きさと計数した前記レートの数とに基づいて前記表示領域に表示された複数のレートの時間幅を等しくする等幅レートを求める第2ステップと、
前記基準信号の基準となる前記複数のレート毎に前記基準信号及び前記高速信号の波形を拡大又は縮小することにより、前記第2ステップで求められた前記等幅レートに合わせて前記基準信号及び前記高速信号の波形を表示する第3ステップと
を含むことを特徴とする信号波形表示方法。 - コンピュータを、時間的に可変であって被試験デバイスの試験サイクルを規定する複数のレートを基準として規定される基準信号の波形と、当該レートを細分化した高速信号の波形とを時間的に対応付けて表示領域に表示する信号波形表示装置として機能させる信号波形表示プログラムにおいて、
前記信号波形表示装置に、前記表示領域に表示されたレートの数を計数し、前記表示領域の大きさと計数した前記レートの数とに基づいて前記表示領域に表示された複数のレートの時間幅を等しくする等幅レートを求め、前記基準信号の基準となる前記複数のレート毎に前記基準信号及び前記高速信号の波形を拡大又は縮小することにより、前記等幅レートに合わせて前記基準信号及び前記高速信号の波形を表示する表示制御機能を実現させることを特徴とする信号波形表示プログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006254610A JP4876815B2 (ja) | 2006-09-20 | 2006-09-20 | 信号波形表示装置、方法及びプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006254610A JP4876815B2 (ja) | 2006-09-20 | 2006-09-20 | 信号波形表示装置、方法及びプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008076179A JP2008076179A (ja) | 2008-04-03 |
JP4876815B2 true JP4876815B2 (ja) | 2012-02-15 |
Family
ID=39348416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006254610A Active JP4876815B2 (ja) | 2006-09-20 | 2006-09-20 | 信号波形表示装置、方法及びプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4876815B2 (ja) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03100866A (ja) * | 1989-09-14 | 1991-04-25 | Hitachi Ltd | 論理シミュレーション結果表示方式 |
US6678643B1 (en) * | 1999-06-28 | 2004-01-13 | Advantest Corp. | Event based semiconductor test system |
US6532561B1 (en) * | 1999-09-25 | 2003-03-11 | Advantest Corp. | Event based semiconductor test system |
-
2006
- 2006-09-20 JP JP2006254610A patent/JP4876815B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2008076179A (ja) | 2008-04-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101315740B (zh) | 模式侦测电路与方法 | |
US7627799B2 (en) | Panel driving circuit that generates panel test pattern and panel test method thereof | |
US20100308856A1 (en) | Test apparatus and test method | |
US20070211058A1 (en) | Graphic drawing program, method, and apparatus | |
US8832603B2 (en) | Emphasis-adding system and emphasis-adding method | |
JP4819386B2 (ja) | シングルエンド信号をシリアル併合して分析する測定回路及びその方法 | |
JP2007095063A (ja) | 高速パラレル・バス上のスキューを監視し補償する方法および装置 | |
JP4876815B2 (ja) | 信号波形表示装置、方法及びプログラム | |
US6876207B2 (en) | System and method for testing devices | |
JP2009085748A (ja) | 信号発生装置 | |
US7366967B2 (en) | Methods of testing semiconductor memory devices in a variable CAS latency environment and related semiconductor test devices | |
US8391346B2 (en) | Data signal quality evaluation apparatus | |
US6781584B2 (en) | Recapture of a portion of a displayed waveform without loss of existing data in the waveform display | |
JPWO2008102433A1 (ja) | Lsi試験装置、lsi試験方法、lsi試験プログラムおよび記録媒体 | |
JP4379916B2 (ja) | 波形表示装置 | |
JP5484918B2 (ja) | 波形表示装置および波形表示方法 | |
JP2010066110A (ja) | 信号波形表示装置、信号波形表示方法、及び信号波形表示プログラム | |
JP2002311060A (ja) | 波形測定器 | |
JP2011232216A (ja) | データ信号品質評価装置 | |
JP4985666B2 (ja) | 半導体試験装置及び半導体試験方法 | |
JP5158424B2 (ja) | 波形測定装置 | |
JP2006071288A (ja) | Icテスタ | |
JP2006268439A (ja) | 半導体集積回路、半導体集積回路の設計方法及び設計装置、並びに半導体集積回路の設計プログラム | |
JP2006029929A (ja) | 検査装置 | |
WO2019123543A1 (ja) | タイミングチャート判定補助装置、タイミングチャート判定補助方法およびタイミングチャート判定補助プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090302 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110914 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110920 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111021 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111101 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111114 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4876815 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141209 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20171209 Year of fee payment: 6 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20171209 Year of fee payment: 6 |
|
S201 | Request for registration of exclusive licence |
Free format text: JAPANESE INTERMEDIATE CODE: R314201 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20171209 Year of fee payment: 6 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |