JP4868065B2 - 周波数分割多重伝送装置 - Google Patents
周波数分割多重伝送装置 Download PDFInfo
- Publication number
- JP4868065B2 JP4868065B2 JP2009519087A JP2009519087A JP4868065B2 JP 4868065 B2 JP4868065 B2 JP 4868065B2 JP 2009519087 A JP2009519087 A JP 2009519087A JP 2009519087 A JP2009519087 A JP 2009519087A JP 4868065 B2 JP4868065 B2 JP 4868065B2
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- subcarrier
- unit
- signal
- modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0044—Arrangements for allocating sub-channels of the transmission path allocation of payload
- H04L5/0046—Determination of how many bits are transmitted on different sub-channels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0002—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
- H04L1/0003—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate by switching between different modulation schemes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0015—Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0058—Allocation criteria
- H04L5/006—Quality of the received signal, e.g. BER, SNR, water filling
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Quality & Reliability (AREA)
- Transmitters (AREA)
Description
2 変調部2
3 逆フーリエ変換部
4 ガードインターバル(GI)部
5 デジタル・アナログ変換(D/A)部
6 終段増幅器
7 アンテナ素子
8 アンテナ素子
9 アナログ・デジタル変換部
10 ガードインターバル部
11 フーリエ変換部
12 復調部
13 パラレル・シリアル変換(P/S)部
14 制御部
15 利得制御部
16 変調方式変換テーブル
17 バス
18 入力インターフェース
19 プロセッサ
20 変調部制御部
21 利得制御部の制御部
22 アンテナテーブル
23 対向局
以下に上記を実現するための第1の実施形態を説明する。第1の実施形態はサブキャリアの変調方式の選択をアンテナ・フィーダー系の損失を加えて制御を行う例である。
第1実施形態の制御部14の構成を図7に示す。図7はバス17に入力インターフェース18、プロセッサ19、変調部制御部20、アンテナテーブル22と変調方式変換テーブル16を接続した状態を示している。
図9と図10に第1実施形態のプロセッサの制御手順を示す。図9を用いて制御全体の流れを説明する。最初に、プロセッサ19はステップS10を行う。ステップS10ではプロセッサ19が調整を行うサブキャリアを1つ選択する。この選択は予め定められた順番に従い順次行う。次に、プロセッサ19はステップS20を行う。ステップS20ではプロセッサ19が選択を行ったサブキャリアに対して、予め定めた送信電力を設定する。次に、プロセッサ19はステップS30を行う。ステップS30では、プロセッサ19が選択したサブキャリアに対して、符号化変調方式を選択する。次に、プロセッサ19はステップS30が終了すると、ステップS10に戻り、再び調整を行うサブキャリアを選択する。
13dB−1dB=12dB
となる。C02の計算後(補正後)の値、12dBを図8のテーブルの値と比較すると16QAMが選択される。
第2実施形態のOFDMシステム構成を図11に示す。端局24は無線通信装置としての端局である。端局24の送信部では、符号化済(誤り訂正符号化)みの入力データに対してシリアル・パラレル変換部1でシリアル・パラレル(S/P)変換を行う。S/P変換により、高速のシリアルデータを低速な複数のシンボル列に変換している。これらのシンボルは各サブキャリアに対応している。分割されたシンボルのデータ系列毎に変調部2を設ける。変調部2は予め定められた所定の変調(例:64QAM、16QAM、QPSK)を行う。データ系列毎に変調された信号はデータ系列毎に設けた利得制御部15により利得が制御される。このようにして、利得制御された信号は、逆フーリエ変換(IFFT)部3で逆フーリエ変換が行われる。この、逆フーリエ変換は周波数領域から時間領域への変換とみなすことが出来る。逆フーリエ変換された信号は、送信に伴う符号間干渉をさけるため、ガードインターバル(GI)部4でGIが付加される。GIを付加されたシンボルはデジタル・アナログ変換(D/A)部5でアナログ信号に変換され。アナログ信号は搬送波を付加し、終段増幅器6で増幅する。増幅されたアナログ信号はアンテナ素子7から送信される。尚、複数のサブキャリアの中には少なくとも複数のパイロットキャリアが割り付けられている。
第2実施形態の制御部14の構成を図12に示す。図12はバス17に入力インターフェース18、プロセッサ19、利得制御部の制御部21、アンテナテーブル22と変調方式変換テーブル16を接続している。
図13と図14に第2実施形態のプロセッサの制御手順を示す。図13を用いて制御全体の流れを説明する。最初に、プロセッサ19はステップS40を行う。ステップS40ではプロセッサ19が符号化変調方式を選択する。具体的には図14のaのように、ステップ41で、プロセッサ19が入力インターフェース18からパイロットキャリアのSNRの平均値を取得する。さらに、ステップ42で、プロセッサ19が複数のパイロットキャリアのSNRの平均値から変調方式を選択する。この選択結果に基づき変調部2の符号化変調方式を設定する。
Claims (6)
- 複数のサブキャリアを備えた周波数多重信号を送受信する周波数多重伝送装置において、
該周波数多重信号を複数の変調方式で送信可能な送信部と、
該周波数多重信号に対する信号状態を対向局から受信可能な受信部と、
受信した該信号状態と該送信部内のアンテナの周波数特性を基に、該各サブキャリアに対する信号状態を求め、求めた結果に基づいて送信制御を行う制御部と
を備えたことを特徴とする周波数多重伝送装置。 - 請求項1記載の周波数多重伝送装置において、該制御部は該各サブキャリアに対する信号状態の結果に基づき該データの変調を設定することを備えたことを特徴とする周波数多重伝送装置。
- 請求項1記載の周波数多重伝送装置において、該制御部は該各サブキャリアに対する信号状態の結果に基づき該各サブキャリアに対する利得を制御することを特徴とする周波数多重伝送装置。
- 請求項1記載の周波数多重伝送装置において、該信号状態は複数のサブキャリアの信号対雑音比の平均値であることを特徴とする周波数多重伝送装置。
- 請求項4記載の周波数多重伝送装置において、該制御部は該複数のサブキャリアの中から制御を行うサブキャリアを選択し、選択された該サブキャリアが該信号対雑音比の平均値から差があるかを記憶したテーブルに基づき制御する事を特徴とする周波数多重伝送装置。
- 複数のサブキャリアを用いて周波数多重伝送を行う周波数多重伝送装置において、
送信データを複数のサブキャリアに対応して並列化する直列−並列変換部と、
該各サブキャリアに対応したデータに対してそれぞれ設けられ、該データを複数の変調方式で変調可能な変調部と、
複数の該変調器の出力を逆フーリエ変換部と、
該逆フーリエ変換部の出力をアンテナより無線波として送信する送信部と、
アンテナからの無線波を受信する受信部と、
該受信部からの信号をフーリエ変換するフーリエ変換部と、
該フーリエ変換部からの複数の出力に対してそれぞれ設けられ、該複数の出力を復調化する復調部と、
複数の該復調部からの出力を直列化する並列−直列変換部と、
該各変調部の変調方式をアンテナの周波数特性とサブキャリアの信号対雑音比に基づいて制御する制御部と
を備えたことを特徴とする周波数多重伝送装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2007/061781 WO2008152692A1 (ja) | 2007-06-12 | 2007-06-12 | 周波数分割多重伝送装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2008152692A1 JPWO2008152692A1 (ja) | 2010-08-26 |
JP4868065B2 true JP4868065B2 (ja) | 2012-02-01 |
Family
ID=40129310
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009519087A Expired - Fee Related JP4868065B2 (ja) | 2007-06-12 | 2007-06-12 | 周波数分割多重伝送装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8369236B2 (ja) |
EP (1) | EP2166682A4 (ja) |
JP (1) | JP4868065B2 (ja) |
WO (1) | WO2008152692A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8594238B2 (en) * | 2009-12-15 | 2013-11-26 | Electronics And Telecommunications Research Institute | Apparatus and method for estimating channel in channel domain |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11330834A (ja) * | 1998-05-19 | 1999-11-30 | Mitsubishi Electric Corp | アンテナ装置 |
JP2001352221A (ja) * | 2000-06-07 | 2001-12-21 | Sharp Corp | 可変利得制御装置 |
JP2002237795A (ja) * | 2001-02-08 | 2002-08-23 | Matsushita Electric Ind Co Ltd | 無線通信装置および無線通信方法 |
JP2003069527A (ja) * | 2001-08-24 | 2003-03-07 | Toshiba Corp | Ofdm送信機およびofdm受信機 |
JP2004193896A (ja) * | 2002-12-10 | 2004-07-08 | Sanyo Electric Co Ltd | Cdma方式携帯電話機 |
JP2006094150A (ja) * | 2004-09-24 | 2006-04-06 | Sanyo Electric Co Ltd | アンテナ制御装置、アンテナ制御方法およびデジタル受信装置 |
WO2006059566A1 (ja) * | 2004-11-30 | 2006-06-08 | Matsushita Electric Industrial Co., Ltd. | 送信制御フレーム生成装置、送信制御フレーム処理装置、送信制御フレーム生成方法および送信制御フレーム処理方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3972224B2 (ja) * | 1998-02-10 | 2007-09-05 | ソニー株式会社 | Icカード、icカード処理装置及びicカードシステム |
JP3538098B2 (ja) | 1999-07-23 | 2004-06-14 | 日本電信電話株式会社 | Ofdm変復調回路 |
US20030125040A1 (en) * | 2001-11-06 | 2003-07-03 | Walton Jay R. | Multiple-access multiple-input multiple-output (MIMO) communication system |
US7903538B2 (en) * | 2003-08-06 | 2011-03-08 | Intel Corporation | Technique to select transmission parameters |
US7394858B2 (en) * | 2003-08-08 | 2008-07-01 | Intel Corporation | Systems and methods for adaptive bit loading in a multiple antenna orthogonal frequency division multiplexed communication system |
ES2728783T3 (es) * | 2003-08-20 | 2019-10-28 | Panasonic Corp | Aparato de comunicación por radio y método de asignación de subportadoras |
BRPI0515461A (pt) * | 2004-09-17 | 2008-07-22 | Matsushita Electric Ind Co Ltd | dispositivo de geração de quadro de controle de transmissão e dispositivo de controle de transmissão |
JP4468160B2 (ja) | 2004-12-27 | 2010-05-26 | Kddi株式会社 | サブキャリア適応制御方法及びその装置、無線装置 |
US7965649B2 (en) * | 2005-11-04 | 2011-06-21 | Samsung Electronics Co., Ltd. | Apparatus and method for feedback of subcarrier quality estimation in an OFDM/OFDMA system |
-
2007
- 2007-06-12 EP EP07745068.2A patent/EP2166682A4/en not_active Withdrawn
- 2007-06-12 JP JP2009519087A patent/JP4868065B2/ja not_active Expired - Fee Related
- 2007-06-12 WO PCT/JP2007/061781 patent/WO2008152692A1/ja active Application Filing
-
2009
- 2009-12-08 US US12/632,889 patent/US8369236B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11330834A (ja) * | 1998-05-19 | 1999-11-30 | Mitsubishi Electric Corp | アンテナ装置 |
JP2001352221A (ja) * | 2000-06-07 | 2001-12-21 | Sharp Corp | 可変利得制御装置 |
JP2002237795A (ja) * | 2001-02-08 | 2002-08-23 | Matsushita Electric Ind Co Ltd | 無線通信装置および無線通信方法 |
JP2003069527A (ja) * | 2001-08-24 | 2003-03-07 | Toshiba Corp | Ofdm送信機およびofdm受信機 |
JP2004193896A (ja) * | 2002-12-10 | 2004-07-08 | Sanyo Electric Co Ltd | Cdma方式携帯電話機 |
JP2006094150A (ja) * | 2004-09-24 | 2006-04-06 | Sanyo Electric Co Ltd | アンテナ制御装置、アンテナ制御方法およびデジタル受信装置 |
WO2006059566A1 (ja) * | 2004-11-30 | 2006-06-08 | Matsushita Electric Industrial Co., Ltd. | 送信制御フレーム生成装置、送信制御フレーム処理装置、送信制御フレーム生成方法および送信制御フレーム処理方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2166682A4 (en) | 2014-03-12 |
US20100080208A1 (en) | 2010-04-01 |
JPWO2008152692A1 (ja) | 2010-08-26 |
WO2008152692A1 (ja) | 2008-12-18 |
EP2166682A1 (en) | 2010-03-24 |
US8369236B2 (en) | 2013-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5063825B2 (ja) | 受信装置および受信方法 | |
EP1835682B1 (en) | Apparatus and method for selecting modulation and filter roll-off to meet power and bandwidth requirements | |
US8542573B2 (en) | Uplink baseband signal compression method, decompression method, device and system | |
EP1714417B1 (en) | Adaptive channelization scheme for high throughput multicarrier systems | |
US20070081604A1 (en) | Apparatus and method for reduced peak-to-average-power ratio in a wireless network | |
WO2007029406A1 (ja) | 適応無線/変調装置、受信装置、無線通信システム及び無線通信方法 | |
JP5757412B2 (ja) | 分散アンテナシステム | |
CN101142760A (zh) | 宽带无线通信***中的天线选择分集装置和方法 | |
GB2513630A (en) | Transmitters and receivers for transmitting and receiving signals | |
WO2008077959A1 (en) | Method of determining a channel quality and modem | |
EP3909192B1 (en) | A method of generating and processing a transport signal for carrying channels in a radio access network | |
US20080214120A1 (en) | Communication system and communication method | |
CN105721385B (zh) | 面向子载波数可变***的编码调制方法和*** | |
WO2004095748A1 (ja) | マルチキャリア通信装置 | |
CN102790736B (zh) | 一种基于正交频分复用技术的数据发送、接收方法及装置 | |
JP4868065B2 (ja) | 周波数分割多重伝送装置 | |
JP5221461B2 (ja) | 光伝送装置および光伝送方法 | |
US8983005B2 (en) | Receiving apparatus and method for providing input bits of fast fourier transformer according to modulation | |
CA2265779A1 (en) | Transmitter, receiver, transmitting method, and receiving method | |
JP5046160B2 (ja) | 無線通信システム、無線通信システムの周波数および帯域可変方法、送信装置、受信装置 | |
JP2010041570A (ja) | 受信装置及びiq偏差補償方法 | |
JP5108582B2 (ja) | Ofdm送信装置、およびofdm送信方法 | |
JP2002261727A (ja) | Ofdm信号伝送装置 | |
US20140334285A1 (en) | Base station apparatus for decreasing amount of transmission data with cloud radio access network | |
CN117938578B (zh) | 信号传输方法、装置、通信设备、电子设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111018 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111031 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4868065 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141125 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |