JP4857586B2 - Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus - Google Patents

Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus Download PDF

Info

Publication number
JP4857586B2
JP4857586B2 JP2005108260A JP2005108260A JP4857586B2 JP 4857586 B2 JP4857586 B2 JP 4857586B2 JP 2005108260 A JP2005108260 A JP 2005108260A JP 2005108260 A JP2005108260 A JP 2005108260A JP 4857586 B2 JP4857586 B2 JP 4857586B2
Authority
JP
Japan
Prior art keywords
period
length
driving
light emitting
switching means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005108260A
Other languages
Japanese (ja)
Other versions
JP2006285117A (en
Inventor
栄二 神田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2005108260A priority Critical patent/JP4857586B2/en
Publication of JP2006285117A publication Critical patent/JP2006285117A/en
Application granted granted Critical
Publication of JP4857586B2 publication Critical patent/JP4857586B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Description

本発明は、有機発光ダイオード素子のような発光素子を備えた電子回路の駆動方法及び
駆動回路、発光装置、並びに電子機器に関する。
The present invention relates to a driving method and driving circuit for an electronic circuit including a light emitting element such as an organic light emitting diode element, a light emitting device, and an electronic apparatus.

近年、液晶素子に代わる次世代の発光デバイスとして、有機エレクトロルミネッセンス
素子や発光ポリマー素子などと呼ばれる有機発光ダイオード(Organic Light Emitting
Diode、以下適宜「OLED素子」と略称する)素子が注目されている。このOLED素
子は、自発光型であるために視野角依存性が少なく、また、バックライトや反射光が不要
であるために低消費電力化や薄型化に向いているなど、表示パネルとして優れた特性を有
している。
ここで、OLED素子は、液晶素子のように電圧保持性を有さず、電流が途絶えると、
発光状態が維持できなくなる電流型の被駆動素子である。このため、OLED素子をアク
ティブ・マトリクス方式で駆動する場合、書込期間(選択期間)において、画素の階調に
応じた電圧を駆動トランジスタのゲートに書き込んで、当該電圧をゲート容量などにより
保持し、当該ゲート電圧に応じた電流を駆動トランジスタがOLED素子に流し続ける事
が一般的となっている。
In recent years, organic light emitting diodes (Organic Light Emitting), called organic electroluminescent elements and light emitting polymer elements, are the next generation of light emitting devices that can replace liquid crystal elements.
Diodes (hereinafter referred to as “OLED elements” where appropriate) are drawing attention. Since this OLED element is a self-luminous type, it has less viewing angle dependence, and since it does not require a backlight or reflected light, it is suitable for low power consumption and thinning. It has characteristics.
Here, the OLED element does not have voltage holding property like the liquid crystal element, and when the current is interrupted,
This is a current-type driven element that cannot maintain the light emission state. Therefore, when an OLED element is driven by an active matrix method, a voltage corresponding to the gradation of the pixel is written to the gate of the driving transistor in the writing period (selection period), and the voltage is held by a gate capacitance or the like. In general, the drive transistor keeps a current corresponding to the gate voltage flowing through the OLED element.

この構成では、駆動トランジスタのしきい値電圧特性がばらつくことによって、画素ご
とに、OLED素子の明るさが相違して表示品位が低下する、という問題が指摘されてい
る。このため、特許文献1には、書込期間において、当該駆動トランジスタをダイオード
接続させるとともに、駆動トランジスタからデータ線に定電流を流し、これによって、当
該駆動トランジスタのゲートに、OLED素子に流すべき電流に応じた電圧を書き込むよ
うにプログラミングして、駆動トランジスタのしきい値電圧特性のばらつきを補償する技
術が開示されている。また、特許文献1には、OLED素子と駆動トランジスタとの間に
スイッチングトランジスタを設け、駆動電流をOLED素子に供給して発光させる発光期
間を調整することができる技術が開示されている。
特開2003−177709号公報(図4参照)
In this configuration, it has been pointed out that the threshold voltage characteristics of the driving transistor vary, and therefore the brightness of the OLED element is different for each pixel and the display quality is lowered. For this reason, in Patent Document 1, in the writing period, the drive transistor is diode-connected, and a constant current is passed from the drive transistor to the data line, whereby a current to be passed through the OLED element to the gate of the drive transistor. A technique for compensating for variations in threshold voltage characteristics of drive transistors by programming to write a voltage according to the above is disclosed. Patent Document 1 discloses a technique in which a switching transistor is provided between an OLED element and a drive transistor, and a light emission period in which light is emitted by supplying a drive current to the OLED element can be adjusted.
Japanese Patent Laying-Open No. 2003-177709 (see FIG. 4)

ところで、しきい値電圧を補償する補正期間においては、スイッチングトランジスタを
オフ状態にする一方、発光期間においてはスイッチングトランジスタをオン状態にするが
、補正期間の長さは発光期間とは無関係に固定であった。そして、補正期間の長さは、1
フレーム期間から最大輝度を表示する場合の発光期間を除いた期間に定められていた。こ
のため、補正期間において充分にしきい値電圧の補償が実行されず、表示ムラが発生する
という問題があった。特に、人の視感特性は暗い画面の方がわずかな輝度ムラであっても
検知するといった性質がある。このため、低輝度で表示ムラが目立ち易いといった問題が
あった。
By the way, while the switching transistor is turned off in the correction period for compensating the threshold voltage, the switching transistor is turned on in the light emission period, but the length of the correction period is fixed regardless of the light emission period. there were. The length of the correction period is 1
It was set to a period excluding the light emission period when displaying the maximum luminance from the frame period. For this reason, there has been a problem that display voltage unevenness occurs because the threshold voltage is not sufficiently compensated in the correction period. In particular, human visual characteristics have the property of detecting even a slight luminance unevenness on a dark screen. For this reason, there has been a problem that display unevenness is easily noticeable at low luminance.

本発明は、上述した事情に鑑みてなされたものであって、表示ムラを改善した電子回路
の駆動方法及び駆動回路、発光装置、並びに電子機器を提供することを解決課題とする。
The present invention has been made in view of the above-described circumstances, and it is an object of the present invention to provide a driving method and driving circuit for an electronic circuit, a light emitting device, and an electronic apparatus that improve display unevenness.

上記課題を解決するために本発明に係る電子回路の駆動方法は、発光素子と前記発光素
子に流れる駆動電流の電流量を制御する駆動トランジスタとを備えた電子回路を駆動し、
前記発光素子を発光させる発光期間と前記駆動トランジスタから出力される前記駆動電流
のバラツキを補正する補正期間と含む単位時間を所定の周期で繰り返すものであって、前
記駆動トランジスタから出力される前記駆動電流を前記発光素子に供給する期間を調整し
て前記発光期間の長さを調整し、前記発光期間の長さに応じて前記補正期間の長さを調整
する発光素子と前記発光素子に流れる駆動電流の電流量を制御する駆動トランジスタとを
備えた電子回路を駆動し、前記発光素子を発光させる発光期間と前記駆動トランジスタの
しきい値電圧に対する前記駆動電流の電流量を補償する補正期間と含む単位時間を所定の
周期で繰り返す電子回路を駆動する方法であって、前記駆動トランジスタから出力される
前記駆動電流を前記発光素子に供給する期間を調整して前記発光期間の長さを調整し、前
記発光期間の長さに応じて前記補正期間の長さを調整することを特徴とする。
In order to solve the above problems, a driving method of an electronic circuit according to the present invention drives an electronic circuit including a light emitting element and a driving transistor that controls a current amount of a driving current flowing through the light emitting element.
A unit time including a light emission period for causing the light emitting element to emit light and a correction period for correcting variations in the drive current output from the drive transistor are repeated at a predetermined cycle, and the drive output from the drive transistor A period for supplying a current to the light emitting element is adjusted to adjust the length of the light emitting period, and the length of the correction period is adjusted according to the length of the light emitting period, and a drive that flows through the light emitting element A driving period for driving an electronic circuit including a driving transistor for controlling a current amount of the current, a light emitting period for causing the light emitting element to emit light, and a correction period for compensating the amount of the driving current with respect to a threshold voltage of the driving transistor. A method of driving an electronic circuit that repeats a unit time at a predetermined cycle, wherein the driving current output from the driving transistor is used as the light emitting element. By adjusting the period for supplying to adjust the length of the emission period, and adjusting the length of the correction period in accordance with the length of the emission period.

この発明によれば、発光期間の長さに応じて補正期間の長さを調整できる。補正期間で
は駆動トランジスタの駆動電流のバラツキが補正される。このバラツキは駆動トランジス
タのしきい値電圧に依存する。補正期間が長くなるほど補正の精度が向上し、しきい値電
圧が製造プロセスでばらついても輝度ムラを改善することができる。ここで、処理の繰り
返しの単位となる単位時間の中に発光期間と補正期間が含まれる。一方、発光期間が短く
なると輝度が暗くなり、補正期間に割り当てることができる期間が長くなる。従って、そ
のような場合に補正期間の長さを長くすれば、輝度ムラを改善することができる。なお、
発光素子は駆動電流の供給を受けて発光する素子であればどのような素子であってもよく
、例えば、有機発光ダイオード及び無機発光ダイオードが該当する。
According to the present invention, the length of the correction period can be adjusted according to the length of the light emission period. In the correction period, the variation in the drive current of the drive transistor is corrected. This variation depends on the threshold voltage of the driving transistor. As the correction period becomes longer, the accuracy of correction improves, and even when the threshold voltage varies in the manufacturing process, unevenness in luminance can be improved. Here, a light emission period and a correction period are included in a unit time which is a unit of repetition of processing. On the other hand, when the light emission period is shortened, the luminance is darkened, and the period that can be assigned to the correction period is lengthened. Accordingly, if the length of the correction period is increased in such a case, the luminance unevenness can be improved. In addition,
The light emitting element may be any element as long as it emits light upon receiving a driving current, and examples thereof include an organic light emitting diode and an inorganic light emitting diode.

上述した電子回路の駆動方法において、前記電子回路は、前記駆動トランジスタのゲー
ト電圧を保持する保持手段と、前記駆動トランジスタと前記発光素子との間に設けられた
第1スイッチング手段と、前記駆動トランジスタのゲートとドレインの間に設けられた第
2スイッチング手段とを備え、前記第1スイッチング手段をオン状態にすると共に前記第
2スイッチング手段をオフ状態とする期間を調整して、前記発光期間の長さを調整し、前
記第1スイッチング手段をオフ状態にすると共に前記第2スイッチング手段をオン状態に
する期間を調整して、前記補正期間の長さを調整することが好ましい。この場合には、第
1スイッチング手段及び第2スイッチング手段のオン・オフを調整することによって、発
光期間と補正期間の長さを調整することができる。
In the electronic circuit driving method described above, the electronic circuit includes a holding unit that holds a gate voltage of the driving transistor, a first switching unit provided between the driving transistor and the light emitting element, and the driving transistor. A second switching means provided between the gate and the drain of the first and the second switching means. The second switching means is turned on and the period during which the second switching means is turned off is adjusted. It is preferable to adjust the length of the correction period by adjusting the length of the correction period by adjusting the period during which the first switching unit is turned off and the second switching unit is turned on. In this case, the lengths of the light emission period and the correction period can be adjusted by adjusting on / off of the first switching means and the second switching means.

ここで、前記発光期間の長さが短いほど前記補正期間の長さが長くなるように調整する
ことが好ましい。人の目には暗い画面で僅かな輝度の差を検知する視覚特性がある。従っ
て、発光期間の長さが短いほど正確な輝度で表示することが必要とされる。この発明によ
れば、発光期間の長さが短いほど補正期間の長さが長くなるので、より正確に駆動電流の
バラツキを補正することが可能となる。尤も、発光期間の長さが短くなっても所定の長さ
を超えないように補正期間の長さを設定してもよい。補正期間では第1トランジスタがオ
フとなる。しかし、実際にはオフ状態においてもリーク電流が流れる。このため、補正期
間があまりに長いとリーク電流によって、表示輝度に誤差が生じてしまう。そこで、補正
期間が所定の最大値を超えないようにしたのである。
Here, it is preferable to adjust the length of the correction period to be longer as the light emission period is shorter. The human eye has a visual characteristic that detects a slight brightness difference on a dark screen. Therefore, it is necessary to display with more accurate luminance as the length of the light emission period is shorter. According to this invention, since the length of the correction period becomes longer as the length of the light emission period becomes shorter, it becomes possible to correct the variation in the drive current more accurately. However, the length of the correction period may be set so as not to exceed a predetermined length even if the length of the light emission period is shortened. In the correction period, the first transistor is turned off. However, actually, a leakage current flows even in the off state. For this reason, if the correction period is too long, an error occurs in the display luminance due to the leakage current. Therefore, the correction period is made not to exceed a predetermined maximum value.

また、上述した電子回路の駆動方法において、前記単位時間は垂直走査の1周期であり
、前記補正期間は複数の走査線選択期間に跨るように設定されることが好ましい。この場
合は、走査線を選択する走査線選択期間を跨って補正期間が設定されるから、補正期間の
長さは1Hを超える。
In the electronic circuit driving method described above, it is preferable that the unit time is one cycle of vertical scanning, and the correction period is set to extend over a plurality of scanning line selection periods. In this case, since the correction period is set across the scanning line selection period for selecting the scanning line, the length of the correction period exceeds 1H.

次に、本発明に係る駆動回路は、発光素子と、前記発光素子に流れる駆動電流の電流量
を制御する駆動トランジスタと、前記駆動トランジスタのゲート電圧を保持する保持手段
と、前記駆動トランジスタと前記発光素子との間に設けられ、第1制御信号によってオン
・オフが制御される第1スイッチング手段と、前記駆動トランジスタのゲートとドレイン
の間に設けられ、第2制御信号によってオン・オフが制御される第2スイッチング手段と
を備えた電子回路を駆動する駆動回路であって、前記発光素子を発光させる発光期間の長
さに応じて、前記駆動トランジスタから出力される前記駆動電流のバラツキを補正する補
正期間の長さを調整する調整手段と、前記発光期間において前記第1スイッチング手段を
オン状態にし、前記補正期間において前記第2スイッチング手段をオフ状態にする前記第
1制御信号を生成して前記電子回路に供給する第1制御手段と、前記発光期間において前
記第1スイッチング手段をオフ状態にし、前記補正期間において前記第2スイッチング手
段をオン状態にする前記第1制御信号を生成して前記電子回路に供給する第2制御手段と
、を備える。この発明によれば、発光期間の長さに応じて補正期間の長さを調整すること
によって、輝度ムラを改善することができる。
Next, a driving circuit according to the present invention includes a light emitting element, a driving transistor that controls a current amount of a driving current flowing through the light emitting element, a holding unit that holds a gate voltage of the driving transistor, the driving transistor, A first switching means provided between the light emitting element and controlled to be turned on / off by a first control signal, and provided between a gate and a drain of the driving transistor, and turned on / off by a second control signal. A driving circuit for driving an electronic circuit comprising: a second switching unit configured to correct a variation in the driving current output from the driving transistor according to a length of a light emission period in which the light emitting element emits light. Adjusting means for adjusting the length of the correction period to be turned on, and turning on the first switching means in the light emission period, First control means for generating the first control signal for turning off the second switching means and supplying the first control signal to the electronic circuit, and turning off the first switching means in the light emission period, and in the correction period. Second control means for generating the first control signal for turning on the second switching means and supplying the first control signal to the electronic circuit. According to the present invention, luminance unevenness can be improved by adjusting the length of the correction period in accordance with the length of the light emission period.

ここで、前記調整手段は、前記発光期間の長さが短いほど前記補正期間の長さが長くな
るように調整することが、暗い画面で輝度の差を検知し易い人の視覚特性を考慮する点で
好ましい。また、前記調整手段は、前記発光期間の長さが短くなっても所定の長さを超え
ないように前記補正期間の長さを設定することが好ましい。
Here, the adjustment means adjusts the length of the correction period to be longer as the light emission period is shorter, considering the visual characteristics of a person who can easily detect a luminance difference on a dark screen. This is preferable. Moreover, it is preferable that the adjustment means sets the length of the correction period so as not to exceed a predetermined length even if the length of the light emission period is shortened.

次に、本発明に係る発光装置は、複数の画素回路とこれを駆動する駆動回路を備えてお
り、前記画素回路は、発光素子と、前記発光素子に流れる駆動電流の電流量を制御する駆
動トランジスタと、前記駆動トランジスタのゲート電圧を保持する保持手段と、前記駆動
トランジスタと前記発光素子との間に設けられ、第1制御信号によってオン・オフが制御
される第1スイッチング手段と、前記駆動トランジスタのゲートとドレインの間に設けら
れ、第2制御信号によってオン・オフが制御される第2スイッチング手段とを備え、前記
駆動回路は、前記発光素子を発光させる発光期間の長さに応じて、前記駆動トランジスタ
から出力される前記駆動電流のバラツキを補正する補正期間の長さを調整する調整手段と
、前記発光期間において前記第1スイッチング手段をオン状態にし、前記補正期間におい
て前記第2スイッチング手段をオフ状態にする前記第1制御信号を生成して前記電子回路
に供給する第1制御手段と、前記発光期間において前記第1スイッチング手段をオフ状態
にし、前記補正期間において前記第2スイッチング手段をオン状態にする前記第1制御信
号を生成して前記電子回路に供給する第2制御手段と、を備えることが好ましい。この発
光装置によれば、発光期間の長さに応じて補正期間の長さを調整することによって、輝度
ムラを改善することができる。
Next, a light-emitting device according to the present invention includes a plurality of pixel circuits and a drive circuit that drives the pixel circuits. The pixel circuit is a drive that controls the light-emitting elements and the amount of drive current that flows through the light-emitting elements. A transistor; a holding unit that holds a gate voltage of the driving transistor; a first switching unit that is provided between the driving transistor and the light emitting element and is controlled to be turned on / off by a first control signal; A second switching unit provided between a gate and a drain of the transistor and controlled to be turned on / off by a second control signal, wherein the driving circuit is configured according to a length of a light emission period in which the light emitting element emits light. Adjusting means for adjusting a length of a correction period for correcting variations in the drive current output from the drive transistor; and First control means for generating a first control signal for turning on the switching means and turning off the second switching means in the correction period and supplying the first control signal to the electronic circuit; and the first switching in the light emission period And a second control means for generating and supplying the first control signal for turning on the second switching means during the correction period and supplying the first control signal to the electronic circuit. According to this light emitting device, luminance unevenness can be improved by adjusting the length of the correction period in accordance with the length of the light emitting period.

次に、本発明に係る電子機器は、上述した発光装置を備えたものであって、例えば、携
帯電話機、パーソナルコンピュータ、デジタルカメラ、及び携帯情報端末などが該当する
Next, an electronic apparatus according to the present invention includes the above-described light emitting device, and corresponds to, for example, a mobile phone, a personal computer, a digital camera, and a portable information terminal.

<発光装置の構成>
図1は、本発明の実施形態に係る発光装置の構成を示すブロック図であり、図2は、画
素回路の回路図である。図1に示されるように発光装置10は、複数の画素回路200が
マトリクス状に配列された表示領域Zを備える。表示領域Zには、複数本の走査線102
が横方向(X方向)に延設される一方、複数本のデータ線(信号線)112が図において
縦方向(Y方向)に延設されている。そして、これらの走査線102とデータ線112と
の交差の各々に対応するように画素回路(電子回路)200がそれぞれ設けられている。
説明の便宜上、本実施形態では、各表示パネルZ1〜Z4の走査線102の本数(行数
)を「360」とし、データ線の本数(列数)を「480」として、画素回路200が、
縦360行×横480列のマトリクス状に配列する構成を想定する。ただし、本発明をこ
の配列に限定する趣旨ではない。表示領域Zには、図示せぬ電源回路から高位側電圧VE
L及び低位側電圧GNDが供給される。画素回路200には、後述するOLED素子23
0が含まれ、このOLED素子230への電流を画素回路200毎に制御することによっ
て、所定の画像が階調表示される。
また、図1においては、X方向に延設されるのは走査線102のみであるが、本実施形
態では、走査線102のほかにも、図2に示されるように、制御線104及び106がそ
れぞれ行ごとにX方向に延設されている。このため、走査線102、制御線104及び1
06が1組となって、1行分の画素回路200に兼用されている。
<Configuration of light emitting device>
FIG. 1 is a block diagram showing a configuration of a light emitting device according to an embodiment of the present invention, and FIG. 2 is a circuit diagram of a pixel circuit. As shown in FIG. 1, the light emitting device 10 includes a display region Z in which a plurality of pixel circuits 200 are arranged in a matrix. The display area Z includes a plurality of scanning lines 102.
Are extended in the horizontal direction (X direction), while a plurality of data lines (signal lines) 112 are extended in the vertical direction (Y direction) in the figure. A pixel circuit (electronic circuit) 200 is provided so as to correspond to each intersection of the scanning line 102 and the data line 112.
For convenience of explanation, in the present embodiment, the number of scanning lines 102 (number of rows) of each display panel Z1 to Z4 is “360”, the number of data lines (number of columns) is “480”, and the pixel circuit 200 is
Assume a configuration in which the pixels are arranged in a matrix of 360 rows × 480 columns. However, the present invention is not intended to be limited to this arrangement. In the display area Z, a high voltage VE is supplied from a power supply circuit (not shown).
L and the lower voltage GND are supplied. The pixel circuit 200 includes an OLED element 23 described later.
0 is included, and by controlling the current to the OLED element 230 for each pixel circuit 200, a predetermined image is displayed in gradation.
In FIG. 1, only the scanning line 102 extends in the X direction. However, in this embodiment, in addition to the scanning line 102, as shown in FIG. Are extended in the X direction for each row. Therefore, the scanning line 102, the control lines 104 and 1
06 becomes one set and is also used as the pixel circuit 200 for one row.

Yドライバ14は、1水平走査期間ごとに1行ずつ走査線102を選択するとともに、
選択した走査線102に対して、Lレベルの走査信号を供給するとともに、この選択に同
期した各種制御信号を、制御線104及び106に、それぞれ供給する。すなわち、Yド
ライバ14は、走査線102、制御線104及び106に対し、行ごとに、走査信号や制
御信号をそれぞれ供給する。説明の便宜上、i行目(iは、1≦i≦360を満たす整数
であり、行を一般化して説明するためのもの)の走査線102に供給される走査信号をG
WRT−iと表記する。同様に、i行目の制御線104及び106に供給される制御信号
をGSET−i及びGEL−iと、それぞれ表記する。
The Y driver 14 selects the scanning line 102 row by row for each horizontal scanning period, and
An L level scanning signal is supplied to the selected scanning line 102, and various control signals synchronized with the selection are supplied to the control lines 104 and 106, respectively. That is, the Y driver 14 supplies a scanning signal and a control signal to the scanning line 102 and the control lines 104 and 106 for each row. For convenience of explanation, the scanning signal supplied to the scanning line 102 of the i-th row (i is an integer satisfying 1 ≦ i ≦ 360 and used for generalizing the row) is represented by G
It is written as WRT-i. Similarly, the control signals supplied to the i-th control lines 104 and 106 are denoted as GSET-i and GEL-i, respectively.

一方、Xドライバ16は、Yドライバ14によって選択された走査線102に対応する
1行分の画素回路、すなわち、選択された行に位置する1〜480列の画素回路200の
各々に、当該画素回路200のOLED素子230に流すべき電流(すなわち、画素の階
調)に応じた電圧のデータ信号を、1〜480列目のデータ線112を介して、それぞれ
供給する。ここで、データ信号(データ電圧)は、電圧が低いほど、画素が明るくなるよ
うに指定し、反対に、電圧が高いほど、画素が暗くなるように指定する。説明の便宜上、
j列目(jは、1≦j≦480を満たす整数であり、列を一般化して説明するためのもの
)のデータ線112に供給されるデータ信号をX−jと表記する。
On the other hand, the X driver 16 applies the pixel circuit for one row corresponding to the scanning line 102 selected by the Y driver 14, that is, to each of the pixel circuits 200 of 1 to 480 columns located in the selected row. A data signal having a voltage corresponding to the current to be passed through the OLED element 230 of the circuit 200 (that is, the gradation of the pixel) is supplied via the data lines 112 in the 1st to 480th columns. Here, the data signal (data voltage) is specified such that the lower the voltage is, the brighter the pixel is. On the contrary, the higher the voltage is, the darker the pixel is specified. For convenience of explanation,
A data signal supplied to the data line 112 in the j-th column (j is an integer satisfying 1 ≦ j ≦ 480 and generalizing the column) will be expressed as Xj.

すべての画素回路200には、OLED素子230の電源となる高位側電圧VELが給
電線114を介してそれぞれ供給される。また、すべての画素回路200は、本実施形態
において電圧の基準となる電位GNDに接地されている。なお、画素の最低階調である黒
色を指定するデータ信号X−jの電圧はVELよりも低く、画素の最高階調である白色を
指定するデータ信号X−jの電圧はGNDよりも高く設定される。換言すれば、データ信
号X−jの電圧範囲は、電源電圧の内に収まるように設定されている。
制御回路12は、Yドライバ14及びXドライバ16に、それぞれクロック信号(図示
省略)などを供給して両ドライバを制御するとともに、Xドライバ16に、階調を画素ご
とに規定する画像データを供給する。
All the pixel circuits 200 are supplied with the high voltage VEL serving as the power source of the OLED element 230 through the power supply line 114. In addition, all the pixel circuits 200 are grounded to the potential GND which is a voltage reference in the present embodiment. Note that the voltage of the data signal Xj that specifies black, which is the lowest gradation of the pixel, is lower than V EL , and the voltage of the data signal Xj that specifies white, which is the highest gradation of the pixel, is higher than GND. Is set. In other words, the voltage range of the data signal Xj is set to be within the power supply voltage.
The control circuit 12 supplies the Y driver 14 and the X driver 16 with clock signals (not shown), respectively, to control both drivers, and supplies the X driver 16 with image data that defines the gradation for each pixel. To do.

図2に示されるように、画素回路200は、pチャネル型の駆動トランジスタ210と
、スイッチング素子として機能するpチャネル型のトランジスタ211(第1スイッチン
グ手段)、212(第2スイッチング手段)、213、214と、容量素子として機能す
る容量221及び222と、電気光学素子たるOLED素子230とを有する。
このうち、トランジスタ211の一端(ソース)は、駆動トランジスタ210のドレイ
ン及びトランジスタ212の一端(ソース)に接続される一方、トランジスタ211の他
端(ドレイン)は、OLED素子230の陽極に接続される。OLED素子230の陰極
は接地されている。ここで、トランジスタ211のゲートは、i行目の制御線106に接
続されている。このため、トランジスタ211は、制御信号GEL−iがLレベルであれ
ばオンし、Hレベルであればオフする。OLED素子230は、電源の高位側電圧VEL
及び低位側電圧GNDの間の経路に、駆動トランジスタ210及びトランジスタ211と
ともに電気的に介挿された構成となっている。
駆動トランジスタ210のゲートは、容量221及び容量222の一端、並びにトラン
ジスタ212のドレインにそれぞれ接続されている。容量222の他端は給電線114に
接続される。なお、説明の便宜上、容量221の一端(駆動トランジスタ210のゲート
)をノードAとする。また、容量222は、駆動トランジスタ210のゲート容量などに
起因する寄生容量であってもよい。
As shown in FIG. 2, the pixel circuit 200 includes a p-channel type driving transistor 210 and p-channel type transistors 211 (first switching means), 212 (second switching means), 213, which function as switching elements. 214, capacitors 221 and 222 that function as capacitor elements, and an OLED element 230 that is an electro-optic element.
Among these, one end (source) of the transistor 211 is connected to the drain of the driving transistor 210 and one end (source) of the transistor 212, while the other end (drain) of the transistor 211 is connected to the anode of the OLED element 230. . The cathode of the OLED element 230 is grounded. Here, the gate of the transistor 211 is connected to the control line 106 in the i-th row. Therefore, the transistor 211 is turned on when the control signal G EL-i is at the L level and turned off when the control signal G EL-i is at the H level. The OLED element 230 is a high voltage VEL of the power source.
In addition, the drive transistor 210 and the transistor 211 are electrically inserted in a path between the low-side voltage GND and the low-side voltage GND.
The gate of the driving transistor 210 is connected to one ends of the capacitor 221 and the capacitor 222 and the drain of the transistor 212. The other end of the capacitor 222 is connected to the power supply line 114. For convenience of explanation, one end of the capacitor 221 (the gate of the driving transistor 210) is a node A. Further, the capacitor 222 may be a parasitic capacitor due to the gate capacitance of the driving transistor 210 or the like.

トランジスタ212は、駆動トランジスタ210のドレイン及びゲート間に電気的に介
挿されるとともに、トランジスタ212のゲートは、i行目の制御線104に接続されて
いる。このため、トランジスタ212は、制御信号GSET−iがLレベルとなったとき
にオンして、駆動トランジスタ210をダイオードとして機能させる。
トランジスタ213の一端(ソース)は、給電線114に接続される一方、その他端(
ドレイン)は、トランジスタ214の一端(ドレイン)及び容量221の他端にそれぞれ
接続されている。このトランジスタ213のゲートは、i行目の制御線104に接続され
ている。このため、トランジスタ213は、制御信号GSET−iがLレベルとなったと
きにオンする。
さらに、トランジスタ214の他端(ソース)は、j列目のデータ線112に接続され
、そのゲートは、i行目の走査線102に接続されている。このため、トランジスタ21
4は、走査信号GWRT−iがLレベルとなったときにオンして、j列目のデータ線11
2に供給されるデータ信号X−j(の電圧)を容量221の他端に印加する。説明の便宜
上、容量221の他端(トランジスタ214及びトランジスタ213のドレイン)をノー
ドBとする。
The transistor 212 is electrically inserted between the drain and gate of the driving transistor 210, and the gate of the transistor 212 is connected to the control line 104 in the i-th row. Therefore, the transistor 212 is turned on when the control signal G SET-i becomes the L level, and causes the driving transistor 210 to function as a diode.
One end (source) of the transistor 213 is connected to the power supply line 114, while the other end (
The drain) is connected to one end (drain) of the transistor 214 and the other end of the capacitor 221. The gate of this transistor 213 is connected to the i-th control line 104. Therefore, the transistor 213 is turned on when the control signal G SET-i becomes L level.
Further, the other end (source) of the transistor 214 is connected to the data line 112 in the j-th column, and the gate thereof is connected to the scanning line 102 in the i-th row. Therefore, the transistor 21
4 is turned on when the scanning signal G WRT-i becomes L level, and the data line 11 in the j-th column is turned on.
2 is applied to the other end of the capacitor 221. For convenience of explanation, the other end of the capacitor 221 (the drains of the transistor 214 and the transistor 213) is a node B.

なお、マトリクス型に配列する画素回路200は、ガラス等の透明基板に、走査線10
2やデータ線112とともに形成されている。このため、駆動トランジスタ210や、ト
ランジスタ211、212、213、及び214は、ポリシリコンプロセスによるTFT
(薄膜トランジスタ)によって構成される。また、OLED素子230は、基板上におい
て、ITO(酸化錫インジウム)などの透明電極膜を陽極(個別電極)とし、アルミニウ
ムやリチウムなどの単体金属膜又はこれらの積層膜を陰極(共通電極)として、発光層を
挟持した構成となっている。
Note that the pixel circuits 200 arranged in a matrix type are formed on a transparent substrate such as glass on the scanning line 10.
2 and the data line 112 are formed. For this reason, the drive transistor 210 and the transistors 211, 212, 213, and 214 are TFTs formed by a polysilicon process.
(Thin film transistor). The OLED element 230 has a transparent electrode film such as ITO (indium tin oxide) as an anode (individual electrode) and a single metal film such as aluminum or lithium or a laminated film thereof as a cathode (common electrode) on the substrate. The light emitting layer is sandwiched.

<発光装置の動作>
図3に、発光装置10の動作を説明するためのタイミングチャートを示す。まず、Yド
ライバ14は、図3に示されるように、1垂直走査期間(1F)の開始時から、1行目、
2行目、3行目、…、360行目の走査線102を、順番に1本ずつ1水平走査期間(1
H)ごとに選択して、選択した走査線102の走査信号のみをLレベルとし、他の走査線
への走査信号をHレベルとする。
ここで、i行目の走査線102が選択されて、走査信号GWRT−iがLレベルとなる
1水平走査期間(1H)に着目して、当該水平走査期間及びその前後の動作について、図
3とともに、図4〜図7を参照して説明する。
<Operation of light emitting device>
FIG. 3 shows a timing chart for explaining the operation of the light emitting device 10. First, as shown in FIG. 3, the Y driver 14 starts the first row from the start of one vertical scanning period (1F).
The scanning lines 102 in the second row, the third row,..., The 360th row are arranged one by one in one horizontal scanning period (1
H), only the scanning signal of the selected scanning line 102 is set to the L level, and the scanning signals to the other scanning lines are set to the H level.
Here, focusing on one horizontal scanning period (1H) in which the i-th scanning line 102 is selected and the scanning signal GWRT-i is at the L level, the horizontal scanning period and operations before and after the horizontal scanning period are shown in FIG. 3 with reference to FIG.

図3に示されるように、走査信号GWRT−iがLレベルに変化するタイミングt1よ
りも先行したタイミングt0から、i行j列における画素回路200の書込動作の事前準
備が開始する。そして、タイミングt1から書込動作が開始するともに発光が開始する。
以下の説明では、事前準備の期間を補正期間TSETと称し、OLED素子230に電流
が供給される期間を発光期間TELと称する。補正期間TSETでは駆動トランジスタ2
10のしきい値電圧Vthに対する駆動電流IELの電流量が補償される。また、補正期
間TSETは複数の水平走査期間に跨るように設定されている。なお、この例では、発光
期間TEL中にデータ信号を画素回路200に書き込む書込期間TWRTが設けられてい
る。
As shown in FIG. 3, the preparation for the writing operation of the pixel circuit 200 in the i-th row and the j-th column starts from the timing t0 preceding the timing t1 at which the scanning signal GWRT-i changes to the L level. Then, at the timing t1, the writing operation starts and the light emission starts.
In the following explanation, the period of pre-preparation and correcting period T SET, referred to as the light-emitting period T EL of the period in which the current to the OLED element 230 is supplied. In the correction period T SET , the driving transistor 2
The amount of drive current I EL with respect to 10 threshold voltage V th is compensated. The correction period T SET is set so as to extend over a plurality of horizontal scanning periods. In this example, writing period T WRT written to a pixel circuit 200 data signal during the emission period T EL is provided.

まず、補正期間TSETにおいて、Yドライバ14は、制御信号GSET−iをLレベ
ルにする一方、制御信号GEL−iをHレベルとする。このため、画素回路200では、
図4に示されるように、Lレベルの制御信号GSET−iによりトランジスタ212及び
213がオンし、Hレベルの制御信号GEL−iによりトランジスタ211がオフする。
これにより、駆動トランジスタ210がダイオードとして機能すると共にノードBに初期
化電圧として高位側電圧VELが供給される。
First, in the correction period T SET , the Y driver 14 sets the control signal GSET-i to L level while setting the control signal GEL-i to H level. Therefore, in the pixel circuit 200,
As shown in FIG. 4, the transistors 212 and 213 are turned on by the L level control signal G SET-i, and the transistor 211 is turned off by the H level control signal GEL-i.
As a result, the drive transistor 210 functions as a diode, and the high voltage VEL is supplied to the node B as the initialization voltage.

ここで、駆動トランジスタ210のしきい値電圧をVthとすると、ノードAの電位V
gは、図5に示すように「VEL−Vth」に漸近する。トランジスタ212がオンとな
っても直ちに電位Vgが「VEL−Vth」とならないのは、トランジスタ212のオン
抵抗や容量222等によって等価的に積分回路が構成されているからである。従って、補
正期間TSETが短いとノードAの電位Vgが「VEL−Vth」に近づかない。
Here, when the threshold voltage of the driving transistor 210 is Vth , the potential V of the node A
As shown in FIG. 5, g is asymptotic to “V EL −V th ”. The reason why the potential Vg does not immediately become “V EL −V th ” even when the transistor 212 is turned on is that an integration circuit is equivalently configured by the on-resistance of the transistor 212, the capacitor 222, and the like. Therefore, when the correction period T SET is short, the potential Vg of the node A does not approach “V EL −V th ”.

次に、時刻t1からの1H期間は、書込期間TWRTである。この例では、発光期間T
ELの一部に書込期間TWRTが設けられている。書込期間TWRTにおいては、走査信
号GWRT−iがLレベルとなり、制御信号GSET−iがHレベルとなり、さらに制御
信号GEL−iがLレベルとなる。従って、図6に示すように駆動トランジスタ211及
びトランジスタ214がオンする一方、トランジスタ212及びトランジスタ213がオ
フする。
Next, the 1H period from time t1 is the writing period TWRT . In this example, the light emission period T
A writing period TWRT is provided in a part of EL . In the writing period TWRT , the scanning signal GWRT-i becomes L level, the control signal G SET-i becomes H level, and the control signal G EL-i becomes L level. Accordingly, as shown in FIG. 6, the driving transistor 211 and the transistor 214 are turned on, while the transistor 212 and the transistor 213 are turned off.

書込期間TWRTにおいて、Xドライバ16は、i行j列の画素の階調に応じた電圧の
データ信号X−jをj列目のデータ線112に供給する。表示すべき階調に応じたデータ
信号X−jのデータ電圧をVdataとすると、Vdataは以下の式(a)で与えられる。
Vdata=(VEL−ΔV)……(a)
なお、ΔVは、VELからの電圧変化(下降)分であって、画素を最低階調の黒色に指
定する場合にはゼロであり、明るい階調を指定するにつれて次第に大きくなる。従って、
ノードBの電圧は、補正期間TSETから書込期間TWRTにかけて、ΔVだけ変動する
In the writing period TWRT , the X driver 16 supplies the data signal Xj having a voltage corresponding to the gray level of the pixel in the i row and the j column to the data line 112 in the j column. When the data voltage of the data signal Xj corresponding to the gradation to be displayed is Vdata, Vdata is given by the following equation (a).
Vdata = (V EL −ΔV) (a)
Note that ΔV is a voltage change (decrease) from V EL , and is zero when the pixel is designated as black with the lowest gradation, and gradually increases as a bright gradation is designated. Therefore,
The voltage at the node B varies by ΔV from the correction period T SET to the writing period T WRT .

一方、書込期間TWRTにおいて、画素回路200では、トランジスタ212がオフで
あるので、ノードAは、容量222によって保持される。このため、ノードAは、ノード
Bにおける電圧変化分ΔVを容量221と容量222との容量比で配分した分だけ、補正
期間TSETの電圧VEL−Vthから下降する。
詳細には、容量221の容量値をCaとし、容量222の容量値をCbとしたときに、
ノードAは、電圧VEL−Vthから、{ΔV・Ca /(Ca+Cb)}だけ変化する
ので、結果的に、ノードAの電圧Vgは、次式のように表すことができる。
Vg=VEL−Vth−ΔV・Ca /(Ca+Cb)……(b)
On the other hand, in the writing period TWRT , since the transistor 212 is off in the pixel circuit 200, the node A is held by the capacitor 222. For this reason, the node A drops from the voltage V EL −V th in the correction period T SET by an amount corresponding to the distribution of the voltage change ΔV at the node B by the capacitance ratio between the capacitors 221 and 222.
Specifically, when the capacitance value of the capacitor 221 is Ca and the capacitance value of the capacitor 222 is Cb,
Since the node A changes from the voltage V EL −V th by {ΔV · Ca / (Ca + Cb)}, as a result, the voltage Vg of the node A can be expressed by the following equation.
Vg = V EL −V th −ΔV · Ca / (Ca + Cb) (b)

そして、書込期間TWRTが終了すると、Yドライバ14は、走査信号GWRT−iを
Hレベルとする。このため、画素回路200では、図7に示されるように、トランジスタ
214がオフするが、容量221における電圧保持状態は変化しないので、ノードAの電
圧Vgは式(b)で与えられる値に維持される。そして、OLED素子230には、駆動
トランジスタ210のゲート・ソース間の電圧に応じた電流IELが、給電線114→駆
動トランジスタ210→トランジスタ211→OLED素子230→グランドGNDとい
った経路にて流れる。これにより、OLED素子230は、当該電流IELに応じた明る
さで発光し続ける。
When the writing period TWRT ends, the Y driver 14 sets the scanning signal GWRT-i to the H level. Therefore, in the pixel circuit 200, as shown in FIG. 7, the transistor 214 is turned off, but the voltage holding state in the capacitor 221 does not change, so the voltage Vg at the node A is maintained at the value given by the equation (b). Is done. Then, the current I EL corresponding to the voltage between the gate and the source of the driving transistor 210 flows through the OLED element 230 through a path such as the power supply line 114 → the driving transistor 210 → the transistor 211 → the OLED element 230 → the ground GND. Thereby, the OLED element 230 continues to emit light with brightness according to the current I EL .

発光期間TELにおいて、OLED素子230に流れる電流IELは、駆動トランジス
タ210のソース・ドレイン間の導通状態によって定まり、当該導通状態は、ノードAの
電圧で設定される。ここで、駆動トランジスタ210のソースからみたゲートの電圧は、
「−(Vg−VEL)」であるので、電流IELは、次のように示される。
EL=(β/2)(VEL−Vg−Vth ……(c)
なお、この式においてβは、駆動トランジスタ210の利得係数である。
In the light-emitting period T EL, a current I EL flowing to the OLED element 230 is determined by the conduction state between the source and the drain of the driving transistor 210, the conductive state is set by the voltage at the node A. Here, the gate voltage viewed from the source of the driving transistor 210 is:
Since “− (Vg−V EL )”, the current I EL is expressed as follows.
I EL = (β / 2) (V EL −Vg−V th ) 2 (c)
In this equation, β is a gain coefficient of the driving transistor 210.

ここで、式(c)に式(a)及び式(b)を代入して整理すると、式(d)が得られる

EL=(β/2){k・ΔV} ……(d)
但し、kは定数であってk=Ca /(Ca+Cb)となる。この式(d)に示される
ように、OLED素子230に流れる電流IELは、駆動トランジスタ210のしきい値
Vthに依存することなく、データ電圧Vdataと電圧VELとの差分ΔV(=VEL−V
data)のみによって定まる。
Here, when the formulas (a) and (b) are substituted into the formula (c) and rearranged, the formula (d) is obtained.
I EL = (β / 2) {k · ΔV} 2 (d)
However, k is a constant and becomes k = Ca / (Ca + Cb). As shown in the equation (d), the current I EL flowing through the OLED element 230 does not depend on the threshold value Vth of the driving transistor 210, and the difference ΔV (= V EL between the data voltage Vdata and the voltage V EL is obtained. -V
data) only.

発光期間TELが予め指定された期間だけ継続すると、Yドライバ14は、制御信号G
EL−iをHレベルにする。これにより、トランジスタ214がオフするので、電流経路
が遮断される結果、OLED素子230は消灯する。
Yドライバ14は、1行目から720行目までに対応する制御信号GEL−1〜GEL
−720のLレベル期間が同一となるように制御する。換言すれば、すべてのOLED素
子230に対して、1垂直走査期間において発光期間TELの占める割合が一定になるよ
うに制御する。このため、発光期間TELを長くすると、画面全体が明るくなる一方、発
光期間TELを短くすると、画面全体が暗くすることができる。
When the light emission period TEL continues for a predetermined period, the Y driver 14 controls the control signal G
Set EL-i to H level. As a result, the transistor 214 is turned off, so that the current path is interrupted, so that the OLED element 230 is turned off.
The Y driver 14 controls the control signals G EL-1 to G EL corresponding to the first to 720th lines.
Control is performed so that the L level period of −720 is the same. In other words, for all of the OLED element 230, the proportion of the light-emitting period T EL during one vertical scanning period is controlled to be constant. For this reason, when the light emission period TEL is lengthened, the entire screen becomes brighter, while when the light emission period TEL is shortened, the whole screen can be darkened.

ここで、画面全体を最も明るくする設定1と中間の明るさの設定2を想定する。設定1
の場合、発光期間TELは最長となり、1垂直走査期間(1F)のうち補正期間TSET
を除いた全域となる。この場合の発光期間TELをTELAと補正期間TSETをTSE
TAとすれば、発光期間TELA及び補正期間TSETAは図3に示すようになる。一方
、設定2の場合の発光期間TELをTELBと補正期間TSETをTSETBとすれば、
ELA>TELB、且つ、TSETA<TSETB、となる。即ち、Yドライバ14は
、発光期間TELの長さに応じて補正期間TSETの長さを調整する。より具体的には、
発光期間TELの長さが短いほど、補正期間TSETの長さを長くする。
Here, setting 1 that brightens the entire screen and setting 2 of intermediate brightness are assumed. Setting 1
In this case, the light emission period TEL is the longest, and the correction period T SET in one vertical scanning period (1F).
Except for the whole area. In this case, the light emission period T EL is set to T ELA and the correction period T SET is set to T SE.
Assuming TA , the light emission period TELA and the correction period TSETA are as shown in FIG. On the other hand, if the light-emitting period T EL of the case of setting 2 T ELB correction period T SET and T SETB,
T ELA > T ELB and T SETA <T SETB . That is, the Y driver 14 adjusts the length of the correction period T SET according to the length of the light emission period TEL . More specifically,
The shorter the light emission period TEL, the longer the correction period T SET is.

上述したように補正期間TSETでは駆動トランジスタ210のゲートとドレインを短
絡させてこれをダイオードとして機能させることによって、駆動トランジスタ210のし
きい値電圧Vthに対応する電流となるようにノードAの電圧Vgが変化していく。ここ
で、ノードAの電圧Vgは「VEL−Vth」と一致するのが理想であるが、実際には補
正期間TSETの長さによって制限される。
As described above, in the correction period T SET , the gate and drain of the driving transistor 210 are short-circuited to function as a diode, so that a current corresponding to the threshold voltage Vth of the driving transistor 210 is obtained. The voltage Vg changes. Here, the voltage Vg of the node A is ideally equal to “V EL −V th ”, but is actually limited by the length of the correction period T SET .

本実施形態では、補正期間TSETの長さは固定ではなく、発光期間TELの長さが短
かくなると、補正期間TSETの長さを長くしている。Yドライバ14は、発光期間T
の長さが短いほど長くなるように補正期間TSETの長さを調整する手段として機能す
る。これにより、補正期間TSETの長さが長くなるにつれ、より正確にしきい値電圧V
thが補償され、表示ムラを改善することができる。人の視感度特性は暗い場合には僅か
な輝度の差でも検知する性質を有するので、特に、発光期間TELの長さを短かくする場
合に有効である。
In the present embodiment, the length of the correction period T SET is not fixed, the length of the emission period T EL is short, and increase the length of the correction period T SET. The Y driver 14 has a light emission period T E
It functions as a means for adjusting the length of the correction period T SET so that the length of L becomes shorter as the length of L becomes shorter. As a result, as the length of the correction period T SET becomes longer, the threshold voltage V is more accurately detected.
th is compensated and display unevenness can be improved. Since visibility characteristics of human has a property of detecting even the difference in a slight brightness when dark, is particularly effective in the case of short lengths of light emitting periods T EL.

補正期間TSETにおいてトランジスタ211はオフとなる。しかし、実際にはオフ状
態においてもリーク電流が流れる。このため、補正期間TSETがあまりに長いとリーク
電流によって、表示輝度に誤差が生じてしまう。補正期間TSETの長さが長いほど、し
きい値電圧Vthを充分補償して輝度ムラを改善できる一方、リーク電流による表示輝度
の誤差が大きくなる。逆に、補正期間TSETの長さが短いほど、しきい値電圧Vth
補償が不十分となり輝度ムラが発生する一方、リーク電流による表示輝度の誤差が改善さ
れる。すなわち、補正期間TSETの長さを設定する場合に、輝度ムラの改善と表示輝度
の正確さはトレードオフの関係にある。そこで、本実施形態においては、両者のバランス
が取れるように補正期間TSETの長さに最大値を設けている。Yドライバ14は発光期
間TELの長さが短くなっても所定の長さを超えないように補正期間TSETの長さを設
定する手段として機能する。より具体的には、補正期間TSETの長さの最大値を図5に
示すようにノードAの電圧Vgが「VEL−1.1×Vth」となるように設定している
。すなわち、しきい値電圧Vthに補償において10%のズレを許容する。この程度であ
れば、人が見て輝度ムラが許容される範囲だからである。
In the correction period T SET , the transistor 211 is turned off. However, actually, a leakage current flows even in the off state. For this reason, if the correction period T SET is too long, an error occurs in the display luminance due to the leakage current. As the length of the correction period T SET is longer, the threshold voltage Vth can be sufficiently compensated to improve luminance unevenness, while the display luminance error due to leakage current increases. Conversely, as the length of the correction period T SET is shorter, the threshold voltage Vth is not sufficiently compensated for and luminance unevenness occurs, while the display luminance error due to the leakage current is improved. That is, when setting the length of the correction period T SET , the improvement in luminance unevenness and the accuracy of display luminance are in a trade-off relationship. Therefore, in the present embodiment, a maximum value is provided for the length of the correction period T SET so as to balance the two. The Y driver 14 functions as means for setting the length of the correction period T SET so that the predetermined length is not exceeded even if the length of the light emission period TEL is shortened. More specifically, the maximum value of the length of the correction period T SET is set so that the voltage Vg of the node A becomes “V EL −1.1 × V th ” as shown in FIG. That is, the threshold voltage Vth is allowed 10% deviation in compensation. This is because the luminance unevenness is permissible when viewed by humans.

このように補正期間TSETの長さに最大値を設けると、図3に示すように制御信号G
EL−iと制御信号GSET−iとがともにHレベルとなる期間Txが発生する。期間T
xにおいて、書込期間TWRT中に書き込まれた電圧が黒表示の電圧である場合はその状
態が維持されるので黒表示のままとなる。一方、白表示の場合は正常な画素の白に比べて
より明るくなってしまうが、もともと白表示のため完全な輝点欠陥とはならない。
Thus, when the maximum value is provided for the length of the correction period T SET , as shown in FIG.
A period Tx in which both EL-i and the control signal G SET-i are at the H level occurs. Period T
In x, when the voltage written during the writing period TWRT is a black display voltage, the state is maintained and the black display remains. On the other hand, in the case of white display, it becomes brighter than white of normal pixels, but since it is originally white display, it is not a complete bright spot defect.

ここでは、i行j列の画素回路200の動作について説明したが、i行の他の画素につ
いてもすべて補正期間TSET及び発光期間TELの動作が同時並列的に実行される。ま
た、i行目について着目して説明したが、1行目から720行目までについては、1水平
走査期間(1H)ごとに順番に走査線102が選択されて、当該選択期間において書込期
間TWRTの動作が実行される。そして、書込期間TWRTの前には補正期間TSET
実行され、補正期間TSETの後には発光期間TELが、それぞれ実行される。
Here, the operation of the pixel circuit 200 in the i-th row and j-th column has been described. However, the operations in the correction period T SET and the light emission period T EL are also performed in parallel for all the other pixels in the i-row. In addition, the i-th row has been described, but for the first to 720th rows, the scanning line 102 is selected in order for each horizontal scanning period (1H), and the writing period in the selected period. The operation of TWRT is executed. Then, the correction period T SET is executed before the writing period T WRT , and the light emission period TEL is executed after the correction period T SET .

<画素回路の他の構成例>
図8に画素回路200の他の構成例を示し、図9にそのタイミングチャートを示す。図
8に示す画素回路201は、高位側電圧VELの替わりに初期化電圧VINIを供給する
点で図2に示す画素回路200と相違する。具体的には、トランジスタ213のソースに
給電線116を介して初期化電圧VINIが供給され、そのゲートに制御線108を介し
て制御信号GINI−iが供給される。
<Another configuration example of the pixel circuit>
FIG. 8 shows another configuration example of the pixel circuit 200, and FIG. 9 shows a timing chart thereof. The pixel circuit 201 shown in FIG. 8, differs from the pixel circuit 200 shown in FIG. 2 at point supplying the initialization voltage V INI instead of high side voltage V EL. Specifically, the initialization voltage V INI is supplied to the source of the transistor 213 through the power supply line 116, and the control signal G INI-i is supplied to the gate of the transistor 213 through the control line 108.

図9に示すように制御信号GINI−iは補正期間TSETの直前に設けられた初期化
期間TINIにおいてLレベルとなる。制御信号GINI−iがLレベルになるとトラン
ジスタ213がオンするので、ノードBの電圧が初期化電圧VINIとなる。この後、補
正期間TSETにおいて制御信号GINI−iがHレベルとなる一方、制御信号GSET
−iがLレベルとなるので、トランジスタ213がオフすると共にトランジスタ212が
オンする。このとき駆動トランジスタ210のドレインとゲートが短絡されるので、その
しきい値電圧Vthの補償動作が実行される。この画素回路201も上述した画素回路2
00の動作と同様に発光期間TELの長さに応じて補正期間TSETの長さが調整される
As shown in FIG. 9, the control signal G INI-i becomes L level in the initialization period T INI provided immediately before the correction period T SET . When the control signal G INI-i becomes L level, the transistor 213 is turned on, so that the voltage at the node B becomes the initialization voltage VINI. Thereafter, the control signal G INI-i becomes H level during the correction period TSET, while the control signal G SET
Since -i becomes L level, the transistor 213 is turned off and the transistor 212 is turned on. At this time, since the drain and gate of the driving transistor 210 are short-circuited, a compensation operation for the threshold voltage Vth is performed. This pixel circuit 201 is also the pixel circuit 2 described above.
Similar to the operation of 00, the length of the correction period T SET is adjusted according to the length of the light emission period TEL .

<電子機器>
次に、上述した実施形態に係る発光装置10を適用した電子機器について説明する。図
10に、発光装置10を適用したモバイル型のパーソナルコンピュータの構成を示す。パ
ーソナルコンピュータ2000は、表示ユニットとしての発光装置10と本体部2010
を備える。本体部2010には、電源スイッチ2001及びキーボード2002が設けら
れている。この発光装置10はOLED素子230を用いるので、視野角が広く見易い画
面を表示できる。
図11に、発光装置10を適用した携帯電話機の構成を示す。携帯電話機3000、複
数の操作ボタン3001及びスクロールボタン3002、並びに表示ユニットとしての発
光装置10を備える。スクロールボタン3002を操作することによって、発光装置10
に表示される画面がスクロールされる。
図12に、発光装置10を適用した情報携帯端末(PDA:Personal Digital Assista
nts)の構成を示す。情報携帯端末4000は、複数の操作ボタン4001及び電源スイ
ッチ4002、並びに表示ユニットとしての発光装置10を備える。電源スイッチ400
2を操作すると、住所録やスケジュール帳といった各種の情報が発光装置10に表示され
る。
なお、発光装置10が適用される電子機器としては、図20〜図22に示すものの他、
デジタルスチルカメラ、液晶テレビ、ビューファインダ型、モニタ直視型のビデオテープ
レコーダ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワ
ークステーション、テレビ電話、POS端末、タッチパネルを備えた機器等などが挙げら
れる。そして、これらの各種電子機器の表示部として、前述した発光装置10が適用可能
である。また、直接画像や文字などを表示する電子機器の表示部に限られず、被感光体に
光を照射することにより間接的に画像もしくは文字を形成するために用いられる印刷機器
の光源として適用してもよい。
<Electronic equipment>
Next, an electronic apparatus to which the light emitting device 10 according to the above-described embodiment is applied will be described. FIG. 10 shows a configuration of a mobile personal computer to which the light emitting device 10 is applied. The personal computer 2000 includes a light emitting device 10 as a display unit and a main body 2010.
Is provided. The main body 2010 is provided with a power switch 2001 and a keyboard 2002. Since the light emitting device 10 uses the OLED element 230, it is possible to display an easy-to-see screen with a wide viewing angle.
FIG. 11 shows a configuration of a mobile phone to which the light emitting device 10 is applied. A cellular phone 3000, a plurality of operation buttons 3001, scroll buttons 3002, and a light emitting device 10 as a display unit are provided. By operating the scroll button 3002, the light emitting device 10 is operated.
The screen displayed on is scrolled.
FIG. 12 shows a portable information terminal (PDA: Personal Digital Assista) to which the light emitting device 10 is applied.
nts). The portable information terminal 4000 includes a plurality of operation buttons 4001, a power switch 4002, and the light emitting device 10 as a display unit. Power switch 400
When 2 is operated, various types of information such as an address book and a schedule book are displayed on the light emitting device 10.
In addition, as an electronic device to which the light-emitting device 10 is applied, in addition to those shown in FIGS.
Digital still cameras, LCD TVs, viewfinder type, monitor direct-view type video tape recorders, car navigation devices, pagers, electronic notebooks, calculators, word processors, workstations, videophones, POS terminals, touch panel devices, etc. It is done. And the light-emitting device 10 mentioned above is applicable as a display part of these various electronic devices. In addition, it is not limited to a display unit of an electronic device that directly displays an image or a character, but is applied as a light source of a printing device that is used to indirectly form an image or a character by irradiating light to the photosensitive member. Also good.

本発明の実施形態に係る発光装置の構成を示すブロック図である。It is a block diagram which shows the structure of the light-emitting device which concerns on embodiment of this invention. 同発光装置の画素回路を示す回路図である。It is a circuit diagram which shows the pixel circuit of the light-emitting device. 同発光装置の動作を示すタイミングチャートである。It is a timing chart which shows operation | movement of the light-emitting device. 同画素回路の動作説明図である。It is operation | movement explanatory drawing of the pixel circuit. ノードAの電圧変化を示す説明図である。6 is an explanatory diagram showing a voltage change of a node A. FIG. 同画素回路の動作説明図である。It is operation | movement explanatory drawing of the pixel circuit. 同画素回路の動作説明図である。It is operation | movement explanatory drawing of the pixel circuit. 他の画素回路の構成例を示す回路図である。It is a circuit diagram which shows the structural example of another pixel circuit. 同画素回路のタイミングチャートである。3 is a timing chart of the pixel circuit. 同発光装置を用いたパーソナルコンピュータを示す図である。It is a figure which shows the personal computer using the light-emitting device. 同発光装置を用いた携帯電話を示す図である。It is a figure which shows the mobile phone using the light-emitting device. 同発光装置を用いた携帯情報端末を示す図である。It is a figure which shows the portable information terminal using the light-emitting device.

符号の説明Explanation of symbols

10…発光装置、12…制御回路、14…Yドライバ、16…Xドライバ、102…走
査線、104、106、108…制御線、112…データ線、114、116…給電線、
200、201…画素回路、210…駆動トランジスタ、211、212、213、21
4…トランジスタ、221、222…容量、230…OLED素子。
DESCRIPTION OF SYMBOLS 10 ... Light-emitting device, 12 ... Control circuit, 14 ... Y driver, 16 ... X driver, 102 ... Scanning line, 104, 106, 108 ... Control line, 112 ... Data line, 114, 116 ... Feeding line,
200, 201 ... pixel circuit, 210 ... driving transistor, 211, 212, 213, 21
4 ... transistor, 221, 222 ... capacitance, 230 ... OLED element.

Claims (8)

発光素子と前記発光素子に流れる駆動電流の電流量を制御する駆動トランジスタとを備
えた電子回路を駆動し、前記発光素子を発光させる発光期間と前記駆動トランジスタから
出力される前記駆動電流のバラツキを補正する補正期間と含む単位時間を所定の周期で繰
り返す電子回路の駆動方法であって、
前記駆動トランジスタから出力される前記駆動電流を前記発光素子に供給する期間を調
整して前記発光期間の長さを調整し、
前記発光期間の長さが短いほど前記補正期間の長さが長くなるように、前記発光期間の長さに応じて前記補正期間の長さを調整する、
ことを特徴とする電子回路の駆動方法。
Driving an electronic circuit including a light emitting element and a driving transistor for controlling a current amount of a driving current flowing in the light emitting element, and a variation in a light emission period in which the light emitting element emits light and the driving current output from the driving transistor A method of driving an electronic circuit in which a unit time including a correction period to be corrected is repeated at a predetermined cycle,
Adjusting the length of the light emission period by adjusting the period during which the drive current output from the drive transistor is supplied to the light emitting element;
Adjusting the length of the correction period according to the length of the light emission period so that the length of the correction period becomes longer as the length of the light emission period is shorter ,
A method for driving an electronic circuit.
前記電子回路は、前記駆動トランジスタのゲート電圧を保持する保持手段と、前記駆動
トランジスタと前記発光素子との間に設けられた第1スイッチング手段と、前記駆動トラ
ンジスタのゲートとドレインの間に設けられた第2スイッチング手段とを備え、
前記第1スイッチング手段をオン状態にすると共に前記第2スイッチング手段をオフ状
態とする期間を調整して、前記発光期間の長さを調整し、
前記第1スイッチング手段をオフ状態にすると共に前記第2スイッチング手段をオン状
態にする期間を調整して、前記補正期間の長さを調整する、
ことを特徴とする請求項1に記載の電子回路の駆動方法。
The electronic circuit is provided between a gate and a drain of the driving transistor, a holding unit that holds a gate voltage of the driving transistor, a first switching unit provided between the driving transistor and the light emitting element. Second switching means,
Adjusting the period of turning on the first switching means and turning off the second switching means to adjust the length of the light emission period;
Adjusting the period during which the first switching means is turned off and the second switching means is turned on to adjust the length of the correction period;
The method for driving an electronic circuit according to claim 1.
前記発光期間の長さが短くなっても所定の長さを超えないように前記補正期間の長さを
設定することを特徴とする請求項に記載の電子回路の駆動方法。
Method of driving an electronic circuit according to claim 1, characterized in that to set the length of the correction period so as not to exceed a predetermined length even when the short length of the emission period.
前記単位時間は垂直走査の1周期であり、前記補正期間は複数の走査線選択期間に跨る
ように設定されていることを特徴とする請求項1乃至のうちいずれか1項に記載の電子
回路の駆動方法。
The unit time is one cycle of the vertical scanning, the correction period is the electron claimed in any one of claims 1 to 3, characterized in that it is configured to span a plurality of scan line selection period Circuit driving method.
発光素子と、前記発光素子に流れる駆動電流の電流量を制御する駆動トランジスタと、
前記駆動トランジスタのゲート電圧を保持する保持手段と、前記駆動トランジスタと前記
発光素子との間に設けられ、第1制御信号によってオン・オフが制御される第1スイッチ
ング手段と、前記駆動トランジスタのゲートとドレインの間に設けられ、第2制御信号に
よってオン・オフが制御される第2スイッチング手段とを備えた電子回路を駆動する駆動
回路であって、
前記発光素子を発光させる発光期間の長さに応じて、前記駆動トランジスタから出力さ
れる前記駆動電流のバラツキを補正する補正期間の長さを調整する調整手段と、
前記発光期間において前記第1スイッチング手段をオン状態にし、前記補正期間におい
て前記第2スイッチング手段をオフ状態にする前記第1制御信号を生成して前記電子回路
に供給する第1制御手段と、
前記発光期間において前記第1スイッチング手段をオフ状態にし、前記補正期間におい
て前記第2スイッチング手段をオン状態にする前記第1制御信号を生成して前記電子回路
に供給する第2制御手段と、を備え、
前記調整手段は、前記発光期間の長さが短いほど前記補正期間の長さが長くなるように、
前記補正期間の長さを調整することを特徴とする電子回路の駆動回路。
A light-emitting element, and a drive transistor that controls the amount of drive current flowing through the light-emitting element;
Holding means for holding a gate voltage of the driving transistor; first switching means provided between the driving transistor and the light emitting element; and on / off controlled by a first control signal; and a gate of the driving transistor And a second switching means that is provided between the first drain and the second drain and is controlled to be turned on / off by a second control signal.
Adjusting means for adjusting a length of a correction period for correcting variation in the drive current output from the drive transistor according to a length of a light emission period for causing the light emitting element to emit light;
First control means for generating and supplying to the electronic circuit the first control signal that turns on the first switching means during the light emission period and turns off the second switching means during the correction period;
Said first switching means is turned off in the light emission period, and a second control means for supplying to said electronic circuit to generate the first control signal to said second switching means in the ON state in the correction period Prepared,
The adjusting means is configured such that the length of the correction period becomes longer as the length of the light emitting period is shorter.
A driving circuit for an electronic circuit, wherein the length of the correction period is adjusted.
前記調整手段は、前記発光期間の長さが短くなっても所定の長さを超えないように前記
補正期間の長さを設定することを特徴とする請求項に記載の電子回路の駆動回路。
6. The driving circuit for an electronic circuit according to claim 5 , wherein the adjustment means sets the length of the correction period so as not to exceed a predetermined length even if the length of the light emission period is shortened. .
複数の画素回路とこれを駆動する駆動回路を備えた発光装置であって、
前記画素回路は、
発光素子と、
前記発光素子に流れる駆動電流の電流量を制御する駆動トランジスタと、
前記駆動トランジスタのゲート電圧を保持する保持手段と、
前記駆動トランジスタと前記発光素子との間に設けられ、第1制御信号によってオン・
オフが制御される第1スイッチング手段と、
前記駆動トランジスタのゲートとドレインの間に設けられ、第2制御信号によってオン
・オフが制御される第2スイッチング手段とを備え、
前記駆動回路は、
前記発光素子を発光させる発光期間の長さに応じて、前記駆動トランジスタから出力さ
れる前記駆動電流のバラツキを補正する補正期間の長さを調整する調整手段と、
前記発光期間において前記第1スイッチング手段をオン状態にし、前記補正期間におい
て前記第2スイッチング手段をオフ状態にする前記第1制御信号を生成して前記電子回路
に供給する第1制御手段と、
前記発光期間において前記第1スイッチング手段をオフ状態にし、前記補正期間におい
て前記第2スイッチング手段をオン状態にする前記第1制御信号を生成して前記電子回路
に供給する第2制御手段と、
を備え
前記調整手段は、前記発光期間の長さが短いほど前記補正期間の長さが長くなるように、
前記補正期間の長さを調整することを特徴とする電子回路の駆動回路。
A light emitting device including a plurality of pixel circuits and a driving circuit for driving the pixel circuits,
The pixel circuit includes:
A light emitting element;
A drive transistor for controlling the amount of drive current flowing in the light emitting element;
Holding means for holding a gate voltage of the driving transistor;
Provided between the drive transistor and the light emitting element, and turned on / off by a first control signal.
First switching means controlled to be turned off;
Second switching means provided between a gate and a drain of the driving transistor and controlled to be turned on / off by a second control signal;
The drive circuit is
Adjusting means for adjusting a length of a correction period for correcting variation in the drive current output from the drive transistor according to a length of a light emission period for causing the light emitting element to emit light;
First control means for generating and supplying to the electronic circuit the first control signal that turns on the first switching means during the light emission period and turns off the second switching means during the correction period;
Second control means for generating and supplying to the electronic circuit the first control signal that turns off the first switching means in the light emission period and turns on the second switching means in the correction period;
Equipped with a,
The adjusting means is configured such that the length of the correction period becomes longer as the length of the light emitting period is shorter.
A driving circuit for an electronic circuit, wherein the length of the correction period is adjusted.
請求項に記載の発光装置を備えた電子機器。 An electronic apparatus comprising the light emitting device according to claim 7 .
JP2005108260A 2005-04-05 2005-04-05 Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus Expired - Fee Related JP4857586B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005108260A JP4857586B2 (en) 2005-04-05 2005-04-05 Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005108260A JP4857586B2 (en) 2005-04-05 2005-04-05 Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus

Publications (2)

Publication Number Publication Date
JP2006285117A JP2006285117A (en) 2006-10-19
JP4857586B2 true JP4857586B2 (en) 2012-01-18

Family

ID=37407088

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005108260A Expired - Fee Related JP4857586B2 (en) 2005-04-05 2005-04-05 Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus

Country Status (1)

Country Link
JP (1) JP4857586B2 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8026927B2 (en) * 2007-03-29 2011-09-27 Sharp Laboratories Of America, Inc. Reduction of mura effects
GB0721567D0 (en) * 2007-11-02 2007-12-12 Cambridge Display Tech Ltd Pixel driver circuits
JP2010175779A (en) * 2009-01-29 2010-08-12 Seiko Epson Corp Driving method of unit circuit and driving method of electrooptical device
CN104021756B (en) 2014-05-29 2017-04-12 京东方科技集团股份有限公司 Pixel circuit and driving method thereof, organic light-emitting display panel and display apparatus
CN104091562B (en) * 2014-06-27 2016-01-13 京东方科技集团股份有限公司 Image element circuit, display panel and display device
CN104091563B (en) 2014-06-27 2016-03-09 京东方科技集团股份有限公司 Image element circuit and driving method, organic electroluminescence display panel and display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3832415B2 (en) * 2002-10-11 2006-10-11 ソニー株式会社 Active matrix display device
JP2004191752A (en) * 2002-12-12 2004-07-08 Seiko Epson Corp Electrooptical device, driving method for electrooptical device, and electronic equipment
JP2004286816A (en) * 2003-03-19 2004-10-14 Toshiba Matsushita Display Technology Co Ltd Active matrix type display device and its driving method
JP4655589B2 (en) * 2004-11-08 2011-03-23 ソニー株式会社 Display device, driving method thereof, and driving method of pixel circuit

Also Published As

Publication number Publication date
JP2006285117A (en) 2006-10-19

Similar Documents

Publication Publication Date Title
JP4752331B2 (en) Light emitting device, driving method and driving circuit thereof, and electronic apparatus
JP3772889B2 (en) Electro-optical device and driving device thereof
US10733933B2 (en) Pixel driving circuit and driving method thereof, display panel and display device
JP5007491B2 (en) Electro-optical device and electronic apparatus
US10872573B2 (en) Pixel drive circuit, display device and driving method
US7417607B2 (en) Electro-optical device and electronic apparatus
KR100627095B1 (en) Pixel circuit, electro-optical device, and electronic apparatus
CN101159119A (en) Display device and electronic equipment
KR100692456B1 (en) Driving circuit, electro-optical device, method of driving the same, and electronic apparatus
KR100752289B1 (en) Unit circuit, method of controlling unit circuit, electronic device, and electronic apparatus
JP2005115144A (en) Method for driving pixel circuit, driver circuit electro-optical apparatus, and electronic device
JP2006300980A (en) Electronic circuit, and driving method, electrooptical device, and electronic apparatus thereof
JP4039441B2 (en) Electro-optical device and electronic apparatus
US11341920B2 (en) Pixel circuit, driving method and electronic device
JP4857586B2 (en) Electronic circuit driving method and driving circuit, light emitting device, and electronic apparatus
JP4797336B2 (en) Electro-optical device and electronic apparatus
JP4826698B2 (en) Electro-optical device, driving circuit and driving method thereof, and electronic apparatus
JP4784050B2 (en) Electronic circuit, control method therefor, electro-optical device, and electronic apparatus
JP6781176B2 (en) Pixel circuit and display device
KR20050036238A (en) Organic electro-luminescent panel, and display device having the same
JP2010191454A (en) Light emitting device, drive method and drive circuit therefor, and electronic equipment
JP4517927B2 (en) Electro-optical device and electronic apparatus

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070404

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071019

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101214

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110201

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111004

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111017

R150 Certificate of patent or registration of utility model

Ref document number: 4857586

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141111

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees