JP4775467B2 - 高圧電源 - Google Patents

高圧電源 Download PDF

Info

Publication number
JP4775467B2
JP4775467B2 JP2009068541A JP2009068541A JP4775467B2 JP 4775467 B2 JP4775467 B2 JP 4775467B2 JP 2009068541 A JP2009068541 A JP 2009068541A JP 2009068541 A JP2009068541 A JP 2009068541A JP 4775467 B2 JP4775467 B2 JP 4775467B2
Authority
JP
Japan
Prior art keywords
control voltage
developing bias
power supply
condensation
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009068541A
Other languages
English (en)
Other versions
JP2010224019A (ja
Inventor
和司 朱宮
勝己 犬飼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP2009068541A priority Critical patent/JP4775467B2/ja
Priority to US12/726,622 priority patent/US8285163B2/en
Publication of JP2010224019A publication Critical patent/JP2010224019A/ja
Application granted granted Critical
Publication of JP4775467B2 publication Critical patent/JP4775467B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/06Apparatus for electrographic processes using a charge pattern for developing
    • G03G15/065Arrangements for controlling the potential of the developing electrode
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/55Self-diagnostics; Malfunction or lifetime display

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Developing For Electrophotography (AREA)
  • Control Or Security For Electrophotography (AREA)

Description

本発明は、画像形成装置の現像ローラに現像バイアスを印加する高圧電源に関し、詳しくは、現像ローラに印加される現像バイアスを検出し、その現像バイアスが所定の目標値に近付くように制御電圧を調整する高圧電源に関する。
従来より、電子写真方式で画像を形成する画像形成装置では、所定のバイアスを各部に印加する高圧電源が使用されている。例えば、帯電ローラや転写ローラにバイアスを印加する高圧電源は、その帯電ローラや転写ローラに流れる電流が一定となるようにバイアス電圧が制御される。
そこで、この種の高圧電源では、帯電ローラまたは転写ローラのバイアス電圧が短時間で急激に減少した場合に、結露が生じて帯電ローラまたは転写ローラのインピーダンスが低下したと判断することが提案されている(例えば、特許文献1参照)。
特開平9−325538号公報
ところが、この方法は、帯電ローラまたは転写ローラ自体に結露が生じたのを検出するのには有効であるが、高圧電源自身の内部で結露が生じた場合には検出できない。また、現像ローラに現像バイアスを印加する高圧電源に関しては、結露の検出に関わる技術を開示した公知文献が見当たらない。そこで、本発明は、画像形成装置の現像ローラに現像バイアスを印加する高圧電源において、高圧電源自身の内部で結露が生じたことを検出可能にすることを目的としてなされた。
上記目的を達するためになされた本発明は、画像形成装置の現像ローラに現像バイアスを印加する高圧電源であって、入力された制御電圧に応じた現像バイアスを上記現像ローラに印加する現像バイアス印加手段と、上記現像ローラに印加される現像バイアスを検出する現像バイアス検出手段と、上記現像バイアス検出手段が検出する現像バイアスが所定の目標値に近付くように上記現像バイアス印加手段に入力される制御電圧を調整する制御電圧調整手段と、上記制御電圧に基づいて、上記現像バイアス印加手段の結露を判断する結露判断手段と、上記制御電圧を記憶する制御電圧記憶手段と、を備え、上記結露判断手段は、上記制御電圧記憶手段に記憶された上記制御電圧に基づき、所定時間内における上記制御電圧の変化量が所定値以上である場合に、上記現像バイアス印加手段の結露を判断して当該結露に対応したエラー表示を行うことを特徴としている。
このように構成された本発明では、現像バイアス印加手段は、入力された制御電圧に応じた現像バイアスを現像ローラに印加する。そこで、本発明では、現像ローラに印加される現像バイアスを現像バイアス検出手段が検出し、その現像バイアスが所定の目標値に近付くように上記制御電圧を制御電圧調整手段が調整する。このため、上記現像バイアスを目標値に制御することができる。また、結露判断手段は、上記のように調整される制御電圧に基づいて、上記現像バイアス印加手段の結露を判断する。
すなわち、現像バイアス印加手段を構成する回路等で結露が生じると、現像バイアスを目標値に近付けるように調整される上記制御電圧が、結露が生じていない場合には取り得ないような急激な変化を起す場合がある。そこで、結露判断手段は、上記制御電圧に基づいて現像バイアス印加手段の結露を判断するのである。また、現像ローラはトナーに埋まった状態で使用され、印字枚数の影響も受けないので、現像ローラ自身の結露・劣化等によって上記制御電圧が変化することは少ない。このため、上記制御電圧を参照することにより、高圧電源自身の内部で結露が生じたことを良好に判断することができる。
また、本発明は、上記制御電圧を記憶する制御電圧記憶手段を、更に備え、上記結露判断手段は、上記制御電圧記憶手段に記憶された上記制御電圧に基づき、所定時間内における上記制御電圧の変化量が所定値以上である場合に、上記現像バイアス印加手段の結露を判断して当該結露に対応したエラー表示を行う
すなわち、現像バイアス印加手段で結露が生じると、上記制御電圧は、結露が生じていない場合には取り得ないような速度で急激に変化する場合がある。そこで、例えば、現像バイアス印加手段の回路構成等に応じて、結露が生じていない場合には上記所定時間内に取り得えないような上記制御電圧の変化量が予め所定値として設定されている場合、結露判断手段は、上記所定時間内における上記制御電圧の変化量が上記所定値以上である場合に現像バイアス印加手段の結露を判断して、当該結露に対応したエラー表示を行うのである。このため、高圧電源自身の内部で結露が生じたことを一層正確に判断して当該結露に対応したエラー表示を行うことができる。
更に、上記高圧電源において、上記現像バイアス印加手段を構成する電気回路の、基板表面に露出した導電部の間隔が、上記現像バイアス検出手段を構成する電気回路の、基板表面に露出した導電部の間隔よりも短くてもよい。
結露による電気回路への影響は、導電部の間に露による漏れ電流が流れることによって生じるが、上記のように導電部の間隔を設定した場合、現像バイアス検出手段に結露による影響が出る前に、現像バイアス印加手段に結露による影響が出る。従って、正確な現像バイアスを検出してその現像バイアスに対応する制御電圧の調整がなされている間に、現像バイアス印加手段の結露を判断することができ、現像バイアス印加手段の結露を一層正確に判断することができる。なお、上記現像バイアス印加手段を構成する電気回路と上記現像バイアス検出手段を構成する電気回路とは、同一の基板に設けられてもよく、異なる基板に設けられてもよい。
本発明が適用された高圧電源の構成を表す説明図である。 その高圧電源の出力電圧を一定に保つ制御が行われた場合のDEV負荷に関わる出力インピーダンスと制御電圧の関係を表す説明図である。 その高圧電源を構成する部品のフットパターンを表す説明図である。 その高圧電源で実行される結露判断処理を表すフローチャートである。
(高圧電源の構成)
次に、本発明の実施の形態を図面と共に説明する。図1は、本発明が適用された高圧電源1の構成を表す説明図である。図1に示すように、本実施の形態の高圧電源1は、電子写真方式で画像を形成する画像形成装置の、帯電器(以下、CHG負荷という)51と、現像ローラ(以下、DEV負荷という)52とに、帯電バイアスと現像バイアスとを印加するものである。なお、CHG負荷51,DEV負荷52は、高圧電源1の外部に設けられているが、図1では、便宜上、それらを抵抗器の記号により高圧電源1の枠内に記載した。
図1に示すように、この高圧電源1は、制御電圧調整手段及び結露判断手段の一例としてのCPU2を、制御電圧記憶手段の一例としてのRAM3,NVRAM4に接続してなる制御系と、24Vの直流電圧を昇圧してCHG負荷51に印加する帯電バイアスを発生する昇圧回路5とを備えている。CPU2が出力するデジタル信号は、D/A変換器(D/AConverter)7を介して昇圧回路5等にアナログ信号として入力される。
例えば、CPU2が出力する所定のデジタル信号がD/A変換器7を介してアナログの制御電圧CHG_CNTとして昇圧回路5に入力されると、昇圧回路5では、内蔵したトランス(図示省略)の一次側の通電タイミングがその制御電圧CHG_CNTに応じて調整され、二次側のCHG負荷51に印加される帯電バイアスが所定電圧(例えば7kV)に制御される。また、CPU2が出力する他の所定のデジタル信号は、D/A変換器7を介してアナログの制御電圧DEV_CNTに変換され、後述のトランジスタ9(現像バイアス印加手段の一例)のエミッタに入力されている。
上記帯電バイアスを出力する昇圧回路5の出力端子は、抵抗器11,12,13を順次経由して接地され、この抵抗器11と抵抗器12との間の点Pにおける電圧が、DEV負荷52とコンデンサ14とからなる並列回路に現像バイアスとして印加されている。また、上記点Pの電圧は、トランジスタ9のコレクタにも印加されている。更に、トランジスタ9のコレクタとベースとは抵抗器16を介して接続され、トランジスタ9のベースは、抵抗器17を介して接地されると共に抵抗器18を介して5Vの直流電源に接続されている。このため、上記制御電圧DEV_CNTを上昇させてトランジスタ9のコレクタ−エミッタ間を流れる電流を制限すると、点Pの電位、すなわち現像バイアスが上昇する。
また、現像バイアス検出手段の一例としての抵抗器12と抵抗器13との間の電位は、フィードバック電位DEV_FBとしてCPU2に入力されている。CPU2は、図示省略した周知の高圧制御処理により、このフィードバック電位DEV_FBに応じて制御電圧DEV_CNTを調整することにより、現像バイアスを所定の目標値(例えば400V)に近付くように制御している。
このため、図2に示すように、現像バイアスの印加に関わる回路の出力インピーダンスが小さくなるほど、制御電圧DEV_CNTは高い値に制御される。なお、制御電圧DEV_CNTは、電源電圧VCC(上記例では5V)を上回ることはなく、トランジスタ9の特性によって決まる不活性領域の上限値V0(例えば0.7V)を下回ることはない。また、高圧電源1に結露等が生じていない通常状態では、制御電圧DEV_CNTは図2に示すV0〜V1(例えば4.8V)の範囲で調整される。
ところが、高圧電源1に結露が生じて上記出力インピーダンスが異常に低下すると、制御電圧DEV_CNTはV1を超えてしまう場合がある。例えば、トランジスタ9のコレクタ−エミッタ間に結露による漏れ電流が生じたり、コンデンサ14の端子間に結露による漏れ電流が生じると、上記出力インピーダンスが低下する。そこで、本実施の形態では、電圧V1〜VCCの範囲Aを、結露を判断するための所定の範囲としてNVRAM4に記憶している。また、高圧電源1に結露が生じて上記出力インピーダンスが異常に低下すると、一定時間(例えば100秒)における制御電圧DEV_CNTの変化量(上昇幅)が異常に大きくなる。そこで、本実施の形態では、結露が生じていない場合には上記一定時間内に取り得ないような変化量を、所定値BとしてNVRAM4に記憶している。
更に、上記出力インピーダンスに影響を及ぼすトランジスタ9やコンデンサ14よりも、フィードバック電位DEV_FBを検出するための抵抗器12,13が先に結露してしまうと、結露の判断が正確にできない。そこで、本実施の形態では、図3(A),(B)に示すように、トランジスタ9,コンデンサ14を構成するチップ部品9A,14Aの外周からフットパターン9B,14Bが基板表面に露出した間隔LAを、抵抗器12,13を構成するチップ部品12A,13Aの外周からフットパターン12B,13Bが基板表面に露出した間隔LBよりも短くしている。なお、図3(A),(B)において、9C,14C,12C,13Cは、フットパターン9B,14B,12B,13Bがレジストで覆われた部分である。
このため、高圧電源1の内部で結露が生じた場合、抵抗器12,13よりもトランジスタ9,コンデンサ14に先に影響が表れ、上記出力インピーダンスの低下を良好に検出することができる。なお、チップ部品9A,14A,12A,13Aが電気回路の一例に相当し、フットパターン9B,14B,12B,13Bが導電部の一例に相当する。
(高圧電源における処理及び効果)
次に、CPU2が、そのCPU2に内蔵されたROMに記憶されたプログラムに基づいて実行する結露判断処理について説明する。図4は、この結露判断処理を表すフローチャートである。なお、この処理は、画像形成装置の電源が投入されると開始される。
図4に示すように、この処理では、先ず、S1(Sはステップを表す:以下同様)にて、別ルーチンによる高圧制御処理の開始が指示される。なお、この高圧制御処理とは、前述のように、フィードバック電位DEV_FBに応じて制御電圧DEV_CNTを調整することにより、現像バイアスを所定の目標値に近付くように制御する処理である。
続くS2では、上記高圧制御処理によって調整された制御電圧DEV_CNTの値が前述の範囲A(図2参照)に入るような異常値であるか否かが判断される。制御電圧DEV_CNTの値が異常でない場合は(S2:N)、処理はS3へ移行し、そのときの制御電圧DEV_CNTの値がRAM3に記憶される。続くS4では、S3にてRAM3に記憶された上記一定時間前の制御電圧DEV_CNTと比較して、制御電圧DEV_CNTが上記所定値B(図2参照)以上大きくなっているか否かが判断される。そして、制御電圧DEV_CNTが一定時間前の制御電圧DEV_CNTと比較して所定値B以上大きくなっていない場合は(S4:N)、処理は前述のS2へ移行する。また、処理の開始直後で、上記一定時間前の制御電圧DEV_CNTの値がRAM3に記憶されていない場合も、S4では否定判断されて処理はS2へ移行する。
高圧電源1に結露等が生じていない場合は、通常、S2〜S4の処理が繰り返し実行される。すると、その間に、前述の高圧制御処理によって現像バイアスが上記目標値に制御され、画像形成装置による印字(画像形成)が必要に応じて実行される。ところが、画像形成装置の筐体が冷えた状態から電源が投入されることによって外気若しくは定着器の熱が筐体内に循環した場合などには、高圧電源1を構成する回路に結露が生じる場合がある。すると、上記出力インピーダンスが異常に低下して、制御電圧DEV_CNTが、範囲Aに入る異常値を示したり(S2:Y)、一定時間前の制御電圧DEV_CNTと比較して所定値B以上大きくなったりする(S4:Y)。
そこで、その場合(S2:YまたはS4:Y)、処理はS5へ移行し、画像形成装置が印字中であるか否かが判断される。そして、印字中の場合は(S5:Y)、S7にて印字が終了するまで待機した後、印字中でない場合はそのまま即座に(S5:N)、処理はS8へ移行する。S8では、前述の高圧制御処理がストップされ、続くS9では、結露エラーが発生したと判断されて画像形成装置の表示パネルに「結露」と表示され、処理が終了する。このため、高圧電源1における結露により現像バイアスが低下して印字品質に影響が及ぶ前に、結露が発生したことを使用者に告知することができる。
なお、上記処理において、S2,S4の処理が結露判断手段に、上記高圧制御処理が制御電圧調整手段に、それぞれ相当する処理である。また、S3では、制御電圧DEV_CNTの値をNVRAM4に記憶して、S4ではそのNVRAM4に記憶された一定時間前の制御電圧DEV_CNTと比較を行ってもよい。
このように、本実施の形態の高圧電源1では、高圧電源1に結露等が生じていない通常状態では取り得ないような範囲Aに、制御電圧DEV_CNTが達したときや(S2:Y)、その制御電圧DEV_CNTの変化量が、結露が生じていない場合には上記一定時間内に取り得ないような所定値Bとなった場合には(S4:Y)、高圧電源1自身の内部で結露が生じたことを判断することができる(S9)。なお、上記範囲Aや所定値Bは、高圧電源1の回路構成等に応じて予め設定されている。
このため、本実施の形態では、高圧電源1の内部で結露が生じたことを正確かつ迅速に判断することができ、その結露により現像バイアスが低下して印字品質に影響が及ぶ前に、結露が発生したことを使用者に告知することができる。また、上記実施の形態では、フットパターン9B,14Bが露出した間隔LAをフットパターン12B,13Bが露出した間隔LBよりも短くしているので、正確なフィードバック電位DEV_FBを検出してそのDEV_FBに対応する制御電圧DEV_CNTの調整がなされている間に上記結露を判断することができ、上記結露を一層正確に判断することができる。
更に、現像ローラはトナーに埋まった状態で使用され、印字枚数の影響も受けないので、現像ローラ自身の結露・劣化等によって制御電圧DEV_CNTが変化することは少ない。しかも、現像ローラによって構成されるDEV負荷52は、例えば100MΩとインピーダンスが高く、通電すべき電流も少なくて済む。このため、上記制御電圧DEV_CNTを参照することにより、高圧電源1の内部で結露が生じたことを極めて良好に判断することができる。
なお、本発明は上記実施の形態に何等限定されるものではなく、本発明の要旨を逸脱しない範囲で種々の形態で実施することができる。例えば、高圧電源の回路構成としては上記実施の形態以外にも種々の形態が考えられ、現像バイアスの印加に関わる回路の出力インピーダンスが小さくなるほど制御電圧が低い値に調整されるような回路構成であってもよい。また、上記実施の形態と同様の回路構成であっても、結露が生じる箇所によっては制御電圧が異常に低下する可能性もある。そこで、制御電圧が異常に低い値となったり、制御電圧の一定時間における下降幅が異常に大きい場合に、上記結露が生じたと判断してもよい。
1…高圧電源 5…昇圧回路 9…トランジスタ
9A,12A,13A,14A…チップ部品
9B,12B,13B,14B…フットパターン
11,12,13,14,16,17,18…抵抗器
51…CHG負荷 52…DEV負荷

Claims (2)

  1. 画像形成装置の現像ローラに現像バイアスを印加する高圧電源であって、
    入力された制御電圧に応じた現像バイアスを上記現像ローラに印加する現像バイアス印加手段と、
    上記現像ローラに印加される現像バイアスを検出する現像バイアス検出手段と、
    上記現像バイアス検出手段が検出する現像バイアスが所定の目標値に近付くように上記現像バイアス印加手段に入力される制御電圧を調整する制御電圧調整手段と、
    上記制御電圧に基づいて、上記現像バイアス印加手段の結露を判断する結露判断手段と、
    上記制御電圧を記憶する制御電圧記憶手段と、
    を備え
    上記結露判断手段は、上記制御電圧記憶手段に記憶された上記制御電圧に基づき、所定時間内における上記制御電圧の変化量が所定値以上である場合に、上記現像バイアス印加手段の結露を判断して当該結露に対応したエラー表示を行うことを特徴とする高圧電源。
  2. 上記現像バイアス印加手段を構成する電気回路の、基板表面に露出した導電部の間隔が、上記現像バイアス検出手段を構成する電気回路の、基板表面に露出した導電部の間隔よりも短いことを特徴とする請求項1に記載の高圧電源。
JP2009068541A 2009-03-19 2009-03-19 高圧電源 Active JP4775467B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2009068541A JP4775467B2 (ja) 2009-03-19 2009-03-19 高圧電源
US12/726,622 US8285163B2 (en) 2009-03-19 2010-03-18 High-voltage power supply for an image forming device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009068541A JP4775467B2 (ja) 2009-03-19 2009-03-19 高圧電源

Publications (2)

Publication Number Publication Date
JP2010224019A JP2010224019A (ja) 2010-10-07
JP4775467B2 true JP4775467B2 (ja) 2011-09-21

Family

ID=42737735

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009068541A Active JP4775467B2 (ja) 2009-03-19 2009-03-19 高圧電源

Country Status (2)

Country Link
US (1) US8285163B2 (ja)
JP (1) JP4775467B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4947114B2 (ja) * 2009-09-30 2012-06-06 ブラザー工業株式会社 電源及び画像形成装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59157669A (ja) * 1983-02-26 1984-09-07 Mita Ind Co Ltd 自動現像バイアス制御装置
JP3492129B2 (ja) * 1996-01-09 2004-02-03 キヤノン株式会社 プロセスカートリッジ、現像装置、及び、電子写真画像形成装置
JPH09325538A (ja) * 1996-06-03 1997-12-16 Canon Inc 画像形成装置
JP2005024884A (ja) * 2003-07-02 2005-01-27 Konica Minolta Business Technologies Inc 画像形成装置
JP2005039477A (ja) 2003-07-18 2005-02-10 Ricoh Co Ltd 画像形成装置
JP4687387B2 (ja) * 2005-10-26 2011-05-25 ブラザー工業株式会社 画像形成装置及び作像カートリッジ
JP4835314B2 (ja) * 2006-08-04 2011-12-14 ブラザー工業株式会社 画像形成装置
JP4508200B2 (ja) * 2007-02-07 2010-07-21 ブラザー工業株式会社 画像形成装置

Also Published As

Publication number Publication date
US8285163B2 (en) 2012-10-09
US20100239291A1 (en) 2010-09-23
JP2010224019A (ja) 2010-10-07

Similar Documents

Publication Publication Date Title
JP5059215B2 (ja) 画像形成装置及び電源システム
JP2008058481A (ja) 画像形成装置及びその断線検査方法
JP2010156754A (ja) 画像形成装置
JP5219452B2 (ja) 画像形成装置
US9819826B2 (en) Image forming apparatus that controls image forming conditions for adjusting image density
JP4544217B2 (ja) 画像形成装置
JP4775467B2 (ja) 高圧電源
JP4747694B2 (ja) 画像形成装置
JP2009296723A (ja) 電源装置及び画像形成装置
JP6728800B2 (ja) 画像形成装置、および、その制御方法
JPH08123211A (ja) 画像形成装置
JP6760202B2 (ja) 画像形成装置
JP2008216750A (ja) 画像形成装置の帯電制御装置
JP4737145B2 (ja) 画像形成装置
JP5332309B2 (ja) 電源制御装置、電源装置、制御方法及びプログラム
JP4947114B2 (ja) 電源及び画像形成装置
JP3744321B2 (ja) 電源装置
KR100312724B1 (ko) 화상형성장치의 현상전압 제어방법
JP4956082B2 (ja) 画像形成装置
JP2016143033A (ja) 画像形成装置及び補正方法
JP2000147923A (ja) 画像形成装置
JP6728940B2 (ja) 画像形成装置、帯電電流の算出方法及びプログラム
JP2016004117A (ja) 画像形成装置及びその制御方法、並びにプログラム
JP2002258686A (ja) 高圧電源装置および画像形成装置
JP2002153056A (ja) 電源装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110111

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110314

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110531

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110613

R150 Certificate of patent or registration of utility model

Ref document number: 4775467

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140708

Year of fee payment: 3