JP4629160B2 - Liquid crystal display device - Google Patents

Liquid crystal display device Download PDF

Info

Publication number
JP4629160B2
JP4629160B2 JP2010154484A JP2010154484A JP4629160B2 JP 4629160 B2 JP4629160 B2 JP 4629160B2 JP 2010154484 A JP2010154484 A JP 2010154484A JP 2010154484 A JP2010154484 A JP 2010154484A JP 4629160 B2 JP4629160 B2 JP 4629160B2
Authority
JP
Japan
Prior art keywords
liquid crystal
display device
crystal display
pixel
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010154484A
Other languages
Japanese (ja)
Other versions
JP2010217931A (en
Inventor
洋平 仲西
豪 鎌田
一也 上田
英昭 津田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2010154484A priority Critical patent/JP4629160B2/en
Publication of JP2010217931A publication Critical patent/JP2010217931A/en
Application granted granted Critical
Publication of JP4629160B2 publication Critical patent/JP4629160B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、テレビ受像機や電子機器の表示部に用いられる液晶表示装置に関し、特に液
晶材料に混入した重合性材料を重合させて液晶材料にプレチルト角を付与する液晶表示装
置に関する。
The present invention relates to a liquid crystal display device used in a display unit of a television receiver or an electronic device, and more particularly to a liquid crystal display device that provides a pretilt angle to a liquid crystal material by polymerizing a polymerizable material mixed in the liquid crystal material.

近年、液晶表示パネルを有する液晶表示装置は表示画面の大型化が図られ、テレビ受像
機の表示部として使用されるようになっている。このため、液晶表示装置はより高い表示
品位が求められている。しかし、かつて主流であったTN(Twisted Nemat
ic)方式の液晶表示装置は視角特性が狭く、テレビ受像機の表示部として必要な特性が
得られ難い。そこで現在では、広視野角な特性を得るため、液晶表示装置にはTN方式以
外の技術が用いられるようになっている。その一つにMVA(Multi−domain
Vertical Alignment)方式と呼ばれる技術がある。MVA方式の液
晶表示装置では、対向して貼り合わせた2枚の基板間に封止した液晶層中の液晶分子を基
板に垂直に配向させ、基板に形成された突起あるいは透明電極(ITO)に設けられたスリ
ットによって液晶分子の配向が規定されている。
In recent years, a liquid crystal display device having a liquid crystal display panel has been used as a display unit of a television receiver with a large display screen. For this reason, liquid crystal display devices are required to have higher display quality. However, TN (Twisted Nemat) was once the mainstream
The ic) type liquid crystal display device has a narrow viewing angle characteristic, and it is difficult to obtain characteristics necessary for a display unit of a television receiver. Therefore, in order to obtain a wide viewing angle characteristic, a technique other than the TN method is used for the liquid crystal display device. One of them is MVA (Multi-domain)
There is a technique called “Vertical Alignment” method. In the MVA type liquid crystal display device, liquid crystal molecules in a liquid crystal layer sealed between two substrates bonded to each other are aligned perpendicularly to the substrate, and the protrusions or transparent electrodes (ITO) formed on the substrate are aligned. The orientation of the liquid crystal molecules is defined by the provided slit.

一般に、液晶分子を基板に垂直に配向させる垂直配向方式では、表示画面の法線方向に
対し、斜め方向から測定した光学特性は、当該法線方向の光学特性とは異なることが知ら
れている。図11は、垂直配向方式の液晶表示装置の入力階調に対する輝度特性(階調輝
度特性)を示すグラフである。横軸は入力階調(gray scale)を表し、縦軸は
白表示時の輝度(Twhite)で規格化した輝度(T/Twhite)を表わしている
。図中実線で示す曲線は、表示画面に対し垂直な方向(以下、「正面方向」という)での
階調輝度特性を示し、図中▲印を結ぶ曲線は、表示画面に対して方位角90°、極角60
°の方向(以下、「斜め方向」という)での階調輝度特性を示している。ここで、方位角
は、表示画面の右方向を基準として反時計回りに計った角度とする。また極角は、表示画
面の中心に立てた垂線となす角とする。
In general, in the vertical alignment method in which liquid crystal molecules are aligned perpendicular to the substrate, it is known that the optical characteristics measured from an oblique direction with respect to the normal direction of the display screen are different from the optical characteristics in the normal direction. . FIG. 11 is a graph showing luminance characteristics (gradation luminance characteristics) with respect to the input gradation of the vertical alignment type liquid crystal display device. The horizontal axis represents the input gradation (gray scale), and the vertical axis represents the luminance (T / White) normalized by the luminance (Twhite) during white display. A curve indicated by a solid line in the figure indicates a gradation luminance characteristic in a direction perpendicular to the display screen (hereinafter referred to as “front direction”), and a curve connecting ▲ in the figure indicates an azimuth angle of 90 with respect to the display screen. °, polar angle 60
The gradation luminance characteristics in the direction of ° (hereinafter referred to as “oblique direction”) are shown. Here, the azimuth angle is an angle measured counterclockwise with respect to the right direction of the display screen. Further, the polar angle is an angle formed with a perpendicular line standing at the center of the display screen.

図11に示すように、特に偏光軸方向の斜め方向から見た階調輝度特性は正面の階調輝
度特性と大きくずれてしまう。例えば、0乃至210階調程度の範囲においては斜め方向
の輝度が正面方向の輝度より高くなっているが、210乃至255階調程度以上の範囲に
おいては斜め方向の輝度が正面方向の輝度より低くなっている。この結果、斜め方向から
見た場合には、入力階調間での輝度差が小さくなってしまい、正面方向から見たときと比
較して画像の色が白っぽく変化してしまう。
As shown in FIG. 11, the gradation luminance characteristic viewed from the oblique direction of the polarization axis direction is greatly different from the front gradation luminance characteristic. For example, in the range of about 0 to 210 gradations, the luminance in the oblique direction is higher than the luminance in the front direction, but in the range of about 210 to 255 gradations, the luminance in the oblique direction is lower than the luminance in the front direction. It has become. As a result, when viewed from an oblique direction, the luminance difference between the input gradations becomes small, and the color of the image changes whitish compared to when viewed from the front direction.

この問題を解決するために、画素用の薄膜トランジスタ(TFT)のソース電極に電気
的に接続された画素電極と、当該画素電極から分割され、ソース電極と絶縁された画素電
極とを備えた画素構造を有する液晶表示装置が知られている。当該液晶表示装置では、ソ
ース電極と絶縁された画素電極、ソース電極及び両電極間に挟まれた絶縁膜により静電容
量が形成されている。ソース電極と絶縁された画素電極は当該静電容量によって駆動され
る。
In order to solve this problem, a pixel structure including a pixel electrode electrically connected to a source electrode of a thin film transistor (TFT) for a pixel, and a pixel electrode divided from the pixel electrode and insulated from the source electrode There is known a liquid crystal display device having: In the liquid crystal display device, a capacitance is formed by a pixel electrode insulated from the source electrode, the source electrode, and an insulating film sandwiched between the two electrodes. The pixel electrode insulated from the source electrode is driven by the capacitance.

図12は、分割された2つの画素電極を備えた画素構造を有する液晶表示装置の1画素
の構成を示している。図12に示すように、ゲートバスライン106と、不図示の絶縁膜
を介してゲートバスライン106に交差して形成された複数のドレインバスライン108
とがガラス基板103上に形成されている。ゲートバスライン106及びドレインバスラ
イン108の交差位置近傍には、画素毎に形成されたTFT110が配置されている。ゲ
ートバスライン106の一部はTFT110のゲート電極110cとして機能する。ゲー
トバスライン106上には、絶縁膜を介してTFT110の動作半導体層、及びチャネル
保護膜(共に不図示)が形成されている。ゲート電極110c上であってTFT110の
チャネル保護膜上には、ドレイン電極110a及びその下層のn型不純物半導体層(不図
示)と、ソース電極110b及びその下層のn型不純物半導体層(不図示)とが所定の間
隙を介して対向して形成されている。
FIG. 12 shows a configuration of one pixel of a liquid crystal display device having a pixel structure including two divided pixel electrodes. As shown in FIG. 12, a gate bus line 106 and a plurality of drain bus lines 108 formed to cross the gate bus line 106 through an insulating film (not shown).
Are formed on the glass substrate 103. A TFT 110 formed for each pixel is disposed in the vicinity of the intersection of the gate bus line 106 and the drain bus line 108. A part of the gate bus line 106 functions as the gate electrode 110 c of the TFT 110. On the gate bus line 106, an operating semiconductor layer of the TFT 110 and a channel protective film (both not shown) are formed via an insulating film. On the gate electrode 110c and on the channel protective film of the TFT 110, the drain electrode 110a and the underlying n-type impurity semiconductor layer (not shown), and the source electrode 110b and the underlying n-type impurity semiconductor layer (not shown). Are opposed to each other with a predetermined gap therebetween.

また、ゲートバスライン106及びドレインバスライン108により画定された画素領
域を横切って、ゲートバスライン106に並列して延びる蓄積容量バスライン114が形
成されている。蓄積容量バスライン114上には、絶縁膜を介して蓄積容量電極(中間電
極)116が画素毎に形成されている。蓄積容量電極116は、接続電極111を介して
TFT110のソース電極110bに電気的に接続されている。蓄積容量バスライン11
4、蓄積容量電極116及びそれらの間に挟まれた絶縁膜により蓄積容量Csが形成され
る。
In addition, a storage capacitor bus line 114 extending in parallel with the gate bus line 106 is formed across the pixel region defined by the gate bus line 106 and the drain bus line 108. On the storage capacitor bus line 114, a storage capacitor electrode (intermediate electrode) 116 is formed for each pixel via an insulating film. The storage capacitor electrode 116 is electrically connected to the source electrode 110 b of the TFT 110 through the connection electrode 111. Storage capacity bus line 11
4. The storage capacitor Cs is formed by the storage capacitor electrode 116 and the insulating film sandwiched between them.

ゲートバスライン106及びドレインバスライン108により画定された画素領域は、
副画素120と副画素122とに分割されている。例えば、台形状の副画素120は画素
領域の中央部左寄りに配置され、副画素122は画素領域のうち副画素120の領域を除
いた上部、下部及び中央部右側端部に配置されている。画素領域内の副画素120、12
2の配置は、例えば、蓄積容量バスライン114に対しほぼ線対称になっている。副画素
120には画素電極121が形成され、副画素122には画素電極121から分離された
画素電極123が形成されている。画素電極121、123は、共にITO等の透明導電
膜により形成されている。画素電極121は、保護膜(不図示)が開口されたコンタクト
ホール118を介して、蓄積容量電極116及びTFT110のソース電極110bに電
気的に接続されている。画素電極123は、保護膜及び絶縁膜を介して接続電極111に
重なる領域を有している。当該領域において、接続電極111、画素電極123及び両電
極111、123間に挟まれた保護膜により静電容量Ccが形成される。
The pixel region defined by the gate bus line 106 and the drain bus line 108 is
It is divided into a subpixel 120 and a subpixel 122. For example, the trapezoidal sub-pixel 120 is arranged on the left side of the central portion of the pixel area, and the sub-pixel 122 is arranged on the upper, lower, and central right end portions of the pixel area excluding the area of the sub-pixel 120. Sub-pixels 120 and 12 in the pixel area
The arrangement of 2 is substantially line symmetric with respect to the storage capacitor bus line 114, for example. A pixel electrode 121 is formed on the sub-pixel 120, and a pixel electrode 123 separated from the pixel electrode 121 is formed on the sub-pixel 122. The pixel electrodes 121 and 123 are both formed of a transparent conductive film such as ITO. The pixel electrode 121 is electrically connected to the storage capacitor electrode 116 and the source electrode 110b of the TFT 110 through a contact hole 118 in which a protective film (not shown) is opened. The pixel electrode 123 has a region overlapping with the connection electrode 111 with a protective film and an insulating film interposed therebetween. In this region, the capacitance Cc is formed by the connection electrode 111, the pixel electrode 123, and the protective film sandwiched between the electrodes 111 and 123.

ガラス基板103に対向配置された対向ガラス基板(不図示)上には不図示の共通電極
が形成されている。対向ガラス基板から突出し、図中斜めに延伸する接続電極111に対
向する位置に、液晶の配向方位を規制する配向規制用構造物としての線状突起112aが
形成されている。また、蓄積容量バスライン114に対しほぼ線対称となる位置に、対向
ガラス基板から突出して形成された線状突起112bが形成されている。さらに、画素領
域の中央部左寄りで画素電極121上に配置されたV字状の線状突起112cが形成され
ている。線状突起112cは蓄積容量バスライン114に対しほぼ線対称になっている。
A common electrode (not shown) is formed on a counter glass substrate (not shown) arranged to face the glass substrate 103. A linear protrusion 112a as an alignment regulating structure that regulates the orientation direction of the liquid crystal is formed at a position that protrudes from the counter glass substrate and faces the connection electrode 111 that extends obliquely in the drawing. In addition, a linear protrusion 112b formed to protrude from the counter glass substrate is formed at a position that is substantially line symmetrical with respect to the storage capacitor bus line 114. Further, a V-shaped linear protrusion 112c disposed on the pixel electrode 121 is formed on the left side of the central portion of the pixel region. The linear protrusion 112 c is substantially line symmetric with respect to the storage capacitor bus line 114.

副画素120では、画素電極121、共通電極及び両電極間に挟まれた液晶によって液
晶容量Clc1が形成される。副画素122では、画素電極123、共通電極及び両電極
間に挟まれた液晶によって液晶容量Clc2が形成される。ガラス基板103と対向ガラ
ス基板との間で、液晶容量Clc2は静電容量Ccと直列に接続されている。
In the sub-pixel 120, a liquid crystal capacitor Clc1 is formed by the pixel electrode 121, the common electrode, and the liquid crystal sandwiched between the two electrodes. In the sub-pixel 122, a liquid crystal capacitor Clc2 is formed by the pixel electrode 123, the common electrode, and the liquid crystal sandwiched between the electrodes. Between the glass substrate 103 and the counter glass substrate, the liquid crystal capacitance Clc2 is connected in series with the capacitance Cc.

TFT110がON状態になると、ソース電極110b及び接続電極111はデータバ
スライン108に印加された階調電圧Vと同電位になり、同時に電気的に接続された画
素電極121も階調電圧Vと同電位になる。液晶容量Clc1には、画素電極121と
共通電極との間に印加された電位差に基づく電圧が印加される。例えば、共通電極に印加
された電圧を0Vとすると、液晶容量Clc1に印加される電圧は、階調電圧V(=V
−0V)になる。一方、電気的に絶縁された画素電極123には、液晶容量Clc2と
静電容量Ccとの比に基づいて、階調電圧Vが分割された電圧が印加される。画素電極
123に印加される電圧Vは以下のように表すことができる。
=V×{Cc/(Clc2+Cc)} ・・・(1)
When the TFT 110 is turned on, the source electrode 110b and the connection electrode 111 have the same potential as the gradation voltage V D applied to the data bus line 108, and the pixel electrode 121 that is electrically connected simultaneously also has the gradation voltage V D. And the same potential. A voltage based on a potential difference applied between the pixel electrode 121 and the common electrode is applied to the liquid crystal capacitor Clc1. For example, when the voltage applied to the common electrode is 0 V, the voltage applied to the liquid crystal capacitor Clc1 is the gradation voltage V D (= V
D− 0V). On the other hand, the electrically pixel electrodes 123 which are insulated, based on the ratio of a liquid crystal capacitor Clc2 and the capacitance Cc, the gradation voltage V D is the voltage divided is applied. Voltage V 1 applied to the pixel electrode 123 can be expressed as follows.
V 1 = V D × {Cc / (Clc2 + Cc)} (1)

このように、ソース電極110bに電気的に接続された画素電極121と、絶縁された
画素電極123との間には閾値差が生じる。この結果、斜め方向の階調輝度特性は大幅に
改善される。図11に示すように、正面方向の階調輝度特性を示す曲線は下に凸になって
いる。一方、従来のMVAの斜め方向の階調輝度特性を示す曲線は、大きく上に凸になる
範囲(0乃至210階調の範囲)と、下に凸になる範囲(210乃至255階調の範囲)
とが混在している。このため、表示される階調データによって、階調つぶれや階調広がり
が生じて画像の色が変化してしまう。図12に示す画素構造の液晶表示装置によれば、斜
め方向の階調輝度特性を示す曲線に凹凸がほぼなくなり、階調特性を大幅に改善すること
ができる。
As described above, a threshold value difference is generated between the pixel electrode 121 electrically connected to the source electrode 110 b and the insulated pixel electrode 123. As a result, the gradation luminance characteristic in the oblique direction is greatly improved. As shown in FIG. 11, the curve indicating the gradation luminance characteristic in the front direction is convex downward. On the other hand, the curve indicating the gradation luminance characteristics in the diagonal direction of the conventional MVA has a large upward convex range (0 to 210 gradation range) and a downward convex range (210 to 255 gradation range). )
Are mixed. For this reason, the gradation data to be displayed causes gradation collapse and gradation expansion, and the color of the image changes. According to the liquid crystal display device having the pixel structure shown in FIG. 12, the curve indicating the gradation luminance characteristic in the oblique direction is substantially free from irregularities, and the gradation characteristic can be greatly improved.

特開2003−149647号公報JP 2003-149647 A

図12の画素構造を有する液晶表示装置は斜め方向の階調輝度特性を改善することがで
きる。しかし、式(1)に示すように、副画素122の液晶容量Clc2に印加される電
圧V1は、階調電圧Vより低下する。このため、当該画素構造を有しない液晶表示装置
に比べて、当該液晶表示装置は斜め方向の輝度の絶対値が低下してしまう。また、当該液
晶表示装置は画素領域を2つの領域に分割しているため、線状突起(土手状構造物)や画
素電極のスリット(画素電極121、123の間隙)の配置が複雑であり、実質的に開口
率が低下して、輝度が低下してしまうという問題を有している。
The liquid crystal display device having the pixel structure of FIG. 12 can improve gradation luminance characteristics in an oblique direction. However, as shown in Equation (1), the voltage V1 applied to the liquid crystal capacitor Clc2 subpixels 122, lower than the gradation voltage V D. For this reason, compared with a liquid crystal display device that does not have the pixel structure, the absolute value of the luminance in the oblique direction is reduced in the liquid crystal display device. In addition, since the liquid crystal display device divides the pixel region into two regions, the arrangement of linear protrusions (bank-like structures) and pixel electrode slits (gap between the pixel electrodes 121 and 123) is complicated. There is a problem that the aperture ratio is substantially lowered and the luminance is lowered.

本発明の目的は、斜め方向の階調輝度特性が改善されると共に、輝度低下が抑制された
液晶表示装置を提供することにある。
An object of the present invention is to provide a liquid crystal display device in which gradation luminance characteristics in an oblique direction are improved and luminance reduction is suppressed.

上記目的は、基板と、前記基板に対向配置された対向基板と、前記基板と前記対向基板
間に封止された、光又は熱により重合性材料が重合したポリマーと、液晶材料とを含む液
晶組成物と、前記対向基板に形成された、前記液晶材料の配向方位を規制する配向規制用
構造物と、前記基板に形成されたゲートバスラインと、前記ゲートバスラインに絶縁膜を
介して交差して形成されたドレインバスラインと、前記ゲートバスラインに電気的に接続
されたゲート電極と、前記ドレインバスラインに電気的に接続されたドレイン電極と、前
記ゲート電極上で前記ドレイン電極と所定の間隙を設けて対向配置されたソース電極とを
備えた画素用トランジスタと、接続電極を介して前記ソース電極に電気的に接続された第
1の画素電極が形成された第1の副画素と、前記接続電極との間に絶縁膜を挟んで所定の
電気容量を形成し、前記第1の画素電極から分離された第2の画素電極が形成された第2
の副画素とを備えた画素領域とを有することを特徴とする液晶表示装置によって達成され
る。
The object is to provide a liquid crystal comprising a substrate, a counter substrate disposed opposite to the substrate, a polymer in which a polymerizable material is polymerized by light or heat and sealed between the substrate and the counter substrate, and a liquid crystal material. A composition, an alignment regulating structure that regulates the orientation direction of the liquid crystal material formed on the counter substrate, a gate bus line formed on the substrate, and an intersection with the gate bus line via an insulating film A drain bus line formed on the gate bus line; a drain electrode electrically connected to the gate bus line; a drain electrode electrically connected to the drain bus line; And a first pixel electrode that is electrically connected to the source electrode through a connection electrode. The pixel transistor includes a source electrode disposed opposite to the source electrode. Subpixel, the connecting electrode across the insulating film to form a predetermined capacitance between the second second pixel electrode separated from the first pixel electrode is formed
This is achieved by a liquid crystal display device characterized by having a pixel region including a sub-pixel.

本発明によれば、斜め方向の階調輝度特性が改善されると共に、輝度低下が抑制された
液晶表示装置が実現できる。
According to the present invention, it is possible to realize a liquid crystal display device in which gradation luminance characteristics in an oblique direction are improved and luminance reduction is suppressed.

本発明の第1の実施の形態による液晶表示装置の概略構成を示す図である。It is a figure which shows schematic structure of the liquid crystal display device by the 1st Embodiment of this invention. 本発明の第1の実施の形態による液晶表示装置の1画素の構成を示す図である。It is a figure which shows the structure of 1 pixel of the liquid crystal display device by the 1st Embodiment of this invention. 本発明の第1の実施の形態による液晶表示装置の第2の副画素22を拡大して示す図である。3 is an enlarged view showing a second sub-pixel 22 of the liquid crystal display device according to the first embodiment of the present invention. FIG. 本発明の第1の実施の形態による液晶表示装置の線状突起12の高さhについて説明するための図である。It is a figure for demonstrating the height h of the linear protrusion 12 of the liquid crystal display device by the 1st Embodiment of this invention. 本発明の第1の実施の形態による液晶表示装置の階調輝度特性を示す図である。It is a figure which shows the gradation luminance characteristic of the liquid crystal display device by the 1st Embodiment of this invention. 本発明の第2の実施の形態による液晶表示装置の1画素の構成を示す図である。It is a figure which shows the structure of 1 pixel of the liquid crystal display device by the 2nd Embodiment of this invention. 本発明の第2の実施の形態による液晶表示装置の変形例の1画素の構成を示す図である。It is a figure which shows the structure of 1 pixel of the modification of the liquid crystal display device by the 2nd Embodiment of this invention. 本発明の第2の実施の形態による液晶表示装置の変形例の画素領域の切断面を示す図である。It is a figure which shows the cut surface of the pixel area | region of the modification of the liquid crystal display device by the 2nd Embodiment of this invention. 本発明の第2の実施の形態による液晶表示装置の他の変形例の1画素の構成を示す図である。It is a figure which shows the structure of 1 pixel of the other modification of the liquid crystal display device by the 2nd Embodiment of this invention. 本発明の第3の実施の形態による液晶表示装置の1画素の構成を示す図である。It is a figure which shows the structure of 1 pixel of the liquid crystal display device by the 3rd Embodiment of this invention. 従来の液晶表示装置の階調輝度特性を示す図である。It is a figure which shows the gradation luminance characteristic of the conventional liquid crystal display device. 従来の液晶表示装置の1画素の構成を示す図である。It is a figure which shows the structure of 1 pixel of the conventional liquid crystal display device.

〔第1の実施の形態〕
本発明の第1の実施の形態による液晶表示装置について図1乃至図5を用いて説明する
。まず、本実施の形態による液晶表示装置の概略の構成について図1を用いて説明する。
図1に示すように、例えば、MVA方式の液晶表示装置は、画素電極やTFT等が画素領
域毎に形成されたTFT基板2と、CF層等が形成された対向基板4とを対向させて貼り
合わせ、負の誘電率異方性を有する液晶材料をその間に封止した構造の液晶表示パネルを
有している。両基板2、4の対向面には、液晶材料中の液晶分子を例えば基板面に垂直な
方向に配向させる垂直配向膜が形成されている。
[First Embodiment]
A liquid crystal display device according to a first embodiment of the present invention will be described with reference to FIGS. First, a schematic configuration of the liquid crystal display device according to the present embodiment will be described with reference to FIG.
As shown in FIG. 1, for example, in an MVA liquid crystal display device, a TFT substrate 2 in which pixel electrodes, TFTs, and the like are formed for each pixel region is opposed to a counter substrate 4 in which a CF layer and the like are formed. The liquid crystal display panel has a structure in which a liquid crystal material having a negative dielectric anisotropy is bonded between them. A vertical alignment film for aligning liquid crystal molecules in the liquid crystal material in a direction perpendicular to the substrate surface, for example, is formed on the opposing surfaces of both the substrates 2 and 4.

TFT基板2には、複数のゲートバスラインを駆動するドライバICが実装されたゲー
トバスライン駆動回路80と、複数のドレインバスラインを駆動するドライバICが実装
されたドレインバスライン駆動回路82とが設けられている。両駆動回路80、82は、
制御回路84から出力された所定の信号に基づいて、走査信号やデータ信号を所定のゲー
トバスラインあるいはドレインバスラインに出力するようになっている。
The TFT substrate 2 includes a gate bus line driving circuit 80 on which driver ICs for driving a plurality of gate bus lines are mounted, and a drain bus line driving circuit 82 on which driver ICs for driving a plurality of drain bus lines are mounted. Is provided. Both drive circuits 80, 82 are
Based on a predetermined signal output from the control circuit 84, a scanning signal and a data signal are output to a predetermined gate bus line or drain bus line.

TFT基板2の素子形成面と反対側の表面には、偏光板87が貼り付けられている。偏
光板87のTFT基板2と反対側には、例えば線状の一次光源と面状導光板とからなるバ
ックライトユニット88が配置されている。一方、対向基板4の樹脂CF層形成面と反対
側の表面には、偏光板86が貼り付けられている。
A polarizing plate 87 is attached to the surface of the TFT substrate 2 opposite to the element forming surface. On the opposite side of the polarizing plate 87 from the TFT substrate 2, a backlight unit 88 composed of, for example, a linear primary light source and a planar light guide plate is disposed. On the other hand, a polarizing plate 86 is attached to the surface of the counter substrate 4 opposite to the resin CF layer forming surface.

図2は、本実施の形態による液晶表示装置の1画素の構成を示している。図2(a)は
、ガラス基板3を法線方向に見た、マトリクス状に複数形成された画素のうちの1画素の
構成を示している。図2(b)は、図2(a)に一点鎖線で示すA−A線で切断した断面
を示している。図2(b)に示すように、液晶表示装置は、対向配置されたTFT基板2
及び対向基板4と、両基板2、4間に封止された液晶組成物30とを有している。液晶組
成物30は、電圧無印加時に基板面にほぼ垂直に配向し、負の誘電率異方性を有する液晶
材料と、光又は熱により重合性材料(モノマーやオリゴマー)が重合したポリマーとを含
んでいる。例えば、液晶組成物30には、重合性材料としてジアクリレートモノマーが0
.3wt%混合されている。また、図示は省略するが、TFT基板2及び対向基板4のそ
れぞれの対向面には、垂直配向性の配向膜が形成されている。
FIG. 2 shows the configuration of one pixel of the liquid crystal display device according to this embodiment. FIG. 2A shows a configuration of one pixel among a plurality of pixels formed in a matrix when the glass substrate 3 is viewed in the normal direction. FIG. 2B shows a cross section cut along the AA line indicated by the one-dot chain line in FIG. As shown in FIG. 2 (b), the liquid crystal display device includes a TFT substrate 2 arranged oppositely.
And a counter substrate 4 and a liquid crystal composition 30 sealed between the substrates 2 and 4. The liquid crystal composition 30 comprises a liquid crystal material that is oriented substantially perpendicular to the substrate surface when no voltage is applied and has a negative dielectric anisotropy, and a polymer obtained by polymerizing a polymerizable material (monomer or oligomer) by light or heat. Contains. For example, the liquid crystal composition 30 contains 0 diacrylate monomer as a polymerizable material.
. 3 wt% is mixed. Although not shown, a vertical alignment film is formed on the opposing surfaces of the TFT substrate 2 and the counter substrate 4.

図2(a)及び図2(b)に示すように、TFT基板2は、ガラス基板3上に形成され
たゲートバスライン6と、絶縁膜26を介してゲートバスライン6に交差して形成された
複数のドレインバスライン8とを有している。ゲートバスライン6及びドレインバスライ
ン8の交差位置近傍には、画素毎に形成されたTFT(画素用トランジスタ)10が配置
されている。
As shown in FIGS. 2A and 2B, the TFT substrate 2 is formed so as to intersect the gate bus line 6 via the insulating film 26 and the gate bus line 6 formed on the glass substrate 3. A plurality of drain bus lines 8. In the vicinity of the intersection of the gate bus line 6 and the drain bus line 8, a TFT (pixel transistor) 10 formed for each pixel is disposed.

TFT10は、ゲートバスライン6に電気的に接続されたゲート電極10cと、ドレイ
ンバスライン8に電気的に接続されたドレイン電極10aと、ゲート電極10c上でドレ
イン電極10aと所定の間隙を設けて対向配置されたソース電極10bとを有している。
ゲートバスライン6の一部はTFT10のゲート電極10cとして機能する。ゲートバス
ライン6上には、絶縁膜26を介してTFT10の動作半導体層、及びチャネル保護膜(
共に不図示)が形成されている。ゲート電極10c上であってTFT10のチャネル保護
膜上には、ドレイン電極10a及びその下層のn型不純物半導体層(不図示)と、ソース
電極10b及びその下層のn型不純物半導体層(不図示)とが所定の間隙を介して対向し
て形成されている。
The TFT 10 includes a gate electrode 10c electrically connected to the gate bus line 6, a drain electrode 10a electrically connected to the drain bus line 8, and a predetermined gap from the drain electrode 10a on the gate electrode 10c. And a source electrode 10b arranged opposite to each other.
A part of the gate bus line 6 functions as the gate electrode 10 c of the TFT 10. On the gate bus line 6, the operating semiconductor layer of the TFT 10 and the channel protective film (
Both are not shown). On the gate electrode 10c and on the channel protective film of the TFT 10, the drain electrode 10a and the underlying n-type impurity semiconductor layer (not shown), the source electrode 10b and the underlying n-type impurity semiconductor layer (not shown) Are opposed to each other with a predetermined gap therebetween.

また、ゲートバスライン6及びドレインバスライン8により画定された画素領域を横切
って、ゲートバスライン6に並列して延びる蓄積容量バスライン14が形成されている。
また、画素領域のほぼ中央をドレインバスライン8に並列して延びて、蓄積容量バスライ
ン14に交差し、ソース電極10bに電気的に接続された接続電極11が形成されている
。ドレイン電極10a、ソース電極10b及び接続電極はドレインバスライン8と同層に
形成されている。蓄積容量バスライン14上には、絶縁膜26を介して蓄積容量電極(中
間電極)16が画素毎に形成されている。蓄積容量電極16は、接続電極11を介してT
FT10のソース電極10bに電気的に接続されている。蓄積容量バスライン14、蓄積
容量電極16及びそれらの間に挟まれた絶縁膜26により蓄積容量Csが形成されている
A storage capacitor bus line 14 extending in parallel with the gate bus line 6 is formed across the pixel region defined by the gate bus line 6 and the drain bus line 8.
In addition, a connection electrode 11 is formed that extends substantially in the center of the pixel region in parallel with the drain bus line 8, intersects the storage capacitor bus line 14, and is electrically connected to the source electrode 10b. The drain electrode 10 a, the source electrode 10 b, and the connection electrode are formed in the same layer as the drain bus line 8. On the storage capacitor bus line 14, a storage capacitor electrode (intermediate electrode) 16 is formed for each pixel via an insulating film 26. The storage capacitor electrode 16 is connected to the T through the connection electrode 11.
It is electrically connected to the source electrode 10b of the FT10. A storage capacitor Cs is formed by the storage capacitor bus line 14, the storage capacitor electrode 16, and the insulating film 26 sandwiched therebetween.

ゲートバスライン6及びドレインバスライン8により画定された画素領域は、ドレイン
バスライン8の延伸方向に並んで配置された、第1の副画素20と、2つの第2の副画素
22、24とを有している。第1の副画素20は、ほぼ正方形状に形成された第1の画素
電極21を有している。第1の画素電極21は、ITO等の透明導電膜により形成されて
いる。第1の画素電極21は、画素領域上に形成された保護膜27が開口されたコンタク
トホール18を介して、接続電極11、蓄積容量電極16及びTFT10のソース電極1
0bに電気的に接続されている。
The pixel region defined by the gate bus line 6 and the drain bus line 8 includes a first sub-pixel 20 and two second sub-pixels 22, 24 arranged side by side in the extending direction of the drain bus line 8. have. The first subpixel 20 has a first pixel electrode 21 formed in a substantially square shape. The first pixel electrode 21 is formed of a transparent conductive film such as ITO. The first pixel electrode 21 is connected to the connection electrode 11, the storage capacitor electrode 16, and the source electrode 1 of the TFT 10 through a contact hole 18 in which a protective film 27 formed on the pixel region is opened.
It is electrically connected to 0b.

第2の副画素22は、ほぼ正方形状に形成された第2の画素電極23を有している。第
2の副画素24は、ほぼ正方形状に形成された第2の画素電極25を有している。第2の
画素電極23、25は、ITO等の透明導電膜により形成されている。第2の画素電極2
3、25は、第1の画素電極21から分離されて形成され、フローティング状態になって
いる。第2の画素電極23、接続電極11及び両電極11、23間に挟まれた保護膜(絶
縁膜)27によって制御容量(所定の電気容量)Cc1が形成されている。同様に、第2
の画素電極25、接続電極11及び両電極11、25間に挟まれた保護膜(絶縁膜)27
によって制御容量(所定の電気容量)Cc1’が形成されている。第2の画素電極23、
25はドレインバスライン8の延伸方向に、第1の画素電極21を挟んで並んで配置され
ている。
The second subpixel 22 has a second pixel electrode 23 formed in a substantially square shape. The second subpixel 24 has a second pixel electrode 25 formed in a substantially square shape. The second pixel electrodes 23 and 25 are formed of a transparent conductive film such as ITO. Second pixel electrode 2
3 and 25 are formed separately from the first pixel electrode 21 and are in a floating state. A control capacitor (predetermined electric capacity) Cc 1 is formed by the second pixel electrode 23, the connection electrode 11, and the protective film (insulating film) 27 sandwiched between the electrodes 11 and 23. Similarly, the second
Pixel electrode 25, connection electrode 11, and protective film (insulating film) 27 sandwiched between both electrodes 11, 25.
Thus, a control capacitor (predetermined electric capacity) Cc1 ′ is formed. A second pixel electrode 23,
25 are arranged in the extending direction of the drain bus line 8 with the first pixel electrode 21 in between.

対向基板4はガラス基板5上に、透明導電膜により形成された共通電極28を有してい
る。対向基板4は、ガラス基板5から突出して形成された、液晶材料中の液晶分子32の
配向方位を規制する配向規制用構造物としての線状突起(土手状構造物)12を有してい
る。線状突起12は高さhが約0.7μmに形成されている。図2(a)に示すように、
線状突起12は幹部12a、第1の枝部12b及び第2の枝部12c、12dを有してい
る。幹部12aは画素領域のほぼ中央をドレインバスライン8にほぼ平行に並列して延伸
し、第1及び第2の副画素20、22、24に跨って形成されている。第1の枝部12b
は幹部12aにほぼ直交し、第1の副画素20の形成領域に形成されている。第2の枝部
12c、12dは幹部12aにほぼ直交し、第2の副画素22、24の形成領域にそれぞ
れ形成されている。幹部12aは、接続電極11が形成されている位置に対向して配置さ
れている。幹部12aはガラス基板3を法線方向に見て、接続電極11と重なるように形
成されている。
The counter substrate 4 has a common electrode 28 formed of a transparent conductive film on the glass substrate 5. The counter substrate 4 has linear protrusions (bank-like structures) 12 that protrude from the glass substrate 5 and serve as alignment regulating structures that regulate the alignment orientation of the liquid crystal molecules 32 in the liquid crystal material. . The linear protrusion 12 is formed with a height h of about 0.7 μm. As shown in FIG.
The linear protrusion 12 has a trunk portion 12a, a first branch portion 12b, and second branch portions 12c and 12d. The trunk portion 12 a extends substantially in the center of the pixel region in parallel to the drain bus line 8 and extends across the first and second subpixels 20, 22, and 24. 1st branch part 12b
Is substantially orthogonal to the trunk portion 12 a and is formed in the formation region of the first subpixel 20. The second branch portions 12c and 12d are substantially orthogonal to the trunk portion 12a and are formed in the formation regions of the second subpixels 22 and 24, respectively. The trunk portion 12a is disposed to face the position where the connection electrode 11 is formed. The trunk portion 12 a is formed so as to overlap the connection electrode 11 when the glass substrate 3 is viewed in the normal direction.

第1及び第2の枝部12b及び12c、12dはゲートバスライン9にほぼ並列して延
伸し、隣接するドレインバスライン8に跨って形成されている。第1の副画素20の形成
領域に形成された第1の枝部12bは、ガラス基板3を法線方向に見て、蓄積容量バスラ
イン14に重なるように形成されている。画素領域内で幹部12a及び第1の枝部12b
をこのように配置することにより、開口率の低下を防止することができる。
The first and second branch portions 12b, 12c, and 12d extend substantially in parallel with the gate bus line 9 and are formed across the adjacent drain bus lines 8. The first branch portion 12 b formed in the formation region of the first subpixel 20 is formed so as to overlap the storage capacitor bus line 14 when the glass substrate 3 is viewed in the normal direction. The trunk portion 12a and the first branch portion 12b in the pixel region
By arranging in this way, a decrease in the aperture ratio can be prevented.

第1の副画素20は、ガラス基板3を法線方向に見て、幹部12a、第1の枝部12b
及び第1の画素電極21の外周部により4分割された分割領域20a、20b、20c、
20dを有している。同様に、第2の副画素22は、ガラス基板3を法線方向に見て、幹
部12a、第2の枝部12c及び第2の画素電極23の外周部により4分割された分割領
域22a、22b、22c、22dを有している。同様に、第2の副画素24は、ガラス
基板3を法線方向に見て、幹部12a、第2の枝部12d及び第2の画素電極25の外周
部により4分割された分割領域24a、24b、24c、24dを有している。
The first subpixel 20 has a trunk 12a and a first branch 12b when the glass substrate 3 is viewed in the normal direction.
And divided regions 20 a, 20 b, 20 c divided into four by the outer periphery of the first pixel electrode 21,
20d. Similarly, the second sub-pixel 22 is divided into four divided regions 22a divided by the outer periphery of the trunk portion 12a, the second branch portion 12c, and the second pixel electrode 23 when the glass substrate 3 is viewed in the normal direction. 22b, 22c, and 22d. Similarly, the second sub-pixel 24 is divided into four divided regions 24a divided by the outer periphery of the trunk portion 12a, the second branch portion 12d, and the second pixel electrode 25 when the glass substrate 3 is viewed in the normal direction. 24b, 24c, 24d.

第1及び第2の画素電極21及び23、25と共通電極28との間に電圧を印加すると
、第1及び第2の画素電極21及び23、25の外周部と線状突起12とにより、液晶組
成物30に印加される電界に歪みが生じる。この電界歪みにより第1及び第2の画素電極
21及び23、25の外周部並びに線状突起12近傍の液晶分子32の配向が規制されて
、分割領域20a〜20d毎、分割領域22a〜22d毎及び分割領域24a〜24d毎
に液晶分子32の傾斜する方向が異なる。例えば、図2(b)に示す切断面内において、
液晶分子32はTFT基板2に対して垂直な方向から、分割領域22aでは時計回りに傾
斜し、分割領域22bでは反時計回りに傾斜する。このように、本実施形態による液晶表
示装置はMVA方式を採用することにより、視野角特性の向上を図ることができる。
When a voltage is applied between the first and second pixel electrodes 21, 23, 25 and the common electrode 28, the outer periphery of the first and second pixel electrodes 21, 23, 25 and the linear protrusion 12 The electric field applied to the liquid crystal composition 30 is distorted. This electric field distortion restricts the orientation of the liquid crystal molecules 32 in the vicinity of the outer peripheral portions of the first and second pixel electrodes 21, 23, 25 and the linear protrusions 12, and for each of the divided regions 20 a to 20 d and for each of the divided regions 22 a to 22 d. And the direction in which the liquid crystal molecules 32 incline differs for each of the divided regions 24a to 24d. For example, in the cutting plane shown in FIG.
The liquid crystal molecules 32 are inclined clockwise from the direction perpendicular to the TFT substrate 2 in the divided region 22a and counterclockwise in the divided region 22b. Thus, the liquid crystal display device according to the present embodiment can improve the viewing angle characteristics by adopting the MVA method.

第1の副画素20では、第1の画素電極21、共通電極28及び両電極21、28間に
挟まれた液晶組成物30によって液晶容量Clc1が形成される。第2の副画素22では
、第2の画素電極23、共通電極28及び両電極23、28間に挟まれた液晶組成物30
によって液晶容量Clc2が形成される。ガラス基板3とガラス基板5との間で、液晶容
量Clc2は制御容量Cc1と直列に接続される。同様に、第2の副画素24では、第2
の画素電極25、共通電極28及び両電極25、28間に挟まれた液晶組成物30によっ
て液晶容量Clc2’が形成される。ガラス基板3とガラス基板5との間で、液晶容量C
lc2’は制御容量Cc1’と直列に接続される。
In the first sub-pixel 20, a liquid crystal capacitance Clc 1 is formed by the first pixel electrode 21, the common electrode 28, and the liquid crystal composition 30 sandwiched between the electrodes 21 and 28. In the second subpixel 22, the liquid crystal composition 30 sandwiched between the second pixel electrode 23, the common electrode 28, and both the electrodes 23, 28.
As a result, a liquid crystal capacitor Clc2 is formed. Between the glass substrate 3 and the glass substrate 5, the liquid crystal capacitor Clc2 is connected in series with the control capacitor Cc1. Similarly, in the second subpixel 24, the second subpixel 24
A liquid crystal capacitor Clc2 ′ is formed by the pixel electrode 25, the common electrode 28, and the liquid crystal composition 30 sandwiched between the electrodes 25 and 28. Liquid crystal capacitance C between the glass substrate 3 and the glass substrate 5
Ic2 ′ is connected in series with the control capacitor Cc1 ′.

TFT10がON状態になると、ソース電極10b及び接続電極11はデータバスライ
ン8に印加された階調電圧Vと同電位になり、同時に電気的に接続された第1の画素電
極21も階調電圧Vと同電位になる。液晶容量Clc1には、第1の画素電極21と共
通電極28との間に印加された電位差に基づく電圧が印加される。例えば、共通電極28
に印加された電圧を0Vとすると、液晶容量Clc1に印加される電圧は、階調電圧V
(=V−0V)になる。一方、接続電極11に容量結合された第2の画素電極23には
、液晶容量Clc2と制御容量Cc1との容量比に基づいて、階調電圧Vを容量分割し
た電圧が印加される。第2の画素電極23に印加される電圧Vは以下のように表すことが
できる。
V=V×{Cc1/(Clc2+Cc1)} ・・・(2)
When TFT10 are turned ON, the source electrode 10b and the connection electrode 11 becomes the same potential and the gradation voltage V D applied to the data bus line 8, also the first pixel electrode 21 which is electrically connected at the same time gradation the same potential and the voltage V D. A voltage based on a potential difference applied between the first pixel electrode 21 and the common electrode 28 is applied to the liquid crystal capacitor Clc1. For example, the common electrode 28
Assuming that the voltage applied to is 0V, the voltage applied to the liquid crystal capacitor Clc1 is the gradation voltage V D
(= V D −0V). On the other hand, the second pixel electrode 23 which is capacitively coupled to the connection electrode 11, based on the volume ratio of the liquid crystal capacitor Clc2 and control capacitance Cc1, a voltage gradation voltages V D and capacitance division is applied. The voltage V applied to the second pixel electrode 23 can be expressed as follows.
V = V D × {Cc1 / (Clc2 + Cc1)} (2)

同様に、第2の画素電極25には、液晶容量Clc2’と制御容量Cc1’との容量比
に基づいて、階調電圧Vを容量分割した電圧が印加される。第2の画素電極25に印加
される電圧V’は以下のように表すことができる。
V’=V×{Cc1’/(Clc2’+Cc1’)} ・・・(3)
Similarly, the second pixel electrode 25, based on the volume ratio of the 'control capacitance Cc1 and' liquid crystal capacitor Clc2, a gray scale voltage V D volume divided voltage is applied. The voltage V ′ applied to the second pixel electrode 25 can be expressed as follows.
V ′ = V D × {Cc1 ′ / (Clc2 ′ + Cc1 ′)} (3)

このように、1つの画素領域内を異なる電圧で駆動することができるので、液晶表示装
置の斜め方向の階調輝度特性の改善を図ることができる。第2の画素電極23、25にそ
れぞれ印加される電圧V、V’は同じ電圧値でもよいが、異なる電圧値にすると、1つの
画素領域内に異なる階調輝度特性が3種類共存することになるので、さらに液晶表示装置
の視角特性を改善することができる。
In this manner, since one pixel region can be driven with different voltages, the gradation luminance characteristics in the oblique direction of the liquid crystal display device can be improved. The voltages V and V ′ applied to the second pixel electrodes 23 and 25 may be the same voltage value, but if different voltage values are used, three different gradation luminance characteristics coexist in one pixel region. Therefore, the viewing angle characteristic of the liquid crystal display device can be further improved.

次に、液晶表示装置の製造方法について図1乃至図3を用いて説明する。図3は、ガラ
ス基板3を法線方向に見た、第2の副画素22を拡大して示している。図3(a)は、モ
ノマーを重合する前の状態を示している。図3(b)は、モノマーを重合した後の状態を
示している。図2(b)に示すように、TFT基板2及び対向基板4の対向面に配向膜(
垂直配向膜)を印刷、焼成し、両基板2、4の一方の外周部にシール材を塗布して貼り合
わせ、液晶組成物30を注入し、その後切断、面取りすることにより液晶表示パネルが作
製される。
Next, a method for manufacturing a liquid crystal display device will be described with reference to FIGS. FIG. 3 shows an enlarged view of the second subpixel 22 when the glass substrate 3 is viewed in the normal direction. FIG. 3A shows a state before the monomer is polymerized. FIG. 3B shows a state after the monomer is polymerized. As shown in FIG. 2B, an alignment film (on the opposing surfaces of the TFT substrate 2 and the counter substrate 4).
Vertical alignment film) is printed and baked, a sealing material is applied and bonded to one outer peripheral portion of both substrates 2 and 4, liquid crystal composition 30 is injected, and then cut and chamfered to produce a liquid crystal display panel. Is done.

液晶組成物30注入後、両基板2、4間に電圧を印加すると、図3(a)に示すように
、液晶分子32は線状突起12又は第2の画素電極23外周部に対して垂直な方向に倒れ
始める。第2の画素電極23外周部は幹部12a及び第2の枝部12cとほぼ90°の角
度でそれぞれ交差している。第2の副画素22中央部で各々の方向に倒れた液晶分子32
同士が衝突し、最終的には図3(b)に示すように、線状突起12又は第2の画素電極2
3外周部に対してほぼ45°方向で安定する。
When a voltage is applied between the substrates 2 and 4 after the liquid crystal composition 30 is injected, the liquid crystal molecules 32 are perpendicular to the outer periphery of the linear protrusion 12 or the second pixel electrode 23 as shown in FIG. Start to fall in any direction. The outer peripheral portion of the second pixel electrode 23 intersects the trunk portion 12a and the second branch portion 12c at an angle of approximately 90 °. Liquid crystal molecules 32 tilted in each direction at the center of the second subpixel 22
As shown in FIG. 3B, the linear protrusion 12 or the second pixel electrode 2 finally collides with each other.
3 Stable in the direction of 45 ° with respect to the outer periphery.

この状態で紫外線を照射すると液晶組成物30中に混合されたジアクリレートモノマー
が重合し、液晶分子32の配向方向が固定される。モノマーがポリマー化された後(紫外
線照射後)に、両基板2、4間に電圧を印加すると、液晶分子32は直ちに線状突起12
又は第2の画素電極23外周部に対してほぼ45°方向に倒れるようになる。
When ultraviolet rays are irradiated in this state, the diacrylate monomer mixed in the liquid crystal composition 30 is polymerized, and the alignment direction of the liquid crystal molecules 32 is fixed. When a voltage is applied between the substrates 2 and 4 after the monomer is polymerized (after ultraviolet irradiation), the liquid crystal molecules 32 immediately become linear protrusions 12.
Alternatively, it tilts in the direction of approximately 45 ° with respect to the outer periphery of the second pixel electrode 23.

次に、線状突起12又は第2の画素電極23外周部に対して偏光板86、87(図1参
照)の偏光軸が平行または垂直になるようクロスニコルに両基板2、4の外側表面に貼付
する。次いで、図1に示すように、ゲートバスライン駆動回路80及びドレインバスライ
ン駆動回路82並びに制御回路84を液晶表示パネルに実装する。次に、偏光板87のT
FT基板2と反対側にバックライトユニット88を配置する。これにより、ノーマリーブ
ラックの液晶表示装置が完成する。
Next, the outer surfaces of both substrates 2 and 4 are crossed Nicol so that the polarization axes of the polarizing plates 86 and 87 (see FIG. 1) are parallel or perpendicular to the outer periphery of the linear protrusion 12 or the second pixel electrode 23. Affix to Next, as shown in FIG. 1, the gate bus line driving circuit 80, the drain bus line driving circuit 82, and the control circuit 84 are mounted on the liquid crystal display panel. Next, T of polarizing plate 87
A backlight unit 88 is disposed on the side opposite to the FT substrate 2. Thereby, a normally black liquid crystal display device is completed.

図3(b)に示すように、第2の副画素22は4つの分割領域22a、22b、22c
、22dを有している。分割領域22a、22b、22c、22dにおいて、液晶分子3
2はそれぞれ異なる方向に傾斜している。幹部12aと第2の枝部12cとの交差部を回
転軸として、分割領域22bの液晶分子32は、第2の枝部12cに対して反時計回りに
約45°回転した方向にほぼ平行に傾斜しており、分割領域22aの液晶分子32は、同
方向に約135°回転した方向にほぼ平行に傾斜しており、分割領域22cの液晶分子3
2は、同方向に約225°回転した方向にほぼ平行に傾斜しており、分割領域22dの液
晶分子32は、同方向に約315°回転した方向にほぼ平行に傾斜している。図示は省略
するが、第1の副画素20の分割領域20a〜20d及び第2の副画素24の分割領域2
4a〜24dの液晶分子32も第2の副画素22の分割領域22a〜22bと同様の方向
にそれぞれ傾斜している。これにより、液晶表示装置は、広視野角特性を実現できる。
As shown in FIG. 3B, the second subpixel 22 has four divided regions 22a, 22b, and 22c.
, 22d. In the divided regions 22a, 22b, 22c, and 22d, the liquid crystal molecules 3
2 are inclined in different directions. With the intersection of the trunk portion 12a and the second branch portion 12c as the rotation axis, the liquid crystal molecules 32 in the divided region 22b are substantially parallel to the direction rotated about 45 ° counterclockwise with respect to the second branch portion 12c. The liquid crystal molecules 32 in the divided region 22a are inclined substantially parallel to the direction rotated about 135 ° in the same direction, and the liquid crystal molecules 3 in the divided region 22c.
2 is inclined substantially parallel to the direction rotated about 225 ° in the same direction, and the liquid crystal molecules 32 in the divided region 22d are inclined substantially parallel to the direction rotated about 315 ° in the same direction. Although illustration is omitted, the divided regions 20a to 20d of the first subpixel 20 and the divided region 2 of the second subpixel 24 are omitted.
The liquid crystal molecules 32 of 4a to 24d are also inclined in the same direction as the divided regions 22a to 22b of the second subpixel 22. Thereby, the liquid crystal display device can realize a wide viewing angle characteristic.

次に、線状突起12の高さhについて図4を用いて説明する。図4は、線状突起12の
高さhが最適でない状態の第2の副画素22を示している。図4(a)は、ガラス基板3
を法線方向に見た、第2の副画素22を拡大して示している。図4(b)は、第2の副画
素22の断面を示している。図4(c)は、顕微鏡付写真機で撮影した第2の副画素22
の表示状態を示している。図4(a)及び図4(b)は、理解を容易にするため、接続電
極11を省略して示している。
Next, the height h of the linear protrusion 12 will be described with reference to FIG. FIG. 4 shows the second subpixel 22 in a state where the height h of the linear protrusion 12 is not optimal. FIG. 4A shows the glass substrate 3.
The second sub-pixel 22 is enlarged and shown in the normal direction. FIG. 4B shows a cross section of the second subpixel 22. FIG. 4C shows the second sub-pixel 22 photographed with a microscope-equipped photographic machine.
Is displayed. In FIG. 4A and FIG. 4B, the connection electrode 11 is omitted for easy understanding.

図4(a)に示すように、線状突起12の幹部12aはドレインバスライン8近傍に並
列して形成されている。第2の枝部12cは幹部12aにほぼ直交し、ゲートバスライン
6近傍の第2の画素電極23外周部に対向する外周部上に形成されている。図4(b)に
示すように、線状突起12の高さhを0.35μmと最適な高さh=0.7μmより低く
形成すると、線状突起12の電界による液晶分子32の配向規制力は第2の画素電極23
外周部の電界による配向規制力より弱くなる。このため、両基板2、4間に電圧を印加し
た際に、図中に破線の楕円で示すように、液晶分子32が想定した方向(図4(b)にお
いて、右側に示された5つの液晶分子32の傾斜している方向)とは逆方向に倒れてしま
い、液晶分子32の配向が乱れてしまう。
As shown in FIG. 4A, the trunk portion 12 a of the linear protrusion 12 is formed in parallel near the drain bus line 8. The second branch portion 12 c is formed on the outer peripheral portion that is substantially orthogonal to the trunk portion 12 a and faces the outer peripheral portion of the second pixel electrode 23 in the vicinity of the gate bus line 6. As shown in FIG. 4B, when the height h of the linear protrusion 12 is 0.35 μm, which is lower than the optimal height h = 0.7 μm, the alignment regulation of the liquid crystal molecules 32 by the electric field of the linear protrusion 12 is performed. The force is applied to the second pixel electrode 23.
It becomes weaker than the alignment regulating force due to the electric field at the outer periphery. For this reason, when a voltage is applied between the substrates 2 and 4, as indicated by broken-line ellipses in the figure, the directions assumed by the liquid crystal molecules 32 (the five shown on the right side in FIG. 4B) are shown. The liquid crystal molecules 32 are tilted in the opposite direction to the direction in which the liquid crystal molecules 32 are inclined, and the alignment of the liquid crystal molecules 32 is disturbed.

一方、線状突起12の高さhを1.4μmと最適な高さh=0.7μmより高く形成す
ると、線状突起12の電界による液晶分子32の配向規制力は第2の画素電極23外周部
の電界による配向規制力より強くなる。このため、図4(a)に破線の楕円で示すように
、線状突起12近傍の液晶分子32が線状突起12に対して45°の方向に傾くことがで
きなくなる。これにより、図4(c)に示すように、第2の副画素22の外周部に光が透
過しない暗部34が生じてしまう。また、線状突起12が形成されていない側の第2の画
素電極23外周部も透過率が低下して、暗部34が生じてしまう。このように、線状突起
12の高さhは、高すぎても低すぎても液晶表示装置の表示特性を劣化させてしまう。本
願発明者らの研究により、線状突起12の高さhは0.7μm程度が最適であることが判
明し、本実施の形態による液晶表示装置の線状突起12は0.7μmの高さに形成されて
いる。
On the other hand, when the height h of the linear protrusion 12 is 1.4 μm, which is higher than the optimum height h = 0.7 μm, the alignment regulating force of the liquid crystal molecules 32 by the electric field of the linear protrusion 12 is the second pixel electrode 23. It becomes stronger than the alignment regulating force due to the electric field at the outer periphery. For this reason, as shown by a dashed ellipse in FIG. 4A, the liquid crystal molecules 32 in the vicinity of the linear protrusion 12 cannot be inclined in the direction of 45 ° with respect to the linear protrusion 12. As a result, as shown in FIG. 4C, a dark portion 34 where light does not transmit is generated in the outer peripheral portion of the second subpixel 22. Further, the transmittance of the outer peripheral portion of the second pixel electrode 23 on the side where the linear protrusion 12 is not formed is also reduced, and a dark portion 34 is generated. As described above, the height h of the linear protrusions 12 deteriorates the display characteristics of the liquid crystal display device when the height h is too high or too low. According to the study by the present inventors, it has been found that the optimum height h of the linear protrusion 12 is about 0.7 μm, and the linear protrusion 12 of the liquid crystal display device according to the present embodiment has a height of 0.7 μm. Is formed.

上述したように、液晶表示装置は1つの画素領域内を異なる電圧で駆動することができ
る。本実施の形態による液晶表示装置では、第1の副画素20と第2の副画素22、24
との間に1Vの閾値差が生じるように各容量Clc1、Clc2、Cc1、Clc2’、
Cc1’の各容量値が設定されている。また、第1の副画素20と第2の副画素22、2
4との面積比は4:6に設定されている。閾値差及び面積比はこの値に限られず、これら
の値を変えることにより、液晶表示装置の階調輝度特性を所望の特性に設定することが可
能となる。
As described above, the liquid crystal display device can be driven with different voltages in one pixel region. In the liquid crystal display device according to the present embodiment, the first subpixel 20 and the second subpixels 22 and 24 are used.
Each of the capacitors Clc1, Clc2, Cc1, Clc2 ′,
Each capacitance value of Cc1 ′ is set. In addition, the first subpixel 20 and the second subpixel 22, 2
The area ratio with respect to 4 is set to 4: 6. The threshold difference and the area ratio are not limited to these values. By changing these values, the gradation luminance characteristics of the liquid crystal display device can be set to desired characteristics.

図5は、本実施の形態による液晶表示装置の入力階調に対する輝度特性(階調輝度特性
)を示すグラフである。横軸は入力階調(gray scale)を表し、縦軸は白表示
時の輝度(Twhite)で規格化した輝度(T/Twhite)を表わしている。図中
実線で示す曲線は、本実施の形態による液晶表示装置の正面方向での階調輝度特性を示し
、本実施の形態による液晶表示装置の図中■印を結ぶ曲線は、斜め方向での階調輝度特性
を示し、図中▲印を結ぶ曲線は、従来の液晶表示装置の斜め方向での階調輝度特性を示し
ている。
FIG. 5 is a graph showing the luminance characteristics (gradation luminance characteristics) with respect to the input gradation of the liquid crystal display device according to the present embodiment. The horizontal axis represents the input gradation (gray scale), and the vertical axis represents the luminance (T / White) normalized by the luminance (Twhite) during white display. The curve indicated by the solid line in the figure indicates the gradation luminance characteristic in the front direction of the liquid crystal display device according to the present embodiment, and the curve connecting the mark ■ in the figure of the liquid crystal display device according to the present embodiment is the diagonal direction. The gradation luminance characteristics are shown, and the curve connecting the triangles in the figure shows the gradation luminance characteristics in the oblique direction of the conventional liquid crystal display device.

図5に示すように、本実施の形態による液晶表示装置の斜め方向の階調輝度特性は従来
の階調輝度特性に対して大幅に改善されている。正面方向の階調輝度特性は入力階調が大
きくなるに従い輝度が単調に増加し、当該特性を示す曲線は下に凸になっている。これに
対し、従来の斜め方向の階調輝度特性は0乃至210階調程度の範囲においては斜め方向
の輝度が正面方向の輝度より高くなるが、210階調程度以上の範囲においては斜め方向
の輝度が正面方向の輝度より低くなる。当該特性を示す曲線には、大きく上に凸になる部
分と下に凸になる部分とが混在している。この結果、従来の液晶表示装置の表示画面を斜
め方向から見た場合、入力階調間での輝度差が小さくなってしまい、階調によっては、階
調つぶれや階調広がりが生じて、例えば画像の色が白っぽく変化してしまう。
As shown in FIG. 5, the gradation luminance characteristics in the oblique direction of the liquid crystal display device according to the present embodiment are greatly improved over the conventional gradation luminance characteristics. The gradation luminance characteristic in the front direction increases monotonously as the input gradation increases, and the curve indicating the characteristic is convex downward. On the other hand, in the conventional gradation luminance characteristic in the diagonal direction, the luminance in the diagonal direction is higher than the luminance in the front direction in the range of about 0 to 210 gradations, but in the range of about 210 gradations or more, The brightness is lower than the brightness in the front direction. The curve indicating the characteristic has a large convex portion and a downward convex portion. As a result, when the display screen of the conventional liquid crystal display device is viewed from an oblique direction, the brightness difference between the input gradations becomes small, and depending on the gradation, gradation collapse or gradation expansion occurs, for example, The color of the image changes whitish.

ところが、本実施の形態による液晶表示装置の斜め方向の階調輝度特性は、全階調に亘
って正面方向の輝度より高い輝度を有している。当該特性を示す曲線には、従来の階調輝
度特性を示す曲線のように大きく上に凸になる部分と下に凸になる部分とが混在していな
い。このため、液晶表示装置の表示画面を斜め方向から見ても、階調つぶれや階調広がり
が発生せず、画像の色が白っぽく変化することを防止できる。
However, the gradation luminance characteristic in the oblique direction of the liquid crystal display device according to the present embodiment has higher luminance than the luminance in the front direction over all gradations. The curve indicating the characteristic does not include a large upwardly convex part and a downwardly convex part unlike the curve indicating the conventional gradation luminance characteristic. For this reason, even when the display screen of the liquid crystal display device is viewed from an oblique direction, gradation collapse and gradation expansion do not occur, and the color of the image can be prevented from changing whitish.

ところで、図2に示すように、本実施の形態による液晶表示装置では、蓄積容量Csは
、ソース電極10bに接続電極11を介して電気的に接続された第1の画素電極21を有
する第1の副画素20のみに設けられている。蓄積容量Csを形成する蓄積容量バスライ
ン14はゲートバスライン6にほぼ平行に並列して画素領域のほぼ中央部を横切るように
配置されている。蓄積容量Csは蓄積容量バスライン14と蓄積容量電極16との重なり
部分に形成されている。蓄積容量電極16と接続電極11とは一体的に形成され、ガラス
基板3を法線方向に見て、十字状に形成されていてもよい。
By the way, as shown in FIG. 2, in the liquid crystal display device according to the present embodiment, the storage capacitor Cs has a first pixel electrode 21 that is electrically connected to the source electrode 10b via the connection electrode 11. Provided only in the sub-pixel 20. The storage capacitor bus line 14 forming the storage capacitor Cs is arranged so as to cross the substantially central portion of the pixel region in parallel with the gate bus line 6 in parallel. The storage capacitor Cs is formed at the overlapping portion of the storage capacitor bus line 14 and the storage capacitor electrode 16. The storage capacitor electrode 16 and the connection electrode 11 may be formed integrally, and may be formed in a cross shape when the glass substrate 3 is viewed in the normal direction.

接続電極11と容量結合された第2の画素電極23、25を有する第2の副画素22、
24のそれぞれの形成領域に蓄積容量バスラインをゲートバスライン6と平行に設けると
、画素領域の光透過領域の一部が隠されてしまうので、液晶表示装置の透過率が低下して
しまう。このため、本実施の形態による液晶表示装置では、第2の副画素22、24の形
成領域には蓄積容量バスラインが設けられていない。液晶表示装置の透過率が若干低下し
てしまうものの、例えば、接続電極11と一体的に形成された蓄積容量電極を第2の副画
素22、24の形成領域に設けて、当該蓄積容量電極と対向するように蓄積容量バスライ
ンを配置して、蓄積容量を形成することは可能である。
A second subpixel 22 having second pixel electrodes 23, 25 capacitively coupled to the connection electrode 11;
If the storage capacitor bus lines are provided in parallel with the gate bus lines 6 in each of the 24 formation regions, a part of the light transmission region of the pixel region is hidden, so that the transmittance of the liquid crystal display device is lowered. For this reason, in the liquid crystal display device according to the present embodiment, the storage capacitor bus line is not provided in the formation region of the second subpixels 22 and 24. Although the transmittance of the liquid crystal display device is slightly reduced, for example, a storage capacitor electrode formed integrally with the connection electrode 11 is provided in the formation region of the second subpixels 22 and 24, and the storage capacitor electrode It is possible to form storage capacitors by arranging storage capacitor bus lines so as to face each other.

以上説明したように、本実施の形態による液晶表示装置は、同一の階調電圧Vに対し
て異なる電圧で駆動できる、第1の副画素20と第2の副画素22、24とを1つの画素
領域内に有している。これにより、液晶表示装置は斜め方向の階調輝度特性を改善するこ
とができる。また、画素領域は、正方形状の第1及び第2の副画素20及び22、24が
線状突起12によりそれぞれマトリクス状に4分割された単純な構造を有している。この
ため、第1及び第2の副画素20及び22、24の配置が容易で、画素領域の面積に対す
る、第1及び第2の画素電極21及び23、25の面積の比率を従来の液晶表示装置の画
素電極121、123の面積の比率より大きくすることができる。これにより、本実施の
形態による液晶表示装置は従来の液晶表示装置に比べて開口率を向上させることができ、
表示画面の高輝度化を図ることができる。
As described above, the liquid crystal display device according to the present embodiment can be driven at different voltages for the same gray-scale voltage V D, the first sub-pixel 20 and second sub-pixel 22 1 In one pixel area. Thereby, the liquid crystal display device can improve the gradation luminance characteristics in the oblique direction. The pixel region has a simple structure in which the first and second subpixels 20, 22, and 24 having a square shape are each divided into four in a matrix by the linear protrusions 12. Therefore, the arrangement of the first and second subpixels 20, 22, and 24 is easy, and the ratio of the area of the first and second pixel electrodes 21, 23, and 25 to the area of the pixel region is the conventional liquid crystal display. The area ratio of the pixel electrodes 121 and 123 of the device can be made larger. Thereby, the liquid crystal display device according to the present embodiment can improve the aperture ratio compared to the conventional liquid crystal display device,
It is possible to increase the brightness of the display screen.

〔第2の実施の形態〕
本発明の第2の実施の形態による液晶表示装置について図6乃至図9を用いて説明する
。本実施の形態による液晶表示装置の概略の構成は上記第1の実施の形態による液晶表示
装置と同様であるため説明は省略する。図6は、ガラス基板3を法線方向に見た、本実施
の形態による液晶表示装置の、マトリクス状に複数形成された画素のうちの1画素の構成
を示している。図6に示すように、本実施の形態による液晶表示装置は液晶材料の倒れる
方向とほぼ平行な方向に形成されたスリット部21bを外周部に備えた第1の画素電極2
1と、スリット部21bと同様の効果を奏するスリット部23b、25bを外周部にそれ
ぞれ備えた第2の画素電極23、25とを備えた点に特徴を有している。
[Second Embodiment]
A liquid crystal display device according to a second embodiment of the present invention will be described with reference to FIGS. Since the schematic configuration of the liquid crystal display device according to the present embodiment is the same as that of the liquid crystal display device according to the first embodiment, description thereof will be omitted. FIG. 6 shows the configuration of one pixel among a plurality of pixels formed in a matrix in the liquid crystal display device according to the present embodiment when the glass substrate 3 is viewed in the normal direction. As shown in FIG. 6, the liquid crystal display device according to the present embodiment has a first pixel electrode 2 having a slit portion 21 b formed in a direction substantially parallel to the direction in which the liquid crystal material is tilted.
1 and second pixel electrodes 23 and 25 having slit portions 23b and 25b having the same effect as the slit portion 21b on the outer peripheral portion, respectively.

第1の画素電極21は、中央に配置されたべた部21aと、べた部21aの外周部に配
置された櫛歯状に形成されたスリット部21bとを有している。スリット部21bは、べ
た部21aから延びる複数の線状電極部21cと、隣接する線状電極部21c間に形成さ
れた切り込み部21dとを備えている。線状電極部21cは、分割領域20a〜20d毎
に異なる4方向に延びている。図において、分割領域20aの線状電極部21cは左上方
向に延び、分割領域20bの線状電極部21cは右上方向に延びている。分割領域20c
の線状電極部21cは左下方向に延び、分割領域20dの線状電極部21cは右下方向に
延びている。液晶分子は、線状電極部21cの延びる方向に平行に、且つべた部21aに
向かって傾斜する。これにより、液晶組成物は第1の副画素20内で4方向に配向分割さ
れる。
The first pixel electrode 21 has a solid portion 21a disposed in the center and a slit portion 21b formed in a comb shape disposed on the outer peripheral portion of the solid portion 21a. The slit portion 21b includes a plurality of linear electrode portions 21c extending from the solid portion 21a and a cut portion 21d formed between the adjacent linear electrode portions 21c. The linear electrode portion 21c extends in four different directions for each of the divided regions 20a to 20d. In the figure, the linear electrode portion 21c of the divided region 20a extends in the upper left direction, and the linear electrode portion 21c of the divided region 20b extends in the upper right direction. Division area 20c
The linear electrode portion 21c extends in the lower left direction, and the linear electrode portion 21c in the divided region 20d extends in the lower right direction. The liquid crystal molecules are inclined in parallel to the extending direction of the linear electrode portion 21c and toward the solid portion 21a. As a result, the liquid crystal composition is aligned and divided in four directions within the first sub-pixel 20.

同様に、第2の画素電極23は、中央に配置されたべた部23aと、べた部23aの外
周部に配置された櫛歯状に形成されたスリット部23bとを有している。スリット部23
bは、べた部23aから延びる複数の線状電極部23cと、隣接する線状電極部23c間
に形成された切り込み部23dとを備えている。また同様に、第2の画素電極25は、中
央に配置されたべた部25aと、べた部25aの外周部に配置された櫛歯状に形成された
スリット部25bとを有している。スリット部25bは、べた部25aから延びる複数の
線状電極部25cと、隣接する線状電極部25c間に形成された切り込み部25dとを備
えている。液晶分子は、線状電極部23c、25cの延びる方向に平行に、且つべた部2
3a、25aに向かって傾斜する。これにより、液晶組成物は第2の副画素22、24内
で4方向にそれぞれ配向分割される。
Similarly, the second pixel electrode 23 includes a solid portion 23a disposed at the center and a slit portion 23b formed in a comb shape and disposed on the outer peripheral portion of the solid portion 23a. Slit 23
b includes a plurality of linear electrode portions 23c extending from the solid portion 23a, and a cut portion 23d formed between adjacent linear electrode portions 23c. Similarly, the second pixel electrode 25 includes a solid portion 25a disposed in the center and a slit portion 25b formed in a comb shape disposed on the outer peripheral portion of the solid portion 25a. The slit portion 25b includes a plurality of linear electrode portions 25c extending from the solid portion 25a, and a cut portion 25d formed between the adjacent linear electrode portions 25c. The liquid crystal molecules are parallel to the direction in which the linear electrode portions 23c and 25c extend, and the solid portion 2
It inclines toward 3a and 25a. Thereby, the liquid crystal composition is aligned and divided in four directions in the second subpixels 22 and 24, respectively.

上記第1の実施の形態による液晶表示装置では、分割領域20a〜20d、22a〜2
2d、24a〜24dは、線状突起12と第1及び第2の画素電極21及び23、25外
周部によって区画されている。第1及び第2の画素電極21及び23、25外周部近傍で
は電気力線が急激に曲がっているため、当該外周部の延びる方向に対して90°の方向に
液晶分子を倒す力が強い。このため、液晶分子は当該外周部の延びる方向に対して45°
の方向を向けず、第1及び第2の副画素20及び22、24に円弧状に透過率が低下する
領域が生じる(図4(c)参照)。第1及び第2の画素電極21及び23、25外周部の
長さが長いほど当該円弧状の面積が大きくなるので、液晶表示装置の透過率の低下は大き
くなる。
In the liquid crystal display device according to the first embodiment, the divided regions 20a to 20d and 22a to 2 are divided.
2d and 24a to 24d are partitioned by the linear protrusion 12 and the outer peripheral portions of the first and second pixel electrodes 21 and 23 and 25. In the vicinity of the outer periphery of the first and second pixel electrodes 21, 23, and 25, the lines of electric force are bent sharply, so that the force to tilt the liquid crystal molecules in the direction of 90 ° with respect to the direction in which the outer periphery extends is strong. For this reason, the liquid crystal molecules are 45 ° with respect to the direction in which the outer periphery extends.
The first and second sub-pixels 20, 22 and 24 have regions where the transmittance decreases in an arc shape (see FIG. 4C). The longer the outer peripheries of the first and second pixel electrodes 21, 23, and 25, the larger the arc-shaped area becomes, so the decrease in the transmittance of the liquid crystal display device increases.

上記第1の実施の形態による液晶表示装置では、当該円弧状の領域の発生を防止するた
め、液晶材料とポリマーとを含む液晶組成物30が用いられている。本実施の形態による
液晶表示装置は、図6に示すように、スリット部21b、23b、25bを有する第1及
び第2の画素電極21及び23、25を形成することにより、液晶分子を外周部の延びる
方向に対して45°方向に配向させる配向規制力が補助されている。スリット部21b、
23b、25bのピッチPは7μm、切り込み部21d、23d、25dの幅dは3μm
、切り込み部21d、23d、25dの長さLは7μmに形成されている。切り込み部2
1d、23d、25dの長さLがあまりに長いと、プロセスの微妙な変動により、幅dが
変動して液晶表示パネルに微妙な輝度ムラが発生して表示品位の低下をもたらす。このた
め、スリット部21b、23b、25bの面積は第1及び第2の画素電極21及び23、
25の総面積の半分を超えない範囲に設定することが望ましい。切り込み部21d、23
d、25dの幅dは2μm以上5μm以下になり、長さLが3μm以上10μm以下にな
るように形成されているとよい。
In the liquid crystal display device according to the first embodiment, a liquid crystal composition 30 containing a liquid crystal material and a polymer is used in order to prevent the occurrence of the arc-shaped region. As shown in FIG. 6, the liquid crystal display device according to the present embodiment forms the first and second pixel electrodes 21, 23, and 25 having slit portions 21 b, 23 b, and 25 b, so that the liquid crystal molecules An alignment regulating force for aligning in the direction of 45 ° with respect to the extending direction is assisted. Slit part 21b,
The pitch P of 23b and 25b is 7 μm, and the width d of the notches 21d, 23d and 25d is 3 μm.
The lengths L of the notches 21d, 23d, and 25d are 7 μm. Cut section 2
If the length L of 1d, 23d, and 25d is too long, the width d varies due to subtle variations in the process, causing subtle luminance unevenness in the liquid crystal display panel, resulting in a reduction in display quality. Therefore, the areas of the slit portions 21b, 23b, and 25b are the first and second pixel electrodes 21 and 23,
It is desirable to set a range that does not exceed half of the total area of 25. Cut portions 21d, 23
The width d of 25d is preferably 2 μm or more and 5 μm or less, and the length L is preferably 3 μm or more and 10 μm or less.

本実施の形態による液晶表示装置は、第1及び第2の画素電極21及び23、25にス
リット部21b、23b、25bを形成することにより、透過率の低い円弧状の領域がほ
とんど生じなくなる。これにより、本実施の形態による液晶表示装置は、上記第1の実施
形態による液晶表示装置に対し、透過率が15%向上し、表示画面の高輝度化を図ること
ができる。
In the liquid crystal display device according to the present embodiment, by forming the slit portions 21b, 23b, and 25b in the first and second pixel electrodes 21, 23, and 25, arc-shaped regions with low transmittance hardly occur. Thereby, the liquid crystal display device according to the present embodiment can improve the transmittance by 15% as compared with the liquid crystal display device according to the first embodiment, and can increase the brightness of the display screen.

また、スリット部21b、23b、25bにより液晶分子の配向規制力が大きくなって
いる。このため、液晶表示装置は、線状突起12に代えて、例えば、幹部12aと第1及
び第2の枝部12b及び12c、12dの交差部にそれぞれ点状突起を有していても、同
様の効果が得られる。
Further, the alignment regulating force of the liquid crystal molecules is increased by the slit portions 21b, 23b, and 25b. For this reason, the liquid crystal display device may be similar to the case where, for example, the projections 12 have point-like projections at the intersections of the trunk portion 12a and the first and second branch portions 12b and 12c, 12d, respectively, instead of the linear projections 12. The effect is obtained.

次に、本実施の形態による液晶表示装置の変形例について図7及び図8を用いて説明す
る。図7は、ガラス基板3を法線方向に見た、本変形例による液晶表示装置の1画素の構
成を示している。本変形例による液晶表示装置は第1及び第2の画素電極21及び23、
25の外周部の少なくとも一部にスリット部21b、23b、25bが形成されている点
に特徴を有している。図7に示すように、本変形例による液晶表示装置では、ゲートバス
ライン6及びドレインバスライン8近傍の第1及び第2の画素電極21及び23、25の
外周部のみにスリット部21b、23b、25bが形成されている。第1の画素電極21
と第2の画素電極23、25とが隣接する外周部には、スリット部21b、23b、25
bは形成されていない。
Next, a modification of the liquid crystal display device according to this embodiment will be described with reference to FIGS. FIG. 7 shows a configuration of one pixel of the liquid crystal display device according to the present modification when the glass substrate 3 is viewed in the normal direction. The liquid crystal display device according to this modification includes first and second pixel electrodes 21 and 23,
It is characterized in that slit portions 21b, 23b, 25b are formed in at least a part of the outer peripheral portion of 25. As shown in FIG. 7, in the liquid crystal display device according to this modification, the slit portions 21b, 23b are formed only in the outer peripheral portions of the first and second pixel electrodes 21, 23, 25 in the vicinity of the gate bus line 6 and the drain bus line 8. 25b are formed. First pixel electrode 21
And the second pixel electrodes 23 and 25 are adjacent to the outer periphery thereof by slit portions 21b, 23b and 25.
b is not formed.

図8は、画素領域を切断した断面を示している。図8(a)は、第1及び第2の画素電
極21、23間を相対的に広くした状態を示している。図8(b)は、第1及び第2の画
素電極21、23間を相対的に狭くした状態を示している。図8は、理解を容易にするた
め、線状突起12や液晶分子32等を省略して示している。図8(a)及び図8(b)に
示すように、第1及び第2の画素電極21、23間隙の幅が狭い程、当該間隙近傍の、図
において破線で示す電気力線の曲がりが弱くなる。このため、第1及び第2の画素電極2
1、23の外周部の延びる方向に対して90°方向に液晶分子を倒す力は小さくなる。従
って、第1及び第2の画素電極21、23の間隙を狭くする程、液晶分子は第1及び第2
の画素電極21、23の外周部の延びる方向に対して45°方向に、最終的に向きやすく
なる。これにより、第1及び第2の副画素20及び22、24に円弧状の暗部は殆ど生じ
なくなる。
FIG. 8 shows a cross section of the pixel region. FIG. 8A shows a state in which the space between the first and second pixel electrodes 21 and 23 is relatively wide. FIG. 8B shows a state in which the space between the first and second pixel electrodes 21 and 23 is relatively narrow. In FIG. 8, for easy understanding, the linear protrusions 12, the liquid crystal molecules 32, and the like are omitted. As shown in FIGS. 8A and 8B, as the width of the gap between the first and second pixel electrodes 21 and 23 becomes narrower, the bending of the lines of electric force indicated by the broken lines in the figure in the vicinity of the gap is reduced. become weak. Therefore, the first and second pixel electrodes 2
The force for tilting the liquid crystal molecules in the direction of 90 ° with respect to the extending direction of the outer peripheral portions 1 and 23 is small. Accordingly, as the gap between the first and second pixel electrodes 21 and 23 is narrowed, the liquid crystal molecules are first and second.
Finally, it becomes easier to face in the 45 ° direction with respect to the direction in which the outer peripheral portions of the pixel electrodes 21 and 23 extend. As a result, arc-shaped dark portions hardly occur in the first and second subpixels 20, 22, and 24.

本変形例による液晶表示装置では、第1の画素電極21と第2の画素電極23、25と
の間隙は4μmに形成されている。これにより、第1の画素電極21と第2の画素電極2
3、25とが隣接する外周部には、スリット部21b、23b、25bが不要になり、プ
ロセス上の微妙な変動による輝度ムラ発生の危険性が低下する。従って、本変形例による
液晶表示装置は、本実施の形態の液晶表示装置と同様の効果が得られる。
In the liquid crystal display device according to this modification, the gap between the first pixel electrode 21 and the second pixel electrodes 23 and 25 is formed to 4 μm. Thus, the first pixel electrode 21 and the second pixel electrode 2
3 and 25, the slits 21b, 23b, and 25b are unnecessary, and the risk of occurrence of uneven brightness due to subtle variations in the process is reduced. Therefore, the liquid crystal display device according to this modification can obtain the same effects as the liquid crystal display device of the present embodiment.

次に、本実施の形態による液晶表示装置の他の変形例について図9を用いて説明する。
図9は、ガラス基板3を法線方向に見た、本変形例による液晶表示装置の1画素の構成を
示している。液晶表示装置は第1又は第2の画素電極21又は23、25の少なくともい
ずれかは、外周部の少なくとも一部にスリット部21b、23b、25bが形成されてい
る点に特徴を有している。図9に示すように、本変形例による液晶表示装置では、ゲート
バスライン6近傍の第2の画素電極23、25の外周部のみにスリット部23b、25b
が形成されている。従って、第1の画素電極21にはスリット部21bは形成されていな
い。
Next, another modification of the liquid crystal display device according to the present embodiment will be described with reference to FIG.
FIG. 9 shows the configuration of one pixel of the liquid crystal display device according to the present modification when the glass substrate 3 is viewed in the normal direction. The liquid crystal display device is characterized in that at least one of the first or second pixel electrode 21 or 23, 25 has slits 21b, 23b, 25b formed in at least a part of the outer periphery. . As shown in FIG. 9, in the liquid crystal display device according to the present modification, the slit portions 23 b and 25 b are formed only in the outer peripheral portions of the second pixel electrodes 23 and 25 in the vicinity of the gate bus line 6.
Is formed. Accordingly, the slit portion 21 b is not formed in the first pixel electrode 21.

本変形例による液晶表示装置では、第1及び第2の画素電極21及び23、25の間隙
は上記変形例の当該間隙より狭く形成されている。さらに、本変形例による液晶表示装置
では、第1及び第2の画素電極21及び23、25とドレインバスライン8との間隙が上
記変形例の当該間隙より狭く形成されている。これにより、第1及び第2の画素電極21
及び23、25の外周部に導電性材料が近接して配置される。ジアクリレートモノマーの
重合時には、第1の画素電極21とドレインバスライン8との電圧をほぼ同電位にする。
ゲートバスライン6に隣接する第2の画素電極23、25の外周部を除き、第1及び第2
の画素電極21及び23、25の外周部から共通電極28に向かう電気力線の曲がりは弱
くなる(図8参照)。これにより、液晶分子は第1及び第2の画素電極21及び23、2
5の外周部の延びる方向に対して45°方向に向きやすくなり、第1及び第2の副画素2
0及び22、24の円弧状の暗部の発生を防止することができる。
In the liquid crystal display device according to this modification, the gap between the first and second pixel electrodes 21, 23, and 25 is formed narrower than the gap in the above modification. Further, in the liquid crystal display device according to the present modification, the gap between the first and second pixel electrodes 21, 23, 25 and the drain bus line 8 is formed narrower than the gap in the modification. Thus, the first and second pixel electrodes 21
And the conductive material is arranged in the vicinity of the outer peripheral portions of 23 and 25. During polymerization of the diacrylate monomer, the voltage of the first pixel electrode 21 and the drain bus line 8 is set to substantially the same potential.
Except for the outer periphery of the second pixel electrodes 23 and 25 adjacent to the gate bus line 6, the first and second
The bending of the lines of electric force from the outer peripheral portions of the pixel electrodes 21, 23, and 25 toward the common electrode 28 is weak (see FIG. 8). Thereby, the liquid crystal molecules are the first and second pixel electrodes 21, 23, 2,
The first and second sub-pixels 2 are easily oriented in the 45 ° direction with respect to the direction in which the outer peripheral portion of the first and second sub-pixels 2 extends.
Occurrence of arc-shaped dark portions of 0, 22, and 24 can be prevented.

〔第3の実施の形態〕
本発明の第3の実施の形態による液晶表示装置について図10を用いて説明する。本実
施の形態による液晶表示装置の概略の構成は上記第1の実施の形態による液晶表示装置と
同様であるため説明は省略する。図10は、本実施の形態による液晶表示装置の1画素の
構成を示している。図10(a)は、ガラス基板3を法線方向に見た、マトリクス状に複
数形成された画素のうちの1画素の構成を示している。図10(b)は、図10(a)の
図中に示す仮想線A−Aで切断した断面を示している。図10(a)及び図10(b)に
示すように、本実施の形態による液晶表示装置は、対向基板4に代えて、ガラス基板3か
ら突出して、第1及び第2の画素電極21及び23、25の下層に透明誘電体をパターニ
ングして形成された線状突起(配向規制構造物)12を備えた点に特徴を有している。
[Third Embodiment]
A liquid crystal display device according to a third embodiment of the present invention will be described with reference to FIG. Since the schematic configuration of the liquid crystal display device according to the present embodiment is the same as that of the liquid crystal display device according to the first embodiment, description thereof will be omitted. FIG. 10 shows the configuration of one pixel of the liquid crystal display device according to this embodiment. FIG. 10A shows a configuration of one pixel among a plurality of pixels formed in a matrix when the glass substrate 3 is viewed in the normal direction. FIG. 10B shows a cross section cut along an imaginary line AA shown in FIG. As shown in FIGS. 10A and 10B, the liquid crystal display device according to the present embodiment protrudes from the glass substrate 3 in place of the counter substrate 4, and includes the first and second pixel electrodes 21 and It has a feature in that a linear protrusion (alignment regulating structure) 12 formed by patterning a transparent dielectric material is provided under the layers 23 and 25.

上記第1及び第2の実施の形態による液晶表示装置では、TFT基板2と対向基板4と
の貼り合せずれを考慮して、対向基板4上に形成された線状突起12はあらかじめ画素領
域の中央部に設ける必要がある。例えば、図4(a)及び図4(b)に示すように、線状
突起12を第2の画素電極23の外周部の直上に配置する場合には、図4(b)において
、線状突起12の頂部は第2の画素電極23の外周部の右側に配置されていなければなら
ない。線状突起12の頂部が第2の画素電極23の外周部の左側に配置されると、線状突
起12の高さhが低く形成された状態と等しくなり、液晶分子の配向が乱れてしまう。し
かし、線状突起12を画素領域の中央部に設けると、液晶表示装置の開口率は実質的に低
下してしまう。
In the liquid crystal display devices according to the first and second embodiments, the linear protrusions 12 formed on the counter substrate 4 are preliminarily formed in the pixel region in consideration of the bonding deviation between the TFT substrate 2 and the counter substrate 4. It is necessary to provide it in the center. For example, as shown in FIGS. 4A and 4B, when the linear protrusion 12 is disposed immediately above the outer peripheral portion of the second pixel electrode 23, the linear protrusion in FIG. The top of the protrusion 12 must be disposed on the right side of the outer periphery of the second pixel electrode 23. If the top of the linear protrusion 12 is arranged on the left side of the outer periphery of the second pixel electrode 23, the height h of the linear protrusion 12 is equal to the low state, and the alignment of the liquid crystal molecules is disturbed. . However, when the linear protrusion 12 is provided at the center of the pixel region, the aperture ratio of the liquid crystal display device is substantially reduced.

そこで、本実施の形態による液晶表示装置では、図10に示すように、線状突起12は
TFT基板2側に形成されている。第1及び第2の画素電極21及び23、25は少なく
とも線状突起12の頂部を覆うように重ねて形成されている。図10(b)に示すように
、線状突起12の幹部12a上の第2の画素電極23表面の斜面は配向膜36等によって
均される。このため、図10(b)において、配向膜36表面の法線と対向基板4の法線
との成す角θ1は、配向膜36表面を突き抜ける電気力線αの方向と対向基板4の法線と
の成す角θ2より小さくなる。このため、両基板2、4間に電圧が印加されると、液晶分
子32の配向方向は電気力線αの方向と異なり、液晶分子32は線状突起12の幹部12
aに向かって倒れる。図10(b)に示す切断面内において、液晶分子32はTFT基板
2に対して垂直な方向から、分割領域22aでは時計回りに傾斜し、分割領域22bでは
反時計回りに傾斜する。このように、分割領域22a、22b毎に液晶分子32の傾斜方
向を変えることができるので、本実施形態による液晶表示装置は、上記実施の形態による
液晶表示装置と同様の効果が得られる。
Therefore, in the liquid crystal display device according to the present embodiment, the linear protrusion 12 is formed on the TFT substrate 2 side as shown in FIG. The first and second pixel electrodes 21, 23, and 25 are formed so as to overlap at least the top of the linear protrusion 12. As shown in FIG. 10B, the slope of the surface of the second pixel electrode 23 on the trunk portion 12a of the linear protrusion 12 is leveled by an alignment film 36 or the like. For this reason, in FIG. 10B, the angle θ1 formed between the normal line of the alignment film 36 surface and the normal line of the counter substrate 4 is the direction of the electric force line α penetrating the surface of the alignment film 36 and the normal line of the counter substrate 4. Is smaller than the angle θ2 formed by For this reason, when a voltage is applied between both the substrates 2 and 4, the alignment direction of the liquid crystal molecules 32 is different from the direction of the electric force lines α, and the liquid crystal molecules 32 are aligned with the trunk portion 12 of the linear protrusion 12.
falls to a. In the cut plane shown in FIG. 10B, the liquid crystal molecules 32 are inclined clockwise from the direction perpendicular to the TFT substrate 2 in the divided region 22a and counterclockwise in the divided region 22b. As described above, since the tilt direction of the liquid crystal molecules 32 can be changed for each of the divided regions 22a and 22b, the liquid crystal display device according to the present embodiment can obtain the same effects as the liquid crystal display device according to the above embodiments.

以上説明した実施の形態による液晶表示装置は、以下のようにまとめられる。
(付記1)
基板と、
前記基板に対向配置された対向基板と、
前記基板と前記対向基板間に封止された、光又は熱により重合性材料が重合したポリマ
ーと、液晶材料とを含む液晶組成物と、
前記対向基板に形成された、前記液晶材料の配向方位を規制する配向規制用構造物と、
前記基板に形成されたゲートバスラインと、
前記ゲートバスラインに絶縁膜を介して交差して形成されたドレインバスラインと、
前記ゲートバスラインに電気的に接続されたゲート電極と、前記ドレインバスラインに
電気的に接続されたドレイン電極と、前記ゲート電極上で前記ドレイン電極と所定の間隙
を設けて対向配置されたソース電極とを備えた画素用トランジスタと、
接続電極を介して前記ソース電極に電気的に接続された第1の画素電極が形成された第
1の副画素と、前記接続電極との間に絶縁膜を挟んで所定の電気容量を形成し、前記第1
の画素電極から分離された第2の画素電極が形成された第2の副画素とを備えた画素領域

を有することを特徴とする液晶表示装置。
(付記2)
付記1記載の液晶表示装置において、
前記配向規制用構造物は、前記基板を法線方向に見て、前記ドレインバスラインにほぼ
平行で前記第1及び第2の副画素を跨って形成された幹部と、前記幹部にほぼ直交し、前
記第1の副画素の形成領域に形成された第1の枝部と、前記幹部にほぼ直交し、前記第2
の副画素の形成領域に形成された第2の枝部とを有し、前記対向基板から突出して形成さ
れていることを特徴とする液晶表示装置。
(付記3)
付記2記載の液晶表示装置において、
前記第1の副画素は、前記基板を法線方向に見て、前記幹部、前記第1の枝部及び前記
第1の画素電極の外周部により4分割された分割領域を有することを特徴とする液晶表示
装置。
(付記4)
付記3記載の液晶表示装置において、
前記液晶材料は、前記基板を法線方向に見て、前記第1の副画素の前記分割領域毎に傾
斜する方向が異なっていることを特徴とする液晶表示装置。
(付記5)
付記2乃至4のいずれか1項に記載の液晶表示装置において、
前記第2の副画素は、前記基板を法線方向に見て、前記幹部、前記第2の枝部及び前記
第2の画素電極の外周部により4分割された分割領域を有することを特徴とする液晶表示
装置。
(付記6)
付記5記載の液晶表示装置において、
前記液晶材料は、前記基板を法線方向に見て、前記第2の副画素の前記分割領域毎に傾
斜する方向が異なっていることを特徴とする液晶表示装置。
(付記7)
付記1乃至6のいずれか1項に記載の液晶表示装置において、
前記画素領域は、前記第2の画素電極を2つ有し、
2つの前記第2の画素電極は、前記ドレインバスラインの延伸方向に、前記第1の画素
電極を挟んで並んで配置されていることを特徴とする液晶表示装置。
(付記8)
付記1乃至7のいずれか1項に記載の液晶表示装置において、
前記第1及び第2の画素電極は、前記基板を法線方向に見て、ほぼ正方形状に形成され
ていることを特徴とする液晶表示装置。
(付記9)
付記1乃至8のいずれか1項に記載の液晶表示装置において、
前記第1又は第2の画素電極の少なくともいずれかは、前記外周部の少なくとも一部に
、前記液晶材料の倒れる方向とほぼ平行な方向に形成されたスリット部を有することを特
徴とする液晶表示装置。
(付記10)
付記9記載の液晶表示装置において、
前記スリット部は、切り込みの幅が2μm以上5μm以下になり、切り込みの長さが3
μm以上になるように形成されていることを特徴とする液晶表示装置。
(付記11)
付記9又は10に記載の液晶表示装置において、
前記スリット部は、前記ゲートバスライン近傍の前記外周部に形成されていることを特
徴とする液晶表示装置。
(付記12)
付記11記載の液晶表示装置において、
前記スリット部は、前記ドレインバスライン近傍の前記外周部に形成されていることを
特徴とする液晶表示装置。
(付記13)
付記9乃至12のいずれか1項に記載の液晶表示装置において、
前記スリット部は、前記第1及び第2の画素電極が隣接する外周部には形成されていな
いことを特徴とする液晶表示装置。
(付記14)
付記1乃至13のいずれか1項に記載の液晶表示装置において、
前記配向規制用構造物は、前記対向基板に代えて、前記基板から突出して、前記第1及
び第2の画素電極の下層に形成されていることを特徴とする液晶表示装置。
(付記15)
付記14記載の液晶表示装置において、
前記基板は、前記第1及び第2の画素電極上に形成された、前記液晶材料の配向を制御
する配向制御膜を有し、
前記配向規制用構造物上に位置する前記配向制御膜の傾斜面近傍の前記液晶材料の配向
方向は、電圧印加時に生じる電気力線の方向と異なっており、
前記液晶材料は、前記配向規制用構造物に向かって傾斜していることを特徴とする液晶
表示装置。
(付記16)
付記1乃至15のいずれか1項に記載の液晶表示装置において、
前記液晶材料は、前記基板を法線方向に見て、電圧印加時に、前記第1及び第2の画素
電極上で前記配向規制用構造物に対してほぼ45°の方向に傾斜していることを特徴とす
る液晶表示装置。
(付記17)
付記1乃至16のいずれか1項に記載の液晶表示装置において、
前記接続電極は、前記基板を法線方向に見て、前記幹部と重なるように前記ドレインバ
スラインにほぼ平行に延伸して形成されていることを特徴とする液晶表示装置。
(付記18)
付記1乃至17のいずれか1項に記載の液晶表示装置において、
前記基板は、前記ゲートバスラインにほぼ平行に形成された蓄積容量バスラインを有し

前記第1の枝部は、前記基板を法線方向に見て、前記蓄積容量バスラインに重なってい
ることを特徴とする液晶表示装置。
(付記19)
付記1乃至18のいずれか1項に記載の液晶表示装置において、
前記液晶材料は、負の誘電率異方性を有し、電圧無印加時に前記基板面にほぼ垂直に配
向していることを特徴とする液晶表示装置。
The liquid crystal display device according to the embodiment described above can be summarized as follows.
(Appendix 1)
A substrate,
A counter substrate disposed opposite to the substrate;
A liquid crystal composition comprising a polymer in which a polymerizable material is polymerized by light or heat, sealed between the substrate and the counter substrate, and a liquid crystal material;
An alignment regulating structure that regulates the orientation of the liquid crystal material formed on the counter substrate;
A gate bus line formed on the substrate;
A drain bus line formed to intersect the gate bus line through an insulating film;
A gate electrode electrically connected to the gate bus line, a drain electrode electrically connected to the drain bus line, and a source disposed opposite to the drain electrode with a predetermined gap on the gate electrode A pixel transistor comprising an electrode;
A predetermined capacitance is formed by sandwiching an insulating film between the first subpixel in which the first pixel electrode electrically connected to the source electrode through the connection electrode is formed and the connection electrode. The first
And a pixel region including a second subpixel in which a second pixel electrode separated from the pixel electrode is formed.
(Appendix 2)
In the liquid crystal display device according to appendix 1,
The alignment regulating structure includes a trunk formed substantially parallel to the drain bus line and straddling the first and second subpixels when the substrate is viewed in a normal direction, and substantially orthogonal to the trunk. , A first branch portion formed in a formation region of the first subpixel, and substantially perpendicular to the trunk portion, and the second branch portion
And a second branch portion formed in the subpixel formation region, and is formed so as to protrude from the counter substrate.
(Appendix 3)
In the liquid crystal display device according to attachment 2,
The first sub-pixel has a divided region divided into four by an outer periphery of the trunk, the first branch, and the first pixel electrode when the substrate is viewed in a normal direction. Liquid crystal display device.
(Appendix 4)
In the liquid crystal display device according to attachment 3,
The liquid crystal display device, wherein the liquid crystal material is inclined in different directions for each of the divided regions of the first sub-pixel when the substrate is viewed in a normal direction.
(Appendix 5)
In the liquid crystal display device according to any one of appendices 2 to 4,
The second subpixel has a divided region divided into four by an outer periphery of the trunk, the second branch, and the second pixel electrode when the substrate is viewed in a normal direction. Liquid crystal display device.
(Appendix 6)
In the liquid crystal display device according to appendix 5,
The liquid crystal display device, wherein the liquid crystal material is inclined in different directions for each of the divided regions of the second sub-pixel when the substrate is viewed in a normal direction.
(Appendix 7)
In the liquid crystal display device according to any one of appendices 1 to 6,
The pixel region has two of the second pixel electrodes,
2. The liquid crystal display device according to claim 2, wherein the two second pixel electrodes are arranged side by side in the extending direction of the drain bus line with the first pixel electrode interposed therebetween.
(Appendix 8)
In the liquid crystal display device according to any one of appendices 1 to 7,
The liquid crystal display device, wherein the first and second pixel electrodes are formed in a substantially square shape when the substrate is viewed in a normal direction.
(Appendix 9)
In the liquid crystal display device according to any one of appendices 1 to 8,
At least one of the first and second pixel electrodes has a slit portion formed in at least a part of the outer peripheral portion in a direction substantially parallel to a direction in which the liquid crystal material falls. apparatus.
(Appendix 10)
In the liquid crystal display device according to appendix 9,
The slit portion has a cut width of 2 μm or more and 5 μm or less, and a cut length of 3 μm.
A liquid crystal display device formed to have a thickness of μm or more.
(Appendix 11)
In the liquid crystal display device according to appendix 9 or 10,
The liquid crystal display device, wherein the slit portion is formed in the outer peripheral portion in the vicinity of the gate bus line.
(Appendix 12)
In the liquid crystal display device according to appendix 11,
The liquid crystal display device, wherein the slit portion is formed in the outer peripheral portion in the vicinity of the drain bus line.
(Appendix 13)
The liquid crystal display device according to any one of appendices 9 to 12,
The liquid crystal display device, wherein the slit portion is not formed in an outer peripheral portion where the first and second pixel electrodes are adjacent to each other.
(Appendix 14)
The liquid crystal display device according to any one of appendices 1 to 13,
The alignment regulating structure is formed in a lower layer of the first and second pixel electrodes so as to protrude from the substrate instead of the counter substrate.
(Appendix 15)
In the liquid crystal display device according to appendix 14,
The substrate has an alignment control film that is formed on the first and second pixel electrodes and controls the alignment of the liquid crystal material;
The alignment direction of the liquid crystal material in the vicinity of the inclined surface of the alignment control film located on the alignment regulating structure is different from the direction of the lines of electric force generated when a voltage is applied,
The liquid crystal display device, wherein the liquid crystal material is inclined toward the alignment regulating structure.
(Appendix 16)
In the liquid crystal display device according to any one of appendices 1 to 15,
The liquid crystal material is inclined in a direction of approximately 45 ° with respect to the alignment regulating structure on the first and second pixel electrodes when a voltage is applied, when the substrate is viewed in the normal direction. A liquid crystal display device.
(Appendix 17)
In the liquid crystal display device according to any one of appendices 1 to 16,
The connection electrode is formed by extending substantially parallel to the drain bus line so as to overlap the trunk when the substrate is viewed in the normal direction.
(Appendix 18)
18. The liquid crystal display device according to any one of appendices 1 to 17,
The substrate has a storage capacitor bus line formed substantially parallel to the gate bus line,
The liquid crystal display device, wherein the first branch portion overlaps the storage capacitor bus line when the substrate is viewed in a normal direction.
(Appendix 19)
In the liquid crystal display device according to any one of appendices 1 to 18,
The liquid crystal display device, wherein the liquid crystal material has a negative dielectric anisotropy and is aligned substantially perpendicular to the substrate surface when no voltage is applied.

2 TFT基板
3、5、103 ガラス基板
4 対向基板
6、106 ゲートバスライン
8、108 ドレインバスライン
10、110 TFT
10a、110a ドレイン電極
10b、110b ソース電極
10c、110c ゲート電極
11、111 接続電極
12、112a、112b、112c 線状突起
12a 幹部
12b 第1の枝部
12c、12d 第2の枝部
14、114 蓄積容量バスライン
16、116 蓄積容量電極(中間電極)
18、118 コンタクトホール
20 第1の副画素
20a〜20d、22a〜22d,24a〜24d 分割領域
21 第1の画素電極
21a、23a、25a ベタ部
21b、23b、25b スリット部
21c、23c、25c 線状電極部
21d、23d、25d 切り込み部
22、24 第2の副画素
23、25 第2の画素電極
26 絶縁膜
27 保護膜
28 共通電極
30 液晶組成物
32 液晶分子
34 暗部
36 配向膜
80 ゲートバスライン駆動回路
82 ドレインバスライン駆動回路
84 制御回路
86、87 偏光板
88 バックライトユニット
120、122 副画素
121、123 画素電極
2 TFT substrate 3, 5, 103 Glass substrate 4 Counter substrate 6, 106 Gate bus line 8, 108 Drain bus line 10, 110 TFT
10a, 110a Drain electrode 10b, 110b Source electrode 10c, 110c Gate electrode 11, 111 Connection electrode 12, 112a, 112b, 112c Linear protrusion 12a Trunk part 12b First branch part 12c, 12d Second branch part 14, 114 Storage Capacity bus lines 16, 116 Storage capacity electrode (intermediate electrode)
18, 118 Contact hole 20 First sub-pixels 20a-20d, 22a-22d, 24a-24d Division region 21 First pixel electrodes 21a, 23a, 25a Solid portions 21b, 23b, 25b Slit portions 21c, 23c, 25c lines Electrode portions 21d, 23d, 25d cut portions 22, 24 second subpixels 23, 25 second pixel electrode 26 insulating film 27 protective film 28 common electrode 30 liquid crystal composition 32 liquid crystal molecule 34 dark portion 36 alignment film 80 gate bus Line drive circuit 82 Drain bus line drive circuit 84 Control circuit 86, 87 Polarizing plate 88 Backlight unit 120, 122 Subpixel 121, 123 Pixel electrode

Claims (7)

基板と、
前記基板に対向配置された対向基板と、
前記基板と前記対向基板間に封止された、光又は熱により重合性材料が重合したポリマーと、液晶材料とを含む液晶組成物と、
前記基板に形成されたゲートバスラインと、
前記ゲートバスラインに絶縁膜を介して交差して形成されたドレインバスラインと、
前記ゲートバスラインに電気的に接続されたゲート電極と、前記ドレインバスラインに電気的に接続されたドレイン電極と、前記ゲート電極上で前記ドレイン電極と所定の間隙を設けて対向配置されたソース電極とを備えた画素用トランジスタと、
接続電極を介して前記ソース電極に電気的に接続された第1の画素電極が形成された第1の副画素と、前記接続電極との間に絶縁膜を挟んで所定の電気容量を形成し、前記第1の画素電極から分離された第2の画素電極が形成された第2の副画素とを備えた画素領域と、
前記第1又は第2の画素電極の少なくともいずれかの外周部の少なくとも一部に備えられ、前記液晶材料の倒れる方向とほぼ平行な方向に形成されたスリット部と
を有することを特徴とする液晶表示装置。
A substrate,
A counter substrate disposed opposite to the substrate;
A liquid crystal composition comprising a polymer in which a polymerizable material is polymerized by light or heat, sealed between the substrate and the counter substrate, and a liquid crystal material;
A gate bus line formed on the substrate;
A drain bus line formed to intersect the gate bus line through an insulating film;
A gate electrode electrically connected to the gate bus line, a drain electrode electrically connected to the drain bus line, and a source disposed opposite to the drain electrode with a predetermined gap on the gate electrode A pixel transistor comprising an electrode;
A predetermined capacitance is formed by sandwiching an insulating film between the first subpixel in which the first pixel electrode electrically connected to the source electrode through the connection electrode is formed and the connection electrode. A pixel region comprising: a second subpixel on which a second pixel electrode separated from the first pixel electrode is formed;
A liquid crystal comprising: a slit portion provided in at least a part of an outer peripheral portion of at least one of the first and second pixel electrodes and formed in a direction substantially parallel to a direction in which the liquid crystal material falls. Display device.
請求項1記載の液晶表示装置において、
前記対向基板に形成されて前記液晶材料の配向方位を規制する配向規制用構造物をさらに有し、
前記配向規制用構造物は、前記基板を法線方向に見て、前記ドレインバスラインにほぼ平行で前記第1及び第2の副画素を跨って形成された幹部と、前記幹部にほぼ直交し、前記第1の副画素の形成領域に形成された第1の枝部と、前記幹部にほぼ直交し、前記第2の副画素の形成領域に形成された第2の枝部とを有し、前記対向基板から突出して形成されていることを特徴とする液晶表示装置。
The liquid crystal display device according to claim 1.
An alignment regulating structure that is formed on the counter substrate and regulates the orientation of the liquid crystal material;
The alignment regulating structure includes a trunk formed substantially parallel to the drain bus line and straddling the first and second subpixels when the substrate is viewed in a normal direction, and substantially orthogonal to the trunk. A first branch portion formed in the first subpixel formation region and a second branch portion substantially orthogonal to the trunk portion and formed in the second subpixel formation region. A liquid crystal display device, wherein the liquid crystal display device protrudes from the counter substrate.
請求項1記載の液晶表示装置において、
前記対向基板に形成されて前記液晶材料の配向方位を規制する配向規制用構造物をさらに有し、
前記配向規制用構造物は、前記対向基板から突出して形成された点状突起であり、
前記点状突起は、前記第1の画素電極及び前記第2の画素電極のほぼ中央に位置することを特徴とする液晶表示装置。
The liquid crystal display device according to claim 1.
An alignment regulating structure that is formed on the counter substrate and regulates the orientation of the liquid crystal material;
The alignment regulating structure is a dot-like protrusion formed to protrude from the counter substrate.
2. The liquid crystal display device according to claim 1, wherein the dot-like projection is located at substantially the center of the first pixel electrode and the second pixel electrode.
請求項1乃至3のいずれか1項に記載の液晶表示装置において、
前記スリット部は、異なる4方向に伸びていることを特徴とする液晶表示装置。
The liquid crystal display device according to any one of claims 1 to 3,
The liquid crystal display device, wherein the slit portion extends in four different directions.
請求項1乃至4のいずれか1項に記載の液晶表示装置において、
前記スリット部は、前記ゲートバスライン近傍の前記外周部に形成されていることを特徴とする液晶表示装置。
The liquid crystal display device according to any one of claims 1 to 4,
The liquid crystal display device, wherein the slit portion is formed in the outer peripheral portion in the vicinity of the gate bus line.
請求項1乃至5のいずれか1項に記載の液晶表示装置において、
前記スリット部は、前記ドレインバスライン近傍の前記外周部に形成されていることを特徴とする液晶表示装置。
The liquid crystal display device according to any one of claims 1 to 5,
The liquid crystal display device, wherein the slit portion is formed in the outer peripheral portion in the vicinity of the drain bus line.
請求項1乃至6のいずれか1項に記載の液晶表示装置において、
前記スリット部は、前記第1及び第2の画素電極が隣接する外周部には形成されていないことを特徴とする液晶表示装置。
The liquid crystal display device according to any one of claims 1 to 6,
The liquid crystal display device, wherein the slit portion is not formed in an outer peripheral portion where the first and second pixel electrodes are adjacent to each other.
JP2010154484A 2010-07-07 2010-07-07 Liquid crystal display device Expired - Fee Related JP4629160B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010154484A JP4629160B2 (en) 2010-07-07 2010-07-07 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010154484A JP4629160B2 (en) 2010-07-07 2010-07-07 Liquid crystal display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2005012680A Division JP4628802B2 (en) 2005-01-20 2005-01-20 Liquid crystal display

Publications (2)

Publication Number Publication Date
JP2010217931A JP2010217931A (en) 2010-09-30
JP4629160B2 true JP4629160B2 (en) 2011-02-09

Family

ID=42976770

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010154484A Expired - Fee Related JP4629160B2 (en) 2010-07-07 2010-07-07 Liquid crystal display device

Country Status (1)

Country Link
JP (1) JP4629160B2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001235752A (en) * 1999-06-25 2001-08-31 Nec Corp Multi-domain liquid crystal display device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001235752A (en) * 1999-06-25 2001-08-31 Nec Corp Multi-domain liquid crystal display device

Also Published As

Publication number Publication date
JP2010217931A (en) 2010-09-30

Similar Documents

Publication Publication Date Title
JP4628802B2 (en) Liquid crystal display
US8593594B2 (en) Liquid crystal display device
USRE43640E1 (en) Liquid crystal display device and driving method of the same
KR101366459B1 (en) Liquid crystal display device
JP4408646B2 (en) Liquid crystal display
TWI396914B (en) Liquid crystal display and method of manufacturing the same
JP4628801B2 (en) Liquid crystal display device
US9494832B2 (en) Liquid crystal display device
JP4557800B2 (en) Liquid crystal display
US8294851B2 (en) Manufacturing method of liquid crystal display panel
US7995887B2 (en) Liquid crystal display device and electronic device using the same
JP4783798B2 (en) Liquid crystal display device and manufacturing method thereof
JP2006243637A (en) Liquid crystal display device and its manufacturing method
JP4551230B2 (en) Manufacturing method of liquid crystal display device
US8094250B2 (en) Wide viewing angle liquid crystal display with high response speed
US7948596B2 (en) Multi-domain vertical alignment liquid crystal display
JP4629160B2 (en) Liquid crystal display device
JP4386105B2 (en) Liquid crystal display
JP4519691B2 (en) Liquid crystal display panel and liquid crystal display device including the same
KR101023362B1 (en) Liquid Crystal Display and the fabrication method
JP4629161B2 (en) Liquid crystal display device
WO2010007761A1 (en) Liquid crystal display device
JP4470965B2 (en) Liquid crystal display
CN112213891A (en) Liquid crystal display device having a plurality of pixel electrodes

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100708

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100708

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101109

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101110

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131119

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4629160

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees