JP4533987B2 - 周波数変換方法及び周波数変換器 - Google Patents

周波数変換方法及び周波数変換器 Download PDF

Info

Publication number
JP4533987B2
JP4533987B2 JP2004260344A JP2004260344A JP4533987B2 JP 4533987 B2 JP4533987 B2 JP 4533987B2 JP 2004260344 A JP2004260344 A JP 2004260344A JP 2004260344 A JP2004260344 A JP 2004260344A JP 4533987 B2 JP4533987 B2 JP 4533987B2
Authority
JP
Japan
Prior art keywords
frequency
input terminal
signal
line
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004260344A
Other languages
English (en)
Other versions
JP2006080698A (ja
Inventor
等 石田
純道 荒木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Institute of Information and Communications Technology
Tokyo Institute of Technology NUC
Original Assignee
National Institute of Information and Communications Technology
Tokyo Institute of Technology NUC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Institute of Information and Communications Technology, Tokyo Institute of Technology NUC filed Critical National Institute of Information and Communications Technology
Priority to JP2004260344A priority Critical patent/JP4533987B2/ja
Publication of JP2006080698A publication Critical patent/JP2006080698A/ja
Application granted granted Critical
Publication of JP4533987B2 publication Critical patent/JP4533987B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Motors That Do Not Use Commutators (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Description

本発明は、ミリ波又はマイクロ波等の高周波で用いるための周波数変換方法及び装置に関し、特に所望の高周波発振周波数を設定することにより、簡便な方法で周波数変換を実現する技術に関するものである。
従来、中間周波数帯信号を無線周波数帯信号に周波数変換する際には、局部発振器からの局部発振信号を周波数変換器に同時に入力して、無線周波数帯における搬送波信号成分及び、その側波帯成分からなる出力信号を得ている。出力信号は増幅器を通して送信される。
本構成は、よく知られているように局部発振器を必要とするため構成が複雑であり、ミリ波帯等の高周波では安定した局部発振器の実現が困難であるという問題がある。
局部発振器等に使われる従来から高周波の発振回路として、トランジスタを用いた直列帰還発振器が知られている。該発振器で用いられる共振器としては、誘電体共振器やYIG共振器などがあり、前者が広く使われている。
例えば誘電体共振器の構造については特許文献1が開示されている。
特開2003-283247号公報
誘電体共振器を用いた高周波発振器では、図16に示すようにFET(40)の入力伝送線路(41)の適当な位置に、ある程度の距離を離して誘電体共振器(42)を配し、調整をしながら所望の発振周波数を決めている。
調整においては図17に示すように、誘電体共振器(42)を高周波回路基板(43)より高い位置に置き、さらに発振器ジグ(44)と誘電体共振器(42)との間隔を導電性ネジで調整して発振周波数を調整する。
特許文献1にも開示されている通り、温度や圧力によっても共振周波数が変動するため、このような調整は経験と勘に頼らざるを得ないものである。図16及び図17におけるX、Y、h、dで示されるそれぞれの位置は、定量的に決められるものではなく、製造の困難性、高コスト化の原因となっていた。
さらに、図18には高周波発振器の発振周波数を可能にする技術として、誘電体共振器(50)と、λ/4のマイクロストリップ伝送線路(51)とバラクタダイオード(52)とを用いる電圧制御発振器の構成を示している。該技術では、誘電体共振器(50)と半導体増幅素子(53)の入力伝送線路(54)の反対側に、伝送線路(51)及びバラクタダイオード(52)を取り付けている。そして、バラクタダイオード(52)への印加電圧を調整することにより、発振周波数を可変に構成している。
しかしながら、本構成でも、上記のように誘電体共振器(50)の位置調整により発振周波数を調整しなければならず、一定の発振周波数範囲を実現するためには経験と勘に頼らざるを得ない問題がある。また、発振周波数範囲を十分に広く取ることができなかった。
このように、特に周波数変換に用いるための局部発振器は周波数の安定性が求められるため、高価で構造も複雑なものになっていた。
本発明は、上記従来技術の有する問題点に鑑みて創出されたものであり、リング型共振器を用いた高周波発振回路により局部発振信号の生成及び周波数変換を同時に実現させる技術を提供し、これによって周波数変換器の構造の簡素化と低コスト化を図るものである。
本発明は、上記の課題を解決するために、次のようなリング共振器の構成を提供する。
すなわち、請求項1に記載の発明は、半導体増幅素子を用いた直列帰還形の高周波発振回路を用いた周波数変換方法を提供する。
該方法において、線路の電気長が1波長(通過周波数における波長)であるマイクロストリップ線路リング共振器を用い、該マイクロストリップ線路上の入力端子から高周波信号と中間周波数帯信号とを合わせて入力する。
該入力端子から電気長で半波長の位置にある点を該半導体増幅素子の入力伝送線路に接続し、さらに該入力端子から電気長で1/4波長の位置にある点に所定の特性インピーダンスのスタブ部を設ける。このとき、マイクロストリップ線路において、入力端子と出力端子とを直接接続する線路の特性インピーダンスと、該スタブ部を有し入力端子と出力端子とを接続する線路の特性インピーダンスとを異なる値とする。
本構成により、該半導体増幅素子の出力端子から該高周波発振回路の発振周波数を局部発振信号として搬送波成分を構成し、該中間周波数帯信号をその側波帯成分として周波数変換することを特徴とする。
請求項2に記載の発明によれば、前記スタブ部を、可変キャパシタを介して接地し、可変キャパシタの容量を変化させることで減衰極周波数を変更可能とした周波数変換方法を提供することができる。
本発明は、請求項3に記載のように、周波数変換器として提供することもできる。すなわち、半導体増幅素子を用いた直列帰還形の高周波発振回路を備えた周波数変換器であって線路の電気長が1波長(通過周波数における波長)であるマイクロストリップ線路を備える。そして、高周波信号と中間周波数帯信号との入力端子を、該マイクロストリップ線路上に設ける一方、該入力端子から電気長で半波長の位置にある点を該半導体増幅素子の入力伝送線路に接続する。
さらに該入力端子から電気長で1/4波長の位置にある点に所定の特性インピーダンスのスタブ部を設ける。このとき、マイクロストリップ線路において、入力端子と出力端子とを直接接続する線路の特性インピーダンスと、該スタブ部を有し入力端子と出力端子とを接続する線路の特性インピーダンスとを異なる値とする。本構成において、該半導体増幅素子の出力端子から該高周波発振回路の発振周波数を局部発振信号として搬送波成分を構成し、該中間周波数帯信号をその側波帯成分として周波数変換された信号を出力することを特徴とする。
ここで、請求項4に記載の発明では、前記スタブ部を、可変キャパシタを介して接地し、該可変キャパシタの容量を変化させることで減衰極周波数を変更可能とした周波数変換器を提供することもできる。
請求項5に記載の発明は、前記可変キャパシタが、バラクタダイオードであって、該バラクタダイオードへの印加電圧を調整することにより減衰極周波数を変更可能とした構成を提供する。
請求項6に記載の発明は、前記周波数変換器において、半導体増幅素子がFETであって、前記リング共振器をゲート回路に接続し、ソース回路からは周波数変換後の信号を出力し、ドレイン回路には開放スタブを設けた構成を提供するものである。
本発明によれば、本発明に係るリング共振器を用いることにより、周波数変換量を解析的、定量的に設計することができ、安定した高周波発振により高精度な周波数変換に寄与することができる。特に、局部発振器を別に用いない簡便な構成により、小型化及び安定化を図ることができる。
以下、本発明の実施形態を、図面に示す実施例を基に説明する。なお、実施形態は下記に限定されるものではない。
まず本発明における共振周波数が可変なリング共振器の構造について説述する。リング共振器の第1の実施態様としては、図1に示すようマイクロストリップ線路で実現されたリング共振器(1)を挙げることができる。
該リング共振器(1)において、リングは通過周波数での電気長が1波長(λ)のマイクロストリップ線路であり、線路上には共振器の入力側端(2)と出力側端(3)が、電気長でλ/2離れた位置に設けられる。さらに、リング周上で入力側端(2)から電気長でλ/4離れた位置(4)に電気長でλ/4の長さのスタブ部(5)が接続されている。なお、以下の記載では線路長の記述においては、すべて電気長を意味するものとして説述する。
本発明では、スタブ部(5)には印加電圧により容量を可変可能な可変キャパシタとしてバラクタダイオード(9)の一端が連結されており、他端は接地されている。本構成により後述するように電圧により共振周波数を変更させることができるが、可変キャパシタとしてはバラクタダイオード(9)以外の周知のデバイスを用いることができる。
本構成によれば、通過帯城で2等分点の片側回路を切り離すことができ、伝送線路の間に通過周波数でλ/2長の伝送線路を形成できる。
図1において、このリング共振器(1)の上側リング部の特性インピーダンスをZ1、下側リング部の特性インピーダンスをZ2、スタブ部(5)の特性インピーダンスをZ3とすると、減衰極周波数fは次の数1によって求められる。

(数1)tan2θp=2(1+Z1/Z2) ×Z3/Z2
f=θp°/90°×f0 (GHz) (f0は中心周波数)
例えば、リング共振器(1)を比誘電率3.5、基板厚1.67mm、導体厚35μm、誘電損失0.025の高周波回路基板において作成する。リングの実効半径は15mmで、開放スタブの長さは約20mmである。このときの各特性インピーダンスは、Z1=50Ω、Z2=131.8Ω、Z3=24.6Ωとした場合の周波数特性を測定した。
このときのリング共振器の高周波特性は図4に示す通りである。図において上側が通過特性で、下側が群遅延特性を示している。2GHz帯における通過損失は、約0.28dB、減衰極周波数は、約800MHzと約3200MHzであり、上記数2により求めた理論値(792MHz、3208MHz)とよく一致していることが分かる。また、比帯域は100%を超えており、群遅延特性も、2GHz±0.4GHzで1ns程度(一定)、ほぼ伝送線路の値である。
このように、リング共振器では急峻な減衰特性が得られる他、平坦な群遅延特性、平坦でロスの少ない通過帯域の周波数特性が特徴であり、従来の誘電体共振器に比して優れた特性を有する。
次に、リング共振器の各特性インピーダンスに係る減衰極周波数の解析について説述する。図8は、本リング共振器(1)におけるSマトリクスを説明する図である。各ポート#1〜#3を図のように定めると、このときのSマトリクスは数2で表される。
Figure 0004533987
そして、図9のように該共振回路の入力側端と出力側端との間で2ポートのデバイスとして扱い、スタブ部の反射係数をΓとすると、このときのSマトリクスは数3で表される。
Figure 0004533987
そして、共振条件S21R=0となるのはΓ=ΓLであり、出力側整合ΓLは、数4で表される。
Figure 0004533987
ここで、各特性インピーダンスがZ1=62.3Ω、Z2=90Ω、Z3=50Ωであり、中心周波数6.5GHzを入力した場合の通過特性を測定した。この結果を図10に示す。
図10において、反射特性S11と通過特性S21を示しており、減衰極周波数は3.9GHz及び9.1GHzとなっている。
またΓ及びΓLの周波数・位相特性を図11に示す。図11に見るように、減衰極周波数の値は、図11におけるΓ及びΓLの交点(Γ=ΓL)における周波数であり、Γによって定まることが分かる。
このような特性を利用して、本発明ではスタブ部(5)にバラクタダイオード(9)を配設し、Γの特性を変化させるように構成した。
すなわち、可変キャパシタの容量C=0pFの場合には、上述のようにグラフ(30)の特性を示し、減衰極周波数が3.9GHz、9.1GHzとなるが、容量Cを変化させることで、グラフが移動し、Γ及びΓLの交点も変化する。
例えば、C=0.2pFの時には、3.3GHz及び8.3GHz、C=0.5pFの時には、2.9GHz及び7.6GHzに変化する。
このように、本発明によればバラクタダイオード(9)への印加電圧を変化させることで、減衰極周波数が変化するように構成した。
次に、本リング共振器のQ値について考察する。
一般的に、誘電体共振器は、そのQ値が高いことから、誘電体共振器で安定化した発振器からの出力波形は、信号純度が高い特徴がある。従って、信号純度の指標の1つである位相雑音特性に優れている。
本発明に係るリング共振器のQ値は数5によって表すことができる。数5に示されるように、Q値は各特性インピーダンスによって決まり、本数式に基づくシミュレーション及び実証実験により、リング共振器のQ値が十分に高いことが示されている。
Figure 0004533987
本発明に係るリング共振器の構成は以上の通りであり、本発明ではこれを用いて高周波発振回路を構成し、該高周波発振回路による周波数変換器を提供する。
図2は本発明における周波数変換器(10)であり、マイクロストリップ線路長が1波長のリング共振器(11)を用いている。リング共振器(11)の入力側端(12)からは高周波信号(RF)と共に中間周波数帯信号(IF)を入力(13)する。
出力側端(14)は半導体増幅素子としてFET(15)のゲート回路(16)に接続する。
リング共振器には図1の構成の通り、電気長で1/4波長のスタブ(17)を設けており、上述したとおり、バラクタダイオード(18)により共振周波数を変更可能としている。バラクタダイオード(18)には図示しないDC電源により印加電圧を入力する。
FET(15)のソース回路(19)からは周波数変換された出力信号を出力(20)し、ドレイン回路(21)には開放スタブ(22)を設けている。
以上の構成によると、リング共振器を用いた高周波発振回路により、高周波信号の発振が実現されると共に、入力に中間周波数帯信号(IF)を入力することにより、高周波信号を搬送波成分、中間周波数帯信号が周波数変換されて側波帯成分となる出力信号が得られる。
すなわち、上記の高周波発振回路によると、可変キャパシタの容量が0である場合、図3に示すような発振周波数特性が得られる。9.3GHz付近において急峻な発振特性を示しており、本発明のリング共振器による安定で急峻な発振回路の特徴が実証されている。
そして、このときに25MHzの中間周波数帯信号を入力した時の出力特性が図4に示されるスペクトルである。図のように、9.3GHzの搬送波成分の両側に、25MHz離れて側波帯成分が形成されている。
また、図5は100MHzの中間周波数帯信号を入力した時の出力特性であり、ここでも100MHz離れて側波帯成分が形成されている。
このように、本発明では従来の局部発振器を別に設けて周波数変換器で変換する構成と異なり、リング共振器に対して発振周波数と異なる信号を入力することにより、周波数変換されて、図のようなスペクトルを得ることができる。
以上のように、本発明の周波数変換器は、従来の誘電体共振器を用いた構成では位置の決定が経験と勘に頼らざるを得ず、設計が困難かつ不安定であった問題点を解消し、各特性インピーダンスを定めることで定式的に周波数変換量の設計が行えるようになった。
さらに、図1で示したリング共振器のように可変キャパシタを設けた場合には、高周波発振回路の発振周波数特性は図6のように変化する。設計値で9.24GHz〜9.37GHzの周波数範囲とし、実測値として9.26GHz〜9.35GHzの高周波発振を得た。
本発明の周波数変換器に、このように十分な周波数範囲で、安定に高周波発振が可能な可変高周波発振回路を設けることにより、自在に周波数変換量を変化させることができる。
本発明では、必ずしも可変キャパシタを用いたリング共振器ではなく、図12に示すようにスタブ部(5)に開放スタブを用いる構成でもよい。
また、図13及び図14に示すようなリング共振器を用いることもできる。図13は図12で示した円形のリングに代えて矩形のリングを用いたリング共振器を示している。
本発明は、このようなリングの形状は問わず、電気長及びインピーダンスが同じであれば、どのように構成してもよい。
なお、入力端子及び出力端子に接続されているマイクロストリップ線路6及び7は信号の反射を抑えるために設けられているものであり、その特性インピーダンスZ0は、数1からも分かるように、減衰極周波数には影響しない。
図14はリング共振器の別実施例を示す模式図である。図12の構成と異なる点は、入力側端(2)からλ/4離れた位置(4)に接続されるスタブ部(5)の長さがλ/2であり、かつ、先端が接地されていることである。
図1における開放スタブ付リング共振器は、減衰極の周波数間隔を広くできるが、周波数がゼロのときに減衰が起きないのに対し、本短絡スタブ付リング共振器は、減衰極の周波数間隔を開放スタプの場合ほど広くできないが、周波数がゼロ(と通渦中心周波数の2倍の周波数)のとき、信号を通過させないという特徴がある。
図15は、図14のリングフィルタにおいて、Z1=50Ω、Z2=131.8Ω、Z3=70.7Ωにしたときの特性図(上側が通過特性で、下側が反射特性)である。通過中心周波数が2GHzのとき、減裳裾周波数が約1.4GHzと2.6GHzであり、開放スタブの場合(800MHzと3.2GHz)よりも間隔が狭いが、周波数ゼロの場合と4GHz(通過中心周波数町置倍の周波数)においても減衰していることが分かる。
本発明に係るリング共振器の1実施例の模式図である。 本発明の周波数変換器の構成図である。 本発明に係る高周波発振回路による周波数特性図である。 本発明の周波数変換器による周波数変換の結果を示す特性図である。 本発明の周波数変換器による周波数変換の結果を示す特性図である。 本発明に係る可変高周波発振回路による周波数特性図である。 リング共振器の高周波特性図である。 リング共振器のSマトリクスを説明するための図である。 リング共振器のSマトリクスを説明するための図である。 リング共振器の通過特性を示す図である。 Γ及びΓLの周波数・位相特性を示す図である。 本発明に係るリング共振器の別実施例1の模式図である。 本発明に係るリング共振器の別実施例2の模式図である。 本発明に係るリング共振器の別実施例3の模式図である。 本発明に係るリング共振器の別実施例3による周波数特性図である。 従来の誘電体共振器の構成を説明する図である。 従来の誘電体共振器の構成を説明する図である。 従来の電圧制御可能な誘電体共振器の構成を説明する図である。
符号の説明
10 周波数変換器
11 リング共振器
12 入力側端
13 RF・IF帯の各信号入力
14 出力側端
15 FET
16 ゲート回路
17 スタブ部
18 バラクタダイオード
19 ソース回路
20 周波数変換後の出力信号
21 ドレイン回路
22 開放スタブ

Claims (6)

  1. 半導体増幅素子を用いた直列帰還形の高周波発振回路を用いた周波数変換方法であって、
    線路の電気長が1波長(通過周波数における波長、以下同じ)であるマイクロストリップ線路リング共振器を用い、
    該マイクロストリップ線路上の入力端子から高周波信号と中間周波数帯信号とを合わせて入力する一方、
    該入力端子から電気長で半波長の位置にある点を該半導体増幅素子の入力伝送線路に接続し、
    さらに該入力端子から電気長で1/4波長の位置にある点に所定の特性インピーダンスのスタブ部を設け
    該マイクロストリップ線路において、入力端子と出力端子とを直接接続する線路の特性インピーダンスと、該スタブ部を有し入力端子と出力端子とを接続する線路の特性インピーダンスとを異なる値とし、
    該半導体増幅素子の出力端子から該高周波発振回路の発振周波数を局部発振信号として搬送波成分を構成し、該中間周波数帯信号をその側波帯成分として周波数変換する
    ことを特徴とする周波数変換方法。
  2. 前記スタブ部を、可変キャパシタを介して接地し、
    該可変キャパシタの容量を変化させることで減衰極周波数を変更可能とした
    請求項1に記載の周波数変換方法。
  3. 半導体増幅素子を用いた直列帰還形の高周波発振回路を備えた周波数変換器であって、
    線路の電気長が1波長(通過周波数における波長、以下同じ)であるマイクロストリップ線路を備え、
    高周波信号と中間周波数帯信号との入力端子を、該マイクロストリップ線路上に設ける一方、
    該入力端子から電気長で半波長の位置にある点を該半導体増幅素子の入力伝送線路に接続し、
    さらに該入力端子から電気長で1/4波長の位置にある点に所定の特性インピーダンスをもつスタブ部を設け
    該マイクロストリップ線路において、入力端子と出力端子とを直接接続する線路の特性インピーダンスと、該スタブ部を有し入力端子と出力端子とを接続する線路の特性インピーダンスとを異なる値とし、
    該半導体増幅素子の出力端子から該高周波発振回路の発振周波数を局部発振信号として搬送波成分を構成し、該中間周波数帯信号をその側波帯成分として周波数変換された信号を出力する
    ことを特徴とする周波数変換器。
  4. 前記スタブ部を、可変キャパシタを介して接地し、
    該可変キャパシタの容量を変化させることで減衰極周波数を変更可能とした
    請求項3に記載の周波数変換器。
  5. 前記可変キャパシタが、バラクタダイオードであって、
    該バラクタダイオードへの印加電圧を調整することにより減衰極周波数を変更可能とした
    ことを特徴とする請求項4に記載の周波数変換器。
  6. 前記周波数変換器において、半導体増幅素子がFETであって、
    前記リング共振器をゲート回路に接続し、ソース回路からは周波数変換後の信号を出力し、ドレイン回路には開放スタブを設けた
    請求項3又は4に記載の可変高周波発振器。
JP2004260344A 2004-09-07 2004-09-07 周波数変換方法及び周波数変換器 Expired - Fee Related JP4533987B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004260344A JP4533987B2 (ja) 2004-09-07 2004-09-07 周波数変換方法及び周波数変換器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004260344A JP4533987B2 (ja) 2004-09-07 2004-09-07 周波数変換方法及び周波数変換器

Publications (2)

Publication Number Publication Date
JP2006080698A JP2006080698A (ja) 2006-03-23
JP4533987B2 true JP4533987B2 (ja) 2010-09-01

Family

ID=36159816

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004260344A Expired - Fee Related JP4533987B2 (ja) 2004-09-07 2004-09-07 周波数変換方法及び周波数変換器

Country Status (1)

Country Link
JP (1) JP4533987B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4698639B2 (ja) * 2007-06-06 2011-06-08 三菱電機株式会社 高周波フィルタ
JP2011091682A (ja) * 2009-10-23 2011-05-06 Murata Mfg Co Ltd 無線信号受信装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10163758A (ja) * 1996-12-03 1998-06-19 Matsushita Electric Ind Co Ltd ミキサ
JPH11136013A (ja) * 1997-10-29 1999-05-21 Matsushita Electric Ind Co Ltd 帯域通過装置

Also Published As

Publication number Publication date
JP2006080698A (ja) 2006-03-23

Similar Documents

Publication Publication Date Title
US7183882B2 (en) Microstrip band pass filter using end-coupled SIRs
US9300022B2 (en) Vaisman baluns and microwave devices employing the same
US9270235B2 (en) Amplifier and amplifying method
US7498897B2 (en) Impedance matching circuit, and semiconductor element and radio communication device using the same
US20060152298A1 (en) Transition between a rectangular waveguide and a microstrip line
JP4533987B2 (ja) 周波数変換方法及び周波数変換器
US7187252B2 (en) Apparatus for delaying radio frequency signals
JP2003282721A (ja) 半導体装置および送受信装置
JP2007142977A (ja) チューナブルアンテナ及びその制御方法
US6614329B1 (en) Radio frequency/microwave/millimeterwave filter
JP5241599B2 (ja) 高調波終端回路
JP2006080697A (ja) リング共振器及びそれを用いた可変高周波発振器
JP2006080696A (ja) 高周波発振器
WO2018116345A1 (ja) 高周波回路及び高周波電力増幅器
Figur et al. RF MEMS variable matching networks for multi-band and multi-mode GaN power amplifiers
US11012038B2 (en) Power amplifier
CN114824702B (zh) 一种小型化超宽带超宽阻带平面带通滤波器
KR101758091B1 (ko) 유전체 공진기를 이용한 발진기
JP6678827B2 (ja) 高周波増幅器
WO2008069384A1 (en) Broadband active balun and balanced mixer using reactive feedback
JP2004289749A (ja) 周波数イコライザ
US3259847A (en) Multi-idler parametric amplifier with lower frequency pump
JPH09260976A (ja) 電界効果トランジスタ増幅器
JP5950088B2 (ja) トラップ回路および通信機
JP2004349862A (ja) フィルタ装置並びにインピーダンス変換回路、平衡−不平衡分配回路及びプッシュプル増幅回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070822

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100119

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100317

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100427

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100510

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130625

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees