JP4481391B2 - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP4481391B2
JP4481391B2 JP20238299A JP20238299A JP4481391B2 JP 4481391 B2 JP4481391 B2 JP 4481391B2 JP 20238299 A JP20238299 A JP 20238299A JP 20238299 A JP20238299 A JP 20238299A JP 4481391 B2 JP4481391 B2 JP 4481391B2
Authority
JP
Japan
Prior art keywords
liquid crystal
substrate
semiconductor layer
light shielding
shielding layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP20238299A
Other languages
English (en)
Other versions
JP2001033822A (ja
Inventor
哲哉 大友
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Toshiba Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Mobile Display Co Ltd filed Critical Toshiba Mobile Display Co Ltd
Priority to JP20238299A priority Critical patent/JP4481391B2/ja
Publication of JP2001033822A publication Critical patent/JP2001033822A/ja
Application granted granted Critical
Publication of JP4481391B2 publication Critical patent/JP4481391B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Thin Film Transistor (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、画素表示素子を構成する半導体層とこれを駆動する周辺駆動回路とを内蔵するとともに、前記半導体層の下側には基板側からの入射光を阻止する遮光層が形成されたトップゲート型の薄膜トランジスタ基板と、前記基板の対向基板とを配向膜を介して貼り合わせ、前記両基板の間に液晶を挟持させた液晶表示装置に関するものである。
【0002】
【従来の技術】
近年、微細加工技術、材料技術、及び高密度実装技術などの進歩とマルチメディア機器の急速な普及により、幅広い画面サイズの液晶表示装置がAV、OA、車載、情報通信などの様々な用途に用いられており、CRTにかわるキーデバイスとしてエレクトロニクス業界全体の注目を集めている。
【0003】
なかでも、液晶表示装置に特有の薄型軽量をさらに進化させ、CRTでは実現困難であった商品領域(例えばA4,B5サイズのノート型パーソナルコンピュータ[以下、PCと称す]からサブノートPCやモバイルPC、DIN規格対応のカナビゲーションシステム、モニタ一体型ビデオムービ、ペン入力型携帯情報端末など)にさらなる展開を見せており、特に、周辺駆動回路の内蔵を可能としたポリシリコン薄膜トランジスタを用いた液晶表示装置の開発が活発である。
【0004】
また、駆動回路のみならず、DAC、メモリ素子や太陽電池、チューナなども内蔵させたSOG(system on glass)パネルも提案されている。
図4は、液晶表示装置に使用されている従来のトップゲート型低温多結晶Si薄膜トランジスタ(以下TFTと省略)を示し、以下nチャネルLDD−TFTについて述べる。
【0005】
基板1には、液晶表示装置とした際に基板の側からの入射光を阻止するために、Mo,Ta,Al,Crなどの金属又はその合金にて遮光層2が形成される。
遮光層2の形成された基板には遮光層用の絶縁層3が形成され、この絶縁層3を介して前記遮光層2と対向する位置には、両側にLDD領域6a,6bを備えたチャネル領域7が形成され、LDD領域6a,6bの端部にはドーピングされた多結晶Siからなるソース領域4とドレイン領域5が形成される。
【0006】
前記LDD領域6a,6bを備えたチャネル領域7、ソース領域4、ドレイン領域5、および絶縁層3の全面を覆うようにゲート絶縁層8が形成され、ゲート絶縁層8を介してチャネル領域7と対向する位置にはゲート電極9が形成される。
ゲート電極9およびゲート絶縁層8の全面を覆うように層間絶縁層10が形成され、上述のソース領域4およびドレイン領域5と電気的に接続するための層間絶縁層コンタクトホール11a,11bが形成される。
【0007】
ソース領域4と層間絶縁層コンタクトホール11aを介して電気的に接続されるソース電極12と、ドレイン領域5と層間絶縁層コンタクトホール11bを介して電気的に接続されるドレイン電極13とが形成される。
形成されたソース電極12とドレイン電極13および層間絶縁層10の全面を覆うように保護膜15が形成され、保護膜15を介してドレイン電極13と対向する位置には、保護膜コンタクトホール16を介してドレイン電極13に電気的に接続される画素電極14が形成される。
【0008】
上記のように構成されたTFT基板と対向基板とを貼り合せて前記両基板の間に液晶を挟持させた液晶表示装置では、蛍光灯などによるバックライト光が基板1の裏側に設けられる。
そのため、この入射光が多結晶Si層であるソース領域4とドレイン領域5に直接にあたって半導体層のフォトコンダクティビティの影響でTFTオフ領域でのリーク電流が増加し表示特性に対し重大な悪影響を与えるのを防ぐため、上述のように半導体層の下側には、遮光層2を形成して表示劣化を低減している。
【0009】
【発明が解決しようとする課題】
しかしながら上記のように構成された液晶表示装置では、遮光層2がTFTの全体を覆うとともに、この遮光層2がソース電極12からドレイン電極13にわたって配置された構造となっている。
また、遮光層2は通常は導電性を有する金属合金による薄膜にて形成されるため、上記のように構成された遮光層2を配置すると、ソース電極12とドレイン電極13との間には新たな寄生容量が発生する。また、層間絶縁層10を挟んでいるとはいえ、ある程度のリーク抵抗も寄生する。
【0010】
このような寄生容量やリーク抵抗が発生すると、クロストークをはじめとする表示特性の劣化が生じるという問題がある。
また、遮光層2がTFTの全体を覆うとともに、この遮光層2がソース電極12からドレイン電極13にわたって配置された構造とすると、半導体層が入射光を透過する開口領域にまで半導体層が形成されている場合には、実質的に開口面積を減らすことになり、光の利用効率が減少する。半導体層のみの場合は光を透過するので問題は小さいが、遮光層2の配置は直接に影響を与えることとなる。
【0011】
加えて、遮光層2と半導体層の間の絶縁層3に欠陥が生じれば、輝点、滅点などの画素欠陥の増加につながり、歩留まり面でのデメリットも生じてくるという問題もある。
本発明は前記問題点を解決し、遮光層に起因するソース、ドレイン電極間の寄生容量、リーク抵抗を低減し、カップリングによるクロストーク等の表示品質の劣化を低減できる液晶表示装置を提供することを目的とする。
【0012】
【課題を解決するための手段】
本発明の液晶表示装置は、トップゲート型低温多結晶TFT基板に形成された遮光層の構成を特殊にしたことを特徴とする。
この本発明によると、遮光層に起因するソース、ドレイン電極間の寄生容量、抵抗を低減し、カップリングによるクロストーク等の表示品質の劣化を低減できる。
【0013】
【発明の実施の形態】
本発明の請求項1記載の液晶表示装置は、画素表示素子を構成する半導体層とこれを駆動する周辺駆動回路とを内蔵するとともに、前記半導体層の下側には基板側からの入射光を阻止する遮光層が形成されたトップゲート型の薄膜トランジスタ基板と、前記基板の対向基板とを配向膜を介して貼り合わせ、前記両基板の間に液晶を挟持させた液晶表示装置であって、前記薄膜トランジスタ基板の遮光層の面積が前記半導体層の面積よりも小さくなるように構成したことを特徴とする。
【0014】
この構成によると、遮光層によって新たに生ずるソース・ドレイン電極間の寄生容量値、寄生抵抗値の低減が可能となり、カップリングによるクロストーク等の表示品質の低下を低減できる。
本発明の請求項2記載の液晶表示装置は、請求項1において、遮光層が、半導体層のソース電極の側あるいはドレイン電極の側の何れか一方のみの下側に配置されたことを特徴とする。
【0015】
この構成によっても上記と同様の効果が得られる。
本発明の請求項3記載の液晶表示装置は、請求項1において、半導体層の薄膜トランジスタが複数ゲート構成であり、前記複数ゲートに対応する薄膜トランジスタのうち、一部の薄膜トランジスタの下側のみに遮光層が配置されたことを特徴とする。
【0016】
この構成によると、複数ゲート構成の液晶表示装置においても、隣り合ったTFT間の相互影響を打ち消し、上記と同様の効果が得られる。
本発明の請求項4記載の液晶表示装置は、画素表示素子を構成する半導体層とこれを駆動する周辺駆動回路とを内蔵するとともに、前記半導体層の下側には基板側からの入射光を阻止する遮光層が形成されたトップゲート型の薄膜トランジスタ基板と、前記基板の対向基板とを配向膜を介して貼り合わせ、前記両基板の間に液晶を挟持させた液晶表示装置であって、前記遮光層が、半導体層のソース電極領域、ドレイン電極領域、およびチャネル領域にそれぞれほぼ対応するように分割された形状であることを特徴とする。
【0017】
この構成によると、遮光層における遮光の効果を殆ど損なうことなく、ソース・ドレイン電極、チャネル間の相互影響の低減が可能となり、表示特性に対する悪影響を低減できる。
以下、本発明の各実施の形態を図1〜図3を用いて説明する。
なお、従来例を示す図4と同様をなすものには同一の符号を付けて説明する。
【0018】
(実施の形態1)
図1は本発明の(実施の形態1)を示す。
この図1は、配向膜を介して貼り合わせられてセルを構成する液晶表示装置用のTFT基板を示し、表示品質の低下を低減するために遮光層2aの形成位置およびその面積を従来例を示す図4の遮光層2とは異なる構成とした。
【0019】
詳しくは、基板1の表面には、その面積が半導体層よりも小さくなるように遮光層2aが形成されている。この遮光層2aは、画素電極14を接続したドレイン領域5の側の半分の半導体層に相応する部分のみを覆っている。
このように半導体層の面積よりも遮光層2aの面積を小さくすることで、遮光層2aによって生じるソース電極12とドレイン電極13の間の寄生容量値や寄生抵抗値を低減でき、カップリングによるクロストーク等の表示品質の低下を低減できる。
【0020】
また、上述のように遮光層2aは、ドレイン領域5の側の半分の半導体層に相応する部分のみを覆っているため、遮光層2aによる寄生容量及びリーク抵抗成分がドレインの側のみにかかり、ソース・ドレイン間の相互影響がさらに低減できる。
また、遮光の効果は、半導体層を半分覆っていることである程度得られる。
【0021】
従って、遮光効果を保ちながらも、寄生容量、抵抗の副作用を抑えた表示品質の良好な液晶表示装置が得られ、特にTFT形状などの影響でフォトコンダクティビティによるリーク抵抗に方向性、つまりソース電極12からドレイン電極13の方向へのリーク抵抗と、逆にドレイン電極13からソース電極12の方向へのリーク抵抗に差が見られる場合に有効である。
【0022】
なお、TFTの形状や構成、駆動電位の組み合わせによっては、ソース領域4の側に遮光層2aを配置した方が効果が大きい場合もあるので、配置を制限するものではない。
(実施の形態2)
図2は、本発明の(実施の形態2)を示す。
【0023】
この(実施の形態2)では、ゲート電極9a,9bを有するデュアルゲート構造のTFTを用いた点で上記(実施の形態1)と異なるが、それ以外の基本的な構成については同様である。
2つのゲート電極9a,9bを有するデュアルゲート構成のTFTは、リーク電流を低減させるために一般的によく採用される構成である。
【0024】
詳しくは、ソース領域4a,ドレイン領域5a,チャネル領域7aを有するTFT18aと、ソース領域4b,ドレイン領域5b,チャネル領域7bを有するTFT18bとが並べて配置され、それぞれの間にはLDD領域6a〜6eが複数設けられており、TFT18aのドレイン領域5aとTFT18bのソース領域4bとが共通とみなせる構成をとっている。
【0025】
また、遮光層2aは、上記(実施の形態1)と同様に、その面積が半導体層よりも小さくなるように形成されるとともに、画素電極14の側のTFT18bに対応する部分のみを覆うように配置されている。
上記のように構成されたデュアルゲート構成のTFT基板を用いた液晶表示装置では、隣り合ったTFT間の相互影響が打ち消され、遮光層2aによる寄生容量及びリーク抵抗成分が画素電極14の側のTFT18bのみにかかるため、ソース電極12との関係は遮断でき、表示品質の劣化を低減できる。
【0026】
また、遮光の効果は、一方のTFTのフォトコンダクティビティを抑え込んでいるため十分な効果が得られる。
従って、デュアルゲート構成の液晶表示装置において、2つの半導体層のうちの一部の半導体層の下側にのみ遮光層2aが形成されるように配置することで、リーク電流の低減を狙った構成の画素において遮光効果を保ちながらも、寄生容量や抵抗の副作用の無い表示品質の良好な液晶表示装置を得ることができる。
【0027】
なお、上記説明では遮光層2aをTFT18bの側に配置したが、TFTの形状や構成、駆動電位の組み合わせによっては、ソース電極12の側のTFT18aに遮光層2aを配置した方が効果が大きい場合もあるため、配置を制限するものではない。
また、上記(実施の形態1)と同様に、TFT形状などの影響でフォトコンダクティビティによるリーク抵抗に方向性が見られる場合に、この構成は特に有効である。
【0028】
さらに、上記説明ではデュアルゲート構成の液晶表示装置について述べたが、3つ以上の複数ゲート構成のものについても同様の構成とすることができる。
(実施の形態3)
図3は、本発明の(実施の形態3)を示す。
上記(実施の形態1)および(実施の形態2)では、半導体層の下側に形成する遮光層2aの面積を半導体層の面積よりも小さくなるように構成したが、この(実施の形態3)では遮光層の面積は制御せずに各電極領域に対応して分割した点で異なり、その他の点については上記(実施の形態1)とほぼ同様である。
【0029】
詳しくは、この(実施の形態3)では、従来は単体で形成されていた遮光層2を複数に分割し、具体的には半導体層のソース領域4に対応した遮光層2bと、チャネル領域7に対応した遮光層2cと、ドレイン領域5に対応した遮光層2dとに分割している。また、分離のためのスリット17a,17bは、LDD領域6a,6bの位置に合わせている。
【0030】
このように遮光層2b〜2dを、半導体層のソース電極領域4、ドレイン電極領域5、チャネル領域7にそれぞれほぼ対応するように分割された形状とすることで、遮光層2b〜2dによる寄生容量及びリーク抵抗成分が、ソース領域4、チャネル領域7、ドレイン領域5に完全に分離されることになるので、各領域間の相互影響を非常に小さくできる。
【0031】
また、分離スリット17a,17bの位置をLDD領域6a,6bに合わせることで、フォトコンダクティビティを起こすキャリア発生量を最小に抑えることができる。
従って、光の入射する領域を最小限に抑えた上に、TFTの各領域間の相互影響の遮断が可能となり、副作用の少ない良好な表示品質の液晶表示装置が得られる。
【0032】
また、このような構成の液晶表示装置は、TFT形状、電位の状態などがシンメトリックで、フォトコンダクティビティによるリーク抵抗に方向性が小さい場合に特に有効である。
なお、分離スリット24a,24bの位置はLDD領域6a,6bに限定するものではなく、製造上の加工精度や要求される特性レベルに応じて幅と位置を選択できる。
【0033】
【発明の効果】
以上のように本発明の液晶表示装置によると、トップゲート型の薄膜トランジスタ基板を用いた液晶表示装置において、薄膜トランジスタ基板の遮光層の面積が前記半導体層の面積よりも小さくなるように構成することで、フォトコンダクティビティ対策として設けられた金属合金の遮光層に起因するソース・ドレイン電極間の寄生容量値、寄生抵抗値を低減できるため、カップリングによるクロストーク等の表示品質の低下が低減され、表示品質に優れた液晶表示装置とすることができる。
【0034】
あるいは、トップゲート型の薄膜トランジスタ基板を用いた液晶表示装置において、遮光層を、半導体層のソース電極領域、ドレイン電極領域、およびチャネル領域にそれぞれほぼ対応するように分割された形状とすることで、遮光の効果を殆ど損なうことなく、ソース・ドレイン電極、チャネル間の相互影響を低減でき、表示特性に対する悪影響を低減できる。
【0035】
その結果、上記のように構成された液晶表示装置は、高輝度のバックライトを採用してもフォトコンダクティビティの悪影響を副作用なしに低減した高品位な表示特性を得ることができる。
【図面の簡単な説明】
【図1】本発明の(実施の形態1)における液晶表示装置に使用されるTFT基板の画素領域の断面図
【図2】本発明の(実施の形態2)における液晶表示装置に使用されるTFT基板の画素領域の断面図
【図3】本発明の(実施の形態3)における液晶表示装置に使用されるTFT基板の画素領域の断面図
【図4】従来の液晶表示装置に使用されるTFT基板の画素領域の断面図
【符号の説明】
1 基板
2 遮光層
4 ソース領域
5 ドレイン領域
6a,6b LDD領域
7 チャネル領域
8 ゲート絶縁層
9 ゲート電極
12 ソース電極
13 ドレイン電極
14 画素電極

Claims (3)

  1. 画素表示素子を構成する半導体層とこれを駆動する周辺駆動回路とを内蔵するとともに、前記半導体層の下側には基板側からの入射光を阻止する遮光層が形成されたトップゲート型の薄膜トランジスタ基板と、前記基板の対向基板とを配向膜を介して貼り合わせ、前記両基板の間に液晶を挟持させた液晶表示装置であって、前記薄膜トランジスタ基板の遮光層の面積が前記半導体層の面積よりも小さくなるように構成され、前記遮光層が、半導体層のソース領域の側あるいはドレイン領域の側の何れか一方のみの下側に配置され、半導体層を半分覆っている液晶表示装置。
  2. 画素表示素子を構成する半導体層とこれを駆動する周辺駆動回路とを内蔵するとともに、前記半導体層の下側には基板側からの入射光を阻止する遮光層が形成されたトップゲート型の薄膜トランジスタ基板と、前記基板の対向基板とを配向膜を介して貼り合わせ、前記両基板の間に液晶を挟持させた液晶表示装置であって、前記薄膜トランジスタ基板の遮光層の面積が前記半導体層の面積よりも小さくなるように構成され、半導体層の薄膜トランジスタが複数ゲート構成であり、前記複数ゲートに対応する薄膜トランジスタのうち、一部の薄膜トランジスタの下側のみに遮光層が配置された液晶表示装置
  3. 画素表示素子を構成する半導体層とこれを駆動する周辺駆動回路とを内蔵するとともに、前記半導体層の下側には基板側からの入射光を阻止する遮光層が形成されたトップゲート型の薄膜トランジスタ基板と、前記基板の対向基板とを配向膜を介して貼り合わせ、前記両基板の間に液晶を挟持させた液晶表示装置であって、前記遮光層が、半導体層のソース領域、ドレイン領域、およびチャネル領域にそれぞれほぼ対応するように分割された形状であり、前記ソース領域と前記チャネル領域との間及び前記ドレイン領域と前記チャネル領域との間のそれぞれのLDD領域の位置に合わせて遮光層を分離する分離スリットが形成された液晶表示装置。
JP20238299A 1999-07-16 1999-07-16 液晶表示装置 Expired - Fee Related JP4481391B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20238299A JP4481391B2 (ja) 1999-07-16 1999-07-16 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20238299A JP4481391B2 (ja) 1999-07-16 1999-07-16 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2001033822A JP2001033822A (ja) 2001-02-09
JP4481391B2 true JP4481391B2 (ja) 2010-06-16

Family

ID=16456581

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20238299A Expired - Fee Related JP4481391B2 (ja) 1999-07-16 1999-07-16 液晶表示装置

Country Status (1)

Country Link
JP (1) JP4481391B2 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5528039B2 (ja) * 2009-09-15 2014-06-25 株式会社ジャパンディスプレイ 液晶表示装置
CN103492939B (zh) 2011-04-22 2016-08-17 夏普株式会社 液晶显示面板
JP5855888B2 (ja) * 2011-09-30 2016-02-09 株式会社ジャパンディスプレイ 液晶表示装置
JP2014160268A (ja) * 2014-04-14 2014-09-04 Japan Display Inc 液晶表示装置
JP2015206819A (ja) * 2014-04-17 2015-11-19 株式会社ジャパンディスプレイ 表示装置
JP6350984B2 (ja) 2014-04-24 2018-07-04 Tianma Japan株式会社 薄膜トランジスタ及び表示装置
CN105448933B (zh) * 2015-11-24 2018-10-30 深圳市华星光电技术有限公司 用于液晶面板中的阵列基板及其制作方法
CN108878537B (zh) * 2017-05-12 2021-02-12 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、显示面板和显示装置
JP7045185B2 (ja) * 2017-12-27 2022-03-31 株式会社ジャパンディスプレイ アレイ基板、アレイ基板の製造方法、表示装置及びスイッチング素子

Also Published As

Publication number Publication date
JP2001033822A (ja) 2001-02-09

Similar Documents

Publication Publication Date Title
US6624012B2 (en) Semiconductor device and method of manufacturing thereof
KR100663877B1 (ko) 반도체장치
KR101472849B1 (ko) 박막트랜지스터 기판, 이의 제조 방법 및 이를 갖는액정표시패널
US20060157705A1 (en) Thin film transistor array panel
US8242503B2 (en) Multi-gate thin film transistor device
US20090233392A1 (en) Liquid crystal display device and fabrication method thereof
US8748892B2 (en) Thin film transistor and method for fabricating the same
US7924355B2 (en) Liquid crystal display device
JP4481391B2 (ja) 液晶表示装置
JP2006317867A (ja) 薄膜トランジスタ基板及び液晶表示パネル
US8552433B2 (en) Display device
KR20090009630A (ko) 표시 패널 어셈블리, 그 제조 방법 및 이를 구비한 표시장치
JP3819104B2 (ja) 液晶表示装置
US20070145370A1 (en) Electro-optic device, method for manufacturing the same, and electronic apparatus
JP2003338628A (ja) 薄膜半導体装置、電気光学装置、電子機器、薄膜半導体装置の製造方法、電気光学装置の製造方法
US20100044710A1 (en) Active matrix substrate
JPH0926600A (ja) 液晶表示装置
JP3548063B2 (ja) アクティブマトリクス型表示装置
JP5186728B2 (ja) 電気光学装置用基板及び電気光学装置、並びに電子機器
JP2000206565A (ja) 表示装置用半導体素子及びこれを用いた液晶表示装置
US11614664B2 (en) Electro-optical device, manufacturing method of electro-optical device, and electronic apparatus
JP4994491B2 (ja) プロジェクタ
US20050001944A1 (en) Method of stabilizing parasitic capacitance in an LCD device
JP2000039606A (ja) 液晶表示装置
US20080308808A1 (en) Thin film transistor array substrate and method for fabricating same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051201

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20061109

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080924

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081007

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081205

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100223

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100318

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130326

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4481391

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130326

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140326

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees