JP4400438B2 - LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD - Google Patents

LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD Download PDF

Info

Publication number
JP4400438B2
JP4400438B2 JP2004360105A JP2004360105A JP4400438B2 JP 4400438 B2 JP4400438 B2 JP 4400438B2 JP 2004360105 A JP2004360105 A JP 2004360105A JP 2004360105 A JP2004360105 A JP 2004360105A JP 4400438 B2 JP4400438 B2 JP 4400438B2
Authority
JP
Japan
Prior art keywords
light emission
current
voltage
transistor
gradation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004360105A
Other languages
Japanese (ja)
Other versions
JP2006171109A (en
Inventor
友之 白嵜
潤 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2004360105A priority Critical patent/JP4400438B2/en
Priority to US11/302,590 priority patent/US7663615B2/en
Priority to KR1020067016170A priority patent/KR100854857B1/en
Priority to EP05816738.8A priority patent/EP1714267B1/en
Priority to PCT/JP2005/023214 priority patent/WO2006064943A1/en
Priority to TW094143973A priority patent/TWI327719B/en
Priority to CN2005800047929A priority patent/CN1918617B/en
Publication of JP2006171109A publication Critical patent/JP2006171109A/en
Application granted granted Critical
Publication of JP4400438B2 publication Critical patent/JP4400438B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、発光駆動回路及びその駆動制御方法、並びに、表示装置及びその表示駆動方法に関し、特に、表示データに応じた電流を供給することにより所定の輝度階調で発光する電流制御型(又は、電流駆動型)の発光素子を、複数配列してなる表示パネル(画素アレイ)に適用可能な発光駆動回路及びその駆動制御方法、並びに、該発光駆動回路を各表示画素に備えた表示装置及びその表示駆動方法に関する。   The present invention relates to a light emission drive circuit, a drive control method thereof, a display device, and a display drive method thereof, and more particularly, a current control type (or a light emission type) that emits light at a predetermined luminance gradation by supplying a current according to display data. , Current drive type) light emitting drive circuit applicable to a display panel (pixel array) in which a plurality of light emitting elements are arranged, a drive control method thereof, a display device including the light emission drive circuit in each display pixel, and The present invention relates to the display driving method.

近年、パーソナルコンピュータや映像機器のモニタやディスプレイとして、旧来の陰極線管(CRT)を適用した表示装置に替わる表示デバイスの普及が著しい。特に、液晶表示装置(LCD)においては、旧来の表示装置に比較して、薄型軽量化、省スペース化、低消費電力化等が可能であるため、急速に普及している。また、比較的小型の液晶表示装置は、近年普及が著しい携帯電話やデジタルカメラ、携帯情報端末(PDA)等の表示デバイスとしても広く適用されている。   In recent years, a display device replacing a display device using a conventional cathode ray tube (CRT) as a monitor or display of a personal computer or video equipment has been widely used. In particular, liquid crystal display devices (LCD) are rapidly spreading because they can be made thinner and lighter, save space, reduce power consumption, and the like than conventional display devices. In addition, a relatively small liquid crystal display device is widely applied as a display device such as a mobile phone, a digital camera, and a personal digital assistant (PDA), which have been widely used in recent years.

このような液晶表示装置に続く次世代の表示デバイス(ディスプレイ)として、有機エレクトロルミネッセンス素子(以下、「有機EL素子」と略記する)や無機エレクトロルミネッセンス素子(以下、「無機EL素子」と略記する)、あるいは、発光ダイオード(LED)等のような発光素子(自己発光型の表示画素)を、マトリクス状に配列した表示パネルを備えた発光素子型の表示デバイス(以下、「発光素子型ディスプレイ」と記す)の本格的な実用化や普及が期待されている。   As a next-generation display device (display) following such a liquid crystal display device, an organic electroluminescence element (hereinafter abbreviated as “organic EL element”) or an inorganic electroluminescence element (hereinafter abbreviated as “inorganic EL element”). ) Or a light emitting element type display device (hereinafter referred to as “light emitting element type display”) including a display panel in which light emitting elements (self-luminous display pixels) such as light emitting diodes (LEDs) are arranged in a matrix. ) Is expected to be put to practical use and widespread use.

特に、アクティブマトリックス駆動方式を適用した発光素子型ディスプレイは、上述した液晶表示装置に比較して、表示応答速度が速く、また、視野角依存性もなく、高輝度・高コントラスト化、表示画質の高精細化等が可能であるとともに、液晶表示装置のようにバックライトを必要としないので、一層の薄型軽量化や低消費電力化が可能である、という極めて優位な特徴を有している。   In particular, a light-emitting element type display using an active matrix driving method has a higher display response speed than the above-described liquid crystal display device, and has no viewing angle dependency, and has high luminance and high contrast, and display image quality. In addition to being able to achieve high definition and the like, it does not require a backlight unlike a liquid crystal display device, and thus has an extremely advantageous feature that further reduction in thickness and weight and reduction in power consumption are possible.

そして、このような発光素子型ディスプレイにおいては、発光素子の動作(発光状態)を制御するための駆動制御機構や制御方法が種々提案されている。例えば、特許文献1等に記載されているように、表示パネルを構成する各表示画素ごとに、上記発光素子に加えて、該発光素子を発光駆動制御するための複数のスイッチング素子からなる駆動回路(以下、「発光駆動回路」と記す)を備えた構成が知られている。   In such a light emitting element type display, various drive control mechanisms and control methods for controlling the operation (light emission state) of the light emitting element have been proposed. For example, as described in Patent Document 1 and the like, for each display pixel constituting the display panel, in addition to the light emitting element, a driving circuit including a plurality of switching elements for controlling light emission driving of the light emitting element (Hereinafter, referred to as “light emission drive circuit”) is known.

図22は、従来技術における電圧制御アクティブマトリクス発光素子型ディスプレイの要部を示す概略構成図であり、図23は、従来技術における発光素子型ディスプレイに適用可能な表示画素(発光駆動回路及び発光素子)の構成例を示す等価回路図である。ここで、図23においては、発光素子として、有機EL素子を備えた表示画素の回路構成を示す。   FIG. 22 is a schematic configuration diagram showing a main part of a voltage-controlled active matrix light-emitting element type display in the prior art, and FIG. 23 shows display pixels (light emission drive circuit and light-emitting element applicable to the light-emitting element type display in the prior art. FIG. Here, FIG. 23 shows a circuit configuration of a display pixel including an organic EL element as a light emitting element.

特許文献1等に記載されたアクティブマトリクス型有機EL表示装置は、概略、図22に示すように、行、列方向に配設された複数の走査ライン(選択ライン;Y方向信号線)SLp及びデータライン(信号ライン;X方向信号線)DLpの各交点近傍に、複数の表示画素EMpがマトリクス状に配置された表示パネル110Pと、各走査ラインSLpに接続された走査ドライバ(Y方向周辺駆動回路)120Pと、各データラインDLに接続されたデータドライバ(X方向周辺駆動回路)130Pと、を備えた構成を有している。   As shown in FIG. 22, the active matrix organic EL display device described in Patent Document 1 generally includes a plurality of scanning lines (selection lines; Y-direction signal lines) SLp arranged in the row and column directions. A display panel 110P in which a plurality of display pixels EMp are arranged in a matrix in the vicinity of each intersection of data lines (signal lines; X direction signal lines) DLp, and a scanning driver (Y direction peripheral driving) connected to each scanning line SLp. Circuit) 120P and a data driver (X-direction peripheral drive circuit) 130P connected to each data line DL.

また、各表示画素EMpは、図23に示すように、ゲート端子が走査ラインSLpに、ソース端子及びドレイン端子がデータラインDL及び接点N111に各々接続された薄膜トランジスタ(TFT)Tr111と、ゲート端子が接点N111に接続され、ソース端子に所定の電源電圧Vddが印加された薄膜トランジスタTr112と、を備えた発光駆動回路DCp、及び、該発光駆動回路DCpの薄膜トランジスタTr112のドレイン端子にアノード端子が接続され、カソード端子に電源電圧Vddよりも低電位となる接地電位Vgndが印加された有機EL素子(電流制御型の発光素子)OELを有して構成されている。ここで、図23において、Cpは、薄膜トランジスタTr112のゲート−ソース間に形成されるコンデンサである。   Further, as shown in FIG. 23, each display pixel EMp includes a thin film transistor (TFT) Tr111 having a gate terminal connected to the scanning line SLp, a source terminal and a drain terminal connected to the data line DL and the contact N111, and a gate terminal. A light emission driving circuit DCp including a thin film transistor Tr112 connected to the contact N111 and having a source terminal applied with a predetermined power supply voltage Vdd; and an anode terminal connected to a drain terminal of the thin film transistor Tr112 of the light emission driving circuit DCp; An organic EL element (current control type light emitting element) OEL to which a ground potential Vgnd lower than the power supply voltage Vdd is applied to the cathode terminal is configured. Here, in FIG. 23, Cp is a capacitor formed between the gate and the source of the thin film transistor Tr112.

そして、このような構成を有する表示画素EMpからなる表示パネル110Pを備えた表示装置においては、まず、走査ドライバ120Pから各行の走査ラインSLpにオンレベルの走査信号電圧Sselを順次印加することにより、行ごとの表示画素EMp(発光駆動回路DCp)の薄膜トランジスタTr111がオン動作して、当該表示画素EMpが選択状態に設定される。   In the display device including the display panel 110P including the display pixel EMp having such a configuration, first, the scan driver 120P sequentially applies the on-level scan signal voltage Ssel to the scan lines SLp of each row, The thin film transistor Tr111 of the display pixel EMp (light emission drive circuit DCp) for each row is turned on, and the display pixel EMp is set to the selected state.

この選択タイミングに同期して、データドライバ130Pにより表示データに応じた階調信号電圧Vpixを各列のデータラインDLpに印加することにより、各表示画素EMp(発光駆動回路DCp)の薄膜トランジスタTr111を介して、階調信号電圧Vpixに応じた電位が接点N111(すなわち、薄膜トランジスタTr112のゲート端子)に印加される。   In synchronization with this selection timing, the data driver 130P applies the gradation signal voltage Vpix corresponding to the display data to the data line DLp of each column, thereby passing through the thin film transistor Tr111 of each display pixel EMp (light emission drive circuit DCp). Thus, a potential corresponding to the gradation signal voltage Vpix is applied to the contact N111 (that is, the gate terminal of the thin film transistor Tr112).

これにより、薄膜トランジスタTr112が接点N111の電位に応じた導通状態(すなわち、階調信号電圧Vpixに応じた導通状態)でオン動作して、電源電圧Vddから薄膜トランジスタTr112及び有機EL素子OELを介して接地電位Vgndに、所定の発光駆動電流が流れ、有機EL素子OELが表示データ(階調信号電圧Vpix)に応じた輝度階調で発光動作する。   As a result, the thin film transistor Tr112 is turned on in a conductive state corresponding to the potential of the contact N111 (that is, a conductive state corresponding to the gradation signal voltage Vpix), and grounded from the power supply voltage Vdd via the thin film transistor Tr112 and the organic EL element OEL. A predetermined light emission drive current flows through the potential Vgnd, and the organic EL element OEL emits light with a luminance gradation corresponding to display data (gradation signal voltage Vpix).

次いで、走査ドライバ120Pから走査ラインSLpにオフレベルの走査信号電圧Sselを印加することにより、行ごとの表示画素EMpの薄膜トランジスタTr111がオフ動作して、当該表示画素EMpが非選択状態に設定され、データラインDLpと発光駆動回路DCpとが電気的に遮断される。このとき、薄膜トランジスタTr112のゲート端子(接点N111)に印加された電位がコンデンサCpに保持されることにより、当該薄膜トランジスタTr112のゲート−ソース間に所定の電圧が印加されて、薄膜トランジスタTr112はオン状態を持続する。   Next, by applying an off-level scanning signal voltage Ssel to the scanning line SLp from the scanning driver 120P, the thin film transistor Tr111 of the display pixel EMp for each row is turned off, and the display pixel EMp is set to a non-selected state. The data line DLp and the light emission drive circuit DCp are electrically disconnected. At this time, the potential applied to the gate terminal (contact N111) of the thin film transistor Tr112 is held in the capacitor Cp, whereby a predetermined voltage is applied between the gate and the source of the thin film transistor Tr112, and the thin film transistor Tr112 is turned on. continue.

したがって、上記選択状態における発光動作と同様に、電源電圧Vddから薄膜トランジスタTr112を介して、有機EL素子OELに所定の発光駆動電流が流れて、発光動作が継続される。この発光動作は、次の表示データに応じた階調信号電圧Vpixが各行の表示画素EMpに印加される(書き込まれる)まで、例えば、1フレーム期間継続するように制御される。   Therefore, similarly to the light emission operation in the selected state, a predetermined light emission drive current flows from the power supply voltage Vdd to the organic EL element OEL via the thin film transistor Tr112, and the light emission operation is continued. This light emission operation is controlled so as to continue, for example, for one frame period until the gradation signal voltage Vpix corresponding to the next display data is applied (written) to the display pixel EMp of each row.

このような電圧駆動制御方法は、各表示画素EMp(具体的には、発光駆動回路DCpの薄膜トランジスタTr112のゲート端子)に印加する電圧(階調信号電圧Vpix)の電圧値を調整することにより、有機EL素子OELに流す発光駆動電流の電流値を制御して、所定の輝度階調で発光動作させていることから、電圧階調指定方式(又は、電圧階調指定駆動)と呼ばれている。   Such a voltage drive control method adjusts the voltage value of the voltage (grayscale signal voltage Vpix) applied to each display pixel EMp (specifically, the gate terminal of the thin film transistor Tr112 of the light emission drive circuit DCp). This is called a voltage gradation designation method (or voltage gradation designation drive) because the light emission drive current flowing through the organic EL element OEL is controlled to cause the light emission operation at a predetermined luminance gradation. .

特開平8−330600号公報 (第3頁、図4)JP-A-8-330600 (Page 3, FIG. 4)

しかしながら、上述したような電圧階調指定方式に対応した発光駆動回路を、各表示画素に備えた表示装置においては、以下に示すような問題を有していた。
すなわち、図23に示したような発光駆動回路DCpにおいては、有機EL素子OELに電流路が直列に接続され、表示データ(階調信号電圧)に応じた発光駆動電流を流す、発光駆動用の薄膜トランジスタTr112の動作特性(特に、しきい値電圧特性)が使用時間等に依存して変化(経時変化)した場合には、所定のゲート電圧(接点111の電位)でソース−ドレイン間に流れる発光駆動電流(ソース−ドレイン間電流)の電流値が変動(例えば、低減)することになるため、表示データに応じた適切な輝度階調での発光動作を、長期にわたり安定的に実現することが困難になるという問題を有していた。
However, the display device provided with the light emission drive circuit corresponding to the voltage gradation designation method as described above in each display pixel has the following problems.
That is, in the light emission drive circuit DCp as shown in FIG. 23, a current path is connected in series to the organic EL element OEL, and a light emission drive current according to display data (grayscale signal voltage) is passed. When the operating characteristics (particularly the threshold voltage characteristics) of the thin film transistor Tr112 change (change over time) depending on the usage time, etc., the light emission that flows between the source and drain at a predetermined gate voltage (potential of the contact 111) Since the current value of the drive current (source-drain current) fluctuates (for example, decreases), it is possible to stably realize a light emission operation with an appropriate luminance gradation according to display data over a long period of time. It had the problem of becoming difficult.

また、表示パネル110P内の薄膜トランジスタTr111及びTr112の素子特性(しきい値電圧特性)が発光駆動回路DCpごとにバラツキが生じてしまった場合や、製造ロットによって表示パネル110PごとにトランジスタTr111及びTr112の素子特性バラツキが生じてしまった場合に、電圧階調指定方式の発光駆動回路では、上記発光駆動電流の電流値のバラツキが大きくなって、適正な階調制御が行えなくなり、表示画質が低くなってしまったという問題を有していた。   Further, when the element characteristics (threshold voltage characteristics) of the thin film transistors Tr111 and Tr112 in the display panel 110P vary for each light emission drive circuit DCp, or the transistors Tr111 and Tr112 for each display panel 110P depending on the manufacturing lot. In the case of device characteristic variations, the voltage gradation designation type light emission drive circuit has a large variation in the current value of the light emission drive current, making it impossible to perform proper gradation control and lowering the display image quality. I had a problem that I had.

そこで、本発明は、上述した種々の問題点に鑑み、表示データに対応した電流値を有する発光駆動電流を供給することにより、表示データに応じた適切な輝度階調で発光素子を発光駆動させる動作を実現することができる発光駆動回路及びその駆動制御方法を提供し、以て、表示画質が良好な表示装置及びその表示駆動方法を提供することを目的とする。   Therefore, in view of the above-described various problems, the present invention drives a light emitting element to emit light at an appropriate luminance gradation according to display data by supplying a light emission driving current having a current value corresponding to display data. An object of the present invention is to provide a light emission driving circuit capable of realizing the operation and a driving control method thereof, and to provide a display device having a good display image quality and a display driving method thereof.

請求項1に係る発明は、電流制御型の発光素子を発光動作させるために発光駆動電流を流す発光駆動回路において、
輝度階調を指定する階調信号に基づく電荷を蓄積する電荷蓄積手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備え且つ当該制御端子と当該ソース端子との間の電位差によって前記発光駆動電流の電流値が設定される駆動トランジスタを有し、前記駆動トランジスタの前記制御端子及び前記ソース端子がそれぞれ前記電荷蓄積手段の一端及び他端に接続され、前記電荷蓄積手段に蓄積された電荷量に応じた電流値を有する発光駆動電流を流す発光制御手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備えた保持トランジスタを有し、前記保持トランジスタの前記電流路の一端に供給された供給電圧を前記保持トランジスタの前記電流路の他端から前記駆動トランジスタの前記制御端子に供給する電圧制御手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備え且つ当該電流路の一端及び他端がそれぞれ前記階調信号が流れるデータライン及び前記駆動トランジスタの前記電流路の一端に接続された選択トランジスタを有し、前記保持トランジスタが前記駆動トランジスタの前記制御端子に前記供給電圧を供給しているときに、前記階調信号に基づく書込電流を前記駆動トランジスタの前記電流路に流して、前記電荷蓄積手段への前記階調信号に基づく電荷の供給状態を制御する書込制御手段と、
備え、
前記駆動トランジスタの前記制御端子及び前記ソース端子間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定し、
前記データラインに前記階調信号を印加することによって、前記駆動トランジスタの前記電流路に前記書込電流を流して、前記駆動トランジスタの前記制御端子及び前記ソース端子間に前記輝度階調に応じた第2の電位差を設定し、
前記第2の電位差に基づいて前記駆動トランジスタを所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する前記発光駆動電流を生成し、前記発光素子に供給することを特徴とする。
According to a first aspect of the present invention, there is provided a light emission driving circuit for supplying a light emission driving current to cause a current control type light emitting element to emit light.
Charge accumulation means for accumulating charges based on a gradation signal designating a luminance gradation;
A current terminal is provided with a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal, and a current value of the light emission driving current is set by a potential difference between the control terminal and the source terminal. Light emission having a drive transistor, wherein the control terminal and the source terminal of the drive transistor are connected to one end and the other end of the charge storage unit, respectively, and have a current value corresponding to the amount of charge stored in the charge storage unit Light emission control means for passing a drive current;
A holding transistor having a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal; and holding the supply voltage supplied to one end of the current path of the holding transistor Voltage control means for supplying from the other end of the current path of the transistor to the control terminal of the drive transistor;
A data line including a source terminal and a drain terminal; a current path between the source terminal and the drain terminal; and a control terminal; A selection transistor connected to one end of a current path, and when the holding transistor supplies the supply voltage to the control terminal of the drive transistor, a write current based on the gradation signal is supplied to the drive transistor. a write control means of said electric current path in the sink, and controls the supply state of charge based on the gradation signal to said charge storage means,
With
A first potential difference corresponding to the lowest luminance voltage necessary for generating the light emission driving current when the light emitting element is caused to emit light at the lowest luminance gradation between the control terminal and the source terminal of the driving transistor. Set,
By applying the gradation signal to the data line, the write current is caused to flow through the current path of the driving transistor, and the luminance gradation is applied between the control terminal and the source terminal of the driving transistor. Set the second potential difference
The drive transistor is turned on in a predetermined conduction state based on the second potential difference, and the light emission drive current having a current value corresponding to the luminance gradation is generated and supplied to the light emitting element. And

前記電荷蓄積手段は、前記発光素子を最低輝度階調で発光動作させるのに要する前記発光駆動電流を生成するために必要な最低輝度電圧を越えるプリチャージ電圧が印加されてもよい。The charge storage means may be applied with a precharge voltage exceeding a minimum luminance voltage necessary for generating the light emission driving current required for causing the light emitting element to emit light at a minimum luminance gradation.

この場合、前記書込制御手段は、前記プリチャージ電圧に基づいて前記電荷蓄積手段に蓄積された電荷の一部を放電させて、前記最低輝度電圧相当の電荷を残留させて保持する。In this case, the write control means discharges a part of the charge accumulated in the charge accumulation means based on the precharge voltage, and retains the charge corresponding to the lowest luminance voltage.

また、請求項記載の発明は、電流制御型の発光素子に所定の電流値を有する発光駆動電流を供給して、所望の輝度階調で発光動作させる発光駆動回路の駆動制御方法において、
前記発光素子に前記発光駆動電流を供給するトランジスタ素子のゲート−ソース間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定するステップと、
前記発光素子を所定の輝度階調で発光動作させるための階調信号を印加して、前記トランジスタ素子のゲート−ソース間に前記輝度階調に応じた第2の電位差を設定するステップと、
前記第2の電位差に基づいて前記トランジスタ素子を所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する前記発光駆動電流を生成し、前記発光素子に供給するステップと、
を含むことを特徴とする。
According to a ninth aspect of the present invention, there is provided a drive control method for a light emission drive circuit in which a light emission drive current having a predetermined current value is supplied to a current control type light emitting element to emit light at a desired luminance gradation.
Corresponding to the lowest luminance voltage necessary for generating the light emission driving current when the light emitting element is operated to emit light at the lowest luminance gradation between the gate and the source of the transistor element that supplies the light emission driving current to the light emitting element. Setting a first potential difference to be
Applying a gradation signal for causing the light emitting element to emit light at a predetermined luminance gradation, and setting a second potential difference corresponding to the luminance gradation between the gate and the source of the transistor element;
Turning on the transistor element in a predetermined conduction state based on the second potential difference, generating the light emission driving current having a current value corresponding to the luminance gradation, and supplying the light emission driving current to the light emitting element;
It is characterized by including.

請求項12記載の発明は、2次元配列された複数の表示画素からなる表示パネルを備え、前記各表示画素に対して表示データに応じた輝度階調を指定する階調信号を供給することにより、前記各表示画素を所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置において、
前記各表示画素は、電流制御型の発光素子と、前記発光素子の発光動作を制御する発光駆動回路と、を備え、
前記表示パネルは、選択ラインと、保持ラインと、少なくとも前記階調信号が供給されるデータラインと、を備え、
前記発光駆動回路は、前記階調信号に基づく電荷を蓄積する容量素子を含む電荷蓄積手段と、ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備え且つ当該制御端子と当該ソース端子との間の電位差によって前記発光駆動電流の電流値が設定される駆動トランジスタを含み、前記駆動トランジスタの前記制御端子及び前記ソース端子がそれぞれ前記容量素子の一端及び他端に接続され、前記電荷蓄積手段に蓄積された電荷量に応じて所定の電流値を有する発光駆動電流を生成し、前記発光素子に供給する発光制御手段と、ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、前記選択ラインに接続された制御端子とを備え且つ当該電流路の一端及び他端がそれぞれ前記データライン及び前記駆動トランジスタの前記電流路の一端に接続され、前記書込制御信号によってオンする選択トランジスタを有し、前記保持トランジスタが前記駆動トランジスタの前記制御端子に前記供給電圧を供給しているときに、前記階調信号に基づく書込電流を前記駆動トランジスタの前記電流路に流して、前記電荷蓄積手段への前記階調信号に基づく電荷の供給状態を制御する書込制御手段と、ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、前記保持ラインに接続された制御端子とを備え且つ前記電圧制御信号によってオンする保持トランジスタを含み、前記保持トランジスタの前記電流路の一端に供給された供給電圧を前記保持トランジスタの前記電流路の他端から前記駆動トランジスタの前記制御端子に供給する電圧制御手段と、を備え、
前記表示パネルは、前記各表示画素の前記書込制御手段の動作状態を制御するための書込制御信号が印加される選択ラインと、前記各表示画素の前記電圧制御手段の動作状態を制御するための電圧制御信号が印加される保持ラインと、少なくとも前記階調信号が供給されるデータラインと、を備えることを特徴とする。
According to a twelfth aspect of the present invention, a display panel including a plurality of display pixels arranged two-dimensionally is provided, and a gradation signal designating a luminance gradation corresponding to display data is supplied to each display pixel. In the display device that displays each desired image information on the display panel by causing each display pixel to emit light at a predetermined luminance gradation,
Each display pixel includes a current-controlled light-emitting element, and a light-emitting drive circuit that controls a light-emitting operation of the light-emitting element,
The display panel includes a selection line, a holding line, and a data line to which at least the gradation signal is supplied,
The light emission driving circuit includes a charge storage unit including a capacitor element that stores a charge based on the gradation signal, a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal. And a drive transistor in which a current value of the light emission drive current is set by a potential difference between the control terminal and the source terminal, and the control terminal and the source terminal of the drive transistor are one end of the capacitor and the other, respectively. A light emission control means connected to the end and generating a light emission drive current having a predetermined current value according to the amount of charge accumulated in the charge accumulation means, and supplying the light emission drive element; a source terminal and a drain terminal; A current path between the source terminal and the drain terminal and a control terminal connected to the selection line, and one end and the other end of the current path are Each of the data lines and one end of the current path of the drive transistor has a selection transistor that is turned on by the write control signal, and the holding transistor supplies the supply voltage to the control terminal of the drive transistor Write control means for controlling the supply state of the charge based on the gradation signal to the charge storage means by causing a write current based on the gradation signal to flow through the current path of the drive transistor A holding transistor that is turned on by the voltage control signal and includes a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal connected to the holding line. The supply voltage supplied to one end of the current path is driven from the other end of the current path of the holding transistor. And a voltage control means for supplying to the control terminal of the transistor,
The display panel controls a selection line to which a write control signal for controlling an operation state of the write control unit of each display pixel is applied, and an operation state of the voltage control unit of each display pixel. And a data line to which at least the gray scale signal is supplied.

前記表示装置は、少なくとも、The display device is at least
前記選択ラインに前記書込制御信号を印加する選択ドライバと、A selection driver for applying the write control signal to the selection line;
前記保持ラインに前記電圧制御信号を印加する保持ドライバと、A holding driver for applying the voltage control signal to the holding line;
前記データラインに前記階調信号を供給するデータドライバと、A data driver for supplying the gradation signal to the data line;
を備えてもよい。May be provided.

前記保持トランジスタの前記電流路の一端及び前記駆動トランジスタの前記電流路の他端側に前記供給電圧を印加する供給電圧ドライバを備えてもよい。A supply voltage driver that applies the supply voltage to one end of the current path of the holding transistor and the other end of the current path of the drive transistor may be provided.

また、請求項21記載の発明は、2次元配列された複数の表示画素からなる表示パネルを備え、前記各表示画素に対して表示データに応じた輝度階調を指定する階調信号を供給することにより、前記各表示画素を所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置の表示駆動方法において、
前記複数の表示画素の少なくとも一部を選択状態に設定して、前記各表示画素に設けられた電流制御型の発光素子に対して発光駆動電流を供給するトランジスタ素子のゲート−ソース端子間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定するステップと、
前記表示パネルの各行ごとの前記表示画素を順次選択状態に設定して、前記各表示画素の前記発光素子を前記表示データに応じた所定の輝度階調で発光動作させるための階調信号を順次印加して、前記トランジスタ素子のゲート−ソース端子間に前記輝度階調に応じた第2の電位差を設定するステップと、
前記表示パネルに配列された前記複数の表示画素の少なくとも一部を非選択状態に設定して、前記各表示画素の前記トランジスタ素子を、前記第2の電位差に基づいて所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する個別の前記発光駆動電流を生成し、前記発光素子の各々に供給するステップと、
を含むことを特徴とする。
The invention according to claim 21 is provided with a display panel composed of a plurality of display pixels arranged two-dimensionally, and supplies a gradation signal for designating a luminance gradation corresponding to display data to each display pixel. Thus, in a display driving method of a display device that causes each display pixel to emit light at a predetermined luminance gradation and displays desired image information on the display panel.
Between at least a part of the plurality of display pixels in a selected state, between a gate and a source terminal of a transistor element that supplies a light emission driving current to a current control type light emitting element provided in each display pixel, Setting a first potential difference corresponding to a minimum luminance voltage necessary for generating the light emission driving current when the light emitting element is caused to emit light at a minimum luminance gradation;
The display pixels for each row of the display panel are sequentially set to a selected state, and gradation signals for causing the light emitting elements of the display pixels to perform a light emission operation at a predetermined luminance gradation according to the display data are sequentially provided. Applying and setting a second potential difference according to the luminance gradation between the gate and source terminals of the transistor element;
At least a part of the plurality of display pixels arranged in the display panel is set to a non-selected state, and the transistor element of each display pixel is turned on in a predetermined conduction state based on the second potential difference And generating each of the light emission drive currents having a current value according to the luminance gradation and supplying the light emission drive current to each of the light emitting elements,
It is characterized by including.

本発明の請求項1に係る発光駆動回路によれば、書込制御手段及び電圧制御手段が、速やかに発光制御手段が発光駆動電流を流すような状態に設定することができる According to the light emission drive circuit according to claim 1 of the present invention, the writing control means and the voltage control means can be quickly set to a state in which the light emission control means allows the light emission drive current to flow .

本発明の請求項に係る発光駆動回路の駆動制御方法によれば、第1の電位差を設定するステップで予め発光素子を最低輝度階調で発光動作させる際の発光駆動電流を生成するために必要な最低輝度電圧に相当する電圧にしているので、容易に表示データに応じた適切な輝度階調に設定することができる。 According to the drive control method of the light emission drive circuit according to claim 9 of the present invention, in advance in the step of setting the first potential difference, for generating the light emission drive current when light emission operating the light emitting element at the minimum luminance gradation Therefore, it is possible to easily set an appropriate luminance gradation according to display data.

本発明の請求項12に係る表示装置によれば、書込制御手段及び電圧制御手段が、速やかに発光制御手段が発光駆動電流を流すような状態に設定することができる According to the display device of the twelfth aspect of the present invention, the writing control means and the voltage control means can be quickly set to a state in which the light emission control means allows the light emission drive current to flow .

本発明の請求項21に係る表示装置の駆動制御方法によれば、第1の電位差を設定するステップで予め発光素子を最低輝度階調で発光動作させる際の発光駆動電流を生成するために必要な最低輝度電圧に相当する電圧にしているので、容易に表示データに応じた適切な輝度階調に設定することができる。
According to the drive control method of a display device according to claim 21 of the present invention, in advance in the step of setting the first potential difference, in order to generate the light emission drive current when light emission operating the light emitting element at the minimum luminance gradation Since the voltage corresponds to the necessary minimum luminance voltage, it is possible to easily set an appropriate luminance gradation according to display data.

以下、本発明に係る発光駆動回路及びその駆動制御方法、並びに、表示装置及び簿その表示駆動方法について、実施の形態を示して詳しく説明する。
<発光駆動回路>
まず、本発明に係る発光駆動回路及びその駆動制御方法について、図面を参照して説明する。
図1は、本発明に係る発光駆動回路の一実施形態を示す回路構成図である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, a light emission drive circuit and a drive control method thereof, and a display device and a book display drive method according to the present invention will be described in detail with reference to embodiments.
<Light emission drive circuit>
First, a light emission drive circuit and a drive control method thereof according to the present invention will be described with reference to the drawings.
FIG. 1 is a circuit configuration diagram showing an embodiment of a light emission drive circuit according to the present invention.

図1に示すように、本実施形態に係る発光駆動回路DCは、例えば、相互に直交するように配設された選択ラインSLとデータラインDLとの交点近傍に、ゲート端子(制御端子)が選択ラインSLに、ソース端子及びドレイン端子(電流路の一端、他端)がデータラインDL及び接点N12に各々接続された薄膜トランジスタからなる選択トランジスタ(書込制御手段)Tr12と、ゲート端子が選択ラインSLに並行に配設された保持ラインHLに、ドレイン端子及びソース端子が供給電圧Vscが出力される供給電圧ラインVL及び接点N11に各々接続された薄膜トランジスタからなる保持トランジスタ(電圧制御手段)Tr11と、ゲート端子が接点N11に、ドレイン端子が供給電圧ラインVLに接続されるとともに、ソース端子が接点N12に各々接続された薄膜トランジスタからなる駆動トランジスタ(発光制御手段)Tr13と、接点N11及び接点N12間(駆動トランジスタTr13のゲート−ソース端子間)に接続されたコンデンサ(電荷蓄積手段、容量素子)Csと、を備えた構成を有している。また、有機EL素子(電流制御型の発光素子)OELは、アノード端子が上記発光駆動回路DCの接点N12に接続され、カソード端子には共通電圧Vcomが印加されている。共通電圧Vcomは、後述する書込動作期間Twr中の供給電圧Vscである選択電圧値Vsと等電位、或いは、選択電圧値Vsよりも高い電位に設定され、また、後述する発光動作期間Tem中の供給電圧Vscである発光電圧値Veよりも低電位に設定されている。   As shown in FIG. 1, the light emission drive circuit DC according to the present embodiment has, for example, a gate terminal (control terminal) in the vicinity of the intersection of the selection line SL and the data line DL arranged so as to be orthogonal to each other. The selection line SL has a selection transistor (write control means) Tr12 made of a thin film transistor having a source terminal and a drain terminal (one end and the other end of a current path) connected to the data line DL and a contact N12, respectively, and a gate terminal is a selection line A holding line HL arranged in parallel with SL, a supply voltage line VL at which a drain terminal and a source terminal output a supply voltage Vsc, and a holding transistor (voltage control means) Tr11 made of a thin film transistor respectively connected to a contact N11; The gate terminal is connected to the contact N11, the drain terminal is connected to the supply voltage line VL, and the source terminal A driving transistor (light emission control means) Tr13 composed of a thin film transistor connected to the contact N12, and a capacitor (charge storage means, capacitive element) connected between the contact N11 and the contact N12 (between the gate and source terminals of the driving transistor Tr13). Cs. The organic EL element (current control type light emitting element) OEL has an anode terminal connected to the contact N12 of the light emission drive circuit DC and a common voltage Vcom applied to the cathode terminal. The common voltage Vcom is set to the same potential as the selection voltage value Vs, which is a supply voltage Vsc during a writing operation period Twr, which will be described later, or a potential higher than the selection voltage value Vs. Is set to a potential lower than the light emission voltage value Ve which is the supply voltage Vsc.

ここで、コンデンサCsは、駆動トランジスタTr13のゲート−ソース間に形成される寄生容量であってもよいし、該寄生容量に加えて接点N11及び接点N12間にさらに容量素子を並列に接続したものであってもよい。また、トランジスタTr11〜Tr13については、特に限定するものではないが、トランジスタTr11〜Tr13を全てnチャネル型の薄膜トランジスタにより構成することにより、nチャネル型アモルファスシリコンTFTを適用することができる。この場合、すでに確立されたアモルファスシリコン製造技術を適用して、動作特性の安定した発光駆動回路を比較的簡易な製造プロセスで製造することができる。また、発光駆動回路DCにより発光駆動される発光素子は、図1に示した有機EL素子OELに限定されるものではなく、電流制御型の発光素子であれば、発光ダイオード等の他の発光素子であってもよい。   Here, the capacitor Cs may be a parasitic capacitance formed between the gate and the source of the drive transistor Tr13, or in addition to the parasitic capacitance, a capacitor element is further connected in parallel between the contact N11 and the contact N12. It may be. The transistors Tr11 to Tr13 are not particularly limited, but an n-channel amorphous silicon TFT can be applied by configuring the transistors Tr11 to Tr13 with n-channel thin film transistors. In this case, an already established amorphous silicon manufacturing technique can be applied to manufacture a light emission drive circuit with stable operating characteristics by a relatively simple manufacturing process. Further, the light emitting element driven to emit light by the light emission driving circuit DC is not limited to the organic EL element OEL shown in FIG. 1, and any other light emitting element such as a light emitting diode as long as it is a current control type light emitting element. It may be.

すなわち、本実施形態に係る発光駆動回路DCにおいては、保持ラインHL及び選択ラインSLに個別に印加される制御信号(後述するホールド信号及び選択信号)の信号レベルに基づいて、保持トランジスタTr11、選択トランジスタTr12が独立してオン、オフ動作するように構成されている。   That is, in the light emission drive circuit DC according to the present embodiment, the holding transistor Tr11, the selection is based on the signal level of the control signal (hold signal and selection signal described later) individually applied to the holding line HL and the selection line SL. The transistor Tr12 is configured to be turned on and off independently.

また、本実施形態に係る発光駆動回路DCは、図1に示すように、有機EL素子OELを表示データに対応した輝度階調で発光動作させるための階調信号として、有機EL素子OELが所定の輝度階調で発光するような階調電流Idata、又は、有機EL素子OELが発光せずに最も暗い表示(黒表示)となるような無発光表示電圧(階調電圧)Vzeroのいずれかを選択的に発光駆動回路DCに供給する手段と、該階調信号を書き込む動作の前に、上述した駆動トランジスタTr13の素子特性(しきい値電圧特性)を補正するための制御電圧として、書込動作期間Twr時の選択電圧値Vsより十分低い電位のプリチャージ電圧Vpreを発光駆動回路DCに供給する手段と、を備えた信号駆動回路SDRがデータラインDLに接続された構成を有している。ここで、後述する駆動制御方法において説明するように、上記信号駆動回路SDRは、書込動作期間Twr時に階調電流Idata又は無発光表示電圧Vzeroの階調信号をデータラインDLに供給されるように、そして後述するプリチャージ動作期間Tpreにプリチャージ電圧VpreがデータラインDLに供給されるように、切換制御されるスイッチ手段SMを備えている。   Further, as shown in FIG. 1, in the light emission drive circuit DC according to the present embodiment, the organic EL element OEL is a predetermined gradation signal for causing the organic EL element OEL to emit light at a luminance gradation corresponding to display data. The gradation current Idata that emits light at a luminance gradation of 0, or the non-emission display voltage (gradation voltage) Vzero that produces the darkest display (black display) without emitting light from the organic EL element OEL. A means for selectively supplying to the light emission drive circuit DC and a write as a control voltage for correcting the element characteristic (threshold voltage characteristic) of the drive transistor Tr13 described above before the operation of writing the gradation signal Means for supplying a precharge voltage Vpre having a potential sufficiently lower than the selected voltage value Vs during the operation period Twr to the light emission drive circuit DC, and having a configuration in which a signal drive circuit SDR is connected to the data line DL. Yes. Here, as described in the drive control method described later, the signal drive circuit SDR is configured to supply the grayscale signal of the grayscale current Idata or the non-light emitting display voltage Vzero to the data line DL during the write operation period Twr. In addition, switch means SM that is switch-controlled so that a precharge voltage Vpre is supplied to the data line DL in a precharge operation period Tpre described later is provided.

<発光駆動回路の駆動制御方法(階調表示:その1)>
次いで、上述したような構成を有する発光駆動回路における駆動制御方法の第1の例(階調表示動作)について説明する。
図2は、本実施形態に係る発光駆動回路の駆動制御動作の第1の例におけるデータラインDLの電流値、選択信号Sselの電位、ホールド信号Shldの電位、供給電圧Vscの電位、コンデンサCsの両端の電位差、有機EL素子OELに流れる発光駆動電流Iemの電流値を示すタイミングチャートである。図3は、本実施形態に係る発光駆動回路の動作例(プリチャージ動作/しきい値補正動作)を示す概念図であり、図4は、本実施形態に係る発光駆動回路の動作例(書込動作/発光動作)を示す概念図である。
<Driving control method of light emission driving circuit (gradation display: Part 1)>
Next, a first example (gradation display operation) of the drive control method in the light emission drive circuit having the above-described configuration will be described.
FIG. 2 shows the current value of the data line DL, the potential of the selection signal Ssel, the potential of the hold signal Shld, the potential of the supply voltage Vsc, the potential of the capacitor Cs in the first example of the drive control operation of the light emission drive circuit according to this embodiment. It is a timing chart which shows the electric potential value of the light emission drive current Iem which flows into the electric potential difference of both ends, and the organic EL element OEL. FIG. 3 is a conceptual diagram showing an operation example (precharge operation / threshold correction operation) of the light emission drive circuit according to the present embodiment, and FIG. 4 shows an operation example (document) of the light emission drive circuit according to the present embodiment. FIG.

本実施形態に係る発光駆動回路の駆動制御動作は、図2に示すように、1処理サイクル期間Tcyc内に、信号駆動回路SDRからデータラインDLを介して所定のプリチャージ電圧Vpreを印加して、駆動トランジスタTr13のゲート−ソース間の電圧Vpre13(電圧Vpre13の絶対値は駆動トランジスタTr13のゲート−ソース間しきい値電圧Vth13の絶対値より大きい。nチャネルトランジスタの場合、電圧Vpre13はしきい値電圧Vth13より高い)とするように、発光駆動回路DCのコンデンサCsに所定の電荷を蓄積するプリチャージ動作期間Tpreと、プリチャージ動作期間TpreにコンデンサCsに蓄積された電荷の一部を放電して、駆動トランジスタTr13のドレイン−ソース間電流Idsのしきい値電圧に相当する電荷をコンデンサCsに残留させて保持するしきい値補正動作期間Tthと、表示データに応じた階調信号をデータラインDLを介して印加し、表示データに応じた電荷を上記コンデンサCsに書き込む書込動作期間Twrと、コンデンサCsに蓄積された電荷に基づいて、表示データに応じた輝度階調で有機EL素子を発光動作させる発光動作期間Temと、を含むように設定することにより実行される(Tcyc≧Tpre+Tth+Twr+Tem)。   As shown in FIG. 2, the drive control operation of the light emission drive circuit according to the present embodiment is performed by applying a predetermined precharge voltage Vpre from the signal drive circuit SDR via the data line DL within one processing cycle period Tcyc. The gate-source voltage Vpre13 of the drive transistor Tr13 (the absolute value of the voltage Vpre13 is greater than the absolute value of the gate-source threshold voltage Vth13 of the drive transistor Tr13. In the case of an n-channel transistor, the voltage Vpre13 is The precharge operation period Tpre for accumulating a predetermined charge in the capacitor Cs of the light emission drive circuit DC, and a part of the charge accumulated in the capacitor Cs in the precharge operation period Tpre is discharged so as to be higher than the voltage Vth13). Thus, a charge corresponding to the threshold voltage of the drain-source current Ids of the drive transistor Tr13 remains in the capacitor Cs. A threshold correction operation period Tth to be held and a write operation period Twr in which a gradation signal corresponding to display data is applied via the data line DL and a charge corresponding to display data is written to the capacitor Cs; And a light emission operation period Tem for causing the organic EL element to emit light at a luminance gradation corresponding to display data based on the electric charge accumulated in the capacitor Cs (Tcyc ≧ Tpre + Tth + Twr +). Tem).

ここで、上述した駆動トランジスタTr13のドレイン−ソース間電流Idsのしきい値電圧とは、わずかな電圧をさらに加えることによって駆動トランジスタTr13のドレイン−ソース間電流Idsが流れを開始する境界線の駆動トランジスタTr13のゲート−ソース間電圧のことである。また、1処理サイクル期間Tcycとは、表示画素EMが1フレームの画像のうちの1画素分の画像を表示するのに要する期間である。複数の表示画素EMを行方向及び列方向にマトリクスに配列して1フレームの画像を表示する場合、1処理サイクル期間Tcycは、1行分の表示画素EMが1フレームの画像のうちの1行分の画像を表示するのに要する期間である。ただし、プリチャージ動作期間Tpre及びしきい値補正動作期間Tthは複数の行で同時にとり、各行ごとに書き込む書込動作期間Twrをずらして、発光動作期間Temを複数の行で同時にとってもよい。   Here, the threshold voltage of the drain-source current Ids of the driving transistor Tr13 described above is the driving of the boundary line where the drain-source current Ids of the driving transistor Tr13 starts to flow when a slight voltage is further applied. This is the gate-source voltage of the transistor Tr13. The one processing cycle period Tcyc is a period required for the display pixel EM to display an image for one pixel of one frame image. When one frame image is displayed by arranging a plurality of display pixels EM in a matrix in the row direction and the column direction, one row of display pixels EM corresponds to one row of one frame image during one processing cycle period Tcyc. This is the period required to display the minute image. However, the precharge operation period Tpre and the threshold value correction operation period Tth may be taken simultaneously in a plurality of rows, and the write operation period Twr written for each row may be shifted to simultaneously take the light emission operation periods Tem in a plurality of rows.

以下、上述した各動作期間について詳しく説明する。
(プリチャージ動作期間)
まず、プリチャージ動作期間Tpreにおいては、図2、図3(a)に示すように、選択ラインSL及び保持ラインHLに対して、オンレベル(保持トランジスタTr11及びTr12がnチャネル型の薄膜トランジスタの場合、ハイレベル)の選択信号(書込制御信号)Ssel及びホールド信号(電圧制御信号)Shldが印加され、また、発光駆動回路DCの供給電圧ラインVLには、低電位の選択電圧値Vsの供給電圧Vscが印加される。選択電圧値Vsは、共通電圧Vcom以下の電圧であればよく、例えば、接地電位でもよい。さらに、このタイミングに同期して、信号駆動回路SDRのスイッチ手段SMが、プリチャージ電圧VpreをデータラインDLに出力する。
Hereinafter, each operation period described above will be described in detail.
(Precharge operation period)
First, in the precharge operation period Tpre, as shown in FIG. 2 and FIG. 3A, with respect to the selection line SL and the holding line HL, the on level (when the holding transistors Tr11 and Tr12 are n-channel thin film transistors). , High level) selection signal (write control signal) Ssel and hold signal (voltage control signal) Shld are applied, and the supply voltage line VL of the light emission drive circuit DC is supplied with a low potential selection voltage value Vs. A voltage Vsc is applied. The selection voltage value Vs may be a voltage equal to or lower than the common voltage Vcom, and may be a ground potential, for example. Further, in synchronization with this timing, the switch means SM of the signal drive circuit SDR outputs the precharge voltage Vpre to the data line DL.

図5は、nチャネル型の薄膜トランジスタにおいて、所定のゲート−ソース間電圧Vgsのときにドレイン−ソース間電圧Vdsを変調した際のドレイン−ソース間電流Ids特性を表したグラフである。ここで、この薄膜トランジスタを駆動トランジスタTr13に置き換えると、横軸は駆動トランジスタTr13の分圧とそれに直列に接続された有機EL素子OELの分圧を表し、縦軸は駆動トランジスタTr13のドレイン−ソース間の電流Idsの電流値を表すことができる。図中の一点鎖線は駆動トランジスタTr13のゲート−ソース間のしきい値電圧の境界線であり、境界線の左側が不飽和領域であり、右側が飽和領域となっている。実線は、薄膜トランジスタのゲート−ソース間電圧Vgsを最大輝度階調時の電圧Vgsmax、Vgs1(<Vgsmax)及びVgs2(<Vgs1)にそれぞれ固定したときに薄膜トランジスタのドレイン−ソース間電圧Vdsを変調したときのドレイン−ソース間電流Ids特性を示している。破線は、薄膜トランジスタを駆動トランジスタTr13に置き換えたときのEL負荷線であり、EL負荷線の右側の電圧は、供給電圧Vsc−共通電圧Vcom間電圧(図中では20V)における有機EL素子OELの分圧となり、EL負荷線の左側が駆動トランジスタTr13のドレイン−ソース間の電圧Vdsに相当する。この有機EL素子OELの分圧は、輝度階調が高くなる程、つまり駆動トランジスタTr13のドレイン−ソース間電流Ids(=階調電流Idata)の電流値が増大する程、漸次増大する。   FIG. 5 is a graph showing the drain-source current Ids characteristics when the drain-source voltage Vds is modulated at a predetermined gate-source voltage Vgs in an n-channel thin film transistor. Here, when this thin film transistor is replaced with the drive transistor Tr13, the horizontal axis represents the partial pressure of the drive transistor Tr13 and the partial pressure of the organic EL element OEL connected in series thereto, and the vertical axis represents the drain-source region of the drive transistor Tr13. The current value of the current Ids can be expressed. A one-dot chain line in the figure is a boundary line of the threshold voltage between the gate and the source of the driving transistor Tr13, the left side of the boundary line is an unsaturated region, and the right side is a saturated region. The solid line shows the modulation of the drain-source voltage Vds of the thin film transistor when the gate-source voltage Vgs of the thin film transistor is fixed to the voltages Vgsmax, Vgs1 (<Vgsmax) and Vgs2 (<Vgs1) at the maximum luminance gradation. 2 shows the drain-source current Ids characteristics. The broken line is the EL load line when the thin film transistor is replaced with the drive transistor Tr13. The voltage on the right side of the EL load line is the amount of the organic EL element OEL in the voltage between the supply voltage Vsc and the common voltage Vcom (20 V in the figure). The left side of the EL load line corresponds to the drain-source voltage Vds of the drive transistor Tr13. The partial pressure of the organic EL element OEL gradually increases as the luminance gradation increases, that is, as the current value of the drain-source current Ids (= gradation current Idata) of the drive transistor Tr13 increases.

不飽和領域では、仮に駆動トランジスタTr13のゲート−ソース間電圧Vgsが一定にしたとき、駆動トランジスタTr13のドレイン−ソース間電圧Vdsが大きくなるにつれてドレイン−ソース間電流Idsの電流値が大きくなる。一方、飽和領域では、仮に駆動トランジスタTr13のゲート−ソース間電圧Vgsが一定にしたとき、ドレイン−ソース間電圧Vdsが大きくなっても駆動トランジスタTr13のドレイン−ソース間電流IDSの増大があまりなくほぼ一定となる。 In the unsaturated region, if the gate-source voltage Vgs of the drive transistor Tr13 is kept constant, the current value of the drain-source current Ids increases as the drain-source voltage Vds of the drive transistor Tr13 increases. On the other hand, in the saturation region, if the gate-source voltage Vgs of the drive transistor Tr13 is constant, the drain-source current I DS of the drive transistor Tr13 does not increase much even if the drain-source voltage Vds increases. It becomes almost constant.

プリチャージ動作期間Tpreに駆動トランジスタTr13のドレイン−ソース間にも印加されるプリチャージ電圧Vpreは、書込動作期間Twr時の選択電圧値Vsより十分低く、駆動トランジスタTr13のゲート−ソース間電圧Vgsが図5に示すトランジスタを飽和領域、つまり、駆動トランジスタTr13のドレイン−ソース間電圧Vdsが飽和領域に達するような電位となっている。   The precharge voltage Vpre applied also between the drain and source of the drive transistor Tr13 during the precharge operation period Tpre is sufficiently lower than the selection voltage value Vs during the write operation period Twr, and the gate-source voltage Vgs of the drive transistor Tr13. However, the potential of the transistor shown in FIG. 5 is such that the drain-source voltage Vds of the driving transistor Tr13 reaches the saturation region.

保持ラインHLからオンレベルのホールド信号Shldが出力されると、表示画素EMを構成する発光駆動回路DCに設けられた保持トランジスタTr11がオン動作して、供給電圧Vscが保持トランジスタTr11を介して駆動トランジスタTr13のゲート及びコンデンサCsの一端側(接点N11)に印加される。そして、選択ラインSLからオンレベルの選択信号Sselが出力されているため、選択トランジスタTr12がオン動作して、プリチャージ電圧Vpreが印加されたデータラインDLが、選択トランジスタTr12を介して駆動トランジスタTr13のソース及びコンデンサCsの他端側(接点N12)と導通する。   When the on-level hold signal Shld is output from the holding line HL, the holding transistor Tr11 provided in the light emission driving circuit DC constituting the display pixel EM is turned on, and the supply voltage Vsc is driven through the holding transistor Tr11. The voltage is applied to the gate of the transistor Tr13 and one end side (contact N11) of the capacitor Cs. Since the on-level selection signal Ssel is output from the selection line SL, the selection transistor Tr12 is turned on, and the data line DL to which the precharge voltage Vpre is applied is connected to the driving transistor Tr13 via the selection transistor Tr12. And the other end (contact N12) of the capacitor Cs.

ここで、プリチャージ動作期間Tpreに信号駆動回路SDRからデータラインDLに印加されるプリチャージ電圧Vpreは、下記式(1)を満たすように設定されている。
|Vs−Vpre|>Vth12+Vth13……(1)
Vth12は、選択トランジスタTr12のゲートにオンレベルの選択信号Sselが印加されたときの選択トランジスタTr12のドレイン−ソース間のしきい値電圧である。また、プリチャージ動作期間Tpreは、駆動トランジスタ13のゲート及びドレインにはともに選択電圧値Vsが印加されているので互いにほぼ等電位となっている。したがってVth13は、駆動トランジスタTr13のドレイン−ソース間電圧しきい値電圧であり、駆動トランジスタTr13のゲート−ソース間のしきい値電圧でもある。なお、Vth12+Vth13は経時的に徐々に高くなっていくが、常に式(1)を満たすようにVs−Vpreの電位差を大きくとっている。
Here, the precharge voltage Vpre applied from the signal drive circuit SDR to the data line DL in the precharge operation period Tpre is set to satisfy the following formula (1).
| Vs-Vpre |> Vth12 + Vth13 (1)
Vth12 is a threshold voltage between the drain and source of the selection transistor Tr12 when the on-level selection signal Ssel is applied to the gate of the selection transistor Tr12. Further, during the precharge operation period Tpre, the selection voltage value Vs is applied to both the gate and the drain of the drive transistor 13, so that they are substantially equipotential to each other. Therefore, Vth13 is the threshold voltage between the drain and source of the driving transistor Tr13 and the threshold voltage between the gate and source of the driving transistor Tr13. Although Vth12 + Vth13 gradually increases with time, the potential difference of Vs−Vpre is made large so as to always satisfy the equation (1).

このように、コンデンサCsの両端(すなわち、駆動トランジスタTr13のゲート−ソース間)に、駆動トランジスタTr13のしきい値電圧Vth13よりも大きな電位差Vpre13が印加されることにより、この駆動トランジスタプリチャージ電圧Vpre13にしたがった大電流のプリチャージ電流Ipreが、駆動トランジスタTr13のドレイン−ソース間を介して供給電圧ラインVLから信号駆動回路SDRに向けて強制的に流れる。したがって速やかにコンデンサCsの両端にプリチャージ電流Ipreにしたがった電位差Vcに対応する電荷が蓄積される(すなわち、駆動トランジスタプリチャージ電圧Vpre13(第3の電位差)が充電される)。なお、プリチャージ動作期間においてはコンデンサCsに電荷が蓄積されるばかりでなく供給電圧ラインVLからデータラインDLまでに至る電流ルートのその他の容量にも、プリチャージ電流Ipreが流れるような電荷の蓄積が行われる。   As described above, the potential difference Vpre13 larger than the threshold voltage Vth13 of the drive transistor Tr13 is applied to both ends of the capacitor Cs (that is, between the gate and the source of the drive transistor Tr13), thereby the drive transistor precharge voltage Vpre13. Accordingly, a large precharge current Ipre is forced to flow from the supply voltage line VL toward the signal drive circuit SDR via the drain-source of the drive transistor Tr13. Accordingly, charges corresponding to the potential difference Vc according to the precharge current Ipre are quickly accumulated at both ends of the capacitor Cs (that is, the drive transistor precharge voltage Vpre13 (third potential difference) is charged). In the precharge operation period, not only charge is accumulated in the capacitor Cs, but also charge accumulation such that the precharge current Ipre flows in other capacitors in the current route from the supply voltage line VL to the data line DL. Is done.

このとき、有機EL素子OELのカソード端子には、低電位の供給電圧Vsc(=Vs)以下の共通電圧Vcomが印加されているので、有機EL素子OELのアノード−カソード間には逆バイアス状態又は無電界状態に設定されることになり、有機EL素子には発光駆動電流が流れず発光動作は行われない。   At this time, since the common voltage Vcom equal to or lower than the low-potential supply voltage Vsc (= Vs) is applied to the cathode terminal of the organic EL element OEL, a reverse bias state or between the anode and the cathode of the organic EL element OEL The organic EL element is set to a non-electric field state, and the light emission drive current does not flow through the organic EL element, and the light emission operation is not performed.

(しきい値補正動作期間)
次いで、プリチャージ動作期間Tpre終了後のしきい値補正動作期間Tthにおいては、図2、図3(b)に示すように、保持ラインHLにオンレベルのホールド信号Shldが印加された状態で、選択ラインSLに印加された選択信号Sselがオフレベル(ローレベル)に切り替わることにより、保持トランジスタTr11はオン状態を保持するとともに、選択トランジスタTr12がオフ動作する。これにより、コンデンサCsの他端側(接点N12)がデータラインDLから電気的に切り離されて、ハイインピーダンス状態に設定される。
(Threshold correction operation period)
Next, in the threshold correction operation period Tth after the end of the precharge operation period Tpre, as shown in FIG. 2 and FIG. 3B, in the state where the on-level hold signal Shld is applied to the holding line HL, When the selection signal Ssel applied to the selection line SL is switched to the off level (low level), the holding transistor Tr11 is kept on and the selection transistor Tr12 is turned off. As a result, the other end side (contact N12) of the capacitor Cs is electrically disconnected from the data line DL and set to a high impedance state.

このとき、上述したプリチャージ動作期間TpreにおいてコンデンサCsに蓄積された電荷(両端電位Vc>Vth13)により駆動トランジスタTr13はオン状態を保持するために駆動トランジスタTr13のゲート電圧は保持されたまま、駆動トランジスタTr13のドレイン−ソース間に電流が流れ続けるので、駆動トランジスタTr13のソース端子側(接点N12;コンデンサCsの他端側)の電位がドレイン端子側(供給電圧ラインVL側)に近づくように徐々に上昇していく。   At this time, the drive transistor Tr13 is kept on by the charge (both end potential Vc> Vth13) accumulated in the capacitor Cs during the above-described precharge operation period Tpre, so that the gate voltage of the drive transistor Tr13 is maintained while being driven. Since current continues to flow between the drain and source of the transistor Tr13, the potential on the source terminal side (contact N12; the other end side of the capacitor Cs) of the drive transistor Tr13 gradually approaches the drain terminal side (supply voltage line VL side). To rise.

これにより、図6に示すように、駆動トランジスタTr13のゲート−ソース間電圧Vgsは縮まってしまい、コンデンサCsに蓄積された電荷の一部が放電され、最終的に駆動トランジスタTr13のしきい値電圧Vth13(第1の電位差)に収束するように変化する。また、図7に示すように、駆動トランジスタTr13のドレイン−ソース間電流Idsが減少して、最終的に線形性を有するように変化する。   As a result, as shown in FIG. 6, the gate-source voltage Vgs of the drive transistor Tr13 is reduced, and a part of the charge accumulated in the capacitor Cs is discharged, and finally the threshold voltage of the drive transistor Tr13. It changes so as to converge to Vth13 (first potential difference). Further, as shown in FIG. 7, the drain-source current Ids of the drive transistor Tr13 decreases and finally changes so as to have linearity.

ここで、図6は、本実施形態に係るしきい値補正動作期間における薄膜トランジスタのゲート−ソース間電圧の時間変化を示すグラフであり、図7は、本実施形態に係るしきい値補正動作期間における薄膜トランジスタのドレイン−ソース間電流の時間変化を示すグラフである。   Here, FIG. 6 is a graph showing the time change of the gate-source voltage of the thin film transistor during the threshold correction operation period according to the present embodiment, and FIG. 7 is a threshold correction operation period according to the present embodiment. It is a graph which shows the time change of the drain-source current of the thin-film transistor in.

これらの結果においては、表1に示したような素子構造及び素子特性を有する発光駆動回路DCを適用し、電位差|Vs−Vpre|を10V及び6.5Vに設定した場合の、駆動トランジスタTr13のゲート−ソース間電圧Vgs、及び、ドレイン−ソース間電流Idsの時間変化を観測し、対数目盛を用いて表したものである。なお、容量Ctは、コンデンサCsの容量及び発光駆動回路DC内に生じるその他の寄生容量の和である。   In these results, when the light emission driving circuit DC having the element structure and element characteristics shown in Table 1 is applied and the potential difference | Vs−Vpre | is set to 10 V and 6.5 V, the driving transistor Tr13 The time change of the gate-source voltage Vgs and the drain-source current Ids is observed and expressed using a logarithmic scale. Note that the capacitance Ct is the sum of the capacitance of the capacitor Cs and other parasitic capacitance generated in the light emission drive circuit DC.

Figure 0004400438
Figure 0004400438

なお、図6、図7において、SPaは上述した電位差|Vs−Vpre|を10Vに設定した場合のゲート−ソース間電圧Vgsの変化傾向を示す特性線であり、SPbは電位差|Vs−Vpre|を6.5Vに設定した場合のゲート−ソース間電圧Vgsの変化傾向を示す特性線である。この10Vと6.5Vの電位差3.5Vは、駆動トランジスタTr13や選択トランジスタTr12等の経時的高抵抗化に伴う駆動トランジスタTr13のゲート−ソース間の分圧の経時的変位を想定している。また、Vmsbは有機EL素子OELを最高輝度階調(MSB)で発光動作させる場合の、駆動トランジスタTr13のゲート−ソース間電圧Vgsであり、Imsbは有機EL素子OELを最高輝度階調(MSB)で発光動作させる場合の、駆動トランジスタTr13のドレイン−ソース間電流Ids(発光駆動電流Iem)であり、Ilsbは有機EL素子OELを無発光を除く階調のうちの最低輝度階調(LSB)で発光動作させる場合の、駆動トランジスタTr13のドレイン−ソース間電流Ids(発光駆動電流Iem)である。   6 and 7, SPa is a characteristic line showing a change tendency of the gate-source voltage Vgs when the above-described potential difference | Vs−Vpre | is set to 10 V, and SPb is a potential difference | Vs−Vpre | 6 is a characteristic line showing a change tendency of the gate-source voltage Vgs when V is set to 6.5V. The potential difference of 3.5 V between 10 V and 6.5 V assumes a temporal displacement of the partial pressure between the gate and source of the drive transistor Tr13 due to the increase in resistance over time of the drive transistor Tr13, the selection transistor Tr12, and the like. Vmsb is the gate-source voltage Vgs of the drive transistor Tr13 when the organic EL element OEL is operated to emit light at the maximum luminance gradation (MSB), and Imsb is the maximum luminance gradation (MSB) of the organic EL element OEL. Is the drain-source current Ids (light emission drive current Iem) of the drive transistor Tr13 in the case where the light emitting operation is performed, and Ilsb is the lowest luminance gradation (LSB) of gradations excluding no light emission of the organic EL element OEL. This is the drain-source current Ids (light emission drive current Iem) of the drive transistor Tr13 when the light emission operation is performed.

この場合、表1に示した薄膜トランジスタにおいては、図6に示すように、上述したプリチャージ動作期間Tpreにおいて生じる電位差|Vs−Vpre|に関わらず、概ね3msec〜4msec(3000μsec〜4000μsec)程度の時間経過でゲート−ソース間電圧Vgs(コンデンサCsの両端電位Vc)がしきい値電圧Vth13(=1.5V)に収束することが判明した。また、図7に示すように、上述したプリチャージ動作期間Tpreにおいて生じる電位差|Vs−Vpre|に関わらず、概ね50μsec〜200μsec程度の時間経過でドレイン−ソース間電流Idsが最低輝度階調(LSB)時の電流値4.68E−8Aにまで減少(図6に示したグラフでは、ゲート−ソース間電圧Vgsが概ね2.0Vにまで降下)することが判明した。   In this case, in the thin film transistor shown in Table 1, as shown in FIG. 6, the time is approximately 3 msec to 4 msec (3000 μsec to 4000 μsec) regardless of the potential difference | Vs−Vpre | generated in the above-described precharge operation period Tpre. Over time, it was found that the gate-source voltage Vgs (the potential Vc across the capacitor Cs) converges to the threshold voltage Vth13 (= 1.5 V). Further, as shown in FIG. 7, regardless of the potential difference | Vs−Vpre | generated during the above-described precharge operation period Tpre, the drain-source current Ids is reduced to the lowest luminance gradation (LSB) after a lapse of about 50 μsec to 200 μsec. ) At a current value of 4.68E-8A (in the graph shown in FIG. 6, the gate-source voltage Vgs drops to approximately 2.0 V).

なお、このしきい値補正動作期間Tthにおいても、有機EL素子OELのアノード端子(接点N12)の電位は、カソード端子側の共通電圧Vcomと同等であるか、又は、それ未満の電位を有しているので、有機EL素子OELには依然として無電圧又は逆バイアス電圧が印加されて、有機EL素子OELは発光動作しない。   Even during this threshold correction operation period Tth, the potential of the anode terminal (contact N12) of the organic EL element OEL is equal to or less than the common voltage Vcom on the cathode terminal side. Therefore, no voltage or reverse bias voltage is still applied to the organic EL element OEL, and the organic EL element OEL does not emit light.

(書込動作期間)
次いで、しきい値補正動作期間Tth終了後の書込動作期間Twrにおいては、図2、図4(a)に示すように、引き続きホールド信号Shldをオンレベルに維持したまま選択ラインSLに再度オンレベルの選択信号Sselが印加されるとともに、このタイミングに同期して、表示画素EMが無発光以外の階調表示の場合、信号駆動回路SDRのスイッチ手段SMが表示データにしたがって矢印の方向に沿った階調電流Idataを供給電圧ラインVLからデータラインを介して信号駆動回路SDRに流れるように設定し、表示画素EMが無発光の階調表示の場合、駆動トランジスタTr13のゲート−ソース間電圧がしきい値以下となるような無発光表示電圧VzeroをデータラインDLに出力する。
なお、ここでは、通常の階調表示動作(有機EL素子OELを発光動作させる階調表示)を行う場合について説明し、無発光表示動作(有機EL素子OELを発光動作させない階調表示動作)を行う場合については、改めて後述するものとする。
(Write operation period)
Next, in the write operation period Twr after the end of the threshold correction operation period Tth, as shown in FIG. 2 and FIG. 4A, the hold signal Shld is continuously turned on again while maintaining the hold signal Shld at the on level. When the level selection signal Ssel is applied and in synchronization with this timing, when the display pixel EM performs gradation display other than non-light emission, the switch means SM of the signal drive circuit SDR follows the direction of the arrow according to the display data. When the gradation current Idata is set to flow from the supply voltage line VL to the signal drive circuit SDR via the data line, and the display pixel EM performs non-light emission gradation display, the gate-source voltage of the drive transistor Tr13 is A non-light emitting display voltage Vzero that is lower than the threshold value is output to the data line DL.
Here, a case of performing a normal gradation display operation (gradation display for causing the organic EL element OEL to emit light) will be described, and a non-emission display operation (gradation display operation for which the organic EL element OEL does not emit light) will be described. The case where it is performed will be described later.

これにより、選択トランジスタTr12がオン動作して、データラインDLを介して階調電流Idataを引き込む動作が行われることにより、低電位の供給電圧Vsc(=Vs)よりもさらに低電位の電圧が接点N12(駆動トランジスタTr13のソース端子及びコンデンサCsの他端側)に印加される。なお、コンデンサCsの一端側(接点N11)には、保持トランジスタTr11を介して供給電圧ラインVLの低電位の供給電圧Vsc(=Vs)が印加されている。   As a result, the selection transistor Tr12 is turned on and the gradation current Idata is drawn through the data line DL, so that a voltage having a potential lower than the low potential supply voltage Vsc (= Vs) is applied to the contact point. N12 (the source terminal of the driving transistor Tr13 and the other end side of the capacitor Cs) is applied. Note that the low-potential supply voltage Vsc (= Vs) of the supply voltage line VL is applied to one end side (contact N11) of the capacitor Cs via the holding transistor Tr11.

ここで、駆動トランジスタTr13のドレイン−ソース間に階調電流Idataが流れるために要する駆動トランジスタTr13のゲート−ソース間電圧のうちの多くの電圧成分はしきい値電圧Vth13であり、特に最低輝度電圧Vlsbでは、全体の電荷のうちのしきい値電圧Vth13に要する電荷の割合は5割を越えてしまっていた。このしきい値電圧Vth13に達するような電荷を、本実施形態のプリチャージ動作、しきい値補正動作なしに書き込み動作だけで、つまり、階調電流Idata程度の微小な電流値の電流でチャージしようとすると、書き込む書込動作期間Twrが長くなってしまい、このため一画像を表示するフレーム期間が長くなって良好な表示特性を損なっていた。しかし本実施形態では、接点N11及びN12間(駆動トランジスタTr13のゲート−ソース間)に接続されたコンデンサCsには、上述したプリチャージ動作及びしきい値補正動作により駆動トランジスタTr13のしきい値電圧Vth13に相当する電荷が保持された(しきい値電圧Vth13が充電された)状態にあるので、階調電流Idataが駆動トランジスタTr13のドレイン−ソース間で定常化するのに要する容量の電荷は、階調電流Idata程度のような微小な電流でも比較的短い時間でチャージすることができる。   Here, many voltage components of the gate-source voltage of the drive transistor Tr13 required for the gradation current Idata to flow between the drain and source of the drive transistor Tr13 are the threshold voltage Vth13, and particularly the lowest luminance voltage. In Vlsb, the ratio of charges required for the threshold voltage Vth13 out of the total charges exceeded 50%. The charge reaching this threshold voltage Vth13 is charged only by the write operation without the precharge operation and threshold correction operation of the present embodiment, that is, by a current having a very small current value of the gradation current Idata. Then, the writing operation period Twr for writing becomes long, and therefore, the frame period for displaying one image becomes long and the good display characteristics are impaired. However, in this embodiment, the threshold voltage of the drive transistor Tr13 is applied to the capacitor Cs connected between the contacts N11 and N12 (between the gate and source of the drive transistor Tr13) by the above-described precharge operation and threshold correction operation. Since the charge corresponding to Vth13 is held (threshold voltage Vth13 is charged), the charge of the capacity required for the gradation current Idata to stabilize between the drain and source of the drive transistor Tr13 is Even a very small current such as the gradation current Idata can be charged in a relatively short time.

このように、プリチャージ動作期間Tpreに、微小電流ではなく式(1)を満たすようなプリチャージ電圧Vpreを出力して強制的且つ迅速に駆動トランジスタTr13がしきい値電圧Vth13よりも高い(絶対値が大きい)駆動トランジスタプリチャージ電圧Vpre13に達するように設定し、しきい値補正動作期間Tthに、駆動トランジスタTr13のゲート−ソース間電圧がしきい値電圧Vth13に収束するように制御しているので、図4(a)に示すように、供給電圧ラインVLから駆動トランジスタTr13、接点N12、選択トランジスタTr12、データラインDLを介して、信号駆動回路SDRに、階調電流Idataの電流値に対応した書込電流Iaが速やかに流れる。   In this way, during the precharge operation period Tpre, the precharge voltage Vpre that satisfies the equation (1) is output instead of a minute current, and the drive transistor Tr13 is forcibly and quickly higher than the threshold voltage Vth13 (absolute The drive transistor precharge voltage Vpre13 is set to be large), and the gate-source voltage of the drive transistor Tr13 is controlled to converge to the threshold voltage Vth13 during the threshold value correction operation period Tth. Therefore, as shown in FIG. 4A, the signal drive circuit SDR is adapted to the current value of the gradation current Idata from the supply voltage line VL through the drive transistor Tr13, the contact N12, the selection transistor Tr12, and the data line DL. The write current Ia immediately flows.

すなわち、コンデンサCsには、図6に示すように、しきい値補正動作期間Tthで上記駆動トランジスタTr13のしきい値電圧Vth13相当の電荷が蓄積された状態にあるので、該充電状態に上乗せして、階調電流Idata(書込電流Ia)に応じた電圧成分Vdataに要する電荷を充電すればよく、駆動トランジスタTr13のしきい値電圧Vth13が発光履歴や素子特性等により変化した場合であっても、階調信号(表示データ)に適切に対応した電圧成分Vdataを迅速かつ十分に書き込むことができる。ここで、コンデンサCsに充電される電圧Vc(=Vα;第2の電位差)は、しきい値電圧Vth13と階調電流Idataに応じた電圧成分Vdataの総和Vα=Vth13+Vdataとなる。   That is, as shown in FIG. 6, since the capacitor Cs is in a state where charges corresponding to the threshold voltage Vth13 of the drive transistor Tr13 are accumulated in the threshold correction operation period Tth, this charge state is added. In this case, the charge required for the voltage component Vdata corresponding to the gradation current Idata (write current Ia) may be charged, and the threshold voltage Vth13 of the drive transistor Tr13 may change due to light emission history, element characteristics, or the like. However, the voltage component Vdata appropriately corresponding to the gradation signal (display data) can be written quickly and sufficiently. Here, the voltage Vc (= Vα; second potential difference) charged in the capacitor Cs is the sum Vα = Vth13 + Vdata of the voltage component Vdata corresponding to the threshold voltage Vth13 and the gradation current Idata.

また、このとき、供給電圧ラインVLには、低電位の供給電圧Vsc(=Vs)が印加され、さらに、書込電流Iaが供給電圧ラインVLから発光駆動回路DCを介してデータラインDL方向に流れるように制御されていることから、有機EL素子OELのアノード端子(接点N12)に印加される電位はカソード端子の電位Vcom以下になり、有機EL素子OELに逆バイアス電圧が印加されることになるため、有機EL素子OELには発光駆動電流が流れず、発光動作は行われない。   At this time, a low-potential supply voltage Vsc (= Vs) is applied to the supply voltage line VL, and the write current Ia is supplied from the supply voltage line VL to the data line DL through the light emission drive circuit DC. Since the current is controlled to flow, the potential applied to the anode terminal (contact N12) of the organic EL element OEL is equal to or lower than the potential Vcom of the cathode terminal, and a reverse bias voltage is applied to the organic EL element OEL. Therefore, no light emission drive current flows through the organic EL element OEL, and no light emission operation is performed.

(発光動作期間)
次いで、書込動作期間Twr終了後の発光動作期間Temにおいては、図2、図4(b)に示すように、選択ラインSL及び保持ラインHLに対して、ともにオフレベルの選択信号Ssel及びホールド信号Shldが印加される。また、このタイミングに同期して、信号駆動回路SDRによる階調電流Idataの引き込み動作が停止されるとともに、供給電圧ラインVLに高電位の供給電圧Vscとして、有機EL素子OELを最高輝度階調で発光動作させる際に必要となるアノード電圧以上の電圧値Ve(有機EL素子OELのカソード側に接続された電圧Vcomに対して、順バイアスとなる正の電圧)が印加される。発光電圧値Veは選択電圧値Vsより高電位である。
(Light emission operation period)
Next, in the light emission operation period Tem after the end of the write operation period Twr, as shown in FIG. 2 and FIG. 4B, both the off-level selection signal Ssel and the hold are applied to the selection line SL and the holding line HL. Signal Shld is applied. In synchronism with this timing, the operation of drawing the gradation current Idata by the signal drive circuit SDR is stopped, and the organic EL element OEL is set to the highest luminance gradation with the supply voltage line VL having a high potential supply voltage Vsc. A voltage value Ve equal to or higher than the anode voltage necessary for the light emission operation (a positive voltage that becomes a forward bias with respect to the voltage Vcom connected to the cathode side of the organic EL element OEL) is applied. The light emission voltage value Ve is higher than the selection voltage value Vs.

具体的には、発光電圧値Veは下記式(2)を満たすような電圧に設定される。
|Ve−Vcom|>Vdsmax +Velmax……(2)
ここで、Vdsmaxは、最高輝度階調での階調電流Idataを流す場合に、駆動トランジスタTr13のドレイン−ソース間が発光動作期間Temで図5に示す飽和領域に達するような駆動トランジスタTr13のドレイン−ソース間の最高電圧値である。したがって、駆動トランジスタTr13のドレイン−ソース間電流(階調電流Idata)は、駆動トランジスタTr13のゲート−ソース間電圧によって一義的に設定でき、換言すれば、駆動トランジスタTr13のドレイン−ソース間電流(階調電流Idata)によって、駆動トランジスタTr13のゲート−ソース間電圧、つまりコンデンサCsに蓄積される電荷量を一義的に設定できる。Velmaxは、最高輝度階調時の有機EL素子OELの分圧である。
Specifically, the light emission voltage value Ve is set to a voltage that satisfies the following formula (2).
| Ve-Vcom |> Vdsmax + Velmax (2)
Here, Vdsmax is the drain of the driving transistor Tr13 in which the drain-source between the driving transistor Tr13 reaches the saturation region shown in FIG. 5 in the light emission operation period Tem when the gradation current Idata at the maximum luminance gradation flows. -Maximum voltage value between sources. Therefore, the drain-source current (grayscale current Idata) of the drive transistor Tr13 can be uniquely set by the gate-source voltage of the drive transistor Tr13. In other words, the drain-source current (scale) of the drive transistor Tr13. By adjusting the current Idata), the gate-source voltage of the drive transistor Tr13, that is, the amount of charge accumulated in the capacitor Cs can be uniquely set. Velmax is a partial pressure of the organic EL element OEL at the maximum luminance gradation.

駆動トランジスタTr13のドレイン−ソース間電圧が発光動作期間Tem中、飽和領域であるためVdsは下記式(3)を満たすような電圧に設定される。
|Ve−Vcom|>Vds≧Vth13……(3)
つまり、式(3)を満たさずに、発光動作期間Tem中、駆動トランジスタTr13のドレイン−ソース間電圧Vdsがしきい値Vth13より低くなってしまうと、駆動トランジスタTr13のゲート−ソース間電圧によって駆動トランジスタTr13のドレイン−ソース間電流Idsを一義的に設定できなくなってしまう。
Since the drain-source voltage of the drive transistor Tr13 is in the saturation region during the light emission operation period Temp, Vds is set to a voltage that satisfies the following formula (3).
| Ve-Vcom |> Vds ≧ Vth13 (3)
That is, if the drain-source voltage Vds of the drive transistor Tr13 becomes lower than the threshold value Vth13 during the light emission operation period Tem without satisfying the expression (3), the drive is performed by the gate-source voltage of the drive transistor Tr13. The drain-source current Ids of the transistor Tr13 cannot be set uniquely.

|Ve−Vcom|が一定であると、|Vds−Vth|は輝度階調が高くなる程、小さくなる傾向がある。つまりVdsmaxが下記式(4)を満たせば、いかなる階調であっても発光動作期間Tem中に駆動トランジスタTr13のドレイン−ソース間電圧が常に飽和領域になる。
|Ve−Vcom|>Vdsmax≧Vth13max……(4)
なお、図5では、Ve−Vcomを20Vとしているがこれに限らない。
When | Ve−Vcom | is constant, | Vds−Vth | tends to decrease as the luminance gradation increases. That is, as long as Vdsmax satisfies the following formula (4), the drain-source voltage of the drive transistor Tr13 is always in the saturation region during the light emission operation period Tem at any gradation.
| Ve-Vcom |> Vdsmax ≧ Vth13max (4)
In FIG. 5, Ve-Vcom is set to 20V, but the present invention is not limited to this.

発光駆動回路DCに設けられた保持トランジスタTr11及び選択トランジスタTr12がオフ動作して、コンデンサCsが上述した書込動作期間Twrにおいて蓄積された電荷を保持する。
このように、コンデンサCsが書込動作時の充電電圧Vα(=Vth13+Vdata)を保持することにより、駆動トランジスタのTr13のゲート−ソース間電圧Vgs(接点N11の電位;駆動電圧)が保持されることになり、駆動トランジスタTr13はオン状態を維持する。
The holding transistor Tr11 and the selection transistor Tr12 provided in the light emission driving circuit DC are turned off, and the capacitor Cs holds the charge accumulated in the above-described writing operation period Twr.
Thus, the capacitor Cs holds the charging voltage Vα (= Vth13 + Vdata) at the time of the writing operation, whereby the gate-source voltage Vgs (the potential of the contact N11; the driving voltage) of the transistor Tr13 of the driving transistor is held. Thus, the drive transistor Tr13 is kept on.

したがって、発光動作期間Temに、図4(b)に示すように、供給電圧ラインVLから駆動トランジスタTr13、接点N12を介して、有機EL素子OEL方向に発光駆動電流Iemが流れ、有機EL素子OELが該発光駆動電流Iemの電流値に応じた所定の輝度階調で発光する。ここで、発光動作期間TemにコンデンサCsに保持される電荷(充電電圧Vc)は、上述したように、駆動トランジスタTr13において階調電流Idataに対応する書込電流Iaを流す場合の電位差に相当するので、有機EL素子OELに流れる発光駆動電流Iemは、上記書込電流Ia(階調電流Idata)と同等の電流値(Iem≒Ia=Idata)を有することになる。これにより、書込動作期間Twrに書き込まれた(保持された)電圧成分Vαに基づいて、所定の発光状態(輝度階調)に対応する発光駆動電流Iemが供給されることになり、有機EL素子OELは表示データ(階調電流Idata)に応じた所望の輝度階調で継続的に発光する。   Therefore, during the light emission operation period Tem, as shown in FIG. 4B, the light emission drive current Iem flows in the direction of the organic EL element OEL from the supply voltage line VL via the drive transistor Tr13 and the contact N12, and the organic EL element OEL. Emits light with a predetermined luminance gradation corresponding to the current value of the light emission drive current Iem. Here, the charge (charge voltage Vc) held in the capacitor Cs during the light emission operation period Temp corresponds to a potential difference when the write current Ia corresponding to the gradation current Idata is passed through the drive transistor Tr13 as described above. Therefore, the light emission drive current Iem flowing through the organic EL element OEL has a current value (Iem≈Ia = Idata) equivalent to the write current Ia (gradation current Idata). As a result, the light emission drive current Iem corresponding to a predetermined light emission state (luminance gradation) is supplied based on the voltage component Vα written (held) during the write operation period Twr, and the organic EL The element OEL continuously emits light with a desired luminance gradation corresponding to display data (gradation current Idata).

このように、本実施形態に係る発光駆動回路及びその駆動制御方法によれば、書込動作期間において、有機EL素子OELの発光状態(輝度階調)に応じた電流値を指定した階調電流Idata(書込電流Ia)を強制的に駆動トランジスタTr13のドレイン−ソース間に流して、その電流値に応じて保持される駆動トランジスタTr13のゲート−ソース間の電圧成分に基づいて、有機EL素子(発光素子)OELに流す発光駆動電流Iemを制御することにより、所定の輝度階調で発光動作させる電流指定方式の駆動制御方法を適用し、また、単一の発光駆動用トランジスタ(駆動トランジスタTr13)により、所望の表示データ(輝度階調)に応じた階調電流Idataの電流レベルを電圧レベルに変換する機能(電流/電圧変換機能)と、有機EL素子OELに所定の電流値を有する発光駆動電流Iemを供給する機能(発光駆動機能)の双方を実現しているので、発光駆動回路DCを構成する各トランジスタの動作特性のバラツキや経時変化の影響を受けることなく、長期間にわたり安定的に所望の発光特性を実現することができる。   As described above, according to the light emission drive circuit and the drive control method thereof according to the present embodiment, the gradation current in which the current value corresponding to the light emission state (luminance gradation) of the organic EL element OEL is specified in the writing operation period. Idata (write current Ia) is forcibly passed between the drain and source of the drive transistor Tr13, and the organic EL element is based on the voltage component between the gate and source of the drive transistor Tr13 held according to the current value. (Light-Emitting Element) By controlling the light-emission driving current Iem that flows to the OEL, a current-designated drive control method for emitting light at a predetermined luminance gradation is applied, and a single light-emission driving transistor (drive transistor Tr13) ) To convert the current level of the gradation current Idata corresponding to the desired display data (luminance gradation) into a voltage level (current / voltage conversion function), and organic Since both the function of supplying the light emission drive current Iem having a predetermined current value to the EL element OEL (light emission drive function) is realized, the variation of the operation characteristics of each transistor constituting the light emission drive circuit DC and the change with time It is possible to stably realize desired light emission characteristics over a long period of time without being affected.

また、本実施形態に係る発光駆動回路及びその駆動制御方法によれば、表示画素EMへの表示データの書込動作、及び、有機EL素子OELの発光動作に先立って、プリチャージ動作を実行することにより、発光駆動回路DCに設けられた発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース端子間に接続されたコンデンサCsに、階調電流Idataのような微小な電流ではなくプリチャージ電圧Vpreで強制的に当該トランジスタのしきい値電圧Vth13を越える駆動トランジスタプリチャージ電圧Vpre13に相当する電荷をいったん蓄積させてから、しきい値補正動作を実行することにより、駆動トランジスタTr13が個々のしきい値Vth13に収束するように選択トランジスタTr12をオフ状態にするので、しきい値補正動作終了後には、各発光駆動回路DCのコンデンサCsに当該発光駆動回路DCの駆動トランジスタTr13のしきい値Vth13相当の電荷を予め蓄積、保持した状態に設定することができる。   Further, according to the light emission drive circuit and the drive control method thereof according to the present embodiment, the precharge operation is performed prior to the display data writing operation to the display pixel EM and the light emission operation of the organic EL element OEL. As a result, the precharge voltage Vpre is applied to the capacitor Cs connected between the gate and source terminals of the light emission drive transistor (drive transistor Tr13) provided in the light emission drive circuit DC instead of a minute current such as the gradation current Idata. Then, the charge corresponding to the drive transistor precharge voltage Vpre13 exceeding the threshold voltage Vth13 of the transistor is forcibly accumulated once, and then the threshold value correction operation is executed, so that the drive transistor Tr13 has an individual threshold value. Since the selection transistor Tr12 is turned off so as to converge to the value Vth13, the threshold value correcting operation is performed. The After the completion, it is possible to set in advance the storage, retention state charge equivalent threshold Vth13 of the drive transistor Tr13 of each emission drive circuit the light emission drive circuit DC to the capacitor Cs of the DC.

このように、各駆動トランジスタTr13のしきい値Vth13にバラツキが生じていても、しきい値補正動作において、個々の各駆動トランジスタTr13のしきい値Vth13に応じた電荷が適切にチャージされている。そして、表示データの書込動作において、表示データに基づく階調電流IdataによりコンデンサCsをしきい値電圧Vth13相当に充電する必要がなく、当該表示データ(階調電流Idata)に応じた電圧成分Vdataのみを上乗せして蓄積(充電)すればよいので、表示データに基づく電荷をコンデンサCsに迅速に蓄積(充電)することができ、書込不足の発生を抑制することができる。したがって、表示データに応じた適正な輝度階調で有機EL素子OELを発光動作させることができる。   As described above, even if the threshold value Vth13 of each driving transistor Tr13 varies, charges corresponding to the threshold value Vth13 of each driving transistor Tr13 are appropriately charged in the threshold value correcting operation. . In the display data writing operation, it is not necessary to charge the capacitor Cs to the threshold voltage Vth13 by the gradation current Idata based on the display data, and the voltage component Vdata corresponding to the display data (gradation current Idata). Therefore, the charge based on the display data can be quickly stored (charged) in the capacitor Cs, and the occurrence of insufficient writing can be suppressed. Therefore, it is possible to cause the organic EL element OEL to perform a light emission operation with an appropriate luminance gradation according to display data.

具体的には、本実施形態に示したような電流指定方式を適用した発光駆動回路においては、書込動作時に発光駆動回路DCに供給される(本実施形態においては、引き込む)階調電流Idata(書込電流Ia)の電流値と有機EL素子OELに流れる発光駆動電流Iemが略同等であるので、低輝度階調で表示動作を行う場合(低輝度階調で有機EL素子OELを発光動作させる場合)にあっては、信号駆動回路SDRにより供給する階調電流Idataの電流値が非常に小さくなる。   Specifically, in the light emission drive circuit to which the current designation method as shown in the present embodiment is applied, the gradation current Idata supplied to the light emission drive circuit DC at the time of writing operation (drawn in the present embodiment). Since the current value of (write current Ia) and the light emission drive current Iem flowing through the organic EL element OEL are substantially equal, when a display operation is performed with a low luminance gradation (the organic EL element OEL emits light with a low luminance gradation). In this case, the current value of the gradation current Idata supplied by the signal drive circuit SDR becomes very small.

一方、表示画素(発光駆動回路)への書込動作に許容される時間は、後述する表示装置への適用例においても詳述するが、一般に、表示パネルの仕様(フレーム時間と走査線数)に基づいて予め規定されている。
そのため、本実施形態のプリチャージ動作及びしきい値補正動作を行わずに、書込動作期間に表示データに応じた階調電流Idataを供給して、発光駆動用のトランジスタ(駆動トランジスタTr13に相当する)のゲート−ソース間(コンデンサCsの両端に相当する)に一定の電位を形成する場合、まず、該トランジスタのしきい値電圧Vth13分の電荷を蓄積する必要があるため、低輝度の階調表示に対応した微少な階調電流Idataでは、該トランジスタのゲート−ソース間にしきい値電圧Vth13並びにその他の容量(例えば、データラインDLの寄生容量、選択トランジスタTr12のしきい値電圧Vth12)に対応する電荷を十分に蓄積することができず、当該階調電流Idataに応じた電流値を有する発光駆動電流Iemを発光素子(有機EL素子OEL)に供給することができなくなるという現象が生じる。
On the other hand, the time allowed for the writing operation to the display pixel (light emission drive circuit) will be described in detail in an application example to a display device to be described later. In general, the specifications of the display panel (frame time and number of scanning lines) Based on the above.
Therefore, the gradation current Idata corresponding to the display data is supplied during the write operation period without performing the precharge operation and the threshold value correcting operation of this embodiment, and the transistor for light emission driving (corresponding to the driving transistor Tr13). When a constant potential is formed between the gate and the source (corresponding to both ends of the capacitor Cs), it is necessary to first store charges corresponding to the threshold voltage Vth13 of the transistor. With a small gradation current Idata corresponding to the gray scale display, the threshold voltage Vth13 and other capacitances (for example, the parasitic capacitance of the data line DL, the threshold voltage Vth12 of the selection transistor Tr12) are applied between the gate and the source of the transistor. The corresponding charge cannot be sufficiently accumulated, and the light emission driving current Iem having a current value corresponding to the gradation current Idata is generated as a light emitting element (organic EL element). Phenomenon that it can not be supplied to the EL) occurs.

これにより、発光駆動回路DCに供給される階調電流Idata(書込電流Ia;入力階調)に対する、有機EL素子OELに共有される発光駆動電流Iem(出力階調)の電流値が、例えば、図8中、円部に示すように、低輝度階調領域において非線形性を示し、表示データに応じた適切な輝度階調で発光動作を行うことができなくなる。   Thereby, the current value of the light emission drive current Iem (output gradation) shared by the organic EL element OEL with respect to the gradation current Idata (write current Ia; input gradation) supplied to the light emission drive circuit DC is, for example, In FIG. 8, as shown by a circle, non-linearity is exhibited in the low luminance gradation region, and the light emission operation cannot be performed with an appropriate luminance gradation according to display data.

これに対して、本実施形態に係る発光駆動回路及びその駆動制御方法によれば、表示データの書込動作に先立って、駆動トランジスタ(発光駆動用トランジスタ)Tr13のゲート−ソース間(コンデンサCsの両端)にしきい値電圧に相当する電荷を蓄積する、プリチャージ動作及びしきい値補正動作を実行するように駆動制御されるので、例えば、図9(a)、(b)に示すように、低輝度階調領域においても、入力階調(階調電流Idata;書込電流Ia)に対する出力階調(発光駆動電流Iem;発光輝度)が良好な線形性を示し、表示データに応じた適切な輝度階調で発光動作を行うことができる。
特に、本実施形態に係る発光駆動回路及びその駆動制御方法によれば、図9(a)、(b)に示すように、駆動トランジスタTr13のしきい値電圧Vth13が経時変化や発光履歴等に起因して変化(シフト)した場合であっても、略線形性を示すことが確認された。
On the other hand, according to the light emission drive circuit and the drive control method thereof according to the present embodiment, prior to the display data write operation, between the gate and the source of the drive transistor (light emission drive transistor) Tr13 (of the capacitor Cs). Since driving control is performed so as to store a charge corresponding to a threshold voltage at both ends) and to perform a precharge operation and a threshold correction operation, for example, as shown in FIGS. 9A and 9B, Even in the low luminance gradation region, the output gradation (light emission drive current Iem; light emission luminance) with respect to the input gradation (gradation current Idata; write current Ia) exhibits a good linearity and is appropriate for the display data. A light emitting operation can be performed with luminance gradation.
In particular, according to the light emission drive circuit and the drive control method thereof according to this embodiment, as shown in FIGS. 9A and 9B, the threshold voltage Vth13 of the drive transistor Tr13 changes with time, the light emission history, and the like. Even when it was changed (shifted) due to this, it was confirmed that it showed substantially linearity.

なお、図8は、本実施形態に係る発光駆動回路の駆動制御方法との対比例における階調電流に対する発光駆動電流の変化傾向を示すグラフであり、図9は、本実施形態に係る発光駆動回路の駆動制御方法における入力階調に対する出力階調の変化傾向を示すグラフであり、横軸が階調電流Idataに基づく階調値であり、縦軸が階調電流Idataにより生じる発光駆動電流Iemに基づく階調値であり、破線が理想値である。ここで、図9(a)は、駆動トランジスタTr13のしきい値電圧の変化が生じていない初期状態における、入力階調値に対する出力階調値の変化傾向を示すグラフであり、図9(b)は、駆動トランジスタTr13のしきい値電圧が経時変化により4Vシフトした状態における、入力階調に対する出力階調の変化傾向を示すグラフである。このように、図8のような低階調時の階調の潰れがなく、階調電流Idataに対して線形性の発光駆動電流Iemを得ることができる。   FIG. 8 is a graph showing a change tendency of the light emission drive current with respect to the gradation current in comparison with the drive control method of the light emission drive circuit according to the present embodiment, and FIG. 9 is a light emission drive according to the present embodiment. 4 is a graph showing a change tendency of an output gradation with respect to an input gradation in a circuit drive control method, in which a horizontal axis is a gradation value based on a gradation current Idata, and a vertical axis is a light emission drive current Iem generated by the gradation current Idata. And the broken line is the ideal value. Here, FIG. 9A is a graph showing the change tendency of the output gradation value with respect to the input gradation value in the initial state in which the threshold voltage of the drive transistor Tr13 does not change. ) Is a graph showing a change tendency of the output gradation with respect to the input gradation in a state in which the threshold voltage of the drive transistor Tr13 is shifted by 4 V due to a change with time. In this manner, the gradation at the time of low gradation as in FIG. 8 is not crushed, and the light emission drive current Iem having linearity with respect to the gradation current Idata can be obtained.

<発光駆動回路の駆動制御方法(階調表示:その2)>
次いで、上述したような構成を有する発光駆動回路における駆動制御方法の第2の例(階調表示動作)について説明する。
図10は、本実施形態に係る発光駆動回路の駆動制御動作の第2の例におけるデータラインDLの電流値、選択信号Sselの電位、ホールド信号Shldの電位、供給電圧Vscの電位、コンデンサCsの両端の電位差、有機EL素子OELに流れる発光駆動電流Iemの電流値を示すタイミングチャートである。図11は、本実施形態に係る発光駆動回路の動作例(プリチャージ動作/電圧補正動作)を示す概念図であり、図12は、本実施形態に係る発光駆動回路の動作例(書込動作/発光動作)を示す概念図である。ここでは、上述した実施形態に示した駆動制御回路(図1)を参照し、また、第1の例に示した駆動制御方法(図2〜図4)と同等の制御動作については、その説明を簡略化する。
<Driving control method of light emission driving circuit (gradation display: 2)>
Next, a second example (gradation display operation) of the drive control method in the light emission drive circuit having the above-described configuration will be described.
FIG. 10 shows the current value of the data line DL, the potential of the selection signal Ssel, the potential of the hold signal Shld, the potential of the supply voltage Vsc, the potential of the capacitor Cs in the second example of the drive control operation of the light emission drive circuit according to this embodiment. It is a timing chart which shows the electric potential difference of the both ends, and the electric current value of the light emission drive current Iem which flows into the organic EL element OEL. FIG. 11 is a conceptual diagram showing an operation example (precharge operation / voltage correction operation) of the light emission drive circuit according to this embodiment, and FIG. 12 shows an operation example (write operation) of the light emission drive circuit according to this embodiment. FIG. Here, the drive control circuit (FIG. 1) shown in the above-described embodiment is referred to, and the control operation equivalent to the drive control method (FIGS. 2 to 4) shown in the first example is described. To simplify.

上述した第1の例に示した駆動制御方法においては、発光駆動用トランジスタである駆動トランジスタTr13のゲート−ソース間に接続されたコンデンサCsに、駆動トランジスタプリチャージ電圧Vpre13を充電するプリチャージ動作期間Tpre後に、当該コンデンサCsの充電電圧を、駆動トランジスタプリチャージ電圧Vpre13から駆動トランジスタTr13のしきい値電圧Vth13に収束させるように補正するしきい値補正動作期間Tthを設けた駆動制御方法を示したが、本発明はこれに限定されるものではない。   In the drive control method shown in the first example described above, the precharge operation period in which the capacitor Cs connected between the gate and the source of the drive transistor Tr13 which is a light emission drive transistor is charged with the drive transistor precharge voltage Vpre13. A drive control method in which a threshold correction operation period Tth for correcting the charge voltage of the capacitor Cs so as to converge from the drive transistor precharge voltage Vpre13 to the threshold voltage Vth13 of the drive transistor Tr13 after Tpre is shown. However, the present invention is not limited to this.

第1の例に示した駆動制御方法においては、書込動作に先立って、発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース間(コンデンサCs)にしきい値電圧Vth13相当の電荷を蓄積しておき、書込動作時に供給される階調電流Idataによる電荷の全てを、発光駆動電流Iemの生成に寄与する電荷として、上記しきい値電圧Vth13相当の電荷量に上乗せして蓄積する手法を適用する場合について説明した。この場合、プリチャージ動作期間Tpreに駆動トランジスタTr13のゲート−ソース間にしきい値電圧Vth13を越える電圧を印加させて電荷を蓄積させてから、しきい値補正動作期間Tthでしきい値電圧Vth13に収束するまで電荷を放電させていたので、プリチャージ動作期間Tpreに駆動トランジスタTr13のゲート−ソース間に印加した電圧としきい値電圧Vth13との間の電位差が大きいとしきい値補正動作期間Tthが長くなってしまっていた。   In the drive control method shown in the first example, before the write operation, charges corresponding to the threshold voltage Vth13 are accumulated between the gate and the source (capacitor Cs) of the light emission drive transistor (drive transistor Tr13). In addition, a method is applied in which all of the charge due to the gradation current Idata supplied during the write operation is accumulated as a charge contributing to the generation of the light emission drive current Iem, added to the charge amount equivalent to the threshold voltage Vth13. Explained when to do. In this case, the voltage exceeding the threshold voltage Vth13 is applied between the gate and the source of the drive transistor Tr13 during the precharge operation period Tpre to accumulate charges, and then the threshold voltage Vth13 is reached during the threshold correction operation period Tth. Since the electric charge is discharged until convergence, if the potential difference between the voltage applied between the gate and the source of the drive transistor Tr13 and the threshold voltage Vth13 during the precharge operation period Tpre is large, the threshold correction operation period Tth becomes long. It had become.

本実施形態においては、このような技術思想に基づいて、図10に示すように、1処理サイクル期間Tcyc内に、発光駆動回路DCのコンデンサCsに、駆動トランジスタプリチャージ電圧Vpre13に基づく電荷を蓄積するプリチャージ動作期間Tpreと、該コンデンサCsに蓄積された電荷の一部を放電して、有機EL素子OELを最低輝度階調(無発光を除く輝度が最も低い階調)で発光動作させる際の発光駆動電流Iemを生成する電圧相当(最低輝度電圧Vlsb)の電荷を駆動トランジスタTr13のゲート−ソース間のコンデンサCsに残留させて保持する電圧補正動作期間Tvtと、表示データに応じた階調信号(階調電流Idata)に基づく電荷をコンデンサCsに書き込む書込動作期間Twrと、該コンデンサCsに蓄積された電荷に基づいて、所定の輝度階調で有機EL素子OELを発光動作させる発光動作期間Temと、を含むように設定することにより実行される(Tcyc≧Tpre+Tvt+Twr+Tem)。   In this embodiment, based on such a technical idea, as shown in FIG. 10, charges based on the drive transistor precharge voltage Vpre13 are accumulated in the capacitor Cs of the light emission drive circuit DC within one processing cycle period Tcyc. When the precharge operation period Tpre is performed and a part of the electric charge accumulated in the capacitor Cs is discharged, the organic EL element OEL is caused to emit light at the lowest luminance gradation (the gradation with the lowest luminance excluding no light emission). Voltage correction operation period Tvt in which the charge equivalent to the voltage (minimum luminance voltage Vlsb) for generating the light emission drive current Iem is retained in the capacitor Cs between the gate and source of the drive transistor Tr13 and held according to the display data Based on the write operation period Twr for writing the charge based on the signal (gradation current Idata) to the capacitor Cs and the charge accumulated in the capacitor Cs, A light emitting operation period Tem for emission operation of organic EL element OEL at a constant luminance gradation is performed by setting to include (Tcyc ≧ Tpre + Tvt + Twr + Tem).

ここで、1処理サイクル期間Tcycとは、複数の表示画素EMを行方向及び列方向にマトリクスに配列して1フレームの画像を表示する場合に、1行分の表示画素EMが1フレームの画像のうちの1行分の画像を表示するのに要する期間である。ただし、プリチャージ動作期間Tpre及び電圧補正動作期間Tvtは複数の行で同時にとり、各行ごとに書き込む書込動作期間Twrをずらして、発光動作期間Temを複数の行で同時にとってもよい。   Here, one processing cycle period Tcyc means that when one frame image is displayed by arranging a plurality of display pixels EM in a matrix in the row direction and the column direction, one row of display pixels EM is an image of one frame. It is a period required to display the image of one line. However, the precharge operation period Tpre and the voltage correction operation period Tvt may be taken simultaneously for a plurality of rows, and the write operation period Twr written for each row may be shifted to simultaneously take the light emission operation periods Tem for the plurality of rows.

すなわち、信号駆動回路SDRのスイッチ手段SMがプリチャージ電圧VpreをデータラインDLに出力するプリチャージ動作期間Tpre後、信号駆動回路SDRのスイッチ手段SMが階調電流IdataをデータラインDLに流れるようにする書込動作期間Twrに移行する前に、発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース間(コンデンサCs)に蓄積する電荷量を、上述したしきい値電圧Vth13相当ではなく、最低輝度階調で発光動作させる際の発光駆動電流を生成するための電圧相当(最低輝度電圧Vlsb)に設定するようにした駆動制御方法を適用している。   That is, after the precharge operation period Tpre in which the switch means SM of the signal drive circuit SDR outputs the precharge voltage Vpre to the data line DL, the switch means SM of the signal drive circuit SDR flows the gradation current Idata to the data line DL. Before shifting to the writing operation period Twr to be performed, the amount of charge accumulated in the gate-source (capacitor Cs) of the light emission driving transistor (driving transistor Tr13) is not equivalent to the above-described threshold voltage Vth13, but the minimum luminance. A drive control method is applied which is set to a voltage equivalent (minimum luminance voltage Vlsb) for generating a light emission drive current when performing light emission operation with gradation.

具体的には、図10に示すように、プリチャージ動作期間後に実行される電圧補正動作期間Tvtは、図6に示した駆動トランジスタTr13のゲート−ソース間電圧Vgs(コンデンサCsの両端電圧Vc)の変化傾向、及び、図7に示した駆動トランジスタTr13のドレイン−ソース間電流Ids(発光駆動電流Iem)の変化傾向において、最低輝度階調で発光動作させる際の発光駆動電流Iem(=Ilsb;4.68E−08A)を流すことができるゲート−ソース間電圧Vgs(=最低輝度電圧Vlsb;第1の電位差)に達した時点(概ね100〜200μsec)で当該電圧補正動作を停止して後続の書込動作期間Twrに移行するように設定する。   Specifically, as shown in FIG. 10, the voltage correction operation period Tvt executed after the precharge operation period is the gate-source voltage Vgs of the drive transistor Tr13 shown in FIG. 6 (the voltage Vc across the capacitor Cs). 7 and the change tendency of the drain-source current Ids (light emission drive current Iem) of the drive transistor Tr13 shown in FIG. 7, the light emission drive current Iem (= Ilsb; 4.68E-08A), the voltage correction operation is stopped when the gate-source voltage Vgs (= minimum luminance voltage Vlsb; first potential difference) that can flow (approximately 100 to 200 μsec) is reached, It is set to shift to the write operation period Twr.

このような発光駆動回路の駆動制御方法によれば、プリチャージ動作期間Tpre後の電圧補正動作期間Tvtにおいて、コンデンサCsにいったん充電された駆動トランジスタプリチャージ電圧Vpre13を、駆動トランジスタTr13のしきい値電圧Vth13よりも高い電圧(絶対値の大きい電圧)である、有機EL素子OELを最低輝度階調で発光動作(表示動作)させるのに要する発光駆動電流Iem(=Ilsb)に対応した最低輝度電圧Vlsbに収束すればよいので、駆動トランジスタプリチャージ電圧Vpre13としきい値電圧Vth13との電位差よりも、駆動トランジスタプリチャージ電圧Vpre13と最低輝度電圧Vlsbとの電位差の方が小さいため、しきい値補正動作期間Tthよりも電圧補正動作期間Tvtが短い。例えば、図6及び図7に示したゲート−ソース間電圧Vgs(コンデンサCsの両端電圧Vc)の変化傾向の駆動トランジスタTr13を採用した場合、しきい値電圧Vth13に収束するまでの時間(概ね3〜4msec)に比較して、充電電圧の補正動作に要する時間を大幅に短縮(概ね100〜200μsec)することができる。   According to such a drive control method of the light emission drive circuit, in the voltage correction operation period Tvt after the precharge operation period Tpre, the drive transistor precharge voltage Vpre13 once charged in the capacitor Cs is used as the threshold value of the drive transistor Tr13. The lowest luminance voltage corresponding to the light emission driving current Iem (= Ilsb) required for causing the organic EL element OEL to emit light (display operation) at the lowest luminance gradation, which is higher than the voltage Vth13 (voltage having a large absolute value). Since it only needs to converge to Vlsb, the potential difference between the drive transistor precharge voltage Vpre13 and the minimum luminance voltage Vlsb is smaller than the potential difference between the drive transistor precharge voltage Vpre13 and the threshold voltage Vth13. The voltage correction operation period Tvt is shorter than the period Tth. For example, when the drive transistor Tr13 having a tendency to change the gate-source voltage Vgs (the voltage Vc across the capacitor Cs) shown in FIGS. 6 and 7 is employed, the time until the threshold voltage Vth13 converges (approximately 3) Compared with (.about.4 msec), the time required for the charging voltage correction operation can be greatly shortened (approximately 100 to 200 .mu.sec).

また、電圧補正動作期間TvtにおいてはコンデンサCsに電荷が蓄積されるばかりでなく供給電圧ラインVLからデータラインDLまでに至る電流ルートのコンデンサCs以外のその他の容量にも、階調電流Idataが流れるような電荷の蓄積が行われているので、後続する書込動作期間Twrにおいて、表示データに基づいて微少な階調電流Idataが供給された場合であっても、当該電流Idataによって速やかに発光駆動電流Iemの生成に寄与する電荷を、上記コンデンサCsに蓄積された最低輝度電圧Vlsb相当の電荷量に上乗せして、表示データに適切に対応した電圧成分Vdataを迅速かつ十分に蓄積する(書き込む)ことができる。   In the voltage correction operation period Tvt, not only the electric charge is accumulated in the capacitor Cs, but also the gradation current Idata flows through other capacitors other than the capacitor Cs in the current route from the supply voltage line VL to the data line DL. Since such charge accumulation is performed, even if a small gradation current Idata is supplied based on the display data in the subsequent writing operation period Twr, the light emission drive is promptly performed by the current Idata. The electric charge contributing to the generation of the current Iem is added to the electric charge amount corresponding to the lowest luminance voltage Vlsb accumulated in the capacitor Cs, and the voltage component Vdata corresponding to the display data is quickly and sufficiently accumulated (written). be able to.

したがって、発光駆動回路の駆動制御動作(発光素子の発光動作)に係る1処理サイクル期間Tcycにおいて、書込動作期間Twr及び発光動作期間Temに先立って実行される、コンデンサCs(ゲート−ソース間電圧Vgs)の充電電圧Vcの補正動作に要する時間を短縮することができるので、相対的に発光素子の発光動作期間Temを長く設定することができ、発光輝度を向上させることができるとともに、図9に示した場合と同様に、低輝度階調領域における発光輝度の低下を抑制し、線形性を維持することができる。   Therefore, in one processing cycle period Tcyc related to the drive control operation of the light emission drive circuit (light emission operation of the light emitting element), the capacitor Cs (gate-source voltage) is executed prior to the write operation period Twr and the light emission operation period Temp. Since the time required for the correction operation of the charging voltage Vc of Vgs) can be shortened, the light emission operation period Tem of the light emitting element can be set relatively long, and the light emission luminance can be improved. Similarly to the case shown in Fig. 5, it is possible to suppress a decrease in light emission luminance in the low luminance gradation region and maintain linearity.

<発光駆動回路の駆動制御方法(無発光表示)>
次いで、上述したような構成を有する発光駆動回路における駆動制御方法の第3の例(無発光表示動作)について説明する。
図13は、本実施形態に係る発光駆動回路の駆動制御動作の第3の例におけるデータラインDLの電流値、選択信号Sselの電位、ホールド信号Shldの電位、供給電圧Vscの電位、コンデンサCsの両端の電位差、有機EL素子OELに流れる発光駆動電流Iemの電流値を示すタイミングチャートである。なお、データラインDLにおいて、プリチャージ電流Ipreの電流の向きと、後述する無発光表示電圧VzeroによってコンデンサCsの両端電位Vcが0Vになるまで流れ続ける書込電流Iaの電流の向きは、互いに逆の向きとなる。図14は、本実施形態に係る発光駆動回路の動作例(書込動作/発光動作)を示す概念図である。ここで、第1及び第2の例に示した駆動制御方法(図2、図3、図10、図11)と同等の制御動作については、その説明を簡略化する。
<Driving control method of light emitting driving circuit (non-light emitting display)>
Next, a third example (non-light emitting display operation) of the drive control method in the light emission drive circuit having the above-described configuration will be described.
FIG. 13 shows the current value of the data line DL, the potential of the selection signal Ssel, the potential of the hold signal Shld, the potential of the supply voltage Vsc, the potential of the capacitor Cs in the third example of the drive control operation of the light emission drive circuit according to this embodiment. It is a timing chart which shows the electric potential difference of the both ends, and the electric current value of the light emission drive current Iem which flows into the organic EL element OEL. In the data line DL, the direction of the precharge current Ipre and the direction of the write current Ia that continues to flow until the potential Vc across the capacitor Cs becomes 0 V due to the non-light emitting display voltage Vzero described later are opposite to each other. It becomes the direction. FIG. 14 is a conceptual diagram showing an operation example (writing operation / light emission operation) of the light emission drive circuit according to the present embodiment. Here, the description of the control operation equivalent to the drive control method shown in the first and second examples (FIGS. 2, 3, 10, and 11) is simplified.

ここで、第1及び第2の例のいずれの場合においても、書込動作期間Twrから発光動作期間Temに移行する際に、供給電圧Vscが低電位の選択電圧値Vsから高電位の発光電圧値Veに変位する。このため、保持トランジスタTr11の寄生容量等の電荷が変位してしまい、駆動トランジスタTr13のゲート電位が上昇してしまう。第1及び第2の例では、前の1処理サイクル期間Tcycの電圧補正動作期間Tvtの間にコンデンサCsに書き込まれた充電電圧Vcがしきい値電圧Vth13近傍であったとしても、このような僅かなゲート電位変動により発光駆動電流Iemが流れて、無発光表示動作が不安定になる可能性があるため、当該充電電圧Vcが完全に放電されて、駆動トランジスタTr13のゲート−ソース間電圧Vgsが0V(接点N11と接点N12が等電位)に設定されていることが望ましい。このような書込動作を上述したような微小な電流値の階調電流Idataを用いて行った場合、書込電流IaがなくなるまでコンデンサCsの電荷を放出するまでに比較的長い時間を必要とする。特に前の1処理サイクル期間Tcycの電圧補正動作期間Tvtの間にコンデンサCsに書き込まれた充電電圧Vcが最高輝度階調電圧Vmsbに近い程、コンデンサCsに保持されている電荷量が多いため、より長い時間を要することとなる。   Here, in both cases of the first and second examples, when the write operation period Twr shifts to the light emission operation period Tem, the supply voltage Vsc changes from the low potential selection voltage value Vs to the high potential light emission voltage. Displacement to the value Ve. For this reason, charges such as parasitic capacitance of the holding transistor Tr11 are displaced, and the gate potential of the driving transistor Tr13 is increased. In the first and second examples, even when the charging voltage Vc written to the capacitor Cs during the voltage correction operation period Tvt of the previous one processing cycle period Tcyc is near the threshold voltage Vth13, Since the light emission drive current Iem flows due to slight gate potential fluctuation and the non-light emission display operation may become unstable, the charge voltage Vc is completely discharged, and the gate-source voltage Vgs of the drive transistor Tr13. Is preferably set to 0 V (contact N11 and contact N12 are equipotential). When such a writing operation is performed using the gradation current Idata having such a small current value as described above, a relatively long time is required until the charge of the capacitor Cs is discharged until the writing current Ia disappears. To do. In particular, since the charge voltage Vc written in the capacitor Cs during the voltage correction operation period Tvt of the previous one processing cycle period Tcyc is closer to the maximum luminance gradation voltage Vmsb, the amount of charge held in the capacitor Cs is larger. It will take longer time.

上述した第1の例に示した駆動制御方法においては、書込動作に先立って、発光駆動用トランジスタである駆動トランジスタTr13のゲート−ソース間に接続されたコンデンサCsにしきい値電圧Vth13相当の電荷を蓄積する手法を適用しているため、図6に示したように、ゲート−ソース間電圧Vgs(コンデンサCsの両端電位Vc)がしきい値電圧Vth13に収束するまでに概ね3msec程度の比較的長い時間を必要とするとともに、発光動作期間Temにおいて有機EL素子を無発光状態に保持する無発光表示動作を実現するためには、しきい値補正期間Tth終了後(すなわち、3msec経過後)の書込動作期間Twrにおいて供給される階調電流Idataにより上記コンデンサCsに充電された電圧(両端電位Vc)をしきい値電圧Vth13未満に設定する必要がある。   In the drive control method shown in the first example described above, prior to the writing operation, the charge corresponding to the threshold voltage Vth13 is applied to the capacitor Cs connected between the gate and the source of the drive transistor Tr13 which is a light emission drive transistor. 6 is applied, as shown in FIG. 6, the gate-source voltage Vgs (the potential Vc across the capacitor Cs) is comparatively about 3 msec until it converges to the threshold voltage Vth13. In order to realize a non-light-emitting display operation that requires a long time and holds the organic EL element in a non-light-emitting state during the light-emitting operation period Tem, after the threshold correction period Tth ends (that is, after 3 msec has elapsed). The voltage (both end potential Vc) charged in the capacitor Cs by the gradation current Idata supplied during the write operation period Twr is set to be lower than the threshold voltage Vth13. There is a need.

同様に、上述した第2の例に示した駆動制御方法においては、書込動作に先立って、駆動トランジスタTr13のゲート−ソース間に接続されたコンデンサCsに最低輝度電圧Vlsb相当の電荷を蓄積する手法を適用しているため、図6に示したように、コンデンサCsの充電電圧Vcを補正する動作を概ね100〜200μsec程度に短縮することができるものの、無発光表示動作を実現するためには、書込動作期間Twrにおいて供給される階調電流Idataにより上記コンデンサCsに充電された電圧(両端電位Vc)をしきい値電圧Vth13未満に設定する必要がある。   Similarly, in the drive control method shown in the second example described above, before the write operation, a charge corresponding to the lowest luminance voltage Vlsb is accumulated in the capacitor Cs connected between the gate and source of the drive transistor Tr13. Since the method is applied, as shown in FIG. 6, although the operation of correcting the charging voltage Vc of the capacitor Cs can be shortened to about 100 to 200 μsec, in order to realize the non-light emitting display operation. The voltage (both end potential Vc) charged in the capacitor Cs by the gradation current Idata supplied during the write operation period Twr needs to be set to be lower than the threshold voltage Vth13.

そこで、本実施形態においては、図13に示すように、1処理サイクル期間Tcyc内に、発光駆動回路DCのコンデンサCsにプリチャージ電圧Vpreに基づく電荷を蓄積するプリチャージ動作期間Tpreと、該コンデンサCsに蓄積された電荷の一部を放電して、最低輝度電圧Vlsb相当の電荷又はしきい値電圧Vth13相当の電荷を残留させて保持する電圧補正動作期間Tvtと、無発光表示データに応じた階調信号(無発光表示電圧Vzero)を印加してコンデンサCsに保持された電荷をほとんど放電する書込動作期間Twrと、有機EL素子OELを発光動作させない(無発光動作させる)発光動作期間Temと、を含むように設定することにより実行される(Tcyc≧Tpre+Tvt+Twr+Tem)。   Therefore, in the present embodiment, as shown in FIG. 13, within one processing cycle period Tcyc, a precharge operation period Tpre for accumulating charges based on the precharge voltage Vpre in the capacitor Cs of the light emission drive circuit DC, and the capacitor According to the voltage correction operation period Tvt in which a part of the electric charge accumulated in Cs is discharged and the electric charge corresponding to the minimum luminance voltage Vlsb or the electric charge corresponding to the threshold voltage Vth13 is left and retained, and the non-light emitting display data A writing operation period Twr in which a gradation signal (non-light emitting display voltage Vzero) is applied to almost discharge the charge held in the capacitor Cs, and a light emitting operation period Tem in which the organic EL element OEL does not perform light emission operation (no light emission operation). (Tcyc ≧ Tpre + Tvt + Twr + Tem).

すなわち、第1の例又は第2の例に示した実施形態と同様に、書込動作期間Twrに先立つプリチャージ動作及び電圧補正動作において、発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース間(コンデンサCs)に蓄積する電荷量を、一旦、しきい値電圧Vth13相当、或いは、最低輝度階調(LSB)で発光動作させる際の発光駆動電流を生成するための電圧相当(最低輝度電圧Vlsb)に設定し、その後の書込動作において、図14(a)に示すように、信号駆動回路SDRから、供給電圧Vscとして選択電圧値Vsに等しい電位の無発光表示電圧VzeroをデータラインDLを介して発光駆動回路DC(接点N12)に直接印加して、上記ゲート−ソース電圧Vgs(コンデンサCsの両端電位Vc)を0Vに設定するようにした駆動制御方法を適用している。   That is, between the gate and source of the light emission drive transistor (drive transistor Tr13) in the precharge operation and voltage correction operation prior to the write operation period Twr, as in the embodiment shown in the first example or the second example. The amount of charge stored in the (capacitor Cs) is once equivalent to the threshold voltage Vth13, or equivalent to a voltage for generating a light emission driving current when the light emission operation is performed at the lowest luminance gradation (LSB) (the lowest luminance voltage Vlsb). In the subsequent write operation, as shown in FIG. 14A, the non-light emitting display voltage Vzero having the potential equal to the selection voltage value Vs is supplied from the signal drive circuit SDR to the data line DL as the supply voltage Vsc. The gate-source voltage Vgs (the potential Vc across the capacitor Cs) is set to 0V by directly applying to the light emission drive circuit DC (contact N12) via It is applied a drive control method.

これにより、コンデンサCsに蓄積された電荷のほぼ全てが放電され、駆動トランジスタTr13のゲート−ソース電圧Vgsが、しきい値電圧Vth13よりも十分低い電圧値(略0V)に設定されるので、書込動作期間Twrから発光動作期間Temに移行する際に、供給電圧Vscが低電位の選択電圧値Vsから高電位の発光電圧値Veに変位して駆動トランジスタTr13のゲート電位がわずかながら上昇したとしても、駆動トランジスタTr13のゲート−ソース間電圧はしきい値電圧Vth13より十分低いので、図14(b)に示すように、駆動トランジスタTr13はオン動作せず(オフ状態を保持して)、有機EL素子OELには発光駆動電流Iemが供給されないため、発光動作は行われない(無発光状態となる)。   As a result, almost all of the charge accumulated in the capacitor Cs is discharged, and the gate-source voltage Vgs of the drive transistor Tr13 is set to a voltage value (substantially 0 V) sufficiently lower than the threshold voltage Vth13. It is assumed that the supply voltage Vsc is shifted from the low potential selection voltage value Vs to the high potential light emission voltage value Ve and the gate potential of the drive transistor Tr13 is slightly increased during the transition from the charging operation period Twr to the light emission operation period Temp. However, since the gate-source voltage of the drive transistor Tr13 is sufficiently lower than the threshold voltage Vth13, as shown in FIG. 14B, the drive transistor Tr13 does not perform the on operation (holds the off state) and is organic. Since the light emission drive current Iem is not supplied to the EL element OEL, the light emission operation is not performed (becomes a non-light emission state).

ここで、上記書込動作期間Twrにおいて、信号駆動回路SDRから発光駆動回路DCに無発光表示電圧Vzeroを印加するタイミングは、上述した第1の例又は第2の例に示した実施形態と同様に、ゲート−ソース電圧Vgsがしきい値電圧Vth13又は最低輝度電圧Vlsbに達した時点に設定されるので、プリチャージ動作後の電圧補正動作期間Tvtにおいて、例えば、図6に示したグラフで補正動作開始後、概ね100〜200μsec経過した時点で、電圧補正動作期間Tvtを終了して書込動作期間Twrに移行し、無発光表示電圧Vzeroを印加するように設定する。   Here, in the write operation period Twr, the timing at which the non-light emitting display voltage Vzero is applied from the signal drive circuit SDR to the light emission drive circuit DC is the same as that in the first or second example described above. In addition, since the gate-source voltage Vgs is set at the time when it reaches the threshold voltage Vth13 or the minimum luminance voltage Vlsb, the voltage correction operation period Tvt after the precharge operation is corrected by, for example, the graph shown in FIG. The voltage correction operation period Tvt is ended at the time when approximately 100 to 200 μsec has elapsed after the start of the operation, the writing operation period Twr is shifted to, and the non-light emitting display voltage Vzero is set to be applied.

これにより、書込動作に先立って実行されるプリチャージ動作及び電圧補正動作に必要とされる時間を大幅に短縮することができるとともに、無発光表示動作(無発光動作)時に、データラインDLを介して無発光表示データに対応した階調電流を供給して、駆動トランジスタTr13のゲート−ソース間に接続されたコンデンサCsに蓄積された電荷のほぼ全てを放電する場合に比較して、無発光表示データの書込動作に要する時間を大幅に短縮しつつ、無発光表示動作を良好に実現することができる。したがって、上述した第1の例又は第2の例に示した実施形態における通常の階調表示動作に加え、第3の例に示した実施形態における無発光表示動作を、表示データに応じて切換制御することにより、所望の階調数(例えば、256階調)の発光動作を、比較的高輝度かつ鮮明に実現することができる。   As a result, the time required for the precharge operation and the voltage correction operation executed prior to the write operation can be greatly shortened, and the data line DL can be connected during the non-light-emitting display operation (non-light-emitting operation). Compared to the case where the gradation current corresponding to the non-light emitting display data is supplied through the capacitor Cs to discharge almost all of the electric charges accumulated in the capacitor Cs connected between the gate and the source of the driving transistor Tr13. It is possible to satisfactorily realize the non-light emitting display operation while greatly reducing the time required for the display data writing operation. Therefore, in addition to the normal gradation display operation in the embodiment shown in the first example or the second example described above, the non-light emitting display operation in the embodiment shown in the third example is switched according to display data. By controlling, a light emission operation with a desired number of gradations (for example, 256 gradations) can be realized with relatively high brightness and clarity.

具体的には、第1の例では、図1に示す信号駆動回路SDRのスイッチ手段SMが、プリチャージ動作期間Tpreに、データラインDLにプリチャージ電圧Vpreを出力する。そしてしきい値補正動作期間Tth後の書込動作期間Twrでは、スイッチ手段SMが、表示データが無発光表示の場合にデータラインDLに無発光表示電圧Vzeroを出力し、表示データが発光表示の場合にデータラインDLに階調電流Idataが流れるようにスイッチングを行う。   Specifically, in the first example, the switch means SM of the signal drive circuit SDR shown in FIG. 1 outputs the precharge voltage Vpre to the data line DL during the precharge operation period Tpre. In the writing operation period Twr after the threshold correction operation period Tth, the switch means SM outputs the non-light emitting display voltage Vzero to the data line DL when the display data is non-light emitting display, and the display data is displayed in the light emitting display. In this case, switching is performed so that the gradation current Idata flows through the data line DL.

同様に、第2の例では、図1に示す信号駆動回路SDRのスイッチ手段SMが、プリチャージ動作期間Tpreに、データラインDLにプリチャージ電圧Vpreを出力する。そして電圧補正動作期間Tvt後の書込動作期間Twrでは、スイッチ手段SMが、表示データが無発光表示の場合にデータラインDLに無発光表示電圧Vzeroを出力し、表示データが発光表示の場合にデータラインDLに階調電流Idataが流れるようにスイッチングを行う。   Similarly, in the second example, the switch means SM of the signal drive circuit SDR shown in FIG. 1 outputs the precharge voltage Vpre to the data line DL during the precharge operation period Tpre. In the write operation period Twr after the voltage correction operation period Tvt, the switch means SM outputs the non-emission display voltage Vzero to the data line DL when the display data is non-emission display, and the display data is the emission display. Switching is performed so that the gradation current Idata flows through the data line DL.

また、上述した各例に示した実施形態(駆動制御方法)においては、図1に示したように、発光駆動回路DCとして3個のトランジスタTr11乃至Tr13を備えた回路構成を示して説明したが、本発明はこれに限定されるものではなく、電流指定方式に対応した発光駆動回路であって、単一の薄膜トランジスタを用いて、表示データに応じて供給された階調電流を電圧成分に変換して、ゲート−ソース間に接続されたコンデンサ又は寄生容量に蓄積する電流/電圧変換機能、及び、該蓄積された電圧成分に基づいて発光素子(有機EL素子)に供給する発光駆動電流を制御する発光駆動機能を実現するものであれば、他の回路構成を有するものであってもよいことはいうまでもない。   Further, in the embodiments (drive control methods) shown in the above-described examples, as shown in FIG. 1, the circuit configuration including the three transistors Tr11 to Tr13 as the light emission drive circuit DC has been described. The present invention is not limited to this, and is a light emission driving circuit corresponding to a current designation method, and converts a gray-scale current supplied according to display data into a voltage component using a single thin film transistor. Then, the current / voltage conversion function that accumulates in the capacitor or parasitic capacitance connected between the gate and the source, and the light emission drive current supplied to the light emitting element (organic EL element) based on the accumulated voltage component are controlled. Needless to say, other circuit configurations may be used as long as the light emission driving function is realized.

<表示装置>
次に、上述した発光駆動回路を有する表示画素を複数個マトリクス状に配列してなる表示パネルを備えた表示装置及びその表示駆動方法について、図面を参照して説明する。
図15は、本発明に係る表示装置の全体構成の一例を示す概略ブロック図であり、図16は、本実施形態に係る表示装置に適用される表示パネル及びその周辺回路(選択ドライバ、保持ドライバ、供給電圧ドライバ)の一例を示す概略構成図である。ここでは、上述した第1の例又は第2の例に示した階調表示動作と第3の例に示した無発光表示動作を選択的に実行する機能を備えた表示装置について説明する。また、上述した表示画素(発光駆動回路;図1参照)と同等の構成については、同一又は同等の符号を付してその説明を簡略化する。
<Display device>
Next, a display device including a display panel in which a plurality of display pixels each having the light emission drive circuit described above are arranged in a matrix and a display drive method thereof will be described with reference to the drawings.
FIG. 15 is a schematic block diagram showing an example of the overall configuration of the display device according to the present invention. FIG. 16 shows a display panel and its peripheral circuits (selection driver, holding driver) applied to the display device according to this embodiment. FIG. 2 is a schematic configuration diagram illustrating an example of a supply voltage driver. Here, a display device having a function of selectively executing the gradation display operation shown in the first example or the second example and the non-light emitting display operation shown in the third example will be described. Further, the same or equivalent reference numerals are given to the same components as those of the display pixel (light emission drive circuit; see FIG. 1) described above, and the description thereof is simplified.

図15、図16に示すように、本実施形態に係る表示装置100は、概略、行方向に配設された複数の選択ラインSLと列方向に配設された複数のデータラインDLとの各交点近傍に、上述した実施形態と同等の回路構成EMを有する発光駆動回路DC及び有機EL素子(発光素子)OELを備えた複数の表示画素がn行×m列(n、mは、任意の正の整数)からなるマトリクス状に配列された表示パネル110と、該表示パネル110の選択ラインSLに接続され、各選択ラインSLごとに順次所定のタイミングで選択信号(書込制御信号)Sselを印加する選択ドライバ120と、選択ラインSLの各々に並行して行方向に配設された保持ラインHLに接続され、各保持ラインHLごとに順次所定のタイミングでホールド信号(電圧制御信号)Vhidを印加する保持ドライバ130と、表示パネル110のデータラインDLに接続され、プリチャージ動作期間Tpreに、各データラインDLを介して表示画素EMへプリチャージ電圧Vpreを供給するとともに、書込動作期間Twrに、表示データに応じた階調信号(階調電流Idata又は無発光表示電圧Vzero)を、各データラインDLを介して表示画素EMへ供給するデータドライバ140と、表示パネル110に配列された全ての表示画素EMに共通に接続された供給電圧ラインVLに接続され、該供給電圧ラインVLに所定の供給電圧Vscを印加する供給電圧ドライバ150と、後述する表示信号生成回路170から供給されるタイミング信号に基づいて、少なくとも上記選択ドライバ120及び保持ドライバ130、データドライバ140、供給電圧ドライバ150の動作状態を制御する選択制御信号及びホールド制御信号、データ制御信号、電源制御信号を生成して出力するシステムコントローラ160と、例えば、表示装置100の外部から供給される映像信号に基づいて、表示データ(輝度階調データ)を生成してデータドライバ140に供給するとともに、該表示データに基づいて表示パネル110に所定の画像情報を表示するためのタイミング信号(システムクロック等)を抽出、又は、生成してシステムコントローラ160に供給する表示信号生成回路170と、を備えて構成されている。   As shown in FIG. 15 and FIG. 16, the display device 100 according to the present embodiment roughly includes each of a plurality of selection lines SL arranged in the row direction and a plurality of data lines DL arranged in the column direction. In the vicinity of the intersection, a plurality of display pixels each having a light emission driving circuit DC and an organic EL element (light emitting element) OEL having the circuit configuration EM equivalent to the above-described embodiment are arranged in n rows × m columns (n and m are arbitrary A display panel 110 arranged in a matrix composed of a positive integer) and a selection line SL connected to the selection line SL of the display panel 110. A selection signal (write control signal) Ssel is sequentially sent at a predetermined timing for each selection line SL. The selection driver 120 to be applied is connected to the holding line HL arranged in the row direction in parallel with each of the selection lines SL, and a hold signal (voltage control signal) is sequentially given at a predetermined timing for each holding line HL. ) It is connected to the holding driver 130 for applying Vhid and the data line DL of the display panel 110, and supplies the precharge voltage Vpre to the display pixel EM via each data line DL during the precharge operation period Tpre, and writing In the operation period Twr, the display panel 110 is arranged with a data driver 140 that supplies a grayscale signal (grayscale current Idata or non-light emitting display voltage Vzero) corresponding to display data to the display pixel EM via each data line DL. The supply voltage driver 150 is connected to a supply voltage line VL commonly connected to all the display pixels EM and applies a predetermined supply voltage Vsc to the supply voltage line VL, and is supplied from a display signal generation circuit 170 described later. On the basis of the timing signal generated, at least the selection driver 120, the holding driver 130, and the data driver 14 0, a system controller 160 that generates and outputs a selection control signal, a hold control signal, a data control signal, and a power supply control signal for controlling the operating state of the supply voltage driver 150, and an image supplied from the outside of the display device 100, for example Based on the signal, display data (luminance gradation data) is generated and supplied to the data driver 140, and a timing signal (system clock or the like) for displaying predetermined image information on the display panel 110 based on the display data. ) And a display signal generation circuit 170 that supplies the system controller 160 with the extraction or generation.

以下、上記各構成について具体的に説明する。
(表示パネル)
図16に示した表示パネル110に配列された表示画素EMは、上述した実施形態(図1参照)と同様に、選択ドライバ120から選択ラインSLを介して印加される選択信号Ssel、及び、保持ドライバ130から保持ラインHLを介して印加されるホールド信号Shld、信号ドライバ140からデータラインDLを介して供給される階調信号(階調電流Idata又は無発光表示電圧Vzero)、供給電圧ドライバ150から供給電圧ラインVLを介して印加される供給電圧Vscに基づいて、上述した各例の駆動制御方法に示したプリチャージ動作及びしきい値補正動作(又は、電圧補正動作)、書込動作、発光動作を実行する発光駆動回路DCと、該発光駆動回路DCにより供給される発光駆動電流Iemの電流値に応じて所定の輝度階調で発光動作する有機EL素子(発光素子)OELと、を有して構成されている。なお、本実施形態においては、上述した実施形態(図1参照)と同様に、発光素子として有機EL素子OELを適用した場合について示すが、発光駆動電流の電流値に応じて所定の輝度階調で発光動作を行う電流制御型の発光素子であれば、他の発光素子であってもよい。
Hereafter, each said structure is demonstrated concretely.
(Display panel)
The display pixels EM arranged in the display panel 110 shown in FIG. 16 have the selection signal Ssel applied from the selection driver 120 via the selection line SL, and held, as in the above-described embodiment (see FIG. 1). A hold signal Shld applied from the driver 130 via the holding line HL, a grayscale signal (grayscale current Idata or non-light emitting display voltage Vzero) supplied from the signal driver 140 via the data line DL, and from the supply voltage driver 150 Based on the supply voltage Vsc applied through the supply voltage line VL, the precharge operation and threshold value correction operation (or voltage correction operation), write operation, and light emission shown in the drive control method of each example described above. A light emission drive circuit DC that performs the operation, and a light emission operation at a predetermined luminance gradation according to the current value of the light emission drive current Iem supplied by the light emission drive circuit DC The organic EL element is configured to have a (light emitting element) OEL, a. Note that, in the present embodiment, as in the above-described embodiment (see FIG. 1), the case where the organic EL element OEL is applied as the light-emitting element will be described. Other light-emitting elements may be used as long as they are current-controlled light-emitting elements that perform a light-emitting operation.

(選択ドライバ)
選択ドライバ120は、システムコントローラ160から供給される選択制御信号に基づいて、各選択ラインSLにオンレベルの選択信号Sselを印加することにより、各行ごとの表示画素EMを選択状態に設定する。本実施形態に係る表示装置においては、後述する駆動制御方法(図20参照)において詳しく説明するが、プリチャージ動作期間において、上記選択信号Sselを少なくとも複数の行の選択ラインSL、好ましくは、全ての行の選択ラインSLに一斉に印加して、表示パネル110の複数の行、好ましくは、全ての表示画素EMを同時に選択状態に設定し、一方、パネル書込動作期間においては、上記選択信号Sselを各行の選択ラインSLに順次印加することにより、各行ごとの表示画素EMを順次選択状態に設定するように制御する。
(Selected driver)
The selection driver 120 sets the display pixel EM for each row to a selected state by applying an on-level selection signal Ssel to each selection line SL based on a selection control signal supplied from the system controller 160. The display device according to the present embodiment will be described in detail in a drive control method (see FIG. 20), which will be described later. In the precharge operation period, the selection signal Ssel is set to at least a plurality of rows of selection lines SL, preferably all Are simultaneously applied to a selection line SL of a plurality of rows, and a plurality of rows of the display panel 110, preferably, all the display pixels EM are simultaneously set to a selected state. On the other hand, during the panel writing operation period, the selection signal By sequentially applying Ssel to the selection line SL of each row, the display pixels EM for each row are controlled to be sequentially set to the selected state.

選択ドライバ120は、例えば、図16に示すように、後述するシステムコントローラ160から選択制御信号として供給される選択クロック信号SCK及び選択スタート信号SSTに基づいて、各行の選択ラインSLに対応するシフト信号を順次出力するシフトレジスタ121と、該シフトレジスタ121から出力されるシフト信号を所定の信号レベル(オンレベル)に変換して、システムコントローラ160から選択制御信号として供給される出力制御信号SOEに基づいて、各選択ラインSLに選択信号Sselとして出力する出力回路部122と、を備えた構成を有している。   For example, as shown in FIG. 16, the selection driver 120 shifts signals corresponding to the selection line SL of each row based on a selection clock signal SCK and a selection start signal SST supplied as a selection control signal from a system controller 160 described later. Are sequentially output, and a shift signal output from the shift register 121 is converted to a predetermined signal level (on level), and is output based on an output control signal SOE supplied as a selection control signal from the system controller 160. And an output circuit section 122 that outputs a selection signal Ssel to each selection line SL.

ここで、本実施形態に係る選択ドライバ120においては、特に、出力回路部122が、上述したシフトレジスタ121から順次出力されるシフト信号を、オンレベルの選択信号Sselとして各行の選択ラインSLに順次出力する機能(モード)と、シフトレジスタ121からのシフト信号に関わらず、少なくとも複数の行の選択ラインSL、好ましくは、全ての選択ラインSLにオンレベルの選択信号Sselを一斉に出力する機能(モード)と、を有し、上記出力制御信号SOEに基づいて、これらの機能が切り替え可能に構成されている。   Here, in the selection driver 120 according to the present embodiment, in particular, the output circuit unit 122 sequentially applies the shift signal sequentially output from the shift register 121 to the selection line SL of each row as the on-level selection signal Ssel. Regardless of the output function (mode) and the shift signal from the shift register 121, the on-level selection signal Ssel is simultaneously output to the selection lines SL of at least a plurality of rows, preferably all the selection lines SL ( Mode), and these functions can be switched based on the output control signal SOE.

すなわち、後述するように、表示パネル110に配列された各行の表示画素EMに、階調信号を供給して表示データを順次書き込む動作(パネル書込動作)においては、選択信号Sselを各選択ラインSLに順次出力するモードに設定され、該パネル書込動作に先立って、表示パネル110に配列された少なくとも複数の行の選択ラインSL、好ましくは、全ての表示画素EMに所定のプリチャージ電圧Vpreに対応する電荷を蓄積(充電)する動作においては、選択信号Sselを少なくとも複数の行の選択ラインSL、好ましくは、全ての選択ラインSLに一斉に出力するモードに設定される。   That is, as described later, in an operation (panel writing operation) in which display signals are sequentially written by supplying gradation signals to the display pixels EM in each row arranged in the display panel 110 (panel writing operation), the selection signal Ssel is applied to each selection line. Prior to the panel writing operation, the mode is set to sequentially output to SL, and at least a plurality of rows of selection lines SL arranged in the display panel 110, preferably a predetermined precharge voltage Vpre is applied to all display pixels EM. Is set to a mode in which the selection signal Ssel is output simultaneously to at least a plurality of selection lines SL, preferably all the selection lines SL.

(保持ドライバ)
保持ドライバ130は、システムコントローラ160から供給されるホールド制御信号に基づいて、各保持ラインHLにオンレベルのホールド信号Shldを印加することにより、各行ごとの表示画素EMに設けられた発光駆動用トランジスタ(上述した実施形態に示した発光駆動回路Tr13に相当する)のゲート端子への所定電圧の印加状態を保持する。
(Holding driver)
The holding driver 130 applies an on-level hold signal Shld to each holding line HL based on a hold control signal supplied from the system controller 160, thereby providing a light emission driving transistor provided in the display pixel EM for each row. The state of applying a predetermined voltage to the gate terminal of the light emission drive circuit Tr13 (corresponding to the above-described embodiment) is maintained.

本実施形態に係る表示装置においては、後述する駆動制御方法(図20参照)において詳しく説明するが、プリチャージ動作期間及びしきい値補正動作期間(又は、電圧補正期間)において、上記ホールド信号Shldを少なくとも複数の行の保持ラインHL、好ましくは、全ての行の保持ラインHLに一斉に印加して、表示パネル110の少なくとも複数の行、好ましくは、全ての表示画素EMを同時に選択状態に設定し、一方、パネル書込動作期間においては、上記ホールド信号Shldを各行の保持ラインHLに順次印加することにより、各行ごとの表示画素EMに設けられた発光駆動用トランジスタのゲート電圧を保持するように制御する。   The display device according to the present embodiment will be described in detail in a drive control method (see FIG. 20) to be described later. In the precharge operation period and the threshold value correction operation period (or voltage correction period), the hold signal Shld Are simultaneously applied to the holding lines HL of at least a plurality of rows, preferably, to the holding lines HL of all the rows, and at least a plurality of rows, preferably all the display pixels EM of the display panel 110 are set to the selected state simultaneously. On the other hand, during the panel writing operation period, the gate signal of the light emission driving transistor provided in the display pixel EM for each row is held by sequentially applying the hold signal Shld to the holding line HL of each row. To control.

保持ドライバ130は、例えば、図16に示すように、上述した選択ドライバ120と同様に、システムコントローラ160からホールド制御信号として供給されるホールドクロック信号HCK及びホールドスタート信号HSTに基づいて、各行の保持ラインHLに対応するシフト信号を順次出力するシフトレジスタ131と、シフト信号を所定の信号レベル(オンレベル)に変換して、ホールド制御信号として供給される出力制御信号HOEに基づいて、各保持ラインHLにホールド信号Shldとして出力する出力回路部132と、を備えた構成を有している。   For example, as shown in FIG. 16, the holding driver 130 holds each row based on a hold clock signal HCK and a hold start signal HST supplied as a hold control signal from the system controller 160, similarly to the selection driver 120 described above. A shift register 131 that sequentially outputs a shift signal corresponding to the line HL, and each holding line based on an output control signal HOE that is converted into a predetermined signal level (on level) and supplied as a hold control signal And an output circuit unit 132 that outputs the signal to the HL as a hold signal Shld.

ここで、本実施形態に係る保持ドライバ130においては、特に、出力回路部122が、上述したシフトレジスタ121から順次出力されるシフト信号を、オンレベルのホールド信号Shldとして各行の保持ラインHLに順次出力する機能(モード)と、シフトレジスタ121からのシフト信号に関わらず、少なくとも複数の行の保持ラインHL、好ましくは、全ての保持ラインHLにオンレベルのホールド信号Shldを一斉に出力する機能(モード)と、を有し、上記出力制御信号HOEに基づいて、これらの機能が切り替え可能に構成されている。   Here, in the holding driver 130 according to the present embodiment, in particular, the output circuit unit 122 sequentially outputs the shift signal sequentially output from the shift register 121 to the holding line HL of each row as the on-level hold signal Shld. Regardless of the output function (mode) and the shift signal from the shift register 121, a function of simultaneously outputting the on-level hold signal Shld to at least a plurality of holding lines HL, preferably all the holding lines HL ( Mode), and these functions can be switched based on the output control signal HOE.

すなわち、後述するように、表示パネル110に配列された各行の表示画素EMに、階調信号を供給して表示データを順次書き込む動作(パネル書込動作)においては、ホールド信号Shldを各保持ラインHLに順次出力するモードに設定され、該パネル書込動作に先立って、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMに所定のプリチャージ電圧Vpreに対応する電荷を蓄積(充電)する動作、及び、該蓄積された電荷の一部を放電して、しきい値電圧Vth13(又は、最低輝度電圧Vlsb)に対応する電荷を残留させて保持する動作においては、ホールド信号Shldを少なくとも複数の行の保持ラインHL、好ましくは、全ての保持ラインHLに一斉に出力するモードに設定される。   That is, as will be described later, in an operation (panel writing operation) in which display signals are sequentially written by supplying gradation signals to the display pixels EM in each row arranged on the display panel 110 (panel writing operation), the hold signal Shld is applied to each holding line. Prior to the panel writing operation, the display pixels EM of at least a plurality of rows arranged in the display panel 110, preferably all the display pixels EM, are set to a predetermined precharge voltage Vpre. The operation of accumulating (charging) the charge corresponding to, and discharging a part of the accumulated charge, leaving the charge corresponding to the threshold voltage Vth13 (or the lowest luminance voltage Vlsb) to be retained. In operation, a mode is set in which the hold signal Shld is simultaneously output to the holding lines HL of at least a plurality of rows, preferably all the holding lines HL.

(データドライバ)
図17は、本実施形態に係る表示装置に適用可能なデータドライバの一例を示す概略構成図であり、図18は、本実施形態に係るデータドライバに適用可能な階調信号生成部の一例を示す概略ブロック図であり、図19は、本実施形態に係るデータドライバに適用可能な階調信号生成部の要部構成を示す概略ブロック図である。なお、図17〜図19に示すデータドライバの内部構成については、適用可能な一例を示したものに過ぎず、これに限定されるものではない。
(Data driver)
FIG. 17 is a schematic configuration diagram illustrating an example of a data driver applicable to the display device according to the present embodiment, and FIG. 18 illustrates an example of a gradation signal generation unit applicable to the data driver according to the present embodiment. FIG. 19 is a schematic block diagram showing a main configuration of a gradation signal generation unit applicable to the data driver according to the present embodiment. It should be noted that the internal configuration of the data driver shown in FIGS. 17 to 19 is merely an applicable example and is not limited to this.

データドライバ140は、概略、図17に示すように、システムコントローラ160から供給されるデータ制御信号に基づいて、後述する表示信号生成回路170から供給される、デジタル信号からなる表示データ(輝度階調データ)を1行分ごとに所定のタイミングで順次取り込んで保持し、該表示データの階調値が0ビット(すなわち、無発光表示)以外の場合には、当該階調値に対応する電流値を有する階調電流Idataを生成し、一方、上記階調値が0ビット(無発光表示)の場合には、無発光表示動作を行うための特定の電圧(無発光表示電圧)Vzeroを生成して、パネル書込動作期間に選択状態に設定された各行の表示画素EMに対して、各データラインDLを介して一斉に供給する階調信号生成部141と、システムコントローラ160から供給されるデータ制御信号(プリチャージ信号PCG)に基づいて、各データラインDLに一端側が接続されたトランジスタスイッチSWprのオン、オフ動作を制御して、表示パネルに配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMに対して、所定のプリチャージ電圧Vpreを当該各データラインDLを介して一斉に供給するプリチャージ電圧供給部142と、を備えた構成を有している。   As schematically shown in FIG. 17, the data driver 140 is based on a data control signal supplied from the system controller 160 and displays display data (luminance gradation) supplied from a display signal generation circuit 170 described later. Data) is sequentially fetched and held for each row at a predetermined timing, and when the gradation value of the display data is other than 0 bits (that is, non-luminous display), the current value corresponding to the gradation value On the other hand, when the gradation value is 0 bit (non-light emitting display), a specific voltage (non-light emitting display voltage) Vzero for performing the non-light emitting display operation is generated. A gradation signal generation unit 141 that supplies the display pixels EM in each row set to the selected state during the panel writing operation period simultaneously via the data lines DL; and a system controller Based on the data control signal (precharge signal PCG) supplied from 60, the on / off operation of the transistor switch SWpr having one end connected to each data line DL is controlled, and at least a plurality of transistors arranged in the display panel are controlled. A configuration including a precharge voltage supply unit 142 that supplies a predetermined precharge voltage Vpre to all the display pixels EM, preferably all the display pixels EM, simultaneously through the data lines DL. Have.

ここで、階調信号生成部141は、例えば、図18に示すように、システムコントローラ160から供給されるデータ制御信号(シフトクロック信号CLK、サンプリングスタート信号STR)に基づいて、順次シフト信号を出力するシフトレジスタ回路41と、該シフト信号の入力タイミングに基づいて、表示信号生成回路170から供給される1行分の表示データD0〜Dmを順次取り込むデータレジスタ回路42と、データ制御信号(データラッチ信号STB)に基づいて、データレジスタ回路42により取り込まれた1行分の表示データD0〜Dmを保持するデータラッチ回路43と、該データラッチ回路43に保持された表示データD0〜Dmから、無発光表示データ(0ビットの階調値)を検出し、当該表示データに対応する列のデータラインDLに、所定の無発光表示電圧Vzeroを印加するとともに、無発光表示データ以外の表示データD0〜Dmをそのまま通過させて次段のD/Aコンバータ45に出力する無発光表示電圧印加回路44と、図示を省略した電源供給手段から供給される階調基準電圧V0〜VPに基づいて、上記無発光表示電圧印加回路44を通過して入力された(無発光表示データ以外の)表示データD0〜Dmを、所定のアナログ信号電圧(階調電圧Vpix)に変換するD/Aコンバータ45と、アナログ信号電圧に変換された表示データに対応する階調電流Idataを生成し、システムコントローラ160から供給されるデータ制御信号(出力イネ−ブル信号OE)に基づくタイミングで、当該表示データに対応する列のデータラインDLに出力する電圧電流変換・階調電流供給回路46と、を備えた構成を有している。   Here, for example, as shown in FIG. 18, the gradation signal generation unit 141 sequentially outputs shift signals based on the data control signals (shift clock signal CLK, sampling start signal STR) supplied from the system controller 160. Shift register circuit 41, data register circuit 42 for sequentially taking in display data D0 to Dm for one row supplied from display signal generation circuit 170 based on the input timing of the shift signal, and data control signal (data latch) Based on the signal STB), the data latch circuit 43 that holds the display data D0 to Dm for one row fetched by the data register circuit 42, and the display data D0 to Dm held in the data latch circuit 43 A column corresponding to display data detected by detecting light emission display data (0-bit gradation value) A non-light-emitting display voltage application circuit that applies a predetermined non-light-emitting display voltage Vzero to the data line DL and passes display data D0 to Dm other than the non-light-emitting display data as they are and outputs them to the D / A converter 45 in the next stage. 44 and display data (other than non-light-emitting display data) input through the non-light-emitting display voltage application circuit 44 based on gradation reference voltages V0 to VP supplied from power supply means (not shown). A D / A converter 45 that converts D0 to Dm into a predetermined analog signal voltage (grayscale voltage Vpix) and a grayscale current Idata corresponding to the display data converted into the analog signal voltage are generated from the system controller 160. At a timing based on the supplied data control signal (output enable signal OE), the data is output to the data line DL of the column corresponding to the display data. A voltage-current conversion / gradation current supply circuit 46.

ここで、無発光表示電圧印加回路44は、例えば、図19に示すように、特定の行の各列に対応してデータラッチ回路43に保持されたデジタルデータからなる表示データD0〜Dmのうち、無発光表示データである0ビットの階調値を有する表示データを検出する無発光表示データ判別部44aと、無発光表示データと判別された当該列のデータラインDLに対して、次段のD/Aコンバータ45及び電圧電流変換・階調電流供給回路46を経由することなく、所定の無発光表示電圧Vzeroを直接印加する無発光表示電圧生成部44bと、を備えた構成を適用することができる。   Here, for example, as shown in FIG. 19, the non-light emitting display voltage application circuit 44 includes display data D0 to Dm composed of digital data held in the data latch circuit 43 corresponding to each column of a specific row. The non-light emitting display data discriminating unit 44a for detecting display data having a 0-bit gradation value, which is the non-light emitting display data, and the data line DL of the column determined as the non-light emitting display data, Applying a configuration including a non-light emitting display voltage generation unit 44b that directly applies a predetermined non-light emitting display voltage Vzero without going through the D / A converter 45 and the voltage-current conversion / gradation current supply circuit 46. Can do.

なお、上記無発光表示電圧生成部44bにより、データラインDLに印加される無発光表示電圧Vzeroは、上述した第3の例の駆動制御方法に示したように、プリチャージ動作及びしきい値補正動作(又は、電圧補正動作)により、表示画素EMを構成する発光駆動回路DCの発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース間に蓄積された電荷を放電して、ゲート−ソース間電圧Vgsを0Vにする(又は、0Vに近似させる)ために必要な任意の電圧値に設定されている。   Note that the non-light emitting display voltage Vzero applied to the data line DL by the non-light emitting display voltage generation unit 44b is applied to the precharge operation and the threshold correction as shown in the drive control method of the third example. By the operation (or voltage correction operation), the charge accumulated between the gate and the source of the light emission drive transistor (drive transistor Tr13) of the light emission drive circuit DC constituting the display pixel EM is discharged, and the gate-source voltage is discharged. It is set to an arbitrary voltage value necessary to make Vgs 0V (or approximate to 0V).

(供給電圧ドライバ)
供給電圧ドライバ150は、システムコントローラ160から供給される電源制御信号(供給電圧切換信号PWR)に基づいて、表示パネル110に配列された各表示画素EM(有機EL素子OEL)を発光動作させる期間(発光動作期間)のみ、ハイレベルの発光電圧値Veの供給電圧Vscを供給電圧ラインVLを介して少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMに印加し、それ以外の期間においては、ローレベルの選択電圧値Vsの供給電圧Vscを少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMに印加する。
(Supply voltage driver)
The supply voltage driver 150 performs a light emission operation of each display pixel EM (organic EL element OEL) arranged on the display panel 110 based on a power supply control signal (supply voltage switching signal PWR) supplied from the system controller 160 ( Only during the light emission operation period), the supply voltage Vsc of the high level light emission voltage value Ve is applied to at least a plurality of rows of display pixels EM, preferably all display pixels EM via the supply voltage line VL, and the other periods , The supply voltage Vsc of the low level selection voltage value Vs is applied to at least a plurality of rows of display pixels EM, preferably all the display pixels EM.

具体的には後述するが、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMにプリチャージ電圧Vpreを一斉に供給して充電するプリチャージ動作期間、及び、該プリチャージ電圧Vpreの一部を放電して、少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMにしきい値電圧Vth13(又は、最低輝度電圧Vlsb)相当の電圧を保持させるしきい値補正動作期間(又は、電圧補正動作期間)、並びに、各行の表示画素EM群を順次選択状態に設定して、階調信号(階調電流Idata、又は、無発光表示電圧Vzero)を書き込むパネル書込動作期間においては、供給電圧ドライバ150から少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMに対して、共通に接続された供給電圧ラインVLを介してローレベルの選択電圧値Vsの供給電圧Vscが印加される。   Specifically, as will be described later, a precharge operation period in which at least a plurality of rows of display pixels EM arranged in the display panel 110, preferably all the display pixels EM are simultaneously supplied with a precharge voltage Vpre, In addition, a part of the precharge voltage Vpre is discharged, and a voltage corresponding to the threshold voltage Vth13 (or the lowest luminance voltage Vlsb) is held in at least a plurality of rows of display pixels EM, preferably all display pixels EM. The threshold correction operation period (or voltage correction operation period) to be performed, and the display pixel EM group in each row are sequentially set to a selected state, and a gradation signal (gradation current Idata or non-light emitting display voltage Vzero) is set. In the panel writing operation period for writing, the supply voltage driver 150 is connected in common to at least a plurality of rows of display pixels EM, preferably all the display pixels EM. Supply voltage Vsc of the low level selection voltage value Vs via a supply voltage line VL is applied.

(システムコントローラ)
システムコントローラ160は、選択ドライバ120及び保持ドライバ130、データドライバ140、供給電圧ドライバ150の各々に対して、動作状態を制御する選択制御信号及びホールド制御信号、データ制御信号、電源制御信号を生成して出力することにより、各ドライバを所定のタイミングで動作させて、所定の電圧レベルを有する選択信号Ssel及びホールド信号Shld、階調信号(階調電流Idata、無発光表示電圧Vzero)、供給電圧Vscを生成して出力させ、各表示画素EM(発光駆動回路DC)における駆動制御動作(プリチャージ動作、しきい値補正動作(又は、電圧補正動作)、パネル書込動作、発光動作)を連続的に実行させて、映像信号に基づく所定の画像情報を表示パネル110に表示させる制御を行う。
(System controller)
The system controller 160 generates a selection control signal, a hold control signal, a data control signal, and a power control signal for controlling the operation state for each of the selection driver 120, the holding driver 130, the data driver 140, and the supply voltage driver 150. By outputting each of the drivers, each driver is operated at a predetermined timing, and a selection signal Ssel and a hold signal Shld having a predetermined voltage level, a gradation signal (gradation current Idata, non-light emitting display voltage Vzero), and a supply voltage Vsc Is generated and output, and the drive control operation (precharge operation, threshold value correction operation (or voltage correction operation), panel writing operation, light emission operation) in each display pixel EM (light emission drive circuit DC) is continuously performed. Control to display predetermined image information on the display panel 110 based on the video signal.

(表示信号生成回路)
表示信号生成回路170は、例えば、表示装置100の外部から供給される映像信号から輝度階調信号成分を抽出し、表示パネル110の1行分ごとに、該輝度階調信号成分をデジタル信号からなる表示データ(輝度階調データ)としてデータドライバ140のデータレジスタ回路42に供給する。ここで、上記映像信号が、テレビ放送信号(コンポジット映像信号)のように、画像情報の表示タイミングを規定するタイミング信号成分を含む場合には、表示信号生成回路170は、上記輝度階調信号成分を抽出する機能のほか、タイミング信号成分を抽出してシステムコントローラ160に供給する機能を有するものであってもよい。この場合においては、上記システムコントローラ160は、表示信号生成回路170から供給されるタイミング信号に基づいて、選択ドライバ120や保持ドライバ130、データドライバ140、供給電圧ドライバ150に対して個別に供給する各制御信号を生成する。
(Display signal generation circuit)
The display signal generation circuit 170 extracts, for example, a luminance gradation signal component from a video signal supplied from the outside of the display device 100, and the luminance gradation signal component is converted from a digital signal for each row of the display panel 110. Is supplied to the data register circuit 42 of the data driver 140 as display data (luminance gradation data). Here, when the video signal includes a timing signal component that defines the display timing of image information, such as a television broadcast signal (composite video signal), the display signal generation circuit 170 displays the luminance gradation signal component. In addition to the function of extracting the timing signal component, the timing signal component may be extracted and supplied to the system controller 160. In this case, the system controller 160 individually supplies the selection driver 120, the holding driver 130, the data driver 140, and the supply voltage driver 150 based on the timing signal supplied from the display signal generation circuit 170. Generate a control signal.

<表示装置の表示駆動方法>
次いで、本実施形態に係る表示装置における表示駆動方法(画像情報の表示動作)について説明する。
図20は、本実施形態に係る表示装置の表示駆動方法の一例を示すタイミングチャ−トである。ここでは、上述した実施形態(図1参照)に示した表示画素EM(発光駆動回路DC)における第2の例及び第3の例に示した駆動制御方法を、本実施形態に係る表示装置に適用した場合の画像情報の表示動作について説明し、同等の駆動制御方法については、その説明を簡略化する。
<Display drive method of display device>
Next, a display driving method (image information display operation) in the display device according to the present embodiment will be described.
FIG. 20 is a timing chart showing an example of a display driving method of the display device according to the present embodiment. Here, the drive control methods shown in the second example and the third example in the display pixel EM (light emission drive circuit DC) shown in the above-described embodiment (see FIG. 1) are applied to the display device according to this embodiment. The display operation of the image information when applied will be described, and the description of the equivalent drive control method will be simplified.

本実施形態に係る表示装置100の駆動制御動作は、図20に示すように、1フレーム期間Tfr(上述した1処理サイクル期間Tcycに相当する)内に、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMを一斉に選択状態に設定して、データドライバ140に設けられたプリチャージ電圧供給部142から各データラインDLを介して、所定のプリチャージ電圧Vpreを印加することにより、各表示画素EM(発光駆動回路DC)に、当該プリチャージ電圧Vpreに対応する電荷を蓄積するプリチャージ動作期間TAprと、各表示画素EMに蓄積された電荷の一部を放電して、各表示画素EMに設けられた発光素子(有機EL素子OEL)を最低輝度階調で発光動作させる際に、発光駆動用トランジスタ(上述した駆動トランジスタTr13に相当する)に設定される電圧(最低輝度電圧)相当の電荷を残留させて保持する電圧補正動作期間TAvtと、表示パネル110に配列された表示画素EMを各行ごとに選択状態に設定して、表示データに応じてデータドライバ140に設けられた階調信号生成部141から各データラインDLを介して、階調信号(階調電流Idata、又は、無発光表示電圧Vzeroを印加することにより、各行の表示画素EMに、当該階調信号に対応する電荷を蓄積するパネル書込動作期間TAwrと、各表示画素EMに蓄積された電荷に基づいて、表示データに応じた輝度階調で発光素子(有機EL素子OEL)を一斉に発光動作させる発光動作期間TAemと、を含むように設定することにより実行される(Tfr≧TApr+TAvt+TAwr+TAem)。ここで、プリチャージ動作期間TApr、電圧補正動作期間TAvt、パネル書込動作期間TAwr、発光動作期間TAemは、相互に時間的な重なりが生じないように設定される。   As shown in FIG. 20, the drive control operation of the display device 100 according to the present embodiment includes at least a plurality of elements arranged on the display panel 110 within one frame period Tfr (corresponding to the above-described one processing cycle period Tcyc). The display pixels EM in the row, preferably all the display pixels EM are simultaneously set to a selected state, and a predetermined precharge is performed from the precharge voltage supply unit 142 provided in the data driver 140 via each data line DL. By applying the voltage Vpre, a precharge operation period TApr in which charges corresponding to the precharge voltage Vpre are accumulated in each display pixel EM (light emission drive circuit DC), and one of the charges accumulated in each display pixel EM. When the light emitting element (organic EL element OEL) provided in each display pixel EM is caused to emit light at the lowest luminance gradation, the light emission driving transistor is discharged. A voltage correction operation period TAvt in which charges corresponding to a voltage (minimum luminance voltage) set in a register (corresponding to the drive transistor Tr13 described above) are retained and a display pixel EM arranged in the display panel 110 is displayed for each row. In accordance with display data, a grayscale signal (grayscale current Idata or non-light emitting display voltage) is supplied from the grayscale signal generation unit 141 provided in the data driver 140 via each data line DL. By applying Vzero, based on the panel writing operation period TAwr for accumulating charges corresponding to the gradation signals in the display pixels EM of each row and the charges accumulated in the display pixels EM, the display data EM depends on the display data. And a light emitting operation period TAem in which the light emitting elements (organic EL elements OEL) simultaneously perform light emission operations at a luminance gradation are set (Tfr ≧ TApr). TAvt + TAwr + TAem). Here, the precharge operation period Tapr, voltage correction operation time period TAvt, panel writing operation time period TAwr, light emitting operation period taem is set so as mutually temporal overlapping does not occur.

(プリチャージ動作期間)
まず、プリチャージ動作期間TAprにおいては、図20に示すように、選択ドライバ120から少なくとも複数の行の表示画素EM、好ましくは、全ての選択ラインSLに対して、オンレベルの選択信号Sselを印加することにより、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMを一斉に選択状態に設定する。
(Precharge operation period)
First, in the precharge operation period TApr, as shown in FIG. 20, an on-level selection signal Ssel is applied from the selection driver 120 to at least a plurality of rows of display pixels EM, preferably all the selection lines SL. By doing so, the display pixels EM of at least a plurality of rows arranged on the display panel 110, preferably all the display pixels EM are simultaneously set to the selected state.

また、このタイミングに同期して、供給電圧ドライバ150から共通する供給電圧ラインVLを介して、少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMにローレベルの供給電圧Vsc(=Vs)を印加するとともに、保持ドライバ130から少なくとも複数の行の表示画素EM、好ましくは、全ての保持ラインHLに対して、オンレベルのホールド信号Shldを印加することにより、少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMを保持状態(詳しくは、図1に示した発光駆動回路DCを構成する発光駆動用トランジスタ(駆動トランジスタTr13)のゲートに、上記ローレベルの供給電圧Vscに基づく電圧を印加した状態)に設定する。   In synchronism with this timing, a low-level supply voltage Vsc (=) is supplied to at least a plurality of rows of display pixels EM, preferably all display pixels EM, via a common supply voltage line VL from the supply voltage driver 150. Vs) and at least a plurality of rows are displayed by applying an on-level hold signal Shld from the holding driver 130 to at least a plurality of rows of display pixels EM, preferably all the holding lines HL. The pixel EM, preferably, all the display pixels EM are held (specifically, the low level supply voltage Vsc is applied to the gate of the light emission drive transistor (drive transistor Tr13) constituting the light emission drive circuit DC shown in FIG. In a state where a voltage based on is applied).

そして、このタイミングに同期して、データドライバ140に設けられたプリチャージ電圧供給部142から少なくとも複数の列のデータラインDL、好ましくは、全てのデータラインDLに対して、所定のプリチャージ電圧Vpreを印加することにより、上記少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EM(詳しくは、図1に示した発光駆動回路DCを構成する発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース間;コンデンサCsの両端)に、当該プリチャージ電圧Vpreに対応する電荷を蓄積する(図20の各表示画素のコンデンサCsの両端電位Vc参照)。   In synchronization with this timing, a predetermined precharge voltage Vpre is applied to at least a plurality of columns of data lines DL, preferably all data lines DL, from a precharge voltage supply unit 142 provided in the data driver 140. Is applied to the display pixels EM of at least a plurality of rows, preferably all of the display pixels EM (specifically, the light emission drive transistors (drive transistors Tr13) of the light emission drive circuit DC shown in FIG. 1). Electric charges corresponding to the precharge voltage Vpre are accumulated in the gate-source (both ends of the capacitor Cs) (see the both-end potential Vc of the capacitor Cs of each display pixel in FIG. 20).

(電圧補正動作期間)
次いで、電圧補正動作期間TAvtにおいては、図20に示すように、供給電圧ドライバ150から各表示画素EMに印加する供給電圧Vscをローレベル(Vs)に保持するとともに、保持ドライバ130から各表示画素EMに印加するホールド信号Shldをオンレベルに保持した状態で、選択ドライバ120から少なくとも複数の行の選択ラインSL、好ましくは、全ての選択ラインSLに対して、オフレベルの選択信号Sselを印加することにより、少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMを一斉に非選択状態に設定する。
(Voltage correction operation period)
Next, in the voltage correction operation period TAvt, as shown in FIG. 20, the supply voltage Vsc applied from the supply voltage driver 150 to each display pixel EM is held at a low level (Vs), and the display driver 130 supplies each display pixel. With the hold signal Shld applied to the EM held at the on level, the selection driver 120 applies the off level selection signal Ssel to at least a plurality of rows of selection lines SL, preferably all of the selection lines SL. As a result, at least a plurality of rows of display pixels EM, preferably, all the display pixels EM are simultaneously set to a non-selected state.

これにより、上述した第2の例に示した駆動制御方法のように、各表示画素EM(発光駆動回路DCを構成する発光駆動用トランジスタのゲート−ソース間;コンデンサCsの両端)に蓄積された電荷の一部が放電されて、該各表示画素EMに蓄積(保持)された電荷量に基づく電位(発光駆動用トランジスタのゲート−ソース間電圧Vgs;コンデンサCsの両端電位Vc)が、上記プリチャージ電圧Vpreから発光駆動用トランジスタ(駆動トランジスタTr13)のしきい値電圧Vth13に収束するように変化する。   As a result, as in the drive control method shown in the second example described above, the data is accumulated in each display pixel EM (between the gate and source of the light emission drive transistor constituting the light emission drive circuit DC; both ends of the capacitor Cs). A potential based on the amount of charge accumulated (held) in each display pixel EM (a voltage Vgs between the gate and source of the light emission driving transistor; the potential Vc across the capacitor Cs) based on the amount of the charge that has been partially discharged is stored in the pre-charge. The charge voltage Vpre changes so as to converge to the threshold voltage Vth13 of the light emission drive transistor (drive transistor Tr13).

ここで、電圧補正動作期間TAvtは、各表示画素EMに蓄積(保持)された電荷量に基づく電位(コンデンサCsの両端電位Vc)が、各表示画素に設けられた発光素子(有機EL素子OEL)を最低輝度階調で発光動作させる際の電圧値(最低輝度電圧Vlsb)にまで低下した時点で当該補正動作を終了し、後続するパネル書込動作に移行する。
すなわち、上述した一連のプリチャージ動作及び電圧補正動作により、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EM(発光駆動用トランジスタのゲート−ソース間)に最低輝度電圧Vlsbに対応した電荷が蓄積されることになる。
Here, during the voltage correction operation period TAvt, a potential based on the amount of charge accumulated (held) in each display pixel EM (a potential Vc across the capacitor Cs) is a light emitting element (organic EL element OEL) provided in each display pixel. ) Is reduced to the voltage value (minimum luminance voltage Vlsb) when the light emission operation is performed at the minimum luminance gradation, the correction operation is terminated, and the subsequent panel writing operation is started.
That is, at least a plurality of rows of display pixels EM arranged in the display panel 110, preferably all the display pixels EM (between the gate and source of the light emission driving transistors) by the series of precharge operation and voltage correction operation described above. Therefore, charges corresponding to the lowest luminance voltage Vlsb are accumulated.

(パネル書込動作期間)
次いで、パネル書込動作期間TAwrにおいては、図20に示すように、選択ドライバ120から各行の選択ラインSLに対して、時間的に重ならないようにオンレベルの選択信号Sselを順次印加し、残りの行の選択ラインSLに対してオフレベルの選択信号Sselを印加することにより、各行の表示画素EMを順次選択状態に設定する。
(Panel writing operation period)
Next, in the panel writing operation period TAwr, as shown in FIG. 20, an on-level selection signal Ssel is sequentially applied from the selection driver 120 to the selection line SL of each row so as not to overlap in time. By applying the off-level selection signal Ssel to the selection line SL of the next row, the display pixels EM of each row are sequentially set to the selected state.

また、このタイミングに同期して、保持ドライバ130から上記選択状態に設定される行の保持ラインHLに対してオンレベルのホールド信号Shldを順次印加し、選択されない行の保持ラインHLに対してオフレベルのホールド信号Shldを印加することにより、選択状態の各行の表示画素EMを順次保持状態(発光駆動用トランジスタ(駆動トランジスタTr13)のゲートに、ローレベルの供給電圧Vsc(=Vs)に基づく電圧を印加した状態)に設定する。なお、パネル書込動作期間TAwrにおいては、上述したプリチャージ動作期間TApr及び電圧補正動作期間TAvtに引き続き、供給電圧ドライバ150から少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMにローレベルの供給電圧Vsc(=Vs)を印加した状態を継続する。   In synchronism with this timing, an on-level hold signal Shld is sequentially applied from the holding driver 130 to the holding line HL of the row set in the selected state, and turned off to the holding line HL of the non-selected row. By applying the level hold signal Shld, the display pixels EM in each row in the selected state are sequentially held (the voltage based on the low level supply voltage Vsc (= Vs) at the gate of the light emission drive transistor (drive transistor Tr13)). Is applied). In the panel writing operation period TAwr, following the precharge operation period TApr and the voltage correction operation period TAvt described above, the supply voltage driver 150 applies to at least a plurality of rows of display pixels EM, preferably all display pixels EM. The state where the low level supply voltage Vsc (= Vs) is applied is continued.

そして、このタイミングに同期して、データドライバ140に設けられた階調信号生成部141から少なくとも複数の列のデータラインDL、好ましくは、全てのデータラインDLに対して、表示信号生成回路170から供給された表示データ(デジタルデータ)に基づく階調信号(階調電流Idata、又は、無発光表示電圧Vzero)を印加することにより、上記選択状態に設定された行の表示画素EM(発光駆動用トランジスタのゲート−ソース間;コンデンサCsの両端)に、当該階調信号に基づく電圧成分を充電する(書き込む)。   In synchronism with this timing, the display signal generation circuit 170 applies at least a plurality of columns of data lines DL, preferably all the data lines DL, from the gradation signal generation unit 141 provided in the data driver 140. By applying a gradation signal (gradation current Idata or non-light emitting display voltage Vzero) based on the supplied display data (digital data), the display pixels EM (for light emission driving) in the row set in the selected state are applied. A voltage component based on the gradation signal is charged (written) between the gate and the source of the transistor; both ends of the capacitor Cs).

ここで、上述した第2の例及び第3の例に示した駆動制御方法と同様に、表示信号生成回路170からデータドライバ140に供給される表示データが、無発光表示データ以外の輝度階調データ(0ビット以外の階調値)の場合には、データドライバ140により当該表示データに応じた階調電流Idataが生成されて、対応する列のデータラインDLに流れ、一方、表示信号生成回路170から供給される表示データが、無発光表示データ(0ビットの階調値)の場合には、データドライバ140により所定の無発光表示電圧Vzeroが生成されて、対応する列のデータラインDLに供給される。   Here, similarly to the drive control methods shown in the second and third examples described above, the display data supplied from the display signal generation circuit 170 to the data driver 140 is a luminance gradation other than the non-light emitting display data. In the case of data (gradation value other than 0 bit), the data driver 140 generates the gradation current Idata corresponding to the display data and flows to the data line DL of the corresponding column, while the display signal generation circuit When the display data supplied from 170 is non-luminous display data (0-bit gradation value), a predetermined non-luminous display voltage Vzero is generated by the data driver 140 and applied to the data line DL of the corresponding column. Supplied.

なお、図20においては、このような2種類の階調信号を供給した状態を説明するため、一例として、1行目及びn行目のj列目の表示画素EMに、無発光表示データ以外の輝度階調データ(0ビット以外の階調値)に基づく階調電流Idataを供給し、また、2行目のj列目の表示画素EMに、無発光表示データ(0ビットの階調値)に基づく無発光表示電圧Vzeroを供給した場合を示した。   In FIG. 20, in order to explain the state in which such two types of gradation signals are supplied, as an example, the display pixels EM in the first row and the n-th row in the j-th column are not light-emitting display data. Is supplied with the gradation current Idata based on the luminance gradation data (gradation value other than 0 bit), and the non-light-emitting display data (0-bit gradation value) is supplied to the display pixel EM in the j-th column of the second row. The case where the non-light emitting display voltage Vzero based on) is supplied is shown.

したがって、階調信号として階調電流Idataが供給された表示画素EMにおいては、図20に示すように、上述したプリチャージ動作及び電圧補正動作により、当該行の各表示画素EM(発光駆動用トランジスタのゲート−ソース間)に保持された最低輝度電圧Vlsbに対応した電荷(電位)に上乗せして、上記階調信号に基づく電荷(電圧成分Vdata)が蓄積されて、結果的に表示データに応じた電圧Vαが発光駆動用トランジスタのゲート−ソース間に充電されることになる。   Therefore, in the display pixel EM to which the gradation current Idata is supplied as the gradation signal, as shown in FIG. 20, each display pixel EM (light emission driving transistor) in the row is subjected to the above-described precharge operation and voltage correction operation. The charge (voltage component Vdata) based on the gradation signal is accumulated on top of the charge (potential) corresponding to the lowest luminance voltage Vlsb held between the gate and the source of the signal, and as a result, depending on the display data The voltage Vα is charged between the gate and source of the light emission driving transistor.

また、階調信号として無発光表示電圧Vzeroが供給された表示画素EMにおいては、図20に示すように、上述したプリチャージ動作及び電圧補正動作により、当該行の各表示画素EMに保持された最低輝度電圧Vlsbに対応した電荷のほぼ全量が放電されて、結果的に表示データに応じた電圧(0V)が発光駆動用トランジスタのゲート−ソース間に設定されることになる。   Further, in the display pixel EM to which the non-light emitting display voltage Vzero is supplied as the gradation signal, as shown in FIG. 20, the display pixel EM held in each row of the row by the above-described precharge operation and voltage correction operation. Almost all of the charge corresponding to the lowest luminance voltage Vlsb is discharged, and as a result, a voltage (0 V) corresponding to the display data is set between the gate and the source of the light emission driving transistor.

このような各行の表示画素EMに対する階調信号の書込動作を、各行の選択ラインSLに対して選択信号Sselが印加されるタイミングに基づいて、順次繰り返し実行することにより、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMに対して、表示データ(階調信号)が書き込まれることになる(図20の各表示画素のコンデンサCsの両端電位Vc参照)。   The gradation signal writing operation for the display pixels EM in each row is repeatedly performed in sequence based on the timing at which the selection signal Ssel is applied to the selection line SL in each row, thereby arranging the grayscale signal on the display panel 110. Display data (gradation signal) is written to the display pixels EM of at least a plurality of rows, preferably all the display pixels EM (the potential Vc across the capacitor Cs of each display pixel in FIG. 20). reference).

(発光動作期間)
次いで、発光動作期間TAemにおいては、図20に示すように、選択ドライバ120から各選択ラインSLに印加される選択信号Ssel、及び、保持ドライバ130から各保持ラインHLに印加されるホールド信号Shldをオフレベルに設定することにより、各行の表示画素EMを非選択状態及び非保持状態に設定する。
(Light emission operation period)
Next, in the light emission operation period TAem, as shown in FIG. 20, the selection signal Ssel applied from the selection driver 120 to each selection line SL and the hold signal Shld applied from the holding driver 130 to each holding line HL. By setting to the off level, the display pixels EM in each row are set to a non-selected state and a non-holding state.

また、このタイミングに同期して、供給電圧ドライバ150から少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMにハイレベルの供給電圧Vsc(=Ve)を印加することにより、少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMを発光状態に設定する。   In synchronization with this timing, the supply voltage driver 150 applies at least a plurality of rows of display pixels EM, preferably all display pixels EM, by applying a high level supply voltage Vsc (= Ve). The display pixels EM in the first row, preferably all the display pixels EM are set in a light emitting state.

これにより、各表示画素EMに(発光駆動用トランジスタのゲート−ソース間)に保持された電圧成分に基づいて、表示データ(階調信号)に応じた発光駆動電流Iemが生成されて発光素子(有機EL素子OEL)に供給される。
すなわち、通常(無発光表示以外)の階調表示動作に応じた階調信号(階調電流Idata)が書き込まれた表示画素EMにおいては、当該階調電流Idataと略同等の電流値を有する発光駆動電流Iemが生成されて、発光素子(有機EL素子OEL)に供給され、表示データに応じた所定の輝度階調で発光動作が行われる(図20の1行j列目の表示画素EMにおける発光駆動電流Iem参照)。
Thereby, based on the voltage component held in each display pixel EM (between the gate and the source of the light emission driving transistor), the light emission driving current Iem corresponding to the display data (gradation signal) is generated and the light emitting element ( To the organic EL element OEL).
That is, in the display pixel EM in which the gradation signal (gradation current Idata) corresponding to the normal gradation display operation (other than the non-light emitting display) is written, the light emission having a current value substantially equal to the gradation current Idata. A drive current Iem is generated and supplied to the light emitting element (organic EL element OEL), and a light emitting operation is performed with a predetermined luminance gradation corresponding to display data (in the display pixel EM in the first row and j column in FIG. 20). Light emission drive current Iem).

一方、無発光表示動作に応じた階調信号(無発光表示電圧Vzero)が書き込まれた表示画素EMにおいては、発光駆動用トランジスタのゲート−ソース間電圧(コンデンサCsの両端電位Vc)がしきい値電圧以下(0V)に設定されるので、発光駆動電流Iemが発光素子(有機EL素子OEL)に供給されず、発光動作が行われない無発光状態に保持される(図20の2行j列目の表示画素EMにおける発光駆動電流Iem参照)。
このような発光動作(又は、無発光動作)が、表示パネル110に配列された少なくとも複数の行の表示画素EM、好ましくは、全ての表示画素EMにおいて一斉に実行されることにより、映像信号に基づく所定の画像情報が表示パネル110に表示される。
On the other hand, in the display pixel EM in which the gradation signal (non-light emitting display voltage Vzero) corresponding to the non-light emitting display operation is written, the gate-source voltage (the potential Vc across the capacitor Cs) of the light emission driving transistor is the threshold. Since the voltage is set to be equal to or lower than the value voltage (0 V), the light emission drive current Iem is not supplied to the light emitting element (organic EL element OEL), and the light emitting operation is not performed (the second row j in FIG. 20). (See the light emission drive current Iem in the display pixel EM in the column).
Such a light emitting operation (or non-light emitting operation) is performed simultaneously on at least a plurality of rows of display pixels EM arranged in the display panel 110, preferably all the display pixels EM, thereby generating a video signal. The predetermined image information is displayed on the display panel 110.

このように、本実施形態に係る表示装置及びその表示駆動方法によれば、無発光表示時以外は、表示データ(映像信号)に基づく階調電流Idataを各表示画素に供給し、その電流値に応じて保持される電圧成分に基づいて、発光素子(有機EL素子)に供給する発光駆動電流を制御して、上記表示データに応じた所定の輝度階調で発光動作させる電流指定方式の駆動制御方法を適用することができ、また、各表示画素に設けられた単一の発光駆動用トランジスタ(駆動トランジスタTr13)により、上記階調電流Idataの電流レベルを電圧レベルに変換する機能(電流/電圧変換機能)と、該電圧レベルに基づいて所定の電流値を有する発光駆動電流Iemを発光素子に供給する機能(発光駆動機能)の双方を備えているので、各表示画素において発光駆動回路を構成する各薄膜トランジスタの動作特性のバラツキや経時変化の影響を受けることなく、長期間にわたり安定的に所望の発光特性を実現することができる。   As described above, according to the display device and the display driving method thereof according to the present embodiment, the gradation current Idata based on the display data (video signal) is supplied to each display pixel except for the non-light-emitting display, and the current value thereof Based on the voltage component held in accordance with the current, a light emission driving current to be supplied to the light emitting element (organic EL element) is controlled, and the current designation type driving is performed so that the light emission operation is performed at a predetermined luminance gradation according to the display data. A control method can be applied, and a function of converting the current level of the gradation current Idata to a voltage level (current / current) by a single light emission drive transistor (drive transistor Tr13) provided in each display pixel. Voltage conversion function) and a function of supplying a light emission drive current Iem having a predetermined current value to the light emitting element based on the voltage level (light emission drive function). Thus, it is possible to stably realize desired light emission characteristics over a long period of time without being affected by variations in operation characteristics of each thin film transistor constituting the light emission drive circuit and changes with time.

また、本実施形態に係る表示装置及びその表示駆動方法によれば、各表示画素への表示データの書込動作(パネル書込動作)、及び、発光素子の発光動作に先立って、プリチャージ動作及び電圧補正動作を実行することにより、各表示画素の発光駆動回路に設けられた発光駆動用トランジスタ(駆動トランジスタTr13)のゲート−ソース間に、当該トランジスタのしきい値電圧の絶対値より大きい電圧値を有する最低輝度電圧相当の電荷を予め蓄積、保持した状態に設定することができるので、表示データの書込動作において、表示データに基づく階調電流Idataにより発光駆動用トランジスタのゲート−ソース間(コンデンサCs)をしきい値電圧の絶対値より大きい電圧となる電荷を充電する必要がなく、当該表示データ(階調電流Idata)に応じた電圧成分Vdataのみを上乗せして蓄積(充電)すればよく、表示データに基づく電圧成分を迅速かつ適切に書き込むことができる。   Further, according to the display device and the display driving method according to the present embodiment, the precharge operation is performed prior to the display data writing operation (panel writing operation) to each display pixel and the light emitting operation of the light emitting element. By performing the voltage correction operation, a voltage larger than the absolute value of the threshold voltage of the transistor is connected between the gate and the source of the light emission drive transistor (drive transistor Tr13) provided in the light emission drive circuit of each display pixel Since the charge corresponding to the lowest luminance voltage having a value can be stored and held in advance, in the display data write operation, the gradation current Idata based on the display data causes the gate-source connection of the light emission driving transistor. There is no need to charge (capacitor Cs) with a charge that is larger than the absolute value of the threshold voltage, and the display data (gradation current I Only the voltage component Vdata corresponding to (data) is added and stored (charged), and the voltage component based on the display data can be written quickly and appropriately.

したがって、表示データに応じた階調電流が非常に小さくなる低輝度階調表示時においても、当該表示データに応じた電圧成分を迅速かつ適切に書き込むことができるので、各表示画素における書込不足の発生を抑制することができ、映像信号に応じた適切な輝度階調で所望の画像情報を表示することができる。   Therefore, even during low-luminance gradation display where the gradation current corresponding to the display data is very small, the voltage component corresponding to the display data can be written quickly and appropriately. Can be suppressed, and desired image information can be displayed with an appropriate luminance gradation according to the video signal.

また、無発光表示時においては、表示データ(映像信号)に基づく所定の無発光表示電圧Vzeroを各表示画素に供給することにより、発光駆動用トランジスタのゲート−ソース間(コンデンサCs)に保持された電荷(電圧成分)のほとんど全てを迅速に放電することができるので、発光素子(有機EL素子)に発光駆動電流を供給しないように制御して、無発光状態に適切に設定することができ、無発光表示動作を良好に実現することができる。   Further, during non-light-emitting display, a predetermined non-light-emitting display voltage Vzero based on display data (video signal) is supplied to each display pixel, thereby being held between the gate and source (capacitor Cs) of the light emission driving transistor. Since almost all of the charge (voltage component) can be discharged quickly, it can be controlled appropriately so that no light emission drive current is supplied to the light emitting element (organic EL element), and can be appropriately set to a non-light emitting state. Thus, the non-light emitting display operation can be satisfactorily realized.

さらに、本実施形態に係る表示装置及びその表示駆動方法によれば、表示パネルに配列された各表示画素に表示データを書き込むパネル書込動作に先立って、少なくとも複数の行の表示画素、好ましくは、全ての表示画素に対して、一斉にプリチャージ動作及び電圧補正動作を実行することにより、極めて短い時間で、各表示画素(発光駆動回路)に設けられた発光駆動用トランジスタのゲート−ソース間にしきい値電圧の絶対値より大きい電圧成分を保持することができるので、予め規定された1フレーム期間(約16.7msec)におけるパネル書込動作期間及び発光動作期間を相対的に長く設定することができ、発光輝度の低下を抑制した表示画質の良好な画像表示を実現することができる。   Furthermore, according to the display device and the display drive method thereof according to the present embodiment, prior to the panel writing operation for writing display data to each display pixel arranged in the display panel, preferably at least a plurality of rows of display pixels, preferably By performing the precharge operation and the voltage correction operation on all the display pixels at the same time, the gate-source connection between the light emission drive transistors provided in each display pixel (light emission drive circuit) can be performed in a very short time. Since the voltage component larger than the absolute value of the threshold voltage can be held in the panel, the panel writing operation period and the light emitting operation period in one frame period (about 16.7 msec) specified in advance are set relatively long. Therefore, it is possible to realize an image display with a good display image quality in which a decrease in emission luminance is suppressed.

なお、上述した実施形態においては、表示装置の表示駆動方法として、第2の例に示した駆動制御方法を適用して、パネル書込動作に先立って、各表示画素(発光駆動用トランジスタのゲート−ソース間)に最低輝度電圧(しきい値電圧の絶対値より大きい)に相当する電荷を蓄積する電圧補正動作を実行する場合について説明したが、本発明はこれに限定されるものではなく、例えば、第1の例に示した駆動制御方法のように、各表示画素(発光駆動回路)に設けられた発光駆動用トランジスタのしきい値電圧に相当する電荷を蓄積するしきい値補正動作を実行するものであってもよいことはいうまでもない。   In the embodiment described above, the drive control method shown in the second example is applied as the display drive method of the display device, and each display pixel (the gate of the light emission drive transistor) is applied prior to the panel writing operation. In the above description, the voltage correction operation for accumulating charges corresponding to the lowest luminance voltage (greater than the absolute value of the threshold voltage) is performed between the source and the source. However, the present invention is not limited to this. For example, as in the drive control method shown in the first example, a threshold correction operation for accumulating charges corresponding to the threshold voltage of the light emission drive transistor provided in each display pixel (light emission drive circuit) is performed. Needless to say, it may be executed.

上述した実施形態においては、発光駆動回路DCの保持トランジスタTr11のドレインが供給電圧ラインVLに接続されていたが、これに限らず図21に示すように、保持ラインHLに接続していても同様に機能することができる。
また、上述した実施形態においては、無発光表示電圧Vzeroは選択電圧値Vsであったが、発光動作期間Temに供給電圧Vscの電位が選択電圧値Vsから発光電圧値Veに変調した際にのしきい値変動によっても発光駆動用トランジスタがドレイン−ソース間に電流を流さなければ選択電圧値Vsと異なっていてもよい。
In the above-described embodiment, the drain of the holding transistor Tr11 of the light emission driving circuit DC is connected to the supply voltage line VL. However, the present invention is not limited to this, and the same applies even if connected to the holding line HL as shown in FIG. Can function.
In the above-described embodiment, the non-light emission display voltage Vzero is the selection voltage value Vs. However, when the potential of the supply voltage Vsc is modulated from the selection voltage value Vs to the light emission voltage value Ve during the light emission operation period Temp. Even if the threshold voltage changes, the light emission driving transistor may be different from the selection voltage value Vs as long as no current flows between the drain and the source.

なお、本実施形態に係る表示装置では、保持トランジスタTr11、選択トランジスタTr12及び駆動トランジスタTr13はいずれもnチャネルアモルファスシリコンの薄膜トランジスタであったが、ポリシリコン薄膜トランジスタであってもよく、全てnチャネル型でもよくまた全てpチャネル型でもよい。全てpチャネル型の場合、信号のオンレベル、オフレベルのハイ、ローが反転していればよい。   In the display device according to the present embodiment, all of the holding transistor Tr11, the selection transistor Tr12, and the driving transistor Tr13 are n-channel amorphous silicon thin film transistors. In addition, all may be p-channel type. In the case of all p-channel type, it is only necessary that the on-level and off-level high and low of the signal are inverted.

本発明に係る発光駆動回路の一実施形態を示す回路構成図である。It is a circuit block diagram which shows one Embodiment of the light emission drive circuit which concerns on this invention. 本実施形態に係る発光駆動回路の駆動制御動作の第1の例を示すタイミングチャートである。6 is a timing chart showing a first example of a drive control operation of the light emission drive circuit according to the embodiment. 本実施形態に係る発光駆動回路の動作例(プリチャージ動作/しきい値補正動作)を示す概念図である。It is a conceptual diagram which shows the operation example (precharge operation / threshold correction operation) of the light emission drive circuit which concerns on this embodiment. 本実施形態に係る発光駆動回路の動作例(書込動作/発光動作)を示す概念図である。It is a conceptual diagram which shows the operation example (writing operation / light emission operation) of the light emission drive circuit which concerns on this embodiment. 本実施形態に係る発光駆動回路の電流−電圧特性を示すグラフである。It is a graph which shows the current-voltage characteristic of the light emission drive circuit which concerns on this embodiment. 本実施形態に係るしきい値補正動作期間における薄膜トランジスタのゲート−ソース間電圧の時間変化を示すグラフである。It is a graph which shows the time change of the gate-source voltage of the thin-film transistor in the threshold value correction | amendment operation period which concerns on this embodiment. 本実施形態に係るしきい値補正動作期間における薄膜トランジスタのドレイン−ソース間電流の時間変化を示すグラフである。It is a graph which shows the time change of the drain-source current of the thin-film transistor in the threshold value correction | amendment operation period which concerns on this embodiment. 本実施形態に係る発光駆動回路の駆動制御方法との対比例における階調電流に対する発光駆動電流の変化傾向を示すグラフである。It is a graph which shows the change tendency of the light emission drive current with respect to the gradation current in contrast with the drive control method of the light emission drive circuit which concerns on this embodiment. 本実施形態に係る発光駆動回路の駆動制御方法における入力階調に対する出力階調の変化傾向を示すグラフである。It is a graph which shows the change tendency of the output gradation with respect to the input gradation in the drive control method of the light emission drive circuit which concerns on this embodiment. 本実施形態に係る発光駆動回路の駆動制御動作の第2の例を示すタイミングチャートである。6 is a timing chart illustrating a second example of the drive control operation of the light emission drive circuit according to the embodiment. 本実施形態に係る発光駆動回路の動作例(プリチャージ動作/電圧補正動作)を示す概念図である。It is a conceptual diagram which shows the operation example (precharge operation / voltage correction operation | movement) of the light emission drive circuit which concerns on this embodiment. 本実施形態に係る発光駆動回路の動作例(書込動作/発光動作)を示す概念図である。It is a conceptual diagram which shows the operation example (writing operation / light emission operation | movement) of the light emission drive circuit which concerns on this embodiment. 本実施形態に係る発光駆動回路の駆動制御動作の第3の例を示すタイミングチャートである。12 is a timing chart showing a third example of the drive control operation of the light emission drive circuit according to the embodiment. 本実施形態に係る発光駆動回路の動作例(書込動作/発光動作)を示す概念図である。It is a conceptual diagram which shows the operation example (writing operation / light emission operation | movement) of the light emission drive circuit which concerns on this embodiment. 本発明に係る表示装置の全体構成の一例を示す概略ブロック図である。It is a schematic block diagram which shows an example of the whole structure of the display apparatus which concerns on this invention. 本実施形態に係る表示装置に適用される表示パネル及びその周辺回路の一例を示す概略構成図である。It is a schematic block diagram which shows an example of the display panel applied to the display apparatus which concerns on this embodiment, and its peripheral circuit. 本実施形態に係る表示装置に適用可能なデータドライバの一例を示す概略構成図である。It is a schematic block diagram which shows an example of the data driver applicable to the display apparatus which concerns on this embodiment. 本実施形態に係るデータドライバに適用可能な階調信号生成部の一例を示す概略ブロック図である。It is a schematic block diagram which shows an example of the gradation signal generation part applicable to the data driver which concerns on this embodiment. 本実施形態に係るデータドライバに適用可能な階調信号生成部の要部構成を示す概略ブロック図である。It is a schematic block diagram which shows the principal part structure of the gradation signal generation part applicable to the data driver which concerns on this embodiment. 本実施形態に係る表示装置の表示駆動方法の一例を示すタイミングチャ−トである。5 is a timing chart showing an example of a display driving method of the display device according to the embodiment. 本発明に係る他の発光駆動回路を示す回路構成図である。It is a circuit block diagram which shows the other light emission drive circuit which concerns on this invention. 従来技術における発光素子型ディスプレイの要部を示す概略構成図である。It is a schematic block diagram which shows the principal part of the light emitting element type display in a prior art. 従来技術における発光素子型ディスプレイに適用可能な表示画素(発光駆動回路及び発光素子)の構成例を示す等価回路図である。It is an equivalent circuit diagram which shows the structural example of the display pixel (light emission drive circuit and light emitting element) applicable to the light emitting element type display in a prior art.

符号の説明Explanation of symbols

EM 表示画素
DC 発光駆動回路
SDR 信号駆動回路
SL 選択ライン
HL 保持ライン
DL データライン
VL 供給電圧ライン
Tr11〜Tr13 トランジスタ
Cs コンデンサ
OEL 有機EL素子
100 表示装置
110 表示パネル
120 選択ドライバ
130 保持ドライバ
140 データドライバ
150 供給電圧ドライバ
EM display pixel DC light emission drive circuit SDR signal drive circuit SL selection line HL holding line DL data line VL supply voltage line Tr11 to Tr13 transistor Cs capacitor OEL organic EL element 100 display device 110 display panel 120 selection driver 130 holding driver 140 data driver 150 Supply voltage driver

Claims (23)

電流制御型の発光素子を発光動作させるために発光駆動電流を流す発光駆動回路において、
輝度階調を指定する階調信号に基づく電荷を蓄積する電荷蓄積手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備え且つ当該制御端子と当該ソース端子との間の電位差によって前記発光駆動電流の電流値が設定される駆動トランジスタを有し、前記駆動トランジスタの前記制御端子及び前記ソース端子がそれぞれ前記電荷蓄積手段の一端及び他端に接続され、前記電荷蓄積手段に蓄積された電荷量に応じた電流値を有する発光駆動電流を流す発光制御手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備えた保持トランジスタを有し、前記保持トランジスタの前記電流路の一端に供給された供給電圧を前記保持トランジスタの前記電流路の他端から前記駆動トランジスタの前記制御端子に供給する電圧制御手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備え且つ当該電流路の一端及び他端がそれぞれ前記階調信号が流れるデータライン及び前記駆動トランジスタの前記電流路の一端に接続された選択トランジスタを有し、前記保持トランジスタが前記駆動トランジスタの前記制御端子に前記供給電圧を供給しているときに、前記階調信号に基づく書込電流を前記駆動トランジスタの前記電流路に流して、前記電荷蓄積手段への前記階調信号に基づく電荷の供給状態を制御する書込制御手段と、
を備え、
前記駆動トランジスタの前記制御端子及び前記ソース端子間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定し、
前記データラインに前記階調信号を印加することによって、前記駆動トランジスタの前記電流路に前記書込電流を流して、前記駆動トランジスタの前記制御端子及び前記ソース端子間に前記輝度階調に応じた第2の電位差を設定し、
前記第2の電位差に基づいて前記駆動トランジスタを所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する前記発光駆動電流を生成し、前記発光素子に供給することを特徴とする発光駆動回路。
In a light emission driving circuit for supplying a light emission driving current to cause a current control type light emitting element to emit light,
Charge accumulation means for accumulating charges based on a gradation signal designating a luminance gradation;
A current terminal is provided with a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal, and a current value of the light emission driving current is set by a potential difference between the control terminal and the source terminal. Light emission having a drive transistor, wherein the control terminal and the source terminal of the drive transistor are connected to one end and the other end of the charge storage unit, respectively, and have a current value corresponding to the amount of charge stored in the charge storage unit Light emission control means for passing a drive current;
A holding transistor having a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal; and holding the supply voltage supplied to one end of the current path of the holding transistor Voltage control means for supplying from the other end of the current path of the transistor to the control terminal of the drive transistor;
A data line including a source terminal and a drain terminal; a current path between the source terminal and the drain terminal; and a control terminal; A selection transistor connected to one end of a current path, and when the holding transistor supplies the supply voltage to the control terminal of the drive transistor, a write current based on the gradation signal is supplied to the drive transistor. a write control means of said electric current path in the sink, and controls the supply state of charge based on the gradation signal to said charge storage means,
With
A first potential difference corresponding to the lowest luminance voltage necessary for generating the light emission driving current when the light emitting element is caused to emit light at the lowest luminance gradation between the control terminal and the source terminal of the driving transistor. Set,
By applying the gradation signal to the data line, the write current is caused to flow through the current path of the driving transistor, and the luminance gradation is applied between the control terminal and the source terminal of the driving transistor. Set the second potential difference
The drive transistor is turned on in a predetermined conduction state based on the second potential difference, and the light emission drive current having a current value corresponding to the luminance gradation is generated and supplied to the light emitting element. A light emission driving circuit.
前記駆動トランジスタ発光動作期間に、前記駆動トランジスタの前記ソース端子及び前記駆動トランジスタの前記ドレイン端子の間の電圧が大きくなっても前記発光駆動電流が飽和する飽和領域に達するような電圧が前記ソース端子及び前記ドレイン端子の間に印加されことを特徴とする請求項1記載の発光駆動回路。 The driving transistor, the light emitting operation period, the source terminal and the voltage as even when the voltage increases to reach the saturation region where the light emission drive current is saturated between the drain terminal of the driving transistor of the driving transistor is the light emission drive circuit according to claim 1, wherein the that will be applied between the source terminal and the drain terminal. 前記電荷蓄積手段は、前記発光素子を最低輝度階調で発光動作させるのに要する前記発光駆動電流を生成するために必要な最低輝度電圧を越えるプリチャージ電圧が印加されることを特徴とする請求項1又は2記載の発光駆動回路。 The charge storage means is applied with a precharge voltage exceeding a minimum luminance voltage necessary for generating the light emission driving current required for causing the light emitting element to emit light at a minimum luminance gradation. Item 3. The light emission drive circuit according to Item 1 or 2 . 前記書込制御手段は、前記プリチャージ電圧に基づいて前記電荷蓄積手段に蓄積された電荷の一部を放電させて、前記最低輝度電圧相当の電荷を残留させて保持することを特徴とする請求項記載の発光駆動回路。 The write control unit discharges a part of the charge stored in the charge storage unit based on the precharge voltage, and retains a charge corresponding to the lowest luminance voltage. Item 4. A light emission driving circuit according to Item 3 . 前記階調信号は、前記発光素子を所望の輝度階調で発光動作させるための所定の電流値を有する階調電流であることを特徴とする請求項1乃至のいずれかに記載の発光駆動回路。 The gradation signal, the light emission drive according to any one of claims 1 to 4, characterized in that a gradation current having a predetermined current value for causing the light-emitting operation of the light emitting element at a desired luminance gradation circuit. 前記電荷蓄積手段は、前記プリチャージ電圧及び前記階調信号が、異なるタイミングで供給されることを特徴とする請求項3又は4記載の発光駆動回路。 5. The light emission drive circuit according to claim 3 , wherein the charge storage means is supplied with the precharge voltage and the gradation signal at different timings. 前記書込制御手段は、
プリチャージ動作期間に、前記選択トランジスタの前記制御端子にオンレベルの制御信号が印加されて、前記発光素子を最低輝度階調で発光動作させるのに要する前記発光駆動電流を生成するために必要な最低輝度電圧の絶対値より大きいプリチャージ電圧を前記駆動トランジスタに供給し、
前記プリチャージ動作期間後の電圧補正動作期間に、前記選択トランジスタの前記制御端子にオフレベルの制御信号が印加されて、
前記電圧補正動作期間後の書込動作期間に、前記選択トランジスタの前記制御端子にオンレベルの制御信号が印加されて、前記駆動トランジスタの前記電流路に前記書込電流を流すことを特徴とする請求項乃至のいずれかに記載の発光駆動回路。
The writing control means includes
During the precharge operation period, an on-level control signal is applied to the control terminal of the selection transistor to generate the light emission drive current required for the light emitting element to perform a light emission operation with the lowest luminance gradation. Supplying a precharge voltage greater than the absolute value of the lowest luminance voltage to the drive transistor;
In a voltage correction operation period after the precharge operation period, an off-level control signal is applied to the control terminal of the selection transistor,
In the write operation period after the voltage correction operation period, an on-level control signal is applied to the control terminal of the selection transistor, and the write current is caused to flow through the current path of the drive transistor. emission drive circuit according to any one of claims 1 to 6.
前記電圧制御手段は、
プリチャージ動作期間に、前記保持トランジスタの前記制御端子にオンレベルの制御信号が印加されて、
前記プリチャージ動作期間後の電圧補正動作期間に、前記保持トランジスタの前記制御端子にオンレベルの制御信号が印加されて、前記駆動トランジスタの前記制御端子及び前記ソース端子間に、前記第1の電位差を設定し、
前記電圧補正動作期間後の書込動作期間に、前記保持トランジスタの前記制御端子にオンレベルの制御信号が印加されることを特徴とする請求項乃至のいずれかに記載の発光駆動回路。
The voltage control means includes
During the precharge operation period, an on-level control signal is applied to the control terminal of the holding transistor,
During a voltage correction operation period after the precharge operation period, an on-level control signal is applied to the control terminal of the holding transistor, and the first potential difference is applied between the control terminal and the source terminal of the drive transistor. Set
Wherein the voltage writing operation period after correction operation time period, the light emission drive circuit according to any one of claims 1 to 6, characterized in that on the level control signal to the control terminal of the holding transistor is applied.
電流制御型の発光素子に所定の電流値を有する発光駆動電流を供給して、所望の輝度階調で発光動作させる発光駆動回路の駆動制御方法において、
前記発光素子に前記発光駆動電流を供給するトランジスタ素子のゲート−ソース間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定するステップと、
前記発光素子を所定の輝度階調で発光動作させるための階調信号を印加して、前記トランジスタ素子のゲート−ソース間に前記輝度階調に応じた第2の電位差を設定するステップと、
前記第2の電位差に基づいて前記トランジスタ素子を所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する前記発光駆動電流を生成し、前記発光素子に供給するステップと、
を含むことを特徴とする発光駆動回路の駆動制御方法。
In a drive control method of a light emission drive circuit in which a light emission drive current having a predetermined current value is supplied to a current control type light emitting element to emit light at a desired luminance gradation,
Corresponding to the lowest luminance voltage necessary for generating the light emission driving current when the light emitting element is operated to emit light at the lowest luminance gradation between the gate and the source of the transistor element that supplies the light emission driving current to the light emitting element. Setting a first potential difference to be
Applying a gradation signal for causing the light emitting element to emit light at a predetermined luminance gradation, and setting a second potential difference corresponding to the luminance gradation between the gate and the source of the transistor element;
Turning on the transistor element in a predetermined conduction state based on the second potential difference, generating the light emission driving current having a current value corresponding to the luminance gradation, and supplying the light emission driving current to the light emitting element;
A drive control method for a light emission drive circuit, comprising:
前記第1の電位差を設定するステップは、
前記トランジスタ素子のゲート−ソース間に前記最低輝度電圧よりも高電圧となるプリチャージ電圧に基づく第3の電位差を設定するステップと、
前記第3の電位差に基づいて、前記トランジスタ素子をオン動作させて、前記トランジスタ素子のゲート−ソース間の電位差を前記第1の電位差に設定するステップと、
を含むことを特徴とする請求項記載の発光駆動回路の駆動制御方法。
The step of setting the first potential difference includes:
Setting a third potential difference between a gate and a source of the transistor element based on a precharge voltage that is higher than the lowest luminance voltage;
Turning on the transistor element based on the third potential difference to set the potential difference between the gate and the source of the transistor element to the first potential difference;
The drive control method of the light emission drive circuit of Claim 9 characterized by the above-mentioned.
前記第2の電位差を設定するステップは、前記階調信号として、前記発光素子を所望の輝度階調で発光動作させるための所定の電流値を有する階調電流を印加することにより、前記トランジスタ素子のゲート−ソース間に、前記第1の電位差に上乗せして前記階調電流に基づく電荷を蓄積して、前記第2の電位差を設定することを特徴とする請求項9又は10記載の発光駆動回路の駆動制御方法。 The step of setting the second potential difference includes applying a gradation current having a predetermined current value for causing the light emitting element to perform a light emission operation with a desired luminance gradation as the gradation signal. 11. The light emission drive according to claim 9 , wherein the second potential difference is set by accumulating charges based on the gradation current by adding the first potential difference between the gate and the source of the second potential difference. Circuit drive control method. 2次元配列された複数の表示画素からなる表示パネルを備え、前記各表示画素に対して表示データに応じた輝度階調を指定する階調信号を供給することにより、前記各表示画素を所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置において、
前記各表示画素は、電流制御型の発光素子と、前記発光素子の発光動作を制御する発光駆動回路と、を備え、
前記表示パネルは、選択ラインと、保持ラインと、少なくとも前記階調信号が供給されるデータラインと、を備え、
前記発光駆動回路は、
前記階調信号に基づく電荷を蓄積する容量素子を含む電荷蓄積手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、制御端子とを備え且つ当該制御端子と当該ソース端子との間の電位差によって前記発光駆動電流の電流値が設定される駆動トランジスタを含み、前記駆動トランジスタの前記制御端子及び前記ソース端子がそれぞれ前記容量素子の一端及び他端に接続され、前記電荷蓄積手段に蓄積された電荷量に応じて所定の電流値を有する発光駆動電流を生成し、前記発光素子に供給する発光制御手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、前記選択ラインに接続された制御端子とを備え且つ当該電流路の一端及び他端がそれぞれ前記データライン及び前記駆動トランジスタの前記電流路の一端に接続され、書込制御信号によってオンする選択トランジスタを有し、前記保持トランジスタが前記駆動トランジスタの前記制御端子に前記供給電圧を供給しているときに、前記階調信号に基づく書込電流を前記駆動トランジスタの前記電流路に流して、前記電荷蓄積手段への前記階調信号に基づく電荷の供給状態を制御する書込制御手段と、
ソース端子及びドレイン端子と、当該ソース端子及び当該ドレイン端子間の電流路と、前記保持ラインに接続された制御端子とを備え且つ電圧制御信号によってオンする保持トランジスタを含み、前記保持トランジスタの前記電流路の一端に供給された供給電圧を前記保持トランジスタの前記電流路の他端から前記駆動トランジスタの前記制御端子に供給する電圧制御手段と、を備え、
前記駆動トランジスタの前記制御端子及び前記ソース端子間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定し、
前記データラインに前記階調信号を印加することによって、前記駆動トランジスタの前記電流路に前記書込電流を流して、前記駆動トランジスタの前記制御端子及び前記ソース端子間に前記輝度階調に応じた第2の電位差を設定し、
前記第2の電位差に基づいて前記駆動トランジスタを所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する前記発光駆動電流を生成し、前記発光素子に供給することを特徴とする表示装置。
A display panel having a plurality of display pixels arranged in a two-dimensional array, and supplying each of the display pixels with a predetermined signal by supplying a gradation signal designating a luminance gradation according to display data to each of the display pixels; In a display device that emits light at a luminance gradation and displays desired image information on the display panel,
Each display pixel includes a current-controlled light-emitting element, and a light-emitting drive circuit that controls a light-emitting operation of the light-emitting element,
The display panel includes a selection line, a holding line, and a data line to which at least the gradation signal is supplied,
The light emission driving circuit includes:
Charge storage means including a capacitive element for storing charge based on the gradation signal;
A current terminal is provided with a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal, and a current value of the light emission driving current is set by a potential difference between the control terminal and the source terminal. A light-emitting device including a driving transistor, wherein the control terminal and the source terminal of the driving transistor are connected to one end and the other end of the capacitive element, respectively, and have a predetermined current value according to the amount of charge stored in the charge storage unit A light emission control means for generating a drive current and supplying the drive current to the light emitting element;
A source terminal and a drain terminal; a current path between the source terminal and the drain terminal; and a control terminal connected to the selection line, wherein one end and the other end of the current path are the data line and the driving transistor, respectively. And a selection transistor that is connected to one end of the current path and is turned on by a write control signal, and the gradation signal when the holding transistor supplies the supply voltage to the control terminal of the drive transistor. A write control means for controlling a supply state of charge based on the gradation signal to the charge storage means by causing a write current based on the current to flow in the current path of the drive transistor ;
A holding transistor having a source terminal and a drain terminal, a current path between the source terminal and the drain terminal, and a control terminal connected to the holding line and being turned on by a voltage control signal, the current of the holding transistor Voltage control means for supplying a supply voltage supplied to one end of a path from the other end of the current path of the holding transistor to the control terminal of the drive transistor ,
A first potential difference corresponding to the lowest luminance voltage necessary for generating the light emission driving current when the light emitting element is caused to emit light at the lowest luminance gradation between the control terminal and the source terminal of the driving transistor. Set,
By applying the gradation signal to the data line, the write current is caused to flow through the current path of the driving transistor, and the luminance gradation is applied between the control terminal and the source terminal of the driving transistor. Set the second potential difference
The drive transistor is turned on in a predetermined conduction state based on the second potential difference, and the light emission drive current having a current value corresponding to the luminance gradation is generated and supplied to the light emitting element. Display device.
前記表示装置は、少なくとも、
前記選択ラインに前記書込制御信号を印加する選択ドライバと、
前記保持ラインに前記電圧制御信号を印加する保持ドライバと、
前記データラインに前記階調信号を供給するデータドライバと、
を備えることを特徴とする請求項12記載の表示装置。
The display device is at least
A selection driver for applying the write control signal to the selection line;
A holding driver for applying the voltage control signal to the holding line;
A data driver for supplying the gradation signal to the data line;
The display device according to claim 12, comprising:
前記保持トランジスタの前記電流路の一端及び前記駆動トランジスタの前記電流路の他端側に前記供給電圧を印加する供給電圧ドライバを備えることを特徴とする請求項12又は13記載の表示装置。 The current path of the one end and the current path display apparatus according to claim 12 or 13, wherein the other end side provided with a supply voltage driver for applying the supply voltage of the driving transistor of the holding transistor. 前記発光制御手段は、前記供給電圧ドライバから前記制御端子に前記供給電圧が印加されるように構成されていることを特徴とする請求項14記載の表示装置。 The display device according to claim 14 , wherein the light emission control unit is configured to apply the supply voltage from the supply voltage driver to the control terminal. 前記データドライバは、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧を越えるプリチャージ電圧を前記データラインに印加する手段を具備し、
前記発光駆動回路は、前記データラインに印加された前記プリチャージ電圧を、前記書込制御手段を介して、前記電荷蓄積手段に印加されるように構成されていることを特徴とする請求項13記載の表示装置。
The data driver includes means for applying a precharge voltage to the data line that exceeds a minimum luminance voltage necessary for generating the light emission driving current when the light emitting element is operated to emit light at a minimum luminance gradation.
The light emission drive circuit, said applied the precharge voltage to the data lines via said write control means, according to claim 13, characterized in that it is configured to be applied to the charge storage means The display device described.
前記発光駆動回路は、前記プリチャージ電圧に基づいて前記電荷蓄積手段に蓄積された電荷の一部を放電して、前記最低輝度電圧相当の電荷を残留させて保持する手段を有することを特徴とする請求項16記載の表示装置。 The light emission drive circuit has means for discharging a part of the charge accumulated in the charge accumulation means based on the precharge voltage, and retaining the charge corresponding to the lowest luminance voltage. The display device according to claim 16 . 前記発光駆動回路は、前記データドライバから前記データラインに印加された前記階調信号を、前記書込制御手段を介して、前記電荷蓄積手段に印加するように構成されていることを特徴とする請求項13記載の表示装置。 The light emission drive circuit is configured to apply the gradation signal applied from the data driver to the data line to the charge storage unit via the write control unit. The display device according to claim 13 . 前記階調信号は、前記表示データに基づいて前記発光素子を所望の輝度階調で発光動作させるための所定の電流値を有する階調電流であり、該階調電流に応じた電荷が前記電荷蓄積手段に蓄積されるように構成されていることを特徴とする請求項18記載の表示装置。 The gradation signal is a gradation current having a predetermined current value for causing the light emitting element to emit light at a desired luminance gradation based on the display data, and a charge corresponding to the gradation current is the charge. The display device according to claim 18 , wherein the display device is configured to be stored in a storage unit. 前記発光駆動回路は、前記データドライバから前記データラインに印加された前記プリチャージ電圧及び前記階調信号が、前記書込制御手段を介して、異なるタイミングで前記電荷蓄積手段に印加されるように構成されていることを特徴とする請求項16記載の表示装置。 The light emission driving circuit is configured so that the precharge voltage and the gradation signal applied from the data driver to the data line are applied to the charge storage unit at different timings via the write control unit. The display device according to claim 16 , wherein the display device is configured. 2次元配列された複数の表示画素からなる表示パネルを備え、前記各表示画素に対して表示データに応じた輝度階調を指定する階調信号を供給することにより、前記各表示画素を所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置の表示駆動方法において、
前記複数の表示画素の少なくとも一部を選択状態に設定して、前記各表示画素に設けられた電流制御型の発光素子に対して発光駆動電流を供給するトランジスタ素子のゲート−ソース端子間に、前記発光素子を最低輝度階調で発光動作させる際の前記発光駆動電流を生成するために必要な最低輝度電圧に相当する第1の電位差を設定するステップと、
前記表示パネルの各行ごとの前記表示画素を順次選択状態に設定して、前記各表示画素の前記発光素子を前記表示データに応じた所定の輝度階調で発光動作させるための階調信号を順次印加して、前記トランジスタ素子のゲート−ソース端子間に前記輝度階調に応じた第2の電位差を設定するステップと、
前記表示パネルに配列された前記複数の表示画素の少なくとも一部を非選択状態に設定して、前記各表示画素の前記トランジスタ素子を、前記第2の電位差に基づいて所定の導通状態でオン動作させて、前記輝度階調に応じた電流値を有する個別の前記発光駆動電流を生成し、前記発光素子の各々に供給するステップと、
を含むことを特徴とする表示装置の表示駆動方法。
A display panel having a plurality of display pixels arranged in a two-dimensional array, and supplying each of the display pixels with a predetermined signal by supplying a gradation signal designating a luminance gradation according to display data to each of the display pixels; In a display driving method of a display device that performs a light emission operation at a luminance gradation and displays desired image information on the display panel,
Between at least a part of the plurality of display pixels in a selected state, between a gate and a source terminal of a transistor element that supplies a light emission driving current to a current control type light emitting element provided in each display pixel, Setting a first potential difference corresponding to a minimum luminance voltage necessary for generating the light emission driving current when the light emitting element is caused to emit light at a minimum luminance gradation;
The display pixels for each row of the display panel are sequentially set to a selected state, and gradation signals for causing the light emitting elements of the display pixels to perform a light emission operation at a predetermined luminance gradation according to the display data are sequentially provided. Applying and setting a second potential difference according to the luminance gradation between the gate and source terminals of the transistor element;
At least a part of the plurality of display pixels arranged in the display panel is set to a non-selected state, and the transistor element of each display pixel is turned on in a predetermined conduction state based on the second potential difference And generating each of the light emission drive currents having a current value according to the luminance gradation and supplying the light emission drive current to each of the light emitting elements,
A display driving method for a display device, comprising:
前記各表示画素に前記第1の電位差を設定するステップは、
前記複数の表示画素の少なくとも一部を選択状態に設定して、前記各表示画素の前記トランジスタ素子のゲート−ソース端子間に前記最低輝度電圧の絶対値より大きい電圧となるプリチャージ電圧に基づく第3の電位差を設定するステップと、
前記複数の表示画素の少なくとも一部を非選択状態に設定して、前記各表示画素に設置された前記第3の電位差に基づいて、前記トランジスタ素子をオン動作させて、前記トランジスタ素子のゲート−ソース端子間の電位差を前記第1の電位差に設定するステップと、
を含むことを特徴とする請求項21記載の表示装置の表示駆動方法。
The step of setting the first potential difference for each display pixel includes:
At least a part of the plurality of display pixels is set to a selected state, and a first precharge voltage based on a precharge voltage that is larger than the absolute value of the lowest luminance voltage is set between the gate and source terminals of the transistor elements of the display pixels. Setting a potential difference of 3;
At least a part of the plurality of display pixels is set in a non-selected state, and the transistor element is turned on based on the third potential difference provided in each display pixel, and the gate of the transistor element Setting a potential difference between source terminals to the first potential difference;
The display driving method of the display device according to claim 21 , further comprising:
前記各表示画素に前記第2の電位差を設定するステップは、前記階調信号として、前記各表示画素の前記発光素子を所望の輝度階調で発光動作させるための所定の電流値を有する階調電流を印加することにより、前記トランジスタ素子のゲート−ソース端子間に、前記第1の電位差に上乗せして前記階調電流に基づく電荷を蓄積して、前記第2の電位差を設定することを特徴とする請求項21又は22記載の表示装置の表示駆動方法。 The step of setting the second potential difference in each display pixel includes a gradation having a predetermined current value for causing the light emitting element of each display pixel to emit light at a desired luminance gradation as the gradation signal. By applying a current, a charge based on the gradation current is accumulated between the gate and source terminals of the transistor element to add to the first potential difference, thereby setting the second potential difference. The display driving method for a display device according to claim 21 or 22 .
JP2004360105A 2004-12-13 2004-12-13 LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD Expired - Fee Related JP4400438B2 (en)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2004360105A JP4400438B2 (en) 2004-12-13 2004-12-13 LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD
US11/302,590 US7663615B2 (en) 2004-12-13 2005-12-12 Light emission drive circuit and its drive control method and display unit and its display drive method
EP05816738.8A EP1714267B1 (en) 2004-12-13 2005-12-13 Light emission drive circuit and its drive control method and display unit and its display drive method
PCT/JP2005/023214 WO2006064943A1 (en) 2004-12-13 2005-12-13 Light emission drive circuit and its drive control method and display unit and its display drive method
KR1020067016170A KR100854857B1 (en) 2004-12-13 2005-12-13 Light emission drive circuit and its drive control method and display unit and its display drive method
TW094143973A TWI327719B (en) 2004-12-13 2005-12-13 Light emission drive circuit and its drive control method and display unit and its display drive method
CN2005800047929A CN1918617B (en) 2004-12-13 2005-12-13 Light emission drive circuit and its drive control method and display unit and its display drive method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004360105A JP4400438B2 (en) 2004-12-13 2004-12-13 LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD

Publications (2)

Publication Number Publication Date
JP2006171109A JP2006171109A (en) 2006-06-29
JP4400438B2 true JP4400438B2 (en) 2010-01-20

Family

ID=36671975

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004360105A Expired - Fee Related JP4400438B2 (en) 2004-12-13 2004-12-13 LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD

Country Status (2)

Country Link
JP (1) JP4400438B2 (en)
CN (1) CN1918617B (en)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7663615B2 (en) 2004-12-13 2010-02-16 Casio Computer Co., Ltd. Light emission drive circuit and its drive control method and display unit and its display drive method
JP2006177988A (en) * 2004-12-20 2006-07-06 Casio Comput Co Ltd Emission driving circuit and driving control method for the same, and display apparatus and display driving method for the same
JP4798342B2 (en) * 2005-03-31 2011-10-19 カシオ計算機株式会社 Display drive device and drive control method thereof, and display device and drive control method thereof
JP4852866B2 (en) * 2005-03-31 2012-01-11 カシオ計算機株式会社 Display device and drive control method thereof
TWI424408B (en) * 2005-08-12 2014-01-21 Semiconductor Energy Lab Semiconductor device, display device and electronic device equipped with the semiconductor device
JP5182383B2 (en) * 2011-01-11 2013-04-17 カシオ計算機株式会社 Display device
JP5182382B2 (en) * 2011-01-11 2013-04-17 カシオ計算機株式会社 Display device
CN102789761B (en) * 2012-08-06 2014-12-10 京东方科技集团股份有限公司 Pixel circuit, driving method thereof and organic light emitting display
WO2015122365A1 (en) * 2014-02-17 2015-08-20 凸版印刷株式会社 Thin-film transistor array device, el device, sensor device, drive method for thin-film transistor array device, drive method for el device, and drive method for sensor device
CN104157240A (en) * 2014-07-22 2014-11-19 京东方科技集团股份有限公司 Pixel drive circuit, driving method, array substrate and display device
CN105913805A (en) * 2016-06-06 2016-08-31 陕西科技大学 Pixel driving circuit structure of AMOLED display
CN109520972A (en) * 2018-12-04 2019-03-26 青岛理工大学 A kind of stagewise visibility measurement method and device
CN109743509B (en) * 2019-01-15 2021-01-05 上海曼恒数字技术股份有限公司 Method and device for supplementing light for camera
CN113870774B (en) * 2020-06-30 2022-12-02 北京小米移动软件有限公司 Display control method, display control apparatus, and computer-readable storage medium

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1434193A4 (en) * 2001-09-07 2009-03-25 Panasonic Corp El display, el display driving circuit and image display
JP4230744B2 (en) * 2001-09-29 2009-02-25 東芝松下ディスプレイテクノロジー株式会社 Display device
JP2003202834A (en) * 2001-10-24 2003-07-18 Semiconductor Energy Lab Co Ltd Semiconductor device and driving method therefor
US7071932B2 (en) * 2001-11-20 2006-07-04 Toppoly Optoelectronics Corporation Data voltage current drive amoled pixel circuit
JP2003216100A (en) * 2002-01-21 2003-07-30 Matsushita Electric Ind Co Ltd El (electroluminescent) display panel and el display device and its driving method and method for inspecting the same device and driver circuit for the same device
JP3952965B2 (en) * 2003-02-25 2007-08-01 カシオ計算機株式会社 Display device and driving method of display device
GB0307320D0 (en) * 2003-03-29 2003-05-07 Koninkl Philips Electronics Nv Active matrix display device
JP4232193B2 (en) * 2003-05-26 2009-03-04 カシオ計算機株式会社 CURRENT GENERATION SUPPLY CIRCUIT AND DISPLAY DEVICE PROVIDED WITH CURRENT GENERATION SUPPLY CIRCUIT
JP2004361753A (en) * 2003-06-05 2004-12-24 Chi Mei Electronics Corp Image display device

Also Published As

Publication number Publication date
JP2006171109A (en) 2006-06-29
CN1918617A (en) 2007-02-21
CN1918617B (en) 2010-05-05

Similar Documents

Publication Publication Date Title
JP4798342B2 (en) Display drive device and drive control method thereof, and display device and drive control method thereof
KR100854857B1 (en) Light emission drive circuit and its drive control method and display unit and its display drive method
JP4852866B2 (en) Display device and drive control method thereof
US7907137B2 (en) Display drive apparatus, display apparatus and drive control method thereof
JP5240534B2 (en) Display device and drive control method thereof
US7791568B2 (en) Display device and its driving method
JP5200539B2 (en) Display device and driving method of display device
JP4314638B2 (en) Display device and drive control method thereof
US20080284679A1 (en) Active matrix type display device
JP5467484B2 (en) Display drive device, drive control method thereof, and display device including the same
JP2006003752A (en) Display device and its driving control method
JP4400438B2 (en) LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD
US11120741B2 (en) Display device and method for driving same
KR100842488B1 (en) Display drive apparatus, display apparatus and drive control method thereof
JP4400443B2 (en) LIGHT EMITTING DRIVE CIRCUIT, ITS DRIVE CONTROL METHOD, DISPLAY DEVICE, AND ITS DISPLAY DRIVE METHOD
JP4561856B2 (en) Display device and driving method thereof
JP3915907B2 (en) Light emission drive circuit, display device, and drive control method thereof
JP5182382B2 (en) Display device
JP2006177988A (en) Emission driving circuit and driving control method for the same, and display apparatus and display driving method for the same
JP5182383B2 (en) Display device
KR100555310B1 (en) Electro-Luminescence Display Apparatus and Driving Method thereof

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080407

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080618

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080807

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091006

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

R150 Certificate of patent or registration of utility model

Ref document number: 4400438

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091019

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121106

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131106

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees