JP4317859B2 - Delay circuit and test apparatus - Google Patents

Delay circuit and test apparatus Download PDF

Info

Publication number
JP4317859B2
JP4317859B2 JP2006227117A JP2006227117A JP4317859B2 JP 4317859 B2 JP4317859 B2 JP 4317859B2 JP 2006227117 A JP2006227117 A JP 2006227117A JP 2006227117 A JP2006227117 A JP 2006227117A JP 4317859 B2 JP4317859 B2 JP 4317859B2
Authority
JP
Japan
Prior art keywords
emitting element
light emitting
delay
signal
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006227117A
Other languages
Japanese (ja)
Other versions
JP2007014009A (en
JP2007014009A5 (en
Inventor
大輔 渡邊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advantest Corp
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Priority to JP2006227117A priority Critical patent/JP4317859B2/en
Publication of JP2007014009A publication Critical patent/JP2007014009A/en
Publication of JP2007014009A5 publication Critical patent/JP2007014009A5/ja
Application granted granted Critical
Publication of JP4317859B2 publication Critical patent/JP4317859B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Pulse Circuits (AREA)
  • Electronic Switches (AREA)

Description

本発明は、入力信号を所望の時間遅延させる遅延回路、及び電子デバイスを試験する試験装置に関する。特に本発明は、発光素子を用いた遅延回路に関する。   The present invention relates to a delay circuit that delays an input signal for a desired time, and a test apparatus that tests an electronic device. In particular, the present invention relates to a delay circuit using a light emitting element.

従来、半導体デバイス等の電子デバイスを試験する試験装置は、試験信号を所望の時間だけ遅延させる遅延回路を備えている。当該遅延回路は、遅延時間を所望の時間に変化できる可変遅延回路であって、リニアライズメモリ等に格納した情報に基づいて、遅延時間を制御していた。   2. Description of the Related Art Conventionally, a test apparatus that tests an electronic device such as a semiconductor device includes a delay circuit that delays a test signal by a desired time. The delay circuit is a variable delay circuit that can change the delay time to a desired time, and controls the delay time based on information stored in a linearized memory or the like.

当該遅延回路は、複数の遅延素子を有し、遅延設定値とリニアライズメモリ等に格納した情報とに基づいて、任意の遅延素子に入力信号を通過させ、所望の遅延時間を生成していた。当該遅延素子は、バッファ等の電気回路素子により構成される。   The delay circuit has a plurality of delay elements, and generates a desired delay time by passing an input signal through an arbitrary delay element based on a delay setting value and information stored in a linearized memory or the like. . The delay element is configured by an electric circuit element such as a buffer.

しかし、近年の電子デバイスの高精度化、高速化に伴い、電子デバイスを試験する試験装置及び遅延回路においても、より高精度化、高速化が要求される。しかし、従来の電気回路素子による遅延回路、及び試験装置は、高精度化、高速化に対してほぼ限界に達し、新たな手段による遅延回路等が望まれていた。また、高精度の遅延回路を構成する場合、直線性の極めて良い可変遅延の実現が困難となっていた。   However, with higher precision and higher speed of electronic devices in recent years, higher accuracy and higher speed are required also in test apparatuses and delay circuits for testing electronic devices. However, the conventional delay circuit using electric circuit elements and the test apparatus have almost reached the limit for higher accuracy and higher speed, and a delay circuit using new means has been desired. Further, when a highly accurate delay circuit is configured, it has been difficult to realize a variable delay with extremely good linearity.

そこで本発明は、上記の課題を解決することのできる遅延回路、及び試験装置を提供することを目的とする。この目的は、特許請求の範囲における独立項に記載の特徴の組み合わせにより達成される。また従属項は本発明の更なる有利な具体例を規定する。   Therefore, an object of the present invention is to provide a delay circuit and a test apparatus that can solve the above-described problems. This object is achieved by a combination of features described in the independent claims. The dependent claims define further advantageous specific examples of the present invention.

上記課題を解決するために、本発明の第1の形態においては、入力信号を所望の時間遅延させた遅延信号を出力する遅延回路であって、入力信号に応じて発光し、発光信号を出力する第1発光素子と、第1発光素子が発光を開始する発光閾電流より小さいバイアス電流を、第1発光素子に予め供給する第1バイアス電流源と、入力信号に応じて、第1発光素子を発光させるための変調電流を第1発光素子に供給する変調電流源と、遅延回路における遅延分解能に基づいて、変調電流源における変調電流を制御する変調電流制御部と、第1発光素子が出力した発光信号を電気信号に変換し、電気信号を遅延信号として出力する光電変換部とを備えることを特徴とする遅延回路を提供する。 In order to solve the above problems, in the first embodiment of the present invention, a delay circuit that outputs a delay signal obtained by delaying an input signal for a desired time, emits light in accordance with the input signal, and outputs a light emission signal. to the first light-emitting element, a smaller bias current than the light emitting threshold current of the first light emitting element starts to emit light, and a pre-first bias current source for supplying the first light emitting device, in accordance with an input signal, the first light emitting element A modulation current source for supplying a modulation current for emitting light to the first light emitting element, a modulation current control unit for controlling the modulation current in the modulation current source based on delay resolution in the delay circuit, and an output from the first light emitting element And a photoelectric conversion unit that converts the emitted light signal into an electrical signal and outputs the electrical signal as a delay signal .

また、遅延回路は、所望の時間に基づいて、バイアス電流源におけるバイアス電流を制御するバイアス電流制御部を更に備えてよい。
The delay circuit may further include a bias current control unit that controls the bias current in the bias current source based on a desired time.

変調電流制御部は、遅延回路における可変遅延範囲に更に基づいて、変調電流源における変調電流を制御してよい。また、バイアス電流制御部は、第1発光素子の温度に更に基づいて、バイアス電流源におけるバイアス電流を制御してよい。また、遅延回路は、第1発光素子を加熱又は冷却する温度制御部を更に備えてよい。温度制御部は、遅延回路における可変遅延範囲に基づいて、第1発光素子を加熱又は冷却してよい。   The modulation current control unit may control the modulation current in the modulation current source further based on the variable delay range in the delay circuit. Further, the bias current control unit may control the bias current in the bias current source further based on the temperature of the first light emitting element. The delay circuit may further include a temperature control unit that heats or cools the first light emitting element. The temperature control unit may heat or cool the first light emitting element based on a variable delay range in the delay circuit.

また、遅延回路は、第1発光素子が出力した発光信号を電気信号に変換し、電気信号を遅延信号として出力する光電変換部を更に備えてよい。また、遅延回路は、入力信号に応じて発光し、発光信号を遅延信号として出力し、第1発光素子とバンド間遷移時間時定数の異なる第2発光素子と、第2発光素子が発光を開始する発光閾電流より小さいバイアス電流を、第2発光素子に予め供給する第2バイアス電流源と、所望の時間に基づいて、第1発光素子又は第2発光素子のいずれかに入力信号を供給する選択部とを更に備えてよい。また、第1発光素子及び第2発光素子はレーザダイオードであって、第1発光素子のベース材料と、第2発光素子のベース材料とは異なる材料であってよい。   The delay circuit may further include a photoelectric conversion unit that converts the light emission signal output from the first light emitting element into an electrical signal and outputs the electrical signal as a delay signal. The delay circuit emits light in response to the input signal, outputs the light emission signal as a delay signal, the second light emitting element having a different time constant between the first light emitting element and the interband transition time, and the second light emitting element starts emitting light An input signal is supplied to either the first light-emitting element or the second light-emitting element based on a second bias current source that supplies a bias current smaller than the emission threshold current to the second light-emitting element in advance and a desired time. And a selection unit. The first light emitting element and the second light emitting element are laser diodes, and the base material of the first light emitting element and the base material of the second light emitting element may be different materials.

本発明の第2の形態においては、電子デバイスを試験する試験装置であって、電子デバイスを試験するための試験信号を生成するパターン発生部と、試験信号を整形した信号を電子デバイスに供給する波形整形部と、所望のタイミングを発生するタイミング発生部と、試験信号に基づいて、電子デバイスが出力する出力信号を、タイミング発生部が発生したタイミングでサンプリングするサンプリング部と、サンプリング部におけるサンプリング結果に基づいて、電子デバイスの良否を判定する判定部とを備え、タイミング発生部は、基準クロックを発生する基準クロック発生部と、基準クロックを所望の時間遅延させた遅延信号を、所望のタイミングとして出力する遅延回路とを有し、遅延回路は、基準クロックに応じて発光し、発光信号を遅延信号として出力する第1発光素子と、発光素子が発光を開始する発光閾電流より小さいバイアス電流を、発光素子に予め供給するバイアス電流制御部とを有することを特徴とする試験装置を提供する。   According to a second aspect of the present invention, there is provided a test apparatus for testing an electronic device, wherein a pattern generator for generating a test signal for testing the electronic device and a signal obtained by shaping the test signal are supplied to the electronic device. A waveform shaping unit; a timing generation unit that generates a desired timing; a sampling unit that samples an output signal output from an electronic device based on a test signal at a timing generated by the timing generation unit; and a sampling result in the sampling unit A timing unit that generates a reference clock and a delay signal obtained by delaying the reference clock for a desired time as a desired timing. A delay circuit for outputting, the delay circuit emits light according to the reference clock, and the light emission signal Provided is a test apparatus comprising: a first light emitting element that outputs as a delay signal; and a bias current control unit that supplies a bias current smaller than a light emission threshold current at which the light emitting element starts light emission to the light emitting element in advance. .

なお、上記の発明の概要は、本発明の必要な特徴の全てを列挙したものではなく、これらの特徴群のサブコンビネーションもまた、発明となりうる。   The above summary of the invention does not enumerate all the necessary features of the present invention, and sub-combinations of these feature groups can also be the invention.

本発明に係る遅延回路によれば、所望の遅延を容易に生成することができる。また、所望の遅延分解能及び所望の可変遅延範囲を有する遅延を容易に生成することができる。また、本発明に係る試験装置によれば、容易に電子デバイスの試験を行うことができる。   According to the delay circuit of the present invention, a desired delay can be easily generated. In addition, a delay having a desired delay resolution and a desired variable delay range can be easily generated. In addition, according to the test apparatus of the present invention, it is possible to easily test an electronic device.

以下、発明の実施の形態を通じて本発明を説明するが、以下の実施形態は特許請求の範囲にかかる発明を限定するものではなく、また実施形態の中で説明されている特徴の組み合わせの全てが発明の解決手段に必須であるとは限らない。   Hereinafter, the present invention will be described through embodiments of the invention. However, the following embodiments do not limit the invention according to the scope of claims, and all combinations of features described in the embodiments are included. It is not necessarily essential for the solution of the invention.

図1は、本発明に係る試験装置100の構成の一例を示す。試験装置100は、電子デバイス10を試験する。試験装置100は、パターン発生部20、波形整形部22、遅延回路30、信号入出力部24、及び判定部26を備える。パターン発生部20は、電子デバイス10を試験するための試験信号を生成し、波形整形部22又は遅延回路30に供給する。   FIG. 1 shows an example of the configuration of a test apparatus 100 according to the present invention. The test apparatus 100 tests the electronic device 10. The test apparatus 100 includes a pattern generation unit 20, a waveform shaping unit 22, a delay circuit 30, a signal input / output unit 24, and a determination unit 26. The pattern generation unit 20 generates a test signal for testing the electronic device 10 and supplies the test signal to the waveform shaping unit 22 or the delay circuit 30.

遅延回路30は、入力信号を所望の時間遅延させる。本例において、遅延回路30は、パターン発生部20から受け取った試験信号を所望の時間遅延させ、波形整形部22に供給する。遅延回路30は可変遅延回路であって、電子デバイス10を試験するべき試験パターンに基づいて、試験信号を遅延させてよい。   The delay circuit 30 delays the input signal for a desired time. In this example, the delay circuit 30 delays the test signal received from the pattern generation unit 20 by a desired time, and supplies it to the waveform shaping unit 22. The delay circuit 30 is a variable delay circuit, and may delay the test signal based on a test pattern for testing the electronic device 10.

波形整形部22は、受け取った試験信号を整形し、整形した試験信号を信号入出力部24を介して電子デバイス10に供給する。信号入出力部24は、電子デバイス10に試験信号を供給し、電子デバイス10が試験信号に基づいて出力する出力信号を受け取る。信号入出力部24は、受け取った出力信号を判定部26に供給する。   The waveform shaping unit 22 shapes the received test signal and supplies the shaped test signal to the electronic device 10 via the signal input / output unit 24. The signal input / output unit 24 supplies a test signal to the electronic device 10 and receives an output signal output from the electronic device 10 based on the test signal. The signal input / output unit 24 supplies the received output signal to the determination unit 26.

判定部26は、試験信号に基づいて電子デバイス10が出力する出力信号に基づいて、電子デバイス10の良否を判定する。判定部26は、例えば電子デバイス10が試験信号に基づいて出力するべき期待値信号と、電子デバイス10が出力した出力信号とを比較して電子デバイス10の良否を判定してよい。この場合、パターン発生部20は、発生した試験信号に基づいて当該期待値信号を生成し、判定部26に供給してよい。   The determination unit 26 determines pass / fail of the electronic device 10 based on an output signal output from the electronic device 10 based on the test signal. The determination unit 26 may determine whether the electronic device 10 is good or bad by comparing, for example, an expected value signal that the electronic device 10 should output based on the test signal and an output signal output by the electronic device 10. In this case, the pattern generation unit 20 may generate the expected value signal based on the generated test signal and supply it to the determination unit 26.

また、遅延回路30は、所望のタイミングを生成し、当該タイミングを判定部26に供給してよい。つまり、遅延回路30はタイミング発生器であってよい。例えば、遅延回路30は基準クロックを受け取り、受け取った基準クロックに基づいて所望のタイミングを生成してよい。判定部26は、当該タイミングに基づいて、電子デバイス10の出力信号をサンプリングし、当該サンプリング結果に基づいて電子デバイス10の良否を判定してよい。   The delay circuit 30 may generate a desired timing and supply the timing to the determination unit 26. That is, the delay circuit 30 may be a timing generator. For example, the delay circuit 30 may receive a reference clock and generate a desired timing based on the received reference clock. The determination unit 26 may sample the output signal of the electronic device 10 based on the timing, and may determine the quality of the electronic device 10 based on the sampling result.

図2は、遅延回路30の構成の一例を示す。遅延回路30は、入力信号を所望の時間遅延させた遅延信号を出力する。本例において、遅延回路30は、試験信号を入力信号として受け取り、試験信号を所望の時間遅延させた遅延信号を、試験信号として信号入出力部24に供給する。また、他の例においては、遅延回路30は、基準クロックを入力信号として受け取り、基準クロックを所望の時間遅延させた遅延信号を、所望のタイミングとして判定部26に供給してよい。遅延回路30は、発光素子32、バイアス電流源34、変調電流源36、バイアス電流制御部38、変調電流制御部42、温度制御部46、光電変換部48、及びトランジスタ(52、54)を備える。   FIG. 2 shows an example of the configuration of the delay circuit 30. The delay circuit 30 outputs a delay signal obtained by delaying the input signal by a desired time. In this example, the delay circuit 30 receives a test signal as an input signal and supplies a delay signal obtained by delaying the test signal by a desired time to the signal input / output unit 24 as a test signal. In another example, the delay circuit 30 may receive a reference clock as an input signal and supply a delay signal obtained by delaying the reference clock for a desired time to the determination unit 26 as a desired timing. The delay circuit 30 includes a light emitting element 32, a bias current source 34, a modulation current source 36, a bias current control unit 38, a modulation current control unit 42, a temperature control unit 46, a photoelectric conversion unit 48, and transistors (52, 54). .

発光素子32は、入力信号に応じて発光し、発光信号を遅延信号として出力する。バイアス電流源34は、発光素子32が発光を開始する発光閾電流より小さい順方向のバイアス電流を、発光素子32に供給する。そして、発光素子32には、バイアス電流源34によるバイアス電流が流れる。当該バイアス電流の電流量は、プログラマブルに制御可能である。発光素子32は、例えばレーザダイオードであってよい。   The light emitting element 32 emits light according to the input signal, and outputs the light emission signal as a delay signal. The bias current source 34 supplies the light emitting element 32 with a forward bias current smaller than the light emission threshold current at which the light emitting element 32 starts to emit light. A bias current from the bias current source 34 flows through the light emitting element 32. The amount of bias current can be controlled in a programmable manner. The light emitting element 32 may be a laser diode, for example.

バイアス電流制御部38は、入力信号を遅延させるべき所望の時間を示す、遅延量設定データに基づいて、バイアス電流源34におけるバイアス電流を制御する。例えば、バイアス電流制御部38は、ユーザによって指示された遅延設定値に基づく遅延量設定データを受け取ってよい。また、バイアス電流制御部38は、当該遅延量設定データと、当該遅延量設定データが示す遅延量を生成するための当該バイアス電流の電流値を示すデータとを対応付けて格納するバイアスデータメモリと、バイアスデータメモリに格納したディジタルデータをアナログデータに変換するディジタルアナログコンバータとを有してよい。この場合、バイアス電流制御部38は、バイアスデータメモリが格納したデータに基づいて、バイアス電流を制御する。   The bias current control unit 38 controls the bias current in the bias current source 34 based on delay amount setting data indicating a desired time for delaying the input signal. For example, the bias current control unit 38 may receive delay amount setting data based on the delay setting value designated by the user. In addition, the bias current control unit 38 stores the delay amount setting data and data indicating the current value of the bias current for generating the delay amount indicated by the delay amount setting data in association with each other, and And a digital-analog converter for converting the digital data stored in the bias data memory into analog data. In this case, the bias current control unit 38 controls the bias current based on the data stored in the bias data memory.

発光素子32は、入力信号に応じて発光するが、遅延回路30が入力信号を受け取ってから、発光素子32が発光する間には、発光素子32による発光遅延が生じる。発光素子32における発光遅延時間は、図5において後述するように発光素子32に流れるバイアス電流に基づいて定まる。バイアス電流制御部38が、当該バイアス電流を制御することにより、所望の時間遅延させた遅延信号を生成することができる。   The light emitting element 32 emits light in response to the input signal, but a light emission delay by the light emitting element 32 occurs between the time when the light emitting element 32 emits light after the delay circuit 30 receives the input signal. The light emission delay time in the light emitting element 32 is determined based on a bias current flowing in the light emitting element 32 as described later in FIG. The bias current control unit 38 can generate a delayed signal delayed by a desired time by controlling the bias current.

また、バイアス電流制御部38は、発光素子32の温度を示す温度データに更に基づいて、バイアス電流源34におけるバイアス電流を制御する。図6において後述するように、発光素子32における発光遅延時間は、発光素子32の温度に依存する。発光素子32の温度に基づいて、バイアス電流源34におけるバイアス電流を制御することにより、発光素子32の温度変化による遅延時間の誤差を低減することができる。バイアス電流制御部38は、遅延量設定データに対応するバイアスデータメモリのデータが示す電流値に、発光素子32の温度に基づく係数を乗算した電流値に、バイアス電流源34におけるバイアス電流を制御する。当該バイアスデータメモリは、発光素子32の温度に対応する係数を更に格納してよい。   Further, the bias current control unit 38 controls the bias current in the bias current source 34 based further on the temperature data indicating the temperature of the light emitting element 32. As will be described later with reference to FIG. 6, the light emission delay time in the light emitting element 32 depends on the temperature of the light emitting element 32. By controlling the bias current in the bias current source 34 based on the temperature of the light emitting element 32, errors in delay time due to temperature changes of the light emitting element 32 can be reduced. The bias current control unit 38 controls the bias current in the bias current source 34 by a current value obtained by multiplying the current value indicated by the data in the bias data memory corresponding to the delay amount setting data by a coefficient based on the temperature of the light emitting element 32. . The bias data memory may further store a coefficient corresponding to the temperature of the light emitting element 32.

変調電流源36は、入力信号に応じて、発光素子32を発光させるための順方向の変調電流を発光素子32に供給する。変調電流源36は、トランジスタ52を介して発光素子32と電気的に接続される。トランジスタ52は、ベースに入力信号を受け取り、入力信号に応じた変調電流を発光素子32に流す。つまり、変調電流源36は、入力信号を増幅した変調電流を発光素子32に供給する。   The modulation current source 36 supplies a forward modulation current for causing the light emitting element 32 to emit light to the light emitting element 32 in accordance with the input signal. The modulation current source 36 is electrically connected to the light emitting element 32 via the transistor 52. The transistor 52 receives an input signal at the base and passes a modulation current corresponding to the input signal to the light emitting element 32. That is, the modulation current source 36 supplies a modulation current obtained by amplifying the input signal to the light emitting element 32.

変調電流制御部42は、遅延回路30における遅延分解能を示す分解能データに基づいて、変調電流源36における変調電流を制御する。つまり、変調電流制御部42は、遅延回路30において要求される遅延分解能に応じて変調電流を制御する。図5において後述するように、発光素子32に流れる変調電流を制御することにより、発光素子32における発光遅延時間の分解能を制御することができる。変調電流制御部42は、変調電流の電流値を遅延回路30における遅延分解能に対応付けて格納する変調データメモリと、変調データメモリに格納したディジタルデータをアナログデータに変換するディジタルアナログコンバータとを有してよい。   The modulation current control unit 42 controls the modulation current in the modulation current source 36 based on resolution data indicating the delay resolution in the delay circuit 30. That is, the modulation current control unit 42 controls the modulation current according to the delay resolution required in the delay circuit 30. As will be described later in FIG. 5, the resolution of the light emission delay time in the light emitting element 32 can be controlled by controlling the modulation current flowing through the light emitting element 32. The modulation current control unit 42 has a modulation data memory that stores the current value of the modulation current in association with the delay resolution in the delay circuit 30, and a digital analog converter that converts the digital data stored in the modulation data memory into analog data. You can do it.

また、変調電流制御部42は、遅延回路30における可変遅延範囲を示すダイナミックレンジデータに基づいて、変調電流源36における変調電流を制御してよい。図5において後述するように、発光素子32に流れる変調電流を制御することにより、発光素子32における発光遅延時間の可変範囲を制御することができる。前述した変調データメモリは、変調電流の電流値を遅延回路30における可変遅延範囲に対応付けて格納してよい。   Further, the modulation current control unit 42 may control the modulation current in the modulation current source 36 based on the dynamic range data indicating the variable delay range in the delay circuit 30. As will be described later in FIG. 5, the variable range of the light emission delay time in the light emitting element 32 can be controlled by controlling the modulation current flowing through the light emitting element 32. The modulation data memory described above may store the current value of the modulation current in association with the variable delay range in the delay circuit 30.

温度制御部46は、発光素子32を加熱又は冷却する。例えば、温度制御部46は、発光素子32を一定の温度に保つように発光素子32を加熱又は冷却してよい。発光素子32の温度を制御することにより、発光素子32の温度変化による遅延時間の誤差を低減することができる。   The temperature control unit 46 heats or cools the light emitting element 32. For example, the temperature control unit 46 may heat or cool the light emitting element 32 so as to keep the light emitting element 32 at a constant temperature. By controlling the temperature of the light emitting element 32, an error in delay time due to a temperature change of the light emitting element 32 can be reduced.

また、温度制御部46は、遅延回路30における可変遅延範囲に基づいて、発光素子32を加熱又は冷却してよい。発光素子32の温度を制御することにより、発光素子32の発光閾電流を制御することができる。このため、図6において後述するように、発光素子32の温度を制御することにより、発光素子32における発光遅延時間の可変範囲を制御することができる。温度制御部46は、発光素子32の温度と、遅延回路30における可変遅延範囲とを対応付けて格納する温度データメモリと、温度データメモリに格納したディジタルデータをアナログデータに変換するディジタルアナログコンバータとを有してよい。   Further, the temperature control unit 46 may heat or cool the light emitting element 32 based on the variable delay range in the delay circuit 30. By controlling the temperature of the light emitting element 32, the light emission threshold current of the light emitting element 32 can be controlled. Therefore, as will be described later with reference to FIG. 6, the variable range of the light emission delay time in the light emitting element 32 can be controlled by controlling the temperature of the light emitting element 32. The temperature control unit 46 includes a temperature data memory that stores the temperature of the light emitting element 32 in association with the variable delay range in the delay circuit 30, and a digital analog converter that converts the digital data stored in the temperature data memory into analog data. May be included.

トランジスタ54は、ベース端子にベース電圧Vbが与えられる。可変遅延回路30の入力信号がディジタル信号である場合、ベース電圧Vbは、当該ディジタル信号のH論理レベルとL論理レベルとの中間のレベルを示す電圧値であることが好ましい。当該入力信号は、トランジスタ52のベース端子に入力される。また、トランジスタ52及びトランジスタ54のベース端子に与えられる信号は、当該入力信号に基づく差動信号であってもよい。トランジスタ52への入力信号がH論理を示す場合、トランジスタ54はカットオフ状態となり、トランジスタ52に変調電流が流れ、発光素子32にはバイアス電流と変調電流との和の電流が流れる。また、入力信号がL論理を示す場合、トランジスタ52はカットオフ状態となり、トランジスタ54に変調電流が流れ、発光素子32にはバイアス電流が流れる。以上のように、発光素子32に流れる電流をスイッチング制御することにより、発光素子32に流れる電流を精度よく制御することができる。   The transistor 54 is supplied with a base voltage Vb at its base terminal. When the input signal of the variable delay circuit 30 is a digital signal, the base voltage Vb is preferably a voltage value indicating an intermediate level between the H logic level and the L logic level of the digital signal. The input signal is input to the base terminal of the transistor 52. Further, the signals supplied to the base terminals of the transistors 52 and 54 may be differential signals based on the input signals. When the input signal to the transistor 52 indicates H logic, the transistor 54 is cut off, a modulation current flows through the transistor 52, and a sum current of the bias current and the modulation current flows through the light emitting element 32. When the input signal indicates L logic, the transistor 52 is cut off, a modulation current flows through the transistor 54, and a bias current flows through the light emitting element 32. As described above, by controlling the current flowing through the light emitting element 32, the current flowing through the light emitting element 32 can be accurately controlled.

光電変換部48は、発光素子32が出力した発光信号を電気信号に変換し、当該電気信号を遅延信号として出力する。光電変換部48は、例えばフォトダイオードを有する回路であってよい。   The photoelectric conversion unit 48 converts the light emission signal output from the light emitting element 32 into an electric signal, and outputs the electric signal as a delay signal. The photoelectric conversion unit 48 may be a circuit having a photodiode, for example.

以上説明した遅延回路30によれば、発光素子32の発光遅延時間を利用することにより、所望の時間の遅延を生成することができる。また、発光素子32に供給するバイアス電流、変調電流、及び発光素子32の温度を制御することにより、所望の分解能、及び所望の可変遅延範囲を有する遅延を精度よく生成することができる。   According to the delay circuit 30 described above, a delay of a desired time can be generated by using the light emission delay time of the light emitting element 32. Further, by controlling the bias current, the modulation current, and the temperature of the light emitting element 32 supplied to the light emitting element 32, a delay having a desired resolution and a desired variable delay range can be generated with high accuracy.

図3は、発光素子32の発光遅延時間の原理を説明する図である。本例では、発光素子32がレーザダイオードである場合について説明する。図3において、発光素子32の発光閾電流密度をJthとして説明する。図3上段のグラフに示すように、発光素子32に発光閾電流密度Jthより小さい、電流密度Jbの電流が流れている場合、発光素子32の注入キャリア密度は図3中段のグラフに示すように発光閾キャリア密度nthより小さいnbとなる。 FIG. 3 is a diagram for explaining the principle of the light emission delay time of the light emitting element 32. In this example, the case where the light emitting element 32 is a laser diode will be described. 3, illustrating the light emitting threshold current density of the light emitting element 32 as a J th. As shown in Figure 3 the upper graph, the light emitting threshold current density J th is smaller than the light emitting element 32, if the current density J b is flowing, injection carrier density of the light emitting element 32 is shown in Figure 3 middle graph the emission threshold carrier density n th smaller n b as.

この状態で、発光素子32に電流密度Jpの変調電流が供給された場合、発光素子32の注入キャリア密度は時定数τnで増加する。変調電流が供給されてから時間t経過し、注入キャリア密度は発光閾キャリア密度nthに達した場合に、発光素子32はレーザ発振を開始し、図3下段に示すように光子密度の増加が開始する。当該時間tdが、発光素子32の発光遅延時間となる。 In this state, when a modulation current having a current density J p is supplied to the light emitting element 32, the injected carrier density of the light emitting element 32 increases with a time constant τ n . When the time t d elapses after the modulation current is supplied and the injected carrier density reaches the emission threshold carrier density n th , the light emitting element 32 starts laser oscillation, and the photon density increases as shown in the lower part of FIG. Starts. The time t d is the light emission delay time of the light emitting element 32.

ここで、発光遅延時間tは下式で与えられる。

Figure 0004317859
ただし、Jは注入キャリア密度、Ipは変調電流、Ibはバイアス電流、Ithは発光閾電流を指す。上式から明らかなように、変調電流、バイアス電流、及び発光閾電流を制御することにより、発光素子32の発光遅延時間を制御できる。 Here, light emission delay time t d is given by the following equation.
Figure 0004317859
Here, J is the injected carrier density, I p is the modulation current, I b is the bias current, and I th is the emission threshold current. As is apparent from the above equation, the light emission delay time of the light emitting element 32 can be controlled by controlling the modulation current, the bias current, and the light emission threshold current.

図4は、発光素子32の変調電流及び発光閾電流と、発光遅延時間との関係の一例を示す。図4において、横軸は変調電流を示し、縦軸は発光遅延時間を示す。図4に示すように、変調電流が増大した場合に、発光素子32の発光遅延時間は減少し、発光閾電流Ithが増大した場合、発光素子32の発光遅延時間は増大する。 FIG. 4 shows an example of the relationship between the modulation current and light emission threshold current of the light emitting element 32 and the light emission delay time. In FIG. 4, the horizontal axis indicates the modulation current, and the vertical axis indicates the light emission delay time. As shown in FIG. 4, when the modulation current increases, the light emission delay time of the light emitting element 32 decreases, and when the light emission threshold current I th increases, the light emission delay time of the light emitting element 32 increases.

図5は、発光素子32のバイアス電流及び変調電流と、発光遅延時間との関係を示す。図5において、横軸はバイアス電流を示し、縦軸は発光遅延時間を示す。図4に示すように、変調電流Ipを固定し、バイアス電流を増大した場合、発光素子32の発光遅延時間は直線的に減少する。 FIG. 5 shows the relationship between the bias current and modulation current of the light emitting element 32 and the light emission delay time. In FIG. 5, the horizontal axis indicates the bias current, and the vertical axis indicates the light emission delay time. As shown in FIG. 4, when the modulation current I p is fixed and the bias current is increased, the light emission delay time of the light emitting element 32 decreases linearly.

図2に関連して説明した遅延回路30においては、バイアス電流を制御し発光素子32の発光遅延時間を制御する。発光遅延時間はバイアス電流に対して直線的に変化するため、バイアス電流を制御することにより、遅延回路30における遅延時間を精度よく制御することができる。   In the delay circuit 30 described with reference to FIG. 2, the bias current is controlled to control the light emission delay time of the light emitting element 32. Since the light emission delay time varies linearly with respect to the bias current, the delay time in the delay circuit 30 can be accurately controlled by controlling the bias current.

また、図2に関連して説明した遅延回路30においては、変調電流を制御し発光素子32における遅延分解能及び可変遅延範囲を制御する。図5に示すように、変調電流を増加させた場合、発光素子32における可変遅延範囲は増大する。また、バイアス電流を予め定められた階調数で変化させ、所望の遅延量を生成する場合、変調電流を増大させるとバイアス電流の1階調毎の遅延変化量が増加する。すなわち、変調電流を制御することにより、遅延回路30の遅延分解能を制御することができる。   In the delay circuit 30 described with reference to FIG. 2, the modulation current is controlled to control the delay resolution and the variable delay range in the light emitting element 32. As shown in FIG. 5, when the modulation current is increased, the variable delay range in the light emitting element 32 is increased. In addition, when the bias current is changed by a predetermined number of gradations to generate a desired delay amount, when the modulation current is increased, the delay change amount for each gradation of the bias current increases. In other words, the delay resolution of the delay circuit 30 can be controlled by controlling the modulation current.

図6は、発光素子32のバイアス電流及び発光閾電流と、発光遅延時間との関係を示す。図6において横軸はバイアス電流を示し、縦軸は発光遅延時間を示す。図6に示すように、バイアス電流を同一の範囲で変化させる場合、発光閾電流Ithを増加させると発光素子32における発光遅延時間の可変範囲は、増加方向にシフトする。すなわち、発光素子32の発光閾電流Ithを制御することにより、発光素子32における発光遅延時間の可変範囲を制御することができる。図2に関連して説明した遅延回路30は、発光素子32の温度を制御することにより発光素子32の発光閾電流を制御し、遅延回路30の可変遅延範囲を制御する。 FIG. 6 shows the relationship between the bias current and light emission threshold current of the light emitting element 32 and the light emission delay time. In FIG. 6, the horizontal axis indicates the bias current, and the vertical axis indicates the light emission delay time. As shown in FIG. 6, when changing the bias current in the same range, the variable range of the light emission delay time in the light-emitting element 32 to increase the light emission threshold current I th is shifted in the increasing direction. That is, by controlling the light emission threshold current I th of the light emitting element 32, the variable range of the light emission delay time in the light emitting element 32 can be controlled. The delay circuit 30 described with reference to FIG. 2 controls the light emission threshold current of the light emitting element 32 by controlling the temperature of the light emitting element 32, and controls the variable delay range of the delay circuit 30.

図7は、遅延回路30の構成の他の例を示す。遅延回路30は、複数の発光素子32、複数のバイアス電流源34、複数の変調電流源36、バイアス電流制御部38、変調電流制御部42、温度制御部46、複数の光電変換部48、複数のトランジスタ(52、54)、及び選択部56を備える。図7において、図2と同一の符号を附したものは、図2に関連して説明したものと同一又は同様の機能及び構成を有する。本例において、遅延回路30は、第1発光素子32a、第2発光素子32b、第1バイアス電流源34a、第2バイアス電流源34b、第1光電変換部48a、第2光電変換部48b、第1トランジスタ52a、第2トランジスタ52b、第3トランジスタ54a、及び第4トランジスタ54bを備える。   FIG. 7 shows another example of the configuration of the delay circuit 30. The delay circuit 30 includes a plurality of light emitting elements 32, a plurality of bias current sources 34, a plurality of modulation current sources 36, a bias current control unit 38, a modulation current control unit 42, a temperature control unit 46, a plurality of photoelectric conversion units 48, a plurality of Transistors (52, 54) and a selector 56. 7 having the same reference numerals as those in FIG. 2 have the same or similar functions and configurations as those described with reference to FIG. In this example, the delay circuit 30 includes a first light emitting element 32a, a second light emitting element 32b, a first bias current source 34a, a second bias current source 34b, a first photoelectric conversion unit 48a, a second photoelectric conversion unit 48b, 1 transistor 52a, 2nd transistor 52b, 3rd transistor 54a, and 4th transistor 54b are provided.

第1発光素子32a及び第2発光素子32bは、図2に関連して説明した発光素子32と同一又は同様の機能及び構成を有する。第2発光素子32bは、第1発光素子32aとは異なるバンド間遷移時間時定数τnを有する。 The first light emitting element 32a and the second light emitting element 32b have the same or similar functions and configurations as the light emitting element 32 described with reference to FIG. The second light emitting element 32b has an interband transition time time constant τ n different from that of the first light emitting element 32a.

第1バイアス電流源34a及び第2バイアス電流源34bは、図2に関連して説明したバイアス電流源34と同一又は同様の機能及び構成を有する。第1バイアス電流源34a及び第2バイアス電流源34bは、それぞれ対応する発光素子32に、対応する発光素子32の発光閾電流より小さいバイアス電流を発光素子32に予め供給する。   The first bias current source 34a and the second bias current source 34b have the same or similar functions and configurations as the bias current source 34 described with reference to FIG. The first bias current source 34 a and the second bias current source 34 b supply the light emitting elements 32 with a bias current smaller than the light emission threshold current of the corresponding light emitting elements 32 in advance.

第1変調電流源36a及び第2変調電流源36bは、図2に関連して説明した変調電流源36と同一又は同様の機能及び構成を有する。第1変調電流源36a及び第2変調電流源36bは、それぞれ対応する発光素子32に、入力信号に応じて変調電流を供給する。第1光電変換部48a及び第2光電変換部48bは、図2に関連して説明した光電変換部48と同一又は同様の機能及び構成を有する。   The first modulation current source 36a and the second modulation current source 36b have the same or similar functions and configurations as the modulation current source 36 described with reference to FIG. The first modulation current source 36a and the second modulation current source 36b supply modulation currents to the corresponding light emitting elements 32 according to the input signal. The first photoelectric conversion unit 48a and the second photoelectric conversion unit 48b have the same or similar functions and configurations as the photoelectric conversion unit 48 described with reference to FIG.

選択部56は、遅延回路30における所望の遅延時間に基づいて、第1発光素子32a又は第2発光素子32bのいずれかに入力信号を供給するかを選択する。本例において、選択部56は、第1発光素子32a又は第2発光素子32bのいずれかに入力信号に基づく変調電流を供給するかを選択する。選択部56は、選択した発光素子32に対応するトランジスタ52のベース端子58に、入力信号を供給する。第1発光素子32a及び第2発光素子32bは、異なるバンド間遷移時間時定数τnを有する。このため、図9において後述するように第1発光素子32aにおける遅延分解能及び可変遅延範囲と、第2発光素子32bにおける遅延分解能及び可変遅延範囲とは、それぞれ異なる。 The selection unit 56 selects whether to supply an input signal to either the first light emitting element 32 a or the second light emitting element 32 b based on a desired delay time in the delay circuit 30. In this example, the selection unit 56 selects whether to supply a modulation current based on an input signal to either the first light emitting element 32a or the second light emitting element 32b. The selection unit 56 supplies an input signal to the base terminal 58 of the transistor 52 corresponding to the selected light emitting element 32. The first light emitting element 32a and the second light emitting element 32b have different interband transition time time constants τ n . Therefore, as will be described later in FIG. 9, the delay resolution and variable delay range in the first light emitting element 32a are different from the delay resolution and variable delay range in the second light emitting element 32b.

選択部56は、遅延回路30における遅延時間の遅延分解能及び/又は可変遅延範囲に基づいて、いずれの発光素子32に入力信号を供給するかを選択する。選択部56は、発光素子32毎の遅延分解能及び遅延範囲を示す特性テーブルを格納する特性テーブルメモリを有してよい。選択部56は、当該特性テーブルに基づいて、いずれの発光素子32に入力信号を供給するかを選択する。本例における遅延回路30によれば、所望の分解能の遅延を容易に生成することができる。また、広い可変遅延範囲の遅延を容易に生成することができる。   The selection unit 56 selects which light emitting element 32 is supplied with the input signal based on the delay resolution of the delay time in the delay circuit 30 and / or the variable delay range. The selection unit 56 may include a characteristic table memory that stores a characteristic table indicating the delay resolution and the delay range for each light emitting element 32. The selection unit 56 selects which light emitting element 32 is supplied with the input signal based on the characteristic table. According to the delay circuit 30 in this example, a delay with a desired resolution can be easily generated. In addition, a delay with a wide variable delay range can be easily generated.

図8は、特性テーブルの一例を示す。特性テーブルメモリは、図8に示すような特性テーブルを格納する。特性テーブルは、複数の発光素子32のそれぞれの遅延分解能及び適正遅延範囲を、それぞれの発光素子32毎に示す。   FIG. 8 shows an example of the characteristic table. The characteristic table memory stores a characteristic table as shown in FIG. The characteristic table shows the delay resolution and the appropriate delay range of each of the plurality of light emitting elements 32 for each light emitting element 32.

図9は、発光素子32のバイアス電流及びバンド間遷移時間時定数τnと、発光遅延時間との関係を示す。図9において、横軸はバイアス電流を示し、縦軸は発光遅延時間を示す。図7に関連して説明した遅延回路30においては、バンド間遷移時間時定数τnの異なる発光素子32のいずれかを選択することにより、所望の遅延分解能及び所望の可変遅延範囲を有する遅延を生成する。図9に示すように、バンド間遷移時間時定数τnが大きい場合、発光素子32における可変遅延範囲は増大する。また、バイアス電流を予め定められた階調数で変化させ、所望の遅延量を生成する場合、バンド間遷移時間時定数が大きいとバイアス電流の1階調毎の遅延変化量が増加する。すなわち、バンド間遷移時間時定数τnの異なる発光素子32のいずれかを選択することにより、遅延回路30の遅延分解能及び可変遅延範囲を制御することができる。 FIG. 9 shows the relationship between the bias current of the light emitting element 32 and the interband transition time time constant τ n and the light emission delay time. In FIG. 9, the horizontal axis indicates the bias current, and the vertical axis indicates the light emission delay time. In the delay circuit 30 described with reference to FIG. 7, a delay having a desired delay resolution and a desired variable delay range is obtained by selecting one of the light emitting elements 32 having different interband transition time time constants τ n. Generate. As shown in FIG. 9, when the interband transition time constant τ n is large, the variable delay range in the light emitting element 32 increases. In addition, when a desired delay amount is generated by changing the bias current with a predetermined number of gradations, the delay change amount for each gradation of the bias current increases if the interband transition time time constant is large. That is, the delay resolution and variable delay range of the delay circuit 30 can be controlled by selecting one of the light emitting elements 32 having different interband transition time time constants τ n .

以上、本発明を実施の形態を用いて説明したが、本発明の技術的範囲は上記実施形態に記載の範囲には限定されない。上記実施形態に、多様な変更または改良を加えることができる。そのような変更または改良を加えた形態も本発明の技術的範囲に含まれ得ることが、特許請求の範囲の記載から明らかである。   As mentioned above, although this invention was demonstrated using embodiment, the technical scope of this invention is not limited to the range as described in the said embodiment. Various modifications or improvements can be added to the above embodiment. It is apparent from the scope of the claims that the embodiments added with such changes or improvements can be included in the technical scope of the present invention.

また、本実施の形態においては、試験装置に含まれる遅延回路を一実施形態として説明したが、本発明が試験装置に限定されないことは明らかである。例えば、タイミング発生器、通信装置、コンピュータ、時計等の様々なアプリケーションに応用可能であることは明らかである。   In the present embodiment, the delay circuit included in the test apparatus has been described as an embodiment. However, it is obvious that the present invention is not limited to the test apparatus. For example, it is obvious that the present invention can be applied to various applications such as a timing generator, a communication device, a computer, and a clock.

以上、本発明を実施の形態を用いて説明したが、本発明の技術的範囲は上記実施の形態に記載の範囲には限定されない。上記実施の形態に、多様な変更または改良を加えることが可能であることが当業者に明らかである。その様な変更または改良を加えた形態も本発明の技術的範囲に含まれ得ることが、特許請求の範囲の記載から明らかである。   As mentioned above, although this invention was demonstrated using embodiment, the technical scope of this invention is not limited to the range as described in the said embodiment. It will be apparent to those skilled in the art that various modifications or improvements can be added to the above-described embodiment. It is apparent from the scope of the claims that the embodiments added with such changes or improvements can be included in the technical scope of the present invention.

本発明に係る試験装置100の構成の一例を示す図である。It is a figure which shows an example of a structure of the test apparatus 100 which concerns on this invention. 遅延回路30の構成の一例を示す図である。2 is a diagram illustrating an example of a configuration of a delay circuit 30. FIG. 発光素子32の発光遅延時間の原理を説明する図である。It is a figure explaining the principle of the light emission delay time of the light emitting element. 発光素子32の変調電流及び発光閾電流と、発光遅延時間との関係の一例を示す図である。It is a figure which shows an example of the relationship between the modulation current and light emission threshold current of the light emitting element 32, and light emission delay time. 発光素子32のバイアス電流及び変調電流と、発光遅延時間との関係を示す図である。It is a figure which shows the relationship between the bias current and modulation current of the light emitting element 32, and light emission delay time. 発光素子32のバイアス電流及び発光閾電流と、発光遅延時間との関係を示す図である。It is a figure which shows the relationship between the bias current and light emission threshold current of the light emitting element 32, and light emission delay time. 遅延回路30の構成の他の例を示す図である。6 is a diagram illustrating another example of the configuration of the delay circuit 30. FIG. 特性テーブルの一例を示す図である。It is a figure which shows an example of a characteristic table. 発光素子32のバイアス電流及びバンド間遷移時間時定数τnと、発光遅延時間との関係を示す図である。It is a figure which shows the relationship between the bias current of the light emitting element 32, the interband transition time time constant (tau) n, and the light emission delay time.

符号の説明Explanation of symbols

10・・・電子デバイス、20・・・パターン発生部、22・・・波形整形部、24・・・信号入出力部、26・・・判定部、30・・・遅延回路、32・・・発光素子、34・・・バイアス電流源、36・・・変調電流源、38・・・バイアス電流制御部、42・・・変調電流制御部、46・・・温度制御部、48・・・光電変換回路、52・・・トランジスタ、54・・・トランジスタ、56・・・選択部、58・・・ベース端子、100・・・試験装置   DESCRIPTION OF SYMBOLS 10 ... Electronic device, 20 ... Pattern generation part, 22 ... Waveform shaping part, 24 ... Signal input / output part, 26 ... Determination part, 30 ... Delay circuit, 32 ... Light emitting element 34 ... Bias current source 36 ... Modulation current source 38 ... Bias current control unit 42 ... Modulation current control unit 46 ... Temperature control unit 48 ... Photoelectric Conversion circuit, 52 ... transistor, 54 ... transistor, 56 ... selection unit, 58 ... base terminal, 100 ... test apparatus

Claims (6)

入力信号を所望の時間遅延させた遅延信号を出力する遅延回路であって、
前記入力信号に応じて発光し、発光信号を出力する第1発光素子と、
前記第1発光素子が発光を開始する発光閾電流より小さいバイアス電流を、前記第1発光素子に予め供給する第1バイアス電流源と、
前記入力信号に応じて、前記第1発光素子を発光させるための変調電流を前記第1発光素子に供給する変調電流源と、
前記遅延回路における遅延分解能に基づいて、前記変調電流源における前記変調電流を制御する変調電流制御部と、
前記第1発光素子が出力した前記発光信号を電気信号に変換し、前記電気信号を前記遅延信号として出力する光電変換部と
を備えることを特徴とする遅延回路。
A delay circuit that outputs a delayed signal obtained by delaying an input signal by a desired time,
A first light emitting element that emits light in response to the input signal and outputs a light emission signal ;
A first bias current source for supplying in advance to the first light emitting element a bias current smaller than a light emission threshold current at which the first light emitting element starts light emission;
A modulation current source for supplying a modulation current for causing the first light emitting element to emit light to the first light emitting element in response to the input signal;
A modulation current control unit for controlling the modulation current in the modulation current source based on delay resolution in the delay circuit;
A delay circuit comprising: a photoelectric conversion unit that converts the light emission signal output from the first light emitting element into an electrical signal and outputs the electrical signal as the delay signal.
前記所望の時間に基づいて、前記バイアス電流源における前記バイアス電流を制御するバイアス電流制御部を更に備えることを特徴とする請求項1に記載の遅延回路。   The delay circuit according to claim 1, further comprising a bias current control unit configured to control the bias current in the bias current source based on the desired time. 前記変調電流制御部は、前記遅延回路における可変遅延範囲に更に基づいて、前記変調電流源における前記変調電流を制御することを特徴とする請求項1または2に記載の遅延回路。 The delay circuit according to claim 1, wherein the modulation current control unit controls the modulation current in the modulation current source based further on a variable delay range in the delay circuit. 電子デバイスを試験する試験装置であって、
前記電子デバイスを試験するための試験信号を生成するパターン発生部と、
前記試験信号を整形した信号を前記電子デバイスに供給する波形整形部と、
所望のタイミングを発生するタイミング発生部と、
前記試験信号に基づいて、前記電子デバイスが出力する出力信号を、前記タイミング発生部が発生した前記タイミングでサンプリングするサンプリング部と、
前記サンプリング部におけるサンプリング結果に基づいて、前記電子デバイスの良否を判定する判定部と
を備え、
前記タイミング発生部は、
基準クロックを発生する基準クロック発生部と、
前記基準クロックを所望の時間遅延させた遅延信号を、前記所望のタイミングとして出力する遅延回路と
を有し、
前記遅延回路は、
前記基準クロックに応じて発光し、発光信号を出力する第1発光素子と、
前記発光素子が発光を開始する発光閾電流より小さいバイアス電流を、前記発光素子に予め供給する第1バイアス電流源と、
前記基準クロックに応じて、前記第1発光素子を発光させるための変調電流を前記第1発光素子に供給する変調電流源と、
前記遅延回路における遅延分解能に基づいて、前記変調電流源における前記変調電流を制御する変調電流制御部と、
前記第1発光素子が出力した前記発光信号を電気信号に変換し、前記電気信号を前記遅延信号として出力する光電変換部と
を有することを特徴とする試験装置。
A test apparatus for testing an electronic device,
A pattern generator for generating a test signal for testing the electronic device;
A waveform shaping section for supplying a signal obtained by shaping the test signal to the electronic device;
A timing generator for generating a desired timing;
A sampling unit that samples the output signal output from the electronic device based on the test signal at the timing generated by the timing generation unit;
A determination unit that determines the quality of the electronic device based on a sampling result in the sampling unit;
The timing generator
A reference clock generator for generating a reference clock;
A delay circuit that outputs a delay signal obtained by delaying the reference clock by a desired time as the desired timing;
The delay circuit is
A first light emitting element that emits light according to the reference clock and outputs a light emission signal ;
A first bias current source for supplying in advance to the light emitting element a bias current smaller than a light emission threshold current at which the light emitting element starts light emission;
A modulation current source for supplying a modulation current for causing the first light emitting element to emit light according to the reference clock;
A modulation current control unit for controlling the modulation current in the modulation current source based on delay resolution in the delay circuit;
A test apparatus , comprising: a photoelectric conversion unit that converts the light emission signal output from the first light emitting element into an electrical signal and outputs the electrical signal as the delay signal .
前記遅延回路は、前記所望の時間に基づいて、前記バイアス電流源における前記バイアス電流を制御するバイアス電流制御部を更に有することを特徴とする請求項4に記載の試験装置。  The test apparatus according to claim 4, wherein the delay circuit further includes a bias current control unit that controls the bias current in the bias current source based on the desired time. 前記変調電流制御部は、前記遅延回路における可変遅延範囲に更に基づいて、前記変調電流源における前記変調電流を制御することを特徴とする請求項4または5に記載の試験装置。  The test apparatus according to claim 4, wherein the modulation current control unit controls the modulation current in the modulation current source further based on a variable delay range in the delay circuit.
JP2006227117A 2006-08-23 2006-08-23 Delay circuit and test apparatus Expired - Fee Related JP4317859B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006227117A JP4317859B2 (en) 2006-08-23 2006-08-23 Delay circuit and test apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006227117A JP4317859B2 (en) 2006-08-23 2006-08-23 Delay circuit and test apparatus

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2002002349A Division JP3875106B2 (en) 2002-01-09 2002-01-09 Delay circuit and test apparatus

Publications (3)

Publication Number Publication Date
JP2007014009A JP2007014009A (en) 2007-01-18
JP2007014009A5 JP2007014009A5 (en) 2007-12-13
JP4317859B2 true JP4317859B2 (en) 2009-08-19

Family

ID=37751755

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006227117A Expired - Fee Related JP4317859B2 (en) 2006-08-23 2006-08-23 Delay circuit and test apparatus

Country Status (1)

Country Link
JP (1) JP4317859B2 (en)

Also Published As

Publication number Publication date
JP2007014009A (en) 2007-01-18

Similar Documents

Publication Publication Date Title
KR100725976B1 (en) Gamma control circuit and method thereof
JP5183269B2 (en) Vernier delay circuit, time digital converter and test apparatus using the same
US20110121755A1 (en) Method of controlling supply voltage, multi-channel light-emitting diode driving circuit and multi-channel system using the same
US7511547B2 (en) Delay circuit, and testing apparatus
US9918367B1 (en) Current source regulation
US20120086462A1 (en) Test apparatus
US9130341B2 (en) Semiconductor laser drive apparatus and image forming apparatus
US8115520B2 (en) Driver circuit
JP2008103511A (en) Circuit and method for driving light-emitting element, and video display device equipped with the light-emitting element driving circuit
US8421477B2 (en) Resistance variation detection circuit, semiconductor device and resistance variation detection method
KR101127658B1 (en) Integrated circuit package resistance measurement
KR20160056988A (en) Power suplly device and display device having the same
JP3875106B2 (en) Delay circuit and test apparatus
JP4317859B2 (en) Delay circuit and test apparatus
JP2005217949A (en) Driver circuit
US20060217912A1 (en) Load fluctuation correction circuit, electronic device, testing device, and timing generating circuit
JP4146800B2 (en) Phase modulation circuit, test apparatus, and communication system
KR20140100855A (en) Period signal generation circuit
KR100936707B1 (en) Timing calibration circuit for semiconductor test system and the method thereof
US20070210823A1 (en) Measurement apparatus and measurement method
JP4807368B2 (en) Photocurrent / voltage converter
US6703787B2 (en) Signal generation and correction circuit and method for correcting digital signals
JP2014215048A (en) Power supply device and test device using the same
US20210378066A1 (en) Led driver circuit and method
JP2013088146A (en) Testing device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061012

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071025

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20081022

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081209

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090202

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090428

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090525

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120529

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130529

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130529

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130529

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees