JP4198852B2 - Electric double layer capacitor device - Google Patents

Electric double layer capacitor device Download PDF

Info

Publication number
JP4198852B2
JP4198852B2 JP34138799A JP34138799A JP4198852B2 JP 4198852 B2 JP4198852 B2 JP 4198852B2 JP 34138799 A JP34138799 A JP 34138799A JP 34138799 A JP34138799 A JP 34138799A JP 4198852 B2 JP4198852 B2 JP 4198852B2
Authority
JP
Japan
Prior art keywords
double layer
electric double
layer capacitor
signal
rated voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP34138799A
Other languages
Japanese (ja)
Other versions
JP2001159649A (en
Inventor
宏志 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honda Motor Co Ltd
AGC Inc
Original Assignee
Honda Motor Co Ltd
Asahi Glass Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honda Motor Co Ltd, Asahi Glass Co Ltd filed Critical Honda Motor Co Ltd
Priority to JP34138799A priority Critical patent/JP4198852B2/en
Publication of JP2001159649A publication Critical patent/JP2001159649A/en
Application granted granted Critical
Publication of JP4198852B2 publication Critical patent/JP4198852B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/13Energy storage using capacitors

Landscapes

  • Measurement Of Current Or Voltage (AREA)
  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Electric Double-Layer Capacitors Or The Like (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は電気二重層コンデンサ装置に関わり、特に複数個の電気二重層コンデンサ装置を直列もしくは並列接続する場合に効率よく電気二重層コンデンサセルの定格電圧検出ができる電気二重層コンデンサ装置に関する。
【0002】
【従来の技術】
従来、電気二重層コンデンサ装置では、電気二重層コンデンサセルの充電状態を確認するため、また、過充電によるセルの劣化等を防止するために、電気二重層コンデンサ装置を構成する電気二重層コンデンサセルの個々に並列に定格電圧の検出回路を設けていた。そして、電気二重層コンデンサ装置の外部に設けられた制御装置や状態監視装置により、当該定格電圧の検出回路の出力を監視して電気二重層コンデンサセルの定格電圧を個々に監視していた。
【0003】
【発明が解決しようとする課題】
しかしながら、多数の電気二重層コンデンサセルを用いて1個の電気二重層コンデンサ装置を構成する場合や、複数個の電気二重層コンデンサ装置を直列もしくは並列に接続して使用する場合などは、定格電圧検出回路からの出力信号数が多数となる。
【0004】
このため、信号を受信する制御装置の信号受信部の点数が多くなり制御装置のサイズが大きくなってしまったり、設置面積が確保できない問題を生じていた。
また、多数の受信回路を必要とすることからコストの増加の問題などもあった。
【0005】
本発明はこのような従来の課題に鑑みてなされたもので、複数個の電気二重層コンデンサ装置を直列もしくは並列接続する場合に効率よく電気二重層コンデンサセルの定格電圧検出ができる電気二重層コンデンサ装置を提供することを目的とする。
【0006】
【課題を解決するための手段】
このため本発明(請求項1)は、直列接続及び/又は並列接続された複数個の電気二重層コンデンサセルと、該各電気二重層コンデンサセルが、その定格電圧を超えているか否かを検出して定格電圧検出信号を出力する定格電圧検出手段と、外部信号を受信する外部信号受信手段と、該外部信号受信手段で受信された信号及び前記各定格電圧検出手段より出力された定格電圧検出信号の論理和をとる信号処理手段と、該信号処理手段で処理された信号を外部に出力する信号出力手段とを備える電気二重層コンデンサ装置であって、前記外部信号は、該電気二重層コンデンサ装置と構成を同じく別途設置された他の電気二重層コンデンサ装置の前記信号出力手段から出力されることを特徴とする。
【0007】
定格電圧検出手段は、各電気二重層コンデンサセルがその定格電圧を超えているか否かを検出し、超えている場合は定格電圧検出信号を出力する。外部信号受信手段では、外部信号を受信する。信号処理手段では、外部信号受信手段で受信された信号及び各定格電圧検出手段より出力された定格電圧検出信号の論理和をとる。
【0008】
論理和をとることは、即ち、電気二重層コンデンサセルの内の一つでも定格電圧に達した場合を検出することになる。従って、いずれの電気二重層コンデンサセルも耐電圧を超えることは無く、電気二重層コンデンサセルの劣化が進み、寿命が急速に低下する等の心配は無くなる。ここで、定格電圧は、電気二重層コンデンサセルの使用最大電圧をいう。
【0009】
信号出力手段は、信号処理手段で処理された信号を外部に出力する。外部信号は、以上のように構成される電気二重層コンデンサ装置と構成を同じく別途設置された他の電気二重層コンデンサ装置の信号出力手段から出力される。ここで、構成を同じくとしたのは、他の電気二重層コンデンサ装置も、複数個の電気二重層コンデンサセル、定格電圧検出手段、外部信号受信手段、信号処理手段及び信号出力手段を備えていることを意味する。
【0010】
このように、電気二重層コンデンサ装置間で定格電圧検出信号を橋渡しして、最終的に外部の充電器もしくは電気二重層コンデンサ装置の状態を監視する制御装置に対して定格電圧検出信号を出力する。従って、1点にまとめられた定格電圧検出信号の監視で、多数の電気二重層コンデンサ装置および電気二重層コンデンサセルの定格電圧を監視することができる。
以上により、信号の送受信点数は少なくなり、効率よく電気二重層コンデンサセルの定格電圧を検出することが可能となる。
【0011】
また、本発明(請求項2)は、前記定格電圧検出手段から出力される定格電圧検出信号は、電気的に絶縁された信号である。
【0012】
電気的な絶縁は、例えば、フォトカップラーや継電器等で実現可能である。このように、定格電圧検出信号を電気的に絶縁したことで、定格電圧検出手段で故障が生じたとしても、他の電気二重層コンデンサ装置が影響を受けることはない。
【0013】
更に、本発明(請求項3)は、前記外部信号受信手段及び/又は前記信号出力手段は、電気的に絶縁された信号である。
【0014】
このように、外部信号受信手段や信号出力手段を電気的に絶縁したことで、電気二重層コンデンサ装置間を絶縁して信号の送受信が可能となり、一つの電気二重層コンデンサ装置が故障したとしても、他の電気二重層コンデンサ装置が影響を受けることはない。
【0015】
更に、本発明(請求項4)は、前記定格電圧検出手段、前記信号出力手段、前記外部信号受信手段及び前記信号処理手段のいずれか少なくとも一つは前記電気二重層コンデンサセルを電源として電力が供給される。
【0016】
このことにより、特別に外部からの電源の供給線を設けなくても簡便に信号の送受信が可能となる。
【0017】
【発明の実施の形態】
以下、本発明の実施形態について説明する。本発明の第1実施形態の構成図を図1に示す。図1において、電気二重層コンデンサ装置10内部には複数個の電気二重層コンデンサセル1が直列に接続されている。この電気二重層コンデンサセル1の端子C15およびC16に並列に、定格電圧検出手段に相当する定格電圧検出回路3が接続されている。
【0018】
端子C15には抵抗5の一端及びPNP型トランジスタ7のコレクタ端子が接続されている。そして、抵抗5の他端、PNP型トランジスタ7のベース端子及び定電圧ダイオード9のカソード端子が連結されている。
【0019】
PNP型トランジスタ7のエミッタ端子にはフォトカップラー11のアノード端子が接続され、定電圧ダイオード9のアノード端子とフォトカップラー11のカソード端子とは、端子C16に接続されている。フォトカップラー11の出力信号が定格電圧検出回路3より出力されている。
【0020】
外部信号受信手段に相当する外部信号受信回路13は入力用端子C3,C4及び出力用端子C5,C6のみで構成されている。端子C3およびC4は、外部からの定格電圧検出信号を受信するための端子である。
【0021】
信号出力手段に相当する信号出力回路15は、フォトカップラー17で構成されている。フォトカップラー17のカソード端子C10は電気二重層コンデンサセル1の負極C14に結ばれている。一方、フォトカップラー17のアノード端子C9には、各定格電圧検出回路3の出力及び外部信号受信回路13の出力が信号的に論理和となるよう結線されている。
【0022】
即ち、外部信号受信回路13の端子C6、定格電圧検出回路3のフォトカップラー11の端子C12は、端子C11で電気二重層コンデンサセル1の端子C15と接続されている。一方、外部信号受信回路13の端子C5は、フォトカップラー11の端子C13及びフォトカップラー17のアノード端子C9と接続されている。
【0023】
次に、本発明の第1実施形態の動作を説明する。
定格電圧検出回路3は、電気二重層コンデンサセル1の端子電圧が定電圧ダイオード9の降伏電圧以上になったときに、PNP型トランジスタ7が導通状態になり、フォトカップラー11が動作する。このとき検出された定格電圧検出信号は、フォトカップラー11の出力端子C12,C13を通して信号出力回路15へと送られ、外部にその信号を出力する。
【0024】
また、外部信号受信回路13に外部信号が受信されたときも、外部信号受信回路13の出力端子C5,C6を通して信号出力回路15へと送られ、外部にその信号を出力する。
外部信号は、電気二重層コンデンサ装置10とは別に設置された電気二重層コンデンサ装置の信号出力回路15から送出された信号である。
【0025】
各定格電圧検出回路3の出力及び外部信号受信回路13の出力が論理和となるよう構成されているので、各電気二重層コンデンサセル1、各電気二重層コンデンサ装置の内で一つでも定格電圧検出信号が送出された場合には、この信号が外部へと警報等のため送出される。
【0026】
このため、すべての電気二重層コンデンサセル1の端子電圧が電気二重層コンデンサセル1の耐電圧を超えることは無くなる。 外部へ送出される定格電圧検出信号は一つにまとめられているので、各電気二重層コンデンサ装置間を渡る信号線は1本ですむ。
【0027】
信号出力回路15の出力信号は、フォトカップラー17により回路的に絶縁されている。このため、端子C7,C8には他の電気二重層コンデンサ装置の外部信号受信回路13の端子C3,C4から電源が供給される。これにより、電気二重層コンデンサ装置10の回路に外部から特別に電源線を設けなくても、定格電圧検出信号の送受信が可能となる。
【0028】
なお、定電圧ダイオード9に代えて、基準電圧として3端子レギュレーターなどを設けることも可能である。また、スイッチ回路として、FETやリレーなどを用いてもよい。信号出力回路15もトランジスターやリレー等を用いることも可能である。
【0029】
次に、本発明の第2実施形態について説明する。
本発明の第2実施形態である電気二重層コンデンサ装置20の構成図を図2に示す。なお、図1と同一要素のものについては同一符号を付して説明は省略する。
【0030】
図2において、外部信号受信回路23は、フォトカップラー27で構成されている。一方、信号出力回路25は入力用端子C9,C10及び出力用端子C7,C8のみで構成されている。
本発明の第2実施形態の動作については、本発明の第1実施形態と同様である。
【0031】
次に、本発明である電気二重層コンデンサ装置を用いた運用方法について説明する。
図3において、電気二重層コンデンサ装置30、40、50は簡易的に説明するため3つの直列形態で示している。しかしながら、電気二重層コンデンサ装置の個数および接続方法に依存せず運用は可能である。
【0032】
電気二重層コンデンサ装置30の信号出力回路15と電気二重層コンデンサ装置40の外部信号受信回路13間はケーブル接続されている。また、同様に電気二重層コンデンサ装置40の信号出力回路15と電気二重層コンデンサ装置50の外部信号受信回路13間もケーブル接続されている。
【0033】
電気二重層コンデンサ装置30に含まれる電気二重層コンデンサセル1のいずれかもしくはすべてが定格電圧に達すると、定格電圧に達した電気二重層コンデンサセル1に並列に設けられている定格電圧検出回路3が動作し、電気二重層コンデンサ装置30の信号出力回路15に信号が送信される。
【0034】
このとき送信された信号は電気二重層コンデンサ装置40の外部信号受信回路13に送信される。以下、同様にして、電気二重層コンデンサ装置30の電気二重層コンデンサセル1で検出された定格電圧検出信号は、順次電気二重層コンデンサ装置間を送られ、電気二重層コンデンサ装置50の信号出力回路15に送られる。
【0035】
そして、定格電圧検出信号は、最終的にはこの信号出力回路15より、図示しない電気二重層コンデンサセル1の状態を監視する外部の充電装置、表示装置、制御装置等に送られる。
【0036】
このように、電気二重層コンデンサ装置30,40,50のいずれの電気二重層コンデンサセル1が定格電圧に達しても、上記の仕組みにより、1点の出力にまとめられて図示しない電気二重層コンデンサセル1の状態を監視する制御装置、表示装置、充電装置等に信号を送出される。
【0037】
また、上記の仕組みは、接続される電気二重層コンデンサ装置や、電気二重層コンデンサ装置を構成する電気二重層コンデンサセルの数が増えても同様に動作する。更に、電気二重層コンデンサ装置間の接続が直列または並列接続であっても、定格電圧検出信号は正常に伝達される。
【0038】
並列接続の場合にも、直列接続の場合と同様に、一方の電気二重層コンデンサ装置の信号出力回路15を他方の外部信号受信回路13と接続する。直並列接続の場合にも、電気二重層コンデンサ装置の信号出力回路15を他方の外部信号受信回路13と重複させることなく順次接続すればよい。
【0039】
従って、例えば、電気二重層コンデンサ装置を増やす場合には、追加した電気二重層コンデンサ装置の信号出力回路15と電気二重層コンデンサ装置30の外部信号受信回路13間を信号線で接続するだけで、上記の仕組みで新たに追加した電気二重層コンデンサ装置の定格電圧検出信号は、図示しない電気二重層コンデンサセルの状態を監視する制御装置もしくは表示装置、充電装置に信号送出される。
【0040】
【発明の効果】
以上説明したように本発明によれば、電気二重層コンデンサ装置を構成する電気二重層コンデンサセルの数が多数でも、また、接続される電気二重層コンデンサ装置の数が多数でも、簡便な構造で、定格電圧検出信号を1点の信号にまとめて出力することが出来る。
【0041】
このため、電気二重層コンデンサセルの状態を監視する制御装置もしくは表示装置、充電装置に定格電圧検出信号を送出でき、効率よく電気二重層コンデンサセルの定格電圧検出が可能となる。
【図面の簡単な説明】
【図1】 本発明の第1実施形態の構成図
【図2】 本発明の第2実施形態の構成図
【図3】 本発明である電気二重層コンデンサ装置の運用を説明する図
【符号の説明】
1 電気二重層コンデンサセル
3 定格電圧検出回路
5 抵抗
7 トランジスタ
9 定電圧ダイオード
10、20、30、40、50 電気二重層コンデンサ装置
13、23 外部信号受信回路
15、25 信号出力回路
C1〜C16 端子
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to an electric double layer capacitor device, and more particularly to an electric double layer capacitor device capable of efficiently detecting a rated voltage of an electric double layer capacitor cell when a plurality of electric double layer capacitor devices are connected in series or in parallel.
[0002]
[Prior art]
Conventionally, in an electric double layer capacitor device, the electric double layer capacitor cell constituting the electric double layer capacitor device is used to confirm the state of charge of the electric double layer capacitor cell and to prevent cell deterioration due to overcharging. The rated voltage detection circuit was provided in parallel with each other. And the output of the detection circuit of the said rated voltage was monitored and the rated voltage of the electric double layer capacitor cell was individually monitored by the control apparatus and state monitoring apparatus provided outside the electric double layer capacitor apparatus.
[0003]
[Problems to be solved by the invention]
However, when a single electric double layer capacitor device is configured using a plurality of electric double layer capacitor cells, or when a plurality of electric double layer capacitor devices are connected in series or in parallel, the rated voltage The number of output signals from the detection circuit is large.
[0004]
For this reason, the number of points of the signal receiving unit of the control device that receives signals increases, resulting in a problem that the size of the control device increases and the installation area cannot be secured.
Further, since a large number of receiving circuits are required, there is a problem of an increase in cost.
[0005]
The present invention has been made in view of such conventional problems, and an electric double layer capacitor capable of efficiently detecting a rated voltage of an electric double layer capacitor cell when a plurality of electric double layer capacitor devices are connected in series or in parallel. An object is to provide an apparatus.
[0006]
[Means for Solving the Problems]
For this reason, the present invention (Claim 1) detects a plurality of electric double layer capacitor cells connected in series and / or in parallel and whether or not each of the electric double layer capacitor cells exceeds the rated voltage. A rated voltage detection means for outputting a rated voltage detection signal, an external signal receiving means for receiving an external signal, a signal received by the external signal receiving means and a rated voltage detection output from each of the rated voltage detection means An electric double layer capacitor device comprising: signal processing means for taking a logical sum of signals; and signal output means for outputting the signal processed by the signal processing means to the outside, wherein the external signal is the electric double layer capacitor It is output from the signal output means of another electric double layer capacitor device that is separately installed in the same configuration as the device.
[0007]
The rated voltage detection means detects whether or not each electric double layer capacitor cell exceeds its rated voltage, and if it exceeds, outputs a rated voltage detection signal. The external signal receiving means receives an external signal. The signal processing unit takes a logical sum of the signal received by the external signal receiving unit and the rated voltage detection signal output from each rated voltage detection unit.
[0008]
Taking the logical sum means that a case where even one of the electric double layer capacitor cells has reached the rated voltage is detected. Therefore, any electric double layer capacitor cell does not exceed the withstand voltage, and there is no concern that the electric double layer capacitor cell is deteriorated and its life is rapidly reduced. Here, the rated voltage refers to the maximum usable voltage of the electric double layer capacitor cell.
[0009]
The signal output means outputs the signal processed by the signal processing means to the outside. The external signal is output from the signal output means of another electric double layer capacitor device that is separately installed in the same configuration as the electric double layer capacitor device configured as described above. Here, the configuration is the same, and other electric double layer capacitor devices are also provided with a plurality of electric double layer capacitor cells, rated voltage detecting means, external signal receiving means, signal processing means, and signal output means. Means that.
[0010]
In this way, the rated voltage detection signal is bridged between the electric double layer capacitor devices, and finally the rated voltage detection signal is output to the control device that monitors the state of the external charger or the electric double layer capacitor device. . Therefore, it is possible to monitor the rated voltages of a large number of electric double layer capacitor devices and electric double layer capacitor cells by monitoring the rated voltage detection signals collected at one point.
Thus, the number of signal transmission / reception points is reduced, and the rated voltage of the electric double layer capacitor cell can be detected efficiently.
[0011]
In the present invention (Claim 2), the rated voltage detection signal output from the rated voltage detection means is an electrically insulated signal.
[0012]
The electrical insulation can be realized by, for example, a photocoupler or a relay. Thus, by electrically insulating the rated voltage detection signal, even if a failure occurs in the rated voltage detection means, other electric double layer capacitor devices are not affected.
[0013]
Further, according to the present invention (Claim 3), the external signal receiving means and / or the signal output means is an electrically insulated signal.
[0014]
Thus, by electrically insulating the external signal receiving means and the signal output means, it is possible to transmit and receive signals by insulating between the electric double layer capacitor devices, even if one electric double layer capacitor device fails. Other electric double layer capacitor devices are not affected.
[0015]
Further, according to the present invention (Claim 4), at least one of the rated voltage detecting means, the signal output means, the external signal receiving means, and the signal processing means is powered by using the electric double layer capacitor cell as a power source. Supplied.
[0016]
This makes it possible to easily transmit and receive signals without specially providing an external power supply line.
[0017]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described. FIG. 1 shows a configuration diagram of the first embodiment of the present invention. In FIG. 1, a plurality of electric double layer capacitor cells 1 are connected in series inside the electric double layer capacitor device 10. A rated voltage detection circuit 3 corresponding to the rated voltage detection means is connected in parallel with the terminals C15 and C16 of the electric double layer capacitor cell 1.
[0018]
One end of the resistor 5 and the collector terminal of the PNP transistor 7 are connected to the terminal C15. The other end of the resistor 5, the base terminal of the PNP transistor 7, and the cathode terminal of the constant voltage diode 9 are connected.
[0019]
The anode terminal of the photocoupler 11 is connected to the emitter terminal of the PNP transistor 7, and the anode terminal of the constant voltage diode 9 and the cathode terminal of the photocoupler 11 are connected to the terminal C16. An output signal of the photocoupler 11 is output from the rated voltage detection circuit 3.
[0020]
The external signal receiving circuit 13 corresponding to the external signal receiving means comprises only input terminals C3 and C4 and output terminals C5 and C6. Terminals C3 and C4 are terminals for receiving a rated voltage detection signal from the outside.
[0021]
The signal output circuit 15 corresponding to the signal output means includes a photocoupler 17. The cathode terminal C10 of the photocoupler 17 is connected to the negative electrode C14 of the electric double layer capacitor cell 1. On the other hand, the anode terminal C9 of the photocoupler 17 is connected so that the output of each rated voltage detection circuit 3 and the output of the external signal receiving circuit 13 are logically ORed.
[0022]
That is, the terminal C6 of the external signal receiving circuit 13 and the terminal C12 of the photocoupler 11 of the rated voltage detection circuit 3 are connected to the terminal C15 of the electric double layer capacitor cell 1 through the terminal C11. On the other hand, the terminal C5 of the external signal receiving circuit 13 is connected to the terminal C13 of the photocoupler 11 and the anode terminal C9 of the photocoupler 17.
[0023]
Next, the operation of the first embodiment of the present invention will be described.
In the rated voltage detection circuit 3, when the terminal voltage of the electric double layer capacitor cell 1 becomes equal to or higher than the breakdown voltage of the constant voltage diode 9, the PNP transistor 7 becomes conductive and the photocoupler 11 operates. The rated voltage detection signal detected at this time is sent to the signal output circuit 15 through the output terminals C12 and C13 of the photocoupler 11, and the signal is output to the outside.
[0024]
When an external signal is received by the external signal receiving circuit 13, it is sent to the signal output circuit 15 through the output terminals C5 and C6 of the external signal receiving circuit 13, and the signal is output to the outside.
The external signal is a signal sent from the signal output circuit 15 of the electric double layer capacitor device installed separately from the electric double layer capacitor device 10.
[0025]
Since the output of each rated voltage detection circuit 3 and the output of the external signal receiving circuit 13 are configured to be a logical sum, even one of the electric double layer capacitor cell 1 and each electric double layer capacitor device has a rated voltage. When a detection signal is sent, this signal is sent to the outside for an alarm or the like.
[0026]
For this reason, the terminal voltage of all the electric double layer capacitor cells 1 does not exceed the withstand voltage of the electric double layer capacitor cell 1. Since the rated voltage detection signals sent to the outside are combined into one, only one signal line is required between each electric double layer capacitor device.
[0027]
The output signal of the signal output circuit 15 is insulated from the circuit by the photocoupler 17. For this reason, power is supplied to the terminals C7 and C8 from the terminals C3 and C4 of the external signal receiving circuit 13 of another electric double layer capacitor device. As a result, the rated voltage detection signal can be transmitted and received without a special power supply line from the outside in the circuit of the electric double layer capacitor device 10.
[0028]
Instead of the constant voltage diode 9, it is possible to provide a three-terminal regulator as a reference voltage. Further, an FET or a relay may be used as the switch circuit. The signal output circuit 15 can also use a transistor, a relay, or the like.
[0029]
Next, a second embodiment of the present invention will be described.
The block diagram of the electric double layer capacitor | condenser apparatus 20 which is 2nd Embodiment of this invention is shown in FIG. Note that the same elements as those in FIG. 1 are denoted by the same reference numerals and description thereof is omitted.
[0030]
In FIG. 2, the external signal receiving circuit 23 includes a photocoupler 27. On the other hand, the signal output circuit 25 comprises only input terminals C9 and C10 and output terminals C7 and C8.
The operation of the second embodiment of the present invention is the same as that of the first embodiment of the present invention.
[0031]
Next, an operation method using the electric double layer capacitor device according to the present invention will be described.
In FIG. 3, the electric double layer capacitor devices 30, 40, 50 are shown in three series forms for simple explanation. However, operation is possible regardless of the number of electric double layer capacitor devices and the connection method.
[0032]
The signal output circuit 15 of the electric double layer capacitor device 30 and the external signal receiving circuit 13 of the electric double layer capacitor device 40 are connected by a cable. Similarly, the signal output circuit 15 of the electric double layer capacitor device 40 and the external signal receiving circuit 13 of the electric double layer capacitor device 50 are also cable-connected.
[0033]
When any or all of the electric double layer capacitor cells 1 included in the electric double layer capacitor device 30 reach the rated voltage, the rated voltage detection circuit 3 provided in parallel with the electric double layer capacitor cell 1 that has reached the rated voltage. Operates, and a signal is transmitted to the signal output circuit 15 of the electric double layer capacitor device 30.
[0034]
The signal transmitted at this time is transmitted to the external signal receiving circuit 13 of the electric double layer capacitor device 40. Hereinafter, similarly, the rated voltage detection signals detected by the electric double layer capacitor cell 1 of the electric double layer capacitor device 30 are sequentially sent between the electric double layer capacitor devices, and a signal output circuit of the electric double layer capacitor device 50 is obtained. 15 is sent.
[0035]
The rated voltage detection signal is finally sent from the signal output circuit 15 to an external charging device, display device, control device, or the like that monitors the state of the electric double layer capacitor cell 1 (not shown).
[0036]
Thus, even if any electric double layer capacitor cell 1 of the electric double layer capacitor device 30, 40, 50 reaches the rated voltage, the electric double layer capacitor (not shown) is integrated into one output by the above mechanism. A signal is sent to a control device, a display device, a charging device, or the like that monitors the state of the cell 1.
[0037]
Further, the above mechanism operates in the same manner even when the number of electric double layer capacitor devices to be connected and the number of electric double layer capacitor cells constituting the electric double layer capacitor device is increased. Furthermore, even if the connection between the electric double layer capacitor devices is a series or parallel connection, the rated voltage detection signal is normally transmitted.
[0038]
Also in the case of parallel connection, the signal output circuit 15 of one electric double layer capacitor device is connected to the other external signal receiving circuit 13 as in the case of serial connection. Even in the case of series-parallel connection, the signal output circuit 15 of the electric double layer capacitor device may be sequentially connected without overlapping the other external signal receiving circuit 13.
[0039]
Therefore, for example, when increasing the number of electric double layer capacitor devices, simply connecting the signal output circuit 15 of the added electric double layer capacitor device and the external signal receiving circuit 13 of the electric double layer capacitor device 30 with a signal line, The rated voltage detection signal of the electric double layer capacitor device newly added by the above mechanism is sent out to a control device, a display device, or a charging device that monitors the state of the electric double layer capacitor cell (not shown).
[0040]
【The invention's effect】
As described above, according to the present invention, even if the number of electric double layer capacitor cells constituting the electric double layer capacitor device is large or the number of electric double layer capacitor devices connected is large, the structure is simple. The rated voltage detection signal can be output as a single point signal.
[0041]
For this reason, the rated voltage detection signal can be sent to the control device, the display device, or the charging device that monitors the state of the electric double layer capacitor cell, and the rated voltage of the electric double layer capacitor cell can be detected efficiently.
[Brief description of the drawings]
FIG. 1 is a block diagram of a first embodiment of the present invention. FIG. 2 is a block diagram of a second embodiment of the present invention. FIG. 3 is a diagram for explaining the operation of an electric double layer capacitor device according to the present invention. Explanation】
DESCRIPTION OF SYMBOLS 1 Electric double layer capacitor cell 3 Rated voltage detection circuit 5 Resistance 7 Transistor 9 Constant voltage diode 10, 20, 30, 40, 50 Electric double layer capacitor device 13, 23 External signal receiving circuit 15, 25 Signal output circuit C1-C16 terminal

Claims (4)

直列接続及び/又は並列接続された複数個の電気二重層コンデンサセルと、
該各電気二重層コンデンサセルが、その定格電圧を超えているか否かを検出して定格電圧検出信号を出力する定格電圧検出手段と、
外部信号を受信する外部信号受信手段と、
該外部信号受信手段で受信された信号及び前記各定格電圧検出手段より出力された定格電圧検出信号の論理和をとる信号処理手段と、
該信号処理手段で処理された信号を外部に出力する信号出力手段とを備える電気二重層コンデンサ装置であって、
前記外部信号は、該電気二重層コンデンサ装置と構成を同じく別途設置された他の電気二重層コンデンサ装置の前記信号出力手段から出力されることを特徴とする電気二重層コンデンサ装置。
A plurality of electric double layer capacitor cells connected in series and / or in parallel;
Rated voltage detection means for detecting whether each electric double layer capacitor cell exceeds its rated voltage and outputting a rated voltage detection signal; and
An external signal receiving means for receiving an external signal;
Signal processing means for taking a logical sum of the signal received by the external signal receiving means and the rated voltage detection signal output from each rated voltage detection means;
An electric double layer capacitor device comprising signal output means for outputting the signal processed by the signal processing means to the outside,
The electric double layer capacitor device, wherein the external signal is output from the signal output means of another electric double layer capacitor device which is separately installed in the same configuration as the electric double layer capacitor device.
前記定格電圧検出手段から出力される定格電圧検出信号は、電気的に絶縁された信号である請求項1記載の電気二重層コンデンサ装置。2. The electric double layer capacitor device according to claim 1, wherein the rated voltage detection signal output from the rated voltage detecting means is an electrically insulated signal. 前記外部信号受信手段及び/又は前記信号出力手段は、電気的に絶縁された信号である請求項1又は請求項2記載の電気二重層コンデンサ装置。The electric double layer capacitor device according to claim 1, wherein the external signal receiving unit and / or the signal output unit is an electrically isolated signal. 前記定格電圧検出手段、前記信号出力手段、前記外部信号受信手段及び前記信号処理手段のいずれか少なくとも一つは前記電気二重層コンデンサセルを電源として電力が供給される請求項1、2又は3記載の電気二重層コンデンサ装置。4. The power is supplied to at least one of the rated voltage detection means, the signal output means, the external signal reception means, and the signal processing means using the electric double layer capacitor cell as a power source. Electric double layer capacitor device.
JP34138799A 1999-11-30 1999-11-30 Electric double layer capacitor device Expired - Fee Related JP4198852B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34138799A JP4198852B2 (en) 1999-11-30 1999-11-30 Electric double layer capacitor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34138799A JP4198852B2 (en) 1999-11-30 1999-11-30 Electric double layer capacitor device

Publications (2)

Publication Number Publication Date
JP2001159649A JP2001159649A (en) 2001-06-12
JP4198852B2 true JP4198852B2 (en) 2008-12-17

Family

ID=18345677

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34138799A Expired - Fee Related JP4198852B2 (en) 1999-11-30 1999-11-30 Electric double layer capacitor device

Country Status (1)

Country Link
JP (1) JP4198852B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006091036A1 (en) 2005-02-25 2006-08-31 Lg Chem, Ltd. Apparatus and method for stabilizing secondary battery
KR101309009B1 (en) * 2013-02-28 2013-10-04 주식회사 씨엔에이치시스템 Apparatus and method for compensating instant power failure

Also Published As

Publication number Publication date
JP2001159649A (en) 2001-06-12

Similar Documents

Publication Publication Date Title
US10491012B2 (en) Battery system
US6677759B2 (en) Method and apparatus for high-voltage battery array monitoring sensors network
CN107918046B (en) Current detection device and battery management system
JP4155978B2 (en) Power supply
WO2013147494A1 (en) Device and method for measuring insulation resistance of battery
CN101800343B (en) The method of the charging and discharging of electronic equipment, secondary cell and control secondary cell
US10574059B2 (en) Control apparatus and combiner box
WO2014054874A2 (en) Device for activating multi-bms
WO2012147448A1 (en) Discharge control circuit
JP3572793B2 (en) Battery pack and method of manufacturing the battery pack
US8878540B2 (en) Abnormal condition detection apparatus
KR20090015334A (en) Apparatus and method for sensing battery cell voltage using isolation capacitor
JP6574952B2 (en) Wiring diagnostic device, battery system, and power system
JPH11265733A (en) Condition-monitoring device for battery group
WO2019151631A1 (en) Battery protective circuit and battery pack comprising same
JP4198852B2 (en) Electric double layer capacitor device
US11193986B2 (en) Failure diagnostic device
EP3817021A1 (en) Ultra-capacitor module
JP2017169387A (en) Cell balance device
CN110063028B (en) Communication system of battery pack and battery pack including the same
CN219999075U (en) Energy storage device
CN221058054U (en) Battery discharge protection device
CN110071569B (en) Load control system and control method thereof
US20230268876A1 (en) Solar power generation system
EP4270703A1 (en) Long-standby electrochemical apparatus, energy storage system, and electric vehicle

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20060715

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20060715

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060913

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080910

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080916

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081002

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111010

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees