JP4181058B2 - アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ - Google Patents
アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ Download PDFInfo
- Publication number
- JP4181058B2 JP4181058B2 JP2004011810A JP2004011810A JP4181058B2 JP 4181058 B2 JP4181058 B2 JP 4181058B2 JP 2004011810 A JP2004011810 A JP 2004011810A JP 2004011810 A JP2004011810 A JP 2004011810A JP 4181058 B2 JP4181058 B2 JP 4181058B2
- Authority
- JP
- Japan
- Prior art keywords
- analog
- conversion
- input terminal
- voltage
- digital
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/122—Shared using a single converter or a part thereof for multiple channels, e.g. a residue amplifier for multiple stages
- H03M1/1225—Shared using a single converter or a part thereof for multiple channels, e.g. a residue amplifier for multiple stages using time-division multiplexing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
11 A/D変換器
12 入力端子
13 入力端子選択回路
14、41 A/D変換回路
15 プリセットレジスタ
16 プリセット値候補格納レジスタ
17 プリセット値選択回路
18 プリセットレジスタ選択回路
19 プリセット用D/A変換回路
20 制御回路
22 CPU
24 外部機器
25 出力端子
31 コンパレータ
32 比較レジスタ
33 比較用D/A変換回路
34 A/D変換結果格納レジスタ
42 選択回路
43 D/A変換回路
51 データ記憶領域
52 プリセット値候補テーブル
53 プログラム格納領域
C サンプリングコンデンサ
S1 サンプリングスイッチ
S2 プリチャージスイッチ
S3 コンパレータスイッチ
S4 オートゼロスイッチ
S5 スイッチ
Claims (4)
- 複数のアナログ入力端子の1つをアナログ/デジタル変換をおこなう入力端子として選択する入力端子選択回路と、
前記入力端子に対応し、前記入力端子の数に等しい数のプリセットレジスタと、
複数のプリセット値候補を格納したプリセット値候補格納レジスタと、
前記プリセット値候補の1つを選択して、前記プリセットレジスタに格納するプリセット値選択回路と、
前記入力端子選択回路が選択した入力端子に対応する前記プリセットレジスタを選択するプリセットレジスタ選択回路と、
前記プリセットレジスタ選択回路の出力をアナログ電圧に変換するデジタル/アナログ変換回路と、
アナログ/デジタル変換のサンプリング周期のうち、
プリチャージ期間には前記デジタル/アナログ変換回路の出力をサンプリングコンデンサにプリチャージし、
サンプリング期間には前記入力端子選択回路が選択した入力端子の入力電圧を前記サンプリングコンデンサにチャージし、
変換期間には前記サンプリングコンデンサの電圧と所定の基準電圧とを比較して前記入力電圧をデジタルデータに変換するアナログ/デジタル変換回路と、
を具備し、
前記入力端子ごとに、前記入力電圧の種類に応じて前記プリセット値候補を選択することを特徴とするアナログ/デジタルコンバータ。 - 前記プリセット値候補は、少なくとも所定の固定値、前回サンプリング時のアナログ/デジタル変換結果および過去のアナログ/デジタル変換結果の履歴から予測した予測値であることを特徴とする請求項1記載のアナログ/デジタルコンバータ。
- 前記過去のアナログ/デジタル変換結果の履歴から予測した予測値は、移動平均値であることを特徴とする請求項2記載のアナログ/デジタルコンバータ。
- アナログ入力端子と、
前記アナログ入力端子の入力電圧をデジタルデータに変換する請求項1乃至請求項3のいずれか1項に記載のアナログ/デジタルコンバータと、
前記アナログ/デジタルコンバータの変換結果に所定の処理を施すCPUと、
前記CPUの処理結果を外部機器に出力する出力端子と、
を有することを特徴とするマイクロコンピュータ。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004011810A JP4181058B2 (ja) | 2004-01-20 | 2004-01-20 | アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ |
US11/037,103 US7049993B2 (en) | 2004-01-20 | 2005-01-19 | Analog-to-digital converter and microcomputer in which the same is installed |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004011810A JP4181058B2 (ja) | 2004-01-20 | 2004-01-20 | アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005210182A JP2005210182A (ja) | 2005-08-04 |
JP4181058B2 true JP4181058B2 (ja) | 2008-11-12 |
Family
ID=34857571
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004011810A Expired - Fee Related JP4181058B2 (ja) | 2004-01-20 | 2004-01-20 | アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ |
Country Status (2)
Country | Link |
---|---|
US (1) | US7049993B2 (ja) |
JP (1) | JP4181058B2 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7443330B2 (en) * | 2006-06-08 | 2008-10-28 | Monolithic Power Systems, Inc. | Method of 1-bit hysteretic control in N-bit A/D conversion |
JP2010237079A (ja) * | 2009-03-31 | 2010-10-21 | Renesas Electronics Corp | 断線検出回路及び断線検出方法 |
US8643522B2 (en) * | 2011-06-07 | 2014-02-04 | Microchip Technology Incorporated | Multichannel analog to digital converter apparatus and method for using |
DE102014110012B4 (de) * | 2014-07-16 | 2022-09-01 | Infineon Technologies Ag | Verfahren und Vorrichtung zur Verwendung bei der Analog-zu-Digital-Umwandlung |
JP6486186B2 (ja) * | 2015-05-01 | 2019-03-20 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6572667B2 (ja) * | 2015-08-06 | 2019-09-11 | 株式会社デンソー | 電子制御装置 |
JP2017063355A (ja) | 2015-09-25 | 2017-03-30 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US10931122B2 (en) * | 2016-12-12 | 2021-02-23 | Analog Devices International Unlimited Company | Pre-charging circuitry for multiplexer |
CN106840440B (zh) * | 2017-03-03 | 2023-07-28 | 成都信息工程大学 | 一种基于mcu内部比较器的温度采集器及温度采集方法 |
US10284222B1 (en) * | 2018-02-09 | 2019-05-07 | Texas Instruments Incorporated | Delta-sigma converter with pre-charging based on quantizer output code |
WO2020050118A1 (ja) * | 2018-09-04 | 2020-03-12 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像素子および電子機器 |
JP7276207B2 (ja) * | 2020-03-10 | 2023-05-18 | 株式会社デンソー | 温度検出装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07131349A (ja) | 1993-11-02 | 1995-05-19 | Mitsubishi Electric Corp | アナログ/デジタル変換器 |
JP2679658B2 (ja) * | 1995-01-13 | 1997-11-19 | 日本電気株式会社 | A/d変換器 |
JP3819986B2 (ja) | 1997-02-24 | 2006-09-13 | 株式会社ルネサステクノロジ | アナログ/ディジタル変換器制御方法 |
KR100268886B1 (ko) * | 1998-01-13 | 2000-10-16 | 김영환 | 아날로그/디지탈 컨버터 |
-
2004
- 2004-01-20 JP JP2004011810A patent/JP4181058B2/ja not_active Expired - Fee Related
-
2005
- 2005-01-19 US US11/037,103 patent/US7049993B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7049993B2 (en) | 2006-05-23 |
JP2005210182A (ja) | 2005-08-04 |
US20050184894A1 (en) | 2005-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4705858B2 (ja) | アナログ・ディジタル変換回路 | |
JP4181058B2 (ja) | アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ | |
JP4203112B2 (ja) | Ad変換器およびad変換方法 | |
US10312932B2 (en) | Successive approximation analog-to-digital converter | |
US10638079B2 (en) | A/D converter, solid-state imaging device, method for driving solid-state imaging device, and electronic apparatus | |
JPH10303751A (ja) | アナログ/ディジタル変換器 | |
US6919837B2 (en) | Successive approximation analog/digital converter with reduced chip area | |
JP2016121967A (ja) | 半導体装置及び電池電圧の測定方法 | |
JPH11234134A (ja) | A/dコンバータ | |
US7804437B2 (en) | Analog-to-digital converter for accumulating reference voltages successively divided by two | |
CN105406868A (zh) | 用于模/数转换的自适应计时 | |
US20070296622A1 (en) | Combined AD/DA Converting Apparatus | |
KR102632360B1 (ko) | 병렬 카운팅 구조를 갖는 듀얼 슬로프 아날로그-디지털 변환기 | |
JP2001251188A (ja) | A/dコンバータ及びチョッパ型コンパレータ | |
JP2006108893A (ja) | 逐次比較型ad変換方法および逐次比較型ad変換装置 | |
JP2009077172A (ja) | アナログデジタル変換器及び撮像装置 | |
JP4639162B2 (ja) | アナログ・ディジタル変換器 | |
JP2001267925A (ja) | 逐次比較型ad変換器 | |
JPH07264071A (ja) | A/d変換器 | |
JP2997221B2 (ja) | A/d変換回路 | |
JP4941056B2 (ja) | アナログ信号処理回路および集積回路 | |
JP2009188736A (ja) | Ad変換器 | |
JP2005151304A (ja) | アナログ/デジタルコンバータおよびそれを搭載したマイクロコンピュータ | |
JP3298908B2 (ja) | アナログ・ディジタル変換器 | |
JP6486186B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050428 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20050606 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060707 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080801 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080826 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080828 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110905 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110905 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120905 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120905 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130905 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |