JP3941626B2 - 画像表示装置の分配処理装置 - Google Patents

画像表示装置の分配処理装置 Download PDF

Info

Publication number
JP3941626B2
JP3941626B2 JP2002224260A JP2002224260A JP3941626B2 JP 3941626 B2 JP3941626 B2 JP 3941626B2 JP 2002224260 A JP2002224260 A JP 2002224260A JP 2002224260 A JP2002224260 A JP 2002224260A JP 3941626 B2 JP3941626 B2 JP 3941626B2
Authority
JP
Japan
Prior art keywords
distribution processing
processing device
data
display
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2002224260A
Other languages
English (en)
Other versions
JP2004062115A (ja
Inventor
隆平 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nichia Corp
Original Assignee
Nichia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nichia Corp filed Critical Nichia Corp
Priority to JP2002224260A priority Critical patent/JP3941626B2/ja
Publication of JP2004062115A publication Critical patent/JP2004062115A/ja
Application granted granted Critical
Publication of JP3941626B2 publication Critical patent/JP3941626B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、画像表示装置の分配処理装置に関するものである。
【0002】
【従来の技術】
今日、発光ダイオード(Light Emitting Diode、以下「LED」とも呼ぶ。)等の高輝度の発光素子が、光の三原色である赤(Red)、緑(Green)、青(Blue)のRGBそれぞれにつき開発されたため、大型の自発光型フルカラーディスプレイが作製されるようになった。中でも、LEDディスプレイは軽量、薄型化が可能で、且つ消費電力が低い等の特徴を有するので、屋外でも使用可能な大型ディスプレイとして需要が急激に増加している。サイズの大きな大型LEDディスプレイでは多数のLEDが使用され、例えば縦300×横400の場合は合計12万ものLED群が使用される。
【0003】
LEDディスプレイの駆動方式としては、一般にダイナミック駆動方式が用いられている。例えば、図1に示すように、M行×N列のドットマトリクスで構成されたLEDディスプレイの場合、各行に位置する発光素子であるLED11aのアノード端子が1つのコモンソースライン12に共通に接続され、各列に位置するLEDのカソード端子がその列の電流ライン13に共通に接続されている。電流ライン13には、それぞれ定電流源14aが接続されている。M行あるコモンソースライン12が所定の周期で順次ONされ、ONしたラインに対応する画像データに応じて、N列ある電流ライン13にLED駆動電流が供給される。これにより各画素のLED11aにその画像データに応じたLED駆動電流が印加され、画像が表示される。
【0004】
屋外に設置するような大型LEDディスプレイは、複数のLEDユニットを組み合わせて構成されるものが一般的である。各LEDユニットには、基板上にRGBを一組とする発光ダイオードがドットマトリクス状に配置されており、各々のLEDユニットが上述のLEDディスプレイと同様の動作を行う。LEDユニットを複数組み合わせて全体で一のフラットディスプレイを構成する場合、表示される画面の情報の内各部分が各々のLEDユニット上に表示される。
【0005】
このようなLEDユニットを複数組み合わせてLEDディスプレイを構成する場合、各LEDユニットの駆動回路に対し、それぞれに必要な画像データを外部の画像データソースから転送するためのコントローラが必要となる。このような装置はターミナルアダプタ(以下、「分配処理装置」と呼ぶ。)と呼ばれる。
【0006】
分配処理装置の一例を図2に示す。この図に示す分配処理装置1は、長距離受信装置1Aと分配部1Bとで構成される。長距離受信装置1Aは、表示制御装置10と接続するための入力側インターフェース2と、分配部1Bに送出するための出力側インターフェース3を備える。表示制御装置10は、画像表示装置に表示する画像などの情報を外部の画像データソースなどから取得し、このデータを分配処理装置内部で処理できるフォーマットに変換して、分配処理装置1に送出する。表示制御装置10と長距離受信装置1Aは同軸ケーブル4にて接続され、長距離受信装置1Aと分配部1Bとはフラットケーブル15で接続される。長距離受信装置1Aは、表示制御装置10で変換されたデータをシリアルで受信し、パラレルに変換して分配部1Bに送出する。各分配部1Bは長距離受信装置1Aからのパラレルデータに基づいて各LEDユニット5を点灯駆動するため、LEDユニット5の駆動回路6に接続されている。また分配部1Bは複数の分配部1B同士を直列に接続することができ、次段の分配部1Bと接続するインターフェースを備える。複数接続された各分配部1Bは、長距離受信装置1Aで受信したデータに基づいて、各々に接続されたLEDユニット5の駆動回路6を駆動する。駆動回路6はそれぞれ該当する画像データをLEDユニット5に表示するため、倍速表示などを行い、その結果LEDディスプレイ全体に所望の画像が表示される。
【0007】
【発明が解決しようとする課題】
しかしながら、この方式の分配処理装置では、表示すべき画像データを分配部1Bが一旦メモリに蓄えて、分配部1Bに接続されたLEDユニット5に分配する必要があり、分配部1Bに接続されるLEDユニット5の数が多くなると、その分だけ蓄えるべき画像データの量が多くなり、大容量のメモリが必要になるという問題があった。メモリは容量が大きくなるほど高価であるため、LEDユニット5を多数接続して大画面のLEDディスプレイを構成しようとすれば、製造コストが高くなるという欠点があった。
【0008】
さらにこの方式の分配処理装置ではユニット間の接続形態が制限されるという問題もあった。LEDユニット同士のインターフェースは、一般にフラットケーブルなどでパラレル接続された低速なものが使用されている。リボン状のフラットケーブルでは、配線長に限界があり、例えば50cm以上といった長い距離とすることができない。このためユニット間をある程度近接させて配置する必要があり、ケーブル長の制限によりユニットの配置条件が制限されるという問題があった。
【0009】
一方、図3に示すように、各ユニット同士を同軸ケーブル4で接続することにより、ユニット間を離間して配置できる画像表示装置の回路構成が開発されている。この図に示す分配処理装置1の回路基板は、離間して配置する基板同士でデータ通信を行うための入力用、出力用のインターフェース7、8をそれぞれ備えている。これらのインターフェース7、8を利用して、基板同士を同軸ケーブル4で接続しデータ通信を行うことができる。また分配処理装置1の各回路基板1CとLEDユニット5とのインターフェース部分は、回路基板1Cが直接LEDユニット5に接続できるように、LEDユニット制御用インターフェースとして3つの出力ポート16を備えている。この基板を使用すると、1つの基板で4列のLEDユニット5を3段接続して、計12枚のLEDユニットブロックが構成できる。
【0010】
しかしながらこの回路構成でも、各回路基板1Cが担当するイメージデータを一旦メモリに蓄える必要があるため、回路基板1Cに接続するユニット数分のメモリが回路基板1C毎に必要になるという問題があった。例えば12枚のLEDユニット5を接続するには、12×(LEDユニット一枚当たりの画素数)×3色に相当する大容量のメモリを回路基板1Cに備える必要がある。このためメモリのコストが高価になる上、これを駆動するドライバ回路9も複雑になり、回路の製造コストが高くなるという問題があった。さらに、接続できるLEDユニット数は、回路基板1Cの有する出力ポート16の数によって制限されていた。すなわち出力ポート数以上のLEDユニット5を接続できないことが回路設計上の制約となり、1ブロック当たりのLEDユニットを拡張できないという欠点があった。加えて、回路基板1C同士を接続する同軸ケーブル4を接続するインターフェースが高価であるという欠点もあった。
【0011】
本発明は、これらの欠点を解消するために開発されたものである。本発明の主な目的は、安価な回路構成で自由に設計できる画像表示装置の分配処理装置を提供することにある。
【0012】
【課題を解決するための手段】
上記目的を実現するために、本発明の請求項1に記載される画像表示装置の分配処理装置は、複数の表示ユニットを連結して構成される表示部に表示する画像に関するデータを画像データソースから受信し、受信したデータに基づいて必要なデータを画像表示装置の表示部に向けて転送するものである。この分配処理装置は、複数の分配処理装置同士を連結してデータ通信を行うための分配処理装置用インターフェースと、画像表示装置の表示部を構成する発光素子の駆動回路にデータを転送するための表示ユニット用インターフェースを有し、前記分配処理装置用インターフェースは前記表示ユニット用インターフェースよりも高速なデータ転送を可能とする。
【0013】
また二以上の分配処理装置を連結して一の分配処理装置集合体を構成し、各分配処理装置集合体は他の分配処理装置集合体へのデータ転送を行うための集合体用インターフェースを有するとともに、各表示ユニットに固有の識別情報を付与してパケット形式でデータ転送を行うよう構成されており、さらに分配処理装置集合体に対して全体として一の識別情報を予め付与している。
【0014】
この表示ユニットは、例えば複数の発光素子をマトリクス状に配列したものが使用でき、LEDユニットなどが含まれる。この分配処理装置は、表示ユニットをユニット式に複数組み合わせてより大きな表示画面を構成する画像表示装置の駆動回路に使用できる。
【0015】
集合体用インターフェースは、分配処理装置集合体を構成する分配処理装置の内、少なくとも一に設ける。好ましくは両端に位置する分配処理装置に設けるが、すべての分配処理装置に設けてもよいし、あるいは各分配処理装置集合体毎に別途集合体用インターフェースを外付けしてもよい。転送されるデータは、画像データのみとする他、画像データに加えてその制御データを付加したデータを用いてもよい。
【0016】
さらに、本発明の請求項に記載される画像表示装置の分配処理装置は、上記に加えて、各分配処理装置同士の連結をパラレル接続としている。
【0017】
分配処理装置用インターフェースに他の分配処理装置を接続可能とすることで、表示ユニットを接続する出力ポート数を、一の分配処理装置に搭載された出力ポート数に制限されることなく、接続する分配処理装置の数を追加、削除して所望の出力ポート数に調整できる。このように分配処理装置を追加可能な構成とすることで、分配処理装置集合体に接続可能な表示ユニット数を増減することが可能となる。さらに分配処理装置同士は分配処理装置用インターフェースによって離間して接続することができるので、表示ユニットの配列に応じて各分配処理装置を配置することができる。
【0018】
さらにまた、本発明の画像表示装置の分配処理装置は、各分配処理装置集合体の間を連結するシリアル接続部において、分配処理装置集合体を構成する各分配処理装置間を連結するパラレル接続部よりも転送速度を速くして、接続長を長くすることもできる。これには、例えばLVDS信号レベルなどを利用した高速伝送方式が採用できる。
【0019】
【発明の実施の形態】
以下、本発明の実施の形態を図面に基づいて説明する。ただし、以下に示す実施の形態は、本発明の技術思想を具体化するための画像表示装置の分配処理装置を例示するものであって、本発明は画像表示装置の分配処理装置を以下のものに特定しない。
【0020】
さらに、この明細書は、特許請求の範囲を理解し易いように、実施の形態に示される部材に対応する番号を「課題を解決するための手段」の欄に示される部材に付記している。ただ、特許請求の範囲に示される部材を、実施の形態の部材に特定するものでは決してない。また各図面が示す部材の大きさや位置関係などは、説明を明確にするため誇張していることがある。さらに、本発明を構成する各要素は、複数の要素を同一の部材で構成して一の部材で複数の要素を兼用する態様としてもよい。
【0021】
[実施例1]
図4に、本発明の一実施例に係る分配処理装置1を用いてLEDフラットパネルを構成する一例を示す。この図に示す装置は、複数の分配処理装置1a、1b・・・を連結して一の分配処理装置集合体17を構成する様子を示している。分配処理装置集合体17には表示部18が接続される。表示部18は複数のLEDユニット5を相互に連結して、一のフラットパネルディスプレイとしたものである。
【0022】
図4に示す分配処理装置1aは、集合体用インターフェース19、分配処理装置用インターフェース20、表示ユニット用インターフェース21の3種類のインターフェースを備える。集合体用インターフェース19は、表示制御装置10からデータを受け取ると共に、必要な処理を行った後次段の分配処理装置1bに転送するためのものである。必要な処理には、例えばデータをシリアル−パラレル変換する処理などがある。次段の分配処理装置1bは同様にデータをさらに次段の分配処理装置(図示せず)に転送し、このようにして順次データを転送する。単方向通信の場合は最終段の分配処理装置から表示制御装置10にデータを返すが、図4の例では双方向通信を採用することによって、最終段の分配処理装置は表示制御装置10にデータを返す必要がない。このようにして、分配処理装置集合体17全体と表示制御装置10との間でデータ通信が行われる。データ通信の転送速度はシリアル転送にて高速に行われ、パケット形式にてデータを送出する。
【0023】
表示制御装置10は、画像データのソース源を接続し、この画像データを分配処理装置内部で処理できるフォーマットに変換するLEDディスプレイ制御装置である。画像データのソース源は、映像再生装置などの外部装置を表示制御装置10に接続する。あるいは、画像データのソース源を内蔵する表示制御装置10としてもよい。また、画像データのフォーマットを変換する機能は、表示制御装置10に持たせる他、分配処理装置側に持たせても良い。
【0024】
集合体用インターフェース19は、分配処理装置用入力端子と出力端子で構成され、分配処理装置1を構成する基板の端部から表出するように固定されている。図4に示すLEDパネルは、端部に位置する分配処理装置1が外部データの受け渡しを担当し、次段以降に接続される分配処理装置1に対しデコードしたデータを送出する。いかえると、分配処理装置1aは集合体用インターフェース19を使用するが、分配処理装置1b以降は集合体用インターフェース19を必要としない。ただ、分配処理装置1aと同じタイプのものをb以降すべてにわたって使用してもよい。また図示しないが、端部もしくは特定の部位に位置する分配処理装置1にのみ集合体用インターフェースを設けることもできる。この場合の集合体用インターフェースは入力専用、出力専用としてもよい。
【0025】
この実施例では、集合体用インターフェース19のコネクタは数百Mbクラスの高速な転送速度を有し、パケットデータをシリアル転送できる十分な速度を実現している。汎用のインターフェースコネクタを使用することで、これらを接続するケーブルも通常のLAN用ツイストケーブルが使用でき、製造コスト削減に寄与する。
【0026】
集合体用インターフェース19は、復号処理部と接続されている。この回路によって、転送されたパケットデータを復号化するとともに、LEDの駆動回路6に送出するための所定の転送速度に変換される。この転送速度は、一般に分配処理装置同士の転送速度よりも遅い。
【0027】
分配処理装置1aは自己の担当するデータを受領すると共に、元のデータは分配処理装置用インターフェース20から次段の分配処理装置1bに送出される。受領したデータは復号処理部で復号化して、表示ユニット用インターフェース21に送出する。なお、パケットデータの復号化は、データを受領する分配処理装置1aで行い、復号化したデータを次段の分配処理装置1bに送信する形態としてもよいし、あるいは各分配処理装置1毎に復号処理部にてそれぞれ復号化を行う構成としても良い。
【0028】
分配処理装置用インターフェース20は、パラレルポートとなっており、複数のデータ列を並列に送出する。受け取ったデータの内、分配処理装置1bは自身の担当するLEDユニット5に相当するデータを抽出するとともに、データをさらに次段の分配処理装置1cに送出する。
【0029】
図4の例では、分配処理装置1同士は分配処理装置用インターフェース20の基板−基板コネクタによって直接接続されている。このコネクタの形状は、隣接する分配処理装置1同士が相互に連結できるように、例えば一方を雄型、他方を雌型とする相互に嵌着あるいは係止可能な形状に成形しており、分配処理装置1の両側にそれぞれを突出させている。両側にそれぞれ雄型、雌型のコネクタを突出させる分配処理装置1は、隣接する分配処理装置1同士を順次連結させて分配処理装置1の数を追加し増設することができる。このように、コネクタに分配処理装置1同士の電気信号の接続のみならず、物理的な連結機能を備えさせている。
【0030】
上述した例では、各基板に高速なインターフェースを備えている。ただ、本発明はこの構成に限らず、分配処理装置1ユニットの端部に位置する基板のみに高速なインターフェースを設ける構成とすることもできる。この構成では、入力段の基板と出力段の基板にのみ高速なインターフェースを設け、中間部分の基板は低速なパラレルポートのみを有する基板として、中間部分の基板から高速なインターフェースを省略してこの基板を低コストに抑えることができる。入力段と出力段の基板は、入出力インターフェースをそれぞれ有する同一タイプの基板を利用すれば、基板の種類は2種類に抑えることができるので、使用の際にもこれらを混同することなく便利に使用できる。あるいは、入力段には入力ポートのみを有する基板を、出力段には出力ポートのみを有する基板を利用してもよい。
【0031】
画像情報や制御情報などのデータは、パケット形式で送られる。パケット形式のデータは、データ以外に転送先を示す識別情報、いわゆるID情報を付加している。予め分配処理装置1にはユニット全体として一のID番号が付与されており、このID番号と一致するIDの付加されたパケットデータを分配処理装置集合体17側で選択して、自身宛のデータを取得する。なお分配処理装置集合体17に付与されるIDはハードウェア的に設計段階で付与しておくこともできるが、好ましくはソフトウェア的に任意に付与できるものとする。前者の方式では、各基板に設けられたID設定用のディップスイッチを切り替えることにより所定のID番号を設定する。これに対し後者の方式では、分解および組み立て可能なディスプレイパネルを使用する場合、ディスプレイを設置する毎に所定のID番号を自動的に付与できる。このため、ハード的にID番号を付与する方式に比べて、ソフト的にIDを付与する方式は各パネルの番号に応じて構築する必要がないため便利に使用でき、かつ各パネルを同一の仕様として汎用的に使用できるというメリットがある。
【0032】
分配処理装置1毎にIDを付与するのでなく、分配処理装置1の集合体である分配処理装置集合体17をあたかも一の分配処理装置1のように扱い、これに対して一のIDを付与する方式は、分配処理装置1を使用目的や用途に応じて自由に組み合わせて設計し、その構成に応じて適切な形で一つの分配処理装置1のように扱うことができ、回路構成の柔軟性に貢献している。パケットデータは表示する画像データを構成するフレーム毎に送信される。
【0033】
分配処理装置1b以下は、分配処理装置1aから集合体用インターフェースを省いた2種類のインターフェースを備えている。ただ、分配処理装置1aと同じタイプのものを使用してもよい。
【0034】
このように、複数の分配処理装置1を連結した一の分配処理装置1にLAN用ケーブルなどを使用して画像データを転送する方式は、複数の分配処理装置1の集合体をあたかも大きな分配処理装置1として扱うことができ、ディスプレイの規模に応じて容易に設計できるという高い自由度を提供する。
【0035】
分配処理装置用インターフェース20は、隣接する分配処理装置1同士を連結するコネクタの役割を果たすとともに、データをやりとりするためのものである。集合体用インターフェース19から得られたデータは、復号化処理されて、表示部で表示される画像データが抽出され、各分配処理装置1において表示ユニット用インターフェース21から表示部に送られる。表示ユニット用インターフェース21は、分配処理装置1と表示部を構成するLEDユニット5と接続されている。接続形態には、パラレルもしくはシリアル接続が利用できる。このようにして画像表示装置が構成される。
【0036】
表示部は複数の表示ユニットを相互に連結することで構成される。この例では、発光素子としてLEDを採用している。LEDをRGB一組を一画素として、ドットマトリックス状に配列したLEDのモジュール群であるLEDユニット5を表示ユニットとして一つの表示器を構成している。複数のLEDユニット5を組み合わせて、一のフラットパネルディスプレイを構成する。組み合わせ方法は、縦横のアスペクト比を3:4としたVGAタイプとして平板型のフルカラーディスプレイを構成する他、縦横いずれか一方向に延長した案内板やコピーベルト状とするなど、使用状況に応じてLEDディスプレイの構成を変更することにより表示部の形状や大きさを任意に設計できる。また表現方法も、フルカラーディスプレイに限られず、単一色のLEDを使用する単色表示や2色、3色表示としたり、発光素子の配置を特定の文字や数字、記号などのキャラクタパターンに配した情報表示板としても応用できる。
【0037】
表示部1は、導電性パターンが形成された基板上に、複数の発光素子11をM行×N列のマトリックス状に配列している。発光素子11には、LEDなどが利用される。この実施例では、RGBがそれぞれ発光可能な各発光ダイオードを3個、1画素単位で所定のピッチで配設し、表示面を構成している。各画素毎にRGBを隣接させたLEDは、フルカラー表示を実現できる。ただ本発明はこの構成に限られず、2色を近接して配置することも、また一色につき2個以上のLEDを配置することもできる。このようにして、複数の分配処理装置1を接続した分配処理装置集合体17は、表示制御装置10から取得した画像データを配信する。
【0038】
さらに、図4に示すように各分配処理装置集合体17同士もデータ通信可能な状態に接続されている。各分配処理装置集合体17同士は表示制御装置10を含めて環状に接続され、表示制御装置10から転送されるデータは各分配処理装置集合体17を一巡して最終的に表示制御装置10に戻るように構成される。各分配処理装置集合体17同士を結ぶインターフェースが集合体用インターフェース19であり、集合体用インターフェース19を介して画像データを受け取り、必要な処理を行うとともに次段の分配処理装置集合体17に転送する。次段の分配処理装置集合体17は同様にデータをさらに次段の分配処理装置集合体17に転送する。このようにして順次データを転送していき、最終段の分配処理装置集合体17は表示制御装置10にデータを返す。この転送速度はきわめて高速で行われ、パケット形式にてデータを転送する。なお、双方向通信による場合は、環状に接続する必要はない。
【0039】
[実施例2]
また図5に、本発明の第2実施例に係る分配処理装置集合体の構成例を示す。図5に示す例では、分配処理装置用インターフェース20をフラットケーブルの接続としている。従前の図4の例では、図において縦方向のLEDユニット5の幅が分配処理装置1の幅に比してそれほど大きくないため、分配処理装置1同士を近付けて配置することができる。一方、図5の例のようにLEDユニット5の縦方向の幅が大きい場合は、分配処理装置1を離して配置する必要がある。このような場合に、図5のような分配処理装置1を離間させて配置する接続形態が利用される。フラットケーブルを介した接続であっても、データの転送速度などの面において分配処理装置1の直付けと変わることなく使用できる。このように、各分配処理装置1同士の接続形態は、接続されるLEDユニット5の形態や使用状況に応じて適宜選択される。
【0040】
[実施例3]
さらにまた図6に、本発明の第3実施例に係る分配処理装置集合体の構成例を示す。図6に示す例では、分配処理装置集合体17同士を集合体用インターフェース19で接続している。この図では分配処理装置集合体17がそれぞれ一の分配処理装置1のみで構成されているが、複数の分配処理装置を連結した分配処理装置集合体を使用することができるのはいうまでもない。
【0041】
集合体用インターフェース19には分配処理装置接続ケーブル22が接続され、分配処理装置接続ケーブルで分配処理装置同士が接続される。集合体用インターフェース19は、LVDS信号レベルといった高速伝送用のインターフェースを採用している。LVDSは低電圧差動信号であり、電圧レベルが数百mV程度の低電圧で、数百Mbのデータ転送速度を備える通信に採用される信号レベルである。また分配処理装置接続ケーブル22には、シールド付きカテゴリ5などの汎用LANケーブルが使用できる。シールド付きケーブルを使用すると信号が外部ノイズからシールドされるので、電磁放射ノイズ(EMI)を大幅に低減できる。またシリアル転送により高速にデータを転送でき、伝送レートも高くなる。シリアル転送方式には、IEEE1394やRS−232C、RS−422、USB、シリアルATAなどを採用することができる。さらに本発明の実施例においては、物理的なケーブル等を用いた有線接続に限られず、無線LAN、Bluetoothなどの電波を使った通信や、赤外線通信、光通信などを利用した無線による接続も利用できる。
【0042】
図5のようなリボン状のフラットケーブルで接続する場合は、インターフェース回路に使用されるCMOSやTTLの制限からケーブルの接続長に限界がある。これに対して図6のようにLVDS信号レベルなどを採用して接続する方式は、フラットケーブルなどで接続できないような長い距離であっても、接続が可能でかつ外部ノイズにも強い安定した高速なデータ通信を比較的安価に実現できる。
【0043】
以上のように、本発明の実施例では画像表示装置の利用状況に応じて、図5のような接続や図6のような接続など、いずれを採用することもできる。それは、本発明の実施例に係る分配処理装置1が高速のインターフェースと低速のインターフェースを備えているからである。本発明の実施例では、分配処理装置1同士の距離や配置に応じた適切な接続形態を採用できる。これは従来の分配処理装置1では成し得なかった効果である。
【0044】
また、このことは分配処理装置1を適宜追加して接続、表示可能なLEDユニット数を変更できることと相俟って、複数のLEDユニット5を組み合わせたディスプレイパネルを構築する際の使い勝手を飛躍的に改善する。つまり、LEDユニット5の数や配置に応じて、分配処理装置1を最適に接続できるという特長が実現される。
【0045】
すなわち、構成するLEDユニット5自体が小さい場合は、図4に示すように分配処理装置1同士をフラットケーブルなどを使わず直接接続している。一方、図5に示すようにLEDユニット5のサイズが大きい場合は、分配処理装置1同士を適宜離間させて配置できる。また、LEDユニット5の使用形態によっては、ディスプレイ自体を離して配置することもあり得る。このような態様であっても、図6に示すような集合体用インターフェース19を利用することで、適切な位置に分配処理装置1を配置できる。また、LEDユニット5の接続数を変えることで、表示部の面積や形状を自由に変化できる。LEDユニット5の接続数は、分配処理装置1に備える表示ユニット用インターフェース21のポート数で決まるが、本発明の実施例ではLEDユニット5を連結して増設できるので、ポート数の制限を受けることなく自由に接続ユニット数を設定できる。特に、移動や運搬の際にLEDユニット5を分解し、屋外等に設置する際に所望の構成に組み立て可能な屋外表示用のLEDディスプレイとして表示部を使用する場合、ディスプレイの配置に大きな自由度が与えられ、利便性を向上させることができる。さらに分配処理装置1の柔軟な配線構造が可能で、ローコストでコンパクトな回路基板を構成することができる。このように、本発明の実施例ではLEDユニット5に対応して拡張性の高い分配処理装置1とすることで、表示部に使用するLEDユニット自体の汎用性を高めている。
【0046】
さらにこの実施例ではLVDS信号レベルで双方向バスを実現している。双方向通信によって、LEDユニット5部の異常検出などを行わせることも可能になる。また従来のように片方向バスで画像データのみを転送するのでなく、双方向バスを使用し、画像データに加えて制御データも転送できる。
【0047】
従来のように同軸ケーブルを分配処理装置接続ケーブルとして使用すると、ケーブル自体が太く扱い難いという問題があったが、LVDS信号レベルを使用することでより細いケーブルを使用して取り扱いを容易にできる。さらに図3に示す従来例の分配処理装置1では、同軸ケーブルを使った長距離データ転送用インターフェースを採用していたため、高価であった。このインターフェースではケーブルの接続長を200m程度まで延長することができるが、現実にはそのような長距離の接続が必要な場面は稀である。実際の場面ではここまでのスペックは殆ど必要なく、分配処理装置集合体17のユニット間を接続させるには数メートルの距離で足りる。よって本実施例は、中距離のデータ転送用インターフェースを採用して、ケーブル長が1m〜10m程度まで接続できるように設計している。特に本発明の実施例では、表示ユニットの接続形態に応じて構築できる構成の自由度の高い分配処理装置1としているので、多くの場合はこの仕様で十分対応できる。仮に必要な距離に不足したとしても、中継器(リピータ)を介在させればさらに接続長を延長できる。中継器は、受信したデータをそのまま発信する装置である。このように本発明の実施例では、オーバースペックを排して過不足のない仕様の装置とし、コストを適正に抑えることを実現している。
【0048】
さらに、従来は表示すべき画像データの情報を各LEDユニット5用の駆動回路6に送信するために、分配処理装置1に備えるメモリに蓄えていた。このため、分配処理装置1は接続されるLEDユニット5の数に相当するメモリが必要であった。例えば表示部としてLEDユニット5を3×4の12枚接続する場合、12枚のLEDユニット5で表示すべきデータを一度に蓄積できる容量を有するメモリが必要となっていた。大容量のメモリは高価であり、これがコストアップの要因となっていた。これに対し本発明の実施例では、分配処理装置1側で備えるメモリの容量は一ユニット分で足りるので、大容量メモリを必要としないという優れた特長が実現される。これは各分配処理装置1がそれぞれ担当するLEDユニット5用の画像データを並列に処理しているからである。
【0049】
本発明の実施例では、LEDの点灯にダイナミック駆動方式を採用している。ダイナミック駆動方式では、図1に基づいて説明したように、点灯するLEDの接続されるコモンソースラインを順次切り替えていく。切り替え速度に応じて、LEDの点灯を制御するためのデータの読み込みが必要となる。フレームの切り替え周期が速くなると、データの読み込み速度も高速化しなければならない。例えば、表示のちらつきを抑えるために4倍速表示を行う場合、ビデオ周期である60Hzの4倍のスピードでコモンソースラインを切り替える必要があり、これに応じて読み出しスピードを高速化しなければならない。従来は時分割でデータを一括して転送した後、蓄えられたデータを読み込んでいく方式が採用されていた。すなわち、表示すべき1フレーム分の画像データを一旦RAMなどの高速読み出しが可能なメモリに蓄積して、メモリに読み込まれたデータに対してパラレルバスから読み込んで4倍速表示などの処理を行っていた。この方式では、一旦1フレーム分の画像データを蓄えるための高速な一時メモリが分配処理装置1に必要となる。このような大容量のメモリは高価であり、また駆動回路6も複雑で回路自体が大型化し、回路を収納する筐体も大きくなるという欠点があった。
【0050】
これに対し本発明の実施例では、分配処理装置1に必要なメモリ容量は、(分配処理装置1が有する表示ユニット用インターフェース21のポート数)×(1の表示器)分の表示データで足りる。各分配処理装置1は、担当する画像データのみをインターフェースから高速なシリアル転送により受け取る。そして接続されるLEDユニット5のデータ分のみをRAMに蓄積して読み出し、これを1段目、2段目というように行方向に接続されたLEDユニット5に順次転送していくなどの処理を行う。このため、例えばM×NのLEDユニット5を接続する分配処理装置集合体17では、M行に相当するデータのメモリのみを全分配処理装置集合体17の全体が有しておれば良い。各分配処理装置1が3ポートの表示ユニット用インターフェース21を備えているならば、3つのLEDユニット5に相当する画像データ分のメモリのみで足りることになる。また各LEDユニット5側にも、LEDユニット5で表示されるデータ分に相当するメモリを持たせることができる。分配処理装置1側に大容量のメモリを持たせると、接続するLEDユニット5数が少ない場合はメモリ容量が無駄になるが、LEDユニット5側にメモリを持たせると、必要分のみで済むため、コストに見合った効率的な利用が実現できる。このように、表示部に接続された各分配処理装置1で、それぞれが担当するLEDユニット5の画像データのみを処理することで、処理は並行して進む。この結果、メモリが小さくて済むため、製造コストを低減し回路構成の簡素化、装置の小型化、筐体の小型化などのメリットが得られ、全体のコスト削減に寄与できる。
【0051】
図7に、一の分配処理装置を構成する論理回路の一例を示す。この図に示す分配処理装置は、画像データを保持するためのメモリとして、2つのRAMを内蔵している。これによって、2画面分のデータを画像データを保持することができ、一方のRAMで画像表示データを書き込む間、他方のRAMから既に構成された画像表示データを読み込むことが可能となり、データの書き込みと読み出しを並行して実行することにより高速な動作が実現される。各々のRAMはデュアルポートRAM(DPRAM#1、DPRAM#2)であり、書き込み用端子と読み出し用端子を個別に備える。図において左側のセレクタ(SEL)に接続される端子が書き込み用であり、右側のSELに接続される端子が読み出し用である。また各DPRAMへの書き込み、読み込み時のアドレスは、それぞれ書き込み用アドレス生成器(WR_ADR)、読み込み用アドレス生成器(RD_ADR)で指定される。これらの動作はインクリメントに、書き込みクロック(WRCLK)、読み込みクロック(RDCLK)のタイミングに従ってそれぞれ実行される。WRCLKはDS−LINK受信部から取得される。またRDCLKはユニット・データストロブ・リンク・タイミングジェネレータ(Unit DS−LINK TG)によって生成される。Unit DS−LINK TGは、DS−LINK受信部に接続される。
【0052】
また図7の分配処理装置において、左側のDS−LINK受信部、DS−LINK送信部は集合体用インターフェースを構成する。また右側の端子はLEDユニット5と通信を行うための表示ユニット用インターフェース21を構成し、双方向通信を実現している。双方向通信により、表示ユニット用インターフェース21を介してLEDユニット5からの情報を表示制御装置10に返すことができ、例えばLEDの障害情報などを検出し、表示制御装置10に通知することができる。
【0053】
さらに下側の端子は、分配処理装置集合体を構成する他の分配処理装置と通信を行うための分配処理装置用インターフェース20を構成している。この分配処理装置用インターフェース20は、データの転送速度を落としてパラレル接続としている。分配処理装置用インターフェース20に他の分配処理装置を接続することができるので、LEDユニット5を接続する出力ポート数は一枚の分配処理装置に搭載された数に制限されることなく、接続する分配処理装置の数を追加、削除して所望の出力ポート数に調整することができる。これによって少ないポート数の分配処理装置を使用しても、多くのLEDユニットから成る大画面ディスプレイを構成することができる。
【0054】
さらにまた、ユニットIDコントローラ(U_ID_CTL)は、分配処理装置に接続された各LEDユニットに対し、固有の識別情報としてID番号を付与するためのものであり、装置の立ち上げ時にユニット間で通信を行い、ユニットの構成に応じて自律設定される。したがって、LEDユニット同士の接続形態に応じて、各LEDユニット5毎に固有のID番号を付与することができ、各LEDユニット5で表示すべき画像データにID番号を設定したパケットデータを通信することによって、各LEDユニットに必要な画像データが配信され、表示部全体で所望の画像表示を行うことができる。この構成によって、分配処理装置用インターフェース20でLEDユニットの接続数を調整できることに加えて、表示部を構成するLEDユニット5の数やレイアウトなどを任意に設定でき、ユーザの自由を高めることができる。
【0055】
なお、RAMは図7の例のように内蔵する他、外付けの構成とすることもできる。さらに、内蔵するRAMで容量が不足する場合に、外付けのRAMによってメモリ容量を補充する構成とすることも可能である。図7の分配処理装置に、外付けのRAMとしてSRAM#0を付加した一例を、図8に示す。
【0056】
【発明の効果】
以上説明したように、本発明の画像表示装置の分配処理装置によれば、ユニットのサイズや配列、構成などに応じて、分配処理装置の構成を自由に変更することができる。表示部として方形状のLEDディスプレイを使用する場合に限られず、例えば横に長いサインや電光表示板、掲示板、表示板、案内板のような細長いパネルであっても、これに応じて分配処理装置を配列することで対応できる。さらにディスプレイやパネルを離間した配置とすることも可能である。
【0057】
また表示部の配置だけでなく、大きさの制限も緩和されるメリットもある。つまり、表示部を構成するLEDユニットの接続数が各分配処理装置の基板が有するポート数に限られることなく、分配処理装置を追加することで拡張することが可能である。このように自由度の高い利用性に富むディスプレイを構成可能な特長も実現される。
【図面の簡単な説明】
【図1】 画像表示装置の駆動方式の概略を示す回路図である。
【図2】 従来の分配処理装置の一例を示す概略図である。
【図3】 従来の分配処理装置の他の一例を示す概略図である。
【図4】 本発明の一実施例に係る分配処理装置集合体の一例を示す概略図である。
【図5】 本発明の他の実施例に係る分配処理装置の一例を示す概略図である。
【図6】 本発明の他の実施例に係る分配処理装置の一例を示す概略図である。
【図7】 本発明の一実施例に係る分配処理装置の回路構成の一例を示す概略図である。
【図8】 本発明の他の実施例に係る分配処理装置の回路構成の一例を示す概略図である。
【符号の説明】
1・・・分配処理装置
1A・・・長距離受信装置
1B・・・分配部
2・・・入力側インターフェース
3・・・出力側インターフェース
4・・・同軸ケーブル
5・・・LEDユニット
6・・・駆動回路
7・・・入力用インターフェース
8・・・出力用インターフェース
9・・・ドライバ回路
10・・・表示制御装置
11a・・・LED
12・・・コモンソースライン
13・・・電流ライン
14a・・・定電流源
15・・・フラットケーブル
16・・・出力ポート
17・・・分配処理装置集合体
18・・・表示部
19・・・集合体用インターフェース
20・・・分配処理装置用インターフェース
21・・・表示ユニット用インターフェース
22・・・分配処理装置接続ケーブル

Claims (2)

  1. 複数の表示ユニットを連結して構成される表示部に表示する画像に関するデータを画像データソースから受信し、受信したデータに基づいて必要なデータを画像表示装置の表示部に向けて転送する画像表示装置の分配処理装置であって、
    複数の分配処理装置同士を連結してデータ通信を行うための分配処理装置用インターフェースと、
    画像表示装置の表示部を構成する表示ユニットにデータを転送するための表示ユニット用インターフェースを有し、
    前記分配処理装置用インターフェースは前記表示ユニット用インターフェースよりも高速なデータ転送が可能であり、
    以上の分配処理装置を連結して一の分配処理装置集合体を構成し、各分配処理装置集合体は他の分配処理装置集合体へのデータ転送を行うための集合体用インターフェースを有するとともに、各表示ユニットに固有の識別情報を付与してパケット形式でデータ転送を行うよう構成されており、
    分配処理装置集合体に対して全体として一の識別情報を予め付与してなることを特徴とする画像表示装置の分配処理装置。
  2. 各分配処理装置同士の連結をパラレル接続としてなることを特徴とする請求項1に記載の画像表示装置の分配処理装置。
JP2002224260A 2002-07-31 2002-07-31 画像表示装置の分配処理装置 Expired - Lifetime JP3941626B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002224260A JP3941626B2 (ja) 2002-07-31 2002-07-31 画像表示装置の分配処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002224260A JP3941626B2 (ja) 2002-07-31 2002-07-31 画像表示装置の分配処理装置

Publications (2)

Publication Number Publication Date
JP2004062115A JP2004062115A (ja) 2004-02-26
JP3941626B2 true JP3941626B2 (ja) 2007-07-04

Family

ID=31943787

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002224260A Expired - Lifetime JP3941626B2 (ja) 2002-07-31 2002-07-31 画像表示装置の分配処理装置

Country Status (1)

Country Link
JP (1) JP3941626B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1480195B1 (en) * 2003-05-23 2008-05-07 Barco N.V. Method of displaying images on a large-screen organic light-emitting diode display, and display used therefore
JP4170253B2 (ja) * 2004-04-28 2008-10-22 株式会社ナナオ 画像表示装置
JP4684579B2 (ja) * 2004-06-14 2011-05-18 三菱電機株式会社 シリアル通信による制御システム
JP5052211B2 (ja) * 2007-05-29 2012-10-17 三菱電機株式会社 映像表示システムおよび映像表示方法
CN103929610B (zh) * 2014-04-23 2017-08-08 利亚德光电股份有限公司 用于led电视的数据处理方法、装置及led电视

Also Published As

Publication number Publication date
JP2004062115A (ja) 2004-02-26

Similar Documents

Publication Publication Date Title
JP5704119B2 (ja) 発光装置、通信方法、ディスプレイユニット
CN101399027B (zh) 背光驱动器及包括其的液晶显示器
CN104919900A (zh) 智能像素照明和显示微控制器
WO2022095328A1 (zh) 驱动芯片、显示屏和显示装置
CN109389931B (zh) 显示装置、电子装置及转换电路
KR102618734B1 (ko) 표시 장치 및 이의 구동 방법
JP3941626B2 (ja) 画像表示装置の分配処理装置
WO1998009268A1 (en) Transportable electroluminescent display system
JP4961637B2 (ja) 画像表示ユニットおよび画像表示装置
CN100353404C (zh) 发光二极管全彩显示板的高分辨率驱动方法
CN202171933U (zh) 超大分辨率led拼接显示装置
JP2010243990A (ja) 小型マトリクス発光パネルブロックの駆動方法及び装置
KR100633147B1 (ko) 문양 표시용 발광다이오드 어레이 구동시스템
CN221446786U (zh) Led灯单元、led灯串及led阵列
JP4244607B2 (ja) Led制御装置及びそれを用いたledディスプレイ
KR20180070840A (ko) 유연성을 갖춘 발광 다이오드 디스플레이 장치
KR100965782B1 (ko) 라인 디스플레이용 엘이디 제어장치의 알지비 디코더
KR20090061779A (ko) 매트릭스 디스플레이 기능을 갖는 직렬 접속형 엘이디 모듈
JP3060242U (ja) Ledドットマトリクス及びその表示システム
WO2022057902A1 (zh) 显示面板与半导体显示装置
CN220873242U (zh) 一种新型led模组的驱动装置
EP4276810A1 (en) Display device, display panel and driving method therefor
CN215416773U (zh) 一种采用hdmi接口显示屏的智能门锁
CN210925445U (zh) 一种显示单元板
WO2012036133A1 (ja) 表示ユニット、表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050527

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060810

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060815

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061016

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070313

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070326

R150 Certificate of patent or registration of utility model

Ref document number: 3941626

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110413

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110413

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120413

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130413

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130413

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140413

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term