JP3906720B2 - Portable electronic device and method for controlling portable electronic device - Google Patents

Portable electronic device and method for controlling portable electronic device Download PDF

Info

Publication number
JP3906720B2
JP3906720B2 JP2002084506A JP2002084506A JP3906720B2 JP 3906720 B2 JP3906720 B2 JP 3906720B2 JP 2002084506 A JP2002084506 A JP 2002084506A JP 2002084506 A JP2002084506 A JP 2002084506A JP 3906720 B2 JP3906720 B2 JP 3906720B2
Authority
JP
Japan
Prior art keywords
voltage
power generation
circuit
limiter
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002084506A
Other languages
Japanese (ja)
Other versions
JP2002328188A5 (en
JP2002328188A (en
Inventor
宏 矢部
誠 桶谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2002084506A priority Critical patent/JP3906720B2/en
Publication of JP2002328188A publication Critical patent/JP2002328188A/en
Publication of JP2002328188A5 publication Critical patent/JP2002328188A5/ja
Application granted granted Critical
Publication of JP3906720B2 publication Critical patent/JP3906720B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electric Clocks (AREA)
  • Electromechanical Clocks (AREA)
  • Direct Current Feeding And Distribution (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、携帯用電子機器及び携帯用電子機器の制御方法に係り、特に発電機構を内蔵する携帯型電子制御時計の電源制御技術に関する。
【従来の技術】
近年、腕時計タイプなどの小型の電子時計に太陽電池などの発電装置を内蔵し、電池交換なしに動作するものが実現されている。これらの電子時計においては、発電装置で発生した電力をいったん大容量コンデンサなどに充電する機能を備えており、発電が行われないときはコンデンサから放電される電力で時刻表示が行われるようになっている。このため、電池なしでも長時間安定した動作が可能であり、電池の交換の手間あるいは電池の廃棄上の問題などを考慮すると、今後、多くの電子時計に発電装置が内蔵されるものと期待されている。
【0002】
【発明が解決しようとする課題】
このような発電装置を内蔵した電子時計においては、発電装置の発電電圧が大容量コンデンサ等の蓄電機能を有する電源装置の耐圧を越えないようにしたり、時刻表示回路に印加される電源装置の電源電圧が当該時刻表示回路の耐圧を越えないようにするために、電源電圧を制限するためのリミッタ回路が設けられている。
このリミッタ回路は、電源装置の前段で発電装置と電気的に切り離したり、電源装置の後段で時刻表示回路と電気的に切り離したり、発電装置の出力を短絡し後段に発電電圧が伝わらないようにしたりすることにより、発電装置の発電電圧が電源装置の耐圧を越えて印加されたり、時刻表示回路に印加される電源電圧が当該時刻表示回路の耐圧を越えて印加されるのを防止するようにされている。
【0003】
一方、発電装置を内蔵した電子時計においては、安定して電源を供給すべく、発電装置が所定時間以上非発電状態におかれた場合には、その状態を検出し、動作モードを時刻表示を行う通常動作モード(表示モード)から時刻表示を行わない節電モードへと移行するように構成している。
ところで、上記リミッタ回路を動作させるためには、印加電圧を検出するための電圧検出回路を設ける必要があり、この電圧検出回路も消費電力の増大を招くこととなる。
特に高精度で電圧検出を行うための回路を構成すると、回路規模も大きくなり、より消費電力が大きくなってしまうという問題点があった。
また、発電装置を内蔵した電子時計においては、より動作時間を長く保持するために、電源電圧を昇圧して後段の回路の駆動電圧とする昇圧回路が設けられているが、昇圧回路の昇圧倍率を正しく設定しないと、動作適正電圧値や絶対定格電圧を超える電圧が回路に印加され、最悪の場合、電子時計が破損してしまう可能性がある。
そこで、本発明の目的は電源電圧を制限するためのリミッタ回路あるいはリミッタ回路および昇圧回路が設けられた携帯用電子機器において、的確な電源制御機能を実現するとともに、より消費電力の低減を図ることが可能な携帯用電子機器および携帯用電子機器の制御方法を提供することにある。
【0004】
【課題を解決するための手段】
上記課題を解決するため、携帯用電子機器において、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電手段と、前記発電により得られた電気エネルギーを蓄える電源手段と、前記電源手段から供給される電気エネルギーにより駆動される被駆動手段と、前記発電手段における発電がなされているか否かを検出する発電検出手段と、前記発電手段における発電電圧あるいは前記電源手段の蓄電電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出手段と、前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出された場合に、前記発電手段から前記電源手段への電気エネルギーの供給を制限するリミッタ手段と、前記発電検出手段により発電がなされていないと検出された場合に、前記リミッタ手段を非動作状態とするリミッタ制御手段と、を備える構成としてもよい。
【0005】
また、請求項1記載の構成は、携帯用電子機器において、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電手段と、前記発電により得られた電気エネルギーを蓄える電源手段と、前記電源手段から供給される電気エネルギーにより駆動される被駆動手段と、前記発電手段における発電がなされているか否かを検出する発電検出手段と、前記発電手段における発電電圧あるいは前記電源手段の蓄電電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出手段と、前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出された場合に、前記発電手段から前記電源手段に供給される電気エネルギーの電圧を予め定めた基準電圧に制限するリミッタ手段と、前記発電検出手段により発電がなされていないと検出された場合は、当該携帯用電子機器の動作モードを、前記被駆動手段への電気エネルギーの供給を停止して電力を節電する節電モードに移行させる一方、前記発電検出手段により発電がなされていると検出された場合は、前記動作モードを、前記被駆動手段への電気エネルギーの供給を行う通常動作モードに移行させる手段と、前記動作モードが前記節電モードにある場合は、前記リミッタ手段を非動作状態とするリミッタ制御手段と、を備えたことを特徴としている。
【0009】
また、携帯用電子機器において、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電手段と、前記発電により得られた電気エネルギーを蓄える電源手段と、前記電源手段から供給される電気エネルギーの電圧を昇圧倍率N(Nは1より大きい実数)で昇圧して駆動電源として供給する電源昇圧手段と、前記電源昇圧手段から供給される駆動電源により駆動される被駆動手段と、前記発電手段における発電がなされているか否かを検出する発電検出手段と、前記発電手段における発電電圧、前記電源手段の蓄電電圧あるいは前記昇圧後の駆動電源の電圧のうち少なくともいずれか一の電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出手段と、前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出された場合に、前記発電手段から前記電源手段への電気エネルギーの供給を制限するリミッタ手段と、前記発電検出手段により発電がなされていないと検出された場合に、前記リミッタオン電圧検出手段の検出動作を禁止するリミッタオン電圧検出禁止手段と、前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出され、かつ、前記電源昇圧手段が前記昇圧を行っている場合に、前記昇圧倍率Nを昇圧倍率N’(N’は、実数、かつ、1≦N’<N)に設定する昇圧倍率変更手段と、を備える構成としてもよい。
【0010】
また、上記構成において、前記昇圧倍率変更手段は、前記昇圧倍率Nを前記昇圧倍率N’に変更したタイミングから予め定めた倍率変更禁止時間が経過したか否かを判別する時間経過判別手段と、前記時間経過判別手段により前記倍率変更禁止時間が経過したと判別されるまでは、昇圧倍率の変更を禁止する変更禁止手段と、を備える構成としてもよい。
【0011】
また、携帯用電子機器において、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電手段と、前記発電により得られた電気エネルギーを蓄える電源手段と、前記電源手段から供給される電気エネルギーの電圧を昇降圧倍率N(Nは正の実数)で昇降圧して駆動電源として供給する電源昇降圧手段と、前記電源昇降圧手段から供給される駆動電源により駆動される被駆動手段と、前記発電手段における発電がなされているか否かを検出する発電検出手段と、前記発電手段における発電電圧、前記電源手段の蓄電電圧あるいは前記昇降圧後の駆動電源の電圧のうち少なくともいずれか一の電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出手段と、前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出された場合に、前記発電手段から前記電源手段への電気エネルギーの供給を制限するリミッタ手段と、前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出された場合に、前記昇降圧倍率Nを昇降圧倍率N’(N’は、正の実数、かつ、N’<N)に設定する昇降圧倍率変更手段と、前記発電検出手段により発電がなされていないと検出された場合に、前記リミッタ手段を非動作状態とするリミッタ制御手段と、を備える構成としてもよい。
【0012】
また、前記昇降圧倍率変更手段は、前記昇降圧倍率Nを前記昇降圧倍率N’に変更したタイミングから予め定めた倍率変更禁止時間が経過したか否かを判別する時間経過判別手段と、前記時間経過判別手段により前記倍率変更禁止時間が経過したと判別されるまでは、昇降圧倍率の変更を禁止する変更禁止手段と、を備える構成であってもよい。
【0013】
また、前記電源昇降圧手段は、昇降圧に用いるM個(M:2以上の整数)の昇降圧用コンデンサを有し、前記昇降圧時において、前記M個の昇降圧用コンデンサのうちL個(L:2以上かつM以下の整数)の昇降圧用コンデンサを直列に接続して前記電源手段からの電気エネルギーにより充電し、前記L個の昇降圧用コンデンサを並列に接続することにより前記電源手段から供給される電気エネルギーの電圧よりも低い電圧を生成し、当該低い電圧を降圧後の電圧として用い、あるいは、当該低い電圧を前記電源手段から供給される電気エネルギーの電圧に加算して昇圧後の電圧を生成して用いる構成であってもよい。
【0014】
また、前記リミッタオン電圧検出手段は、前記発電手段の発電電圧の変化を検出するのに必要な周期以下の周期で、前記発電電圧が前記リミッタオン電圧を超過したか否かを検出する構成であってもよい。
【0016】
また、前記発電検出手段は、前記発電手段の発電電圧レベル及び発電継続時間に基づいて前記発電がなされているか否かを検出する構成であってもよい。
【0018】
また、携帯用電子機器において、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電手段と、前記発電により得られた電気エネルギーを蓄える電源手段と、前記電源手段から供給される電気エネルギーの電圧を変換して駆動電源として供給する電源電圧変換手段と、前記電源電圧変換手段から供給される駆動電源により駆動される被駆動手段と、前記電源手段の電圧が予め定めた電圧未満であり、かつ、前記発電手段の発電量が予め定めた発電量未満である場合に、前記電源電圧変換手段の動作を禁止する変換禁止手段と、前記電源電圧変換手段の動作が禁止状態にある場合に、前記電源手段の蓄電時または蓄電終了時の電圧を検出する蓄電電圧検出手段と、前記蓄電電圧検出手段により検出された電圧に基づいて、前記電源電圧変換手段の動作禁止状態を解除した後の、前記電源電圧変換手段の変換倍率を設定する変換倍率制御手段と、を備える構成としてもよい。
【0019】
また、前記被駆動手段は、時刻表示を行う計時手段を備える構成であってもよい。
【0020】
また、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記発電装置から前記電源装置への電気エネルギーの供給を制限するリミッタ回路と、前記電源装置から供給される電気エネルギーにより駆動される被駆動装置と、を備えた携帯用電子機器の制御方法において、前記発電装置おいて発電がなされているか否かを検出する発電検出工程と、前記発電装置における発電電圧あるいは前記電源装置の蓄電電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出された場合は、前記リミッタ回路を動作させる一方、前記発電検出工程において発電がなされていないと検出された場合は、前記リミッタ回路を非動作状態とするリミッタ制御工程と、を備える構成としてもよい。
また、請求項2記載の構成は、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記発電装置における発電電圧あるいは前記電源装置の蓄電電圧が予め定めたリミッタオン電圧を超過している場合に、前記発電装置から前記電源装置に供給される電気エネルギーの電圧を予め定めた基準電圧に制限するリミッタ回路と、前記電源装置から供給される電気エネルギーにより駆動される被駆動装置と、を備えた携帯用電子機器の制御方法において、前記発電装置おいて発電がなされているか否かを検出する発電検出工程と、前記発電検出工程において発電がなされていないと検出された場合は、当該携帯用電子機器の動作モードを、前記被駆動装置への電気エネルギーの供給を停止して電力を節電する節電モードに移行させる一方、前記発電検出工程において発電がなされていると検出された場合は、前記動作モードを、前記前記被駆動装置への電気エネルギーの供給を行う通常動作モードに移行させる工程と、前記動作モードが前記節電モードにある場合は、前記リミッタ回路を非動作状態とするリミッタ制御工程と、を備えたことを特徴としている。
【0021】
また、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記電源装置から供給される電気エネルギーの電圧を昇圧倍率N(Nは1より大きい実数)で昇圧して駆動電源として供給する電源昇圧装置と、前記電源昇圧手段から供給される駆動電源により駆動される被駆動装置と、を備えた携帯用電子機器の制御方法において、前記発電装置における発電がなされているか否かを検出する発電検出工程と、前記発電装置における発電電圧、前記電源手段の蓄電電圧あるいは前記昇圧後の駆動電源の電圧のうち少なくともいずれか一の電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出された場合に、前記発電装置から前記電源装置への電気エネルギーの供給を制限するリミッタ工程と、前記発電検出工程において発電がなされていないと検出された場合に、前記リミッタオン電圧検出工程における検出動作を禁止するリミッタオン電圧検出禁止工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出され、かつ、前記電源昇圧装置が前記昇圧を行っている場合に、前記昇圧倍率Nを昇圧倍率N’(N’は、実数、かつ、1≦N’<N)に設定する昇圧倍率変更工程と、を備える構成としてもよい。
【0023】
また、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記電源装置から供給される電気エネルギーの電圧を変換して駆動電源として供給する電源電圧変換装置と、前記電源電圧変換装置から供給される駆動電源により駆動される被駆動装置と、備えた携帯用電子機器の制御方法において、前記電源装置の電圧が予め定めた電圧未満であり、かつ、前記発電装置の発電量が予め定めた発電量未満である場合に、前記電源電圧変換装置の動作を禁止する変換禁止工程と、前記電源電圧変換装置の動作が禁止状態にある場合に、前記電源装置の蓄電時または蓄電終了時の電圧を検出する蓄電電圧検出工程と、前記蓄電電圧検出工程において検出された電圧に基づいて、前記電源電圧変換装置の動作禁止状態を解除した後の、前記電源電圧変換装置の変換倍率を設定する変換倍率制御工程と、を備える構成としてもよい。
【0024】
【発明の実施の形態】
次に図面を参照して本発明の好適な実施形態を説明する。
[1] 概要構成
図1に、本発明の一実施形態に係る計時装置1の概略構成を示す。
計時装置1は、腕時計であって、使用者は装置本体に連結されたベルトを手首に巻き付けて使用するようになっている。
本実施形態の計時装置1は、大別すると、交流電力を発電する発電部Aと、発電部Aからの交流電圧を整流するとともに昇圧した電圧を蓄電し、各構成部分へ電力を給電する電源部Bと、発電部Aの発電状態を検出する発電状態検出部91(図6参照)を備えその検出結果に基づいて装置全体を制御する制御部23と、秒針55をステップモータ10を用いて駆動する秒針運針機構CSと、分針及び時針をステップモータを用いて駆動する時分針運針機構CHMと、制御部23からの制御信号に基づいて秒針運針機構CSを駆動する秒針駆動部30Sと、制御部23からの制御信号に基づいて時分針運針機構CHMを駆動する時分針駆動部30HMと、計時装置1の動作モードを時刻表示モードからカレンダ修正モード、時刻修正モードあるいは強制的に後述する節電モードに移行させるための指示操作を行う外部入力装置100(図6参照)と、を備えて構成されている。
【0025】
ここで、制御部23は、発電部Aの発電状態に応じて、運指機構CS、CHMを駆動して時刻表示を行う表示モード(通常動作モード)と、秒針運針機構CS及び時分針運針機構CHMのいずれか一方あるいは双方への給電を停止して電力を節電を行う節電モードとを切り換えるようになっている。また、節電モードから表示モードへの移行は、ユーザが計時装置1を手に持ってこれを振ることによって、発電を強制的に行うことにより、所定の発電電圧が検出されたことにより強制的に移行されるようになっている。
【0026】
[2] 詳細構成
以下、計時装置1の各構成部分について説明する。なお、制御部23については後述する。
[2.1] 発電部
まず発電部Aについて説明する。
発電部Aは、発電装置40、回転錘45および増速用ギア46を備えて構成されている。
発電装置40としては、発電用ロータ43が発電用ステータ42の内部で回転し発電用ステータ42に接続された発電コイル44に誘起された電力を外部に出力できる電磁誘導型の交流発電装置が採用されている。
また、回転錘45は、発電用ロータ43に運動エネルギーを伝達する手段として機能する。そして、この回転錘45の動きが増速用ギア46を介して発電用ロータ43に伝達されるようになっている。
この回転錘45は、腕時計型の計時装置1では、ユーザの腕の動きなどを捉えて装置内で旋回できるようになっている。したがって、使用者の生活に関連したエネルギーを利用して発電を行い、その電力を用いて計時装置1を駆動できるようになっている。
【0027】
[2.2] 電源部
次に、電源部Bについて説明する。
電源部Bは、過大電圧が後段の回路に印加されるのを防止するためのリミッタ回路LMと、整流回路として作用するダイオード47と、大容量2次電源48と、昇降圧回路49と、補助コンデンサ80と、を備えて構成されている。なお、図1に示すように、発電部A側から順にリミッタ回路LM、整流回路(ダイオード47)、大容量コンデンサ48と配置する他、整流回路(ダイオード47)、リミッタ回路LM、大容量コンデンサ48の順番で配置するようにすることも可能である。
昇降圧回路49は、複数のコンデンサ49aおよび49bを用いて多段階の昇圧および降圧ができるようになっている。昇降圧回路49の詳細については後述する。
そして、昇降圧回路49により昇降圧された電源は、補助コンデンサ80に蓄えられる。
この場合において、昇降圧回路49は、制御部23からの制御信号φ11によって補助コンデンサ80に供給する電圧、ひいては、秒針駆動部30S及び時分針駆動部30HMに供給する電圧を調整することができる。
【0028】
ここで、電源部Bは、Vdd(高電圧側)を基準電位(GND)に取り、Vss(低電圧側)を電源電圧として生成している。
ここで、リミッタ回路LMについて説明する。
リミッタ回路LMは、等価的には発電部Aを短絡させるためのスイッチとして機能しており、発電部Aの発電電圧VGENが予め定めた所定のリミット基準電圧VLMを越えた場合に、オン(閉)状態となる。
この結果、発電部Aは、大容量2次電源48から電気的に切り離されることとなる。
これにより、過大な発電電圧VGENが大容量2次電源48に印加されることがなくなり、大容量2次電源の耐圧を越えた発電電圧VGENが印加されることによる大容量2次電源48の破損、ひいては、計時装置1の破損を防止することが可能となっている。
【0029】
次に昇降圧回路49について図2ないし図5を参照して説明する。
昇降圧回路49は、図2に示すように、高容量2次電源48の高電位側端子に一方の端子が接続されたスイッチSW1と、スイッチSW1の他方の端子に一方の端子が接続され、他方の端子が高容量2次電源48の低電位側端子に接続されたスイッチSW2と、スイッチSW1とスイッチSW2との接続点に一方の端子が接続されたコンデンサ49aと、コンデンサ49aの他方の端子に一方の端子が接続され、他方の端子が高容量2次電源48の低電位側端子に接続されたスイッチSW3と、一方の端子が補助コンデンサ80の低電位側端子に接続され、他方の端子がコンデンサ49aとスイッチSW3との接続点に接続されたスイッチSW4と、高容量2次電源48の高電位側端子と補助コンデンサ80の高電位側端子との接続点に一方の端子が接続されたスイッチSW11と、スイッチSW11の他方の端子に一方の端子が接続され、他方の端子が高容量2次電源48の低電位側端子に接続されたスイッチSW12と、スイッチSW11とスイッチSW12との接続点に一方の端子が接続されたコンデンサ49bと、コンデンサ49bの他方の端子に一方の端子が接続され、スイッチSW12と高容量2次電源48の低電位側端子との接続点に他方の端子が接続されたスイッチSW13と、一方の端子がコンデンサ49bとスイッチSW13との接続点に接続され、他方の端子が補助コンデンサの低電位側端子に接続されたスイッチSW14と、スイッチSW11とスイッチSW12との接続点に一方の端子が接続され、コンデンサ49aとスイッチSW3との接続点に他方の端子が接続されたスイッチSW21と、を備えて構成されている。
【0030】
ここで、昇降圧回路の動作の概要を図3ないし図5を参照して、3倍昇圧時および1/2降圧時を例として説明する。
昇降圧回路49は、図示しない所定の昇降圧クロックに基づいて動作しており、3倍昇圧時には、図3に示すように、第1の昇降圧クロックタイミング(パラレル接続タイミング)においては、スイッチSW1をオン、スイッチSW2をオフ、スイッチSW3をオン、スイッチSW4をオフ、スイッチSW11をオン、スイッチSW12をオフ、スイッチSW13をオン、スイッチSW14をオフ、スイッチSW21をオフとする。
この場合における昇降圧回路49の等価回路は、図4(a)に示すようなものとなり、コンデンサ49aおよびコンデンサ49bに大容量2次電源48から電源が供給され、コンデンサ49aおよびコンデンサ49bの電圧が大容量2次電源48の電圧とほぼ等しくなるまで充電がなされる。
【0031】
次に第2の昇降圧クロックタイミング(シリアル接続タイミング)においては、スイッチSW1をオフ、スイッチSW2をオン、スイッチSW3をオフ、スイッチSW4をオフ、スイッチSW11をオフ、スイッチSW12をオフ、スイッチSW13をオフ、スイッチSW14をオン、スイッチSW21をオンとする。この場合における昇降圧回路49の等価回路は、図4(b)に示すようなものとなり、大容量2次電源48、コンデンサ49aおよびコンデンサ49bはシリアルに接続されて、大容量2次電源48の電圧の3倍の電圧で補助コンデンサ80が充電され、3倍昇圧が実現されることとなる。
【0032】
1/2倍降圧時には、図3に示すように、第1の昇降圧クロックタイミング(パラレル接続タイミング)においては、スイッチSW1をオン、スイッチSW2をオフ、スイッチSW3をオフ、スイッチSW4をオフ、スイッチSW11をオフ、スイッチSW12をオフ、スイッチSW13をオン、スイッチSW14をオフ、スイッチSW21をオンとする。
この場合における昇降圧回路49の等価回路は、図5(a)に示すようなものとなり、コンデンサ49aおよびコンデンサ49bは直列に接続された状態で、大容量2次電源48から電源が供給され、コンデンサ49aおよびコンデンサ49bの容量値が等しい場合、コンデンサ49aおよびコンデンサ49bのそれぞれの電圧が大容量2次電源48の電圧の1/2の電圧とほぼ等しくなるまで充電がなされる。
【0033】
次に第2の昇降圧クロックタイミング(シリアル接続タイミング)においては、スイッチSW1をオン、スイッチSW2をオフ、スイッチSW3をオフ、スイッチSW4をオン、スイッチSW11をオン、スイッチSW12をオフ、スイッチSW13をオフ、スイッチSW14をオン、スイッチSW21をオフとする。この場合における昇降圧回路49の等価回路は、図5(b)に示すようなものとなり、コンデンサ49aおよびコンデンサ49bがパラレルに接続されて、大容量2次電源48の電圧の1/2倍の電圧で補助コンデンサ80が充電され、1/2倍降圧が実現されることとなる。
同様に2倍昇圧、1.5倍昇圧、昇圧なし(昇圧倍率1倍)についても昇降圧が実現されることとなっている。
【0034】
[2.3] 運針機構
次に運針機構CS、CHMについて説明する。
[2.3.1] 秒針運針機構
まず秒針運針機構CSについて説明する。
秒針運針機構CSに用いられているステッピングモータ10は、パルスモータ、ステッピングモータ、階動モータあるいはデジタルモータなどとも称され、デジタル制御装置のアクチュエータとして多用されている、パルス信号によって駆動されるモータである。近年、携帯に適した小型の電子装置あるいは情報機器用のアクチュエータとして小型、軽量化されたステッピングモータが多く採用されている。このような電子装置の代表的なものが電子時計、時間スイッチ、クロノグラフといった計時装置である。
本実施形態のステッピングモータ10は、秒針駆動部30Sから供給される駆動パルスによって磁力を発生する駆動コイル11と、この駆動コイル11によって励磁されるステータ12と、さらに、ステータ12の内部において励磁される磁界により回転するロータ13を備えている。
【0035】
また、ステッピングモータ10は、ロータ13がディスク状の2極の永久磁石によって構成されたPM型(永久磁石回転型)で構成されている。
ステータ12には、駆動コイル11で発生した磁力によって異なった磁極がロータ13の回りのそれぞれの相(極)15および16に発生するように磁気飽和部17が設けられている。
また、ロータ13の回転方向を規定するために、ステータ12の内周の適当な位置には内ノッチ18が設けられており、コギングトルクを発生させてロータ13が適当な位置に停止するようにしている。
ステッピングモータ10のロータ13の回転は、かなを介してロータ13に噛合された秒中間車51及び秒車(秒指示車)52からなる輪列50によって秒針53に伝達され、秒表示がなされることとなる。
【0036】
[2.3.2] 時分運針機構
次に時分針運針機構CHMについて説明する。
時分運針機構CHMに用いられているステッピングモータ60は、ステッピングモータ10と同様の構成となっている。
本実施形態のステッピングモータ60は、時分駆動部30HMから供給される駆動パルスによって磁力を発生する駆動コイル61と、この駆動コイル61によって励磁されるステータ62と、さらに、ステータ62の内部において励磁される磁界により回転するロータ63を備えている。
また、ステッピングモータ60は、ロータ63がディスク状の2極の永久磁石によって構成されたPM型(永久磁石回転型)で構成されている。ステータ62には、駆動コイル61で発生した磁力によって異なった磁極がロータ63の回りのそれぞれの相(極)65および66に発生するように磁気飽和部67が設けられている。また、ロータ63の回転方向を規定するために、ステータ62の内周の適当な位置には内ノッチ68が設けられており、コギングトルクを発生させてロータ63が適当な位置に停止するようにしている。
【0037】
ステッピングモータ60のロータ63の回転は、かなを介してロータ63に噛合された四番車71、三番車72、二番車(分指示車)73、日の裏車74および筒車(時指示車)75からなる輪列70によって各針に伝達される。二番車73には分針76が接続され、さらに、筒車75には時針77が接続されている。ロータ63の回転に連動してこれらの各針によって時分が表示される。
さらに輪列70には、図示してはいないが、年月日(カレンダ)などの表示を行うための伝達系(例えば、日付表示を行う場合には、筒中間車、日回し中間車、日回し車、日車等)を接続することももちろん可能である。この場合においては、さらにカレンダ修正系輪列(例えば、第1カレンダ修正伝え車、第2カレンダ修正伝え車、カレンダ修正車、日車等)を設けることが可能である。
【0038】
[2.4] 秒針駆動部及び時分針駆動部
次に、秒針駆動部30S及び時分針駆動部30HMについて説明する。この場合において、秒針駆動部30S及び時分針駆動部30HMは同様の構成であるので、秒針駆動部30Sについてのみ説明する。
秒針駆動部30Sは、制御部23の制御下でステッピングモータ10に様々な駆動パルスを供給する。
秒針駆動部30Sは、直列に接続されたpチャンネルMOS33aとnチャンネルMOS32a、およびpチャンネルMOS33bとnチャンネルMOS32bによって構成されたブリッジ回路を備えている。
また、秒針駆動部30Sは、pチャンネルMOS33aおよび33bとそれぞれ並列に接続された回転検出用抵抗35aおよび35bと、これらの抵抗35aおよび35bにチョッパパルスを供給するためのサンプリング用のpチャンネルMOS34aおよび34bを備えている。したがって、これらのMOS32a、32b、33a、33b、34aおよび34bの各ゲート電極に制御部23からそれぞれのタイミングで極性およびパルス幅の異なる制御パルスを印加することにより、駆動コイル11に極性の異なる駆動パルスを供給したり、あるいは、ロータ13の回転検出用および磁界検出用の誘起電圧を励起する検出用のパルスを供給することができるようになっている。
【0039】
[2.5] 制御回路
次に、制御回路23の構成について図6および図7を参照しつつ説明する。
図6に、制御回路23とその周辺構成(電源部を含む)の概要構成ブロック図を、図7にその要部構成ブロック図を示す。
制御回路23は、大別すると、パルス合成回路22と、モード設定部90と、時刻情報記憶部96と、駆動制御回路24と、を備えている。
まず、パルス合成回路22は、水晶振動子などの基準発振源21を用いて安定した周波数の基準パルスを発振する発振回路と、基準パルスを分周して得た分周パルスと基準パルスとを合成してパルス幅やタイミングの異なるパルス信号を発生する合成回路と、を備えて構成されている。
【0040】
次に、モード設定部90は、発電状態検出部91、発電状態の検出のために用いる設定値を切り換える設定値切換部95、大容量2次電源48の充電電圧Vcおよび昇降圧回路49の出力電圧を検出する電圧検出回路92と、発電状態に応じて時刻表示のモードを制御するとともに充電電圧に基づいて昇圧倍率を制御する中央制御回路93と、モードを記憶するモード記憶部94と、を備えて構成されている。
この発電状態検出部91は、発電装置40の起電圧Vgenを設定電圧値Voと比較して発電が検出されたか否かを判断する第1の検出回路97と、設定電圧値Voよりもかなり小さな設定電圧値Vbas以上の起電圧Vgenが得られた発電継続時間Tgenを設定時間値Toと比較して発電が検出されたか否かを判断する第2の検出回路98とを備えており、第1の検出回路97あるいは第2の検出回路98のいずれか一方の条件が満足すると、発電状態であると判断し、発電状態検出信号SPDETを出力するようになっている。ここで、設定電圧値VoおよびVbasは、いずれもVdd(=GND)を基準としたときの負電圧であり、Vddからの電位差を示している。
【0041】
ここで、第1の検出回路97および第2の検出回路の構成について図12を参照して説明する。
図12において、まず、第1の検出回路97は、コンパレータ971、定電圧Vaを発生する基準電圧源972、定電圧Vbを発生する基準電圧源973、スイッチSW1、リトリガブルモノマルチ974から大略構成されている。
基準電圧源972の発生電圧値は、表示モードにおける設定電圧値Vaとなっており、一方、基準電圧源973の発生電圧値は、節電モードの設定電圧値Vbとなっている。基準電圧源972,973は、スイッチSW1を介してコンパレータ971の正入力端子に接続されている。このスイッチSW1は、設定値切換部95によって制御され、表示モードにおいて基準電圧源972を、節電モードにおいて基準電圧源973をコンパレータ971の正入力端子に接続する。また、コンパレータ971の負入力端子には、発電部Aの起電圧Vgenが供給されている。したがって、コンパレータ971は、起電圧Vgenを設定電圧値Vaまたは設定電圧値Vbと比較し、起電圧Vgenがこれらを下回る場合(大振幅の場合)には“H”レベルとなり、起電圧Vgenがこれらを上回る場合(小振幅の場合)には“L”レベルとなる比較結果信号を生成する。
【0042】
次に、リトリガブルモノマルチ974は、比較結果信号が“L”レベルから“H”レベルに立ち上がる際に発生する立上エッジでトリガされ、“L”レベルから“H”レベルに立ち上がり、所定時間が経過した後に“L”レベルから“H”レベルに立ち上がる信号を生成する。また、リトリガブルモノマルチ974は、所定時間が経過する前に再度トリガされると、計測時間をリセットして新たに時間計測を開始するように構成されている。
【0043】
次に、第1の検出回路97の動作を説明する。
現在のモードが表示モードであるとすれば、スイッチSW1は基準電圧源972を選択し、設定電圧値Vaをコンパレータ971に供給する。すると、コンパレータ971は設定電圧値Vaと起電圧Vgenとを比較して、比較結果信号を生成する。この場合、リトリガブルモノマルチ974は、比較結果信号の立ち上がりエッジに同期して、“L”レベルから“H”レベルに立ち上がる。
一方、現在のモードが節電モードであるとすれば、スイッチSW1は基準電圧源973を選択し、設定電圧値Vbをコンパレータ971に供給する。この例では、起電圧Vgenは設定電圧値Vbを越えないので、リトリガブルモノマルチ974にトリガが入力されない。したがって、電圧検出信号Svはローレベルを維持することになる。
このように第1の検出回路97では、モードに応じた設定電圧値VaまたはVbと起電圧Vgenとを比較することによって、電圧検出信号Sを生成している。
【0044】
図12において、第2の検出回路98は、積分回路981、ゲート982、カウンタ983、デジタルコンパレータ984およびスイッチSW2から構成されている。
まず、積分回路981はMOSトランジスタ2、コンデンサ3、プルアップ抵抗4、インバータ回路5及びインバータ回路5’から構成されている。
起電圧VgenがMOSトランジスタ2のゲートに接続されており、起電圧VgenによってMOSトランジスタ2はオン、オフ動作を繰り返し、コンデンサ3の充電を制御する。スイッチング手段を、MOSトランジスタで構成すればインバータ回路5も含めて、積分回路981は安価なCMOS−ICで構成できるが、これらのスイッチング素子、電圧検出手段はバイポーラトランジスタで構成しても構わない。プルアップ抵抗4は、コンデンサ3の電圧値V3を非発電時にVss電位に固定するとともに、非発電時のリーク電流を発生させる役割がある。これは数十から数百MΩ程度の高抵抗値であり、オン抵抗が大きなMOSトランジスタでも構成可能である。コンデンサ3に接続されたインバータ回路5によりコンデンサ3の電圧値V3を判定し、さらにインバータ回路5の出力を反転することにより検出信号Voutを出力する。ここで、インバータ回路5の閾値は、第1の検出回路97で用いられる設定電圧値Voよりもかなり小さな設定電圧値Vbasとなるように設定されている。
【0045】
ゲート982には、パルス合成回路22から供給される基準信号と検出信号Voutが供給されている。したがって、カウンタ983は検出信号Voutがハイレベルの期間、基準信号をカウントする。このカウント値はデジタルコンパレータ983の一方の入力に供給される。また、デジタルコンパレータ983の他方の入力には、設定時間に対応する設定時間値Toが供給されるようになっている。ここで、現在のモードが表示モードである場合にはスイッチSW2を介して設定時間値Taが供給され、現在のモードが節電モードである場合にはスイッチSW2を介して設定時間値Tbが供給されるようになっている。なお、スイッチSW2は、設定値切換部95によって制御される。
デジタルコンパレータ984は、検出信号Voutの立ち下がりエッジに同期して、その比較結果を発電継続時間検出信号Stとして出力する。発電継続時間検出信号Stは、設定時間を越えた場合に“H”レベルとなり、一方、設定時間を下回った場合に“L”レベルとなる。
【0046】
次に、第2の検出回路98の動作を説明する。発電部Aによって交流電力の発電が始まると、発電装置40は、ダイオード47を介して起電圧Vgenを生成する。
発電が始まり起電圧Vgenの電圧値がVddからVssへ立ち下がるとMOSトランジスタ2がオンして、コンデンサ3の充電が始まる。V3の電位は、非発電時はプルアップ抵抗4によってVss側に固定されているが、発電が起こり、コンデンサ3の充電が始まるとVdd側に上がり始める。次に起電圧Vgenの電圧がVssへ増加に転じ、MOSトランジスタ2がオフすると、コンデンサ3への充電は止まるが、V3の電位はコンデンサ3によってそのまま保持される。
【0047】
以上の動作は、発電が持続されている間、繰り返され、V3の電位はVddまで上がっていき安定する。V3の電位がインバータ回路5の閾値より上がると、インバータ回路5’の出力である検出信号Voutが“L”レベルから“H”レベルに切り替わり、発電の検出ができる。発電検出までの応答時間は、電流制限抵抗を接続したり、MOSトランジスタの能力を変えてコンデンサ3への充電電流の値を調整したり、またコンデンサ3の容量値を変えることによって任意に設定できる。
発電が停止すると起電圧VgenはVddレベルで安定するため、MOSトランジスタ2はオフした状態のままとなる。V3の電圧はコンデンサ3によってしばらくは保持され続けるが、プルアップ抵抗4によるわずかなリーク電流によってコンデンサ3の電荷が抜けるため、V3はVddからVssへ徐々に下がり始める。そしてV3がインバータ回路5の閾値を越えるとインバータ回路5’の出力である検出信号Voutは“H”レベルから“L”レベルに切り替わり、発電がされていないことの検出ができる。この応答時間はプルアップ抵抗4の抵抗値を変え、コンデンサ3のリーク電流を調整することで任意に設定可能である。
【0048】
この検出信号Voutがゲート982によって基準信号でゲートされると、これをカウンタ983がカウントする。このカウント値は、デジタルコンパレータ984によって、設定時間に対応する値とタイミングT1で比較される。ここで、検出信号Voutのハイレベル期間Txが設定時間値Toよりも長いならば、発電継続時間検出信号Stは、“L”レベルから“H”レベルに変化する。
さてここで、発電用ロータ43の回転速度の違いによる起電圧Vgenおよび該起電圧Vgenに対する検出信号Voutを説明する。
起電圧Vgenの電圧レベルおよび周期(周波数)は、発電用ロータ43の回転速度に応じて変化する。すなわち、回転速度が大きいほど、起電圧Vgenの振幅は大となり、かつ周期が短くなる。このため、発電用ロータ43の回転速度、すなわち発電装置40の発電の強さに応じて、検出信号Voutの出力保持時間(発電継続時間)の長さが変化することになる。すなわち、発電用ロータ43の回転速度が小さい場合、すなわち、発電が弱い場合には、出力保持時間はtaとなり、発電用ロータ43の回転速度が大きい場合、すなわち、発電が強い場合には、出力保持時間はtbとなる。両者の大小関係は、ta<tbである。このように、検出信号Voutの出力保持時間の長さによって、発電装置40の発電の強さを知ることができる。
【0049】
この場合において、設定電圧値Voおよび設定時間値Toは、設定値切換部95によって切換制御できるになっている。設定値切換部95は、表示モードから節電モードに切り換わると、発電検出回路91の第1および第2の検出回路97および98の設定値VoおよびToの値を変更する。
本例においては、表示モードの設定値VaおよびTaとして、節電モードの設定値VbおよびTbよりも低い値がセットされるようになっている。したがって、節電モードから表示モードへ切り換えるためには、大きな発電が必要とされる。ここで、その発電の程度は、計時装置1を通常携帯して得られる程度では足らず、ユーザが手振りによって強制的に充電する際に生じる大きなものである必要がある。換言すれば、節電モードの設定値VbおよびTbは手振りによる強制充電を検出できるように設定されている。
また、中央制御回路93は、第1および第2の検出回路97および98で発電が検出されない非発電時間Tnを計測する非発電時間計測回路99を備えており、非発電時間Tnが所定の設定時間以上継続すると表示モードから節電モードに移行するようになっている。
【0050】
一方、節電モードから表示モードへの移行は、発電状態検出部91によって、発電部Aが発電状態にあることが検出され、かつ、大容量2次電源48の充電電圧VCが十分であるという条件が整うと実行される。
この場合において、節電モードへ移行している状態で、リミット回路LMが動作可能状態にあると、発電部Aの発電電圧VGENが予め定めた所定のリミット基準電圧VLMを越えた場合にリミッタ回路LMがオン(閉)状態となってしまう。
この結果、発電部Aは短絡状態となり、発電状態検出部91は、発電部Aが発電状態にあってもそれを検出することができなくなってしまい、節電モードから表示モードへ移行することができなくなってしまうこととなる。
そこで、本実施形態においては、動作モードが節電モードにある場合には、発電部Aの発電状態に拘わらず、リミッタ回路LMをオフ(開)状態として、発電状態検出部91は、発電部Aの発電状態を確実に検出することができるようにしている。
【0051】
また、電圧検出回路92は、図7に示すように、リミッタ回路LMを動作状態とするか否かを大容量2次電源48の充電電圧VCあるいは補助コンデンサ80の充電電圧VC1と、図示しないリミッタオン基準電圧生成回路により生成された予め定めたリミッタオン基準電圧VLMONと、を比較することにより検出し、リミッタオン信号SLMONを出力するリミッタオン電圧検出回路92Aと、リミッタオン電圧検出回路92Aを動作させるか否かを大容量2次電源48の充電電圧VCあるいは補助コンデンサ80の充電電圧VC1と、図示しないプレ電圧生成回路により生成された予め定めたリミッタ回路動作基準電圧(以下、プレ電圧という)VPREと比較することにより検出し、リミッタ動作許可信号SLMENを出力するプレ電圧検出回路92Bと、大容量2次電源48の充電電圧VCあるいは補助コンデンサ80の充電電圧VC1を検出し、電源電圧検出信号SPWを出力する電源電圧検出回路92Cと、備えて構成されている。
この場合において、リミッタオン電圧検出回路92Aは、プレ電圧検出回路92Bに比較して高精度で電圧検出が可能な回路構成を採用しており、プレ電圧検出回路92Bと比較して回路規模が大きくなり、その消費電力も大きなものとなっている。
【0052】
ここで、リミッタオン電圧検出回路92A、プレ電圧検出回路92B及びリミッタ回路LMの詳細構成および動作について図13及び図14を参照して説明する。
プレ電圧検出回路92Bは、図13に示すように、Vdd(高電圧側)にドレインが接続され、発電検出回路91の出力する発電状態検出信号SPDETに基づいて発電状態においてオン状態となるPチャネルトランジスタTP1と、ドレインがPチャネルトランジスタTP1のソースに接続され、ゲートに所定の一定電圧VCONSTが印加されたPチャネルトランジスタTP2と、ドレインがPチャネルトランジスタTP1のソースに接続され、ゲートに所定の一定電圧VCONSTが印加され、PチャネルトランジスタTP2に並列に接続されたPチャネルトランジスタTP3と、ソースがPチャネルトランジスタTP2のソースに接続され、ゲートおよびドレインが共通接続されたNチャネルトランジスタTN1と、ソースがNチャネルトランジスタTN1のドレインに接続され、ゲートおよびドレインが共通接続されたNチャネルトランジスタTN2と、ソースがNチャネルトランジスタTN2のドレインに接続され、ゲートおよびソースが共通接続され、ドレインがVss(低電圧側)に接続されたNチャネルトランジスタTN3と、ソースがPチャネルトランジスタTP3のソースに接続され、ゲートがNチャネルトランジスタTN3のゲートに共通接続され、ドレインがVss(低電圧側)に接続されたNチャネルトランジスタTN4と、を備えて構成されている。
【0053】
この場合において、NチャネルトランジスタTN3およびNチャネルトランジスタTN4とは、カレントミラー回路を構成している。
プレ電圧検出回路92Bは、発電検出回路91により発電が検出されたことを示す発電状態検出信号SPDETを受けて、動作を開始する。
基本的な動作としては、作動対のトランジスタの能力のアンバランスにより発生する電位差を検出電圧とする回路構成となっている。
すなわち、PチャネルトランジスタTP2、NチャネルトランジスタTN1、NチャネルトランジスタTN2およびNチャネルトランジスタTN3の第1のトランジスタ群と、PチャネルトランジスタTP3及びNチャネルトランジスタTN4の第2のトランジスタ群との間の能力のアンバランスにより発生する電位差を検出することにより、リミッタオン電圧検出回路92Aにリミッタ動作許可信号SLMENを出力するか否かを決定している。
【0054】
図13に示すプレ電圧検出回路92Bにおいては、Nチャネルトランジスタのしきい値のおよそ3倍の電圧が検出電圧となっている。
本回路構成においては、トランジスタの動作電流で全体回路の消費電流が決定されてるため、非常に小さな消費電流(10[nA]程度)での電圧検出動作が可能となる。
しかしながら、トランジスタのしきい値は様々な要因でばらつくため、精度の高い電圧検出は困難となっている。
これに対し、リミッタオン電圧検出回路92Aは、消費電流は大きいが高精度で電圧検出が可能となる回路構成を採用している。
【0055】
すなわち、図13に示すように、リミッタオン電圧検出回路92Aは、一方の入力端子に、リミッタオン電圧検出タイミングに相当するサンプリング信号SSPが入力され、他方の入力端子にリミッタ動作許可信号SLMENが入力され、リミッタ動作許可信号SLMENが“H”レベルかつサンプリング信号SSPが“H”レベルの場合に、“L”レベルの動作制御信号を出力するNAND回路NAと、“L”レベルの動作制御信号が出力された場合にオン状態となるPチャネルトランジスタTP11、TP12と、PチャネルトランジスタTP12がオン状態である場合に動作電源が供給され、基準電圧VREFと発電電圧あるいは蓄電電圧である被検出電圧をスイッチSWa、SWb、SWcを排他的にオン状態として抵抗分割した電圧を順次比較する電圧コンパレータCMPと、を備えて構成されている。NAND回路NAは、リミッタ動作許可信号SLMENが“H”レベルかつサンプリング信号SSPが“H”レベルの場合に、“L”レベルの動作制御信号をPチャネルトランジスタTP11及びPチャネルトランジスタTP12に出力する。
【0056】
これにより、PチャネルトランジスタTP11、TP12は双方ともオン状態となる。
この結果、電圧コンパレータCMPは、動作電源が供給され、基準電圧VREFと発電電圧あるいは蓄電電圧である被検出電圧をスイッチSWa、SWb、SWcを排他的にオン状態として抵抗分割した電圧を順次比較することとなり、検出結果をリミッタ回路LMあるいは昇降圧回路49に出力することとなる。
図14にリミッタ回路LMの一例を示す。
図14(a)は、スイッチングトランジスタSWLMにより発電装置40の出力を短絡して発電電圧が外部出力されないようにした場合の構成例である。
また、図14(b)は、スイッチングトランジスタSWLM’により発電装置40を開放状態として、発電電圧が外部出力されないようにした場合の構成例である。
【0057】
また、本実施形態の電源部Bは昇降圧回路49を備えているため、充電電圧VCがある程度低い状態でも昇降圧回路49を用いて電源電圧を昇圧することにより、運針機構CS、CHMを駆動することが可能である。
また、逆に充電電圧VCがある程度高く、運針機構CS、CHMの駆動電圧よりも高い状態でも昇降圧回路49を用いて電源電圧を降圧することにより、運針機構CS、CHMを駆動することが可能である。
そこで、中央制御回路93は、充電電圧VCに基づいて昇降圧倍率を決定し、昇降圧回路49を制御している。
しかし、充電電圧VCがあまりに低いと、昇圧しても運針機構CS、CHMを動作させることができる電源電圧を得ることができない。そのような場合に、節電モードから表示モードに移行すると、正確な時刻表示を行うことができず、また、無駄な電力を消費してしまうことになる。
【0058】
そこで、本実施形態においては、充電電圧VCを予め定められた設定電圧値Vcと比較することにより、充電電圧VCが十分であるか否かを判断し、これを節電モードから表示モードへ移行するための一条件としている。
さらに中央制御回路93は、ユーザにより外部入力装置100が操作された場合に、予め定めた強制的な節電モードへの移行の指示動作が所定時間内に行われたか否かを監視するための節電モードカウンタ101と、常時サイクリックにカウントを継続するとともに、カウント値=0の秒針位置が予め定めた所定の節電モード表示位置(例えば、1時の位置)に相当する秒針位置カウンタ102と、パルス合成回路22における発振が停止したか否かを検出し、発振停止検出信号SOSCを出力する発振停止検出回路103と、パルス合成回路22の出力に基づいてクロック信号CKを生成し、出力するクロック生成回路104と、リミッタオン信号SLMON、電源電圧検出信号SPW、クロック信号CKおよび発電状態検出信号SPDETに基づいて、リミッタ回路LMのオン/オフおよび昇降圧回路49の昇降圧倍率制御を行うリミッタ・昇降圧制御回路105と、を備えて構成されている。
【0059】
ここで図15ないし図17を参照してリミッタ・昇降圧制御回路105の構成について詳細に説明する。
リミッタ・昇降圧制御回路105は、大別すると、図15に示すリミッタ・昇降圧倍率制御回路201と、図16に示す昇降圧倍率制御用クロック生成回路202と、図17に示す昇降圧制御回路203と、を備えて構成されている。
リミッタ・昇降圧倍率制御回路201は、図15に示すように、一方の入力端子にリミッタ回路LMを動作状態とする場合に“H”レベルとなるリミッタオン信号SLMONが入力され、他方の入力端子に発電装置40が発電状態にある場合に出力される発電状態検出信号SPDETが入力されるAND回路211と、入力端子に1/2降圧時に“H”レベルとなる1/2倍信号S1/2が入力され、1/2倍信号S1/2を反転して反転1/2倍信号/S1/2を出力するインバータ212と、一方の入力端子にインバータ212の出力端子が接続され、他方の入力端子に信号SPW1が入力されたAND回路213と、一方の入力端子にAND回路211の出力端子が接続され、他方の入力端子にAND回路213の出力端子が接続され、昇降圧倍率を設定するためのカウント値をアップするためのアップクロック信号UPCLを出力するOR回路214と、入力端子に3倍昇圧時に“H”レベルとなる3倍信号SX3が入力され、3倍信号SX3を反転して反転3倍信号/SX3を出力するインバータ215と、一方の入力端子にインバータ215の出力端子が接続され、他方の入力端子に信号SPW2が入力され、昇降圧倍率を設定するためのカウント値をダウンするためのダウンクロック信号DNCLを出力するたAND回路216と、入力端子に昇降圧倍率変更を禁止する際に“H”レベルとなる昇降圧倍率変更禁止信号INHが入力され、昇降圧倍率変更禁止信号INHを反転して反転昇降圧倍率変更禁止信号/INHを出力するインバータ217と、を備えて構成されている。
【0060】
さらにリミッタ・昇降圧倍率制御回路201は、一方の入力端子にアップクロック信号UPCLが入力され、他方の入力端子に反転昇降圧倍率変更禁止信号/INHが入力され、反転昇降圧倍率変更禁止信号/INHが“L”レベル、すなわち、昇降圧倍率変更禁止時にアップクロック信号UPCLの入力を無効とするAND回路221と、一方の入力端子にダウンクロック信号DNCLが入力され、他方の入力端子に反転昇降圧倍率変更禁止信号/INHが入力され、反転昇降圧倍率変更禁止信号/INHが“L”レベル、すなわち、昇降圧倍率変更禁止時にダウンクロック信号DNCLの入力を無効とするAND回路222と、を備えて構成されている。なお、AND回路221及びAND回路222は、昇降圧倍率変更禁止ユニット223として機能している。
またリミッタ・昇降圧倍率制御回路201は、一方の入力端子にAND回路221の出力端子が接続され、他方の入力端子にAND回路222の出力端子が接続されたNOR回路225と、NOR回路225の出力信号を反転して出力するインバータ226と、クロック端子CL1にインバータ226の出力信号が入力され、反転クロック端子/CL1にNOR回路225の出力信号が入力され、リセット端子R1に倍率設定信号SSETが入力され、第1カウントデータQ1及び反転第1カウントデータ/Q1を出力する第1カウンタ227と、一方の入力端子にAND回路221の出力端子が接続され、他方の入力端子に第1カウントデータQ1が入力されるAND回路228と、一方の入力端子にAND回路222の出力端子が接続され、他方の入力端子に反転第1カウントデータ/Q1が入力されるアンド回路229と、一方の入力端子にAND回路228の出力端子が接続され、他方の入力端子にAND回路229の出力端子が接続されたNOR回路230と、を備えて構成されている。
【0061】
またさらにリミッタ・昇降圧倍率制御回路201は、NOR回路230の出力信号を反転して出力するインバータ236と、クロック端子CL2にインバータ236の出力信号が入力され、反転クロック端子/CL2にNOR回路230の出力信号が入力され、リセット端子R2に倍率設定信号SSETが入力され、第2カウントデータQ2及び反転第2カウントデータ/Q2を出力する第2カウンタ237と、一方の入力端子にAND回路221の出力端子が接続され、他方の入力端子に第2カウントデータQ2が入力されるAND回路238と、一方の入力端子にAND回路222の出力端子が接続され、他方の入力端子に反転第2カウントデータ/Q2が入力されるアンド回路239と、一方の入力端子にAND回路238の出力端子が接続され、他方の入力端子にAND回路239の出力端子が接続されたNOR回路240と、を備えて構成されている。
【0062】
またリミッタ・昇降圧倍率制御回路201は、NOR回路240の出力信号を反転して出力するインバータ246と、クロック端子CL3にインバータ246の出力信号が入力され、反転クロック端子/CL3にNOR回路240の出力信号が入力され、リセット端子R3に倍率設定信号SSETが入力され、第3カウントデータQ3(=1/2倍信号S1/2として機能)及び反転第3カウントデータ/Q3を出力する第3カウンタ247と、第1の入力端子に反転第3カウントデータ/Q3が入力され、第2の入力端子に第2カウントデータQ2が入力され、第3の入力端子に第1カウントデータQ1が入力され、これらのデータの論理積をとって昇降圧倍率1倍昇圧(=昇圧なし)の際に“H”レベルとなる1倍信号SX1として出力する出力するAND回路251と、第1の入力端子に反転第3カウントデータ/Q3が入力され、第2の入力端子に第2カウントデータQ2が入力され、第3の入力端子に反転第1カウントデータ/Q1が入力され、これらのデータの論理積をとって昇降圧倍率1.5倍昇圧の際に“H”レベルとなる1.5倍信号SX1.5として出力するNAND回路252と、第1の入力端子に反転第3カウントデータ/Q3が入力され、第2の入力端子に第1カウントデータQ1が入力され、第3の入力端子に反転第2カウントデータ/Q2が入力され、これらのデータの論理積をとって昇降圧倍率2倍昇圧の際に“H”レベルとなる2倍信号SX2として出力するNAND回路253と、第1の入力端子に反転第3カウントデータ/Q3が入力され、第2の入力端子に反転第1カウントデータ/Q1が入力され、第3の入力端子に反転第2カウントデータ/Q2が入力され、これらのデータの論理積をとって昇降圧倍率3倍昇圧の際に“H”レベルとなる3倍信号SX3として出力するNAND回路254と、を備えて構成されている。
【0063】
この場合において、第1カウントデータQ1、第2カウントデータQ2及び第3カウントデータQ3の関係は、図18に示すようになっており、例えば、
Q1=0(=“L”)、Q2=0(=“L”)、Q3=0(=“L”)
であるならば、昇降圧倍率は、3倍であり、3倍信号Sx3が“H”レベルとなる。 また、
Q1=0(=“L”)、Q2=1(=“H”)、Q3=0(=“L”)
であるならば、昇降圧倍率は、1.5倍であり、1.5倍信号Sx1.5が“H”レベルとなる。
さらに
Q3=1(=“H”)
であるならば、昇降圧倍率は、1/2であり、1/2倍信号S1/2が“H”レベルとなる。
昇降圧倍率制御用クロック生成回路202は、図16に示すように、クロック信号CKを反転するインバータ271と、インバータ271の出力信号を遅延させる信号遅延部272と、信号遅延部272の出力信号を反転して出力するインバータ273と、一方の入力端子にクロック信号CKが入力され、他方の入力端子にインバータ273の出力信号が入力され、両入力信号の論理積をとってパラレル信号Parallelとして出力するAND回路274と、一方の入力端子にクロック信号CKが入力され、他方の入力端子にインバータ273の出力信号が入力され、両入力信号の論理和の否定をとってシリアル信号Serialとして出力するNOR回路275と、を備えて構成されている。
【0064】
このときのパラレル信号Parallel及びシリアル信号Serialの波形は、例えば、図19に示すようなものとなっている。
昇降圧制御回路203は、図17に示すように、パラレル信号Parallelを反転して反転パラレル信号/Parallelとして出力するインバータ281と、
シリアル信号Serialを反転して反転シリアル信号/Serialとして出力するインバータ282と、1倍信号SX1を反転し反転1倍信号/SX1として出力するインバータ283と、反転1倍信号/SX1を再び反転して1倍信号SX1として出力するインバータ284と、1/2倍信号S1/2を反転し反転1/2倍信号/S1/2として出力するインバータ285と、反転1/2倍信号/S1/2を再び反転し1/2倍信号S1/2として出力するインバータ286と、を備えて構成されている。
【0065】
また昇降圧制御回路203は、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子に1倍信号SX1が入力される第1OR回路291と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の入力端子には反転1/2倍信号/S1/2が入力される第2OR回路292と、一方の入力端子には第1OR回路291の出力端子が接続され、他方の入力端子には第2OR回路292の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW1を制御すべく、スイッチSW1をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW1を出力するNAND回路293と、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子に反転1倍信号/SX1が入力される第3OR回路294と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の入力端子に1倍信号SX1が入力される第4OR回路296と、一方の入力端子には第3OR回路294の出力端子が接続され、他方の入力端子には第4OR回路296の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW2を制御すべく、スイッチSW2をオン状態とする場合に“H”レベルとなるるためのスイッチ制御信号SSW2を出力するNAND回路297と、を備えて構成されている。
【0066】
さらに昇降圧制御回路203は、第1の入力端子に1倍信号SX1が入力され、第2の入力端子に3倍信号SX3が入力され、第3の入力端子に2倍信号SX2が入力され、これら3入力信号の論理和の否定をとって出力するNOR回路298と、
一方の入力端子に反転パラレル信号/P arallelが入力され、他方の入力端子にNOR回路298の出力信号が入力される第5OR回路299と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の入力端子には、反転1倍信号/SX1が入力される第6OR回路301と、一方の入力端子には第5OR回路299の出力端子が接続され、他方の入力端子には第6OR回路301の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW3を制御すべく、スイッチSW3をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW3を出力するNAND回路302と、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子に反転1倍信号/SX1が入力される第7OR回路303と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の端子には3倍信号SX3が入力される第8OR回路304と、一方の入力端子には第7OR回路303の出力端子が接続され、他方の入力端子には第8OR回路304の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW4を制御すべく、スイッチSW4をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW4を出力するNAND回路305と、を備えて構成されている。
【0067】
さらにまた昇降圧制御回路203は、一方の入力端子に3倍信号SX3が入力され、他方の入力端子に2倍信号SX2が入力され、両入力信号の論理和の否定をとって出力するNOR回路306と、一方の入力端子にNOR回路306の出力信号が入力され、他方の入力端子に反転パラレル信号/Parallelが入力される第9OR回路307と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の入力端子に反転1/2倍信号/S1/2が入力され、両入力信号の論理和の否定をとって出力する第10OR回路309と、一方の入力端子には第9OR回路307の出力端子が接続され、他方の入力端子には第10OR回路309の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW11を制御すべく、スイッチSW11をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW11を出力するNAND回路310と、第1の入力端子に2倍信号SX2が入力され、第2の入力端子に1.5倍信号SX1.5が入力され、第3の入力端子に1倍信号SX1が入力され、これらの入力信号の論理和の否定をとって出力するNOR回路311と一方の入力端子にNOR回路311の出力信号が入力され、他方の入力端子に反転シリアル信号/Serialが入力される第11OR回路312と、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子に反転1倍信号SX1が入力された第12OR回路313と、一方の入力端子には第11OR回路312の出力端子が接続され、他方の入力端子には第12OR回路313の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW12を制御すべく、スイッチSW12をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW12を出力するNAND回路314と、を備えて構成されている。
【0068】
また昇降圧制御回路203は、一方の入力端子に反転シリアル信号/Serialが入力され、他方の入力端子に反転1倍信号/SX1が入力される第13OR回路315と、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子に第13OR回路315の出力信号が入力され、反転パラレル信号/Parallelと第13OR回路315の出力信号の論理積をとって、スイッチSW13を制御すべく、スイッチSW13をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW13を出力するNAND回路316と、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子に反転1倍信号/SX1が入力される第14OR回路317と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の端子に第14OR回路317の出力信号が入力され、反転シリアル信号/Serialと第14OR回路317の出力信号の論理積をとって、スイッチSW14を制御すべく、スイッチSW14をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW14を出力するNAND回路318と、を備えて構成されている。
【0069】
さらに昇降圧制御回路203は、一方の入力端子に1/2倍信号S1/2が入力され、他方の入力端子に1.5倍信号SX1.5が入力されるNOR回路319と、一方の入力端子に反転パラレル信号/Parallelが入力され、他方の入力端子にNOR回路319の出力信号が入力される第15OR回路320と、入力端子に3倍信号SX3が入力され、3倍信号SX3を反転して反転3倍信号/SX3として出力するインバータ321と、一方の入力端子に反転シリアル信号/Serialが入力され、他方の入力端子に反転3倍信号/SX3が入力され、反転シリアル信号/Serialと反転3倍信号/SX3の論理和をとって出力する第16OR回路322と、一方の入力端子には第15OR回路320の出力端子が接続され、他方の入力端子には第16OR回路322の出力端子が接続され、両OR回路の出力の論理積をとって、スイッチSW21を制御すべく、スイッチSW21をオン状態とする場合に“H”レベルとなるスイッチ制御信号SSW21を出力するNAND回路323と、を備えて構成されている。
【0070】
これらの構成の結果、昇降圧制御回路203は、図3に示した昇降圧回路の動作説明図に対応するスイッチ制御信号SSW1、SSW2、SSW3、SSW4、SSW11、SSW12、SSW13、SSW14、SSW21をパラレル信号Parallel及びシリアル信号/Serialに基づくタイミングで出力することとなる。
こうして設定されたモードは、モード記憶部94に記憶され、その情報が駆動制御回路24、時刻情報記憶部96および設定値切換部95に供給されている。駆動制御回路24においては、表示モードから節電モードに切り換わると、パルス信号を秒針駆動部30S及び時分針駆動部30HMに供給するのを停止し、秒針駆動部30S及び時分針駆動部30HMの動作を停止させる。これにより、モータ10は回転しなくなり、時刻表示は停止する。
次に、時刻情報記憶部96は、より具体的にはアップダウンカウンタで構成されており(図示せず)、表示モードから節電モードに切り換わると、パルス合成回路22によって生成された基準信号を受けて時間計測を開始してカウント値をアップし(アップカウント)、節電モードの継続時間がカウント値として計測されることになる。
【0071】
また、節電モードから表示モードに切り換わると、前記アップダウンカウンタのカウント値をダウンし(ダウンカウント)、ダウンカウント中は、駆動制御回路24から秒針駆動部30S及び時分針駆動部30HMに供給される早送りパルスを出力する。
そして、アップダウンカウンタのカウント値が零、すなわち、節電モードの継続時間および早送り運針中の経過時間に相当する早送り運針時間が経過すると、早送りパルスの送出を停止するための制御信号を生成し、これを秒針駆動部30S及び時分針駆動部30HMに供給している。
この結果、時刻表示は現在時刻に復帰されることとなる。
このように時刻情報記憶部96は、再表示された時刻表示を現在時刻に復帰させる機能も備えている。
【0072】
次に、駆動制御回路24は、パルス合成回路22から出力される各種のパルスに基づいて、モードに応じた駆動パルスを生成する。まず、節電モードにあっては、駆動パルスの供給を停止する。次に、節電モードから表示モードへの切換が行われた直後には、再表示された時刻表示を現時刻に復帰させるために、パルス間隔が短い早送りパルスを駆動パルスとして秒針駆動部30S及び時分針駆動部30HMに供給する。
次に、早送りパルスの供給が終了した後には、通常のパルス間隔の駆動パルスを秒針駆動部30S及び時分針駆動部30HMに供給する。
【0073】
[3] 実施形態の動作
[3.1]
次に実施形態の計時装置における動作を説明するに先立ち、発電状態と、昇降圧回路49の動作との関係について図8を参照して説明する。
強力に充電する場合と、穏やかに充電する場合とでは、発電部Aから出力される充電電流の大きさに差が生じることとなる。
具体的には、発電装置として太陽電池を用いる場合、計時装置としての腕時計サイズの太陽電池に晴天時の野外照度に相当する5万LX(lux;ルクス)の外光の照射があった場合と、一般的な机上照度に相当する1000LXの外光照射があった場合とでは、その充電電流は、それぞれ2.5[mA]、0.05[mA]となり、その充電時電圧(=初期電圧+充電時内部抵抗×充電電流)は、図8に示すように、それぞれ1.50[V]、1.01[V]となる。
【0074】
また、発電装置として、回転錘を用いた腕時計サイズの電磁誘導型発電装置を用いる場合、発電ロータを速く回転させた場合(電磁誘導型発電装置を内蔵した計時装置を強く振った場合)と、発電ロータをゆっくりと回転させた場合(電磁誘導型発電装置を内蔵した計時装置を弱く振った場合)とでは、その充電電流は、それぞれ5[mA]、0.1[mA]となり、その充電時電圧(=初期電圧+充電時内部抵抗×充電電流)は、図8に示すように、それぞれ2.00[V]、1.02[V]となる。
ところで、計時装置を動作させる場合においては、動作適正電圧値や越えてはならない絶対定格電圧値があり、仮に動作適正電圧値あるいは絶対定格電圧値を3.1[V]である場合には、昇降圧後の電圧が3.1[V]を越えてはならないこととなる。
より具体的には、上述の太陽電池を用いる場合、5万LX(lux;ルクス)の外光の照射があった場合には、昇圧倍率は2倍以下とし、1000LXの外光照射があった場合には、昇圧倍率は3倍まで許容される。
同様に上述の電磁誘導型発電装置を用いる場合、 発電ロータを速く回転させた場合には、昇圧倍率は1.5倍以下とし、発電ロータをゆっくりと回転させた場合には、昇圧倍率は3倍まで許容される。
【0075】
[3.2] 実施形態の動作
次に図9および図10を参照して実施形態の動作を説明する。
初期状態において、発電状態検出回路91は動作状態、リミッタ回路LMは非動作状態、昇降圧回路49は非動作状態、リミッタオン電圧検出回路92Aは非動作状態、プレ電圧検出回路92Bは非動作状態、電源電圧検出回路92Cは動作状態にあるものとする。
また、初期状態においては、大容量2次電源48の電圧は、0.45[V]未満であるものとする。
さらに運針機構CS、CHMを駆動するための最低電圧は、1.2[V]未満に設定されているものとする。
【0076】
[3.2.1] 大容量2次電源電圧上昇時
[3.2.1.1] 0.0〜0.62[V]時
大容量2次電源の電圧が0.45[V]未満の場合には、昇降圧回路49は、非動作状態にあり、電源電圧検出回路92Cにより検出される電源電圧も0.45[V]未満となるため、運針機構CS、CHMは非駆動状態のままである。
その後、図10の時刻t1に示すように発電状態検出回路91により発電装置40の発電が検出されると、図10(c)に示すように、プレ電圧検出回路92Bは、動作状態となる。
そして、大容量2次電源の電圧が0.45[V]を越えると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に3倍昇圧動作を行わせるべく制御を行う。
【0077】
これにより昇降圧回路49は、3倍昇圧動作を行い、この3倍昇圧動作は、大容量2次電源の電圧が0.62[V]となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.35[V]以上となり、運針機構CS、CHMは駆動状態となる。
なお、この場合において、発電状態によっては、例えば、計時装置を急激に振った場合などには、急激に電圧が上昇し、絶対定格電圧などを超過してしまう可能性があるため、3倍昇圧動作に移行させずに、2倍あるいは1.5倍昇圧などのように昇降圧倍率を発電状態に応じて制御すれば、より安定した動作電圧の供給が可能となる。以下の場合においても同様である。
【0078】
[3.2.1.2] 0.62[V]〜0.83[V]時
大容量2次電源の電圧が0.62[V]を越えると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に2倍昇圧動作を行わせるべく制御を行う。
これにより昇降圧回路49は、2倍昇圧動作を行い、この2倍昇圧動作は、大容量2次電源の電圧が0.83[V]となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.24[V]以上となり、運針機構CS、CHMは相変わらず、駆動状態を継続することとなる。
【0079】
[3.2.1.3] 0.83[V]〜1.23[V]時
大容量2次電源の電圧が0.83[V]を越えると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に1.5倍昇圧動作を行わせるべく制御を行う。
これにより昇降圧回路49は、1.5倍昇圧動作を行い、この1.5倍昇圧動作は、大容量2次電源の電圧が1.23[V]となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.24[V]以上となり、運針機構CS、CHMは相変わらず、駆動状態を継続することとなる。
【0080】
[3.2.1.4] 1.23[V]以上時
大容量2次電源の電圧が1.23[V]を越えると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に1倍昇圧動作、すなわち、非昇圧動作を行わせるべく制御を行う。
これにより昇降圧回路49は、1倍昇圧動作を行い、この1倍昇圧動作は、大容量2次電源48の電圧が1.23[V]未満となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.23[V]以上となり、運針機構CS、CHMは相変わらず、駆動状態を継続することとなる。
【0081】
そして、図10に示す時刻t2において、プレ電圧検出回路92Bにより大容量2次電源48の電圧がプレ電圧VPRE(図9および図10では、2.3[V])を超過すると、プレ電圧検出回路92Bはリミッタ動作許可信号SLMENをリミッタオン電圧検出回路92Aに出力し、リミッタオン電圧検出回路92Aは、動作状態に移行し、大容量2次電源48の充電電圧VCと、予め定めたリミッタオン基準電圧VLMONと、を図10(e)に示すように、所定サンプリング間隔で比較することによりリミッタ回路LMを動作状態とするか否かを検出する。
この場合において、発電部Aは断続的に発電を行うものであり、その発電周期が第1周期以上の間隔であるとした場合に、リミッタオン電圧検出回路92Aは、第1周期以下の周期である第2周期を有するサンプリング間隔で検出を行っている。
【0082】
そして、図10の時刻t3に示すように、大容量2次電源48の充電電圧VCが2.5[V]を超過すると、リミッタ回路LMをオン状態とすべく、リミッタオン信号SLMONをリミッタ回路LMに出力する。
この結果、リミッタ回路LMは、発電部Aを大容量2次電源48から電気的に切り離されることとなる。
これにより、過大な発電電圧VGENが大容量2次電源48に印加されることがなくなり、大容量2次電源の耐圧を越えた電圧が印加されることによる大容量2次電源48の破損、ひいては、計時装置1の破損を防止することが可能となっている。
その後、図10の時刻t4において、発電検出部91において、発電が検出されなくなり、発電状態検出部91から発電状態検出信号SPDETが出力されなくなると、大容量2次電源48の充電電圧VCに拘わらず、リミッタ回路LMはオフ状態となり、リミッタオン電圧検出回路92A、プレ電圧検出回路92Bおよび電源電圧検出回路92Cは、非動作状態となる。
【0083】
[3.2.1.5] 昇圧倍率増加時の処理
リミッタ回路LMのオン状態において、大容量2次電源48の電圧を昇降圧回路49により昇圧している最中である場合には、安全確保のため、昇圧倍率を低下させ、あるいは、昇圧動作を停止する必要がある。
より一般的には、リミッタオン電圧検出回路92Aにおける検出結果に基づいて発電装置40における発電電圧が予め定めたリミッタオン電圧以上となり、かつ、電源昇降圧回路49が昇圧を行っている場合に昇圧倍率Nを昇圧倍率N’(N’は、実数、かつ、1≦N’<N)に設定すれば良い。
これは、非発電状態から発電状態に移行した場合のように、急激な電圧上昇が想定される場合に、昇圧していることに起因する絶対定格電圧超過などによる破損を確実に防止するためである。
【0084】
[3.2.2] 大容量2次電源電圧下降時
[3.2.2.1] 1.20[V]以上時
大容量2次電源48の充電電圧VCが2.5[V]を超過した状態では、リミッタオン信号SLMONをリミッタ回路LMに出力されており、リミッタ回路LMをオン状態となって、リミッタ回路LMは、発電部Aを大容量2次電源48から電気的に切り離された状態となっている。
この状態においては、リミッタオン電圧検出回路92A、プレ電圧検出回路92Bおよび電源電圧検出回路92Cは、全て動作状態となっている。
その後、大容量2次電源48の充電電圧VCが2.5[V]未満となると、リミッタオン電圧検出回路92Aは、リミッタオン信号SLMONをリミッタ回路LMに出力するのを停止し、リミッタ回路LMはオフ状態となる。
【0085】
さらに大容量2次電源48の充電電圧VCが低下し、2.3[V]未満となると、プレ電圧検出回路92Bは、リミッタ動作許可信号SLMENをリミッタオン電圧検出回路92Aに出力しなくなり、リミッタオン電圧検出回路92Aは、非動作状態に移行し、リミッタ回路LMもオフ状態となる。
なお、上記状態下においては、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に1倍昇圧動作、すなわち、非昇圧動作を行わせるべく制御を行っており、運針機構CS、CHMは相変わらず、駆動状態を継続することとなる。
【0086】
[3.2.2.2] 1.20[V]〜0.80[V]時
大容量2次電源の電圧が1.23[V]未満となると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に1.5倍昇圧動作を行わせるべく制御を行う。
これにより昇降圧回路49は、1.5倍昇圧動作を行い、この1.5倍昇圧動作は、大容量2次電源の電圧が0.80[V]となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.2[V]以上1.8[V]未満となり、運針機構CS、CHMは相変わらず、駆動状態を継続することとなる。
【0087】
[3.2.2.3] 0.80[V]〜0.60[V]時
大容量2次電源の電圧が0.80[V]未満となると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に2倍昇圧動作を行わせるべく制御を行う。
これにより昇降圧回路49は、2倍昇圧動作を行い、この2倍昇圧動作は、大容量2次電源の電圧が0.60[V]となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.20[V]以上1.6[V]未満となり、運針機構CS、CHMは相変わらず、駆動状態を継続することとなる。
【0088】
[3.2.2.4] 0.6[V]〜0.45[V]時
大容量2次電源の電圧が0.6[V]未満となると、電源電圧検出回路92Cの電源電圧検出信号SPWに基づいて、リミッタ・昇降圧制御回路105が昇降圧回路49に3倍昇圧動作を行わせるべく制御を行う。
これにより昇降圧回路49は、3倍昇圧動作を行い、この3倍昇圧動作は、大容量2次電源の電圧が0.45[V]となるまで、リミッタ・昇降圧制御回路105により継続される。
この結果、補助コンデンサ80の充電電圧は、1.35[V]以上1.8[V]未満となり、運針機構CS、CHMは駆動状態となる。
【0089】
[3.2.2.5] 0.45[V]未満
大容量2次電源48の電圧が0.45[V]未満となった場合には、昇降圧回路49を非動作状態とし、運針機構CS、CHMは非駆動状態として、大容量2次電源48の充電のみを行う。
これにより昇圧にともなう無駄な電力消費を低減し、運針機構CS、CHMの再駆動までの時間を短縮することができる。
【0090】
[3.2.2.6] 昇圧倍率低下時の処理
前回の昇圧倍率を低下させた(例えば、2倍→1.5倍)タイミングから実際の充電電圧Vcが安定するのに十分な期間が経過するまでは、昇圧倍率の再度の低下は行わないようにする必要がある。
これは、昇圧倍率を低下させたとしても、実際の昇圧後の電圧は一瞬にして変化するわけではなく、徐々に昇圧倍率低下後の電圧に近づいて行くこととなるため、昇圧倍率が低くなりすぎてしまうからである。
より一般的には、昇圧倍率N(Nは実数)を昇圧倍率N’(N’は、実数、かつ、1≦N’<N)に変更したタイミングから予め定めた所定の倍率変更禁止時間が経過したか否かを判別し、前回の前記昇圧倍率Nを前記昇圧倍率N’に変更したタイミングから予め定めた所定の倍率変更禁止時間が経過するまでは、昇圧倍率の変更を禁止すればよい。
【0091】
[3.3] 実施形態の効果
以上の説明のように、本実施形態によれば、発電部Aが発電状態となり、発電状態検出部91から発電状態検出信号SPDETが出力されるまでは、過充電防止のためにリミッタ回路LMを動作させる必要はないため、リミッタオン電圧検出回路92A、プレ電圧検出回路92Bおよび電源電圧検出回路92Cの全ての検出回路は非動作状態にしておくことができ、消費電力の低減を図ることができる。
また、発電状態検出部91から発電状態検出信号SPDETが出力された場合であっても、大容量2次電源48の電圧がプレ電圧VPREを超過するまでは、プレ電圧検出回路92Bからリミッタ動作許可信号SLMENが出力されないため、高精度の電圧検出を行うために大消費電力であるリミッタオン電圧検出回路92Aは、非動作状態とされるため、消費電力を低減することができる。
【0092】
さらに、リミッタ回路LMをオン状態としている状況下、あるいは、リミッタオン電圧検出回路92Aが動作状態にある状況下であっても、発電状態検出部91から発電状態検出信号SPDETが出力されなくなると、リミッタオン電圧検出回路92A、プレ電圧検出回路92Bは非動作状態となる。
また、発電状態検出信号SPDETが出力されなくなるということは、発電がなく、それ以上大容量2次電源48の充電電圧VCが上昇することがないということを意味しており、リミッタ回路LMを非動作状態(オフ)としても差し支えないため、リミッタ回路LMを非動作状態とする。
従って、非発電状態においては、電圧検出および当該電圧検出を行うべき回路を動作状態とする必要がないため、確実に消費電流を減少させることが可能となる。
【0093】
[3.4] 実施形態の変形例
[3.4.1] 第1変形例
以上の説明においては、リミッタオン電圧の検出をサンプリングタイミングに行っていたが、継続して検出するようにすることも可能である。
【0094】
[3.4.2] 第2変形例
以上の説明における各種電圧値は、一例であり、対応する携帯用電子機器に応じて適宜変更されることは当然である。
【0095】
[3.4.3] 第3変形例
以上の説明においては、リミッタ回路LMのオン状態への移行後に、非発電状態となった場合には、リミッタ回路LM、リミッタオン電圧検出回路92A、プレ電圧検出回路92B、電源電圧検出回路92Cなどを非駆動状態としていたが、図11に示すように、リミッタ回路LMのオン状態への移行後であって、プレ電圧検出回路92Bがプレ電圧VPREの非検出状態となった場合に、リミッタ回路LM、リミッタオン電圧検出回路92A、プレ電圧検出回路92B、電源電圧検出回路92Cなどを非駆動状態とするように構成することも可能である。
この場合においては、所定周期TPRE毎にプレ電圧検出回路92Bを動作状態として、プレ電圧VPREを検出する必要がある。
【0096】
[3.4.4] 第4変形例
上記実施形態においては、2つのモータで時分および秒を表示する計時装置を例に説明しているが、時分および秒を一つのモータを用いて時刻表示する計時装置についても本発明の適用が可能である。
逆に3個以上のモータ(秒針、分針、時針、カレンダ、クロノグラフなどを個別に制御するモータ)を有する計時装置についても本発明の適用が可能である。
【0097】
[3.4.5] 第5変形例
上記実施形態では、発電装置40として、回転錘45の回転運動をロータ43に伝達し、該ロータ43の回転により出力用コイル44に起電力Vgenを発生させる電磁発電装置を採用しているが、本発明はこれに限定されることなく、例えば、ゼンマイの復元力(第1のエネルギーに相当)により回転運動を生じさせ、該回転運動で起電力を発生させる発電装置や、外部あるいは自励による振動または変位(第1のエネルギーに相当)を圧電体に加えることにより、圧電効果によって電力を発生させる発電装置であってもよい。
【0098】
さらに太陽光等の光エネルギー(第1のエネルギーに相当)を利用した光電変換により電力を発生させる発電装置であっても良い。
さらにまた、ある部位と他の部位との温度差(熱エネルギー;第1のエネルギーに相当)による熱発電により電力を発生させる発電装置であっても良い。
また、放送、通信電波などの浮遊電磁波を受信し、そのエネルギー(第1のエネルギーに相当)を利用した電磁誘導型発電装置を用いるように構成することも可能である。
【0099】
[3.4.6] 第6変形例
上記実施形態では、腕時計型の計時装置1を一例として説明したが、本発明はこれに限定されるものではなく、腕時計以外にも、懐中時計などであってもよい。また、電卓、携帯電話、携帯用パーソナルコンピュータ、電子手帳、携帯ラジオ、携帯型VTRなどの携帯用電子機器に適応することもできる。
【0100】
[3.4.7] 第7変形例
上記実施形態においては、基準電位(GND)をVdd(高電位側)に設定したが、基準電位(GND)をVss(低電位側)に設定してもよいことは勿論である。この場合には、設定電圧値VoおよびVbasは、Vssを基準として、高電圧側に設定される検出レベルとの電位差を示すものとなる。
【0101】
[3.4.8] 第8変形例
以上の説明においては、大容量2次電源48の充電電圧VCに基づいて制御を行っていたが、補助コンデンサ80の充電電圧VC1に基づいて制御を行ったり、昇降圧回路49の出力電圧に基づいて制御を行うように構成することも可能である。
【0102】
[4] 本発明の態様
本発明の好適な態様としては、さらに以下のような各種態様が考えられる。
[4.1] 第1の態様
本発明の第1の態様は、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記電源装置から供給される電気エネルギーにより駆動される被駆動装置と、を備えた携帯用電子機器の制御方法において、前記発電装置おいて発電がなされているか否かを検出する発電検出工程と、前記発電装置における発電電圧あるいは前記電源装置の蓄電電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出された場合に、前記発電装置から前記電源装置への電気エネルギーの供給を制限するリミッタ工程と、前記発電検出工程において発電がなされていないと検出された場合に、前記リミッタオン電圧検出工程における検出動作を禁止するリミッタオン電圧検出禁止工程と、を備える構成としてもよい(第1の態様の基本態様)。
【0103】
また、上記基本態様において、前記発電装置における発電電圧を検出する発電電圧検出工程と、前記発電電圧検出工程において検出された発電電圧が前記リミッタオン電圧よりも低い所定のリミッタ制御電圧以下である場合には、前記リミッタオン電圧検出工程における検出動作を禁止するとともに、前記発電電圧が前記リミッタ制御電圧を超過した場合に前記リミッタオン電圧検出工程において検出動作を行わせるリミッタオン電圧検出制御工程とを備えるように構成することも可能である。
さらに、上記基本態様において、前記発電工程は、第1周期以上の間隔で断続的に発電を行う発電装置であり、前記リミッタオン電圧検出工程は、前記第1周期以下の周期である第2周期で、前記発電電圧が前記リミッタオン電圧を超過したか否かを検出するように構成することも可能である。
【0104】
[4.2] 第2の態様
本発明の第2の態様は、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記電源装置から供給される電気エネルギーの電圧を昇圧倍率N(Nは1より大きい実数)で昇圧して駆動電源として供給する電源昇圧装置と、前記電源昇圧手段から供給される駆動電源により駆動される被駆動装置と、を備えた携帯用電子機器の制御方法において、前記発電装置における発電がなされているか否かを検出する発電検出工程と、前記発電装置における発電電圧、前記電源手段の蓄電電圧あるいは前記昇圧後の駆動電源の電圧のうち少なくともいずれか一の電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出された場合に、前記発電装置から前記電源装置への電気エネルギーの供給を制限するリミッタ工程と、前記発電検出工程において発電がなされていないと検出された場合に、前記リミッタオン電圧検出工程における検出動作を禁止するリミッタオン電圧検出禁止工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出され、かつ、前記電源昇圧装置が前記昇圧を行っている場合に、前記昇圧倍率Nを昇圧倍率N’(N’は、実数、かつ、1≦N’<N)に設定する昇圧倍率変更工程と、を備え、前記昇圧倍率変更工程は、前記昇圧倍率Nを前記昇圧倍率N’に変更したタイミングから予め定めた倍率変更禁止時間が経過したか否かを判別する時間経過判別工程と、前記時間経過判別工程において前記倍率変更禁止時間が経過したと判別されるまでは、昇圧倍率の変更を禁止する変更禁止工程と、を備える構成としてもよい。
【0105】
[4.3] 第3の態様
本発明の第3の態様は、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記電源装置から供給される電気エネルギーの電圧を昇降圧倍率N(Nは正の実数)で昇降圧して駆動電源として供給する電源昇降圧装置と、前記電源昇降圧装置から供給される駆動電源により駆動される被駆動装置と、前記発電装置における発電がなされているか否かを検出する発電検出装置と、を備えた携帯用電子機器の制御方法において、前記発電装置における発電電圧、前記電源装置の蓄電電圧あるいは前記昇降圧後の駆動電源の電圧のうち少なくともいずれか一の電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出された場合に、前記発電装置から前記電源装置への電気エネルギーの供給を制限するリミッタ工程と、前記発電検出工程において発電がなされていないと検出された場合に、前記リミッタオン電圧検出工程における検出動作を禁止するリミッタオン電圧検出禁止工程と、前記リミッタオン電圧検出工程においてリミッタオン電圧を超過していると検出された場合に、前記昇降圧倍率Nを昇降圧倍率N’(N’は、正の実数、かつ、N’<N)に設定する昇降圧倍率変更工程と、を備える構成としても良い(第3の態様の基本態様)。
【0106】
また、上記基本態様において、前記昇降圧倍率変更工程は、前記昇降圧倍率Nを前記昇降圧倍率N’に変更したタイミングから予め定めた倍率変更禁止時間が経過したか否かを判別する時間経過判別工程と、前記時間経過判別工程において前記倍率変更禁止時間が経過したと判別されるまでは、昇降圧倍率の変更を禁止する変更禁止工程と、を備えるように構成してもよい(第3の態様の第1の変形態様)。
【0107】
さらに上記基本態様及び第1の変形態様において、前記電源昇降圧装置は、昇降圧に用いるM個(M:2以上の整数)の昇降圧用コンデンサを有し、前記昇降圧時において、前記M個の昇降圧用コンデンサのうちL個(L:2以上かつM以下の整数)の昇降圧用コンデンサを直列に接続して前記電源装置からの電気エネルギーにより充電し、前記L個の昇降圧用コンデンサを並列に接続することにより前記電源手段から供給される電気エネルギーの電圧よりも低い電圧を生成し、当該低い電圧を降圧後の電圧として用い、あるいは、当該低い電圧を前記電源装置から供給される電気エネルギーの電圧に加算して昇圧後の電圧として用いるように構成してもよい。
【0108】
[4.4] 第4の態様
本発明の第4の態様は、上記各態様において、前記発電装置において発電がなされていない場合に、前記リミッタ装置を非動作状態とするように構成してもよい。
【0109】
[4.5] 第5の態様
本発明の第5の態様は、上記各態様において、前記携帯用電子機器の動作モードが節電モードにある場合に、前記リミッタ装置を非動作状態とするように構成してもよい。
【0110】
[4.6] 第6の態様
本発明の第6の態様は、前記発電装置の発電電圧レベル及び発電継続時間に基づいて前記発電がなされているか否かを検出するように構成してもよい。
【0111】
[4.7] 第7の態様
本発明の第7の態様は、第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記電源装置から供給される電気エネルギーの電圧を変換して駆動電源として供給する電源電圧変換装置と、前記電源電圧変換装置から供給される駆動電源により駆動される被駆動装置と、備えた携帯用電子機器の制御方法において、前記電源装置の電圧が予め定めた電圧未満であり、かつ、前記発電装置の発電量が予め定めた発電量未満である場合に、前記電源電圧変換装置の動作を禁止する変換禁止工程と、前記電源電圧変換装置の動作が禁止状態にある場合に、前記電源装置の蓄電時または蓄電終了時の電圧を検出する蓄電電圧検出工程と、前記蓄電電圧検出工程において検出された電圧に基づいて、前記電源電圧変換装置の動作禁止状態を解除した後の、前記電源電圧変換装置の変換倍率を設定する変換倍率制御工程と、を備えるように構成してもよい。
【0112】
[4.8] 第8の態様
本発明の第8の態様は、上記各態様において、時刻表示を行う計時工程を備えるように構成してもよい。
【0113】
【発明の効果】
本発明によれば、発電手段における発電電圧あるいは電源手段の蓄電電圧が予め定めたリミッタオン電圧を超過したか否かを検出し、発電電圧あるいは蓄電電圧がリミッタオン電圧を超過している場合に、発電手段から電源手段への電気エネルギーの供給を制限するとともに、発電手段において発電がなされていない場合には、リミッタ手段を非動作状態にするので、リミッタ手段の動作に必要な消費電力を低減することができる。
【図面の簡単な説明】
【図1】 本発明の実施形態に係る計時装置の概略構成を示す図である。
【図2】 昇降圧回路の概要構成図である。
【図3】 昇降圧回路の動作説明図である。
【図4】 3倍昇圧時の等価回路である。
【図5】 1/2降圧時の等価回路である。
【図6】 実施形態に係る制御部とその周辺構成の概要構成ブロック図である。
【図7】 実施形態に係る制御部とその周辺構成の要部詳細構成ブロック図である。
【図8】 発電状態と、昇降圧回路の動作との関係を説明する図である。
【図9】 実施形態の動作を説明する図(その1)である。
【図10】 実施形態の動作を説明する図(その2)である。
【図11】 実施形態の第3変形例の動作を説明する図である。
【図12】 発電状態検出部の詳細構成図である。
【図13】 リミッタオン電圧検出回路及びプレ電圧検出回路の詳細構成図である。
【図14】 リミッタ回路の一例を説明する図である。
【図15】 リミッタ昇降圧倍率制御回路の詳細構成図である。
【図16】 昇降圧倍率制御用クロック生成回路の詳細構成図である。
【図17】 昇降圧制御回路の詳細構成図である。
【図18】 リミッタ昇降圧倍率制御回路の動作説明図である。
【図19】 昇降圧倍率制御用クロックの説明図である。
【符号の説明】
1…計時装置
23…制御回路
24…駆動制御回路
30S…秒針駆動部
30HM…時分針駆動部
40…発電装置
45…回転錘
48…高容量2次電源(大容量コンデンサ)
49…昇降圧回路
80…補助コンデンサ
90…モード設定部
91…発電状態検出部
92…電圧検出部
92A…リミッタオン電圧検出回路
92B…プレ電圧検出回路
92C…電源電圧検出回路
93…中央制御回路
94…モード記憶部
95…設定値切換器
97…第1の検出回路
98…第2の検出回路
100…外部入力装置
101…節電モードカウンタ
A…発電部
B…電源部
LM…リミッタ回路
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a portable electronic device and a method for controlling the portable electronic device, and more particularly, to a power supply control technique for a portable electronic control watch incorporating a power generation mechanism.
[Prior art]
In recent years, a small electronic timepiece such as a wristwatch type has a built-in power generation device such as a solar battery and operates without battery replacement. These electronic timepieces have a function of temporarily charging the power generated by the power generator to a large-capacity capacitor, etc., and when power generation is not performed, the time is displayed with the power discharged from the capacitor. ing. Therefore, stable operation is possible for a long time without a battery, and considering the trouble of battery replacement or battery disposal, many electronic watches are expected to have power generators built in the future. ing.
[0002]
[Problems to be solved by the invention]
In an electronic timepiece incorporating such a power generation device, the power generation voltage of the power generation device must not exceed the withstand voltage of the power supply device having a power storage function such as a large-capacitance capacitor, or the power supply of the power supply device applied to the time display circuit In order to prevent the voltage from exceeding the withstand voltage of the time display circuit, a limiter circuit for limiting the power supply voltage is provided.
This limiter circuit is electrically disconnected from the power generator at the previous stage of the power supply, is electrically disconnected from the time display circuit at the subsequent stage of the power supply, or the output of the power generator is short-circuited so that the generated voltage is not transmitted to the subsequent stage. So that the power generation voltage of the power generation device is applied beyond the withstand voltage of the power supply device, or the power supply voltage applied to the time display circuit is prevented from being applied beyond the withstand voltage of the time display circuit. Has been.
[0003]
On the other hand, in an electronic timepiece with a built-in power generation device, when the power generation device has been in a non-power generation state for a predetermined time or more in order to supply power stably, the state is detected and the operation mode is displayed as a time. The normal operation mode (display mode) to be performed is shifted to the power saving mode in which time display is not performed.
Incidentally, in order to operate the limiter circuit, it is necessary to provide a voltage detection circuit for detecting the applied voltage, and this voltage detection circuit also causes an increase in power consumption.
In particular, when a circuit for performing voltage detection with high accuracy is configured, there is a problem in that the circuit scale increases and the power consumption increases.
In addition, in an electronic timepiece with a built-in power generation device, in order to keep the operation time longer, a booster circuit is provided that boosts the power supply voltage to drive the circuit in the subsequent stage. If is not set correctly, a voltage exceeding the proper operating voltage value or absolute rated voltage is applied to the circuit, and in the worst case, the electronic timepiece may be damaged.
SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to realize an accurate power control function and further reduce power consumption in a portable electronic device provided with a limiter circuit or a limiter circuit and a booster circuit for limiting the power supply voltage. It is an object of the present invention to provide a portable electronic device and a method for controlling the portable electronic device.
[0004]
[Means for Solving the Problems]
To solve the above problem, in a portable electronic device, power generation means for generating power by converting first energy into electrical energy as second energy, and power supply means for storing the electrical energy obtained by the power generation A driven means driven by electrical energy supplied from the power supply means, a power generation detection means for detecting whether or not the power generation means is generating power, a power generation voltage in the power generation means or the power supply means Limiter on voltage detection means for detecting whether or not the storage voltage exceeds a predetermined limiter on voltage, and when the limiter on voltage detection means detects that the limiter on voltage is exceeded, the power generation means The limiter means for restricting the supply of electrical energy from the power source means to the power supply means, and the power generation detection means If is detected not been performed, a limiter control means for said limiter means inoperative, may be configured to include a.
[0005]
According to a first aspect of the present invention, in the portable electronic device, the power generation means for generating power by converting the first energy into the electrical energy that is the second energy, and the electrical energy obtained by the power generation A power supply means for storing; a driven means driven by electric energy supplied from the power supply means; a power generation detection means for detecting whether the power generation means is generating power; and a power generation voltage in the power generation means or the Limiter on voltage detection means for detecting whether or not the storage voltage of the power supply means exceeds a predetermined limiter on voltage, and when the limiter on voltage detection means detects that the limiter on voltage is exceeded, Limiter for limiting the voltage of electrical energy supplied from the power generation means to the power supply means to a predetermined reference voltage And when the power generation detecting means detects that no power is generated, the operation mode of the portable electronic device is set to the power saving mode in which the supply of electric energy to the driven means is stopped to save power. On the other hand, when it is detected that the power generation is being performed by the power generation detection unit, the operation mode is shifted to a normal operation mode for supplying electric energy to the driven unit, and the operation When the mode is in the power saving mode, there is provided a limiter control means for putting the limiter means in a non-operating state.
[0009]
Further, in the portable electronic device, power generation means for generating electric power by converting first energy into electric energy as second energy, power supply means for storing the electric energy obtained by the power generation, and the power supply means The power boosting means for boosting the voltage of the electric energy supplied from the power supply at a boosting factor N (N is a real number greater than 1) and supplying it as drive power, and the driven driven by the drive power supplied from the power boosting means And at least one of power generation detection means for detecting whether the power generation means is generating power, a power generation voltage in the power generation means, a storage voltage of the power supply means, or a voltage of the drive power supply after boosting. Limiter-on voltage detecting means for detecting whether or not the voltage of the current exceeds a predetermined limiter-on voltage, and the limiter-on voltage When the pressure detection means detects that the limiter on-voltage is exceeded, the limiter means for restricting the supply of electrical energy from the power generation means to the power supply means, and the power generation detection means is not generating power. A limiter-on-voltage detection prohibiting unit that prohibits a detection operation of the limiter-on-voltage detection unit, and a limiter-on-voltage detection unit that detects that the limiter-on voltage has been exceeded, And a step-up ratio changing means for setting the step-up ratio N to a step-up ratio N ′ (N ′ is a real number and 1 ≦ N ′ <N) when the means performs the step-up. Good.
[0010]
Further, in the above configuration, the step-up magnification changing unit is configured to determine whether or not a predetermined magnification change prohibition time has elapsed from a timing at which the step-up magnification N is changed to the step-up magnification N ′. It is good also as a structure provided with the change prohibition means which prohibits the change of a pressure | voltage rise magnification until it determines with the said time passage determination means having passed the said magnification change prohibition time.
[0011]
Further, in the portable electronic device, power generation means for generating electric power by converting first energy into electric energy as second energy, power supply means for storing the electric energy obtained by the power generation, and the power supply means Is driven by a power supply step-up / step-down means for boosting / lowering the voltage of electric energy supplied from the power supply at step-up / step-down magnification N (N is a positive real number) and supplying it as a drive power supply, and a drive power supply supplied from the power supply step-up / step-down means. At least one of driven means, power generation detection means for detecting whether or not power generation is performed in the power generation means, power generation voltage in the power generation means, storage voltage of the power supply means, or voltage of the drive power supply after the step-up / step-down Limiter on voltage detecting means for detecting whether any one voltage exceeds a predetermined limiter on voltage, and the limiter on voltage When the voltage detection means detects that the limiter on voltage is exceeded, the limiter on voltage is limited by the limiter means for limiting the supply of electrical energy from the power generation means to the power supply means, and the limiter on voltage detection means. A step-up / step-down magnification changing means for setting the step-up / down step-up factor N to a step-up / down step-up factor N ′ (N ′ is a positive real number and N ′ <N), A limiter control unit that puts the limiter unit into a non-operating state when the detection unit detects that power generation is not performed may be provided.
[0012]
Further, the step-up / step-down magnification changing means determines whether or not a predetermined magnification change prohibition time has elapsed from a timing when the step-up / down pressure magnification N is changed to the step-up / down pressure magnification N ′, A change prohibiting unit that prohibits a change in the step-up / step-down magnification may be provided until it is determined by the time lapse determining unit that the magnification change prohibiting time has elapsed.
[0013]
The power supply step-up / step-down means has M (M: an integer of 2 or more) step-up / step-down capacitors used for step-up / step-down, and at the time of the step-up / step-down operation, L (L : An integer greater than or equal to 2 and less than or equal to M) is connected in series and is charged by electric energy from the power supply means, and the L power supply means are supplied from the power supply means by connecting them in parallel. A voltage lower than the electric energy voltage is generated and the low voltage is used as a voltage after step-down, or the low voltage is added to the voltage of electric energy supplied from the power supply means to increase the voltage after step-up. It may be configured to be generated and used.
[0014]
Further, the limiter on voltage detection means is configured to detect whether or not the generated voltage exceeds the limiter on voltage in a period equal to or less than a period necessary for detecting a change in the generated voltage of the power generation means. There may be.
[0016]
Moreover, the structure which detects whether the said electric power generation is made | formed based on the electric power generation voltage level and electric power generation continuation time of the said electric power generation means may be sufficient as the said electric power generation detection means.
[0018]
Further, in the portable electronic device, power generation means for generating electric power by converting first energy into electric energy as second energy, power supply means for storing the electric energy obtained by the power generation, and the power supply means The voltage of the electric power supplied from the power supply voltage conversion means for converting the voltage of the electric energy supplied from the power supply means, the driven means driven by the drive power supply supplied from the power supply voltage conversion means, and the voltage of the power supply means in advance When the power generation amount is less than a predetermined voltage and the power generation amount of the power generation means is less than a predetermined power generation amount, the conversion prohibition means for prohibiting the operation of the power supply voltage conversion means and the operation of the power supply voltage conversion means are When in the prohibited state, the storage voltage detection means for detecting the voltage at the time of storage or the end of storage of the power supply means, and the storage voltage detection means Was based on the voltage, after releasing the operation inhibition state of said power supply voltage converting means, and converting the magnification control means for setting the conversion ratio of the power supply voltage converting means, it may be configured to include a.
[0019]
Further, the driven means may include a time measuring means for displaying time.
[0020]
Further, a power generation device that generates power by converting the first energy into electrical energy that is the second energy, a power supply device that stores the electrical energy obtained by the power generation, and the power generation device to the power supply device In a method for controlling a portable electronic device, comprising: a limiter circuit that restricts supply of electrical energy; and a driven device that is driven by electrical energy supplied from the power supply device. A power generation detection step for detecting whether or not a power generation voltage in the power generation device or a storage voltage of the power supply device exceeds a predetermined limiter on voltage, and the limiter on If it is detected in the voltage detection process that the limiter on-voltage has been exceeded, the limiter circuit is operated. That while, if the power generation in the power generation detecting step is detected as not performed, a limiter control step of the limiter circuit inoperative, may be configured to include a.
According to a second aspect of the present invention, there is provided a power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, and When the power generation voltage in the power generation apparatus or the storage voltage of the power supply apparatus exceeds a predetermined limiter on voltage, the voltage of the electric energy supplied from the power generation apparatus to the power supply apparatus is limited to a predetermined reference voltage. In a method for controlling a portable electronic device, comprising: a limiter circuit configured to drive and a driven device driven by electrical energy supplied from the power supply device; and detecting whether the power generation device is generating power If it is detected in the power generation detection step and the power generation detection step that power generation is not being performed, the operation mode of the portable electronic device is Is switched to a power saving mode in which the supply of electrical energy to the driven device is stopped to save power, while the power generation detection step detects that power generation is being performed, the operation mode is set to A step of transitioning to a normal operation mode for supplying electric energy to the driven device, and a limiter control step of bringing the limiter circuit into a non-operating state when the operation mode is in the power saving mode. It is characterized by that.
[0021]
In addition, a power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, and electrical energy supplied from the power supply device And a driven device driven by a driving power source supplied from the power source boosting unit. In a method for controlling a portable electronic device, a power generation detection step for detecting whether or not power generation is performed in the power generation device, and a power generation voltage in the power generation device, a storage voltage of the power supply means, or a voltage of the boosted drive power supply A limiter-on-voltage detection step for detecting whether at least one of the voltages exceeds a predetermined limiter-on voltage; When it is detected that the limiter on voltage is exceeded in the limiter on voltage detection step, power generation is performed in the limiter step for restricting the supply of electrical energy from the power generation device to the power supply device, and in the power generation detection step. A limiter-on-voltage detection prohibiting step for prohibiting the detection operation in the limiter-on-voltage detection step, and a limiter-on-voltage detection step in which the limiter-on voltage is exceeded, A step-up ratio changing step of setting the step-up ratio N to a step-up ratio N ′ (N ′ is a real number and 1 ≦ N ′ <N) when the power source booster is performing the step-up; It is good also as a structure.
[0023]
In addition, a power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, and electrical energy supplied from the power supply device In the method for controlling a portable electronic device, the power supply voltage conversion device that converts the voltage of the power supply and supplies it as drive power, the driven device driven by the drive power supplied from the power supply voltage conversion device, A conversion prohibiting step for prohibiting the operation of the power supply voltage converter when the voltage of the device is less than a predetermined voltage and the power generation amount of the power generation device is less than a predetermined power generation amount; and the power supply voltage A storage voltage detection step of detecting a voltage at the time of storage of the power supply device or at the end of storage when the operation of the conversion device is in a prohibited state; and the storage voltage detection Based on the detected voltage in extent, after releasing the operation inhibition state of said power supply voltage converter, and a conversion magnification control step of setting a conversion magnification of said power supply voltage converting device may be configured to include a.
[0024]
DETAILED DESCRIPTION OF THE INVENTION
Next, preferred embodiments of the present invention will be described with reference to the drawings.
[1] Outline configuration
In FIG. 1, schematic structure of the time measuring device 1 which concerns on one Embodiment of this invention is shown.
The timekeeping device 1 is a wristwatch, and the user wraps a belt connected to the device main body around the wrist for use.
The timing device 1 of the present embodiment can be broadly divided into a power generation unit A that generates AC power, a power source that rectifies the AC voltage from the power generation unit A and stores the boosted voltage, and supplies power to each component. The step B includes a control unit 23 that includes a part B, a power generation state detection unit 91 (see FIG. 6) that detects the power generation state of the power generation unit A, and controls the entire apparatus based on the detection result. A second hand moving mechanism CS for driving, an hour / minute hand moving mechanism CHM for driving the minute hand and the hour hand using a step motor, a second hand driving unit 30S for driving the second hand moving mechanism CS based on a control signal from the control unit 23, and a control Based on the control signal from the unit 23, the hour / minute hand driving unit 30HM for driving the hour / minute hand movement mechanism CHM and the operation mode of the timing device 1 are changed from the time display mode to the calendar correction mode, the time correction mode, or forcedly. And it is configured to include an external input device 100 for performing an instruction operation for shifting to the power saving mode described (see FIG. 6), the.
[0025]
Here, according to the power generation state of the power generation unit A, the control unit 23 drives the fingering mechanisms CS and CHM to display the time (normal operation mode), the second hand movement mechanism CS, and the hour / minute hand movement mechanism. The power supply to either or both of the CHM is stopped to switch to a power saving mode in which power is saved. In addition, the transition from the power saving mode to the display mode is forcibly performed when a predetermined power generation voltage is detected by forcibly generating power by the user holding the timing device 1 and shaking it. It is supposed to be migrated.
[0026]
[2] Detailed configuration
Hereinafter, each component of the timing device 1 will be described. The control unit 23 will be described later.
[2.1] Power generation unit
First, the power generation unit A will be described.
The power generation unit A includes a power generation device 40, a rotary weight 45, and a speed increasing gear 46.
As the power generation device 40, an electromagnetic induction type AC power generation device is used in which the power generation rotor 43 rotates inside the power generation stator 42 and the power induced in the power generation coil 44 connected to the power generation stator 42 can be output to the outside. Has been.
The rotating weight 45 functions as a means for transmitting kinetic energy to the power generation rotor 43. The movement of the rotary weight 45 is transmitted to the power generation rotor 43 via the speed increasing gear 46.
In the wristwatch type timing device 1, the rotating weight 45 can be turned in the device by capturing the movement of the user's arm and the like. Therefore, the power generation is performed using the energy related to the life of the user, and the timing device 1 can be driven using the power.
[0027]
[2.2] Power supply
Next, the power supply unit B will be described.
The power supply unit B includes a limiter circuit LM for preventing an excessive voltage from being applied to a subsequent circuit, a diode 47 acting as a rectifier circuit, a large-capacity secondary power supply 48, a step-up / down circuit 49, an auxiliary circuit And a capacitor 80. As shown in FIG. 1, the limiter circuit LM, the rectifier circuit (diode 47), and the large-capacitance capacitor 48 are arranged in this order from the power generation unit A side, and the rectifier circuit (diode 47), limiter circuit LM, and large-capacitance capacitor 48 are arranged. It is also possible to arrange them in this order.
The step-up / step-down circuit 49 is capable of step-up and step-down in multiple stages using a plurality of capacitors 49a and 49b. Details of the step-up / down circuit 49 will be described later.
The power source that is stepped up / down by the step-up / down circuit 49 is stored in the auxiliary capacitor 80.
In this case, the step-up / step-down circuit 49 can adjust the voltage supplied to the auxiliary capacitor 80 by the control signal φ11 from the control unit 23, and thus the voltage supplied to the second hand drive unit 30S and the hour / minute hand drive unit 30HM.
[0028]
Here, the power supply unit B takes Vdd (high voltage side) as the reference potential (GND) and generates Vss (low voltage side) as the power supply voltage.
Here, the limiter circuit LM will be described.
The limiter circuit LM equivalently functions as a switch for short-circuiting the power generation unit A, and is turned on (closed) when the power generation voltage VGEN of the power generation unit A exceeds a predetermined limit reference voltage VLM. ) State.
As a result, the power generation unit A is electrically disconnected from the large-capacity secondary power supply 48.
As a result, an excessive power generation voltage VGEN is not applied to the large-capacity secondary power supply 48, and the large-capacity secondary power supply 48 is damaged by the generation voltage VGEN exceeding the withstand voltage of the large-capacity secondary power supply. As a result, it is possible to prevent the timing device 1 from being damaged.
[0029]
Next, the step-up / down circuit 49 will be described with reference to FIGS.
As shown in FIG. 2, the step-up / step-down circuit 49 has a switch SW1 having one terminal connected to the high potential side terminal of the high-capacity secondary power supply 48, and one terminal connected to the other terminal of the switch SW1. The switch SW2 whose other terminal is connected to the low potential side terminal of the high-capacity secondary power supply 48, the capacitor 49a whose one terminal is connected to the connection point between the switch SW1 and the switch SW2, and the other terminal of the capacitor 49a One terminal is connected to the switch SW3, the other terminal is connected to the low potential side terminal of the high-capacity secondary power supply 48, one terminal is connected to the low potential side terminal of the auxiliary capacitor 80, and the other terminal Is connected to the connection point between the switch SW4 connected to the connection point of the capacitor 49a and the switch SW3, and the high potential side terminal of the high-capacity secondary power supply 48 and the high potential side terminal of the auxiliary capacitor 80. A switch SW11 to which the terminal is connected, a switch SW12 in which one terminal is connected to the other terminal of the switch SW11, and the other terminal is connected to a low potential side terminal of the high-capacity secondary power supply 48; Capacitor 49b having one terminal connected to the connection point with SW12, one terminal connected to the other terminal of capacitor 49b, and the connection point between switch SW12 and the low potential side terminal of high-capacity secondary power supply 48 The switch SW13 to which the other terminal is connected, the switch SW14 having one terminal connected to the connection point between the capacitor 49b and the switch SW13, and the other terminal connected to the low potential side terminal of the auxiliary capacitor, the switch SW11, One terminal is connected to the connection point with the switch SW12, and the other terminal is connected to the connection point between the capacitor 49a and the switch SW3. Terminal is configured to include a switch SW21 connected.
[0030]
Here, the outline of the operation of the step-up / step-down circuit will be described with reference to FIGS.
The step-up / step-down circuit 49 operates based on a predetermined step-up / step-down clock (not shown), and at the time of triple boosting, as shown in FIG. 3, at the first step-up / step-down clock timing (parallel connection timing), the switch SW1. ON, switch SW2 OFF, switch SW3 ON, switch SW4 OFF, switch SW11 ON, switch SW12 OFF, switch SW13 ON, switch SW14 OFF, switch SW21 OFF.
The equivalent circuit of the step-up / step-down circuit 49 in this case is as shown in FIG. 4A. Power is supplied from the large-capacity secondary power supply 48 to the capacitors 49a and 49b, and the voltages of the capacitors 49a and 49b are changed. Charging is performed until the voltage of the large-capacity secondary power supply 48 becomes substantially equal.
[0031]
Next, at the second step-up / down clock timing (serial connection timing), the switch SW1 is turned off, the switch SW2 is turned on, the switch SW3 is turned off, the switch SW4 is turned off, the switch SW11 is turned off, the switch SW12 is turned off, and the switch SW13 is turned on. The switch SW14 is turned on and the switch SW21 is turned on. The equivalent circuit of the step-up / step-down circuit 49 in this case is as shown in FIG. 4B, and the large-capacity secondary power supply 48, the capacitor 49a and the capacitor 49b are connected in series, and the large-capacity secondary power supply 48 The auxiliary capacitor 80 is charged with a voltage three times that of the voltage, and a triple boosting is realized.
[0032]
At the time of ½ step down, as shown in FIG. 3, at the first step-up / step-down clock timing (parallel connection timing), the switch SW1 is turned on, the switch SW2 is turned off, the switch SW3 is turned off, the switch SW4 is turned off, and the switch SW11 is turned off, switch SW12 is turned off, switch SW13 is turned on, switch SW14 is turned off, and switch SW21 is turned on.
The equivalent circuit of the step-up / step-down circuit 49 in this case is as shown in FIG. 5A, and power is supplied from the large-capacity secondary power supply 48 with the capacitors 49a and 49b connected in series. When the capacitance values of the capacitors 49a and 49b are equal, charging is performed until the respective voltages of the capacitors 49a and 49b are substantially equal to ½ of the voltage of the large-capacity secondary power supply 48.
[0033]
Next, at the second step-up / down clock timing (serial connection timing), the switch SW1 is turned on, the switch SW2 is turned off, the switch SW3 is turned off, the switch SW4 is turned on, the switch SW11 is turned on, the switch SW12 is turned off, and the switch SW13 is turned on. The switch SW14 is turned off and the switch SW21 is turned off. The equivalent circuit of the step-up / step-down circuit 49 in this case is as shown in FIG. 5B, and the capacitor 49a and the capacitor 49b are connected in parallel, and are ½ times the voltage of the large-capacity secondary power supply 48. The auxiliary capacitor 80 is charged with the voltage, and a 1/2 step-down is realized.
Similarly, the step-up / step-down is realized even when the voltage is boosted twice, boosted 1.5 times, or not boosted (the boosting factor is 1).
[0034]
[2.3] Hand movement mechanism
Next, the hand movement mechanisms CS and CHM will be described.
[2.3.1] Second hand movement mechanism
First, the second hand movement mechanism CS will be described.
The stepping motor 10 used in the second hand moving mechanism CS is also called a pulse motor, a stepping motor, a stepping motor or a digital motor, and is a motor driven by a pulse signal that is frequently used as an actuator of a digital control device. is there. In recent years, stepping motors that have been reduced in size and weight have been widely used as actuators for small electronic devices or information devices suitable for carrying. Typical examples of such electronic devices are timekeeping devices such as electronic timepieces, time switches, and chronographs.
The stepping motor 10 of the present embodiment is excited in a drive coil 11 that generates a magnetic force by a drive pulse supplied from the second hand drive unit 30S, a stator 12 that is excited by the drive coil 11, and further, inside the stator 12. The rotor 13 is rotated by a magnetic field.
[0035]
Further, the stepping motor 10 is constituted by a PM type (permanent magnet rotating type) in which the rotor 13 is constituted by a disk-shaped two-pole permanent magnet.
The stator 12 is provided with a magnetic saturation portion 17 so that different magnetic poles are generated in the respective phases (poles) 15 and 16 around the rotor 13 due to the magnetic force generated in the drive coil 11.
Further, in order to define the rotation direction of the rotor 13, an inner notch 18 is provided at an appropriate position on the inner periphery of the stator 12, so that cogging torque is generated to stop the rotor 13 at an appropriate position. ing.
The rotation of the rotor 13 of the stepping motor 10 is transmitted to the second hand 53 by a train wheel 50 including a second intermediate wheel 51 and a second wheel (second indicator wheel) 52 meshed with the rotor 13 via the kana, and a second is displayed. It will be.
[0036]
[2.3.2] Hour-hand movement mechanism
Next, the hour / minute hand movement mechanism CHM will be described.
The stepping motor 60 used in the hour / minute hand movement mechanism CHM has the same configuration as the stepping motor 10.
The stepping motor 60 of this embodiment includes a drive coil 61 that generates magnetic force by a drive pulse supplied from the hour / minute drive unit 30HM, a stator 62 excited by the drive coil 61, and excitation inside the stator 62. The rotor 63 is rotated by a magnetic field generated.
Further, the stepping motor 60 is configured as a PM type (permanent magnet rotating type) in which the rotor 63 is configured by a disk-shaped two-pole permanent magnet. The stator 62 is provided with a magnetic saturation portion 67 so that different magnetic poles are generated in the respective phases (poles) 65 and 66 around the rotor 63 due to the magnetic force generated in the drive coil 61. Further, in order to define the rotation direction of the rotor 63, an inner notch 68 is provided at an appropriate position on the inner circumference of the stator 62 so that cogging torque is generated to stop the rotor 63 at an appropriate position. ing.
[0037]
The rotation of the rotor 63 of the stepping motor 60 is such that the fourth wheel 71, third wheel 72, second wheel (minute indicator wheel) 73, minute wheel 74 and hour wheel (hour) meshed with the rotor 63 through the kana. It is transmitted to each needle by a train wheel 70 composed of an indicator wheel) 75. A minute hand 76 is connected to the center wheel & pinion 73, and an hour hand 77 is connected to the hour wheel 75. The hour and minute are displayed by these hands in conjunction with the rotation of the rotor 63.
Further, although not shown in the train wheel 70, a transmission system for displaying the date (calendar) or the like (for example, when performing date display, a cylinder intermediate wheel, a date turning intermediate wheel, a date It is of course possible to connect a rotating wheel, a date wheel, etc.). In this case, a calendar correction system train wheel (for example, a first calendar correction transmission wheel, a second calendar correction transmission wheel, a calendar correction wheel, a date wheel, etc.) can be provided.
[0038]
[2.4] Second hand drive unit and hour / minute hand drive unit
Next, the second hand drive unit 30S and the hour / minute hand drive unit 30HM will be described. In this case, since the second hand drive unit 30S and the hour / minute hand drive unit 30HM have the same configuration, only the second hand drive unit 30S will be described.
The second hand drive unit 30S supplies various drive pulses to the stepping motor 10 under the control of the control unit 23.
The second hand drive unit 30S includes a bridge circuit formed by a p-channel MOS 33a and an n-channel MOS 32a connected in series, and a p-channel MOS 33b and an n-channel MOS 32b.
The second hand drive unit 30S includes rotation detection resistors 35a and 35b connected in parallel to the p-channel MOSs 33a and 33b, and a sampling p-channel MOS 34a and a sampling p-channel MOS 34a for supplying chopper pulses to the resistors 35a and 35b, respectively. 34b. Therefore, by applying control pulses having different polarities and pulse widths from the control unit 23 to the respective gate electrodes of the MOSs 32a, 32b, 33a, 33b, 34a and 34b at the respective timings, the driving coils 11 are driven with different polarities. It is possible to supply a pulse or a detection pulse for exciting an induced voltage for rotation detection and magnetic field detection of the rotor 13.
[0039]
[2.5] Control circuit
Next, the configuration of the control circuit 23 will be described with reference to FIGS.
FIG. 6 shows a schematic block diagram of the control circuit 23 and its peripheral configuration (including the power supply unit), and FIG.
The control circuit 23 includes a pulse synthesizing circuit 22, a mode setting unit 90, a time information storage unit 96, and a drive control circuit 24.
First, the pulse synthesizing circuit 22 generates an oscillation circuit that oscillates a reference pulse having a stable frequency using a reference oscillation source 21 such as a crystal resonator, and a divided pulse and a reference pulse obtained by dividing the reference pulse. And a synthesis circuit that synthesizes and generates pulse signals having different pulse widths and timings.
[0040]
Next, the mode setting unit 90 includes a power generation state detection unit 91, a setting value switching unit 95 that switches setting values used for detection of the power generation state, the charging voltage Vc of the large-capacity secondary power supply 48, and the output of the step-up / down circuit 49. A voltage detection circuit 92 that detects a voltage; a central control circuit 93 that controls a time display mode according to a power generation state and controls a boosting magnification based on a charging voltage; and a mode storage unit 94 that stores the mode. It is prepared for.
The power generation state detection unit 91 compares the electromotive voltage Vgen of the power generation device 40 with the set voltage value Vo to determine whether power generation has been detected, and is considerably smaller than the set voltage value Vo. A second detection circuit 98 that determines whether or not power generation is detected by comparing a power generation duration Tgen at which an electromotive voltage Vgen equal to or higher than the set voltage value Vbas is obtained with a set time value To; When either condition of the detection circuit 97 or the second detection circuit 98 is satisfied, the power generation state is determined and the power generation state detection signal SPDET is output. Here, each of the set voltage values Vo and Vbas is a negative voltage with reference to Vdd (= GND), and indicates a potential difference from Vdd.
[0041]
Here, the configurations of the first detection circuit 97 and the second detection circuit will be described with reference to FIG.
In FIG. 12, first, the first detection circuit 97 is roughly composed of a comparator 971, a reference voltage source 972 that generates a constant voltage Va, a reference voltage source 973 that generates a constant voltage Vb, a switch SW1, and a retriggerable monomulti 974. It is configured.
The generated voltage value of the reference voltage source 972 is the set voltage value Va in the display mode, while the generated voltage value of the reference voltage source 973 is the set voltage value Vb in the power saving mode. The reference voltage sources 972 and 973 are connected to the positive input terminal of the comparator 971 through the switch SW1. The switch SW1 is controlled by the set value switching unit 95, and connects the reference voltage source 972 to the positive input terminal of the comparator 971 in the display mode and the reference voltage source 973 in the power saving mode. The electromotive voltage Vgen of the power generation unit A is supplied to the negative input terminal of the comparator 971. Therefore, the comparator 971 compares the electromotive voltage Vgen with the set voltage value Va or the set voltage value Vb. When the electromotive voltage Vgen is lower than these (when the amplitude is large), the comparator 971 becomes “H” level. In the case of exceeding (in the case of a small amplitude), a comparison result signal that is at “L” level is generated.
[0042]
Next, the retriggerable mono-multi 974 is triggered by a rising edge that occurs when the comparison result signal rises from the “L” level to the “H” level, rises from the “L” level to the “H” level, and reaches a predetermined level. A signal that rises from “L” level to “H” level after a lapse of time is generated. The retriggerable monomulti 974 is configured to reset the measurement time and newly start time measurement when triggered again before the predetermined time has elapsed.
[0043]
Next, the operation of the first detection circuit 97 will be described.
If the current mode is the display mode, the switch SW1 selects the reference voltage source 972 and supplies the set voltage value Va to the comparator 971. Then, the comparator 971 compares the set voltage value Va and the electromotive voltage Vgen to generate a comparison result signal. In this case, the retriggerable monomulti 974 rises from the “L” level to the “H” level in synchronization with the rising edge of the comparison result signal.
On the other hand, if the current mode is the power saving mode, the switch SW1 selects the reference voltage source 973 and supplies the set voltage value Vb to the comparator 971. In this example, since the electromotive voltage Vgen does not exceed the set voltage value Vb, no trigger is input to the retriggerable monomulti 974. Therefore, the voltage detection signal Sv is maintained at a low level.
As described above, the first detection circuit 97 generates the voltage detection signal S by comparing the set voltage value Va or Vb corresponding to the mode with the electromotive voltage Vgen.
[0044]
In FIG. 12, the second detection circuit 98 includes an integration circuit 981, a gate 982, a counter 983, a digital comparator 984, and a switch SW2.
First, the integrating circuit 981 includes a MOS transistor 2, a capacitor 3, a pull-up resistor 4, an inverter circuit 5 and an inverter circuit 5 ′.
An electromotive voltage Vgen is connected to the gate of the MOS transistor 2, and the MOS transistor 2 is repeatedly turned on and off by the electromotive voltage Vgen to control charging of the capacitor 3. If the switching means is composed of MOS transistors, the integrating circuit 981 including the inverter circuit 5 can be composed of an inexpensive CMOS-IC. However, these switching elements and voltage detecting means may be composed of bipolar transistors. The pull-up resistor 4 has a role of fixing the voltage value V3 of the capacitor 3 to the Vss potential during non-power generation and generating a leak current during non-power generation. This has a high resistance value of about several tens to several hundreds MΩ, and can be configured by a MOS transistor having a large on-resistance. The inverter circuit 5 connected to the capacitor 3 determines the voltage value V3 of the capacitor 3, and outputs the detection signal Vout by inverting the output of the inverter circuit 5. Here, the threshold value of the inverter circuit 5 is set to be a set voltage value Vbas that is considerably smaller than the set voltage value Vo used in the first detection circuit 97.
[0045]
The gate 982 is supplied with the reference signal and the detection signal Vout supplied from the pulse synthesis circuit 22. Therefore, the counter 983 counts the reference signal while the detection signal Vout is at a high level. This count value is supplied to one input of the digital comparator 983. In addition, a set time value To corresponding to the set time is supplied to the other input of the digital comparator 983. Here, when the current mode is the display mode, the set time value Ta is supplied via the switch SW2, and when the current mode is the power saving mode, the set time value Tb is supplied via the switch SW2. It has become so. The switch SW2 is controlled by the set value switching unit 95.
The digital comparator 984 outputs the comparison result as the power generation duration detection signal St in synchronization with the falling edge of the detection signal Vout. The power generation duration detection signal St becomes “H” level when the set time is exceeded, and becomes “L” level when the set time is exceeded.
[0046]
Next, the operation of the second detection circuit 98 will be described. When the power generation unit A starts generating AC power, the power generation device 40 generates an electromotive voltage Vgen through the diode 47.
When power generation starts and the voltage value of the electromotive voltage Vgen falls from Vdd to Vss, the MOS transistor 2 is turned on and charging of the capacitor 3 starts. The potential of V3 is fixed to the Vss side by the pull-up resistor 4 at the time of non-power generation. However, when power generation occurs and charging of the capacitor 3 starts, the potential of V3 starts to rise to the Vdd side. Next, when the voltage of the electromotive voltage Vgen starts to increase to Vss and the MOS transistor 2 is turned off, charging of the capacitor 3 is stopped, but the potential of V3 is held by the capacitor 3 as it is.
[0047]
The above operation is repeated while power generation is continued, and the potential of V3 rises to Vdd and becomes stable. When the potential of V3 rises above the threshold value of the inverter circuit 5, the detection signal Vout, which is the output of the inverter circuit 5 ′, is switched from the “L” level to the “H” level, and power generation can be detected. The response time until power generation detection can be arbitrarily set by connecting a current limiting resistor, adjusting the value of the charging current to the capacitor 3 by changing the capability of the MOS transistor, or changing the capacitance value of the capacitor 3. .
When power generation is stopped, the electromotive voltage Vgen is stabilized at the Vdd level, so that the MOS transistor 2 remains off. Although the voltage of V3 continues to be held by the capacitor 3 for a while, the charge of the capacitor 3 is released by a slight leakage current due to the pull-up resistor 4, and therefore V3 starts to gradually drop from Vdd to Vss. When V3 exceeds the threshold value of the inverter circuit 5, the detection signal Vout, which is the output of the inverter circuit 5 ′, is switched from the “H” level to the “L” level, and it can be detected that no power is generated. This response time can be arbitrarily set by changing the resistance value of the pull-up resistor 4 and adjusting the leakage current of the capacitor 3.
[0048]
When the detection signal Vout is gated with the reference signal by the gate 982, the counter 983 counts it. This count value is compared with a value corresponding to the set time by the digital comparator 984 at timing T1. Here, if the high level period Tx of the detection signal Vout is longer than the set time value To, the power generation duration detection signal St changes from the “L” level to the “H” level.
Now, an electromotive voltage Vgen due to a difference in rotational speed of the power generation rotor 43 and a detection signal Vout for the electromotive voltage Vgen will be described.
The voltage level and cycle (frequency) of the electromotive voltage Vgen vary according to the rotational speed of the power generation rotor 43. That is, the larger the rotation speed, the larger the amplitude of the electromotive voltage Vgen and the shorter the cycle. For this reason, the length of the output holding time (power generation continuation time) of the detection signal Vout changes according to the rotation speed of the power generation rotor 43, that is, the strength of power generation of the power generation device 40. That is, when the rotation speed of the power generation rotor 43 is low, that is, when the power generation is weak, the output holding time is ta, and when the rotation speed of the power generation rotor 43 is high, that is, when the power generation is strong, the output The holding time is tb. The magnitude relationship between the two is ta <tb. Thus, the power generation strength of the power generation device 40 can be known from the length of the output holding time of the detection signal Vout.
[0049]
In this case, the set voltage value Vo and the set time value To can be switched and controlled by the set value switching unit 95. When the setting value switching unit 95 is switched from the display mode to the power saving mode, the setting values Vo and To of the first and second detection circuits 97 and 98 of the power generation detection circuit 91 are changed.
In this example, as the display mode setting values Va and Ta, values lower than the power saving mode setting values Vb and Tb are set. Therefore, large power generation is required to switch from the power saving mode to the display mode. Here, the level of power generation is not enough to be obtained by carrying the time measuring device 1 normally, and needs to be large when the user forcibly charges by hand gesture. In other words, the power saving mode setting values Vb and Tb are set so as to detect forced charging by hand shaking.
The central control circuit 93 includes a non-power generation time measurement circuit 99 that measures a non-power generation time Tn in which power generation is not detected by the first and second detection circuits 97 and 98, and the non-power generation time Tn is set to a predetermined value. If it continues for more than a certain time, it shifts from the display mode to the power saving mode.
[0050]
On the other hand, the transition from the power saving mode to the display mode is a condition that the power generation state detection unit 91 detects that the power generation unit A is in the power generation state and the charging voltage VC of the large-capacity secondary power supply 48 is sufficient. It is executed when it is ready.
In this case, if the limit circuit LM is in an operable state in the state of shifting to the power saving mode, the limiter circuit LM is used when the generated voltage VGEN of the power generation unit A exceeds a predetermined limit reference voltage VLM. Is turned on (closed).
As a result, the power generation unit A is in a short-circuit state, and the power generation state detection unit 91 cannot detect the power generation unit A even when the power generation unit A is in the power generation state, and can shift from the power saving mode to the display mode. It will disappear.
Therefore, in the present embodiment, when the operation mode is the power saving mode, the power generation state detection unit 91 sets the limiter circuit LM to the off (open) state regardless of the power generation state of the power generation unit A, and the power generation state detection unit 91 The power generation state can be reliably detected.
[0051]
Further, as shown in FIG. 7, the voltage detection circuit 92 determines whether or not the limiter circuit LM is in an operating state, the charging voltage VC of the large-capacity secondary power supply 48 or the charging voltage VC1 of the auxiliary capacitor 80, and a limiter (not shown). A limiter-on voltage detection circuit 92A that outputs a limiter-on signal SLMON by detecting a comparison with a predetermined limiter-on-reference voltage VLMON generated by the on-reference voltage generation circuit, and operates the limiter-on voltage detection circuit 92A. Whether or not to perform the charging voltage VC of the large-capacity secondary power supply 48 or the charging voltage VC1 of the auxiliary capacitor 80 and a predetermined limiter circuit operation reference voltage (hereinafter referred to as pre-voltage) generated by a pre-voltage generation circuit (not shown). A pre-voltage detection circuit 92B that detects by comparing with VPRE and outputs a limiter operation enable signal SLMEN; Detecting a charging voltage VC1 of the charging voltage VC or the auxiliary capacitor 80 of the next power supply 48, a power supply voltage detecting circuit 92C for outputting a power supply voltage detection signal SPW, and is configured to include.
In this case, the limiter-on voltage detection circuit 92A employs a circuit configuration capable of voltage detection with higher accuracy than the pre-voltage detection circuit 92B, and has a larger circuit scale than the pre-voltage detection circuit 92B. Therefore, the power consumption is also large.
[0052]
Here, detailed configurations and operations of the limiter-on voltage detection circuit 92A, the pre-voltage detection circuit 92B, and the limiter circuit LM will be described with reference to FIGS.
As shown in FIG. 13, the pre-voltage detection circuit 92B has a drain connected to Vdd (high voltage side), and is turned on in the power generation state based on the power generation state detection signal SPDET output from the power generation detection circuit 91. The transistor TP1, the drain is connected to the source of the P-channel transistor TP1, the gate is applied with a predetermined constant voltage VCONST, the drain is connected to the source of the P-channel transistor TP1, and the gate is a predetermined constant A voltage VCONST is applied, a P-channel transistor TP3 connected in parallel to the P-channel transistor TP2, an N-channel transistor TN1 having a source connected to the source of the P-channel transistor TP2, a gate and a drain connected in common, and a source N-channel transistor T 1 is connected to the drain of the N-channel transistor TN2, the gate and the drain are commonly connected, the source is connected to the drain of the N-channel transistor TN2, the gate and the source are commonly connected, and the drain is at Vss (low voltage side). N-channel transistor TN3 connected, N-channel transistor TN4 whose source is connected to the source of P-channel transistor TP3, whose gate is commonly connected to the gate of N-channel transistor TN3, and whose drain is connected to Vss (low voltage side) And is configured.
[0053]
In this case, the N channel transistor TN3 and the N channel transistor TN4 constitute a current mirror circuit.
The pre-voltage detection circuit 92B receives the power generation state detection signal SPDET indicating that power generation has been detected by the power generation detection circuit 91, and starts operation.
The basic operation is a circuit configuration in which a potential difference generated due to an imbalance in the capabilities of the transistors of the working pair is a detection voltage.
That is, the capability between the first transistor group of the P channel transistor TP2, the N channel transistor TN1, the N channel transistor TN2, and the N channel transistor TN3 and the second transistor group of the P channel transistor TP3 and the N channel transistor TN4. By detecting a potential difference generated by imbalance, it is determined whether or not to output the limiter operation permission signal SLMEN to the limiter on voltage detection circuit 92A.
[0054]
In the pre-voltage detection circuit 92B shown in FIG. 13, a voltage approximately three times the threshold value of the N-channel transistor is the detection voltage.
In this circuit configuration, the current consumption of the entire circuit is determined by the operation current of the transistor, and therefore a voltage detection operation with a very small current consumption (about 10 [nA]) is possible.
However, since the threshold value of the transistor varies due to various factors, it is difficult to detect the voltage with high accuracy.
On the other hand, the limiter-on voltage detection circuit 92A employs a circuit configuration that enables high-precision voltage detection although current consumption is large.
[0055]
That is, as shown in FIG. 13, in the limiter on voltage detection circuit 92A, the sampling signal SSP corresponding to the limiter on voltage detection timing is input to one input terminal, and the limiter operation permission signal SLMEN is input to the other input terminal. When the limiter operation enable signal SLMEN is at the “H” level and the sampling signal SSP is at the “H” level, the NAND circuit NA that outputs the “L” level operation control signal and the “L” level operation control signal are When P-channel transistors TP11 and TP12 are turned on when output, and when the P-channel transistor TP12 is turned on, operation power is supplied, and the reference voltage VREF and a detected voltage that is a generated voltage or a stored voltage are switched. Voltage for sequentially comparing voltages obtained by resistance division with SWa, SWb, and SWc being exclusively turned on. It is configured by including a comparator CMP, a. The NAND circuit NA outputs an “L” level operation control signal to the P channel transistor TP11 and the P channel transistor TP12 when the limiter operation permission signal SLMEN is at the “H” level and the sampling signal SSP is at the “H” level.
[0056]
As a result, both P-channel transistors TP11 and TP12 are turned on.
As a result, the voltage comparator CMP is supplied with the operating power, and sequentially compares the reference voltage VREF and the detected voltage, which is the generated voltage or the stored voltage, with the switches SWa, SWb, SWc being exclusively turned on and resistance-divided. Accordingly, the detection result is output to the limiter circuit LM or the step-up / down circuit 49.
FIG. 14 shows an example of the limiter circuit LM.
FIG. 14A shows a configuration example when the output of the power generation device 40 is short-circuited by the switching transistor SWLM so that the generated voltage is not output externally.
FIG. 14B is a configuration example when the power generation device 40 is opened by the switching transistor SWLM ′ so that the generated voltage is not output to the outside.
[0057]
In addition, since the power supply unit B of the present embodiment includes the step-up / step-down circuit 49, the hand movement mechanisms CS and CHM are driven by boosting the power source voltage using the step-up / step-down circuit 49 even when the charging voltage VC is low to some extent. Is possible.
Conversely, even when the charging voltage VC is somewhat high and higher than the driving voltage of the hand movement mechanisms CS and CHM, it is possible to drive the hand movement mechanisms CS and CHM by stepping down the power supply voltage using the step-up / down circuit 49. It is.
Therefore, the central control circuit 93 determines the step-up / step-down magnification based on the charging voltage VC and controls the step-up / down circuit 49.
However, if the charging voltage VC is too low, a power supply voltage that can operate the hand movement mechanisms CS and CHM cannot be obtained even if the voltage is increased. In such a case, if the mode is shifted from the power saving mode to the display mode, accurate time display cannot be performed and wasteful power is consumed.
[0058]
Therefore, in the present embodiment, the charging voltage VC is compared with a predetermined set voltage value Vc to determine whether or not the charging voltage VC is sufficient, and this is shifted from the power saving mode to the display mode. One condition for this.
Furthermore, the central control circuit 93 monitors power saving for monitoring whether or not an instruction operation for shifting to a predetermined forced power saving mode is performed within a predetermined time when the user operates the external input device 100. The mode counter 101 continuously counts cyclically, the second hand position corresponding to a predetermined power saving mode display position (for example, 1 o'clock position) where the second hand position of the count value = 0 is predetermined, An oscillation stop detection circuit 103 that detects whether or not the oscillation in the synthesis circuit 22 has stopped, and outputs an oscillation stop detection signal SOSC, and a clock signal CK that is generated based on the output of the pulse synthesis circuit 22 and that is output Based on the circuit 104, the limiter ON signal SLMON, the power supply voltage detection signal SPW, the clock signal CK, and the power generation state detection signal SPDET, the limiter And it is configured to include a limiter buck control circuit 105 that performs step-up and step-down ratio control of road LM on / off and buck circuit 49, a.
[0059]
Here, the configuration of the limiter / buck-boost control circuit 105 will be described in detail with reference to FIGS.
The limiter / buck-boost control circuit 105 is roughly divided into a limiter / buck-boost magnification control circuit 201 shown in FIG. 15, a buck-boost magnification control clock generation circuit 202 shown in FIG. 16, and a buck-boost control circuit shown in FIG. 203.
As shown in FIG. 15, the limiter / step-up / step-down magnification control circuit 201 receives a limiter ON signal SLMON that is set to “H” level when the limiter circuit LM is in an operating state. An AND circuit 211 to which a power generation state detection signal SPDET output when the power generation device 40 is in a power generation state is input, and a 1 / 2-fold signal S1 / 2 that becomes “H” level at the time of 1/2 step-down at the input terminal. Is input, the inverter 212 that inverts the 1 / 2-fold signal S1 / 2 and outputs the inverted 1 / 2-fold signal / S1 / 2, and the output terminal of the inverter 212 is connected to one input terminal and the other input An AND circuit 213 having a signal SPW1 input to the terminal, an output terminal of the AND circuit 211 is connected to one input terminal, and an output terminal of the AND circuit 213 is connected to the other input terminal to set the step-up / step-down magnification. An OR circuit 214 that outputs an up clock signal UPCL for increasing the count value, and a triple signal SX3 that becomes “H” level at the time of triple boosting are input to the input terminal, and the triple signal SX3 is inverted and inverted 3 Inverter 215 that outputs double signal / SX3, the output terminal of inverter 215 is connected to one input terminal, and signal SPW2 is input to the other input terminal to reduce the count value for setting the step-up / step-down magnification. AND circuit 216 for outputting the down clock signal DNCL, and a step-up / step-down magnification change inhibition signal INH that is set to “H” level when a change in the step-up / step-down magnification is prohibited is input to the input terminal. And an inverter 217 that outputs an inverted buck-boost magnification change inhibition signal / INH.
[0060]
Further, the limiter / buck-boost magnification control circuit 201 receives the up-clock signal UPCL as one input terminal, and receives the inverted buck-boost magnification change prohibition signal / INH as the other input terminal. An AND circuit 221 that disables the input of the up clock signal UPCL when INH is at “L” level, that is, when the step-up / step-down magnification change is prohibited, and the down clock signal DNCL is input to one input terminal, and the reverse input / output is inverted to the other input terminal The AND circuit 222 that receives the pressure magnification change prohibiting signal / INH and the inverted buck-boost magnification change prohibiting signal / INH is at the “L” level, that is, invalidates the input of the down clock signal DNCL when the buck-boost magnification change is prohibited. It is prepared for. The AND circuit 221 and the AND circuit 222 function as the step-up / step-down magnification change prohibiting unit 223.
The limiter / step-up / step-down magnification control circuit 201 includes a NOR circuit 225 having one input terminal connected to the output terminal of the AND circuit 221, and the other input terminal connected to the output terminal of the AND circuit 222, and the NOR circuit 225. The output signal of the inverter 226 is input to the clock terminal CL1, the output signal of the NOR circuit 225 is input to the inverted clock terminal / CL1, and the magnification setting signal SSET is input to the reset terminal R1. The first counter 227 that is input and outputs the first count data Q1 and the inverted first count data / Q1, the output terminal of the AND circuit 221 is connected to one input terminal, and the first count data Q1 is connected to the other input terminal. AND circuit 228 is connected to one input terminal and the output terminal of AND circuit 222 is connected to the other input terminal. An AND circuit 229 to which inverted first count data / Q1 is input to the terminal, and an NOR circuit in which the output terminal of the AND circuit 228 is connected to one input terminal and the output terminal of the AND circuit 229 is connected to the other input terminal 230.
[0061]
Further, the limiter / step-up / step-down magnification control circuit 201 inverts the output signal of the NOR circuit 230 and outputs the inverter 236 to the clock terminal CL2, and the NOR circuit 230 to the inverted clock terminal / CL2. Output signal, the magnification setting signal SSET is input to the reset terminal R2, the second counter 237 that outputs the second count data Q2 and the inverted second count data / Q2, and one input terminal of the AND circuit 221. An AND circuit 238 to which the output terminal is connected and the second count data Q2 is input to the other input terminal, an output terminal of the AND circuit 222 is connected to one input terminal, and the inverted second count data is connected to the other input terminal. AND circuit 239 to which / Q2 is input, and the output terminal of AND circuit 238 is connected to one input terminal and the other And a NOR circuit 240 having an output terminal of the AND circuit 239 connected to the other input terminal.
[0062]
The limiter / step-up / step-down magnification control circuit 201 has an inverter 246 that inverts and outputs the output signal of the NOR circuit 240, the output signal of the inverter 246 is input to the clock terminal CL3, and the NOR circuit 240 of the NOR circuit 240 is input to the inverted clock terminal / CL3. An output signal is input, a magnification setting signal SSET is input to the reset terminal R3, and a third counter that outputs third count data Q3 (= function as 1/2 signal S1 / 2) and inverted third count data / Q3 247, inverted third count data / Q3 is input to the first input terminal, second count data Q2 is input to the second input terminal, and first count data Q1 is input to the third input terminal, An AND circuit that takes the logical product of these data and outputs it as a 1 × signal SX1 that becomes “H” level when the step-up / step-down multiplication factor is 1 × (no boost). 251, the inverted third count data / Q3 is input to the first input terminal, the second count data Q2 is input to the second input terminal, and the inverted first count data / Q1 is input to the third input terminal. The NAND circuit 252 that takes the logical product of these data and outputs it as a 1.5 times signal SX1.5 that becomes “H” level when the step-up / step-down magnification is 1.5 times boosted, and the first input terminal The inverted third count data / Q3 is input, the first count data Q1 is input to the second input terminal, the inverted second count data / Q2 is input to the third input terminal, and the logical product of these data is calculated. Thus, the NAND circuit 253 that outputs the double signal SX2 that becomes "H" level when the step-up / step-down magnification is doubled, and the inverted third count data / Q3 is input to the first input terminal and the second input Inverted first count data at terminal / Q1 is input, inverted second count data / Q2 is input to the third input terminal, and a logical triple of these data and a triple signal that becomes "H" level at the time of step-up / down ratio triple boosting And a NAND circuit 254 that outputs as SX3.
[0063]
In this case, the relationship between the first count data Q1, the second count data Q2, and the third count data Q3 is as shown in FIG.
Q1 = 0 (= “L”), Q2 = 0 (= “L”), Q3 = 0 (= “L”)
If so, the step-up / step-down magnification is 3 times, and the 3 times signal Sx3 becomes “H” level. Also,
Q1 = 0 (= “L”), Q2 = 1 (= “H”), Q3 = 0 (= “L”)
If so, the step-up / step-down magnification is 1.5 times, and the 1.5 times signal Sx1.5 is at the “H” level.
further
Q3 = 1 (= “H”)
, The step-up / step-down magnification is ½, and the ½ times signal S1 / 2 becomes “H” level.
As shown in FIG. 16, the buck-boost magnification control clock generation circuit 202 receives an inverter 271 that inverts the clock signal CK, a signal delay unit 272 that delays the output signal of the inverter 271, and an output signal of the signal delay unit 272. Inverted and output inverter 273, clock signal CK is input to one input terminal, output signal of inverter 273 is input to the other input terminal, and the logical product of both input signals is taken and output as parallel signal Parallel. An AND circuit 274 and a NOR circuit that receives the clock signal CK at one input terminal and the output signal from the inverter 273 at the other input terminal and negates the logical sum of both input signals and outputs the result as a serial signal Serial. 275.
[0064]
The waveforms of the parallel signal Parallel and the serial signal Serial at this time are as shown in FIG. 19, for example.
As shown in FIG. 17, the step-up / step-down control circuit 203 inverts the parallel signal Parallel and outputs it as an inverted parallel signal / Parallel,
An inverter 282 that inverts the serial signal Serial and outputs it as an inverted serial signal / Serial, an inverter 283 that inverts the 1x signal SX1 and outputs it as an inverted 1x signal / SX1, and an inverted 1x signal / SX1 again An inverter 284 that outputs the 1 × signal SX1, an inverter 285 that inverts the 1/2 signal S1 / 2 and outputs it as an inverted 1/2 signal / S1 / 2, and an inverted 1/2 signal / S1 / 2 And an inverter 286 that inverts again and outputs it as a 1 / 2-fold signal S1 / 2.
[0065]
The step-up / down control circuit 203 has a first OR circuit 291 in which an inverted parallel signal / Parallel is input to one input terminal and a 1 × signal SX1 is input to the other input terminal, and an inverted serial signal / A second OR circuit 292 to which the serial signal is input and an inverted 1 / 2-fold signal / S1 / 2 is input to the other input terminal, and the output terminal of the first OR circuit 291 is connected to one input terminal, The output terminal of the second OR circuit 292 is connected to the input terminal, and the switch that becomes “H” level when the switch SW1 is turned on to control the switch SW1 by taking the logical product of the outputs of both OR circuits. A NAND circuit 293 that outputs a control signal SSW1, a third OR circuit 294 that receives an inverted parallel signal / Parallel at one input terminal and an inverted 1-fold signal / SX1 at the other input terminal; The fourth OR circuit 296 is connected to the inverted serial signal / Serial at one input terminal and the 1 × signal SX1 is input to the other input terminal, and the output terminal of the third OR circuit 294 is connected to one input terminal, The other input terminal is connected to the output terminal of the fourth OR circuit 296. When the switch SW2 is turned on to control the switch SW2 by taking the logical product of the outputs of both OR circuits, the output terminal is set to the “H” level. And a NAND circuit 297 for outputting a switch control signal SSW2 for becoming.
[0066]
Further, in the step-up / down control circuit 203, the 1 × signal SX1 is input to the first input terminal, the 3 × signal SX3 is input to the 2nd input terminal, and the 2 × signal SX2 is input to the 3rd input terminal, A NOR circuit 298 that outputs the logical sum of these three input signals, and
A fifth OR circuit 299 in which the inverted parallel signal / Parallel is input to one input terminal and the output signal of the NOR circuit 298 is input to the other input terminal, and the inverted serial signal / Serial is input to one input terminal, The other input terminal is connected to the sixth OR circuit 301 to which the inverted one-fold signal / SX1 is input, one input terminal is connected to the output terminal of the fifth OR circuit 299, and the other input terminal is connected to the sixth OR circuit 301. NAND circuit which outputs a switch control signal SSW3 which becomes "H" level when the switch SW3 is turned on to control the switch SW3 by taking the logical product of the outputs of both OR circuits. 302, a seventh OR circuit 303 in which an inverted parallel signal / Parallel is input to one input terminal and an inverted 1 × signal / SX1 is input to the other input terminal, and one input terminal An eighth OR circuit 304 to which the inverted serial signal / Serial is input and the triple signal SX3 is input to the other terminal is connected to the output terminal of the seventh OR circuit 303 to one input terminal, and the other input terminal is connected to the other input terminal. Is connected to the output terminal of the eighth OR circuit 304 and takes the logical product of the outputs of both OR circuits to control the switch SW4. When the switch SW4 is turned on, the switch control signal SSW4 becomes "H" level. And a NAND circuit 305 that outputs.
[0067]
Further, the step-up / down control circuit 203 receives a triple signal SX3 at one input terminal and a double signal SX2 at the other input terminal, and outputs a NOR circuit that takes the logical sum of both input signals and outputs it. 306, the ninth OR circuit 307 in which the output signal of the NOR circuit 306 is input to one input terminal and the inverted parallel signal / Parallel is input to the other input terminal, and the inverted serial signal / Serial is input to one input terminal The tenth OR circuit 309 that receives the inverted 1 / 2-fold signal / S1 / 2 is input to the other input terminal, outputs the logical sum of both input signals, and the ninth OR circuit 307 at one input terminal. The output terminal of the tenth OR circuit 309 is connected to the other input terminal, and the switch SW11 is turned on to control the switch SW11 by taking the logical product of the outputs of both OR circuits. The NAND circuit 310 that outputs the switch control signal SSW11 which becomes “H” level in the state, the double signal SX2 is input to the first input terminal, and the 1.5-fold signal SX1. 5 is input, the 1 × signal SX1 is input to the third input terminal, the NOR circuit 311 that outputs the logical sum of these input signals is output, and the output signal of the NOR circuit 311 is input to one input terminal. The eleventh OR circuit 312 receives the inverted serial signal / Serial at the other input terminal, the inverted parallel signal / Parallel is input at one input terminal, and the inverted single signal SX1 is input at the other input terminal. The output terminal of the eleventh OR circuit 312 is connected to one input terminal of the twelfth OR circuit 313, and the output terminal of the twelfth OR circuit 313 is connected to the other input terminal. Taken, to control the switch SW12, it is configured to include a NAND circuit 314 for outputting a switch control signal SSW12 which becomes "H" level when the switch SW12 in an on state, the.
[0068]
The step-up / down control circuit 203 has a thirteenth OR circuit 315 in which an inverted serial signal / Serial is input to one input terminal and an inverted single signal / SX1 is input to the other input terminal, and an inverted parallel signal to one input terminal. The signal / Parallel is input, the output signal of the 13th OR circuit 315 is input to the other input terminal, and the logical product of the inverted parallel signal / Parallel and the output signal of the 13th OR circuit 315 is taken to control the switch SW13. A NAND circuit 316 that outputs a switch control signal SSW13 that becomes “H” level when the switch SW13 is turned on, an inverted parallel signal / Parallel is input to one input terminal, and an inverted 1 × signal is input to the other input terminal 14th OR circuit 317 to which / SX1 is input, the inverted serial signal / Serial is input to one input terminal, and the 14th OR circuit to the other terminal 17 output signal is input, and the logical product of the inverted serial signal / Serial and the output signal of the fourteenth OR circuit 317 is taken, and when the switch SW14 is turned on to control the switch SW14, it becomes “H” level. And a NAND circuit 318 that outputs a switch control signal SSW14.
[0069]
Further, the step-up / step-down control circuit 203 includes a NOR circuit 319 in which a 1 / 2-fold signal S1 / 2 is input to one input terminal and a 1.5-fold signal SX1.5 is input to the other input terminal, and one input An inverted parallel signal / Parallel is input to the terminal, the 15th OR circuit 320 to which the output signal of the NOR circuit 319 is input to the other input terminal, and the triple signal SX3 is input to the input terminal, and the triple signal SX3 is inverted. Inverted serial signal / SX3 and inverted serial signal / SX3 are input to one input terminal, inverted serial signal / SX3 is input to the other input terminal, and inverted serial signal / Serial is inverted. The sixteenth OR circuit 322 that outputs a logical sum of the triple signal / SX3, one output terminal of which is connected to the output terminal of the fifteenth OR circuit 320, and the other input terminal is the output terminal of the sixteenth OR circuit 322. Are connected to each other, and a NAND circuit 323 that outputs a switch control signal SSW21 that becomes “H” level when the switch SW21 is turned on to control the switch SW21 by taking the logical product of the outputs of both OR circuits; It is configured with.
[0070]
As a result of these configurations, the step-up / step-down control circuit 203 parallelizes the switch control signals SSW1, SSW2, SSW3, SSW4, SSW11, SSW12, SSW13, SSW14, SSW21 corresponding to the operation explanatory diagram of the step-up / step-down circuit shown in FIG. The signal is output at a timing based on the signal Parallel and the serial signal / Serial.
The mode set in this way is stored in the mode storage unit 94, and the information is supplied to the drive control circuit 24, the time information storage unit 96 and the set value switching unit 95. In the drive control circuit 24, when the display mode is switched to the power saving mode, the supply of the pulse signal to the second hand driving unit 30S and the hour / minute hand driving unit 30HM is stopped, and the operation of the second hand driving unit 30S and the hour / minute hand driving unit 30HM is stopped. Stop. As a result, the motor 10 stops rotating and the time display stops.
Next, the time information storage unit 96 is more specifically composed of an up / down counter (not shown), and when the display mode is switched to the power saving mode, the reference signal generated by the pulse synthesizing circuit 22 is displayed. In response, the time measurement is started and the count value is increased (up-count), and the duration time of the power saving mode is measured as the count value.
[0071]
Further, when the mode is switched from the power saving mode to the display mode, the count value of the up / down counter is decreased (down count), and during the down count, the drive control circuit 24 supplies the second hand drive unit 30S and the hour / minute hand drive unit 30HM. Output a fast-forward pulse.
And, when the count value of the up / down counter is zero, that is, when the fast feed time corresponding to the duration of the power saving mode and the elapsed time during fast forward movement elapses, a control signal for stopping the sending of the fast feed pulse is generated, This is supplied to the second hand drive unit 30S and the hour / minute hand drive unit 30HM.
As a result, the time display is restored to the current time.
Thus, the time information storage unit 96 also has a function of returning the redisplayed time display to the current time.
[0072]
Next, the drive control circuit 24 generates a drive pulse corresponding to the mode based on the various pulses output from the pulse synthesis circuit 22. First, in the power saving mode, the supply of drive pulses is stopped. Next, immediately after switching from the power saving mode to the display mode, in order to restore the redisplayed time display to the current time, the fast hand pulse having a short pulse interval is used as a drive pulse and the second hand drive unit 30S and the hour. Supply to the minute hand drive unit 30HM.
Next, after the supply of the fast-forward pulse is completed, a drive pulse with a normal pulse interval is supplied to the second hand drive unit 30S and the hour / minute hand drive unit 30HM.
[0073]
[3] Operation of the embodiment
[3.1]
Next, prior to describing the operation of the timing device according to the embodiment, the relationship between the power generation state and the operation of the step-up / down circuit 49 will be described with reference to FIG.
There is a difference in the magnitude of the charging current output from the power generation unit A between the case where the charging is performed strongly and the case where the charging is performed gently.
Specifically, when a solar cell is used as a power generation device, a wristwatch-sized solar cell as a timekeeping device is irradiated with 50,000 LX (lux) of external light corresponding to outdoor illuminance in fine weather. In the case of 1000 LX external light irradiation corresponding to a general desk illuminance, the charging current becomes 2.5 [mA] and 0.05 [mA], respectively, and the charging voltage (= initial voltage) + Internal resistance during charging × Charging current) are 1.50 [V] and 1.01 [V], respectively, as shown in FIG.
[0074]
In addition, when using a wristwatch-sized electromagnetic induction power generation device using a rotating weight as the power generation device, when the power generation rotor is rotated quickly (when the timing device incorporating the electromagnetic induction power generation device is shaken strongly), When the generator rotor is rotated slowly (when the timing device incorporating the electromagnetic induction generator is shaken weakly), the charging current is 5 [mA] and 0.1 [mA], respectively. The hourly voltage (= initial voltage + charge internal resistance × charge current) is 2.00 [V] and 1.02 [V], respectively, as shown in FIG.
By the way, when operating the time measuring device, there is an appropriate operating voltage value or an absolute rated voltage value that should not be exceeded. If the appropriate operating voltage value or the absolute rated voltage value is 3.1 [V], The voltage after step-up / step-down must not exceed 3.1 [V].
More specifically, in the case where the above-described solar cell is used, when external light irradiation of 50,000 LX (lux) is performed, the step-up magnification is set to 2 times or less, and external light irradiation of 1000 LX was performed. In some cases, the boost ratio is allowed up to 3 times.
Similarly, in the case of using the electromagnetic induction power generation device described above, when the power generation rotor is rotated quickly, the boosting magnification is 1.5 times or less, and when the power generation rotor is rotated slowly, the boosting magnification is 3 Allowed up to twice.
[0075]
[3.2] Operation of the embodiment
Next, the operation of the embodiment will be described with reference to FIGS.
In the initial state, the power generation state detection circuit 91 is in the operating state, the limiter circuit LM is in the non-operating state, the buck-boost circuit 49 is in the non-operating state, the limiter on-voltage detecting circuit 92A is in the non-operating state, and the pre-voltage detecting circuit 92B is in the non-operating state. The power supply voltage detection circuit 92C is assumed to be in an operating state.
In the initial state, the voltage of the large-capacity secondary power supply 48 is assumed to be less than 0.45 [V].
Further, it is assumed that the minimum voltage for driving the hand movement mechanisms CS and CHM is set to less than 1.2 [V].
[0076]
[3.2.1] Large capacity secondary power supply voltage rise
[3.2.1.1] 0.0 to 0.62 [V]
When the voltage of the large-capacity secondary power supply is less than 0.45 [V], the buck-boost circuit 49 is in an inoperative state, and the power supply voltage detected by the power supply voltage detection circuit 92C is also 0.45 [V]. Therefore, the hand movement mechanisms CS and CHM remain in the non-driven state.
After that, when the power generation state detection circuit 91 detects the power generation of the power generation device 40 as shown at time t1 in FIG. 10, the pre-voltage detection circuit 92B enters the operating state as shown in FIG. 10C.
When the voltage of the large-capacity secondary power supply exceeds 0.45 [V], the limiter / step-up / down control circuit 105 triples the step-up / down circuit 49 based on the power supply voltage detection signal SPW of the power supply voltage detection circuit 92C. Control is performed to perform the boosting operation.
[0077]
As a result, the step-up / step-down circuit 49 performs a triple boosting operation, and this triple boosting operation is continued by the limiter / step-up / step-down control circuit 105 until the voltage of the large-capacity secondary power supply becomes 0.62 [V]. The
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.35 [V] or more, and the hand movement mechanisms CS and CHM are in a driving state.
In this case, depending on the power generation state, for example, when the timing device is shaken rapidly, there is a possibility that the voltage suddenly rises and exceeds the absolute rated voltage. If the step-up / step-down magnification is controlled according to the power generation state such as double or 1.5-fold boost without shifting to the operation, a more stable operation voltage can be supplied. The same applies to the following cases.
[0078]
[3.2.1.2] 0.62 [V] to 0.83 [V]
When the voltage of the large-capacity secondary power supply exceeds 0.62 [V], the limiter / boost-boost control circuit 105 causes the boost-boost circuit 49 to double boost operation based on the power-supply voltage detection signal SPW of the power-supply voltage detection circuit 92C. Control to make
As a result, the step-up / step-down circuit 49 performs a double boosting operation, and this double boosting operation is continued by the limiter / step-up / step-down control circuit 105 until the voltage of the large-capacity secondary power supply becomes 0.83 [V]. The
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.24 [V] or more, and the hand movement mechanisms CS and CHM continue to be in the driving state as before.
[0079]
[3.2.1.3] 0.83 [V] to 1.23 [V]
When the voltage of the large-capacity secondary power supply exceeds 0.83 [V], the limiter / step-up / step-down control circuit 105 is multiplied by 1.5 to the step-up / down circuit 49 based on the power supply voltage detection signal SPW of the power supply voltage detection circuit 92C. Control is performed to perform the boosting operation.
As a result, the step-up / step-down circuit 49 performs a 1.5-fold voltage boosting operation. This 1.5-fold voltage boosting operation is performed until the voltage of the large-capacity secondary power source becomes 1.23 [V]. 105 is continued.
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.24 [V] or more, and the hand movement mechanisms CS and CHM continue to be in the driving state as before.
[0080]
[3.2.1.4] When 1.23 [V] or more
When the voltage of the large-capacity secondary power supply exceeds 1.23 [V], the limiter / buck-boost control circuit 105 performs a one-time boost operation to the buck-boost circuit 49 based on the power-supply voltage detection signal SPW of the power-supply voltage detection circuit 92C. That is, control is performed to perform the non-boosting operation.
As a result, the step-up / step-down circuit 49 performs a one-time boost operation, and this one-step boost operation is performed by the limiter / step-up / step-down control circuit 105 until the voltage of the large-capacity secondary power supply 48 becomes less than 1.23 [V]. Will continue.
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.23 [V] or more, and the hand movement mechanisms CS and CHM continue to be in the driving state as before.
[0081]
When the voltage of the large-capacity secondary power supply 48 exceeds the pre-voltage VPRE (2.3 [V] in FIGS. 9 and 10) by the pre-voltage detection circuit 92B at time t2 shown in FIG. The circuit 92B outputs a limiter operation enable signal SLMEN to the limiter on voltage detection circuit 92A, and the limiter on voltage detection circuit 92A shifts to the operating state, and the charging voltage VC of the large-capacity secondary power supply 48 and a predetermined limiter on As shown in FIG. 10E, the reference voltage VLMON is compared at a predetermined sampling interval to detect whether or not the limiter circuit LM is in an operating state.
In this case, the power generation unit A generates power intermittently. When the power generation cycle is an interval equal to or greater than the first cycle, the limiter-on-voltage detection circuit 92A has a cycle equal to or less than the first cycle. Detection is performed at a sampling interval having a certain second period.
[0082]
Then, as shown at time t3 in FIG. 10, when the charging voltage VC of the large-capacity secondary power supply 48 exceeds 2.5 [V], the limiter ON signal SLMON is sent to the limiter circuit to turn on the limiter circuit LM. Output to LM.
As a result, the limiter circuit LM electrically disconnects the power generation unit A from the large-capacity secondary power supply 48.
As a result, an excessive power generation voltage VGEN is not applied to the large-capacity secondary power supply 48, and the large-capacity secondary power supply 48 is damaged by applying a voltage exceeding the withstand voltage of the large-capacity secondary power supply. It is possible to prevent the timing device 1 from being damaged.
Thereafter, at time t4 in FIG. 10, when power generation is not detected in the power generation detection unit 91 and the power generation state detection signal SPDET is not output from the power generation state detection unit 91, the charge voltage VC of the large-capacity secondary power supply 48 is concerned. First, the limiter circuit LM is turned off, and the limiter on voltage detection circuit 92A, the pre-voltage detection circuit 92B, and the power supply voltage detection circuit 92C are inactive.
[0083]
[3.2.1.5] Processing when boosting ratio is increased
In the ON state of the limiter circuit LM, when the voltage of the large-capacity secondary power supply 48 is being boosted by the step-up / down circuit 49, the boosting factor is reduced or the boosting operation is performed for ensuring safety. I need to stop.
More generally, when the power generation voltage in the power generation device 40 is equal to or higher than a predetermined limiter on voltage based on the detection result in the limiter on voltage detection circuit 92A, and the power supply step-up / down circuit 49 is boosting the voltage, The magnification N may be set to a boost magnification N ′ (N ′ is a real number and 1 ≦ N ′ <N).
This is to prevent damage due to exceeding the absolute rated voltage caused by boosting when a sudden voltage increase is expected, such as when shifting from a non-power generation state to a power generation state. is there.
[0084]
[3.2.2] Large capacity secondary power supply voltage drop
[3.2.2.1] 1.20 [V] or more
In a state where the charging voltage VC of the large-capacity secondary power supply 48 exceeds 2.5 [V], the limiter on signal SLMON is output to the limiter circuit LM, the limiter circuit LM is turned on, and the limiter circuit LM Is in a state where the power generation unit A is electrically disconnected from the large-capacity secondary power supply 48.
In this state, limiter-on voltage detection circuit 92A, pre-voltage detection circuit 92B, and power supply voltage detection circuit 92C are all in an operating state.
Thereafter, when the charging voltage VC of the large-capacity secondary power supply 48 becomes less than 2.5 [V], the limiter ON voltage detection circuit 92A stops outputting the limiter ON signal SLMON to the limiter circuit LM, and the limiter circuit LM Is turned off.
[0085]
When the charging voltage VC of the large-capacity secondary power supply 48 further decreases and becomes less than 2.3 [V], the pre-voltage detection circuit 92B does not output the limiter operation permission signal SLMEN to the limiter on voltage detection circuit 92A. The on-voltage detection circuit 92A shifts to a non-operation state, and the limiter circuit LM is also turned off.
Under the above condition, the limiter / buck-boost control circuit 105 should cause the buck-boost circuit 49 to perform a one-time boosting operation, that is, a non-boosting operation, based on the power supply voltage detection signal SPW of the power supply voltage detection circuit 92C. Control is performed, and the hand movement mechanisms CS and CHM continue to be in the driving state as before.
[0086]
[3.2.2.2] 1.20 [V] to 0.80 [V]
When the voltage of the large-capacity secondary power supply becomes less than 1.23 [V], the limiter / step-up / step-down control circuit 105 is 1.5 times the step-up / down circuit 49 based on the power supply voltage detection signal SPW of the power supply voltage detection circuit 92C. Control is performed to perform the boosting operation.
As a result, the step-up / step-down circuit 49 performs a 1.5-fold voltage boosting operation. This 1.5-fold voltage boosting operation is performed until the voltage of the large-capacity secondary power source becomes 0.80 [V]. 105 is continued.
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.2 [V] or more and less than 1.8 [V], and the hand movement mechanisms CS and CHM continue to be in the driving state as usual.
[0087]
[3.2.2.3] 0.80 [V] to 0.60 [V]
When the voltage of the large-capacity secondary power supply becomes less than 0.80 [V], the limiter / boost-boost control circuit 105 performs a double boost operation on the buck-boost circuit 49 based on the power-supply voltage detection signal SPW of the power-supply voltage detection circuit 92C. Control to make
As a result, the step-up / step-down circuit 49 performs a double boosting operation, and this double boosting operation is continued by the limiter / step-up / step-down control circuit 105 until the voltage of the large-capacity secondary power supply becomes 0.60 [V]. The
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.20 [V] or more and less than 1.6 [V], and the hand movement mechanisms CS and CHM continue to be in the driving state as before.
[0088]
[3.2.2.4] 0.6 [V] to 0.45 [V]
When the voltage of the large-capacity secondary power supply becomes less than 0.6 [V], the limiter / boost-boost control circuit 105 causes the buck-boost circuit 49 to triple boost based on the power-supply voltage detection signal SPW of the power-supply voltage detection circuit 92C. Control to make
As a result, the step-up / step-down circuit 49 performs a triple boosting operation, and this triple boosting operation is continued by the limiter / step-up / step-down control circuit 105 until the voltage of the large-capacity secondary power supply becomes 0.45 [V]. The
As a result, the charging voltage of the auxiliary capacitor 80 becomes 1.35 [V] or more and less than 1.8 [V], and the hand movement mechanisms CS and CHM are driven.
[0089]
[3.2.2.5] Less than 0.45 [V]
When the voltage of the large-capacity secondary power supply 48 is less than 0.45 [V], the step-up / down circuit 49 is deactivated, the hand movement mechanisms CS and CHM are deactivated, and the large-capacity secondary power supply 48 Only charge the battery.
As a result, wasteful power consumption associated with boosting can be reduced, and the time required for re-driving the hand movement mechanisms CS and CHM can be shortened.
[0090]
[3.2.2.6] Processing when the step-up magnification decreases
The boosting factor is not reduced again until a sufficient period of time has elapsed since the previous boosting factor was reduced (for example, from 2 times to 1.5 times) until the actual charging voltage Vc is stabilized. It is necessary to.
This is because even if the boosting factor is lowered, the actual boosted voltage does not change instantaneously, but gradually approaches the voltage after the boosting factor is lowered. It is too much.
More generally, a predetermined magnification change prohibition time determined in advance from the timing at which the boost magnification N (N is a real number) is changed to the boost magnification N ′ (N ′ is a real number and 1 ≦ N ′ <N). It is determined whether or not it has elapsed, and the change of the boosting magnification may be prohibited until a predetermined magnification changing prohibition time elapses from the timing when the previous boosting magnification N is changed to the boosting magnification N ′. .
[0091]
[3.3] Effects of the embodiment
As described above, according to the present embodiment, until the power generation unit A enters the power generation state and the power generation state detection signal SPDET is output from the power generation state detection unit 91, the limiter circuit LM is used to prevent overcharge. Since it is not necessary to operate, all the detection circuits of the limiter-on voltage detection circuit 92A, the pre-voltage detection circuit 92B, and the power supply voltage detection circuit 92C can be kept in the non-operating state, and power consumption can be reduced. .
Even when the power generation state detection signal SPDET is output from the power generation state detection unit 91, the limiter operation permission is permitted from the pre-voltage detection circuit 92B until the voltage of the large-capacity secondary power supply 48 exceeds the pre-voltage VPRE. Since the signal SLMEN is not output, the limiter-on voltage detection circuit 92A, which consumes a large amount of power to perform high-accuracy voltage detection, is deactivated, so that power consumption can be reduced.
[0092]
Further, even when the limiter circuit LM is in the on state or the limiter on voltage detection circuit 92A is in the operating state, when the power generation state detection signal SPDET is not output from the power generation state detection unit 91, The limiter-on voltage detection circuit 92A and the pre-voltage detection circuit 92B are inactive.
Further, the fact that the power generation state detection signal SPDET is not output means that there is no power generation and the charging voltage VC of the large-capacity secondary power supply 48 does not increase any more, and the limiter circuit LM is not turned on. The limiter circuit LM is set to a non-operating state because there is no problem even if the operating state (off) is set.
Therefore, in the non-power generation state, it is not necessary to set the voltage detection and the circuit for performing the voltage detection to the operation state, so that the current consumption can be surely reduced.
[0093]
[3.4] Modification of Embodiment
[3.4.1] First modification
In the above description, the limiter-on voltage is detected at the sampling timing, but it may be continuously detected.
[0094]
[3.4.2] Second modification
The various voltage values in the above description are examples, and are naturally changed as appropriate according to the corresponding portable electronic device.
[0095]
[3.4.3] Third modification
In the above description, when the limiter circuit LM enters the non-power generation state after shifting to the on state, the limiter circuit LM, the limiter on voltage detection circuit 92A, the pre-voltage detection circuit 92B, the power supply voltage detection circuit 92C, etc. As shown in FIG. 11, when the pre-voltage detection circuit 92B is in the non-detection state of the pre-voltage VPRE after the limiter circuit LM is turned on, as shown in FIG. The LM, limiter-on voltage detection circuit 92A, pre-voltage detection circuit 92B, power supply voltage detection circuit 92C, and the like may be configured to be in a non-driven state.
In this case, it is necessary to detect the pre-voltage VPRE with the pre-voltage detection circuit 92B in the operating state every predetermined period TPRE.
[0096]
[3.4.4] Fourth modification
In the above-described embodiment, the timing device that displays the hour and minute and the second with two motors has been described as an example. However, the present invention is also applied to a timing device that displays the hour and minute and the second with a single motor. Is possible.
Conversely, the present invention can also be applied to a timing device having three or more motors (motors that individually control the second hand, minute hand, hour hand, calendar, chronograph, etc.).
[0097]
[3.4.5] Fifth modification
In the above embodiment, an electromagnetic power generation device that transmits the rotational motion of the rotary weight 45 to the rotor 43 and generates the electromotive force Vgen in the output coil 44 by the rotation of the rotor 43 is adopted as the power generation device 40. The present invention is not limited to this. For example, a power generation device that generates a rotational motion by the restoring force (corresponding to the first energy) of the mainspring and generates an electromotive force by the rotational motion, or by external or self-excitation. A power generation device that generates electric power by the piezoelectric effect by applying vibration or displacement (corresponding to the first energy) to the piezoelectric body may be used.
[0098]
Furthermore, a power generation device that generates electric power by photoelectric conversion using light energy such as sunlight (corresponding to the first energy) may be used.
Furthermore, it may be a power generation device that generates electric power by thermal power generation using a temperature difference (thermal energy; corresponding to first energy) between a certain part and another part.
It is also possible to use an electromagnetic induction power generation apparatus that receives floating electromagnetic waves such as broadcasting and communication radio waves and uses the energy (corresponding to the first energy).
[0099]
[3.4.6] Sixth modification
In the above embodiment, the wristwatch type timing device 1 has been described as an example. However, the present invention is not limited to this, and may be a pocket watch or the like in addition to the wristwatch. Further, the present invention can be applied to portable electronic devices such as a calculator, a mobile phone, a portable personal computer, an electronic notebook, a portable radio, and a portable VTR.
[0100]
[3.4.7] Seventh modification
In the above embodiment, the reference potential (GND) is set to Vdd (high potential side). However, the reference potential (GND) may be set to Vss (low potential side). In this case, the set voltage values Vo and Vbas indicate a potential difference from the detection level set on the high voltage side with respect to Vss.
[0101]
[3.4.8] Eighth modification
In the above description, the control is performed based on the charging voltage VC of the large-capacity secondary power supply 48. However, the control is performed based on the charging voltage VC1 of the auxiliary capacitor 80 or based on the output voltage of the step-up / down circuit 49. It is also possible to configure to perform control.
[0102]
[4] Aspects of the present invention
As preferred embodiments of the present invention, the following various embodiments can be further considered.
[4.1] First aspect
According to a first aspect of the present invention, there is provided a power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, and the power source In a method for controlling a portable electronic device comprising a driven device driven by electrical energy supplied from a device, a power generation detection step for detecting whether or not power generation is being performed in the power generation device, and the power generation A limiter-on voltage detection step for detecting whether the power generation voltage in the device or the stored voltage of the power supply device exceeds a predetermined limiter-on voltage, and the limiter-on voltage is exceeded in the limiter-on-voltage detection step A limiter step for restricting the supply of electrical energy from the power generation device to the power supply device when detected; and A limiter-on-voltage detection prohibiting step that prohibits the detection operation in the limiter-on-voltage detection step when it is detected that power generation is not performed in the output step (basic mode of the first mode) .
[0103]
Further, in the above basic aspect, when the power generation voltage detection step for detecting the power generation voltage in the power generation device and the power generation voltage detected in the power generation voltage detection step is equal to or lower than a predetermined limiter control voltage lower than the limiter on voltage A limiter-on-voltage detection control step for prohibiting a detection operation in the limiter-on-voltage detection step and causing a detection operation to be performed in the limiter-on-voltage detection step when the generated voltage exceeds the limiter control voltage. It can also be configured to include.
Furthermore, in the above basic aspect, the power generation step is a power generation device that intermittently generates power at intervals of a first cycle or more, and the limiter on voltage detection step is a second cycle that is a cycle of the first cycle or less. Thus, it may be configured to detect whether the generated voltage exceeds the limiter-on voltage.
[0104]
[4.2] Second aspect
According to a second aspect of the present invention, there is provided a power generation device that generates electric power by converting first energy into electric energy that is second energy, a power supply device that stores the electric energy obtained by the power generation, and the power source A power booster that boosts the voltage of electrical energy supplied from the device at a boosting factor N (N is a real number greater than 1) and supplies it as drive power, and a target driven by the drive power supplied from the power booster. In a method for controlling a portable electronic device comprising a drive device, a power generation detection step for detecting whether or not power generation is being performed in the power generation device, a power generation voltage in the power generation device, a storage voltage of the power supply means, or the A limiter that detects whether at least one of the boosted drive power supply voltages has exceeded a predetermined limiter-on voltage. A voltage detection step; a limiter step for restricting the supply of electrical energy from the power generation device to the power supply device when it is detected that the limiter on voltage is exceeded in the limiter on voltage detection step; A limiter-on-voltage detection prohibiting step for prohibiting a detection operation in the limiter-on-voltage detection step and a limiter-on-voltage being exceeded in the limiter-on-voltage detection step when it is detected that power generation is not performed in the step When the power supply booster is detected and the voltage boosting device is detected, the boosting factor N is set to a boosting factor N ′ (N ′ is a real number and 1 ≦ N ′ <N). A step of changing the boosting magnification, wherein the step of changing the boosting magnification is a predetermined magnification changing prohibition time from the timing when the boosting factor N is changed to the boosting factor N ′. A time elapse determining step for determining whether or not the time has passed, and a change prohibiting step for prohibiting a change in the boosting magnification until it is determined in the time elapse determining step that the magnification change prohibiting time has elapsed. It is good.
[0105]
[4.3] Third aspect
According to a third aspect of the present invention, there is provided a power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, and the power source Driven by a power supply buck-boost device that boosts and lowers the voltage of electrical energy supplied from the device at a boost / buck magnification N (N is a positive real number) and supplies it as a drive power supply, and a drive power supply supplied from the power supply boost-boost device In the method for controlling a portable electronic device comprising: a driven device, and a power generation detection device that detects whether or not power generation is performed in the power generation device, the power generation voltage in the power generation device, the storage voltage of the power supply device Alternatively, a limiter that detects whether at least one of the voltages of the drive power supply after the step-up / step-down has exceeded a predetermined limiter ON voltage A limiter step for limiting the supply of electrical energy from the power generation device to the power supply device when it is detected that the limiter on voltage is exceeded in the limiter on voltage detection step, and the power generation When it is detected that no power generation is performed in the detection step, the limiter on voltage detection prohibiting step for prohibiting the detection operation in the limiter on voltage detection step, and the limiter on voltage is exceeded in the limiter on voltage detection step. And a step-up / step-down magnification changing step for setting the step-up / down step-up magnification N to a step-up / step-down magnification N ′ (N ′ is a positive real number and N ′ <N). (Basic aspect of the third aspect).
[0106]
In the basic mode, the step-up / step-down magnification changing step determines whether or not a predetermined magnification change prohibition time has elapsed from the timing at which the step-up / step-down magnification N is changed to the step-up / down step-up magnification N ′. A determination step and a change prohibition step for prohibiting a change in the step-up / step-down magnification until it is determined in the time passage determination step that the magnification change prohibition time has passed may be provided (third) First modified embodiment of the embodiment).
[0107]
Further, in the basic aspect and the first modified aspect, the power supply step-up / step-down device has M (M: integer of 2 or more) step-up / step-down capacitors used for step-up / step-down. Among the step-up / step-down capacitors, L (L: an integer not less than 2 and not more than M) step-up / step-down capacitors are connected in series and charged by electric energy from the power supply device, and the L pieces of step-up / down capacitors are connected in parallel By connecting, a voltage lower than the voltage of the electric energy supplied from the power supply means is generated, and the low voltage is used as a voltage after step-down, or the low voltage is used for the electric energy supplied from the power supply device. The voltage may be added to the voltage and used as a voltage after boosting.
[0108]
[4.4] Fourth aspect
According to a fourth aspect of the present invention, in each of the above aspects, when the power generation device is not generating power, the limiter device may be in a non-operating state.
[0109]
[4.5] Fifth aspect
According to a fifth aspect of the present invention, in each of the above aspects, when the operation mode of the portable electronic device is in the power saving mode, the limiter device may be in a non-operating state.
[0110]
[4.6] Sixth aspect
The sixth aspect of the present invention may be configured to detect whether or not the power generation is performed based on a power generation voltage level and a power generation duration time of the power generation device.
[0111]
[4.7] Seventh aspect
According to a seventh aspect of the present invention, there is provided a power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, and the power source A power supply voltage conversion device that converts the voltage of electrical energy supplied from the device and supplies it as drive power, a driven device driven by the drive power supplied from the power supply voltage conversion device, and a portable electronic device In the control method of the above, when the voltage of the power supply device is less than a predetermined voltage and the power generation amount of the power generation device is less than the predetermined power generation amount, the conversion for prohibiting the operation of the power supply voltage conversion device A prohibition step, and a storage voltage detection step of detecting a voltage at the time of storage of the power supply device or at the end of storage when the operation of the power supply voltage conversion device is in a prohibited state; A conversion magnification control step for setting a conversion magnification of the power supply voltage conversion device after canceling the operation prohibition state of the power supply voltage conversion device based on the voltage detected in the storage voltage detection step. It may be configured.
[0112]
[4.8] Eighth aspect
The eighth aspect of the present invention may be configured to include a time measuring step for displaying time in each of the above aspects.
[0113]
【The invention's effect】
According to the present invention, it is detected whether the power generation voltage in the power generation means or the storage voltage of the power supply means exceeds a predetermined limiter on voltage, and when the power generation voltage or the storage voltage exceeds the limiter on voltage. In addition to restricting the supply of electrical energy from the power generation means to the power supply means, and when the power generation means is not generating power, the limiter means is deactivated, reducing the power consumption required for the operation of the limiter means can do.
[Brief description of the drawings]
FIG. 1 is a diagram showing a schematic configuration of a timing device according to an embodiment of the present invention.
FIG. 2 is a schematic configuration diagram of a buck-boost circuit.
FIG. 3 is an operation explanatory diagram of a step-up / down circuit.
FIG. 4 is an equivalent circuit during triple boosting.
FIG. 5 is an equivalent circuit at 1/2 step-down.
FIG. 6 is a schematic configuration block diagram of a control unit and its peripheral configuration according to the embodiment.
FIG. 7 is a block diagram illustrating a detailed configuration of a main part of a control unit and its peripheral configuration according to the embodiment.
FIG. 8 is a diagram for explaining the relationship between the power generation state and the operation of the buck-boost circuit.
FIG. 9 is a diagram (part 1) for explaining the operation of the embodiment;
FIG. 10 is a diagram (part 2) for explaining the operation of the embodiment;
FIG. 11 is a diagram illustrating the operation of a third modification example of the embodiment.
FIG. 12 is a detailed configuration diagram of a power generation state detection unit.
FIG. 13 is a detailed configuration diagram of a limiter-on voltage detection circuit and a pre-voltage detection circuit.
FIG. 14 is a diagram illustrating an example of a limiter circuit.
FIG. 15 is a detailed configuration diagram of a limiter buck-boost magnification control circuit.
FIG. 16 is a detailed configuration diagram of a clock generation circuit for buck-boost magnification control.
FIG. 17 is a detailed configuration diagram of a step-up / step-down control circuit.
FIG. 18 is an operation explanatory diagram of a limiter buck-boost magnification control circuit.
FIG. 19 is an explanatory diagram of a step-up / step-down magnification control clock.
[Explanation of symbols]
1 ... Timing device
23 ... Control circuit
24. Drive control circuit
30S: Second hand drive unit
30HM… Hour / minute hand drive
40 ... Power generation device
45 ... Rotating weight
48 ... High-capacity secondary power supply (large-capacity capacitor)
49 ... Buck-boost circuit
80 ... Auxiliary capacitor
90 ... Mode setting section
91 ... Power generation state detection unit
92 ... Voltage detector
92A ... Limiter on voltage detection circuit
92B ... Pre-voltage detection circuit
92C ... Power supply voltage detection circuit
93 ... Central control circuit
94. Mode storage unit
95: Setting value changer
97: First detection circuit
98 ... Second detection circuit
100: External input device
101 ... Power saving mode counter
A ... Power generation section
B ... Power supply
LM ... Limiter circuit

Claims (2)

第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電手段と、
前記発電により得られた電気エネルギーを蓄える電源手段と、
前記電源手段から供給される電気エネルギーにより駆動される被駆動手段と、
前記発電手段における発電がなされているか否かを検出する発電検出手段と、
前記発電手段における発電電圧あるいは前記電源手段の蓄電電圧が予め定めたリミッタオン電圧を超過したか否かを検出するリミッタオン電圧検出手段と、
前記リミッタオン電圧検出手段によりリミッタオン電圧を超過していると検出された場合に、前記発電手段から前記電源手段に供給される電気エネルギーの電圧を予め定めた基準電圧に制限するリミッタ手段と、
前記発電検出手段により発電がなされていないと検出された場合は、当該携帯用電子機器の動作モードを、前記被駆動手段への電気エネルギーの供給を停止して電力を節電する節電モードに移行させる一方、前記発電検出手段により発電がなされていると検出された場合は、前記動作モードを、前記被駆動手段への電気エネルギーの供給を行う通常動作モードに移行させる手段と、
前記動作モードが前記節電モードにある場合は、前記リミッタ手段を非動作状態とするリミッタ制御手段と、
を備えたことを特徴とする携帯用電子機器。
Power generation means for generating power by converting the first energy into electrical energy as the second energy;
Power supply means for storing electrical energy obtained by the power generation;
Driven means driven by electrical energy supplied from the power supply means;
Power generation detection means for detecting whether or not power generation in the power generation means,
Limiter on voltage detecting means for detecting whether the generated voltage in the power generating means or the stored voltage of the power source means exceeds a predetermined limiter on voltage;
Limiter means for limiting the voltage of the electric energy supplied from the power generation means to the power supply means to a predetermined reference voltage when the limiter on voltage detection means detects that the limiter on voltage is exceeded,
When it is detected by the power generation detection means that power generation is not being performed, the operation mode of the portable electronic device is shifted to a power saving mode in which supply of electric energy to the driven means is stopped to save power On the other hand, when it is detected that power generation is being performed by the power generation detection means, the means for shifting the operation mode to a normal operation mode for supplying electric energy to the driven means,
When the operation mode is the power saving mode, limiter control means for setting the limiter means to a non-operating state;
A portable electronic device comprising:
第1のエネルギーを第2のエネルギーである電気エネルギーに変換することにより発電を行う発電装置と、前記発電により得られた電気エネルギーを蓄える電源装置と、前記発電装置における発電電圧あるいは前記電源装置の蓄電電圧が予め定めたリミッタオン電圧を超過している場合に、前記発電装置から前記電源装置に供給される電気エネルギーの電圧を予め定めた基準電圧に制限するリミッタ回路と、前記電源装置から供給される電気エネルギーにより駆動される被駆動装置と、を備えた携帯用電子機器の制御方法において、
前記発電装置おいて発電がなされているか否かを検出する発電検出工程と、
前記発電検出工程において発電がなされていないと検出された場合は、当該携帯用電子機器の動作モードを、前記被駆動装置への電気エネルギーの供給を停止して電力を節電する節電モードに移行させる一方、前記発電検出工程において発電がなされていると検出された場合は、前記動作モードを、前記前記被駆動装置への電気エネルギーの供給を行う通常動作モードに移行させる工程と、
前記動作モードが前記節電モードにある場合は、前記リミッタ回路を非動作状態とするリミッタ制御工程と、
を備えたことを特徴とする携帯用電子機器の制御方法。
A power generation device that generates power by converting first energy into electrical energy that is second energy, a power supply device that stores the electrical energy obtained by the power generation, a power generation voltage in the power generation device or a power supply device A limiter circuit that limits the voltage of electrical energy supplied from the power generation device to the power supply device to a predetermined reference voltage when the storage voltage exceeds a predetermined limiter on voltage, and supply from the power supply device In a method for controlling a portable electronic device comprising a driven device driven by electrical energy
A power generation detection step for detecting whether power generation is being performed in the power generation device; and
If it is detected in the power generation detection step that power generation is not being performed, the operation mode of the portable electronic device is shifted to a power saving mode in which the supply of electric energy to the driven device is stopped to save power On the other hand, when it is detected that power generation is performed in the power generation detection step, the step of shifting the operation mode to a normal operation mode for supplying electric energy to the driven device;
When the operation mode is the power saving mode, a limiter control step for bringing the limiter circuit into a non-operating state;
A method for controlling a portable electronic device, comprising:
JP2002084506A 1998-12-14 2002-03-25 Portable electronic device and method for controlling portable electronic device Expired - Fee Related JP3906720B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002084506A JP3906720B2 (en) 1998-12-14 2002-03-25 Portable electronic device and method for controlling portable electronic device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP35524998 1998-12-14
JP10-355249 1998-12-14
JP2002084506A JP3906720B2 (en) 1998-12-14 2002-03-25 Portable electronic device and method for controlling portable electronic device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP28440299A Division JP3601375B2 (en) 1998-12-14 1999-10-05 Portable electronic device and method of controlling portable electronic device

Publications (3)

Publication Number Publication Date
JP2002328188A JP2002328188A (en) 2002-11-15
JP2002328188A5 JP2002328188A5 (en) 2005-10-13
JP3906720B2 true JP3906720B2 (en) 2007-04-18

Family

ID=26580237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002084506A Expired - Fee Related JP3906720B2 (en) 1998-12-14 2002-03-25 Portable electronic device and method for controlling portable electronic device

Country Status (1)

Country Link
JP (1) JP3906720B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006030718A (en) * 2004-07-20 2006-02-02 Hitachi Ltd Sheet type display device

Also Published As

Publication number Publication date
JP2002328188A (en) 2002-11-15

Similar Documents

Publication Publication Date Title
JP3721888B2 (en) Portable electronic device and method for controlling portable electronic device
JP3484704B2 (en) Electronic device and control method for electronic device
JP3551861B2 (en) Timing device and control method thereof
JP3449357B2 (en) Electronic device and control method for electronic device
JP3534071B2 (en) Electronic device and control method for electronic device
JP3601376B2 (en) Electronic device and control method for electronic device
JP3601375B2 (en) Portable electronic device and method of controlling portable electronic device
JP3830289B2 (en) Electronic equipment and timing device
JP3525897B2 (en) Electronic device and control method of electronic device
JP3654018B2 (en) Timing device and control method of timing device
JP4349388B2 (en) Electronic device, control method for electronic device, timing device, and control method for timing device
JP3906720B2 (en) Portable electronic device and method for controlling portable electronic device
JP3791263B2 (en) Portable electronic device, method for controlling portable electronic device, timing device, and method for controlling timing device
JP3654056B2 (en) Electronic timepiece and control method of electronic timepiece
JP4055446B2 (en) Electronic device, electronic device control method, timing device, and timing device control method
JP3906715B2 (en) Electronic device and control method of electronic device
JP3654055B2 (en) Portable electronic device and method for controlling portable electronic device
JP2000266872A (en) Clocking device and method for controlling it
JP4311394B2 (en) Timing device, portable electronic device, and control method of timing device
JP2002323578A (en) Timepiece device and control method thereof
JP2003294872A (en) Electronic apparatus and control method therefor
JP2002156474A (en) Electronic device and control method foe electronic device
JP2005055449A (en) Electronic clock and control method therefor
JP2000236636A (en) Electronic equipment and control method of the electronic equipment
JP2003232874A (en) Electronic apparatus and control method for electronic apparatus

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050602

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050602

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060711

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060905

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061003

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061201

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061226

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070108

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100126

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110126

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110126

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120126

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120126

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130126

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130126

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140126

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees