JP3892819B2 - Optical disc apparatus and adaptive equalization circuit - Google Patents

Optical disc apparatus and adaptive equalization circuit Download PDF

Info

Publication number
JP3892819B2
JP3892819B2 JP2003023629A JP2003023629A JP3892819B2 JP 3892819 B2 JP3892819 B2 JP 3892819B2 JP 2003023629 A JP2003023629 A JP 2003023629A JP 2003023629 A JP2003023629 A JP 2003023629A JP 3892819 B2 JP3892819 B2 JP 3892819B2
Authority
JP
Japan
Prior art keywords
equalizer
signal output
equalization error
equalization
maximum likelihood
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003023629A
Other languages
Japanese (ja)
Other versions
JP2004234778A (en
Inventor
慎太郎 竹原
裕士 長井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2003023629A priority Critical patent/JP3892819B2/en
Publication of JP2004234778A publication Critical patent/JP2004234778A/en
Application granted granted Critical
Publication of JP3892819B2 publication Critical patent/JP3892819B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【0001】
【発明の属する技術分野】
本発明はPRML(Partial Response and Maximum Likelihood)信号処理方式を用いた光ディスク装置および適応等化回路に関する。
【0002】
【従来の技術】
最近、DVD(Digital Versatile Disc)などの光ディスク等の記録媒体に対する記録再生処理を行う情報記録再生装置が広く普及してきており、より高い記録密度を実現するために再生信号処理方法としてPRML信号処理方式が一般的になりつつある。
【0003】
このPRML信号処理方式は、光ピックアップヘッドにより光ディスク上に記録されている情報に対応した再生信号を出力し、再生信号を等化器によりパーシャルレスポンス等化して等化信号を得て、最尤復号器により等化信号と理想波形とのユークリッド距離が最も小さくなるような理想波形を出力するビット列に復号する。
【0004】
このようなPRML信号処理方式では、等化信号のレベル情報が重要となるため、再生信号を等化する等化器のパラメータを、最尤復号器が出力するビット列を用いて適応制御する必要がある。
【0005】
この適用制御の従来技術としては、最尤復号器により復号されたビット列を用いて理想信号を出力し、理想信号と等化器出力との誤差である等化誤差を出力し、この等化誤差が最小となるように等化器特性を適応制御する方法がある(例えば、特許文献1参照。)。
【0006】
【特許文献1】
特開2000−222824号公報(第5−8頁、第1図)
【0007】
【発明が解決しようとする課題】
しかし、上記特許文献1では、最尤復号器でビット誤りを起こす確率に関係なく等化器を適応制御しているが、PRML信号処理方式では最尤復号器において正誤のビット列のユークリッド距離が短いビット列ほど誤りを起こす確率が高くなるという点についてはなんら考慮されていないという問題点があった。
【0008】
本発明は上記課題に鑑み、最尤復号器におけるビット誤りを起こす確率を考慮した適応制御を行うことが可能な光ディスク装置および適応等化回路を提供することを目的とする。
【0009】
【課題を解決するための手段】
本発明の光ディスク装置は、光ディスクに記録されているデータを再生する光ピックアップヘッドと、この光ピックアップヘッドが出力する再生信号を波形等化して等化信号を出力する等化器と、この等化器が出力する信号を等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、この最尤復号器により判別されたビット列と等化信号と再生信号とを用いて等化器の等化器特性を適応制御するパラメータ制御部とを備え、パラメータ制御部に、判別されたビット列と等化信号から第1の等化誤差を生成する第1の等化誤差生成部と、第1の等化誤差生成部が生成した第1の等化誤差と光ピックアップヘッドが出力する再生信号との相関を取ることにより等化器特性を算出する等化器特性算出部とを設け、さらに第1の等化誤差生成部に、最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、理想信号出力部が出力する理想信号と等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、理想信号出力部が出力する理想信号に応じたゲインにより第2の等化誤差生成部が生成する第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部とを設けた。
【0010】
また、本発明の光ディスク装置は、光ディスクに記録されているデータを再生する光ピックアップヘッドと、この光ピックアップヘッドが出力する再生信号を波形等化して等化信号を出力する等化器と、この等化器が出力する信号を等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、この最尤復号器により判別されたビット列と等化器が出力する等化信号と光ピックアップヘッドが出力する再生信号とを用いて等化器の等化器特性を適応制御するパラメータ制御部を備え、パラメータ制御部は、最尤復号器により判別されたビット列と等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、この第1の等化誤差生成部が生成する第1の等化誤差と光ピックアップヘッドが出力する再生信号との相関を取ることにより等化器特性を算出する等化器特性算出部を有し、第1の等化誤差生成部は、最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、この理想信号出力部が出力する理想信号と等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、最尤復号器により判別されたビット列に応じたゲインにより第2の等化誤差生成部が生成した第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部を有する。
【0011】
また、本発明の適応等化回路は、入力信号を波形等化して等化信号を出力する等化器と、この等化器が出力する信号を等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、この最尤復号器により判別されたビット列と等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、この第1の等化誤差生成部が生成した第1の等化誤差と入力信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、この理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、理想信号出力部が出力する理想信号のレベルに応じたゲインにより第2の等化誤差生成部が生成する第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部とを具備している。
【0012】
また、本発明の適応等化回路は、入力信号を波形等化して等化信号を出力する等化器と、この等化器が出力する信号を等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、この最尤復号器により判別されたビット列と等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、この第1の等化誤差生成部が生成する第1の等化誤差と入力信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、この理想信号出力部が出力する理想信号と等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、最尤復号器により判別されたビット列に応じたゲインにより第2の等化誤差生成部が生成した第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部とを具備している。
【0013】
【発明の実施の形態】
以下、図面を参照して、本発明の実施形態を説明する。
図1は本発明の実施形態に係わる光ディスク装置の構成を示すブロック図である。
図1において、本発明に係る光ディスク装置Aは光ディスクDに対するデータ記録又はデータ再生を行う。光ディスク装置Aは、ディスクカートリッジに収納された光ディスクDを搬送するトレー32と、このトレーを駆動するモータ33と、光ディスクDを保持するクランパ34と、これにより保持された光ディスクDを所定回転数で回転させるスピンドルモータ35とを有している。また、制御部として全体の動作制御を行うCPU46と、この制御動作の基本的なプログラム等を格納するROM47と、各制御プログラムやアプリケーションデータ等を書替可能に格納するRAM48とが制御バスを介して接続されている。また、これらのCPU46等の制御部にそれぞれ接続されて、光ピックアップPUの搬送を行う送りモータ36と、ピックアップPUのフォーカスやトラッキング制御を行うフォーカス/トラッキングアクチュエータドライバ/送りモータドライバ40、更にスピンドルモータ35を駆動するスピンドルモータドライバ41、トレーモータを駆動するトレーモータドライバ42がそれぞれ設けられている。
【0014】
また、ピックアップPUに接続され検出信号を増幅するプリアンプ12と、サーボアンプ38、シーク動作を行うためのシーク信号をドライバに供給するサーボシーク制御ユニット39とを有している。更に、ピックアップPUとプリアンプ12、サーボシーク制御ユニット39等に接続され、検出信号及び記録信号を処理するためのデータ処理ユニット1、この各種処理に用いるデータを格納するためのRAM43が設けられている。このデータ処理ユニット1からの信号を外部装置との間で送受信するべく、インタフェース制御部45がRAM44を伴って設けられている。
【0015】
この光ディスク装置Aは、以下のように光ディスクの再生処理及び記録処理を行う。
光ディスクDが光ディスク装置Aへ装填されると、ピックアップPUから光ディスクに対してレーザビームLBが照射される。照射されたレーザビームLBは、対物レンズ31により収束され、ディスクの記録領域へと照射される。これにより、光ディスクDの記憶領域にデータが記録され、また記録されているデータに対応する強度の光が反射されデータの再生が行われる。ピックアップPUは反射されたレーザビームを検出する光検出器を有しており、光検出器からの検出信号(電流信号)は電流/電圧変換器で電圧信号に変換され、プリアンプ12及びサーボアンプ38に供給される。プリアンプ12に供給された信号は再生信号Rfとしてデータ処理ユニット1に供給される。サーボアンプ38に供給された信号はサーボ信号(トラックエラー信号、フォーカスエラー信号)としてサーボシーク制御ユニット39に供給される。
【0016】
サーボシーク制御ユニット39からフォーカス信号、トラッキング信号及び送り信号がフォーカス及びトラッキングアクチュエータドライバ並びに送りモータドライバ40に供給され、このドライバ40によって対物レンズ31がフォーカスサーボ制御/トラッキングサーボ制御される。更に、ドライバ40から付勢信号が送りモータ36に供給されピックアップヘッドPUHが搬送制御される。また、サーボシーク制御ユニット39はデータ処理ユニット1によって制御される。例えば、データ処理ユニット1からアクセス信号がサーボシーク制御ユニット39に供給されて送り信号が生成される。また、データ処理ユニット1からの制御信号でスピンドルモータドライバ41及びトレーモータドライバ42が制御され、スピンドルモータ35及びトレーモータ33が付勢され、スピンドルモータ35が所定回転数で回転され、トレーモータ33がトレーを適切に制御することとなる。
【0017】
プリアンプ12からデータ処理ユニット1に供給された再生信号Rfはデータ処理ユニット1内で処理され、インタフェース制御部45を介して外部装置に再生処理信号として供給される。
【0018】
次に、本実施形態の光ディスク装置Aにおける本発明の要部の構成を説明する。
図2は光ディスク装置Aにおける本発明の要部の構成を説明するためのブロック図である。なお、図1と同一部には同一符号を付し、説明を省略する。
図2において、光ピックアップヘッドPUHが図1のピックアップPU内に設けられている。対物レンズ31は図1のサーボアンプ38、サーボシーク制御ユニット39、ドライバ40を含むサーボブロック13からの駆動信号を受けて駆動する対物レンズアクチュエータ11により動作する。
【0019】
データ処理ユニット1はパラメータ制御部15、可変ゲインアンプ部16、トランスバーサルフィルタであるFIR(Finite Impulse Response)フィルタ17、最尤復号器であるビタビ復号器18、CPU46からなる。
【0020】
可変ゲインアンプ部16にはプリアンプ12を介してピックアップヘッドPUHで検出された再生信号Rf(T)が供給される。可変ゲインアンプ部16は再生信号Rf(T)のゲイン調整を行い、調整した信号をFIRフィルタ17に供給する。FIRフィルタはパラメータ制御部15によって決定されたタップ係数C(n,T)により再生信号Rf(T)を波形等化し、等化信号Eq(T)をビタビ復号器18に供給する。ビタビ復号器18は等価信号Eq(T)を、FIRフィルタ17により等化したパーシャルレスポンスのクラスに応じた最尤復号処理し判別した復号化データ(ビット列D(T))を出力する。
【0021】
パラメータ制御部15は、プリアンプ12からの再生信号Rf(T)、FIRフィルタ17から出力される等化信号Eq(T)およびビタビ復号器18から出力されるビット列D(T)を受けて、FIRフィルタ17の特性を適応制御するタップ係数C(n,T)をFIRフィルタ17へ供給する。
【0022】
図3はパラメータ制御部15の構成を説明するためのブロック図である。
パラメータ制御部15は第1の等価誤差信号生成部151と等価器特性算出部153から構成される。第1の等価誤差信号生成部151は、遅延器151a、理想波形生成器151b、第2の等価誤差信号生成部151c、レベル検出器151d、可変ゲインアンプ部151eを有する。等価器特性算出部153は複数の遅延器153a、ゲイン制御部153b、各遅延器153aにそれぞれ接続された複数の可変ゲインアンプ部153c、各遅延器153aにそれぞれ接続され第1の等化誤差信号Er(T)が供給される複数の乗算器153d、各可変ゲインアンプ部153cにそれぞれ接続された複数の減算器153e、各減算器153eにそれぞれ接続された複数のメモリ153fを有する。
【0023】
ここで、パラメータ制御部15の動作を説明する。
第1の等化誤差信号生成部151はビタビ復号器18により復号されたビット列D(T)と等化信号Eq(T)とから第1の等化誤差信号Er(T)を求める。等価器特性算出部153は第1の等価誤差信号Er(T)と再生信号Rf(T)との相関を取ることによりタップ係数C(n,T)を適応制御する。
【0024】
第1の等価誤差信号生成部151の遅延器151aにFIRフィルタ17から出力される等価信号Eq(T)が、また理想波形生成器151bにビタビ復号器18から出力されるビット列D(T)が供給される。理想波形生成器151bはビット列D(T)から理想波形I(T)を生成し第2の等価誤差信号生成部151cに出力する。
【0025】
理想波形生成器151bは図4の構成となっている。
理想波形生成器151bは、ビタビ復号器18から復号信号D(T)を受ける複数の遅延回路41と、各遅延回路41にそれぞれ接続されて設けられる複数のアンプ回路42と、これらのアンプ回路42の出力を受ける加算器43とを有している。
【0026】
遅延器151aはFIRフィルタ17から出力される等価信号Eq(T)の位相を理想波形I(T)との位相に揃えて等価誤差信号生成部151cに出力する。第2の等価誤差信号生成部151cは理想波形生成器151bからの理想波形I(T)と遅延器151aからの等価波形Eq(T)との差分をとることにより第2の等価誤差信号Ero(T)を生成し、可変ゲインアンプ部151eに供給する。レベル検出器151dは理想波形生成器151bが出力する理想波形I(T)のレベルを判定し、この判定したレベルを可変ゲインアンプ部151eに供給する。可変ゲインアンプ部151eはレベル検出器151dで判定された理想波形I(T)のレベルに応じたゲインG(I(T))を第2の等価誤差信号Ero(T)に付加し(増幅し)、第1の等価誤差信号Er(T)として各乗算器153dに供給する。関数G(I(T))は最短マーク・スペースに対応する理想信号のレベルをLVx1、LVx2とした場合に、m=LVx1,LVx2、n≠LVx1,LVx2とすると、G(m)>G(n)を満たす関数である。
【0027】
等価誤差信号生成部151で生成された第1の等価誤差信号Er(T)は、各乗算器153dに供給される。等価器特性算出部153の最前段の遅延器153aには再生信号Rf(T)が供給され、再生信号Rf(T)は各遅延器153aで所定時間単位毎に遅延され後段の遅延器153aに供給される。各遅延器153a遅延された再生信号Rf(T)はそれぞれ乗算器153dに供給され、第1の等価誤差信号Er(T)と遅延された各再生信号Rf(T)が各乗算器153dで乗算演算され、それぞれ対応する可変ゲインアンプ部151eに供給される。各可変ゲインアンプ部151eはゲイン制御部153bの制御により、それぞれ乗算器153dで演算された信号のゲインを調整し、ゲイン調整した信号を対応する減算器153eに供給する。減算器153eはメモリ153fを介してフィードバックされる信号との差分をとり、この差分を対応するタップ係数C(n,T)としてFIRフィルタ17に供給する。
【0028】
以上のように、ビタビ復号器18から出力されるビット列D(T)と等価信号Eq(T)との等価誤差信号Ero(T)を求め、これを理想波形生成器151bが出力する理想波形I(T)のレベルに応じたゲインG(I(T))を等価誤差信号Ero(T)に付加し(増幅し)て等価誤差信号Er(T)を生成し、この等価誤差信号Er(T)を用いて等価器特性算出部153でタップ係数C(n,T)を求めてFIRフィルタ17に供給することで、ビタビ復号器18でビット誤りを起こしやすい再生信号に対して強く適応制御を行うことができるため、最適な等化器特性に適応制御することができる。
【0029】
次に、本発明の第2の実施形態について説明する。
図5は第2の実施形態に係わる等化誤差信号生成部の構成を説明するブロック図である。
なお、図5において図3と同一部には同一符号を付し説明を省略する。
図5の等価誤差信号生成部51は、理想波形生成器151bが出力する理想波形I(T)のレベルに応じたゲインG(I(T))を等価誤差信号Ero(T)に付加し(増幅し)て等価誤差信号Er(T)を生成する代わりに、ゲイン制御部51がビタビ復号器18から出力されるビット列D(T)を基にゲインテーブル52を参照し、xビットのビット列D(x,T)に応じたゲインをゲインテーブルより検索し、検索したゲイン情報を可変ゲインアンプ部151eに出力する。可変ゲインアンプ部151eは遅延器53で遅延された第2の等価誤差信号Ero(T)に可変ゲインアンプ部151eから出力されたゲインを付加することにより、第1の等価誤差信号Er(T)を生成する。
【0030】
図6にPR(1221)ML信号処理方式、(1,7)RLL変調方式を用いた場合のゲインテーブルの一例を示す。図6においては、ユークリッド距離10のビット列はゲインg1、ユークリッド距離12のビット列はゲインg2、ユークリッド距離14のビット列はゲインg3、ユークリッド距離14超のビット列はゲインg4である。なお、ゲインの大きさはg1>g2>g3>g4とする。
【0031】
以上のような等化誤差算出部を設けることにより後段のビタビ復号器にとって、最適な等化器特性に適応制御することができる。
【0032】
【発明の効果】
本発明によれば、ビタビ復号器においてビット誤りを起こす確率を考慮した適用制御を行うことが可能な光ディスク装置および適応等価回路を提供することが可能になる。
【図面の簡単な説明】
【図1】 本実施形態に係る光ディスク装置の構成を示すブロック図。
【図2】 本発明の要部の構成を示すブロック図。
【図3】 パラメータ制御部の構成を示すブロック図。
【図4】 理想波形生成器の構成を示すブロック図。
【図5】 第2の実施形態に係わる等化誤差信号算出部の構成を示すブロック図。
【図6】 ゲインテーブルの例を示す図。
【符号の説明】
15 パラメータ制御部
16、151e、153c 可変ゲインアンプ部
17 FIRフィルタ
18 ビタビ復号器
151 第1の等価誤差信号生成部
151a、153a、53 遅延器
151b 理想波形生成器
151c 第2の等価誤差信号生成部
151d レベル検出器
153 等価器特性算出部
153d 乗算器
151c、153e 減算器
51 ゲイン制御部
52 ゲインテーブル
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to an optical disc apparatus and an adaptive equalization circuit using a PRML (Partial Response and Maximum Likelihood) signal processing system.
[0002]
[Prior art]
Recently, information recording / reproducing apparatuses that perform recording / reproducing processing on recording media such as optical discs such as DVDs (Digital Versatile Discs) have become widespread, and a PRML signal processing method is used as a reproducing signal processing method in order to achieve higher recording density. Is becoming common.
[0003]
This PRML signal processing method outputs a reproduction signal corresponding to information recorded on an optical disk by an optical pickup head, obtains an equalized signal by equalizing the reproduction signal by a partial response, and performs maximum likelihood decoding. The decoder decodes a bit string that outputs an ideal waveform that minimizes the Euclidean distance between the equalized signal and the ideal waveform.
[0004]
In such a PRML signal processing method, the level information of the equalized signal is important, and therefore it is necessary to adaptively control the equalizer parameters for equalizing the reproduction signal using the bit string output from the maximum likelihood decoder. is there.
[0005]
As a conventional technique of this application control, an ideal signal is output using a bit string decoded by a maximum likelihood decoder, and an equalization error that is an error between the ideal signal and an equalizer output is output. There is a method of adaptively controlling the equalizer characteristics so that is minimized (see, for example, Patent Document 1).
[0006]
[Patent Document 1]
Japanese Unexamined Patent Publication No. 2000-222824 (page 5-8, FIG. 1)
[0007]
[Problems to be solved by the invention]
However, in Patent Document 1, the equalizer is adaptively controlled regardless of the probability of occurrence of a bit error in the maximum likelihood decoder. However, in the PRML signal processing method, the Euclidean distance between correct and incorrect bit strings is short in the maximum likelihood decoder. There is a problem that no consideration is given to the fact that the probability of making an error increases as the bit string increases.
[0008]
In view of the above problems, an object of the present invention is to provide an optical disc apparatus and an adaptive equalization circuit capable of performing adaptive control in consideration of the probability of causing a bit error in a maximum likelihood decoder.
[0009]
[Means for Solving the Problems]
An optical disk apparatus of the present invention includes an optical pickup head for reproducing data recorded on an optical disk, an equalizer for equalizing a waveform of a reproduction signal output from the optical pickup head and outputting an equalized signal, and this equalization A maximum likelihood decoder that performs maximum likelihood decoding according to a partial response class obtained by equalizing a signal output from the equalizer with an equalizer, a bit string determined by the maximum likelihood decoder, an equalized signal, and a reproduced signal. And a parameter control unit that adaptively controls the equalizer characteristics of the equalizer, and the parameter control unit generates a first equalization error from the discriminated bit string and the equalized signal. And an equalizer characteristic calculation unit that calculates an equalizer characteristic by calculating a correlation between the first equalization error generated by the generation unit and the reproduction signal output from the optical pickup head. And In addition, an ideal signal output unit that outputs an ideal signal from the bit string determined by the maximum likelihood decoder, an ideal signal output from the ideal signal output unit, and an equalizer are output to the first equalization error generation unit. A second equalization error generation unit that generates a second equalization error from the equalization signal, and a second equalization error generation unit that generates a second equalization error generation unit with a gain corresponding to the ideal signal output from the ideal signal output unit. And a variable gain unit that amplifies the equalization error and outputs a first equalization error signal.
[0010]
An optical disc apparatus of the present invention includes an optical pickup head for reproducing data recorded on an optical disc, an equalizer for equalizing a reproduction signal output from the optical pickup head and outputting an equalized signal, A maximum likelihood decoder that performs maximum likelihood decoding according to a partial response class obtained by equalizing the signal output from the equalizer by the equalizer, and a bit string determined by the maximum likelihood decoder and the equalizer output A parameter control unit that adaptively controls the equalizer characteristics of the equalizer using the equalized signal and the reproduction signal output from the optical pickup head is provided. The parameter control unit is equal to the bit string determined by the maximum likelihood decoder. A first equalization error generation unit that generates a first equalization error from the equalization signal output from the equalizer; a first equalization error generated by the first equalization error generation unit; and an optical pickup head An equalizer characteristic calculation unit that calculates an equalizer characteristic by taking a correlation with the reproduced signal to be output is provided, and the first equalization error generation unit is configured to generate an ideal signal from the bit string determined by the maximum likelihood decoder. An ideal signal output unit that outputs a second equalization error generation unit that generates a second equalization error from the ideal signal output from the ideal signal output unit and the equalization signal output from the equalizer; A variable gain unit that amplifies the second equalization error generated by the second equalization error generation unit by a gain corresponding to the bit string determined by the maximum likelihood decoder and outputs a first equalization error signal; .
[0011]
The adaptive equalization circuit of the present invention is an equalizer that equalizes the waveform of the input signal and outputs an equalized signal, and a partial response class in which the signal output from the equalizer is equalized by the equalizer. And a first equalization error that generates a first equalization error from a maximum likelihood decoder that performs maximum likelihood decoding, a bit string determined by the maximum likelihood decoder, and an equalization signal output from the equalizer. A generator, an equalizer characteristic calculator that calculates an equalizer characteristic by taking a correlation between the first equalization error generated by the first equalization error generator and the input signal, and maximum likelihood decoding A second equalization error is generated from an ideal signal output unit that outputs an ideal signal from the bit sequence determined by the equalizer, an ideal signal output from the ideal signal output unit, and an equalized signal output from the equalizer The level of the ideal signal output from the second equalization error generation unit and the ideal signal output unit The gain Flip was being provided with a variable gain unit for the second equalization error generation unit outputs a first equalization error signal by amplifying the second equalization error to be generated.
[0012]
The adaptive equalization circuit of the present invention is an equalizer that equalizes the waveform of the input signal and outputs an equalized signal, and a partial response class in which the signal output from the equalizer is equalized by the equalizer. And a first equalization error that generates a first equalization error from a maximum likelihood decoder that performs maximum likelihood decoding, a bit string determined by the maximum likelihood decoder, and an equalization signal output from the equalizer. A generator, an equalizer characteristic calculator that calculates an equalizer characteristic by taking a correlation between the first equalization error generated by the first equalization error generator and an input signal, and maximum likelihood decoding A second equalization error is generated from an ideal signal output unit that outputs an ideal signal from the bit sequence determined by the equalizer, an ideal signal output from the ideal signal output unit, and an equalized signal output from the equalizer. 2 equalization error generators and a gain corresponding to the bit string determined by the maximum likelihood decoder And it includes a variable gain unit for the second equalization error generation unit outputs a first equalization error signal by amplifying the second equalization error generated by.
[0013]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
FIG. 1 is a block diagram showing a configuration of an optical disc apparatus according to an embodiment of the present invention.
In FIG. 1, an optical disc apparatus A according to the present invention performs data recording or data reproduction on an optical disc D. The optical disc apparatus A has a tray 32 for transporting an optical disc D stored in a disc cartridge, a motor 33 for driving the tray, a clamper 34 for holding the optical disc D, and the optical disc D held thereby at a predetermined rotational speed. And a spindle motor 35 for rotating. Further, a CPU 46 that performs overall operation control as a control unit, a ROM 47 that stores a basic program and the like of this control operation, and a RAM 48 that stores each control program and application data in a rewritable manner via a control bus. Connected. The feed motor 36 that transports the optical pickup PU, the focus / tracking actuator driver / feed motor driver 40 that controls the focus and tracking of the pickup PU, and the spindle motor are connected to the control unit such as the CPU 46, respectively. A spindle motor driver 41 for driving 35 and a tray motor driver 42 for driving the tray motor are provided.
[0014]
In addition, it includes a preamplifier 12 connected to the pickup PU for amplifying the detection signal, a servo amplifier 38, and a servo seek control unit 39 for supplying a seek signal for performing a seek operation to the driver. Further, a data processing unit 1 for processing the detection signal and the recording signal, and a RAM 43 for storing data used for these various processes are provided, which are connected to the pickup PU, the preamplifier 12, the servo seek control unit 39, and the like. . In order to transmit / receive a signal from the data processing unit 1 to / from an external device, an interface control unit 45 is provided with a RAM 44.
[0015]
This optical disc apparatus A performs optical disc reproduction processing and recording processing as follows.
When the optical disc D is loaded into the optical disc apparatus A, the laser beam LB is emitted from the pickup PU to the optical disc. The irradiated laser beam LB is converged by the objective lens 31 and irradiated onto the recording area of the disc. As a result, data is recorded in the storage area of the optical disc D, and light having an intensity corresponding to the recorded data is reflected to reproduce the data. The pickup PU has a photodetector that detects the reflected laser beam, and a detection signal (current signal) from the photodetector is converted into a voltage signal by the current / voltage converter, and the preamplifier 12 and the servo amplifier 38. To be supplied. The signal supplied to the preamplifier 12 is supplied to the data processing unit 1 as a reproduction signal Rf. The signal supplied to the servo amplifier 38 is supplied to the servo seek control unit 39 as a servo signal (track error signal, focus error signal).
[0016]
A focus signal, a tracking signal, and a feed signal are supplied from the servo seek control unit 39 to the focus and tracking actuator driver and the feed motor driver 40, and the objective lens 31 is subjected to focus servo control / tracking servo control by the driver 40. Further, an energizing signal is supplied from the driver 40 to the feed motor 36, and the pickup head PUH is transported. The servo seek control unit 39 is controlled by the data processing unit 1. For example, an access signal is supplied from the data processing unit 1 to the servo seek control unit 39 to generate a feed signal. Further, the spindle motor driver 41 and the tray motor driver 42 are controlled by a control signal from the data processing unit 1, the spindle motor 35 and the tray motor 33 are energized, the spindle motor 35 is rotated at a predetermined number of revolutions, and the tray motor 33. Will properly control the tray.
[0017]
The reproduction signal Rf supplied from the preamplifier 12 to the data processing unit 1 is processed in the data processing unit 1 and supplied as an reproduction processing signal to an external device via the interface control unit 45.
[0018]
Next, the configuration of the main part of the present invention in the optical disc apparatus A of the present embodiment will be described.
FIG. 2 is a block diagram for explaining a configuration of a main part of the present invention in the optical disc apparatus A. Note that the same parts as those in FIG.
In FIG. 2, an optical pickup head PUH is provided in the pickup PU of FIG. The objective lens 31 is operated by the objective lens actuator 11 that is driven by receiving drive signals from the servo block 13 including the servo amplifier 38, the servo seek control unit 39, and the driver 40 in FIG.
[0019]
The data processing unit 1 includes a parameter control unit 15, a variable gain amplifier unit 16, an FIR (Finite Impulse Response) filter 17 that is a transversal filter, a Viterbi decoder 18 that is a maximum likelihood decoder, and a CPU 46.
[0020]
A reproduction signal Rf (T) detected by the pickup head PUH is supplied to the variable gain amplifier section 16 via the preamplifier 12. The variable gain amplifier 16 adjusts the gain of the reproduction signal Rf (T) and supplies the adjusted signal to the FIR filter 17. The FIR filter equalizes the reproduced signal Rf (T) with the tap coefficient C (n, T) determined by the parameter control unit 15 and supplies the equalized signal Eq (T) to the Viterbi decoder 18. The Viterbi decoder 18 performs maximum likelihood decoding processing on the equivalent signal Eq (T) according to the partial response class equalized by the FIR filter 17 and outputs decoded data (bit string D (T)).
[0021]
The parameter control unit 15 receives the reproduction signal Rf (T) from the preamplifier 12, the equalization signal Eq (T) output from the FIR filter 17, and the bit string D (T) output from the Viterbi decoder 18, and receives FIR. A tap coefficient C (n, T) for adaptively controlling the characteristics of the filter 17 is supplied to the FIR filter 17.
[0022]
FIG. 3 is a block diagram for explaining the configuration of the parameter control unit 15.
The parameter control unit 15 includes a first equivalent error signal generation unit 151 and an equalizer characteristic calculation unit 153. The first equivalent error signal generation unit 151 includes a delay unit 151a, an ideal waveform generator 151b, a second equivalent error signal generation unit 151c, a level detector 151d, and a variable gain amplifier unit 151e. The equalizer characteristic calculation unit 153 includes a plurality of delay units 153a, a gain control unit 153b, a plurality of variable gain amplifier units 153c connected to each delay unit 153a, and a first equalization error signal connected to each delay unit 153a. A plurality of multipliers 153d to which Er (T) is supplied, a plurality of subtractors 153e connected to each variable gain amplifier section 153c, and a plurality of memories 153f connected to each subtractor 153e, respectively.
[0023]
Here, the operation of the parameter control unit 15 will be described.
The first equalization error signal generation unit 151 obtains a first equalization error signal Er (T) from the bit string D (T) decoded by the Viterbi decoder 18 and the equalization signal Eq (T). The equalizer characteristic calculation unit 153 adaptively controls the tap coefficient C (n, T) by obtaining a correlation between the first equivalent error signal Er (T) and the reproduction signal Rf (T).
[0024]
The equivalent signal Eq (T) output from the FIR filter 17 is output to the delay unit 151a of the first equivalent error signal generation unit 151, and the bit string D (T) output from the Viterbi decoder 18 is output to the ideal waveform generator 151b. Supplied. The ideal waveform generator 151b generates an ideal waveform I (T) from the bit string D (T) and outputs it to the second equivalent error signal generation unit 151c.
[0025]
The ideal waveform generator 151b has the configuration shown in FIG.
The ideal waveform generator 151b includes a plurality of delay circuits 41 that receive the decoded signal D (T) from the Viterbi decoder 18, a plurality of amplifier circuits 42 that are respectively connected to the delay circuits 41, and these amplifier circuits 42. And an adder 43 that receives the output of.
[0026]
The delay device 151a aligns the phase of the equivalent signal Eq (T) output from the FIR filter 17 with the phase of the ideal waveform I (T) and outputs the same to the equivalent error signal generation unit 151c. The second equivalent error signal generator 151c calculates the second equivalent error signal Ero () by taking the difference between the ideal waveform I (T) from the ideal waveform generator 151b and the equivalent waveform Eq (T) from the delay device 151a. T) is generated and supplied to the variable gain amplifier section 151e. The level detector 151d determines the level of the ideal waveform I (T) output from the ideal waveform generator 151b, and supplies the determined level to the variable gain amplifier unit 151e. The variable gain amplifier 151e adds (amplifies) a gain G (I (T)) corresponding to the level of the ideal waveform I (T) determined by the level detector 151d to the second equivalent error signal Ero (T). ), And supplied to each multiplier 153d as the first equivalent error signal Er (T). The function G (I (T)) is expressed as G (m)> G (where m = LVx1, LVx2 and n ≠ LVx1, LVx2 when the ideal signal level corresponding to the shortest mark space is LVx1 and LVx2. It is a function that satisfies n).
[0027]
The first equivalent error signal Er (T) generated by the equivalent error signal generator 151 is supplied to each multiplier 153d. The reproduction signal Rf (T) is supplied to the first delay unit 153a of the equalizer characteristic calculation unit 153, and the reproduction signal Rf (T) is delayed by a predetermined time unit by each delay unit 153a and is transmitted to the subsequent delay unit 153a. Supplied. The delayed reproduction signal Rf (T) delayed by each delay unit 153a is supplied to a multiplier 153d, and the first equivalent error signal Er (T) and each delayed reproduction signal Rf (T) are multiplied by each multiplier 153d. It is calculated and supplied to the corresponding variable gain amplifier section 151e. Each variable gain amplifier 151e adjusts the gain of the signal calculated by the multiplier 153d under the control of the gain controller 153b, and supplies the gain-adjusted signal to the corresponding subtractor 153e. The subtractor 153e takes the difference from the signal fed back via the memory 153f and supplies this difference to the FIR filter 17 as the corresponding tap coefficient C (n, T).
[0028]
As described above, the equivalent error signal Ero (T) between the bit string D (T) output from the Viterbi decoder 18 and the equivalent signal Eq (T) is obtained, and the ideal waveform I output from the ideal waveform generator 151b is obtained. A gain G (I (T)) corresponding to the level of (T) is added (amplified) to the equivalent error signal Er (T) to generate an equivalent error signal Er (T), and this equivalent error signal Er (T ) Is used to obtain the tap coefficient C (n, T) by the equalizer characteristic calculation unit 153 and supply the tap coefficient C (n, T) to the FIR filter 17 so that the Viterbi decoder 18 performs strong adaptive control with respect to a reproduction signal that is likely to cause a bit error. Since this can be performed, adaptive control can be performed for optimum equalizer characteristics.
[0029]
Next, a second embodiment of the present invention will be described.
FIG. 5 is a block diagram illustrating the configuration of the equalization error signal generation unit according to the second embodiment.
In FIG. 5, the same parts as those in FIG.
5 adds a gain G (I (T)) according to the level of the ideal waveform I (T) output from the ideal waveform generator 151b to the equivalent error signal Ero (T) ( Instead of generating the equivalent error signal Er (T), the gain control unit 51 refers to the gain table 52 based on the bit string D (T) output from the Viterbi decoder 18 and generates an x-bit bit string D. The gain corresponding to (x, T) is searched from the gain table, and the searched gain information is output to the variable gain amplifier unit 151e. The variable gain amplifier unit 151e adds the gain output from the variable gain amplifier unit 151e to the second equivalent error signal Ero (T) delayed by the delay unit 53, whereby the first equivalent error signal Er (T). Is generated.
[0030]
FIG. 6 shows an example of a gain table when the PR (1221) ML signal processing method and the (1, 7) RLL modulation method are used. In FIG. 6, the bit string of Euclidean distance 10 is gain g1, the bit string of Euclidean distance 12 is gain g2, the bit string of Euclidean distance 14 is gain g3, and the bit string of Euclidean distance 14 is gain g4. Note that the magnitude of the gain is g1>g2>g3> g4.
[0031]
By providing the equalization error calculation unit as described above, it is possible to adaptively control the equalizer characteristics optimal for the subsequent Viterbi decoder.
[0032]
【The invention's effect】
ADVANTAGE OF THE INVENTION According to this invention, it becomes possible to provide the optical disc apparatus and adaptive equivalent circuit which can perform application control in consideration of the probability that a Viterbi decoder will cause a bit error.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a configuration of an optical disc apparatus according to an embodiment.
FIG. 2 is a block diagram showing a configuration of a main part of the present invention.
FIG. 3 is a block diagram showing a configuration of a parameter control unit.
FIG. 4 is a block diagram showing a configuration of an ideal waveform generator.
FIG. 5 is a block diagram showing a configuration of an equalization error signal calculation unit according to the second embodiment.
FIG. 6 is a diagram illustrating an example of a gain table.
[Explanation of symbols]
15 Parameter control unit 16, 151e, 153c Variable gain amplifier unit 17 FIR filter 18 Viterbi decoder 151 First equivalent error signal generation unit 151a, 153a, 53 Delay unit 151b Ideal waveform generator 151c Second equivalent error signal generation unit 151d Level detector 153 Equalizer characteristic calculator 153d Multipliers 151c, 153e Subtractor 51 Gain controller 52 Gain table

Claims (9)

光ディスクに記録されているデータを再生する光ピックアップヘッドと、
この光ピックアップヘッドが出力する再生信号を波形等化して等化信号を出力する等化器と、
この等化器が出力する信号を前記等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、
この最尤復号器により判別されたビット列と前記等化器が出力する等化信号と前記光ピックアップヘッドが出力する再生信号とを用いて前記等化器の等化器特性を適応制御するパラメータ制御部と、
前記パラメータ制御部に設けられ、前記最尤復号器により判別されたビット列と前記等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、
前記パラメータ制御部に設けられ、前記第1の等化誤差生成部が生成した第1の等化誤差と前記光ピックアップヘッドが出力する再生信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、
前記第1の等化誤差生成部に設けられ、前記最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、
前記第1の等化誤差生成部に設けられ、前記理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、
前記第1の等化誤差生成部に設けられ、前記理想信号出力部が出力する理想信号に応じたゲインにより前記第2の等化誤差生成部が生成する第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部と
を具備したことを特徴とする光ディスク装置。
An optical pickup head for reproducing data recorded on the optical disc;
An equalizer for equalizing the waveform of the reproduction signal output from the optical pickup head and outputting an equalized signal;
A maximum likelihood decoder that performs maximum likelihood decoding according to a class of partial responses obtained by equalizing the signal output from the equalizer by the equalizer;
Parameter control for adaptively controlling the equalizer characteristics of the equalizer using the bit string determined by the maximum likelihood decoder, the equalized signal output from the equalizer, and the reproduction signal output from the optical pickup head And
A first equalization error generation unit that is provided in the parameter control unit and generates a first equalization error from a bit string determined by the maximum likelihood decoder and an equalization signal output from the equalizer;
Equalizer characteristics are calculated by correlating a first equalization error generated by the first equalization error generation unit and a reproduction signal output from the optical pickup head, provided in the parameter control unit. An equalizer characteristic calculator,
An ideal signal output unit that is provided in the first equalization error generation unit and outputs an ideal signal from a bit string determined by the maximum likelihood decoder;
A second equalization is provided in the first equalization error generation unit and generates a second equalization error from an ideal signal output from the ideal signal output unit and an equalization signal output from the equalizer. An error generator;
A second equalization error generated by the second equalization error generation unit is amplified by a gain corresponding to an ideal signal output from the ideal signal output unit, provided in the first equalization error generation unit. An optical disc apparatus comprising: a variable gain unit that outputs a first equalization error signal.
前記可変ゲイン部において、前記理想信号のレベルのうち、最短マーク・スペースに対応するレベルでのゲイン(G1)がその他のレベルのゲイン(G2)より大きい(G1>G2)ことを特徴とした請求項1記載の光ディスク装置。The variable gain section is characterized in that a gain (G1) at a level corresponding to the shortest mark / space among the levels of the ideal signal is larger than a gain (G2) of another level (G1> G2). Item 4. The optical disc device according to Item 1. 光ディスクに記録されているデータを再生する光ピックアップヘッドと、
この光ピックアップヘッドが出力する再生信号を波形等化して等化信号を出力する等化器と、
この等化器が出力する信号を前記等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、
この最尤復号器により判別されたビット列と、前記等化器が出力する等化信号と、前記光ピックアップヘッドが出力する再生信号とを用いて前記等化器の等化器特性を適応制御するパラメータ制御部を有する光ディスク再生装置であって、
前記パラメータ制御部は、前記最尤復号器により判別されたビット列と前記等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、この第1の等化誤差生成部が生成する第1の等化誤差と前記光ピックアップヘッドが出力する再生信号との相関を取ることにより等化器特性を算出する等化器特性算出部を有し、
前記第1の等化誤差生成部は、前記最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、この理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、前記最尤復号器により判別されたビット列に応じたゲインにより前記第2の等化誤差生成部が生成した第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部を有する
ことを特徴とする光ディスク装置。
An optical pickup head for reproducing data recorded on the optical disc;
An equalizer for equalizing the waveform of the reproduction signal output from the optical pickup head and outputting an equalized signal;
A maximum likelihood decoder that performs maximum likelihood decoding according to a class of partial responses obtained by equalizing the signal output from the equalizer by the equalizer; and
The equalizer characteristics of the equalizer are adaptively controlled using the bit string determined by the maximum likelihood decoder, the equalization signal output from the equalizer, and the reproduction signal output from the optical pickup head. An optical disk playback device having a parameter control unit,
The parameter control unit includes a first equalization error generation unit that generates a first equalization error from a bit string determined by the maximum likelihood decoder and an equalization signal output from the equalizer, An equalizer characteristic calculation unit that calculates an equalizer characteristic by calculating a correlation between a first equalization error generated by one equalization error generation unit and a reproduction signal output from the optical pickup head;
The first equalization error generation unit outputs an ideal signal output unit that outputs an ideal signal from the bit string determined by the maximum likelihood decoder, an ideal signal output by the ideal signal output unit, and the equalizer outputs A second equalization error generation unit that generates a second equalization error from the equalization signal to be performed, and the second equalization error generation unit with a gain according to the bit string determined by the maximum likelihood decoder. An optical disc apparatus comprising: a variable gain unit that amplifies the generated second equalization error and outputs a first equalization error signal.
前記可変ゲイン部において、前記最尤復号器により判別されたビット列とこの判別されたビット列に最も近いユークリッド距離を持つビット列とのユークリッド距離(d)に応じたゲイン(G(d))により前記第2の等化誤差を増幅して第1の等化誤差信号を出力することを特徴とする請求項3記載の光ディスク装置。In the variable gain unit, the gain is determined by a gain (G (d)) corresponding to a Euclidean distance (d) between a bit string determined by the maximum likelihood decoder and a bit string having the Euclidean distance closest to the determined bit string. 4. The optical disk apparatus according to claim 3, wherein the equalization error of 2 is amplified and a first equalization error signal is output. 前記最尤復号器により判別されたビット列とこの判別されたビット列に最も近いユークリッド距離を持つビット列とのユークリッド距離(d)に応じたゲイン(G(d))は、G(d)<G(d+1)の関係であることを特徴とする請求項3または4記載の光ディスク装置。The gain (G (d)) corresponding to the Euclidean distance (d) between the bit string determined by the maximum likelihood decoder and the bit string having the Euclidean distance closest to the determined bit string is G (d) <G ( 5. The optical disc apparatus according to claim 3, wherein the relationship is d + 1). 入力信号を波形等化して等化信号を出力する等化器と、
この等化器が出力する信号を前記等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、
前記最尤復号器により判別されたビット列と前記等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、
前記第1の等化誤差生成部が生成した第1の等化誤差と前記入力信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、
前記最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、
前記理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、
前記理想信号出力部が出力する理想信号のレベルに応じたゲインにより前記第2の等化誤差生成部が生成する第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部と
を具備したことを特徴とする適応等化回路。
An equalizer that equalizes the input signal and outputs an equalized signal;
A maximum likelihood decoder that performs maximum likelihood decoding according to a class of partial responses obtained by equalizing the signal output from the equalizer by the equalizer; and
A first equalization error generator that generates a first equalization error from the bit string determined by the maximum likelihood decoder and the equalization signal output from the equalizer;
An equalizer characteristic calculator that calculates an equalizer characteristic by taking a correlation between the first equalization error generated by the first equalization error generator and the input signal;
An ideal signal output unit for outputting an ideal signal from the bit string determined by the maximum likelihood decoder;
A second equalization error generation unit that generates a second equalization error from the ideal signal output by the ideal signal output unit and the equalization signal output by the equalizer;
A variable for amplifying the second equalization error generated by the second equalization error generation unit by a gain corresponding to the level of the ideal signal output by the ideal signal output unit and outputting the first equalization error signal An adaptive equalization circuit comprising a gain unit.
入力信号を波形等化して等化信号を出力する等化器と、
この等化器が出力する信号を前記等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、
前記最尤復号器により判別されたビット列と前記等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、
前記第1の等化誤差生成部が生成した第1の等化誤差と前記入力信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、
前記最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、
前記理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、
前記理想信号出力部が出力する理想信号のレベルを判別し、判別したレベルに応じたゲイン信号を出力するゲイン制御部と、
このゲイン制御部が出力するゲイン信号に応じて前記第2の等化誤差生成部が生成する第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部と
を具備したことを特徴とする適応等化回路。
An equalizer that equalizes the input signal and outputs an equalized signal;
A maximum likelihood decoder that performs maximum likelihood decoding according to a class of partial responses obtained by equalizing the signal output from the equalizer by the equalizer; and
A first equalization error generator that generates a first equalization error from the bit string determined by the maximum likelihood decoder and the equalization signal output from the equalizer;
An equalizer characteristic calculator that calculates an equalizer characteristic by taking a correlation between the first equalization error generated by the first equalization error generator and the input signal;
An ideal signal output unit for outputting an ideal signal from the bit string determined by the maximum likelihood decoder;
A second equalization error generation unit that generates a second equalization error from the ideal signal output by the ideal signal output unit and the equalization signal output by the equalizer;
A gain control unit that determines a level of an ideal signal output by the ideal signal output unit and outputs a gain signal according to the determined level;
A variable gain unit that amplifies a second equalization error generated by the second equalization error generation unit in accordance with a gain signal output from the gain control unit and outputs a first equalization error signal; An adaptive equalization circuit characterized by the above.
入力信号を波形等化して等化信号を出力する等化器と、
この等化器が出力する信号を前記等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、
この最尤復号器により判別されたビット列と前記等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、
この第1の等化誤差生成部が生成する第1の等化誤差と前記入力信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、
前記最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、
この理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、
前記最尤復号器により判別されたビット列に応じたゲインにより前記第2の等化誤差生成部が生成した第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部と
を具備したことを特徴とする適応等化回路。
An equalizer that equalizes the input signal and outputs an equalized signal;
A maximum likelihood decoder that performs maximum likelihood decoding according to a class of partial responses obtained by equalizing the signal output from the equalizer by the equalizer; and
A first equalization error generator for generating a first equalization error from the bit string determined by the maximum likelihood decoder and the equalization signal output from the equalizer;
An equalizer characteristic calculator that calculates an equalizer characteristic by taking a correlation between the first equalization error generated by the first equalization error generator and the input signal;
An ideal signal output unit for outputting an ideal signal from the bit string determined by the maximum likelihood decoder;
A second equalization error generating unit that generates a second equalization error from the ideal signal output from the ideal signal output unit and the equalized signal output from the equalizer;
A variable gain unit that amplifies the second equalization error generated by the second equalization error generation unit by a gain corresponding to the bit string determined by the maximum likelihood decoder and outputs a first equalization error signal And an adaptive equalization circuit.
入力信号を波形等化して等化信号を出力する等化器と、
この等化器が出力する信号を前記等化器により等化したパーシャルレスポンスのクラスに応じて最尤復号を行う最尤復号器と、
この最尤復号器により判別されたビット列と前記等化器が出力する等化信号とから第1の等化誤差を生成する第1の等化誤差生成部と、
この第1の等化誤差生成部が生成する第1の等化誤差と前記入力信号との相関を取ることにより等化器特性を算出する等化器特性算出部と、
前記最尤復号器により判別されたビット列から理想信号を出力する理想信号出力部と、
この理想信号出力部が出力する理想信号と前記等化器が出力する等化信号とから第2の等化誤差を生成する第2の等化誤差生成部と、
前記最尤復号器により判別される各ビット列に対応したゲインが格納されたゲインテーブルと、
このゲインテーブルを参照して前記最尤復号器により判別されたビット列に応じたゲイン信号を出力するゲイン制御部と、
このゲイン制御部から出力されたゲイン信号に応じて前記第2の等化誤差生成部が生成した第2の等化誤差を増幅して第1の等化誤差信号を出力する可変ゲイン部と
を具備したことを特徴とする適応等化回路。
An equalizer that equalizes the input signal and outputs an equalized signal;
A maximum likelihood decoder that performs maximum likelihood decoding according to a class of partial responses obtained by equalizing the signal output from the equalizer by the equalizer; and
A first equalization error generator for generating a first equalization error from the bit string determined by the maximum likelihood decoder and the equalization signal output from the equalizer;
An equalizer characteristic calculator that calculates an equalizer characteristic by taking a correlation between the first equalization error generated by the first equalization error generator and the input signal;
An ideal signal output unit for outputting an ideal signal from the bit string determined by the maximum likelihood decoder;
A second equalization error generating unit that generates a second equalization error from the ideal signal output from the ideal signal output unit and the equalized signal output from the equalizer;
A gain table storing a gain corresponding to each bit string determined by the maximum likelihood decoder;
A gain control unit that outputs a gain signal corresponding to the bit string determined by the maximum likelihood decoder with reference to the gain table;
A variable gain unit that amplifies the second equalization error generated by the second equalization error generation unit in accordance with the gain signal output from the gain control unit and outputs a first equalization error signal; An adaptive equalization circuit characterized by comprising.
JP2003023629A 2003-01-31 2003-01-31 Optical disc apparatus and adaptive equalization circuit Expired - Fee Related JP3892819B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003023629A JP3892819B2 (en) 2003-01-31 2003-01-31 Optical disc apparatus and adaptive equalization circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003023629A JP3892819B2 (en) 2003-01-31 2003-01-31 Optical disc apparatus and adaptive equalization circuit

Publications (2)

Publication Number Publication Date
JP2004234778A JP2004234778A (en) 2004-08-19
JP3892819B2 true JP3892819B2 (en) 2007-03-14

Family

ID=32952378

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003023629A Expired - Fee Related JP3892819B2 (en) 2003-01-31 2003-01-31 Optical disc apparatus and adaptive equalization circuit

Country Status (1)

Country Link
JP (1) JP3892819B2 (en)

Also Published As

Publication number Publication date
JP2004234778A (en) 2004-08-19

Similar Documents

Publication Publication Date Title
US8913475B2 (en) Data detecting device, reproducing device, and data detecting method
JP3786343B2 (en) Optical disk playback device
JP6504245B2 (en) Data detection device, reproduction device, data detection method
JP4826438B2 (en) Optical disc recording apparatus and optical disc recording method.
JP2011014196A (en) Adaptive equalizer, information reproduction device, and adaptive equalization method
JP3529767B2 (en) Information reproducing apparatus and information reproducing method
US8873358B2 (en) Skew detection method and optical disc device
JPH0944983A (en) Recorded information reproducing device
JP2004327017A (en) Reproduced signal equalizing method for optical information medium, and optical information recording/reproducing device
US8730776B2 (en) Recording device and stray light signal component cancellation method
JP3813931B2 (en) Information reproducing apparatus and information reproducing method
JP3657901B2 (en) Optical disk device
JP3871906B2 (en) Reproduction power control method, reproduction power control apparatus, and recording / reproduction apparatus including the same
JP3892819B2 (en) Optical disc apparatus and adaptive equalization circuit
JP7236392B2 (en) Decryption device, decryption method
JP2007087440A (en) Optical disk apparatus and control method thereof
KR100462738B1 (en) Equalizer for optical recording/reproducing device and a method equalizing thereof
JP2008287839A (en) Digital data reproducing unit
JP5623097B2 (en) Information reproducing method and apparatus, and optical disc apparatus
JP2005346768A (en) Optical disk device and information reproduction method
JP2006179088A (en) Optical disk device
JP2007102860A (en) Optical disk device and optical disk flaw detection method
US8233363B2 (en) Method of controlling recording operation and optical disc drive employing the method
JPH09320068A (en) Servo gain control method for digital disk player
JP2007102859A (en) Optical disk device and optical disk playback method

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20050415

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20050606

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050810

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20050810

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20061207

LAPS Cancellation because of no payment of annual fees