JP3779796B2 - Lvds信号分配器 - Google Patents

Lvds信号分配器 Download PDF

Info

Publication number
JP3779796B2
JP3779796B2 JP16215497A JP16215497A JP3779796B2 JP 3779796 B2 JP3779796 B2 JP 3779796B2 JP 16215497 A JP16215497 A JP 16215497A JP 16215497 A JP16215497 A JP 16215497A JP 3779796 B2 JP3779796 B2 JP 3779796B2
Authority
JP
Japan
Prior art keywords
lvds signal
signal
lvds
distributor
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP16215497A
Other languages
English (en)
Other versions
JPH118865A (ja
Inventor
佳幸 和田
博久 三田
Original Assignee
有限会社マキシマ画像研究所
リーダー電子株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 有限会社マキシマ画像研究所, リーダー電子株式会社 filed Critical 有限会社マキシマ画像研究所
Priority to JP16215497A priority Critical patent/JP3779796B2/ja
Publication of JPH118865A publication Critical patent/JPH118865A/ja
Application granted granted Critical
Publication of JP3779796B2 publication Critical patent/JP3779796B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Dc Digital Transmission (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

【0001】
【発明の属する技術分野】
本発明はLVDS信号(ローボルテイジディファレンシャルシグナリング信号)を複数の系統に分配する際に用いて好適なLVDS信号分配器に関する。
【0002】
【従来の技術】
一般に、液晶ディスプレイやプラズマディスプレイ等のフラットパネルディスプレイの製造検査工程では、製造された多数のディスプレイに対してディジタル映像信号によるテストパターンを付与して表示テストを行っている。
【0003】
ところで、一般のケーブルラインにより高速ディジタル映像信号を伝送できる距離は50cm程度が限界であり、これ以上の距離では信号の高速性故に電気的な安定性及び信頼性を確保できない。したがって、通常、これ以上の距離を伝送する場合には、発信側においてディジタル映像信号を長距離の伝送でも信号の劣化が少ないLVDS信号に一旦変換し、このLVDS信号をケーブルラインにより伝送していた。この場合、受信側ではケーブルラインの末端に接続したLVDS信号分配器によりLVDS信号を複数の系統に分配するとともに、分配されたLVDS信号をそれぞれディジタル映像信号に変換した後、各ディスプレイに付与していた。
【0004】
従来、この種の用途に用いるLVDS信号分配器は、通常、LVDS信号が入力する入力部と、この入力部に入力したLVDS信号をディジタル信号に変換して出力するLVDS信号受信回路と、当該ディジタル信号を複数の系統に分配する分配回路と、分配されたディジタル信号をLVDS信号に変換して出力する複数のLVDS信号送信回路と、各LVDS信号送信回路からのLVDS信号を出力する複数の出力部を備え、これらの各部を一体に構成したり、或いはマザーボードとドータボードの組合わせにより構成していた。なお、LVDS信号の分配は電気的に難易度が高いため、一旦ディジタル信号に変換して分配する。
【0005】
【発明が解決しようとする課題】
しかし、従来のLVDS信号分配器は、次のような問題点があった。
【0006】
第一に、一台当たりの分配数をある程度確保する必要があるため、分配器の大型化及びコストアップを招く。
【0007】
第二に、分配器内部の配線が煩雑かつ長くなるため、分配器内部でディジタル信号が劣化する虞れがあり、電気的な安定性及び信頼性に劣る。
【0008】
第三に、一台当たりの分配数が固定されるため、使用状況によっては利用できない出力部が生じ、利用効率,使い勝手及び利便性に難がある。
【0009】
本発明はこのような従来の技術に存在する課題を解決したものであり、一台当たりの大幅な小型化及びコストダウンを図れるとともに、電気的な安定性及び信頼性を確保し、しかも、利用効率,使い勝手及び利便性を飛躍的に高めることができるLVDS信号分配器の提供を目的とする。
【0010】
【課題を解決するための手段及び実施の形態】
本発明に係るLVDS信号分配器1は、LVDS信号Sxが入力する入力部2と、この入力部2に入力したLVDS信号Sxをディジタル信号Syに変換して出力するLVDS信号受信回路3と、当該ディジタル信号Syを一又は二以上の系統に分配する分配回路4と、分配されたディジタル信号Sy…をLVDS信号Sx…に変換して出力する一又は二以上のLVDS信号送信回路5a,5b…と、各LVDS信号送信回路5a,5b…からのLVDS信号Sx…を出力する一又は二以上の出力部6a,6b…と、分配回路4に他の信号分配器からのディジタル信号Syを入力させ又は分配回路4から他の信号分配器にディジタル信号Syを出力させる第一コネクタ部7と、分配回路4から他の信号分配器にディジタル信号Syを出力させる第二コネクタ部8を備えることを特徴とする。
【0011】
この場合、好適な実施の形態により、第一コネクタ部7と第二コネクタ部8は相互に接続可能な構成を有する。また、第二コネクタ部8はラッチ回路9を介して分配回路4に接続するとともに、LVDS信号送信回路5a,5b…はラッチ回路10a,10b…を介して分配回路4に接続する。
【0012】
よって、複数台のLVDS信号分配器1a,1b,1c…を用意し、任意のLVDS信号分配器、例えば、LVDS信号分配器1bの入力コネクタ部7に他のLVDS信号分配器1aの出力コネクタ部8を接続するとともに、当該任意のLVDS信号分配器1bの出力コネクタ部8に他のLVDS信号分配器1cの入力コネクタ部7を接続すれば、複数台のLVDS信号分配器1a,1b,1cを順次連結できる。そして、一台のLVDS信号分配器1aの入力部2にLVDS信号Sxが入力すれば、このLVDS信号SxはLVDS信号受信回路3によりディジタル信号Syに変換された後、分配回路4に付与され、一又は二以上の系統に分配されるとともに、分配されたディジタル信号Sy…はラッチ回路10a,10bを介してLVDS信号送信回路5a,5b…によりLVDS信号Sx…に変換された後、対応する出力部6a,6b…から出力する。また、同時に、LVDS信号分配器1aの分配回路4に付与されたディジタル信号Syは、第二コネクタ部8から出力し、他のLVDS信号分配器1bの第一コネクタ部7から当該LVDS信号分配器1bにおける分配回路4に直接付与されるとともに、当該LVDS信号分配器1bの第二コネクタ部8から出力し、他のLVDS信号分配器1cの第一コネクタ部7から当該LVDS信号分配器1cにおける分配回路4に直接付与される。この結果、LVDS信号分配器1b及び1cにおける出力部6a…からも同様に分配されたLVDS信号Sx…が出力する。
【0013】
このように、LVDS信号分配器1(1a,1b,1c…)は必要に応じて複数連結して利用できるため、一台当たりの分配数を少なくすることができ、小型化及びコストダウンが図られるとともに、利用効率,使い勝手及び利便性が高められる。特に、ディジタル信号Sy…をラッチ回路9,10a,10b…を介して出力させれば、LVDS信号分配器1(1a…)が多数連結されても、当該ディジタル信号Sy…の劣化が防止される。
【0014】
【実施例】
次に、本発明に係る好適な実施例を挙げ、図面に基づき詳細に説明する。
【0015】
まず、本実施例に係るLVDS信号分配器1の構成について、図1を参照して説明する。
【0016】
21は四角形の基板であり必要によりケーシングに収容される。また、2は基板21の一辺に設けたコネクタ形式の入力部であり、この入力部2はLVDS信号受信回路3の入力側に接続する。LVDS信号受信回路3は入力したLVDS信号Sxをディジタル信号Syに変換して出力する機能を有し、このLVDS信号受信回路3の出力側は分配回路4に接続する。分配回路4はディジタル信号Syを二系統に分配するバスライン22により構成し、分岐したバスライン22a,22bの出力端はそれぞれラッチ回路10a,10bの入力側に接続するとともに、ラッチ回路10a,10bの出力側はLVDS信号送信回路5a,5bの入力側に接続する。各LVDS信号送信回路5a,5bは入力したディジタル信号Sy…をLVDS信号Sx…に変換して出力する機能を有し、各LVDS信号送信回路5a,5bの出力側にはコネクタ形式の出力部6a,6bにそれぞれ接続する。この場合、出力部6a,6bは基板21における入力部2を設けた辺に対向する辺に設ける。なお、23はLVDS信号受信回路3の信号出力をオン−オフするスイッチである。
【0017】
一方、本発明に従って、基板21における入力部2及び出力部6a…を設けた辺に対して直交する各辺にはそれぞれ第一コネクタ部7と第二コネクタ部8を設ける。第一コネクタ部7は分配回路4におけるバスライン22に接続する。これにより、第一コネクタ部7に入力する他のLVDS信号分配器からのディジタル信号Syは、当該分配回路4に直接付与される。また、第二コネクタ部8はラッチ回路9を介して分配回路4におけるバスライン22に接続する。これにより、分配回路4のディジタル信号Syは、ラッチ回路9及び第二コネクタ部8を介して他のLVDS信号分配器における分配回路4に直接付与される。この場合、第一コネクタ部7と第二コネクタ部8は相互に接続可能な構成を有する。
【0018】
次に、本実施例に係るLVDS信号分配器1(1a…)の動作及び使用方法について、図1及び図2を参照して説明する。
【0019】
まず、図2に示すように、複数台のLVDS信号分配器1a,1b,1c,1d,1eを用意する。そして、任意のLVDS信号分配器、例えば、LVDS信号分配器1bの入力コネクタ部7に他のLVDS信号分配器1aの出力コネクタ部8を接続するとともに、当該任意のLVDS信号分配器1bの出力コネクタ部8に他のLVDS信号分配器1cの入力コネクタ部7を接続すれば、複数台のLVDS信号分配器1a,1b,1cを順次連結できる。
【0020】
また、LVDS信号分配器1aの入力部2には信号発生器28側のコネクタ25を接続する。このコネクタ25には比較的長いケーブルライン26及びLVDS信号送信器27を介して信号発生器28が接続されている。他方、各LVDS信号分配器1a,1b,1c,1dの各出力部6a,6b…には、液晶ディスプレイ31…側のコネクタ29…をそれぞれ接続する。各コネクタ29…にはLVDS信号受信器30…を介してテスト対象となる液晶ディスプレイ31…が接続されている。よって、このようなシステムにより液晶ディスプレイ31…の表示テストを行うことができる。
【0021】
まず、信号発生器28から出力するディジタル映像信号(テストパターン)は、LVDS信号送信器27によりLVDS信号Sxに変換され、このLVDS信号Sxはケーブルライン26を介してLVDS信号分配器1aの入力部2に付与される。入力部2に入力したLVDS信号Sxは、LVDS信号受信回路3によりディジタル信号Syに変換された後、分配回路4に付与され、二系統に分配される。そして、分配されたディジタル信号Sy…はラッチ回路10a,10bによりそれぞれラッチされ、ラッチされたディジタル信号Sy…はLVDS信号送信回路5a,5bにそれぞれ付与される。ディジタル信号Sy…は各LVDS信号送信回路5a,5bによりLVDS信号Sx…に変換された後、各出力部6a,6b…を介して各LVDS信号受信器30…に付与される。LVDS信号Sx…は各LVDS信号受信器30…によりディジタル信号(ディジタル映像信号)Sy…に変換された後、液晶ディスプレイ31…にそれぞれ付与される。
【0022】
また、LVDS信号分配器1aの分配回路4に付与されたディジタル信号Syは、第二コネクタ部8から出力し、他のLVDS信号分配器1bの第一コネクタ部7から当該LVDS信号分配器1bにおける分配回路4に直接付与されるとともに、当該LVDS信号分配器1bの第二コネクタ部8から出力し、他のLVDS信号分配器1cの第一コネクタ部7から当該LVDS信号分配器1cにおける分配回路4に直接付与される。この結果、LVDS信号分配器1b及び1cにおける出力部6a…からも同様に分配されたLVDS信号Sx…が出力し、液晶ディスプレイ31…に付与される。
【0023】
このように、本実施例に係るLVDS信号分配器1(1a…)は、必要に応じて複数連結して利用できるため、一台当たりの分配数を少なくすることができ、大幅な小型化及びコストダウンを図れるとともに、利用効率,使い勝手及び利便性を飛躍的に高めることができる。また、ディジタル信号Sy…はラッチ回路9,10a,10b…を介して出力するため、LVDS信号分配器1(1a…)を多数連結しても、当該ディジタル信号Sy…の劣化を防止でき、電気的な安定性及び信頼性を確保できる。
【0024】
以上、実施例について詳細に説明したが、本発明はこのような実施例に限定されるものではなく、細部の構成,手法等において本発明の要旨を逸脱しない範囲で任意に変更,追加,削除することができる。
【0025】
例えば、図2に示すように、接続ケーブル32を用意し、連結した任意のLVDS信号分配器、例えば、LVDS信号分配器1cの出力部6bと他のLVDS信号分配器1eの入力部2を接続ケーブル32により接続して利用してもよい。また、実施例は二つの出力部6a,6bを設けた場合を示したが、三つ以上であってもよいし一つであってもよい。一つの場合は分配の特殊形態となる。なお、LVDS信号分配器は、より伝送距離を長くすることを目的にLVDS信号中継器として利用することもできる。
【0026】
さらに、図1に示した第一コネクタ部7は、分配回路4に他の信号分配器からのディジタル信号Syを入力させる機能を持たせたが、分配回路4から他の信号分配器にディジタル信号Syを出力させる機能を持たせてもよい。この場合には、第二コネクタ部8と同様に、第一コネクタ部7と分配回路4間にラッチ回路を接続する。このように、第一コネクタ部7と第二コネクタ部8の双方に出力機能を持たせたLVDS信号分配器を用いれば、当該LVDS信号分配器に信号発生器28を接続するとともに、当該LVDS信号分配器を中心にして両方向に他のLVDS信号分配器を連結することができる。
【0027】
一方、第一コネクタ部7及び第二コネクタ部8は、図3及び図4に示す位置を選定してもよい。図3は基板21の上面中央に第一コネクタ部7を面実装するとともに、基板21の下面中央に第二コネクタ部8を面実装したものである。これにより、各LVDS信号分配器1a,1b…が重なるように上下に連結できる。また、図4は基板21の上面一側に第一コネクタ部7を設けるとともに、基板21の下面他側に第二コネクタ部8を設けたものである。この場合も各LVDS信号分配器1a,1b…が重なるように上下に連結できるが、各LVDS信号分配器1a,1b…の一側と他側は交互に反対となる。なお、図3及び図4において、図2と同一部分には同一符号を付し、その構成を明確にした。
【0028】
さらに、実施例はLVDS信号分配器の用途として、液晶ディスプレイの表示テストを行う場合を例示したが、LVDS信号を複数の系統に分配するための他の各種用途に利用できることは勿論である。
【0029】
【発明の効果】
このように、本発明はLVDS信号を複数の系統に分配するLVDS信号分配器において、特に、分配回路に他の信号分配器からのディジタル信号を入力させ又は分配回路から他の信号分配器にディジタル信号を出力させる第一コネクタ部と、分配回路から他の信号分配器にディジタル信号を出力させる第二コネクタ部を設けたため、次のような顕著な効果を奏する。
【0030】
▲1▼ 一台当たりの分配数を少なくすることができ、大幅な小型化及びコストダウンを図れるとともに、利用効率,使い勝手及び利便性を飛躍的に高めることができる。
【0031】
▲2▼ 好適な実施の形態により、ディジタル信号をラッチ回路を介して出力させれば、LVDS信号分配器を多数連結しても、ディジタル信号の劣化を防止でき、電気的な安定性及び信頼性を確保できる。
【図面の簡単な説明】
【図1】本発明の実施例に係るLVDS信号分配器のブロック回路図、
【図2】同LVDS信号分配器の使用方法を説明するためのシステム系統図、
【図3】本発明の変更実施例に係るLVDS信号分配器の連結状態を示す側面図、
【図4】本発明の変更実施例に係るLVDS信号分配器の連結状態を示す側面図、
【符号の説明】
1 LVDS信号分配器
2 入力部
3 LVDS信号受信回路
4 分配回路
5a… LVDS信号送信回路
6a… 出力部
7 第一コネクタ部
8 第二コネクタ部
9 ラッチ回路
10a…ラッチ回路
Sx LVDS信号
Sy ディジタル信号

Claims (4)

  1. LVDS信号(ローボルテイジディファレンシャルシグナリング信号)が入力する入力部と、この入力部に入力したLVDS信号をディジタル信号に変換して出力するLVDS信号受信回路と、当該ディジタル信号を一又は二以上の系統に分配する分配回路と、分配されたディジタル信号をLVDS信号に変換して出力する一又は二以上のLVDS信号送信回路と、各LVDS信号送信回路からのLVDS信号を出力する一又は二以上の出力部と、前記分配回路に他の信号分配器からのディジタル信号を入力させ又は前記分配回路から他の信号分配器にディジタル信号を出力させる第一コネクタ部と、前記分配回路から他の信号分配器にディジタル信号を出力させる第二コネクタ部を備えることを特徴とするLVDS信号分配器。
  2. 前記第一コネクタ部と前記第二コネクタ部は相互に接続可能な構成を有することを特徴とする請求項1記載のLVDS信号分配器。
  3. 前記第二コネクタ部はラッチ回路を介して前記分配回路に接続することを特徴とする請求項1記載のLVDS信号分配器。
  4. 前記LVDS信号送信回路はラッチ回路を介して前記分配回路に接続することを特徴とする請求項1記載のLVDS信号分配器。
JP16215497A 1997-06-19 1997-06-19 Lvds信号分配器 Expired - Fee Related JP3779796B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16215497A JP3779796B2 (ja) 1997-06-19 1997-06-19 Lvds信号分配器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16215497A JP3779796B2 (ja) 1997-06-19 1997-06-19 Lvds信号分配器

Publications (2)

Publication Number Publication Date
JPH118865A JPH118865A (ja) 1999-01-12
JP3779796B2 true JP3779796B2 (ja) 2006-05-31

Family

ID=15749070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16215497A Expired - Fee Related JP3779796B2 (ja) 1997-06-19 1997-06-19 Lvds信号分配器

Country Status (1)

Country Link
JP (1) JP3779796B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003015544A (ja) * 2001-07-04 2003-01-17 Aitesu:Kk エージング装置及びエージング方法
JP2006174104A (ja) * 2004-12-16 2006-06-29 Nippon Antenna Co Ltd トランスポートストリーム信号分配装置
JP2006318362A (ja) * 2005-05-16 2006-11-24 Win System:Kk 表示器のテスト方法

Also Published As

Publication number Publication date
JPH118865A (ja) 1999-01-12

Similar Documents

Publication Publication Date Title
KR100349984B1 (ko) 커넥터를갖는전송장치
JP2001312333A (ja) 拡張性バス構造及びモジュール式測定機器
CN107003479B (zh) 导体扭曲减轻的中间板互连***
JP3779796B2 (ja) Lvds信号分配器
JP2587316B2 (ja) 同軸フラットケーブル用多極電気コネクタ
CN102906943A (zh) 连接器及服务器
JP2780789B2 (ja) 光コネクタ付き基板
CN210781062U (zh) 基于轨道交通的hdmi差分信号接收转换器
CN115208840B (zh) 缩放网路结构的***
EP1135923B1 (en) A method for the distribution and transfer of communication and multimedia signals, as well as a signal distribution arrangement for the transfer of the communication and multimedia signals
JPH11175126A (ja) Cnc装置の機能追加方法
JPH0533091Y2 (ja)
JPH0221580A (ja) レベル変換器内蔵の電子機器用接続器具
JPH02208704A (ja) プログラマブルコントローラのi/oバス拡張装置
JP2724181B2 (ja) 光バス装置及び光コネクタ並びに電子装置パッケージ
JPH04249874A (ja) マルチ出力用コネクタ
JPS58171117A (ja) 無方向性分配装置
US5973933A (en) Interconnection arrangement for distribution of electrical signal
EP1622037A2 (en) Integrated branching network system and joint connector
JPH0220778Y2 (ja)
JP2763343B2 (ja) 警報収集制御方式
JPH0946859A (ja) 配線システム
JPH01248253A (ja) 情報処理装置の接続方式
JP3505550B2 (ja) 回線接続装置
JPS63181545A (ja) 信号多重伝送方式

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040604

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060120

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060201

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060303

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100310

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees