JP3770516B2 - Image output apparatus and storage medium storing image output program - Google Patents

Image output apparatus and storage medium storing image output program Download PDF

Info

Publication number
JP3770516B2
JP3770516B2 JP33461497A JP33461497A JP3770516B2 JP 3770516 B2 JP3770516 B2 JP 3770516B2 JP 33461497 A JP33461497 A JP 33461497A JP 33461497 A JP33461497 A JP 33461497A JP 3770516 B2 JP3770516 B2 JP 3770516B2
Authority
JP
Japan
Prior art keywords
field
data
output
information
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP33461497A
Other languages
Japanese (ja)
Other versions
JPH11168642A (en
Inventor
弘之 宮原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP33461497A priority Critical patent/JP3770516B2/en
Priority to US09/204,659 priority patent/US6538694B1/en
Priority to EP98122587A priority patent/EP0921677B1/en
Priority to DE69812551T priority patent/DE69812551T2/en
Publication of JPH11168642A publication Critical patent/JPH11168642A/en
Application granted granted Critical
Publication of JP3770516B2 publication Critical patent/JP3770516B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Picture Signal Circuits (AREA)
  • Studio Devices (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、例えばビデオカメラ装置、カメラ装置、コンピュータ装置の画像処理系等に設けて好適な画像出力装置及び画像出力プログラムを記憶した記憶媒体に関する。
【0002】
【従来の技術】
今日において、所望の被写体を撮像することにより得られた撮像信号を、デジタル化してビデオカセットテープに記録するデジタルビデオカメラ装置が知られている。
【0003】
このデジタルビデオカメラ装置は、CCDイメージセンサで撮像光を取り込み、この撮像光の光量に応じたアナログの撮像信号を形成する。この撮像信号は、適当な利得で増幅されてデジタル化された後、ガンマ補正処理が施されて輪郭補償回路に供給される。輪郭補償回路は、固定値とされた輪郭補償係数を用いて撮像データの特定周波数を強調した輪郭補償データを形成し、これを元の撮像データと加算処理することで該撮像データに輪郭補償処理を施し、これを電子ズーム回路に供給する。
【0004】
電子ズーム回路は、ユーザにより指定された倍率となるように、輪郭補償処理の施された撮像データに対して例えばライン補間処理等を施して被写体像を電気的に拡大処理して出力する。この電子ズーム処理が施された撮像データは、一旦、フレームメモリに記憶され、画像出力回路により記録レートに応じて1フィールド毎に読み出される。そして、所定のビデオプロセス処理が施され、ビデオカセットテープに記録される。
【0005】
【発明が解決しようとする課題】
しかし、従来のデジタルビデオカメラ装置は、フレームメモリに一旦記憶された画像データを画像出力回路がそのまま1フィールド毎に分割して読み出して記録するようにしていたため、このフレームメモリからの出力段階では、何ら撮像データを処理することができず、画質の改善を図ることができない問題があった。撮像データの特性は、例えば撮像条件や撮像モード等毎に異なるものであり、これらに応じて出力(記録)する撮像データの特性を可変可能なデジタルビデオカメラ装置の開発が望まれている。
【0006】
本発明は上述の課題に鑑みてなされたものであり、例えば撮像条件や撮像モード等毎に出力する画像情報の特性を可変可能な画像出力装置及び画像出力プログラムを記憶した記憶媒体の提供を目的とする。
【0007】
【課題を解決するための手段】
本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体は、上述の課題を解決するために以下の特徴的な装置の構成及び画像出力プログラムのステップを有する。
【0008】
すなわち、本発明に係る画像出力装置は、上述の課題を解決するために、1枚のフレーム画像を第1のフィールド情報と、第2のフィールド情報とに分割して出力する撮像部と、前記撮像部から出力される前記第1及び第2のフィールド情報が格納されるメモリから前記第1及び第2のフィール 情報を夫々独立して読み出した後に加算処理して前記第1のフィールド情報又は前記第2のフィールド情報と同一ライン数の画像情報を形成するに際し、前記第1のフィールド情報における偶数ライン信号と前記第2のフィールド情報における前記偶数ライン信号に隣接する奇数ライン信号とをα:βの割合で加算して出力する第1の加算モードと、前記偶数ライン信号と前記奇数ライン信号とをβ:αの割合で加算して出力する第2の加算モードとをフィールド単位で切り換えて前記画像情報を形成する加算処理部とを備え、前記α及びβの値をユーザの設定に応じて適宜変更可能にしたことを特徴とする。
【0009】
また、上記した本発明に係る画像出力装置において、前記撮像部が出力する前記第1のフィールド情報と前記第2のフィールド情報との飽和状態を検出する飽和検出手段を備え、前記飽和検出手段における検出結果に応じて、前記偶数ライン信号と前記奇数ライン信号との加算比率を変更するようにしたことを特徴とする。
【0010】
また、上記した本発明に係る画像出力装置において、前記加算処理部は、前記偶数ライン信号と前記奇数ライン信号とを加算処理せずに、前記偶数ライン情報と前記奇数ライン情報とをフィールド単位で切り換えて前記画像情報を形成する非加算モードを備えることを特徴とする。
【0011】
また、本発明に係る画像出力プログラムを記憶した記憶媒体は、上述の課題を解決するために、撮像部にて撮像した1枚のフレーム画像を第1のフィールド情報と、第2のフィールド情報とに分割して出力する撮像情報出力ステップと、前記撮像情報出力ステップにて出力される前記第1及び第2のフィールド情報が格納されるメモリから前記第1及び第2のフィール 情報を夫々独立して読み出した後に加算処理して前記第1のフィールド情報又は前記第2のフィールド情報と同一ライン数の画像情報を形成するに際し、前記第1のフィールド情報における偶数ライン信号と前記第2のフィールド情報における前記偶数ライン信号に隣接する奇数ライン信号とをα:βの割合で加算して出力する第1の加算モードと、前記偶数ライン信号と前記奇数ライン信号とをβ:αの割合で加算して出力する第2の加算モードとをフィールド単位で切り換えて前記画像情報を形成する加算処理ステップとからなる画像出力プログラムを記憶したことを特徴とする。
【0012】
本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体は、上記のような特徴的な装置の構成及び画像出力プログラムのステップを有することで、場合に応じた最適な割合で各画像情報を加算処理することができ、周波数特性の向上、S/N比の向上を通じて画質の改善を図るようになっている。
【0013】
【発明の実施の形態】
以下、本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体の好ましい実施の形態について、図面を参照しながら詳細に説明する。
【0014】
本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体は、デジタルビデオカメラ装置に適用することができる。このデジタルビデオカメラ装置は、CCDイメージセンサにおいて取り込んだ撮像光に基づいて、デジタル的な電気信号である撮像データを形成し、この撮像データを、いわゆるデジタルビデオカセットテープに記録するようになっている。
【0015】
このようなデジタルビデオカメラ装置の撮像系は、図1に示すように構成されており、被写体の撮像を行いこの撮像光に応じた撮像信号を出力する撮像部1と、撮像部1からの撮像信号を所定の利得で増幅して出力する自動利得制御回路2(AGC回路)と、AGC回路2からのアナログ信号である撮像信号をデジタルデータである撮像データに変換して出力するA/D変換器3と、A/D変換器3からの撮像データから高周波ノイズ成分を除去するローパスフィルタ4(LPF)と、LPF4を介した撮像データに対してガンマ補正処理を施すガンマ補正回路5とを有している。
【0016】
また、この撮像系は、ガンマ補正回路5からの撮像データの所定の周波数帯域に対して輪郭補償処理を施すための輪郭補償データを形成して出力する輪郭補償回路6と、この輪郭補償回路6からの輪郭補償データを、ガンマ補正回路5からの撮像データ(元の撮像データ)に加算処理することで、該撮像データの所定の周波数帯域に対して輪郭補償処理を施す加算器7と、この加算器7を介して供給される撮像データをメモリ8に一旦記憶制御すると共に、メモリ8から読み出された撮像データに基づいて、電気的な画像の拡大或いは縮小処理(電子ズーム)を施す電子ズーム回路9と、電子ズーム回路9からのフレーム形態の撮像データをフィールド形態の撮像データに変換し、これを出力端子11を介して出力するフレーム/フィールド変換回路10とを有している。後に説明するが、当該実施の形態のデジタルビデオカメラ装置においては、輪郭補償回路6が、電子ズーム回路9の前段に設けられていることが一つの特徴となっている。
【0017】
また、この撮像系は、撮像部1の光学ズーム及び電子ズーム回路9の電子ズームにおけるズーム倍率を検出するズーム倍率検出回路12と、撮像モードを検出する撮像モード検出回路13と、輪郭補償処理を施す周波数帯域のユーザによる選択を可能とするための補償周波数帯域選択回路14と、撮像部1に設けられているCCDイメージセンサの飽和レベルに基づいて、該撮像部1から出力された撮像信号の飽和の有無を検出する飽和検出回路15と、フレーム/フィールド変換回路10の撮像信号の出力形態のユーザによる選択を可能とするための変換特性選択回路16とを有している。
【0018】
また、この撮像系は、当該デジタルビデオカメラ装置全体のシステム制御を行うと共に、特に、ズーム倍率検出回路12、撮像モード検出回路13及び補償周波数帯域選択回路14からの各検出出力或いは選択出力に基づいて、撮像信号の所定の周波数帯域に対して輪郭補償処理を施し、撮像モード検出回路13、飽和検出回路15及び変換特性選択回路16からの各検出出力或いは選択出力に基づいて、フレーム/フィールド変換回路10から出力される撮像データの出力形態を制御する制御回路17を有している。
【0019】
本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体は、主にこのようなデジタルビデオカメラ装置のフレーム/フィールド変換回路10に適用されている。フレーム/フィールド変換回路10は、説明の都合上、図1には一つのブロックとして示しているのであるが、実際の画像出力動作はソフトウエア的に実行される(勿論、ハードウエア的に実行してもよい。)。このため、本発明は、制御回路17内或いは制御回路17外の記憶媒体(ROM、RAM、HDD等)に記憶された画像出力プログラムを、該制御回路17が実行することで実施されるようになっている。従って、例えばインターネット等を通じて当該画像出力プログラムをコンピュータ装置に取り込んで実行し、或いはROMディスクに記憶された当該画像出力プログラムをコンピュータ装置のHDD等にダウンロードして実行する等の行為は、全て本発明の範疇にあるものと理解されたい。
【0020】
次に、前記撮像部1には、例えばCCDイメージセンサが設けられており、これにより撮像光の取り込みを行うようになっている。なお、このような撮像手段としては、CCDイメージセンサの代わりに撮像管を設け、これにより撮像光の取り込みを行うようにしてもよい。また、この撮像部1に設けられているCCDイメージセンサとしては、偶数フィールド及び奇数フィールドの各フィールド毎の撮像信号をそれぞれ読み出して出力するフィールド読み出し型のCCDイメージセンサの他、1フレーム分の撮像信号を一度に読み出し、この1フレーム分の撮像信号を各フィールドの撮像信号に分割して出力するフレーム読み出し型のCCDイメージセンサ等を設けることができる。
【0021】
後に説明するが、このデジタルビデオカメラ装置においては、輝度データ(Yデータ)に対して輪郭補償処理を施すようになっている。図1に示す撮像部1〜フレーム/フィールド変換回路10までのデータ処理ラインは、輝度データ及び色データ(色差データCr、Cb)からなる撮像データのうち輝度データのデータ処理ラインのみ示しているのであるが、前記フィールド読み出し型のCCDイメージセンサを設けた場合には、各フィールドの輝度データがそれぞれ出力されるため、このデータ処理ラインはそれぞれ各フィールド用に2系統存在し(偶数フィールド用のデータ処理ラインと、奇数フィールド用のデータ処理ラインとの計2系統の意。)、前記フレーム読み出し型のCCDイメージセンサを設けた場合には、フレームから分割された各フィールドの輝度データが順番に出力されるようになるため、このデータ処理ラインは図1に示すとおり1系統存在するものと理解されたい。
【0022】
なお、輝度データに対して輪郭補償処理を施すこととして説明を進めるが、これは、色データに対して輪郭補償処理を施すようにしてもよい。この場合でも、後に説明する輪郭補償回路6の動作がそのまま適用され、色データ用の輪郭補償係数により色データの所定の周波数帯域に対して輪郭補償処理が施される。
【0023】
また、撮像部1には、光学的なズーム機能(光学ズーム)が設けられており、ユーザの操作に応じて所望の倍率に被写体像を拡大或いは縮小するようになっている。この光学ズームと前記電子ズームとは、所定の倍率で切り換えられるようになっており、具体的には、例えば1倍〜20倍の範囲で被写体像を光学的に拡大し、20倍以上に拡大する際には、光学ズームから電子ズームへの切り換えを行い、光学的に20倍に拡大された被写体像を電気的に4倍まで拡大するようになっている。従って、光学ズーム及び電子ズームを合わせて計80倍までの被写体像の拡大が可能となっている。このような構成は一例であるため、設計等に応じて所望の値(倍率)に設定すればよいことは勿論である。
【0024】
次に、このような構成を有する当該実施の形態のデジタルビデオカメラ装置の動作説明をする。
【0025】
まず、所望の被写体の撮像が開始されると、撮像部1は、被写体の撮像光をCCDイメージセンサで受光し、この受光した撮像光の光量に応じたアナログ的な撮像信号を形成する。なお、この撮像する被写体像のズーム倍率は、撮像部1に設けられている光学ズーム機能により、ユーザの操作に応じて光学的に可変可能となっている。
【0026】
この撮像部1からの撮像信号は、AGC回路2により所定の利得で増幅され、A/D変換器3によりデジタル化されると共に、LPF回路4により高周波ノイズ成分が除去されると共に、ガンマ補正回路5によりガンマ補正処理が施されて輪郭補償回路6及び加算器7に供給され、加算器7により輪郭補償回路6からの輪郭補償データが加算処理されることで所定の周波数帯域に対して輪郭補償処理が施される。そして、メモリ8にフレーム単位で書き込み制御され、ユーザの操作に応じて電子ズーム回路9によりライン補間処理等による被写体像の電気的な拡大処理が施され、フレーム/フィールド変換回路10により出力端子11を介して各フィールド毎に出力される。この出力端子11を介して出力された撮像データは、所定のビデオプロセス処理が施されて記録系に供給され、例えばデジタルビデオカセットテープ等の記録媒体にデジタル記録される。
【0027】
ここで、輪郭補償回路6は図2に示すような構成を有している。前述のように図1に示す撮像部1〜フレーム/フィールド変換回路10までのデータ処理ラインは撮像データのデータ処理ラインを示しており、ガンマ補正回路5からの輝度データは、この図2に示す入力端子21に供給される。
【0028】
当該実施の形態のデジタルビデオカメラ装置においては、電子ズーム回路9の前段に一括して輪郭補償回路6を設けることで、水平方向及び垂直方向の輪郭補償処理を一括して行うようになっている。このため、この輪郭補償回路6には、制御回路17の制御により、水平方向及び垂直方向の輝度データが各輪郭補償処理に応じて供給されることとなる。
【0029】
このように電子ズーム回路9の前段に一括して輪郭補償回路6を設けることにより、水平方向及び垂直方向の輪郭補償処理を一括して可能とすることができるため、水平方向用及び垂直方向用のメモリを共通化(兼用)することができ、構成の簡略化を図ることができる。
【0030】
なお、この例においては、電子ズーム回路9の前段に輪郭補償回路6を一括して設けることとしたが、これは、例えば水平方向の輪郭補償用の輪郭補償回路を電子ズーム回路9の前段に設け、垂直方向の輪郭補償用の輪郭補償回路を電子ズーム回路9の後段に設ける等にように、電子ズーム回路9の前段及び後段に分割して設けるようにしてもよい。
【0031】
次に、入力端子21を介して供給された輝度データは、第1の遅延回路22a及び第5の乗算器24eに供給される。第1〜第4の遅延回路22a〜22dはそれぞれ直列的に接続されており、供給される輝度データに対して例えば1水平ライン分の遅延処理を施して出力する。第1の遅延回路22aから出力された輝度データは第4の乗算器24dに、第2の遅延回路22bから出力された輝度データは第3の乗算器24cに、第3の遅延回路22cから出力された輝度データは第2の乗算器24bに、第4の遅延回路22dから出力された輝度データは第1の乗算器24aにそれぞれ供給される。
【0032】
各乗算器24a〜24eには、前記各輝度データの他、第1〜第5の入力端子23a〜23eを介して制御回路17からの輪郭補償係数データが供給されている。この輪郭補償係数データとしては、前記撮像部1の光学ズーム、電子ズーム回路9の電子ズームにおけるズーム倍率や、撮像モード、或いはユーザの選択により、輝度データの所定の周波数帯域に対して輪郭補償処理を可能とする値が予め検出され、これらがテーブル化されて制御回路17に記憶されている。制御回路17は、前記ズーム倍率、撮像モード、或いはユーザの選択に応じて、この係数テーブルから所定の輪郭補償係数データを読み出し、これを各乗算器24a〜24eに供給する。
【0033】
具体的には、光学ズーム及び電子ズームにおけるズーム倍率は、図1に示すズーム倍率検出回路12で検出される。ズーム倍率検出回路12は、例えば当該デジタルビデオカメラ装置に設けられている撮像倍率可変キーの操作時間等に応じてズーム倍率を検出するようになっており、ズーム倍率を検出するとこの検出出力を制御回路17に供給する。制御回路17は、このズーム倍率の検出出力に応じて前記係数テーブルから所定の輪郭補償係数データを読み出し、これを各乗算器24a〜24eに供給する。
【0034】
さらに具体的に、電子ズームのズーム倍率を例として説明すると、該ズーム倍率が1倍〜2倍の場合は、図3(a)に示すように低域から中域までリニアに伸び、中域から高域にかけて略フラットな周波数特性に対応する輪郭補償係数データが用いられる。この場合、例えば「0.5」の値が第1の輪郭補償係数データK1として第3の入力端子23cを介して第3の乗算器24cに供給され、「−0.166」の値が第2の輪郭補償係数データK2として第2,第4の入力端子23b,23dを介して第2,第4の乗算器24b,24dに供給され、「−0.083」の値が第3の輪郭補償係数データK3として第1,第5の入力端子23a,23eを介して第1,第5の乗算器24a,24eに供給される。
【0035】
また、電子ズームのズーム倍率が2倍〜3倍の場合は、図3(b)に示すように低域から中域までリニアに伸び、中域から高域にかけて徐々にレベルダウンするような周波数特性に対応する輪郭補償係数データが用いられる。この場合、例えば「0.5」の値が第1の輪郭補償係数データK1として第3の入力端子23cを介して第3の乗算器24cに供給され、「−0.083」の値が第2の輪郭補償係数データK2として第2,第4の入力端子23b,23dを介して第2,第4の乗算器24b,24dに供給され、「−0.166」の値が第3の輪郭補償係数データK3として第1,第5の入力端子23a,23eを介して第1,第5の乗算器24a,24eに供給される。
【0036】
また、電子ズームのズーム倍率が3倍〜4倍の場合は、図3(c)に示すように低域から中域までリニアに伸び、中域から高域にかけてリニアにレベルダウンするような2次曲線的な周波数特性に対応する輪郭補償係数データが用いられる。この場合、例えば「0.5」の値が第1の輪郭補償係数データK1として第3の入力端子23cを介して第3の乗算器24cに供給され、「±0」の値が第2の輪郭補償係数データK2として第2,第4の入力端子23b,23dを介して第2,第4の乗算器24b,24dに供給され、「−0.25」の値が第3の輪郭補償係数データK3として第1,第5の入力端子23a,23eを介して第1,第5の乗算器24a,24eに供給される。
【0037】
また、ユーザにより選択される撮像モードは、図1に示す撮像モード検出回路13で検出される。撮像モード検出回路13は、例えば当該デジタルビデオカメラ装置に設けられている撮像モード選択キーの操作状態等により撮像モードを検出するようになっており、撮像モードを検出するとこの検出出力を制御回路17に供給する。制御回路17は、この撮像モードの検出出力に応じて前記係数テーブルから所定の輪郭補償係数データを読み出し、これを各乗算器24a〜24eに供給する。
【0038】
例えば、複数の撮像モードの中から高解像度モードが選択されている場合、図4に示すように低域から高域まで略リニアに伸びる周波数特性に対応する輪郭補償係数データが用いられる。この場合、例えば「0.5」の値が第1の輪郭補償係数データK1として第3の入力端子23cを介して第3の乗算器24cに供給され、「−0.25」の値が第2の輪郭補償係数データK2として第2,第4の入力端子23b,23dを介して第2,第4の乗算器24b,24dに供給され、「±0」の値が第3の輪郭補償係数データK3として第1,第5の入力端子23a,23eを介して第1,第5の乗算器24a,24eに供給される。
【0039】
また、ユーザにより選択される輪郭補償処理を施す周波数帯域は、図1に示す補償周波数帯域選択回路14で検出される。補償周波数帯域選択回路14は、当該デジタルビデオカメラ装置に、例えば「低域、中域、高域」等のように輪郭補償処理を施す周波数帯域を選択するためのキーの操作状態等により、ユーザにより選択された周波数帯域を検出するようになっており、該周波数帯域を検出するとこの検出出力を制御回路17に供給する。制御回路17は、この周波数帯域の検出出力に応じて前述と同様に前記係数テーブルから所定の輪郭補償係数データを読み出し、これを各乗算器24a〜24eに供給する。
【0040】
このような輪郭補償係数データは、本件出願人が、どの周波数帯域にどの程度の輪郭補償処理を施せば良好な表示画像が得られるかを試作実験を重ねることで得た値となっている。また、表示画像の善し悪しは、各自好みの問題もあり一義的に決まるものではない。このため、当該デジタルビデオカメラ装置は、各自好みの画像を得られるように、輪郭補償処理を施す周波数帯域をユーザが選択可能となっている。
【0041】
さらに、電子ズームにより被写体像を拡大すると、いわゆる折り返しノイズが発生するため、これを防止するために電子ズーム回路9の前段にローパスフィルタを必要とするのであるが、前記輪郭補償係数データは、この発生した折り返しノイズを低減可能な値となっている。ローパスフィルタは、多くのタップを必要とするため、これを設けると構成が複雑化するのであるが、当該デジタルビデオカメラ装置においては、前記輪郭補償係数データが、電子ズームにより発生した折り返しノイズを低減可能な値となっているため、ローパスフィルタを不要とすることができ、構成の簡略化を図ることができる。
【0042】
第1の乗算器24aは、第4の遅延回路22dから供給される輝度データと第1の入力端子23aを介して供給される第3の輪郭補償係数データK3とを乗算処理し、これを第1の加算器25aに供給する。第2の乗算器24bは、第3の遅延回路22cから供給される輝度データと第2の入力端子23bを介して供給される第2の輪郭補償係数データK2とを乗算処理し、これを第1の加算器25aに供給する。第1の加算器25aは、第1の乗算器24aからの乗算出力と、第2の乗算器24bからの乗算出力とを加算処理し、これを第3の加算器25cに供給する。
【0043】
同様に、第3の乗算器24cは、第2の遅延回路22bから供給される輝度データと第3の入力端子23cを介して供給される第1の輪郭補償係数データK1とを乗算処理し、これを減算器26に供給する。
【0044】
また、第4の乗算器24dは、第1の遅延回路22aから供給される輝度データと第4の入力端子23dを介して供給される第2の輪郭補償係数データK2とを乗算処理し、これを第2の加算器25bに供給し、第5の乗算器24eは、入力端子21から直接供給される輝度データと第5の入力端子23eを介して供給される第3の輪郭補償係数データK3とを乗算処理し、これを第2の加算器25bに供給する。第2の加算器25bは、第4の乗算器24dからの乗算出力と、第5の乗算器24eからの乗算出力とを加算処理し、これを第3の加算器25cに供給する。
【0045】
第3の加算器25cは、第1、第2の加算器25a、25bからの各加算出力をそれぞれ加算処理し、これを減算器26に供給する。減算器26は、第3の乗算器24cからの乗算出力から、第3の加算器25cからの加算出力を減算処理し、この減算出力を輪郭補償データとして出力端子27を介して図1に示す加算器7に供給する。
【0046】
加算器7は、ガンマ補正回路5から供給される輝度データと、輪郭補償回路6からの輪郭補償データとを加算処理することにより、前記ズーム倍率或いは撮像モード等に応じて、その輝度データの所定の周波数帯域に対して輪郭補償処理を施し、これをメモリ8に供給する。メモリ8は、フィールド単位で供給される前記輝度データをフレーム単位で一旦記憶し、このフレーム単位の輝度データを電子ズーム回路9を介してフレーム/フィールド変換回路10に供給する。後に詳しく説明するが、フレーム/フィールド変換回路10は、フレーム単位で供給される輝度データを各フィールド毎の輝度データに変換し、これを出力端子11を介して前記記録系に供給する。
【0047】
このように、当該デジタルビデオカメラ装置は、ズーム倍率、撮像モード或いはユーザの選択に応じて画像情報の周波数帯域に対して輪郭補償処理を施す。これにより、ユーザの操作に応じた最適な輪郭補償処理を可能とすることができる。従って、高倍率の電子ズームを行った際に問題となっていた、S/N比の劣化及び周波数特性の劣化を防止することができる。
【0048】
具体的には、例えば電子ズームを用いて無限遠被写体距離(縮小:ワイド側)による撮像を行った場合、その表示画像に高周波成分が増加することが一般的に知られているのであるが、この場合は、図3(a)に示すような周波数特性を有する輪郭補償係数データを用い、5.4MHz〜6.75MHzの高周波領域を強調することにより表示画像の高周波成分を強調することができ、より良好な表示画像を得ることができる。また、この逆に、電子ズームを用いて至近被写体距離(拡大:テレ側)による撮像を行った場合、その表示画像に高周波成分が減少することが一般的に知られているのであるが、この場合は、図3(b)に示すような周波数特性を有する輪郭補償係数データを用い、2.7MHz〜5.05MHzの中域を強調することにより、人物の拡大等の際に顔の表面がなだらかに見えるようにすることができ、より良好な表示画像を得ることができる。
【0049】
また、当該デジタルビデオカメラ装置は、輪郭補償処理に用いられる輪郭補償係数データが、電子ズーム時の折り返しノイズを低減可能な値となっているため、電子ズームにより画質が劣化する不都合を防止することができるうえ、電子ズーム回路9の前段に必要としていたローパスフィルタを省略可能として構成の簡略化及びローコスト化を図ることができる。
【0050】
次に、当該デジタルビデオカメラ装置は、前記フレーム/フィールド変換回路10において、メモリ8から読み出されたフレーム単位の撮像データを各フィールド単位の撮像データに変換して出力するのであるが、この際、各フィールドの撮像データを加算処理することなくそのまま出力する「非加算モード」と、各フィールドの撮像データを互いに1/2ずつ加算処理して出力する「(1/2+1/2)加算モード」と、一方のフィールドの撮像データの3/4と他方のフィールドの撮像データの1/4とを加算処理して出力する「(3/4+1/4)加算モード」との、計3つの出力モードが選択可能となっている。
【0051】
非加算モードの周波数特性は、図5中実線で示すように各フィールドの撮像データがそれぞれ低域から高域にかけてフラットな特性を示すようになっており、(1/2+1/2)加算モードの周波数特性は、同図中点線で示すように各フィールドの撮像データがそれぞれ低域から高域にかけて徐々に落ち込むような特性を示すようになっている。また、(3/4+1/4)加算モードの周波数特性は、同図中一点鎖線で示すように前記非加算モードと(1/2+1/2)加算モードの中間の特性を示すようになっている。このような出力モードは、ユーザが図1に示す変換特性選択回路16を操作することで選択可能となっており、或いは撮像モード検出回路13により検出された撮像モードに応じて、さらには飽和検出回路15により検出された各フィールドの撮像データの飽和レベルに応じてそれぞれ選択可能となっている。制御回路17は、変換特性選択回路16により出力モードが選択された場合これを優先して、この他の場合は、前記撮像モード或いは飽和レベルに応じて最適な出力モードを選択するようにフレーム/フィールド変換回路10を制御する。
【0052】
ここで、前記飽和レベルの説明をすると、撮像部1に設けられているCCDイメージセンサは、多光量の撮像光を受光すると各固体撮像素子が飽和状態となる。各固体撮像素子の感度特性はそれぞれ同じなのであるが、実際には感度特性の誤差等があり、これが原因で出力される各フィールドの撮像データのレベルに差異を生ずる。そして、画像表示を行った際にフリッカが発生する問題を生ずる。このようなことから、当該デジタルビデオカメラ装置は、飽和検出回路15により各フィールドの撮像データの飽和レベルを検出するようになっており、この検出出力に応じて、前記出力モードの中から最適な出力モードを選択するようになっている。
【0053】
次に、このフレーム/フィールド変換回路10のうち、輝度データ用のフレーム/フィールド変換回路は、図6に示すように構成されており、偶数フィールド(even)の輝度データが1水平ライン毎に入力端子31を介して供給され、奇数フィールド(odd)の輝度データが1水平ライン毎に入力端子32を介して供給されるようになっている。
以下、図6を説明するにあたって、撮像部1で撮像した1枚のフレーム画像データは偶数フィールド(even)データと奇数フィールド(odd)データとからなり、1枚のフレーム画像データのデータ量を1の割合とすると、1枚のフレーム画像データのデータ量に対して偶数フィールドデータのデータ量及び奇数フィールドデータのデータ量はそれぞれ0.5の割合のデータ量となる。
そこで、以下の説明において、入力端子31に入力される偶数フィールド(even)の輝度データのデータ量と、入力端子32に入力される奇数フィールド(odd)の輝度データのデータ量とは、1枚のフレーム画像データのデータ量に対してそれぞれ0.5の割合のデータ量であるとする。
そして、この実施例では、入力端子31に入力される0.5の割合の偶数フィールド(even)の輝度データと、入力端子32に入力される0.5の割合の奇数フィールド(odd)の輝度データとをフィールド単位で切り換えて、偶数フィールド形成時の画像データと、奇数数フィールド形成時の画像データとをそのまま後述する出力端子49をから出力する場合を「非加算モード」と呼称するものとする。
また、入力端子31に入力される0.5の割合の偶数フィールド(even)の輝度データと、入力端子32に入力される0.5の割合の奇数フィールド(odd)の輝度データとをα:βの割合で加算処理した後に、偶数フィールド又は奇数フィールドと同じデータ量にして、偶数フィールド形成時の画像データと、奇数数フィールド形成時の画像データとを後述する出力端子49から出力する際に、α,βが共に0.5の場合を「(1/2+1/2)加算モード」と呼称し、α,βのいずれか一方が0.75で他方が0.25の場合を「(3/4+1/4)加算モード」と呼称するものとする。
【0054】
この図6において、まず、各フィールドの輝度データを加算処理することなくそのまま出力する「非加算モード」が実行される場合、制御回路17は、選択端子43cにより被選択端子43aが選択されるように切り換えスイッチ43を切り換え制御し、選択端子38cにより被選択端子38aが選択されるように切り換えスイッチ38を切り換え制御し、選択端子47cにより被選択端子47bが選択されるように切り換えスイッチ47を切り換え制御すると共に、選択端子41cにより被選択端子41aが選択されるように切り換えスイッチ41を切り換え制御する。そして、偶数フィールド形成時には、選択端子37cにより被選択端子37aを選択するように、一方、奇数フィールド形成時には、選択端子37cにより被選択端子37bを選択するように、切り換えスイッチ37を切り換え制御する。
【0055】
これにより、「非加算モード」における偶数フィールド形成時には、入力端子31を介して供給された偶数フィールドの輝度データが、切り換えスイッチ37、38、リミッタ39、切り換えスイッチ41を介して遅延回路48に供給され、該遅延回路48により例えば1水平ライン分の遅延処理が施され、切り換えスイッチ47及び出力端子49を介して前記記録系側に出力され、これをフィールド内の全ラインに亘って繰り返して「非加算モード」における偶数フィールド形成時の画像データを得ている。
また、「非加算モード」における奇数フィールド形成時には、入力端子32を介して供給された奇数フィールドの輝度データが、切り換えスイッチ43、37、38、リミッタ39、切り換えスイッチ41を介して遅延回路48に供給され、該遅延回路48により例えば1水平ライン分の遅延処理が施され、切り換えスイッチ47及び出力端子49を介して前記記録系側に出力され、これをフィールド内の全ラインに亘って繰り返して「非加算モード」における奇数フィールド形成時の画像データを得ている。なお、前述のようにこの「非加算モード」時の画像データの周波数特性は、図5の実線で示すようになっている。
【0056】
次に、各フィールドの撮像データを互いに1/2ずつ加算処理して出力する「(1/2+1/2)加算モード」が実行される場合、制御回路17は、偶数フィールド形成時に選択端子43cで被選択端子43aを選択し、奇数フィールド形成時に選択端子43cで被選択端子43bを選択するように切り換えスイッチ43を切り換え制御し、更に、偶数フィールド形成時及び奇数偶数フィールド形成時に選択端子38cにより被選択端子38bを選択するように切り換えスイッチ38を切り換え制御すると共に、ビットシフタ40からの出力を選択すべく選択端子41cで被選択端子41bを選択するように切り換えスイッチ41を切り換え制御する。
【0057】
また、制御回路17は、この各切り換え制御と共に、選択端子35dにより被選択端子35bが選択されるように切り換えスイッチ35を切り換え制御し、選択端子46dにより被選択端子46bが選択されるように切り換えスイッチ46を切り換え制御すると共に、偶数フィールド形成時には遅延回路48からの輝度データを選択すべく選択端子47cで被選択端子47bを選択し、一方、奇数フィールド形成時には選択端子47cで被選択端子47aを選択するように切り換えスイッチ47を切り換え制御する。
【0058】
これにより、「(1/2+1/2)加算モード」における偶数フィールドの輝度データの形成時には、入力端子31を介して供給される0.5の割合の偶数フィールドの輝度データが切り換えスイッチ35を介して加算器36に供給され、且つ、入力端子32を介して供給される0.5の割合の奇数フィールドの輝度データが切り換えスイッチ43、46を介して加算器36に供給される。加算器36は、各切り換えスイッチ35、46からの各輝度データをそれぞれ加算処理することで1.0の割合の輝度データを形成し、これを切り換えスイッチ38を介してビットシフタ40に供給する。
【0059】
ビットシフタ40に供給される1.0の割合の輝度データは、0.5の割合の偶数フィールド及び0.5の割合の奇数フィールドの各輝度データが加算処理されたものであるため、レベル的に通常の2倍の輝度データとなっている。このため、ビットシフタ40は、この輝度データを1ビット分シフトダウン処理することで、この2倍のレベルの輝度データを1/2のレベルとし通常の輝度データと同様に1のレベルとし、これを遅延回路48に供給する。遅延回路48は、このビットシフタ40からの輝度データに対して例えば1水平ライン分の遅延処理を施すことで偶数フィールドのタイミングとし、これを切り換えスイッチ47及び出力端子49を介して前記記録系側に供給する。そして、これをフィールド内の全ラインに亘って繰り返して「(1/2+1/2)加算モード」における偶数フィールド形成時の画像データを得ている。
【0060】
一方、「(1/2+1/2)加算モード」における奇数フィールドの輝度データの形成時には、入力端子31を介して供給される0.5の割合の偶数フィールドの輝度データが切り換えスイッチ35を介して加算器36に供給され、且つ、入力端子32を介して供給される0.5の割合の奇数フィールドの輝度データは、遅延回路42により例えば1水平ライン分の遅延処理が施されることで前記入力端子31を介して供給される偶数フィールドの輝度データとタイミングが合わされ、切り換えスイッチ43、46を介して加算器36に供給される。加算器36は、各切り換えスイッチ35、46からの各輝度データをそれぞれ加算処理することで1.0の割合の輝度データを形成し、これを切り換えスイッチ38を介してビットシフタ40に供給する。
【0061】
ビットシフタ40は、前述と同様に、供給される輝度データを1ビット分シフトダウン処理することで、前記2倍のレベルの輝度データを1/2のレベルとして通常の輝度データと同様に1のレベルとし、これを切り換えスイッチ41、47及び出力端子49を介して前記記録系側に供給する。そして、これをフィールド内の全ラインに亘って繰り返して「(1/2+1/2)加算モード」における奇数フィールド形成時の画像データを得ている。
【0062】
これにより、「(1/2+1/2)加算モード」における偶数フィールド形成時及び奇数フィールド形成時に、各フィールドの輝度データを互いに1/2ずつ加算処理することでS/N比を改善した画像データ(図5中の点線参照)を記録することができる。
【0063】
次に、一方のフィールドの輝度データの3/4と他方のフィールドの輝度データの1/4とを加算処理して出力する「(3/4+1/4)加算モード」が実行される場合、制御回路17は、偶数フィールド形成時に選択端子43cで被選択端子43aを選択するように切り換えスイッチ43を切り換え制御し、後述するように0.75の割合で偶数フィールドの輝度データを選択すべく選択端子35dで被選択端子35aを選択するように切り換えスイッチ35を切り換え制御し、且つ、後述するように0.25の割合で奇数フィールドの輝度データを選択すべく選択端子46dで被選択端子46cを選択するように切り換えスイッチ46を切り換え制御すると共に、遅延回路48からの遅延出力を選択すべく、選択端子47cで被選択端子47bを選択するように切り換えスイッチ47を切り換え制御する。
【0064】
また、奇数フィールド形成時には選択端子43cで被選択端子43bを選択するように切り換えスイッチ43を切り換え制御し、後述するように0.25の割合で偶数フィールドの輝度データを選択すべく選択端子35dで被選択端子35cを選択するように切り換えスイッチ35を切り換え制御し、且つ、後述するように0.75の割合で奇数フィールドの輝度データを選択すべく選択端子46dで被選択端子46aを選択するように切り換えスイッチ46を切り換え制御すると共に、選択端子47cで被選択端子47aを選択するように切り換えスイッチ47を切り換え制御する。
【0065】
また、偶数フィールド形成時及び奇数フィールド形成時のいずれの場合も、選択端子38cで被選択端子38bを選択するように切り換えスイッチ38を切り換え制御すると共に、ビットシフタ40からの出力を選択すべく、選択端子41cで被選択端子41bを選択するように切り換えスイッチ41を切り換え制御する。
【0066】
これにより、「(3/4+1/4)加算モード」における偶数フィールドの輝度データの形成時には、入力端子31を介して供給された偶数フィールドの輝度データが、加算器34に供給されると共に、ビットシフタ33に供給される。この偶数フィールドの輝度データは、0.5の割合の輝度データなのである。この0.5の割合の偶数フィールドの輝度データをビットシフタ33により1ビット分シフトダウンすることにより0.25の割合の輝度データを形成し、これを加算器34及び切り換えスイッチ35の被選択端子35cに供給する。加算器34は、前記入力端子31を介して供給された前記0.5の割合の輝度データと、ビットシフタ33からの0.25の割合の輝度データとを加算処理することにより、0.75の割合の偶数フィールドの輝度データを形成し、これを切り換えスイッチ35の被選択端子35aに供給する。
【0067】
同様に、「(3/4+1/4)加算モード」における偶数フィールドの輝度データの形成時には、入力端子32を介して供給される0.5の割合の奇数フィールドの輝度データが、遅延回路42により1水平ライン分の遅延処理が施され、切り換えスイッチ43を介してビットシフタ44及び加算器45に供給される。
【0068】
ビットシフタ44は、前述したビットシフタ33と同様に0.5の割合の奇数フィールドの輝度データを1ビット分シフトダウンすることにより0.25の割合の輝度データを形成し、これを切り換えスイッチ46の被選択端子46cに供給する。
【0069】
前述のように、制御回路17は、偶数フィールドの輝度データの形成時に、選択端子35dにより被選択端子35aを選択するように切り換えスイッチ35を切り換え制御すると共に、選択端子46dにより被選択端子46cを選択するように切り換えスイッチ46を切り換え制御する。これにより、切り換えスイッチ35を介して0.75の割合の偶数フィールドの輝度データが、また、切り換えスイッチ46を介して0.25の割合の奇数フィールドの輝度データがそれぞれ加算器36に供給される。加算器36は、両者を加算することにより、通常の2倍のレベルを有する1の割合の輝度データを形成する。
【0070】
この1の割合の輝度データは、切り換えスイッチ38を介してビットシフタ40に供給され、1ビット分シフトダウンされることで通常のレベルの偶数フィールド形成時の輝度データとされた後、この偶数フィールド形成時の輝度データが切り換えスイッチ41を介して遅延回路48に供給される。遅延回路48は、この偶数フィールド形成時の輝度データに例えば1水平ライン分の遅延処理を施すことにより偶数フィールドのタイミングとし、これを切り換えスイッチ47及び出力端子49を介して前記記録系側に供給する。そして、これをフィールド内の全ラインに亘って繰り返して「(3/4+1/4)加算モード」における偶数フィールド形成時の画像データを得ている。
【0071】
また、制御回路17は、奇数フィールドの輝度データの形成時に、選択端子35dにより被選択端子35cを選択するように切り換えスイッチ35を切り換え制御すると共に、選択端子46dにより被選択端子46aを選択するように切り換えスイッチ46を切り換え制御する。
これにより、「(3/4+1/4)加算モード」における奇数フィールドの輝度データの形成時には、入力端子31を介して供給された0.5の割合の偶数フィールドの輝度データが、ビットシフタ33により1ビット分シフトダウンされて0.25の割合の輝度データとなり、切り換えスイッチ35の被選択端子35cと選択端子35dとを介して加算器36に供給される。
一方、入力端子32を介して供給された0.5の割合の奇数フィールドの輝度データは、遅延回路42により1水平ライン分の遅延が施されて、切り換えスイッチ35を介してビットシフタ44及び加算器45に供給される。加算器45は、前記入力端子32を介して供給された0.5の割合の輝度データと、ビットシフタ44からの0.25の割合の輝度データとを加算処理することにより、0.75の割合の奇数フィールドの輝度データを形成し、これを切り換えスイッチ46の被選択端子46aと選択端子46dを介して加算器36に供給する。
従って、切り換えスイッチ35を介して0.25の割合の偶数フィールドの輝度データが、また、切り換えスイッチ46を介して0.75の割合の奇数フィールドの輝度データがそれぞれ加算器36に供給される。加算器36は、両者を加算することにより、通常の2倍のレベルを有する1の割合の輝度データを形成する。
【0072】
この1の割合の輝度データは、切り換えスイッチ38を介してビットシフタ40に供給され、1ビット分シフトダウンされることで通常のレベルの奇数フィールド形成時の輝度データとされた後、この奇数フィールド形成時の輝度データが切り換えスイッチ41、47及び出力端子49を介して前記記録系側に供給される。そして、これをフィールド内の全ラインに亘って繰り返して「(3/4+1/4)加算モード」における奇数フィールド形成時の画像データを得ている。
【0073】
これにより、「(3/4+1/4)加算モード」における偶数フィールド形成時及び奇数フィールド形成時に、各フィールドの輝度データを、0.75+0.25の割合、或いは0.25+0.75の割合で加算処理することができ、垂直方向の解像度の劣化を防止すると共に、S/N比を改善した画像データ(図5中の一点鎖線参照)の記録を可能とすることができる。
【0074】
なお、この「(3/4+1/4)加算モード」において、偶数フィールドの輝度データの形成時には、前記0.75の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御し、一方、奇数フィールドの輝度データの形成時には、前記0.25の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.75の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御することとした。
【0075】
しかし、この切り換え制御において、この他、偶数フィールドの輝度データの形成時には、前記0.25の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.75の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御し、一方、奇数フィールドの輝度データの形成時には、前記0.75の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御するようにしてもよい。
【0076】
また、第1回目の偶数フィールドの輝度データの形成時には、0.75の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御し、第2回目の偶数フィールドの輝度データの形成時には、0.25の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.75の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御し、第3回目の偶数フィールドの輝度データの形成時には、0.75の割合で偶数フィールドの輝度データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で奇数フィールドの輝度データを選択するように切り換えスイッチ46を切り換え制御する等のように、同じ偶数フィールドの輝度データの形成時においても0.25の割合で偶数フィールドの輝度データ及び0.75の割合で偶数フィールドの輝度データを交互に選択するように切り換えスイッチ35を切り換え制御するようにしてもよい。切り換えスイッチ46の切り換え制御も同様である。
【0077】
この場合、切り換えスイッチ46は、切り換えスイッチ35が0.75の割合で偶数フィールドの輝度データを選択するように切り換え制御された際には、0.25の割合で奇数フィールドの輝度データを選択するように切り換え制御され、また、切り換えスイッチ35が0.25の割合で偶数フィールドの輝度データを選択するように切り換え制御された際には、0.75の割合で奇数フィールドの輝度データを選択するように切り換え制御される等のように、各切り換えスイッチ35、46からの輝度データが加算器36で加算処理された際に、1の割合の輝度データが加算器36で形成されるように切り換え制御されることとなる。
【0078】
次に、以上の説明は、フレーム/フィールド変換回路10のうち、輝度データ用のフレーム/フィールド変換回路の説明であったが、このフレーム/フィールド変換回路10には、色データ用のフレーム/フィールド変換回路も設けられており、その構成は図7に示すようになっている。
【0079】
なお、この図7からわかるように、この色データ用のフレーム/フィールド変換回路は、輝度データ用のフレーム/フィールド変換回路の入力段に分割回路52を設けた構成となっている。このため、処理するデータとしては、輝度データと色データとの違いはあるが処理動作的には同じであるため、この色データ用のフレーム/フィールド変換回路の説明において、輝度データ用のフレーム/フィールド変換回路と同じ動作を示す箇所には同じ符号を付し、その詳細な説明を省略することとする。
【0080】
すなわち、この色データ用のフレーム/フィールド変換回路は、前述の輝度データ用のフレーム/フィールド変換回路の構成に加え、色データが供給される入力端子51と、この入力端子51を介して供給された色データを2チャンネルの色データに分割する分割回路52を有している。
【0081】
このような色データ用のフレーム/フィールド変換回路は、入力端子51を介して色データが供給されると、これを分割回路52が色データを第1チャンネルの色データ及び第2チャンネルの色データに分割して出力する。
【0082】
そして、「非加算モード」、「(1/2+1/2)加算モード」、「(3/4+1/4)加算モード」の際に、前述の輝度データ用のフレーム/フィールド変換回路と同様に各切り換えスイッチ35、37、38、41、43、46、47がそれぞれ切り換え制御され、各モードに応じた色データが出力される。
【0083】
すなわち、「非加算モード」において、偶数フィールド形成時には、分割回路52からの第1チャンネルの色データが、切り換えスイッチ37、38を介してリミッタ39に供給され所定のビット数とされた後、切り換えスイッチ41を介して遅延回路48に供給される。そして、この遅延回路48により例えば1水平ライン分の遅延処理が施され、切り換えスイッチ47及び出力端子49を介して前記記録系側に供給される。
【0084】
また、この「非加算モード」における奇数フィールド形成時には、分割回路52からの第2チャンネルの色データが、切り換えスイッチ43、37、38を介してリミッタ39に供給され、このリミッタ39により所定のビット数とされた後、切り換えスイッチ41を介して遅延回路48に供給される。そして、この遅延回路48により例えば1水平ライン分の遅延処理が施され、切り換えスイッチ47及び出力端子49を介して前記記録系側に供給される。
【0085】
これにより、「非加算モード」における偶数フィールド形成時及び奇数フィールド形成時に切り換えスイッチ37により各フィールド毎に切り換え制御されたそのままの色データ(非加算の色データ)が記録系側に供給されることとなる。
【0086】
次に、「(1/2+1/2)加算モード」における偶数フィールド形成時には、第1チャンネルの色データが切り換えスイッチ35を介して加算器36に供給され、第2チャンネルの色データが切り換えスイッチ43、46を介して加算器36に供給される。そして、加算器36により各色データが加算処理され、切り換えスイッチ38を介してビットシフタ40に供給され、ビットシフタ40により通常のレベルの偶数フィールド形成時の色データとされた後、この偶数フィールド形成時の色データが切り換えスイッチ41を介して遅延回路48に供給され、遅延回路48で偶数フィールドのタイミングとされ、切り換えスイッチ47及び出力端子49を介して前記記録系側に供給される。
【0087】
また、「(1/2+1/2)加算モード」における奇数フィールド形成時には、第1チャンネルの色データが切り換えスイッチ35を介して加算器36に供給され、第2チャンネルの色データが遅延回路42により第1チャンネルの色データとタイミングが合わされ、切り換えスイッチ43、46を介して加算器36に供給される。そして、加算器36により各色データが加算処理され、切り換えスイッチ38を介してビットシフタ40に供給され、ビットシフタ40により通常のレベルの奇数フィールド形成時の色データとされた後、この奇数フィールド形成時の色データが切り換えスイッチ41、47及び出力端子49を介して前記記録系側に供給される。
【0088】
この「(1/2+1/2)加算モード」においては、偶数フィールド形成時及び奇数フィールド形成時に各チャンネルの色データが、加算器36により1/2(0.5)の割合で互いに加算処理されるため、色データのS/N比の向上を図ることができる。
【0089】
次に、「(3/4+1/4)加算モード」における偶数フィールド形成時には、第1チャンネルの色データがビットシフタ33及び加算器34により0.75の割合の色データとされ加算器36に供給され、第2チャンネルの色データがビットシフタ44により0.25の割合の色データとされ加算器36に供給される。そして、両者が加算器36において加算処理され、切り換えスイッチ38を介してビットシフタ40に供給され、ビットシフタ40により通常のレベルの偶数フィールド形成時の色データとされた後、この偶数フィールド形成時の色データが切り換えスイッチ41を介して遅延回路48に供給され、遅延回路48により偶数フィールドのタイミングとされ切り換えスイッチ47及び出力端子49を介して前記記録系側に供給される。
【0090】
また、この「(3/4+1/4)加算モード」における奇数フィールド形成時には、第1チャンネルの色データがビットシフタ33により0.25の割合の色データとされ加算器36に供給され、第2チャンネルの色データが遅延回路42により第1チャンネルの色データと同じタイミングとされ、ビットシフタ44及び加算器45により0.75の割合の色データとされ加算器36に供給される。そして、加算器36において両者が加算処理され、切り換えスイッチ38を介してビットシフタ40に供給され、ビットシフタ40により通常のレベルの奇数フィールド形成時の色データとされた後、この奇数フィールド形成時の色データが切り換えスイッチ41、47及び出力端子49を介して前記記録系側に供給される。
【0091】
この「(3/4+1/4)加算モード」においては、偶数フィールド形成時及び奇数フィールド形成時に各フィールドの色データを、0.75+0.25の割合、或いは0.25+0.75の割合で加算処理することができ、加算後にビットシフタ40により通常のレベルとされ、最終的には出力端子49から出力される時に、垂直方向の解像度の劣化を防止すると共に、S/N比を改善した画像データの記録を可能とすることができる。
【0092】
なお、この「(3/4+1/4)加算モード」において、偶数フィールドの色データの形成時には、前記0.75の割合で第1チャンネルの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御し、一方、奇数フィールドの色データの形成時には、前記0.25の割合で第1チャンネルの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.75の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御することとした。
【0093】
しかし、この切り換え制御において、この他、偶数フィールドの色データの形成時には、前記0.25の割合で第1チャンネルの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.75の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御し、一方、奇数フィールドの色データの形成時には、前記0.75の割合で第1チャンネルの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御するようにしてもよい。
【0094】
また、第1回目の偶数フィールドの色データの形成時には、0.75の割合で第1チャンネルの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御し、第2回目の偶数フィールドの色データの形成時には、0.25の割合で第1チャンネルの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.75の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御し、第3回目の偶数フィールドの色データの形成時には、0.75の割合で第1チャンネルのの色データを選択するように切り換えスイッチ35を切り換え制御すると共に、0.25の割合で第2チャンネルの色データを選択するように切り換えスイッチ46を切り換え制御する等のように、同じ偶数フィールドの色データの形成時においても0.25の割合で第1チャンネルの色データ及び0.75の割合で第1チャンネルの色データを交互に選択するように切り換えスイッチ35を切り換え制御するようにしてもよい。
【0095】
この場合、切り換えスイッチ46は、切り換えスイッチ35が0.75の割合で第1チャンネルの色データを選択するように切り換え制御された際には、0.25の割合で第2チャンネルの色データを選択するように切り換え制御され、また、切り換えスイッチ35が0.25の割合で第1チャンネルの色データを選択するように切り換え制御された際には、0.75の割合で第2チャンネルの色データを選択するように切り換え制御される等のように、各切り換えスイッチ35、46からの色データが加算器36で加算処理された際に、1の割合の色データが加算器36で形成されるように切り換え制御されることとなる。
【0096】
このように、当該デジタルビデオカメラ装置は、例えばユーザの選択により、撮像モード検出回路13により検出された撮像モードに応じて、或いは飽和検出回路15により検出された各フィールドの撮像データの飽和レベルに応じて輝度データ及び色データの各出力モードをそれぞれ選択することができる。これにより、ユーザが所望する画像の表示を可能とする出力モードの選択を可能とすることができる。
【0097】
なお、前述の説明では各輝度データ或いは各色データを、0.25+0.75の割合で加算処理することとしたが、これは、0.30+0.70の割合で加算処理し、或いは0.40+0.60の割合で加算処理する等のように他の割合でそれぞれ加算処理するようにしてもよい。ただ、0.25+0.75の割合で加算処理することとした場合、ビットシフタ33、44により1ビットシフトダウンするだけで0.25の割合の輝度データ或いは色データを形成することができ、この0.25の割合の輝度データ或いは色データと、0.5の割合の輝度データ或いは色データとを加算器34、45で加算処理することで0.75の割合で輝度データ或いは色データを形成することができる。このため、ビットシフタと加算器という、簡単な回路により所定の割合で加算処理された輝度データ或いは色データを形成することができ、フレーム/フィールド変換回路10の構成の簡略化及びローコスト化を図ることができる。
【0098】
最後に、上述の実施の形態の説明では、本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体をデジタルビデオカメラ装置に適用して説明したが、これは本発明の一実施形態にすぎない。本発明は、この他、例えば記録系を持たないカメラ装置やコンピュータ装置の画像処理系等のように電気的に画像情報の取り扱いを行う装置であればどのような装置でも適用可能である。さらに、電気的な画像情報としては、デジタル的に取り扱う装置のみならず、アナログ的に取り扱う装置であってもよい。そして、以上説明した実施の形態以外であっても、本発明に係る技術的思想を逸脱しない範囲であれば、設計等に応じて種々の変更が可能であることは勿論である。
【0099】
【発明の効果】
本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体によれば、とくに、1枚のフレーム画像を第1のフィールド情報及び第2のフィールド情報とに分割して出力する撮像部と、前記撮像部から出力される前記第1及び前記第2のフィールド情報が格納されるメモリから第1及び第2のフィールド情報を夫々独立して読み出した後に加算処理する加算処理部とを備え、非常に簡易な構成にてこの加算処理を実現させることで、画像情報の周波数特性及びS/N比を改善して、表示画像の画質の向上を図ることができる。
更に、第1のフィールド情報と第2のフィールド情報とを加算処理しない非加算モードを設けたり、前記第1のフィールド情報と前記第2のフィールド情報との飽和状態を検出し、その検出結果に応じて加算比率を変更することにより、解像度の低下やフリッカの発生を抑えつつ、撮像情報の状況に応じた適切な画像情報を出力できる。
【図面の簡単な説明】
【図1】本発明に係る画像出力装置及び画像出力プログラムを記憶した記憶媒体を適用した実施の形態のデジタルビデオカメラ装置の撮像系のブロック図である。
【図2】前記実施の形態のデジタルビデオカメラ装置の撮像系に設けられている輪郭補償回路のブロック図である。
【図3】前記輪郭補償回路が画像データの周波数帯域に対して輪郭補償処理を施す際に用いられる輪郭補償係数を説明するための周波数特性図である。
【図4】前記輪郭補償回路が画像データの周波数帯域に対して輪郭補償処理を施す際に用いられる輪郭補償係数のうち、高解像度モードの際に用いられる輪郭補償係数を説明するための周波数特性図である。
【図5】前記実施の形態のデジタルビデオカメラ装置の撮像系に設けられているフレーム/フィールド変換回路の出力特性を説明するための図である。
【図6】輝度データ用の前記フレーム/フィールド変換回路のブロック図である。
【図7】色データ用の前記フレーム/フィールド変換回路のブロック図である。
【符号の説明】
1…撮像部
2…自動利得制御回路(AGC)
3…アナログ/デジタル変換器
4…ローパスフィルタ(LPF)
5…ガンマ補正回路
6…輪郭補償回路
7…加算器
8…メモリ
9…電子ズーム回路
10…フレーム/フィールド変換回路
12…ズーム倍率検出回路
13…撮像モード検出回路
14…補償周波数帯域選択回路
15…飽和検出回路
16…変換特性選択回路
17…制御回路
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to an image output apparatus suitable for an image processing system of a video camera apparatus, a camera apparatus, a computer apparatus, etc., and a storage medium storing an image output program.
[0002]
[Prior art]
2. Description of the Related Art Nowadays, a digital video camera device is known that digitizes an image signal obtained by imaging a desired subject and records it on a video cassette tape.
[0003]
This digital video camera apparatus captures imaging light by a CCD image sensor and forms an analog imaging signal corresponding to the amount of the imaging light. This imaging signal is amplified with an appropriate gain and digitized, then subjected to gamma correction processing and supplied to the contour compensation circuit. The contour compensation circuit forms contour compensation data in which a specific frequency of the imaging data is emphasized by using a fixed contour compensation coefficient, and adds this to the original imaging data to perform contour compensation processing on the imaging data. Is supplied to an electronic zoom circuit.
[0004]
The electronic zoom circuit performs, for example, a line interpolation process or the like on the imaging data subjected to the contour compensation process so as to obtain a magnification specified by the user, and electrically enlarges and outputs the subject image. The imaging data subjected to this electronic zoom processing is temporarily stored in a frame memory and read out for each field by the image output circuit in accordance with the recording rate. Then, a predetermined video process is performed and recorded on a video cassette tape.
[0005]
[Problems to be solved by the invention]
However, in the conventional digital video camera device, the image data once stored in the frame memory is read and recorded by the image output circuit as it is divided for each field, so in the output stage from this frame memory, There is a problem that image data cannot be processed at all and the image quality cannot be improved. The characteristics of the imaging data differ depending on, for example, the imaging conditions and the imaging modes, and it is desired to develop a digital video camera device that can change the characteristics of the imaging data to be output (recorded) in accordance with these.
[0006]
The present invention has been made in view of the above-described problems. For example, it is an object of the present invention to provide an image output apparatus capable of changing the characteristics of image information output for each imaging condition, imaging mode, and the like, and a storage medium storing an image output program. And
[0007]
[Means for Solving the Problems]
An image output apparatus and a storage medium storing an image output program according to the present invention have the following characteristic apparatus configuration and image output program steps in order to solve the above-described problems.
[0008]
That is, the image output apparatus according to the present invention provides a single frame image to solve the above-described problem.The first fieldInformation andSecond fieldInformation andDivided intoAn imaging unit to output, and the output from the imaging unitThe first and second fields from the memory storing the first and second field information Do After reading the information independentlyAddition processingTheAnd saidFirst fieldInformation or saidSecond fieldWhen forming image information having the same number of lines as the information,First fieldEven line signal in information and saidSecond fieldA first addition mode for adding and outputting odd line signals adjacent to the even line signal in the information at a ratio of α: β, and adding the even line signal and the odd line signal at a ratio of β: α And an addition processing unit that forms the image information by switching the second addition mode to be output in field units, and sets the values of α and β.Depending on user settingsIt can be changed as appropriate.
[0009]
In the above-described image output device according to the present invention, the imaging unit outputs theFirst fieldInformation and saidSecond fieldSaturation detection means for detecting a saturation state with information is provided, and an addition ratio between the even line signal and the odd line signal is changed according to a detection result in the saturation detection means.
[0010]
In the image output apparatus according to the present invention described above, the addition processing unit does not add the even line signal and the odd line signal and performs processing on the even line information and the odd line information in field units. A non-addition mode for switching to form the image information is provided.
[0011]
In addition, a storage medium storing an image output program according to the present invention provides a single frame image captured by an imaging unit in order to solve the above-described problem.The first fieldInformation andSecond fieldInformation andDivided intoThe imaging information output step to output and the imaging information output step to output the imaging information output stepThe first and second fields from the memory storing the first and second field information Do After reading the information independentlyAddition processingTheAnd saidFirst fieldInformation or saidSecond fieldWhen forming image information having the same number of lines as the information,First fieldEven line signal in information and saidSecond fieldA first addition mode for adding and outputting odd line signals adjacent to the even line signal in the information at a ratio of α: β, and adding the even line signal and the odd line signal at a ratio of β: α An image output program comprising an addition processing step for switching the second addition mode to be output in a field unit to form the image information is stored.
[0012]
The image output apparatus and the storage medium storing the image output program according to the present invention have the characteristic apparatus configuration and the image output program steps as described above, so that each piece of image information at an optimum ratio according to the case. The image quality can be improved by improving the frequency characteristics and the S / N ratio.
[0013]
DETAILED DESCRIPTION OF THE INVENTION
Preferred embodiments of an image output apparatus and a storage medium storing an image output program according to the present invention will be described below in detail with reference to the drawings.
[0014]
The image output apparatus and the storage medium storing the image output program according to the present invention can be applied to a digital video camera apparatus. This digital video camera apparatus forms imaging data that is a digital electrical signal based on imaging light captured by a CCD image sensor, and records this imaging data on a so-called digital video cassette tape. .
[0015]
An image pickup system of such a digital video camera apparatus is configured as shown in FIG. 1, and an image pickup unit 1 that picks up an image of a subject and outputs an image pickup signal corresponding to the image pickup light, and an image pickup from the image pickup unit 1. An automatic gain control circuit 2 (AGC circuit) that amplifies a signal with a predetermined gain and outputs it, and an A / D conversion that converts an imaging signal that is an analog signal from the AGC circuit 2 into imaging data that is digital data and outputs it 3, a low-pass filter 4 (LPF) that removes high-frequency noise components from the imaging data from the A / D converter 3, and a gamma correction circuit 5 that performs gamma correction processing on the imaging data via the LPF 4. is doing.
[0016]
In addition, the imaging system forms a contour compensation data for performing contour compensation processing for a predetermined frequency band of the imaging data from the gamma correction circuit 5 and outputs the contour compensation circuit 6, and the contour compensation circuit 6. An adder 7 for performing contour compensation processing on a predetermined frequency band of the imaging data by adding the contour compensation data from the image data to the imaging data (original imaging data) from the gamma correction circuit 5; The image data supplied via the adder 7 is temporarily stored and controlled in the memory 8, and an electronic image is enlarged or reduced (electronic zoom) based on the image data read from the memory 8. Frame / field in which the image data in the frame form from the zoom circuit 9 and the electronic zoom circuit 9 is converted to the image data in the field form and output via the output terminal 11 And a circuit 10. As will be described later, the digital video camera apparatus according to the present embodiment is characterized in that the contour compensation circuit 6 is provided in the front stage of the electronic zoom circuit 9.
[0017]
The imaging system also includes a zoom magnification detection circuit 12 that detects a zoom magnification in the optical zoom of the imaging unit 1 and the electronic zoom of the electronic zoom circuit 9, an imaging mode detection circuit 13 that detects an imaging mode, and contour compensation processing. Based on the compensation frequency band selection circuit 14 for enabling the user to select the frequency band to be applied and the saturation level of the CCD image sensor provided in the imaging unit 1, the imaging signal output from the imaging unit 1 A saturation detection circuit 15 that detects the presence or absence of saturation and a conversion characteristic selection circuit 16 that enables the user to select the output form of the imaging signal of the frame / field conversion circuit 10 are provided.
[0018]
In addition, the imaging system performs system control of the entire digital video camera device, and in particular, based on each detection output or selection output from the zoom magnification detection circuit 12, the imaging mode detection circuit 13, and the compensation frequency band selection circuit 14. Then, contour compensation processing is performed on a predetermined frequency band of the imaging signal, and frame / field conversion is performed based on each detection output or selection output from the imaging mode detection circuit 13, the saturation detection circuit 15, and the conversion characteristic selection circuit 16. A control circuit 17 that controls the output form of the imaging data output from the circuit 10 is provided.
[0019]
The image output apparatus and the storage medium storing the image output program according to the present invention are mainly applied to the frame / field conversion circuit 10 of such a digital video camera apparatus. Although the frame / field conversion circuit 10 is shown as one block in FIG. 1 for convenience of explanation, the actual image output operation is executed by software (of course, it is executed by hardware). May be.) Therefore, the present invention is implemented by the control circuit 17 executing an image output program stored in a storage medium (ROM, RAM, HDD, etc.) inside the control circuit 17 or outside the control circuit 17. It has become. Therefore, for example, the image output program is fetched into the computer device through the Internet and executed, or the image output program stored in the ROM disk is downloaded to the HDD of the computer device and executed. It should be understood that it is in the category.
[0020]
Next, the imaging unit 1 is provided with, for example, a CCD image sensor, and thereby captures imaging light. In addition, as such an imaging means, an imaging tube may be provided instead of the CCD image sensor, thereby capturing imaging light. Further, as the CCD image sensor provided in the imaging unit 1, a field readout type CCD image sensor that reads out and outputs an imaging signal for each field of an even field and an odd field, and images for one frame. It is possible to provide a frame readout type CCD image sensor or the like that reads out signals at a time and divides the imaging signals for one frame into imaging signals for each field and outputs them.
[0021]
As will be described later, in this digital video camera apparatus, contour compensation processing is performed on luminance data (Y data). The data processing lines from the imaging unit 1 to the frame / field conversion circuit 10 shown in FIG. 1 show only the data processing line for luminance data among the imaging data composed of luminance data and color data (color difference data Cr, Cb). However, when the field readout type CCD image sensor is provided, luminance data of each field is output, so that there are two data processing lines for each field (data for even fields). (2 processing lines and odd field data processing lines in total)) When the frame readout type CCD image sensor is provided, the luminance data of each field divided from the frame is output in order. As shown in FIG. 1, there is one data processing line. It is to be understood that.
[0022]
Although the description will be given assuming that the contour compensation processing is performed on the luminance data, the contour compensation processing may be performed on the color data. Even in this case, the operation of the contour compensation circuit 6 described later is applied as it is, and contour compensation processing is performed on a predetermined frequency band of the color data by the contour compensation coefficient for color data.
[0023]
Further, the imaging unit 1 is provided with an optical zoom function (optical zoom), and the subject image is enlarged or reduced to a desired magnification in accordance with a user operation. The optical zoom and the electronic zoom can be switched at a predetermined magnification. Specifically, for example, the subject image is optically enlarged in a range of 1 to 20 times, and enlarged to 20 times or more. In this case, switching from optical zoom to electronic zoom is performed so that the subject image optically magnified 20 times is electrically magnified up to 4 times. Accordingly, it is possible to enlarge the subject image up to 80 times in total including the optical zoom and the electronic zoom. Since such a configuration is an example, it is needless to say that a desired value (magnification) may be set according to the design or the like.
[0024]
Next, the operation of the digital video camera apparatus of the embodiment having such a configuration will be described.
[0025]
First, when imaging of a desired subject is started, the imaging unit 1 receives imaging light of the subject with a CCD image sensor and forms an analog imaging signal corresponding to the amount of the received imaging light. Note that the zoom magnification of the subject image to be imaged can be optically varied according to the user's operation by the optical zoom function provided in the imaging unit 1.
[0026]
The image pickup signal from the image pickup unit 1 is amplified with a predetermined gain by the AGC circuit 2, digitized by the A / D converter 3, the high frequency noise component is removed by the LPF circuit 4, and the gamma correction circuit 5 is subjected to gamma correction processing and supplied to the contour compensation circuit 6 and the adder 7, and the contour compensation data from the contour compensation circuit 6 is added by the adder 7 to perform contour compensation for a predetermined frequency band. Processing is performed. Then, writing is controlled in the memory 8 in units of frames, and an electronic zoom circuit 9 performs an electrical enlargement process of the subject image by a line interpolation process or the like in accordance with a user operation, and a frame / field conversion circuit 10 outputs an output terminal 11. Is output for each field via. The imaging data output via the output terminal 11 is subjected to a predetermined video process process, supplied to a recording system, and digitally recorded on a recording medium such as a digital video cassette tape.
[0027]
Here, the contour compensation circuit 6 has a configuration as shown in FIG. As described above, the data processing lines from the imaging unit 1 to the frame / field conversion circuit 10 shown in FIG. 1 indicate the data processing lines of the imaging data, and the luminance data from the gamma correction circuit 5 is shown in FIG. It is supplied to the input terminal 21.
[0028]
In the digital video camera apparatus according to the present embodiment, the contour compensation circuit 6 is collectively provided in front of the electronic zoom circuit 9, so that the contour compensation processing in the horizontal direction and the vertical direction is collectively performed. . For this reason, the contour compensation circuit 6 is supplied with luminance data in the horizontal direction and the vertical direction according to each contour compensation process under the control of the control circuit 17.
[0029]
Thus, by providing the contour compensation circuit 6 collectively at the front stage of the electronic zoom circuit 9, it is possible to collectively perform the contour compensation processing in the horizontal direction and the vertical direction. These memories can be shared (shared), and the configuration can be simplified.
[0030]
In this example, the contour compensation circuit 6 is collectively provided in the preceding stage of the electronic zoom circuit 9. However, for example, a contour compensation circuit for horizontal contour compensation is provided in the previous stage of the electronic zoom circuit 9. The contour compensation circuit for compensating the vertical contour may be divided and provided at the front stage and the rear stage of the electronic zoom circuit 9 so as to be provided at the rear stage of the electronic zoom circuit 9.
[0031]
Next, the luminance data supplied via the input terminal 21 is supplied to the first delay circuit 22a and the fifth multiplier 24e. The first to fourth delay circuits 22a to 22d are connected in series, respectively, and perform, for example, a delay process for one horizontal line on the supplied luminance data and output. Luminance data output from the first delay circuit 22a is output to the fourth multiplier 24d, luminance data output from the second delay circuit 22b is output to the third multiplier 24c, and output from the third delay circuit 22c. The luminance data thus supplied is supplied to the second multiplier 24b, and the luminance data output from the fourth delay circuit 22d is supplied to the first multiplier 24a.
[0032]
In addition to the luminance data, the multipliers 24a to 24e are supplied with contour compensation coefficient data from the control circuit 17 via the first to fifth input terminals 23a to 23e. As the contour compensation coefficient data, contour compensation processing is performed for a predetermined frequency band of the luminance data by the optical zoom of the imaging unit 1, the zoom magnification in the electronic zoom of the electronic zoom circuit 9, the imaging mode, or the user's selection. Are detected in advance, and are tabulated and stored in the control circuit 17. The control circuit 17 reads predetermined contour compensation coefficient data from the coefficient table in accordance with the zoom magnification, the imaging mode, or the user's selection, and supplies this to the multipliers 24a to 24e.
[0033]
Specifically, the zoom magnification in the optical zoom and electronic zoom is detected by the zoom magnification detection circuit 12 shown in FIG. The zoom magnification detection circuit 12 detects the zoom magnification in accordance with, for example, the operation time of an imaging magnification variable key provided in the digital video camera device. When the zoom magnification is detected, the detection output is controlled. This is supplied to the circuit 17. The control circuit 17 reads predetermined contour compensation coefficient data from the coefficient table in accordance with the zoom magnification detection output, and supplies it to the multipliers 24a to 24e.
[0034]
More specifically, the zoom magnification of the electronic zoom will be described as an example. When the zoom magnification is 1 to 2 times, as shown in FIG. The contour compensation coefficient data corresponding to the substantially flat frequency characteristic from the high frequency to the high frequency is used. In this case, for example, a value of “0.5” is supplied as the first contour compensation coefficient data K1 to the third multiplier 24c via the third input terminal 23c, and a value of “−0.166” is the first contour compensation coefficient data K1. The second contour compensation coefficient data K2 is supplied to the second and fourth multipliers 24b and 24d via the second and fourth input terminals 23b and 23d, and the value of “−0.083” is the third contour. The compensation coefficient data K3 is supplied to the first and fifth multipliers 24a and 24e via the first and fifth input terminals 23a and 23e.
[0035]
In addition, when the zoom magnification of the electronic zoom is 2 to 3 times, a frequency that linearly extends from the low range to the mid range and gradually decreases in level from the mid range to the high range as shown in FIG. Contour compensation coefficient data corresponding to the characteristics is used. In this case, for example, a value of “0.5” is supplied as first contour compensation coefficient data K1 to the third multiplier 24c via the third input terminal 23c, and a value of “−0.083” is supplied to the first contour compensation coefficient data K1. The second contour compensation coefficient data K2 is supplied to the second and fourth multipliers 24b and 24d via the second and fourth input terminals 23b and 23d, and the value of “−0.166” is the third contour. The compensation coefficient data K3 is supplied to the first and fifth multipliers 24a and 24e via the first and fifth input terminals 23a and 23e.
[0036]
Further, when the zoom magnification of the electronic zoom is 3 to 4 times, as shown in FIG. 3C, the linear zoom extends from the low range to the mid range and linearly decreases from the mid range to the high range. The contour compensation coefficient data corresponding to the frequency characteristic of the second curve is used. In this case, for example, a value of “0.5” is supplied as the first contour compensation coefficient data K1 to the third multiplier 24c via the third input terminal 23c, and a value of “± 0” is supplied to the second contour compensation coefficient data K1. The contour compensation coefficient data K2 is supplied to the second and fourth multipliers 24b and 24d via the second and fourth input terminals 23b and 23d, and the value of “−0.25” is the third contour compensation coefficient. Data K3 is supplied to the first and fifth multipliers 24a and 24e via the first and fifth input terminals 23a and 23e.
[0037]
The imaging mode selected by the user is detected by the imaging mode detection circuit 13 shown in FIG. The imaging mode detection circuit 13 is configured to detect an imaging mode based on, for example, an operation state of an imaging mode selection key provided in the digital video camera device. To supply. The control circuit 17 reads predetermined contour compensation coefficient data from the coefficient table according to the detection output of the imaging mode, and supplies it to the multipliers 24a to 24e.
[0038]
For example, when the high resolution mode is selected from among a plurality of imaging modes, contour compensation coefficient data corresponding to frequency characteristics extending approximately linearly from a low frequency range to a high frequency range is used as shown in FIG. In this case, for example, a value of “0.5” is supplied as the first contour compensation coefficient data K1 to the third multiplier 24c via the third input terminal 23c, and a value of “−0.25” is supplied. The second contour compensation coefficient data K2 is supplied to the second and fourth multipliers 24b and 24d via the second and fourth input terminals 23b and 23d, and the value of “± 0” is the third contour compensation coefficient data. Data K3 is supplied to the first and fifth multipliers 24a and 24e via the first and fifth input terminals 23a and 23e.
[0039]
The frequency band to be subjected to the contour compensation process selected by the user is detected by the compensation frequency band selection circuit 14 shown in FIG. The compensation frequency band selection circuit 14 is used by the user depending on the operation state of a key for selecting a frequency band for which contour compensation processing is performed on the digital video camera device, such as “low range, mid range, high range”. When the frequency band is detected, the detection output is supplied to the control circuit 17. The control circuit 17 reads predetermined contour compensation coefficient data from the coefficient table in accordance with the detection output of this frequency band, and supplies it to the multipliers 24a to 24e.
[0040]
Such contour compensation coefficient data is a value obtained by the applicant of the present invention by repeating trial manufacture experiments on how much contour compensation processing is performed in which frequency band to obtain a good display image. Also, the quality of the display image is not uniquely determined due to problems of personal preference. For this reason, in the digital video camera apparatus, the user can select a frequency band to be subjected to the contour compensation process so that each user's favorite image can be obtained.
[0041]
Further, when the subject image is enlarged by electronic zoom, so-called aliasing noise is generated. Therefore, a low-pass filter is required before the electronic zoom circuit 9 in order to prevent this, but the contour compensation coefficient data is The generated aliasing noise can be reduced. Since a low-pass filter requires many taps, providing this complicates the configuration. However, in the digital video camera apparatus, the contour compensation coefficient data reduces aliasing noise generated by electronic zoom. Since it is a possible value, a low-pass filter can be eliminated and the configuration can be simplified.
[0042]
The first multiplier 24a multiplies the luminance data supplied from the fourth delay circuit 22d and the third contour compensation coefficient data K3 supplied via the first input terminal 23a, and performs a multiplication process on the data. 1 is supplied to the adder 25a. The second multiplier 24b multiplies the luminance data supplied from the third delay circuit 22c and the second contour compensation coefficient data K2 supplied via the second input terminal 23b, and performs the multiplication process. 1 is supplied to the adder 25a. The first adder 25a adds the multiplication output from the first multiplier 24a and the multiplication output from the second multiplier 24b, and supplies this to the third adder 25c.
[0043]
Similarly, the third multiplier 24c multiplies the luminance data supplied from the second delay circuit 22b and the first contour compensation coefficient data K1 supplied via the third input terminal 23c, This is supplied to the subtractor 26.
[0044]
The fourth multiplier 24d multiplies the luminance data supplied from the first delay circuit 22a and the second contour compensation coefficient data K2 supplied via the fourth input terminal 23d, Is supplied to the second adder 25b, and the fifth multiplier 24e supplies luminance data directly supplied from the input terminal 21 and third contour compensation coefficient data K3 supplied via the fifth input terminal 23e. Are supplied to the second adder 25b. The second adder 25b adds the multiplication output from the fourth multiplier 24d and the multiplication output from the fifth multiplier 24e, and supplies this to the third adder 25c.
[0045]
The third adder 25c performs addition processing on the respective addition outputs from the first and second adders 25a and 25b, and supplies this to the subtractor 26. The subtracter 26 subtracts the addition output from the third adder 25c from the multiplication output from the third multiplier 24c, and this subtraction output is shown in FIG. 1 via the output terminal 27 as contour compensation data. This is supplied to the adder 7.
[0046]
The adder 7 adds the luminance data supplied from the gamma correction circuit 5 and the contour compensation data from the contour compensation circuit 6 so that the luminance data is predetermined according to the zoom magnification or the imaging mode. Contour compensation processing is applied to the frequency band of and supplied to the memory 8. The memory 8 temporarily stores the luminance data supplied in units of fields in units of frames, and supplies the luminance data in units of frames to the frame / field conversion circuit 10 via the electronic zoom circuit 9. As will be described in detail later, the frame / field conversion circuit 10 converts the luminance data supplied in units of frames into luminance data for each field, and supplies this to the recording system via the output terminal 11.
[0047]
As described above, the digital video camera apparatus performs contour compensation processing on the frequency band of the image information in accordance with the zoom magnification, the imaging mode, or the user's selection. Thereby, the optimal contour compensation process according to the user's operation can be made possible. Therefore, it is possible to prevent the deterioration of the S / N ratio and the frequency characteristic, which have been problems when performing the high magnification electronic zoom.
[0048]
Specifically, for example, when imaging is performed at an infinite object distance (reduction: wide side) using electronic zoom, for example, it is generally known that a high-frequency component increases in the display image. In this case, the high-frequency component of the display image can be emphasized by using contour compensation coefficient data having frequency characteristics as shown in FIG. 3A to emphasize the high-frequency region of 5.4 MHz to 6.75 MHz. A better display image can be obtained. On the other hand, it is generally known that high frequency components are reduced in the displayed image when imaging is performed at a close subject distance (enlargement: telephoto side) using electronic zoom. In this case, the contour compensation coefficient data having frequency characteristics as shown in FIG. 3B is used to emphasize the middle range of 2.7 MHz to 5.05 MHz, so that the surface of the face is enlarged when a person is enlarged. It can be made to appear gently, and a better display image can be obtained.
[0049]
Further, the digital video camera apparatus prevents the inconvenience that the image quality is deteriorated due to the electronic zoom because the contour compensation coefficient data used for the contour compensation processing is a value that can reduce the aliasing noise during the electronic zoom. In addition, the low-pass filter required in the previous stage of the electronic zoom circuit 9 can be omitted, so that the configuration can be simplified and the cost can be reduced.
[0050]
Next, in the digital video camera device, the frame / field conversion circuit 10 converts the frame-by-frame imaging data read from the memory 8 into field-by-field imaging data, and outputs it. “Non-addition mode” in which the imaged data of each field is output as it is without addition processing, and “(1/2 + 1/2) addition mode” in which the imaged data of each field is added and processed by ½ each other. And a total of three output modes: “(3/4 + 1/4) addition mode” in which 3/4 of the imaging data of one field and 1/4 of the imaging data of the other field are added and output. Is selectable.
[0051]
The frequency characteristics of the non-addition mode are such that the imaging data of each field shows a flat characteristic from the low range to the high range as shown by the solid line in FIG. As shown by the dotted line in the figure, the frequency characteristics are such that the imaging data of each field gradually falls from the low range to the high range. Further, the frequency characteristic of the (3/4 + 1/4) addition mode is an intermediate characteristic between the non-addition mode and the (1/2 + 1/2) addition mode, as indicated by a one-dot chain line in FIG. . Such an output mode can be selected by the user operating the conversion characteristic selection circuit 16 shown in FIG. 1, or further according to the imaging mode detected by the imaging mode detection circuit 13, further detecting saturation. Each can be selected according to the saturation level of the imaging data of each field detected by the circuit 15. When the output mode is selected by the conversion characteristic selection circuit 16, the control circuit 17 gives priority to this, and in other cases, the control circuit 17 selects the optimum output mode according to the imaging mode or the saturation level. The field conversion circuit 10 is controlled.
[0052]
Here, the saturation level will be described. When the CCD image sensor provided in the imaging unit 1 receives a large amount of imaging light, each solid-state imaging element is saturated. Although the sensitivity characteristics of the respective solid-state image sensors are the same, there is actually a sensitivity characteristic error or the like, which causes a difference in the level of the imaging data of each field output. Then, there arises a problem that flicker occurs when an image is displayed. For this reason, the digital video camera apparatus detects the saturation level of the imaging data of each field by the saturation detection circuit 15, and the optimum output mode is selected from the output modes according to the detection output. The output mode is selected.
[0053]
Next, the frame / field conversion circuit for luminance data in the frame / field conversion circuit 10 is configured as shown in FIG. 6, and even field (even) luminance data is input for each horizontal line. The luminance data of the odd field (odd) is supplied via the terminal 31 and is supplied via the input terminal 32 for each horizontal line.
In the following description of FIG. 6, one frame image data imaged by the imaging unit 1 is composed of even field (even) data and odd field (odd) data, and the data amount of one frame image data is 1. The ratio of even-numbered field data and odd-numbered field data is 0.5 for each frame image data.
Therefore, in the following description, the data amount of even field (even) luminance data input to the input terminal 31 and the data amount of odd field (odd) luminance data input to the input terminal 32 are one sheet. It is assumed that the data amount is 0.5 in proportion to the data amount of the frame image data.
In this embodiment, the luminance data of the even field (even) having a ratio of 0.5 inputted to the input terminal 31 and the luminance data of the odd field (odd) having a ratio of 0.5 inputted to the input terminal 32 are used. The case where the image data in the even field formation and the image data in the odd number field formation are output as they are from an output terminal 49 to be described later is referred to as “non-addition mode”. To do.
Also, the luminance data of the even field (even) at a ratio of 0.5 input to the input terminal 31 and the luminance data of the odd field (odd) at a ratio of 0.5 input to the input terminal 32 are α: After the addition processing at the ratio of β, when the image data at the time of forming the even field and the image data at the time of forming the odd number field are output from the output terminal 49 to be described later with the same data amount as the even field or odd field. , Α and β are both referred to as “(1/2 + 1/2) addition mode”, and when either α or β is 0.75 and the other is 0.25, “(3 / 4 + 1/4) addition mode ".
[0054]
In FIG. 6, first, when the “non-addition mode” is executed in which the luminance data of each field is output without being added, the control circuit 17 selects the selected terminal 43a by the selection terminal 43c. The changeover switch 43 is controlled to be changed, the changeover switch 38 is changed over so that the selected terminal 38a is selected by the selection terminal 38c, and the changeover switch 47 is changed so that the selected terminal 47b is selected by the selection terminal 47c. At the same time, the selector switch 41 is controlled to be switched so that the selected terminal 41a is selected by the selection terminal 41c. When the even field is formed, the selector switch 37 is controlled so that the selected terminal 37a is selected by the selection terminal 37c, and when the odd field is formed, the selection terminal 37b is selected by the selection terminal 37c.
[0055]
Thereby, when the even field is formed in the “non-addition mode”, the luminance data of the even field supplied via the input terminal 31 is supplied to the delay circuit 48 via the changeover switches 37 and 38, the limiter 39 and the changeover switch 41. The delay circuit 48 performs a delay process for one horizontal line, for example, and outputs it to the recording system side via the changeover switch 47 and the output terminal 49. This is repeated over all the lines in the field. The image data when the even field is formed in the “non-addition mode” is obtained.
Further, when the odd field is formed in the “non-addition mode”, the luminance data of the odd field supplied via the input terminal 32 is sent to the delay circuit 48 via the changeover switches 43, 37, 38, the limiter 39 and the changeover switch 41. For example, the delay circuit 48 performs a delay process for one horizontal line, and outputs it to the recording system side via the changeover switch 47 and the output terminal 49. This is repeated over all the lines in the field. Image data at the time of forming odd fields in the “non-addition mode” is obtained. As described above, the frequency characteristic of the image data in the “non-addition mode” is as shown by a solid line in FIG.
[0056]
Next, when the “(1/2 + 1/2) addition mode” in which the imaging data of each field is added to each other by half and output is executed, the control circuit 17 uses the selection terminal 43c when the even field is formed. The selection terminal 43a is selected, and the changeover switch 43 is controlled to select the selection terminal 43b with the selection terminal 43c when the odd field is formed, and further, the selection terminal 38c is selected when the even field and the odd and even field are formed. The selector switch 38 is controlled to be switched so that the selection terminal 38b is selected, and the selector switch 41 is controlled to select the selected terminal 41b with the selection terminal 41c in order to select the output from the bit shifter 40.
[0057]
In addition to the switching control, the control circuit 17 controls the switching switch 35 so that the selected terminal 35b is selected by the selection terminal 35d, and switches so that the selected terminal 46b is selected by the selection terminal 46d. The switch 46 is controlled to switch, and the selected terminal 47b is selected by the selection terminal 47c to select the luminance data from the delay circuit 48 when the even field is formed, while the selected terminal 47a is selected by the selection terminal 47c when the odd field is formed. The changeover switch 47 is controlled to be selected.
[0058]
Thereby, when forming even field luminance data in the “(1/2 + 1/2) addition mode”, the even field luminance data of 0.5 supplied through the input terminal 31 is transmitted via the changeover switch 35. Then, the luminance data of the odd field at a ratio of 0.5, which is supplied to the adder 36 and supplied via the input terminal 32, is supplied to the adder 36 via the changeover switches 43 and 46. The adder 36 adds luminance data from the changeover switches 35 and 46 to form 1.0 luminance data, and supplies the luminance data to the bit shifter 40 via the changeover switch 38.
[0059]
The luminance data of the ratio of 1.0 supplied to the bit shifter 40 is obtained by adding each luminance data of the even field of the ratio of 0.5 and the odd field of the ratio of 0.5. The luminance data is twice that of normal. For this reason, the bit shifter 40 shifts down the luminance data by one bit, thereby reducing the luminance data of the double level to a half level and the level 1 as in the normal luminance data. This is supplied to the delay circuit 48. The delay circuit 48 performs delay processing for one horizontal line, for example, on the luminance data from the bit shifter 40 to obtain even field timing, and this is sent to the recording system side via the changeover switch 47 and the output terminal 49. Supply. This is repeated over all the lines in the field to obtain image data when forming an even field in the “(1/2 + 1/2) addition mode”.
[0060]
On the other hand, when the luminance data of the odd field in the “(1/2 + 1/2) addition mode” is formed, the luminance data of the even field at a ratio of 0.5 supplied via the input terminal 31 is sent via the changeover switch 35. The luminance data of the odd-numbered field of 0.5 supplied to the adder 36 and supplied via the input terminal 32 is subjected to, for example, a delay process for one horizontal line by the delay circuit 42, so that The luminance data of the even field supplied via the input terminal 31 is synchronized with the timing and supplied to the adder 36 via the changeover switches 43 and 46. The adder 36 adds luminance data from the changeover switches 35 and 46 to form 1.0 luminance data, and supplies the luminance data to the bit shifter 40 via the changeover switch 38.
[0061]
Similarly to the above, the bit shifter 40 shifts down the supplied luminance data by one bit, thereby reducing the luminance data of the double level to a half level and the same level as the normal luminance data. This is supplied to the recording system side via the changeover switches 41 and 47 and the output terminal 49. This is repeated over all the lines in the field to obtain image data when forming an odd field in the “(1/2 + 1/2) addition mode”.
[0062]
As a result, when the even field is formed and the odd field is formed in the “(1/2 + 1/2) addition mode”, the luminance data of each field is added to each other by 1/2 to improve the S / N ratio. (See dotted line in FIG. 5) can be recorded.
[0063]
Next, when “(3/4 + 1/4) addition mode” is executed in which 3/4 of the luminance data of one field and 1/4 of the luminance data of the other field are added and output, control is performed. The circuit 17 controls the changeover switch 43 so that the selection terminal 43a is selected by the selection terminal 43c when the even field is formed, and the selection terminal selects the luminance data of the even field at a rate of 0.75 as will be described later. The changeover switch 35 is controlled so as to select the selected terminal 35a at 35d, and the selected terminal 46c is selected at the selection terminal 46d to select the luminance data of the odd field at a rate of 0.25 as will be described later. The changeover switch 46 is controlled so that the delay output from the delay circuit 48 is selected and the selection terminal 47c selects the selected terminal. Controls switching the switch 47 is switched so as to select the 7b.
[0064]
Further, when the odd field is formed, the changeover switch 43 is controlled so as to select the selected terminal 43b by the selection terminal 43c, and the selection terminal 35d selects the luminance data of the even field at a rate of 0.25 as will be described later. The changeover switch 35 is controlled so as to select the selected terminal 35c, and the selected terminal 46a is selected by the selection terminal 46d so as to select the luminance data of the odd field at a rate of 0.75 as will be described later. The selector switch 46 is controlled to be switched, and the selector switch 47 is controlled to select the selected terminal 47a by the selection terminal 47c.
[0065]
Further, in both cases of even field formation and odd field formation, the changeover switch 38 is controlled to be switched so that the selection terminal 38b is selected by the selection terminal 38c and the output from the bit shifter 40 is selected. The changeover switch 41 is controlled so as to select the selected terminal 41b with the terminal 41c.
[0066]
Thus, when the even field luminance data is formed in the “(3/4 + 1/4) addition mode”, the even field luminance data supplied via the input terminal 31 is supplied to the adder 34 and the bit shifter. 33. The even field luminance data is 0.5 luminance data. The luminance data of the ratio of 0.25 is formed by shifting down the luminance data of the even field of the ratio of 0.5 by 1 bit by the bit shifter 33, and this is formed into the selected terminal 35c of the adder 34 and the changeover switch 35. To supply. The adder 34 adds the luminance data of the ratio of 0.5 supplied via the input terminal 31 and the luminance data of the ratio of 0.25 from the bit shifter 33 to add 0.75. The luminance data of the even field of the ratio is formed and supplied to the selected terminal 35a of the changeover switch 35.
[0067]
Similarly, at the time of forming even field luminance data in the “(3/4 + 1/4) addition mode”, the odd number field luminance data supplied through the input terminal 32 is supplied by the delay circuit 42. A delay process for one horizontal line is performed and supplied to the bit shifter 44 and the adder 45 via the changeover switch 43.
[0068]
Similarly to the bit shifter 33 described above, the bit shifter 44 shifts down the luminance data of the odd field of 0.5 by 1 bit to form luminance data of 0.25, which is converted by the changeover switch 46. This is supplied to the selection terminal 46c.
[0069]
As described above, the control circuit 17 switches and controls the changeover switch 35 so that the selection terminal 35a is selected by the selection terminal 35d when the even-field luminance data is formed, and the selection terminal 46d controls the selection terminal 46c. The changeover switch 46 is controlled to be selected. As a result, the luminance data of the even field at a rate of 0.75 is supplied to the adder 36 via the changeover switch 35 and the luminance data of the odd field at a rate of 0.25 is supplied via the changeover switch 46. . The adder 36 adds the two to form luminance data of a ratio of 1 having a level twice that of a normal level.
[0070]
The luminance data of the ratio of 1 is supplied to the bit shifter 40 via the changeover switch 38, and is shifted down by one bit to become the luminance data at the time of forming the even field of the normal level. The luminance data of the hour is supplied to the delay circuit 48 via the changeover switch 41. The delay circuit 48 applies the delay processing for, for example, one horizontal line to the luminance data at the time of forming the even field to obtain the even field timing, and supplies this to the recording system side via the changeover switch 47 and the output terminal 49. To do. This is repeated over all the lines in the field to obtain image data when the even field is formed in the “(3/4 + 1/4) addition mode”.
[0071]
Further, the control circuit 17 switches and controls the changeover switch 35 so that the selection terminal 35c is selected by the selection terminal 35d and also selects the selection terminal 46a by the selection terminal 46d when the luminance data of the odd field is formed. The changeover switch 46 is controlled to be switched.
Thus, when forming odd field luminance data in the “(3/4 + 1/4) addition mode”, the even field luminance data of 0.5 supplied through the input terminal 31 is converted to 1 by the bit shifter 33. The luminance data is shifted down by the bit amount to a ratio of 0.25, and is supplied to the adder 36 via the selected terminal 35c and the selection terminal 35d of the changeover switch 35.
On the other hand, the luminance data in the odd-numbered field at a ratio of 0.5 supplied via the input terminal 32 is delayed by one horizontal line by the delay circuit 42, and the bit shifter 44 and the adder are added via the changeover switch 35. 45. The adder 45 adds the luminance data of the ratio of 0.5 supplied via the input terminal 32 and the luminance data of the ratio of 0.25 from the bit shifter 44, thereby adding a ratio of 0.75. The luminance data of the odd field is formed and supplied to the adder 36 via the selected terminal 46a and the selection terminal 46d of the changeover switch 46.
Accordingly, the even field luminance data at a rate of 0.25 is supplied to the adder 36 via the changeover switch 35, and the luminance data of the odd field at a rate of 0.75 is supplied via the changeover switch 46. The adder 36 adds the two to form luminance data of a ratio of 1 having a level twice that of a normal level.
[0072]
The luminance data of the ratio of 1 is supplied to the bit shifter 40 via the changeover switch 38 and is shifted down by 1 bit to be the luminance data at the time of forming the odd-numbered field of the normal level. The luminance data at the time is supplied to the recording system side via the changeover switches 41 and 47 and the output terminal 49. This is repeated over all the lines in the field to obtain image data when forming an odd field in the “(3/4 + 1/4) addition mode”.
[0073]
Thereby, the luminance data of each field is added at a rate of 0.75 + 0.25 or a rate of 0.25 + 0.75 at the time of even field formation and odd field formation in the “(3/4 + 1/4) addition mode”. It is possible to process the image data and to prevent the deterioration of the resolution in the vertical direction and to record the image data (see the one-dot chain line in FIG. 5) having an improved S / N ratio.
[0074]
In the “(3/4 + 1/4) addition mode”, when the even-field luminance data is formed, the changeover switch 35 is controlled so as to select the even-field luminance data at the ratio of 0.75. The changeover switch 46 is controlled so that the luminance data of the odd field is selected at a rate of 0.25, while the luminance data of the even field is selected at the rate of 0.25 when forming the luminance data of the odd field. Thus, the changeover switch 35 is controlled to be switched, and the changeover switch 46 is controlled so as to select the luminance data of the odd field at a rate of 0.75.
[0075]
However, in this changeover control, when forming even field luminance data, the changeover switch 35 is controlled to select the even field luminance data at the rate of 0.25, and at the rate of 0.75. The selector switch 46 is controlled so as to select the luminance data of the odd field. On the other hand, when the luminance data of the odd field is formed, the selector switch 35 is selected so that the luminance data of the even field is selected at the ratio of 0.75. And the changeover switch 46 may be controlled so as to select the luminance data in the odd field at a rate of 0.25.
[0076]
In addition, when the luminance data of the even field is formed for the first time, the changeover switch 35 is controlled so as to select the luminance data of the even field at a rate of 0.75, and the luminance of the odd field at a rate of 0.25. The changeover switch 46 is controlled so as to select data, and the changeover switch 35 is controlled so as to select the luminance data of the even field at a rate of 0.25 at the time of forming the luminance data of the even field for the second time. At the same time, the changeover switch 46 is controlled so as to select the luminance data of the odd field at a ratio of 0.75, and the luminance data of the even field is formed at the ratio of 0.75 at the time of forming the luminance data of the even field for the third time. And the changeover switch 35 is controlled so as to select Even when the luminance data of the same even field is formed, the luminance data of the even field and 0. The changeover switch 35 may be controlled so as to alternately select the luminance data of the even field at a ratio of 75. The same applies to the switching control of the selector switch 46.
[0077]
In this case, the changeover switch 46 selects the luminance data of the odd field at the rate of 0.25 when the changeover switch 35 is controlled to select the luminance data of the even field at the rate of 0.75. When the changeover switch 35 is controlled to select the even field luminance data at a rate of 0.25, the odd field luminance data is selected at a rate of 0.75. When the luminance data from the respective changeover switches 35 and 46 is added by the adder 36, as in the case of the switching control, the luminance data of one ratio is formed by the adder 36. Will be controlled.
[0078]
Next, the above description has been made of the frame / field conversion circuit for luminance data in the frame / field conversion circuit 10. The frame / field conversion circuit 10 includes a frame / field for color data. A conversion circuit is also provided, and its configuration is as shown in FIG.
[0079]
As can be seen from FIG. 7, the frame / field conversion circuit for color data has a configuration in which a dividing circuit 52 is provided at the input stage of the frame / field conversion circuit for luminance data. For this reason, although there is a difference between the luminance data and the color data as the data to be processed, the processing operation is the same. Therefore, in the description of the frame / field conversion circuit for this color data, Parts that show the same operation as the field conversion circuit are denoted by the same reference numerals, and detailed description thereof is omitted.
[0080]
That is, the frame / field conversion circuit for color data is supplied via the input terminal 51 to which color data is supplied and the input terminal 51 in addition to the configuration of the frame / field conversion circuit for luminance data described above. A dividing circuit 52 for dividing the color data into two-channel color data.
[0081]
When such color data frame / field conversion circuit is supplied with color data via the input terminal 51, the dividing circuit 52 converts the color data into color data for the first channel and color data for the second channel. Divided into and output.
[0082]
In the “non-addition mode”, “(1/2 + 1/2) addition mode”, and “(3/4 + 1/4) addition mode”, the same as the above-described frame / field conversion circuit for luminance data. The changeover switches 35, 37, 38, 41, 43, 46, and 47 are controlled to be switched, and color data corresponding to each mode is output.
[0083]
That is, in the “non-addition mode”, when the even field is formed, the color data of the first channel from the dividing circuit 52 is supplied to the limiter 39 via the change-over switches 37 and 38 and is changed to a predetermined number of bits. The signal is supplied to the delay circuit 48 via the switch 41. The delay circuit 48 performs delay processing for one horizontal line, for example, and supplies the recording system side via the changeover switch 47 and the output terminal 49.
[0084]
When the odd field is formed in the “non-addition mode”, the color data of the second channel from the dividing circuit 52 is supplied to the limiter 39 through the change-over switches 43, 37, and 38, and the limiter 39 supplies a predetermined bit. After being counted, it is supplied to the delay circuit 48 via the changeover switch 41. The delay circuit 48 performs delay processing for one horizontal line, for example, and supplies the recording system side via the changeover switch 47 and the output terminal 49.
[0085]
As a result, the color data (non-addition color data) that is switched and controlled for each field by the changeover switch 37 when the even field and odd field are formed in the “non-addition mode” is supplied to the recording system side. It becomes.
[0086]
Next, when an even field is formed in the “(1/2 + 1/2) addition mode”, the color data of the first channel is supplied to the adder 36 via the changeover switch 35, and the color data of the second channel is supplied to the changeover switch 43. , 46 to the adder 36. Then, each color data is added by the adder 36, supplied to the bit shifter 40 via the changeover switch 38, and converted into color data when the even-numbered field is formed at the normal level by the bit shifter 40. The color data is supplied to the delay circuit 48 via the changeover switch 41, the even-field timing is set by the delay circuit 48, and is supplied to the recording system side via the changeover switch 47 and the output terminal 49.
[0087]
Further, when forming an odd field in the “(1/2 + 1/2) addition mode”, the color data of the first channel is supplied to the adder 36 via the changeover switch 35, and the color data of the second channel is supplied by the delay circuit 42. The timing is matched with the color data of the first channel and is supplied to the adder 36 via the changeover switches 43 and 46. Then, each color data is added by the adder 36 and supplied to the bit shifter 40 via the changeover switch 38. After the color data is formed by the bit shifter 40 when the odd-numbered field is formed at the normal level, Color data is supplied to the recording system via the changeover switches 41 and 47 and the output terminal 49.
[0088]
In the “(1/2 + 1/2) addition mode”, the color data of each channel is added to each other at a ratio of 1/2 (0.5) by the adder 36 at the time of even field formation and odd field formation. Therefore, the S / N ratio of color data can be improved.
[0089]
Next, when the even field is formed in the “(3/4 + 1/4) addition mode”, the color data of the first channel is converted into color data of a ratio of 0.75 by the bit shifter 33 and the adder 34 and supplied to the adder 36. The color data of the second channel is converted to color data at a ratio of 0.25 by the bit shifter 44 and supplied to the adder 36. Both are added in the adder 36 and supplied to the bit shifter 40 via the changeover switch 38. The bit shifter 40 sets the color data for forming the even-numbered field at the normal level, and then the color for forming the even-numbered field. Data is supplied to the delay circuit 48 via the changeover switch 41, and the timing of the even field is set by the delay circuit 48 and supplied to the recording system side via the changeover switch 47 and the output terminal 49.
[0090]
In addition, when the odd field is formed in the “(3/4 + 1/4) addition mode”, the color data of the first channel is converted into the color data of the ratio of 0.25 by the bit shifter 33 and supplied to the adder 36, and the second channel. The color data is set to the same timing as the color data of the first channel by the delay circuit 42, and is converted to color data at a ratio of 0.75 by the bit shifter 44 and the adder 45 and supplied to the adder 36. The adder 36 adds both of them and supplies them to the bit shifter 40 via the changeover switch 38. The bit shifter 40 sets the color data for forming the odd-numbered field at the normal level and then the color for forming the odd-numbered field. Data is supplied to the recording system side via changeover switches 41 and 47 and an output terminal 49.
[0091]
In the “(3/4 + 1/4) addition mode”, the color data of each field is added at a ratio of 0.75 + 0.25 or 0.25 + 0.75 at the time of even field formation and odd field formation. After the addition, the bit shifter 40 sets the level to a normal level, and finally, when output from the output terminal 49, the deterioration of the resolution in the vertical direction is prevented and the S / N ratio is improved. Recording can be possible.
[0092]
In the “(3/4 + 1/4) addition mode”, when the color data of the even field is formed, the changeover switch 35 is controlled so as to select the color data of the first channel at the ratio of 0.75. At the same time, the changeover switch 46 is controlled to select the color data of the second channel at a rate of 0.25. On the other hand, when the color data of the odd field is formed, the color of the first channel is set at the rate of 0.25. The changeover switch 35 is controlled so as to select data, and the changeover switch 46 is controlled so as to select the color data of the second channel at a rate of 0.75.
[0093]
However, in this switching control, in addition, when forming even field color data, the switching switch 35 is controlled to select the color data of the first channel at the rate of 0.25, and at the same time 0.75. The changeover switch 46 is controlled so as to select the color data of the second channel at a ratio, while the color data of the first channel is selected at the ratio of 0.75 when forming the color data of the odd field. The changeover switch 35 may be controlled to be switched, and the changeover switch 46 may be controlled to select the color data of the second channel at a rate of 0.25.
[0094]
In addition, when the color data of the even field is formed for the first time, the changeover switch 35 is controlled to select the color data of the first channel at a rate of 0.75, and the second channel is selected at a rate of 0.25. The changeover switch 46 is controlled so as to select the color data of the first channel, and when the color data of the second even field is formed, the changeover switch 35 is selected so as to select the color data of the first channel at a rate of 0.25. In addition to the switching control, the switching switch 46 is controlled to select the color data of the second channel at a rate of 0.75. When the color data of the even-numbered field is formed for the third time, the switching is performed at the rate of 0.75. The changeover switch 35 is controlled so as to select the color data of one channel, and the second is set at a rate of 0.25. The color data of the first channel and the ratio of 0.75 are formed at the rate of 0.25 even when the color data of the same even field is formed, such as switching the switch 46 so as to select the color data of the channel. Thus, the changeover switch 35 may be controlled so as to alternately select the color data of the first channel.
[0095]
In this case, when the changeover switch is controlled so that the changeover switch 35 selects the color data of the first channel at a rate of 0.75, the color data of the second channel at a rate of 0.25. When the changeover switch 35 is controlled to select the color data of the first channel at a rate of 0.25, the color of the second channel at the rate of 0.75. When the color data from each of the changeover switches 35 and 46 is added by the adder 36, as in the case of switching control so as to select data, the color data of one ratio is formed by the adder 36. Thus, switching control is performed.
[0096]
As described above, the digital video camera apparatus can be set to the saturation level of the imaging data of each field detected by the imaging mode detection circuit 13 according to the user's selection or according to the imaging mode detected by the saturation detection circuit 15. Accordingly, each output mode of luminance data and color data can be selected. Thereby, it is possible to select an output mode that enables display of an image desired by the user.
[0097]
In the above description, each luminance data or each color data is added at a rate of 0.25 + 0.75, but this is added at a rate of 0.30 + 0.70 or 0.40 + 0. Addition processing may be performed at other ratios, such as addition processing at a ratio of 60. However, if the addition processing is performed at a rate of 0.25 + 0.75, luminance data or color data at a rate of 0.25 can be formed simply by shifting down by 1 bit by the bit shifters 33 and 44. .25 luminance data or color data and 0.5 luminance data or color data are added by the adders 34 and 45 to form luminance data or color data at a rate of 0.75. be able to. Therefore, luminance data or color data subjected to addition processing at a predetermined ratio can be formed by a simple circuit such as a bit shifter and an adder, and the configuration of the frame / field conversion circuit 10 can be simplified and the cost can be reduced. Can do.
[0098]
Finally, in the above description of the embodiment, the image output apparatus and the storage medium storing the image output program according to the present invention have been applied to a digital video camera apparatus, but this applies to an embodiment of the present invention. Only. In addition, the present invention can be applied to any apparatus that electrically handles image information, such as a camera apparatus without a recording system or an image processing system of a computer apparatus. Furthermore, the electrical image information may be not only digitally handled devices but also analog handled devices. Of course, other than the embodiment described above, various modifications can be made according to the design and the like as long as they do not depart from the technical idea of the present invention.
[0099]
【The invention's effect】
According to the image output apparatus and the storage medium storing the image output program according to the present invention, in particular, one frame imageThe first fieldInformation andSecond fieldinformationDivided intoAn imaging unit to output;After reading the first and second field information independently from the memory storing the first and second field information output from the imaging unitAn addition processing unit for performing addition processing is provided, and by realizing this addition processing with a very simple configuration, the frequency characteristics and S / N ratio of the image information are improved, and the image quality of the display image is improved. Can do.
Furthermore,First fieldInformation andSecond fieldProvide a non-addition mode that does not add information,First fieldInformation and saidSecond fieldBy detecting a saturation state with the information and changing the addition ratio according to the detection result, it is possible to output appropriate image information according to the state of the imaging information while suppressing a decrease in resolution and occurrence of flicker.
[Brief description of the drawings]
FIG. 1 is a block diagram of an imaging system of a digital video camera apparatus according to an embodiment to which an image output apparatus and a storage medium storing an image output program according to the present invention are applied.
FIG. 2 is a block diagram of a contour compensation circuit provided in the imaging system of the digital video camera device of the embodiment.
FIG. 3 is a frequency characteristic diagram for explaining a contour compensation coefficient used when the contour compensation circuit performs contour compensation processing on a frequency band of image data.
FIG. 4 is a frequency characteristic for explaining a contour compensation coefficient used in a high resolution mode among contour compensation coefficients used when the contour compensation circuit performs contour compensation processing on a frequency band of image data. FIG.
FIG. 5 is a diagram for explaining output characteristics of a frame / field conversion circuit provided in the imaging system of the digital video camera apparatus according to the embodiment;
FIG. 6 is a block diagram of the frame / field conversion circuit for luminance data.
FIG. 7 is a block diagram of the frame / field conversion circuit for color data.
[Explanation of symbols]
1 ... Imaging unit
2. Automatic gain control circuit (AGC)
3. Analog / digital converter
4. Low pass filter (LPF)
5 ... Gamma correction circuit
6. Contour compensation circuit
7 ... Adder
8 ... Memory
9 ... Electronic zoom circuit
10: Frame / field conversion circuit
12 ... Zoom magnification detection circuit
13 ... Imaging mode detection circuit
14: Compensation frequency band selection circuit
15 ... Saturation detection circuit
16 ... Conversion characteristic selection circuit
17 ... Control circuit

Claims (4)

1枚のフレーム画像を第1のフィールド情報と、第2のフィールド情報とに分割して出力する撮像部と、
前記撮像部から出力される前記第1及び第2のフィールド情報が格納されるメモリから前記第1及び第2のフィール 情報を夫々独立して読み出した後に加算処理して前記第1のフィールド情報又は前記第2のフィールド情報と同一ライン数の画像情報を形成するに際し、前記第1のフィールド情報における偶数ライン信号と前記第2のフィールド情報における前記偶数ライン信号に隣接する奇数ライン信号とをα:βの割合で加算して出力する第1の加算モードと、前記偶数ライン信号と前記奇数ライン信号とをβ:αの割合で加算して出力する第2の加算モードとをフィールド単位で切り換えて前記画像情報を形成する加算処理部とを備え、
前記α及びβの値をユーザの設定に応じて適宜変更可能にしたことを特徴とする画像出力装置。
An imaging unit that divides and outputs one frame image into first field information and second field information;
It said first field by an addition process after the first and second field information output from the imaging unit reads the first and second field information from the memory to be stored with each independent When forming information or image information having the same number of lines as the second field information, an even line signal in the first field information and an odd line signal adjacent to the even line signal in the second field information are A first addition mode for adding and outputting at a ratio of α: β and a second addition mode for adding and outputting the even line signal and the odd line signal at a ratio of β: α in field units. An addition processing unit that switches to form the image information,
An image output apparatus characterized in that the values of α and β can be appropriately changed according to user settings .
前記撮像部が出力する前記第1のフィールド情報と前記第2のフィールド情報との飽和状態を検出する飽和検出手段を備え、
前記飽和検出手段における検出結果に応じて、前記偶数ライン信号と前記奇数ライン信号との加算比率を変更するようにしたことを特徴とする請求項1記載の画像出力装置。
Saturation detection means for detecting a saturation state of the first field information and the second field information output by the imaging unit;
2. The image output apparatus according to claim 1, wherein an addition ratio between the even-numbered line signal and the odd-numbered line signal is changed according to a detection result in the saturation detecting means.
前記加算処理部は、前記偶数ライン信号と前記奇数ライン信号とを加算処理せずに、前記偶数ライン情報と前記奇数ライン情報とをフィールド単位で切り換えて前記画像情報を形成する非加算モードを備えることを特徴とする請求項1記載の画像出力装置。The addition processing unit includes a non-addition mode in which the image information is formed by switching the even line information and the odd line information in a field unit without adding the even line signal and the odd line signal. The image output apparatus according to claim 1. 撮像部にて撮像した1枚のフレーム画像を第1のフィールド情報と、第2のフィールド情報とに分割して出力する撮像情報出力ステップと、前記撮像情報出力ステップにて出力される前記第1及び第2のフィールド情報が格納されるメモリから前記第1及び第2のフィール 情報を夫々独立して読み 出した後に加算処理して前記第1のフィールド情報又は前記第2のフィールド情報と同一ライン数の画像情報を形成するに際し、前記第1のフィールド情報における偶数ライン信号と前記第2のフィールド情報における前記偶数ライン信号に隣接する奇数ライン信号とをα:βの割合で加算して出力する第1の加算モードと、前記偶数ライン信号と前記奇数ライン信号とをβ:αの割合で加算して出力する第2の加算モードとをフィールド単位で切り換えて前記画像情報を形成する加算処理ステップとからなる画像出力プログラムを記憶した記憶媒体。 One frame image and the first field information captured by the imaging unit, and the imaging information output step of outputting divided into a second field information, the first output by the image pickup information output step 1 and from the memory in which the second field information is stored with the first and second field said de information each independently after read by by the addition processing first field information or the second field information When forming image information having the same number of lines, the even line signal in the first field information and the odd line signal adjacent to the even line signal in the second field information are added at a ratio of α: β. The first addition mode to be output and the second addition mode to be output by adding the even line signal and the odd line signal at a ratio of β: α are output in field units. Storage medium storing an image output program comprising the addition processing step of forming the image information by switching.
JP33461497A 1997-12-04 1997-12-04 Image output apparatus and storage medium storing image output program Expired - Lifetime JP3770516B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP33461497A JP3770516B2 (en) 1997-12-04 1997-12-04 Image output apparatus and storage medium storing image output program
US09/204,659 US6538694B1 (en) 1997-12-04 1998-12-02 Image pickup apparatus equipped with compatible-with-zooming type contour compensation circuit, compatible-with-image-pickup-conditions type image output circuit, and compatible-with-all-pixel-readout-system-solid-image-pickup-element type electronic zoom circuit
EP98122587A EP0921677B1 (en) 1997-12-04 1998-12-03 Image pickup apparatus and method, and image output apparatus and method applicable thereto
DE69812551T DE69812551T2 (en) 1997-12-04 1998-12-03 Image capture device and method and image output device and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33461497A JP3770516B2 (en) 1997-12-04 1997-12-04 Image output apparatus and storage medium storing image output program

Publications (2)

Publication Number Publication Date
JPH11168642A JPH11168642A (en) 1999-06-22
JP3770516B2 true JP3770516B2 (en) 2006-04-26

Family

ID=18279354

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33461497A Expired - Lifetime JP3770516B2 (en) 1997-12-04 1997-12-04 Image output apparatus and storage medium storing image output program

Country Status (1)

Country Link
JP (1) JP3770516B2 (en)

Also Published As

Publication number Publication date
JPH11168642A (en) 1999-06-22

Similar Documents

Publication Publication Date Title
EP0868078B1 (en) Digital video camera comprising an electronic zoom circuit
KR0125108B1 (en) A digital camera for still image recording
JP4372955B2 (en) Solid-state imaging device and signal processing method
JP4272443B2 (en) Image processing apparatus and image processing method
TW201223268A (en) Imaging apparatus, signal processing method, and program
EP0746166B1 (en) Image sensing apparatus and method
JP3410008B2 (en) Contour compensation system
US6538694B1 (en) Image pickup apparatus equipped with compatible-with-zooming type contour compensation circuit, compatible-with-image-pickup-conditions type image output circuit, and compatible-with-all-pixel-readout-system-solid-image-pickup-element type electronic zoom circuit
JP3770516B2 (en) Image output apparatus and storage medium storing image output program
JP3196354B2 (en) Contour correction circuit and imaging device
EP0921677B1 (en) Image pickup apparatus and method, and image output apparatus and method applicable thereto
JPH11298801A (en) Image pickup device
JP4133179B2 (en) Image signal processing device
JP4246479B2 (en) Imaging apparatus and imaging method
JP4363125B2 (en) Image signal processing device, viewfinder, display device, image signal processing method, recording medium, and program
JP3018297B2 (en) Color imaging device
JP2858372B2 (en) Horizontal line interpolation circuit and imaging device
JP3761971B2 (en) Imaging device
JP4437940B2 (en) Television camera
JP3782510B2 (en) Image processing device
EP1069781A2 (en) Video signal recording and/or reproducing apparatus and methods, and image pickup apparatus
JP3901808B2 (en) Carrier boost correction circuit
JP3684588B2 (en) Video signal processing device
JP2890774B2 (en) Image enlargement device and imaging device with electronic zoom function
JP3524211B2 (en) Imaging device

Legal Events

Date Code Title Description
A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060203

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090217

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100217

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110217

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120217

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120217

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120217

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130217

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130217

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140217

Year of fee payment: 8

EXPY Cancellation because of completion of term