JP3741515B2 - CDMA receiver - Google Patents

CDMA receiver Download PDF

Info

Publication number
JP3741515B2
JP3741515B2 JP11174797A JP11174797A JP3741515B2 JP 3741515 B2 JP3741515 B2 JP 3741515B2 JP 11174797 A JP11174797 A JP 11174797A JP 11174797 A JP11174797 A JP 11174797A JP 3741515 B2 JP3741515 B2 JP 3741515B2
Authority
JP
Japan
Prior art keywords
phase
circuit
averaging
reassignment
averaging circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP11174797A
Other languages
Japanese (ja)
Other versions
JPH10290180A (en
Inventor
雅彦 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP11174797A priority Critical patent/JP3741515B2/en
Publication of JPH10290180A publication Critical patent/JPH10290180A/en
Application granted granted Critical
Publication of JP3741515B2 publication Critical patent/JP3741515B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Complex Calculations (AREA)
  • Noise Elimination (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、CDMA受信機に関し、特に、復調位相の再割り当ての際に、パイロット信号の時間変化に短期間に追従できる平均化回路を有するCDMA受信機に関する。
【0002】
【従来の技術】
携帯電話などの移動通信機は、通信条件が激しく変化する環境で使用されることが多く、マルチパスによるフェージングは受信品質を劣化させる要因の一つである。CDMAシステムのフェージング対策として代表的なものにRAKE受信がある。RAKE受信方式は、複数の相関器を備えて各相関器出力を合成することで、高い受信品質を獲得するものである。そのためには、常に複数の位相の信号を監視して、レベルの高いパス位相の信号を選択し同期を獲得して割り当てるように、動的制御する必要がある。
【0003】
CDMAシステムにおいて、パイロットチャネルは同期を獲得するために重要な役割をもつチャネルである。フェージング対策として、受信機には複数の相関器が備えられており、マルチパスフェージングを受けた受信信号中に含まれるパイロット信号のマルチパス成分を、各相関器によって独立に復調し、復調出力を合成することで高い受信品質を獲得することができる。
【0004】
受信機内部には復調パイロット信号を平均化する回路が備えられている。この平均化回路は復調パイロット信号に含まれる雑音等を除去する働きを持っている。各相関器ではパイロットチャネルと呼ばれる同期獲得用チャネルを復調しており、復調信号は平均化回路により平均化される。ある相関器の復調位相の再割り当てが発生した際には、対象となる相関器は今まで復調していた位相とは別の位相で復調を行なうことになるが、このとき平均化回路の出力を新しい位相のパイロット信号の時間変化に短期間で追従させる必要がある。
【0005】
図5は、従来の平均化回路を備えたCDMA受信機の概略構成である。図5で、受信信号501は、複数の相関器502、503、504において独立な位相で復調される。相関器出力510、511、512は、各々平均化回路505、506、507において平均化される。平均化された信号517、518、519は、比較判断回路509に入力される。探索回路508は、受信信号501内のマルチパス位相およびその位相におけるパス情報を探索・検出し、検出パス情報513が比較判断回路509に入力される。比較判断回路509は、入力された信号をもとに、復調位相の再割り当てをすべきか判断し、再割り当てを行なう必要のある相関器に対して、信号線514または515または516を用いて新しい位相を報告する。
【0006】
【発明が解決しようとする課題】
しかしながら従来の方法では、復調位相の再割り当てが発生したときに、平均化回路内に以前の位相時の入力値が残留した状態で、新しい位相時の相関器出力が入力されていくため、以前の位相時の残留値がしばらくの間、平均化回路出力に影響を与えるという問題があった。以前の位相時の残留値の影響のために、平均化回路出力が新しい位相のパイロット信号の時間変化に即座には追従できず、受信品質の改善には限界があった。受信品質を一層改善するためには、平均化回路出力の追従時間を短くしなければならないという課題がある。
【0007】
【課題を解決するための手段】
本発明は、前記の問題を克服して課題を解決するために、CDMA受信機の平均化回路の残留値を消去・置換する。すなわち、平均化回路内に残留する過去の値を、復調位相の再割り当てが発生した際に消去する手段を設ける。もしくは、平均化回路内の残留値と、探索回路が検出した新しい位相のパス情報とを、復調位相の再割り当てが発生した際に置換する手段を設ける。このような構成をとることにより、平均化回路の出力を、新しい位相のパイロット信号の時間変化に短期間に追従させることを可能とし、その結果、パイロット信号の正確な検出を実現することができる。
【0008】
【発明の実施の形態】
本発明の請求項1に記載の発明は、受信信号中のパイロット信号の位相を検出しその位相におけるパス情報を検出する探索回路と、指定された位相において前記パイロット信号の復調動作を行なう複数の相関器と、前記各相関器の復調したパイロット信号の情報を時間的に平均化する複数の平均化回路と、前記探索回路の検出したパス情報と前記各平均化回路の出力した平均化情報とを比較し、位相の再割り当てをすべきか判断する比較判断回路と、位相の再割り当てが発生したことを前記各平均化回路に報告する回路を備えたCDMA受信機において、前記各平均化回路に、位相の再割り当てが発生した際に前記平均化回路内の残留値を無効化して、以降の平均化情報に影響を与えないようにする手段を設けたものであり、平均化回路の出力が新しいパス位相のパイロット信号に短期間に追従できるという作用を有する。
【0009】
本発明の請求項2に記載の発明は、前記各平均化回路に、復調位相の再割り当てが発生した際に前記平均化回路内の残留値を消去するためのスイッチを設けたものであり、復調位相の再割り当てが発生したときに、平均化回路内の残留値を消去する作用を有する。
【0010】
本発明の請求項3に記載の発明は、前記各平均化回路に、復調位相の再割り当てが発生した際に前記平均化回路内の残留値を前記探索回路の検出したパス情報で置換するためのスイッチを設けたものであり、復調位相の再割り当てが発生した際に、平均化回路内の残留値を、探索回路の検出したパス情報で置換する作用を有する。
【0011】
本発明の請求項4に記載の発明は、前記各平均化回路に、前記探索回路の検出した複数の過去のパス情報を格納するバッファと、復調位相の再割り当てが発生した際に前記平均化回路内の残留値を前記バッファ内のパス情報で置換するためのスイッチとを設けたものであり、復調位相の再割り当てが発生した際に、平均化回路内の残留値を、探索回路の検出した複数の過去のパス情報で置換する作用を有する。
【0012】
以下、本発明の実施の形態について、図1〜図4を用いて説明する。
【0013】
(第1の実施の形態)
本発明の第1の実施の形態は、相関器出力を平均化する平均化回路内の残留値を、位相の再割り当て発生の際に無効化して、以降の平均化情報(平均化回路出力)に影響を与えないようにする回路を備えたCDMA受信機である。
【0014】
本発明の実施の形態1のCDMA受信機の位相探索部の概略構成を図1に示す。図1において、101は受信信号であり、受信信号101は、相関器1(102)、相関器2(103)、・・・相関器N(104)、そして探索回路108に入力される。Nは受信機に搭載された相関器の数であり、任意の正の整数である。
【0015】
各相関器では、受信パイロット信号に、指定された位相で逆拡散符号を乗算して復調し、復調信号のパワーを求める。各相関器で復調された信号のパワー情報である相関器1出力110、相関器2出力111、相関器N出力112は、平均化回路105、106、107に入力される。相関器出力は雑音などの影響で変動するので、そのままでは信号レベルの判定は困難である。そのため、所定時間にわたって相関器出力を平均化して、雑音による変動を除く。平均化回路105、106、107で平均化作用を受けた信号(平均化回路出力)120、121、122は、比較判断回路109に入力される。
【0016】
探索回路108は、入力された受信信号101から、マルチパス位相とその時点のパス情報を探索・検出する。検出されたマルチパス位相とパス情報113は、比較判断回路109に入力される。比較判断回路109では、入力された平滑化信号(平均化回路出力)120、121、122および検出パス情報113をもとに比較を行ない、位相の再割り当てを行なうかどうか判断する。位相の再割り当てが発生した場合には、位相の再割り当ての対象となる相関器に対して新しいパス位相を報告する。報告は、信号線114または115または116を経由して行なわれる。そして、位相の再割り当ての対象となる相関器に続く平均化回路に対して、位相の再割り当てに伴う諸情報が、信号線117または118または119を経由して入力される。
【0017】
ところが、平均化処理の途中で位相の再割り当てが発生し、パスの切替えが行なわれると、平均化回路内で位相の再割り当て以前のパス位相のパワー情報と位相の再割り当て以降のパス位相のパワー情報が混合してしまう。そのため、次の平均化期間の終了まで、正しい信号レベルを知ることができなくなる。それを避けるために、対象となる平均化回路105または106または107では、以前の位相時の入力値が以降の出力値に影響を与えないように、位相の再割り当てが発生した際に無効化される。無効化は、具体的には、消去、置換、切り離しなどの手段により実現できる。
【0018】
位相の再割り当てが発生した際に、パス切替時点から改めて平均化処理を開始すると、処理時間は通常の平均化処理時間だけかかるが、通常と同じ精度で平均化情報が求まる。従来例のものでは、通常と同じ精度の平均化情報を得るまで、残り時間+平均化処理時間だけ掛かる。平均化時間を残り時間だけにすると、少ないデータを平均化するので精度は落ちるが、処理時間は短くなる。
【0019】
前記のように本発明の第1の実施の形態では、相関器出力を平均化する平均化回路内の残留値を、位相の再割り当て発生の際に無効化するように構成したので、パス位相を切り替えても、以前の位相時の入力値が以降の出力値に影響を与えず、新しい位相のパイロット信号の時間変化に短期間に追従させることができる。
【0020】
(第2の実施の形態)
本発明の第2の実施の形態は、相関器出力を平均化する平均化回路内の残留値を、位相の再割り当て発生の際に消去するスイッチを設けたCDMA受信機である。
【0021】
本発明の第2の実施の形態のCDMA受信機の位相探索部の概略構成を図1に示し、平均化回路を図2に示す。受信信号の入力から位相の再割り当て発生までは、前記第1の実施の形態の説明と同様である。
【0022】
位相の再割り当てが発生した場合には、位相の再割り当ての対象となる相関器に対して、新しいパス位相を報告する。報告は、信号線114または115または116を経由して行なわれる。そして、位相の再割り当ての対象となる相関器に続く平均化回路に対して、位相の再割り当て発生に伴う諸情報が、信号線204(信号線117または118または119に相当)を経由して入力される。
【0023】
対象となる平均化回路105または106または107では、信号線204により報告される位相再割り当て発生情報に従い、過去値消去用スイッチ205をオンにする。スイッチ205がオンになることにより、平均化処理手段202内の過去の値が消去される。平均化処理手段202内の過去の値が消去されたのち、スイッチ205は再びオフに切り替えられる。
【0024】
スイッチにより平均化回路内の残留値を消去するので、以前のパス位相の期間のパワー情報は0にリセットされ、以前のパス位相の影響が新しいパス位相の相関値の平均化情報に及ぶことはない。新しいパス位相のパワー情報のみを平均化処理するので、残り時間で平均化処理する場合は、出力値に時間の長さの係数を掛けて補正するなど、通常と異なる処理をする必要がある。この場合、精度は少し落ちるが、平均化情報の出力タイミングは一定に保たれる。パス位相の切り替え時から通常と同じ時間長で平均化処理すれば、精度は通常と同じになるが、残り時間のみで平均化処理する場合よりは出力が遅くなる。平均化回路として、タイミングをずらせて移動平均をとる移動平均化回路を用いる場合は、平均化情報が途切れないようにするために、残り時間で平均化する方が有利である。
【0025】
前記のように本発明の第2の実施の形態では、相関器出力を平均化する平均化回路内の残留値を、位相の再割り当て時に消去するスイッチを設けた構成としたので、パス位相を切り替えると以前の位相の残留値は直ちに0になり、以前の位相時の入力値が以降の出力値に影響を与えず、新しい位相のパイロット信号の時間変化に短期間に追従させることができる。
【0026】
(第3の実施の形態)
本発明の第3の実施の形態は、相関器出力を平均化する平均化回路に、探索回路の検出したパス情報を、位相の再割り当て時に設定するスイッチを設けたCDMA受信機である。
【0027】
本発明の第3の実施の形態のCDMA受信機の位相探索部の概略構成を図1に示し、平均化回路を図3に示す。受信信号の入力から位相の再割り当て発生までは、前記第1の実施の形態の説明と同様である。
【0028】
位相の再割り当てが発生した場合には、位相の再割り当ての対象となる相関器に対して、新しいパス位相を報告する。報告は、信号線114または115または116を経由して行なわれる。そして、位相の再割り当ての対象となる相関器に続く平均化回路に対して、位相の再割り当て発生に伴う諸情報が、信号線304(信号線117または118または119に相当)を経由して入力される。
【0029】
対象となる平均化回路105または106または107では、信号線304により報告される位相再割り当て発生情報に従い、探索回路検出パス情報設定用スイッチ306をオンにする。スイッチ306がオンになることにより、探索回路検出パス情報305が平均化処理手段302に入力される。平均化処理手段302では、内部に残留する過去値が消去され、探索回路検出パス情報305に置換される。平均化処理手段302内の値の置換が行なわれたのち、スイッチ306は再びオフに切り替えられる。
【0030】
探索回路では、信号レベルの高い順に上位N個の信号を相関器に割り当てるために、すべての位相における信号の強度を監視しているので、探索回路で検出した信号レベル情報を利用して平均化回路に入力する情報を作成する。平均化回路の出力が低下して、位相の再割り当てが発生した際に、以前のパス位相時の残留値を消去して、探索回路の検出したパス情報と入れ替える。以前のパス位相時の残留値の部分に対応する新しいパス位相の相関値の平均値データとして、探索回路の検出したパス情報を用い、新しいパス位相の相関値の平均値を求めるので、精度は少し低下するが、通常と同じタイミングで平均化回路出力を得ることができる。
【0031】
前記のように本発明の第3の実施の形態では、相関器出力を平均化する平均化回路に、探索回路の検出したパス情報を、位相の再割り当て発生の際に設定するスイッチを設けた構成にしたので、パス位相を切り替えても短時間に新しいパス位相の信号レベルを求めることができ、新しいパス位相のパイロット信号の時間変化に短期間に追従させることができる。
【0032】
(第4の実施の形態)
本発明の第4の実施の形態は、相関器出力を平均化する平均化回路に、探索回路の検出したパス情報を格納するバッファと、位相の再割り当て発生の際にバッファ内のパス情報を平均化処理手段に設定するスイッチとを設けたCDMA受信機である。
【0033】
本発明の第4の実施の形態のCDMA受信機の位相探索部の概略構成を図1に示し、平均化回路を図4に示す。受信信号の入力から位相の再割り当て発生までは、前記第1の実施の形態の説明と同様である。
【0034】
位相の再割り当てが発生した場合には、位相の再割り当ての対象となる相関器に対して、新しいパス位相を報告する。報告は、信号線114または115または116を経由して行なわれる。そして、位相の再割り当ての対象となる相関器に続く平均化回路に対して、位相の再割り当て発生に伴う諸情報が、信号線404(信号線117または118または119に相当)を経由して入力される。
【0035】
対象となる平均化回路105または106または107では、信号線404により報告される位相再割り当て発生情報に従い、探索回路検出パス情報設定用スイッチ406をオンにする。スイッチ406がオンになることにより、バッファ407内に存在する探索回路検出パス情報405が、平均化処理手段402に入力される。平均化処理手段402では、内部に残留する過去値が消去され、バッファ407内に存在する探索回路検出パス情報405に置換される。
【0036】
バッファ407内には、位相切替えの候補となる位相における過去数点の検出パス情報を格納しておく。位相切替時に、新しいパス位相に対応するパス情報をバッファ407から選択して、以前のパス位相時の残留値と置換する。新しいパス位相の位相切替前の複数の時点におけるパス情報を平均化処理に利用するので、位相切替直前の1つのパス情報のみを用いる場合より、精度よく新しいパス位相の信号レベルを求めることができる。このことにより、位相切替直後の平均化回路出力403が、バッファ407がないときに比べて安定する。平均化処理手段402内の値の置換が行なわれたのち、スイッチ406は再びオフに切り替えられる。
【0037】
前記のように本発明の第4の実施の形態では、相関器出力を平均化する平均化回路に、探索回路の検出した過去数点のパス情報を格納するバッファと、位相の再割り当て発生の際にバッファ内のパス情報を平均化処理手段に設定するスイッチを設けた構成にしたので、パス位相を切り替えても短時間にパス位相の信号レベルをより正確に求めることができ、新しいパス位相のパイロット信号の時間変化に短期間に追従させることができる。
【0038】
【発明の効果】
本発明では、相関値を平均化する平均化回路に残留している値を無効化する手段を設けたので、復調位相の再割り当てが発生した際に、平均化回路の出力値を新しいパス位相の変動に短期間で追従させることが可能となる。
【0039】
また、探索回路で検出したパス情報を利用して、新しいパス位相の相関値の平均化処理を行なう手段を設けたので、復調位相の再割り当てが発生した際に、位相切替えがない場合と同じタイミングで平均化回路の出力を得ることができ、平均化回路の出力値を新しいパス位相の変動に短期間で正確に追従させることが可能となる。
【0040】
その結果、パイロット信号のパス位相のより正確・迅速な推定が行なえるので、受信品質の向上を図ることができる。
【図面の簡単な説明】
【図1】本発明の第1〜第4の実施の形態〜4のCDMA受信機の位相探索部の概略構成を示す図、
【図2】本発明の第2の実施の形態の平均化回路の概略構成を示す図、
【図3】本発明の第3の実施の形態の平均化回路の概略構成を示す図、
【図4】本発明の第4の実施の形態の平均化回路の概略構成を示す図、
【図5】従来のCDMA受信機の位相探索部の概略構成を示す図である。
【符号の説明】
101、501 受信信号
102、502 相関器1
103、503 相関器2
104、504 相関器N
105、505 平均化回路1
106、506 平均化回路2
107、507 平均化回路N
108、508 探索回路
109、509 比較判断回路
110、510 相関器1出力
111、511 相関器2出力
112、512 相関器N出力
113、513 探索回路出力
114〜116、514〜516 探索回路の検出した位相
117〜119 探索回路の検出したパス情報
120、517 平均化回路1出力
121、518 平均化回路2出力
122、519 平均化回路N出力
201、301、401 相関器出力
202、302、402 平均化処理手段
203、303、403 平均化回路出力
204、304、404 位相再割り当て発生情報
205 過去値消去用スイッチ
305、405 探索回路検出パス情報
306、406 探索回路検出パス情報設定用スイッチ
407 バッファ
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a CDMA receiver, and more particularly to a CDMA receiver having an averaging circuit capable of following a time change of a pilot signal in a short time when demodulating phase is reassigned.
[0002]
[Prior art]
Mobile communication devices such as mobile phones are often used in environments where communication conditions change drastically, and fading due to multipath is one of the factors that degrade reception quality. RAKE reception is a typical countermeasure against fading in a CDMA system. In the RAKE reception method, a plurality of correlators are provided and the outputs of the correlators are combined to obtain high reception quality. For this purpose, it is necessary to perform dynamic control so that signals having a plurality of phases are always monitored, signals having high-level path phases are selected, and synchronization is acquired and assigned.
[0003]
In a CDMA system, the pilot channel is a channel that plays an important role in obtaining synchronization. As a countermeasure against fading, the receiver is equipped with a plurality of correlators, and each correlator independently demodulates the multipath component of the pilot signal contained in the received signal that has undergone multipath fading, and outputs the demodulated output. By combining, high reception quality can be obtained.
[0004]
A circuit for averaging the demodulated pilot signal is provided in the receiver. This averaging circuit has a function of removing noise and the like contained in the demodulated pilot signal. Each correlator demodulates a synchronization acquisition channel called a pilot channel, and the demodulated signal is averaged by an averaging circuit. When a reassignment of the demodulator phase of a correlator occurs, the target correlator will demodulate with a phase different from the one previously demodulated. At this time, the output of the averaging circuit Must follow the time change of the pilot signal of a new phase in a short period of time.
[0005]
FIG. 5 is a schematic configuration of a CDMA receiver having a conventional averaging circuit. In FIG. 5, the received signal 501 is demodulated with independent phases in a plurality of correlators 502, 503, and 504. Correlator outputs 510, 511, and 512 are averaged in averaging circuits 505, 506, and 507, respectively. The averaged signals 517, 518, and 519 are input to the comparison determination circuit 509. The search circuit 508 searches and detects the multipath phase in the received signal 501 and the path information in that phase, and the detected path information 513 is input to the comparison determination circuit 509. The comparison judgment circuit 509 judges whether or not to reassign the demodulation phase based on the input signal, and uses a signal line 514 or 515 or 516 for a correlator that needs to be reassigned. Report phase.
[0006]
[Problems to be solved by the invention]
However, in the conventional method, when the reassignment of the demodulation phase occurs, the correlator output at the new phase is input with the input value at the previous phase remaining in the averaging circuit. There is a problem that the residual value at the time of the phase affects the averaging circuit output for a while. Due to the influence of the residual value at the previous phase, the averaging circuit output cannot immediately follow the time change of the pilot signal of the new phase, and there is a limit to improving the reception quality. In order to further improve the reception quality, there is a problem that the tracking time of the averaging circuit output must be shortened.
[0007]
[Means for Solving the Problems]
The present invention eliminates and replaces the residual value of the averaging circuit of the CDMA receiver in order to overcome the above problems and solve the problem. That is, a means is provided for erasing past values remaining in the averaging circuit when demodulating phase reassignment occurs. Alternatively, there is provided means for replacing the residual value in the averaging circuit and the new phase path information detected by the search circuit when the demodulated phase is reassigned. By adopting such a configuration, it becomes possible to make the output of the averaging circuit follow the time change of the pilot signal of a new phase in a short time, and as a result, accurate detection of the pilot signal can be realized. .
[0008]
DETAILED DESCRIPTION OF THE INVENTION
According to the first aspect of the present invention, there is provided a search circuit for detecting a phase of a pilot signal in a received signal and detecting path information in the phase, and a plurality of demodulation operations of the pilot signal at a specified phase. A correlator, a plurality of averaging circuits that temporally average information of pilot signals demodulated by the correlators, path information detected by the search circuit, and averaged information output by the averaging circuits, And a circuit for reporting to the averaging circuit that a phase reassignment has occurred in each of the averaging circuits. And means for invalidating the residual value in the averaging circuit when phase reassignment occurs so as not to affect the subsequent averaging information. It has the effect of being able to follow the short period of time a pilot signal of a new path phase.
[0009]
The invention according to claim 2 of the present invention is provided with a switch for erasing a residual value in the averaging circuit when a reassignment of a demodulation phase occurs in each averaging circuit, When the demodulating phase is reassigned, the residual value in the averaging circuit is erased.
[0010]
According to a third aspect of the present invention, when a reassignment of a demodulation phase occurs in each averaging circuit, a residual value in the averaging circuit is replaced with path information detected by the search circuit. When the demodulating phase is reassigned, the residual value in the averaging circuit is replaced with the path information detected by the search circuit.
[0011]
According to a fourth aspect of the present invention, in each of the averaging circuits, a buffer for storing a plurality of past path information detected by the search circuit, and the averaging when a reassignment of a demodulation phase occurs A switch for replacing the residual value in the circuit with the path information in the buffer is provided, and when the reallocation of the demodulation phase occurs, the residual value in the averaging circuit is detected by the search circuit. It has a function of replacing with a plurality of past path information.
[0012]
Hereinafter, embodiments of the present invention will be described with reference to FIGS.
[0013]
(First embodiment)
In the first embodiment of the present invention, the residual value in the averaging circuit that averages the correlator output is invalidated when phase reassignment occurs, and the subsequent averaging information (average circuit output) This is a CDMA receiver having a circuit that does not affect the operation.
[0014]
FIG. 1 shows a schematic configuration of the phase search unit of the CDMA receiver according to Embodiment 1 of the present invention. In FIG. 1, reference numeral 101 denotes a received signal. The received signal 101 is input to a correlator 1 (102), a correlator 2 (103),... Correlator N (104), and a search circuit 108. N is the number of correlators mounted on the receiver, and is an arbitrary positive integer.
[0015]
Each correlator multiplies the received pilot signal by a despreading code with a designated phase and demodulates it to obtain the power of the demodulated signal. Correlator 1 output 110, correlator 2 output 111, and correlator N output 112, which are power information of signals demodulated by each correlator, are input to averaging circuits 105, 106, and 107. Since the correlator output fluctuates due to noise and the like, it is difficult to determine the signal level as it is. Therefore, the correlator output is averaged over a predetermined time to eliminate fluctuations due to noise. Signals (averaging circuit outputs) 120, 121, 122 that have been subjected to averaging by the averaging circuits 105, 106, 107 are input to the comparison determination circuit 109.
[0016]
The search circuit 108 searches and detects the multipath phase and the path information at that time from the input received signal 101. The detected multipath phase and path information 113 are input to the comparison determination circuit 109. The comparison determination circuit 109 performs comparison based on the input smoothed signals (average circuit output) 120, 121, 122 and the detection path information 113 to determine whether or not to reassign the phase. When phase reassignment occurs, a new path phase is reported to the correlator that is the target of phase reassignment. The reporting is performed via the signal line 114, 115, or 116. Various information associated with the phase reassignment is input via the signal line 117, 118, or 119 to the averaging circuit that follows the correlator that is the target of the phase reassignment.
[0017]
However, when phase reassignment occurs during the averaging process and path switching is performed, the power information of the path phase before phase reassignment and the path phase after phase reassignment in the averaging circuit are changed. Power information is mixed. Therefore, the correct signal level cannot be known until the end of the next averaging period. To avoid this, the target averaging circuit 105 or 106 or 107 is disabled when a phase reassignment occurs so that the input value at the previous phase does not affect the subsequent output value. Is done. Specifically, the invalidation can be realized by means such as erasure, replacement, and separation.
[0018]
When the reassignment of the phase occurs, if the averaging process is started again from the time of path switching, the processing time takes only the normal averaging process time, but the averaging information is obtained with the same accuracy as usual. In the case of the conventional example, it takes only the remaining time + the averaging processing time until average information with the same accuracy as usual is obtained. If the averaging time is only the remaining time, a small amount of data is averaged, so the accuracy is reduced, but the processing time is shortened.
[0019]
As described above, in the first embodiment of the present invention, since the residual value in the averaging circuit that averages the correlator output is invalidated when phase reassignment occurs, the path phase Even if switching is performed, the input value at the previous phase does not affect the subsequent output value, and the time change of the pilot signal of the new phase can be followed in a short time.
[0020]
(Second Embodiment)
The second embodiment of the present invention is a CDMA receiver provided with a switch for erasing a residual value in an averaging circuit that averages correlator outputs when phase reassignment occurs.
[0021]
FIG. 1 shows a schematic configuration of a phase search unit of a CDMA receiver according to the second embodiment of the present invention, and FIG. 2 shows an averaging circuit. The process from the input of the received signal to the occurrence of phase reassignment is the same as that described in the first embodiment.
[0022]
When phase reassignment occurs, a new path phase is reported to the correlator that is the target of phase reassignment. The reporting is performed via the signal line 114, 115, or 116. Then, for the averaging circuit following the correlator that is the target of the phase reassignment, various information associated with the occurrence of the phase reassignment is transmitted via the signal line 204 (corresponding to the signal line 117 or 118 or 119). Entered.
[0023]
In the target averaging circuit 105, 106, or 107, the past value erasure switch 205 is turned on according to the phase reassignment occurrence information reported by the signal line 204. When the switch 205 is turned on, the past value in the averaging processing means 202 is deleted. After the past value in the averaging processing means 202 is erased, the switch 205 is turned off again.
[0024]
Since the residual value in the averaging circuit is erased by the switch, the power information in the period of the previous path phase is reset to 0, and the influence of the previous path phase extends to the averaged information of the correlation value of the new path phase. Absent. Since only the power information of the new path phase is averaged, when averaging is performed for the remaining time, it is necessary to perform processing different from usual, such as correcting the output value by multiplying by a coefficient of time length. In this case, the accuracy is slightly reduced, but the output timing of the averaged information is kept constant. If the averaging process is performed for the same time length as usual from the time of switching the path phase, the accuracy will be the same as normal, but the output will be slower than when averaging is performed only for the remaining time. When a moving average circuit that takes a moving average at different timings is used as the averaging circuit, it is advantageous to average the remaining time in order to prevent the averaging information from being interrupted.
[0025]
As described above, in the second embodiment of the present invention, since the switch for erasing the residual value in the averaging circuit that averages the correlator output at the time of phase reassignment is provided, the path phase is changed. When switching is performed, the residual value of the previous phase immediately becomes 0, and the input value at the previous phase does not affect the subsequent output value, and the time change of the pilot signal of the new phase can be followed in a short time.
[0026]
(Third embodiment)
The third embodiment of the present invention is a CDMA receiver in which an averaging circuit that averages correlator outputs is provided with a switch that sets path information detected by a search circuit at the time of phase reassignment.
[0027]
FIG. 1 shows a schematic configuration of a phase search unit of a CDMA receiver according to a third embodiment of the present invention, and FIG. 3 shows an averaging circuit. The process from the input of the received signal to the occurrence of phase reassignment is the same as that described in the first embodiment.
[0028]
When phase reassignment occurs, a new path phase is reported to the correlator that is the target of phase reassignment. The reporting is performed via the signal line 114, 115, or 116. Then, with respect to the averaging circuit following the correlator subject to the phase reassignment, various information associated with the occurrence of the phase reassignment is transmitted via the signal line 304 (corresponding to the signal line 117 or 118 or 119). Entered.
[0029]
In the target averaging circuit 105, 106, or 107, the search circuit detection path information setting switch 306 is turned on according to the phase reassignment occurrence information reported by the signal line 304. When the switch 306 is turned on, the search circuit detection path information 305 is input to the averaging processing means 302. In the averaging processing means 302, the past value remaining inside is erased and replaced with the search circuit detection path information 305. After the value in the averaging processing means 302 is replaced, the switch 306 is turned off again.
[0030]
The search circuit monitors the signal strength at all phases in order to assign the top N signals to the correlator in descending order of the signal level, so averaging is performed using the signal level information detected by the search circuit. Create information to be input to the circuit. When the output of the averaging circuit decreases and phase reassignment occurs, the residual value at the previous path phase is deleted and replaced with the path information detected by the search circuit. Since the path information detected by the search circuit is used as the average value data of the correlation value of the new path phase corresponding to the residual value part at the previous path phase, the average value of the correlation value of the new path phase is obtained, so the accuracy is Although it is slightly lowered, the average circuit output can be obtained at the same timing as usual.
[0031]
As described above, in the third embodiment of the present invention, the averaging circuit that averages the correlator output is provided with a switch that sets the path information detected by the search circuit when phase reassignment occurs. Since the configuration is adopted, the signal level of the new path phase can be obtained in a short time even if the path phase is switched, and the time change of the pilot signal of the new path phase can be followed in a short time.
[0032]
(Fourth embodiment)
In the fourth embodiment of the present invention, the averaging circuit that averages the correlator output includes a buffer that stores path information detected by the search circuit, and path information in the buffer when phase reassignment occurs. This is a CDMA receiver provided with a switch to be set in the averaging processing means.
[0033]
FIG. 1 shows a schematic configuration of a phase search unit of a CDMA receiver according to a fourth embodiment of the present invention, and FIG. 4 shows an averaging circuit. The process from the input of the received signal to the occurrence of phase reassignment is the same as that described in the first embodiment.
[0034]
When phase reassignment occurs, a new path phase is reported to the correlator that is the target of phase reassignment. The reporting is performed via the signal line 114, 115, or 116. Then, with respect to the averaging circuit following the correlator subject to phase reassignment, various information associated with the occurrence of phase reassignment is transmitted via signal line 404 (corresponding to signal line 117, 118, or 119). Entered.
[0035]
In the target averaging circuit 105, 106, or 107, the search circuit detection path information setting switch 406 is turned on in accordance with the phase reassignment occurrence information reported by the signal line 404. When the switch 406 is turned on, the search circuit detection path information 405 existing in the buffer 407 is input to the averaging processing means 402. In the averaging processing means 402, the past value remaining inside is erased and replaced with the search circuit detection path information 405 existing in the buffer 407.
[0036]
In the buffer 407, detection path information of several past points in a phase that is a phase switching candidate is stored. At the time of phase switching, path information corresponding to the new path phase is selected from the buffer 407 and replaced with the residual value at the previous path phase. Since the path information at a plurality of time points before the phase switching of the new path phase is used for the averaging process, the signal level of the new path phase can be obtained with higher accuracy than when only one path information immediately before the phase switching is used. . As a result, the averaging circuit output 403 immediately after the phase switching is more stable than when the buffer 407 is not provided. After the values in the averaging processing means 402 are replaced, the switch 406 is turned off again.
[0037]
As described above, in the fourth embodiment of the present invention, the averaging circuit that averages the correlator output includes the buffer that stores the path information of the past several points detected by the search circuit, and the occurrence of phase reassignment. When the path phase is switched, the signal level of the path phase can be obtained more accurately in a short time even if the path phase is switched. It is possible to follow the time change of the pilot signal in a short time.
[0038]
【The invention's effect】
In the present invention, since the means for invalidating the value remaining in the averaging circuit for averaging the correlation value is provided, when the reallocation of the demodulation phase occurs, the output value of the averaging circuit is changed to the new path phase. It is possible to follow the fluctuation in a short time.
[0039]
In addition, since a means for averaging the correlation value of the new path phase using the path information detected by the search circuit is provided, the same as when there is no phase switching when the demodulated phase is reassigned The output of the averaging circuit can be obtained at the timing, and the output value of the averaging circuit can be accurately followed in a short period to the new path phase fluctuation.
[0040]
As a result, the path phase of the pilot signal can be estimated more accurately and quickly, so that the reception quality can be improved.
[Brief description of the drawings]
FIG. 1 is a diagram showing a schematic configuration of a phase search unit of a CDMA receiver according to first to fourth embodiments to 4 of the present invention;
FIG. 2 is a diagram showing a schematic configuration of an averaging circuit according to a second embodiment of the present invention;
FIG. 3 is a diagram showing a schematic configuration of an averaging circuit according to a third embodiment of the present invention;
FIG. 4 is a diagram showing a schematic configuration of an averaging circuit according to a fourth embodiment of the present invention;
FIG. 5 is a diagram illustrating a schematic configuration of a phase search unit of a conventional CDMA receiver.
[Explanation of symbols]
101, 501 Receive signal
102, 502 Correlator 1
103, 503 Correlator 2
104, 504 Correlator N
105, 505 Averaging circuit 1
106, 506 Averaging circuit 2
107, 507 Averaging circuit N
108, 508 search circuit
109, 509 comparison judgment circuit
110, 510 Correlator 1 output
111,511 Correlator 2 output
112, 512 Correlator N output
113, 513 Search circuit output
114 to 116, 514 to 516 Phase detected by search circuit
117 to 119 Path information detected by search circuit
120, 517 Averaging circuit 1 output
121, 518 Average circuit 2 outputs
122, 519 Averaging circuit N output
201, 301, 401 Correlator output
202, 302, 402 Average processing means
203, 303, 403 Averaging circuit output
204, 304, 404 Phase reassignment occurrence information
205 Past value deletion switch
305, 405 Search circuit detection path information
306, 406 Search circuit detection path information setting switch
407 buffers

Claims (4)

受信信号中のパイロット信号の位相を検出しその位相におけるパス情報を検出する探索回路と、指定された位相において前記パイロット信号の復調動作を行なう複数の相関器と、前記各相関器の復調したパイロット信号の情報を時間的に平均化する複数の平均化回路と、前記探索回路の検出したパス情報と前記各平均化回路の出力した平均化情報とを比較し、位相の再割り当てをすべきか判断する比較判断回路と、位相の再割り当てが発生したことを前記各平均化回路に報告する回路を備えたCDMA受信機において、
前記各平均化回路に、位相の再割り当てが発生した際に前記平均化回路内の残留値を無効化して、以降の平均化情報に影響を与えないようにする手段を設けたことを特徴とするCDMA受信機。
A search circuit that detects a phase of a pilot signal in a received signal and detects path information in the phase, a plurality of correlators that perform demodulation operation of the pilot signal in a designated phase, and a demodulated pilot of each correlator A plurality of averaging circuits that temporally average signal information and path information detected by the search circuit and the averaging information output by each averaging circuit are compared to determine whether to reassign the phase. A CDMA receiver comprising: a comparison and determination circuit that: and a circuit that reports to each averaging circuit that a phase reassignment has occurred;
Each averaging circuit is provided with means for invalidating a residual value in the averaging circuit when phase reassignment occurs so as not to affect subsequent averaging information. CDMA receiver.
前記各平均化回路に、復調位相の再割り当てが発生した際に前記平均化回路内の残留値を消去するためのスイッチを設けたことを特徴とする請求項1記載のCDMA受信機。2. The CDMA receiver according to claim 1, wherein each of the averaging circuits is provided with a switch for erasing a residual value in the averaging circuit when a demodulating phase is reassigned. 前記各平均化回路に、復調位相の再割り当てが発生した際に前記平均化回路内の残留値を前記探索回路の検出したパス情報で置換するためのスイッチを設けたことを特徴とする請求項1記載のCDMA受信機。The switch for replacing each residual value in the averaging circuit with path information detected by the search circuit when a reassignment of a demodulation phase occurs in each averaging circuit. The CDMA receiver according to 1. 前記各平均化回路に、前記探索回路の検出した複数の過去のパス情報を格納するバッファと、復調位相の再割り当てが発生した際に前記平均化回路内の残留値を前記バッファ内のパス情報で置換するためのスイッチとを設けたことを特徴とする請求項1記載のCDMA受信機。A buffer for storing a plurality of past path information detected by the search circuit in each averaging circuit, and a residual value in the averaging circuit when the demodulating phase is reassigned, the path information in the buffer The CDMA receiver according to claim 1, further comprising a switch for replacing with the CDMA receiver.
JP11174797A 1997-04-15 1997-04-15 CDMA receiver Expired - Fee Related JP3741515B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11174797A JP3741515B2 (en) 1997-04-15 1997-04-15 CDMA receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11174797A JP3741515B2 (en) 1997-04-15 1997-04-15 CDMA receiver

Publications (2)

Publication Number Publication Date
JPH10290180A JPH10290180A (en) 1998-10-27
JP3741515B2 true JP3741515B2 (en) 2006-02-01

Family

ID=14569168

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11174797A Expired - Fee Related JP3741515B2 (en) 1997-04-15 1997-04-15 CDMA receiver

Country Status (1)

Country Link
JP (1) JP3741515B2 (en)

Also Published As

Publication number Publication date
JPH10290180A (en) 1998-10-27

Similar Documents

Publication Publication Date Title
KR100694927B1 (en) Multipath propagation delay determining means using periodically inserted pilot symbols
JP2853705B2 (en) Spread spectrum communication receiver
US20070127609A1 (en) Diversity receiving device
JP3943062B2 (en) CDMA receiving apparatus, CDMA receiving method, CDMA receiving program, and program recording medium
KR980012990A (en) Spread Spectrum Receiver
JP2002094414A (en) Method for searching cell for mobile station of mobile communication system
KR20010041747A (en) Adaptive reacquisition time in a slotted paging environment
JPWO2005088855A1 (en) Cell search method for wireless communication system
JP2004505492A (en) Method and apparatus for monitoring pages
KR100385802B1 (en) Cdma receiver and cdma receiving method
US7313169B2 (en) CDMA demodulation circuit, CDMA mobile communication demodulation method used therefor, and storage medium recording program thereof
KR20000028664A (en) Spread spectrum receiver having multiple search windows to prevent misalignment during call
JP4238987B2 (en) CDMA receiving method and apparatus
JP3741515B2 (en) CDMA receiver
JP2001292076A (en) Multi-path detection circuit
JP3950764B2 (en) Radio base station, radio frame synchronization detection method used therefor, and program thereof
US7039099B2 (en) Demodulation apparatus and demodulation method for mobile communication
JP4081982B2 (en) CDMA mobile communication demodulation circuit and demodulation method
JP3588089B2 (en) CDMA receiving apparatus, mobile station apparatus and base station apparatus
US20030235239A1 (en) Finger merge protection for rake receivers
JPH10271034A (en) Cdma mobile communication receiver
US7903723B2 (en) Selecting delay values for a rake receiver
JP2006041797A (en) Inverse spread apparatus and method in spread spectrum communication
EP1715594B1 (en) Selecting delay values for a RAKE receiver
KR101058717B1 (en) Rake receiver and its control method in mobile communication system

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040414

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051031

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051108

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051108

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091118

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091118

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101118

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111118

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121118

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121118

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131118

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees