JP3737325B2 - Receiver - Google Patents

Receiver Download PDF

Info

Publication number
JP3737325B2
JP3737325B2 JP29423199A JP29423199A JP3737325B2 JP 3737325 B2 JP3737325 B2 JP 3737325B2 JP 29423199 A JP29423199 A JP 29423199A JP 29423199 A JP29423199 A JP 29423199A JP 3737325 B2 JP3737325 B2 JP 3737325B2
Authority
JP
Japan
Prior art keywords
signal
local
oscillator
circuit
local oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP29423199A
Other languages
Japanese (ja)
Other versions
JP2001119310A (en
Inventor
修二 安部
昌巳 大澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP29423199A priority Critical patent/JP3737325B2/en
Publication of JP2001119310A publication Critical patent/JP2001119310A/en
Application granted granted Critical
Publication of JP3737325B2 publication Critical patent/JP3737325B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は、移動体向けのCDM(Code Division Multiplex )放送の受信装置に関する。
【0002】
【従来の技術】
一般のテレビジョン受像機においては、設置場所の電界強度に基づいてブースターおよびアッテネータを使用し、入力電圧を最適レベルに調整して良好な受信状態を維持している。これに対し、移動体向けデジタル放送となるCDM放送の受信装置は、弱電界地区および強電界地区などあらゆる電波状態の場所において使用されることから、複数のアンテナ(一般的に2本または4本のアンテナ)を設けて最良の復調を行うようにダイバーシティ受信方式が採用されている。
【0003】
図5はこのような従来のダイバーシティ方式の受信装置の受信部を示す回路図である。
【0004】
図5において、従来の受信装置110は、チューナ筐体111内の印刷配線板上に第1及び第2のチューナ121,141を独立して設けている。
【0005】
第1のチューナ121は、混合回路123,125,126とダウンコンバート用局部発振器124と検波用局部発振器127と90°位相器128とで成り、金属シールド板で壁を形成したシャーシ129により囲んだ構造となっている。
【0006】
第1のアンテナ122は、受信したCDM放送電波による無線周波数信号(以下、RF信号と呼ぶ)a41を第1のチューナ121の混合回路123の第1の入力端子に導く。
【0007】
一方、ダウンコンバート用局部発振器124は図示しない位相同期ループ(PLL)回路により発振周波数が前記RF信号の所望のチャンネル周波数よりも中間周波数だけ高い周波数となるように制御された状態で発振し、この発振信号を局部発振信号b41として混合回路123の第2の入力端子に供給する。混合回路123は、RF信号a41と局部発振信号b41とを混合し、ビート成分である中間周波信号(以下IF信号と呼ぶ)e41を次段の混合回路125,126に供給する。
【0008】
検波用局部発振器127は、周波数及び位相の制御された信号を発振し、この発振信号を局部発振信号d41として混合回路125の第2の入力端子に供給するとともに、90°位相器128に供給する。90°位相器128は、供給される局部発振信号の位相を90°遅らせ、局部発振信号e41として混合回路126の第2の入力端子に供給する。
【0009】
混合回路125は、混合回路123からの中間周波信号c41と検波用局部発振器127からの局部発振信号d41とを混合することにより検波を行い、検波したI信号を第1のI信号(I1 )として出力端子130に導く。
【0010】
混合回路126は、混合回路123からの中間周波信号c41と90°位相器128からの局部発振信号e41とを混合することにより検波を行い、検波したQ信号を第1のQ信号(Q1 )として出力端子131に導く。
【0011】
一方、第2のチューナ141は、混合回路143,145,146とダウンコンバート用局部発振器144と検波用局部発振器147と90°位相器148とで成り、金属シールド板で壁を形成したシャーシ149により囲んだ構造となっている。第2のチューナ141のシャーシ149は、第1のチューナ121のシャーシ129から離れた位置に設けられている。
【0012】
第2のチューナ141の混合回路143,145,146とダウンコンバート用局部発振器144と検波用局部発振器147とは、第1のチューナ121の混合回路123,125,126とダウンコンバート用局部発振器124と検波用局部発振器127と同様の構成となっており、第2のアンテナ142が受信したCDM放送電波によるRF信号a42の選局を行い、検波したI信号とQ信号を第2のI信号(I2 ),第2のQ信号(Q2 )としてそれぞれ出力端子150,151に導く。
【0013】
出力端子130,131および150,151はそれぞれ復調回路(図示せず)に接続され、その後、演算処理により最良の復調状態を保つようにダイバーシティ受信が行われる。
【0014】
このように従来の受信装置における受信部110によれば、第1及び第2のアンテナ122,142が受信したCDM放送の無線周波数信号をそれぞれ第1及び第2のチューナ121,141でそれぞれ同一チャンネルの選局を行い、それぞれ検波した第1及び第2のI信号,Q信号を基に最良の復調が行われるようにしている。
【0015】
このような従来のダイバーシティ方式の受信装置では、第1及び第2のチューナ121,141にそれぞれダウンコンバート用局部発振器と検波用局部発振器を設けるため、小型化が困難であるとともに、製造コストの削減も困難であった。また、第1及び第2のチューナ121,141は、個々に設けられた前記局部発振器と他の回路との間にシールドが設けられていないため、局部発振器からの漏洩信号が第1及び第2のチューナ121,141の他の回路の動作に影響を及ぼしやすく、受信性能を低下させていた。
【0016】
また、従来のダイバーシティ方式の受信装置において、ダウンコンバート用局部発振器と検波用局部発振器に対して共用の基準発振器を用い、PLL(Phase Locked Loop =位相同期ループ)制御を行う場合も考えられている。
【0017】
図6はこのような共用の基準発振器でPLL制御を行う従来の受信装置の発振回路系統を示すブロック図である。
【0018】
図6において、符号161は水晶振動子等を用いた基準発振器であり、基準発振器161からの基準発振信号はダウンコンバート用局部発振器PLL回路162と検波用局部発振器PLL回路163に供給される。ダウンコンバート用局部発振器PLL回路162と検波用局部発振器PLL回路163は、供給される基準発振信号に基づいてそれぞれダウンコンバート用局部発振器124と検波用局部発振器127のPLL制御を行い発振信号を出力させるようになっている。
【0019】
しかしながらこのような共用の基準発振器でPLL制御を行う受信装置では、ダウンコンバート用局部発振器PLL回路162と検波用局部発振器PLL回路163とで生じる不要信号で相互に干渉を起こし、局部発振器124,127の発振信号にその不要信号を重畳させることになり、受信品質の劣化を招いていた。
【0020】
【発明が解決しようとする課題】
上述した従来のダイバーシティ方式の受信装置では複数のチューナに個別の局部発振器を設けるため、小型化が困難であるとともに、製造コストの削減も困難であった。また、局部発振器からの漏洩信号がチューナの他の回路の動作に影響を及ぼしやすく、受信性能を低下させていた。また、共用の基準発振器を用いて複数の局部発振器をPLL制御するダイバーシティ方式の受信装置では、複数のPLL回路で生じる不要信号が相互に干渉を起こし、複数の局部発振器の発振信号にその不要信号を重畳させることになり、受信品質を劣化させていた。
【0021】
この発明は上記問題点を除去し、複数のチューナを有する受信装置において、局部発振器の数を削減するとともに局部発振器からの漏洩信号の影響を低下させることができる受信装置の提供を目的とする。また、複数の局部発振器に対して共用の基準発振器を備えてPLL制御を行う受信装置において、複数の局部発振器間の相互干渉を防止できる受信装置の提供を目的とする。
【0022】
【課題を解決するための手段】
本発明は、複数のアンテナにて受信した同一の放送信号をそれぞれ複数のチューナにて検波し復調するようにした受信装置であって、前記複数のアンテナにて受信した信号をそれぞれ検波する複数の検波手段と、前記複数の検波手段の間に配置され各検波手段に共通の検波用局部発振信号を供給する局部発振器とを含み、前記複数の検波手段と前記局部発振器とでチューナ部を構成し、さらにチューナ部を外シールド板で囲むとともに、前記複数の検波手段の間に内シールド板を配置し、各検波手段間のシールド、および前記局部発振器と各検波手段との間のシールドを前記内シールド板により行うようにし、前記各検波手段を、前記アンテナからの受信信号と前記局部発振器からの局部発振信号を混合してI信号を検波する第1の検波回路と、前記アンテナからの受信信号と前記局部発振器からの局部発振信号を90度移相した信号とを混合してQ信号を検波する第2の検波回路とで構成したことを特徴とするものである。
【0023】
また本発明は、アンテナにて受信した無線周波数信号を選局および検波するための受信装置であって、基準信号を発生する基準発振器と、この基準発振器からの基準信号に基いて選局用の局部発振信号および検波用の局部発振信号を生成するため第1のPLL回路と第2のPLL回路とを有し、かつ前記第1のPLL回路と第2のPLL回路間にアイソレーションをもたせる同調回路を具備したことを特徴とするものである。
【0024】
【発明の実施の形態】
以下、本発明の実施例を図面を参照して説明する。
【0025】
図1は本発明に係る受信装置の第1の実施の形態を示すブロック図である。
【0026】
図1において、受信装置10は、チューナ筐体11内の印刷配線板に第1及び第2の受信部21,41を設け、第1及び第2の受信部21,41がダウンコンバートに使う局部発振信号を共通のダウンコンバート用局部発振器12により供給するとともに、第1及び第2の受信部21,41が検波に使う局部発振信号を共通の検波用局部発振器13により供給する。これら受信部21,41は前記局部発振器12,13とともにチューナを構成している。
【0027】
外側シールド板14は、金属で形成され、図示しない印刷配線板に取り付けられるとともに、印刷配線板のアース線に接続され、前記印刷配線板に実装された第1及び第2の受信部21,41を外周から囲むようになっている。
【0028】
また内シールド板15が、前記第1及び第2の受信部21,41との間に設けられている。この場合、内シールド板15は、第1及び第2の受信部21,41との間の境界線上に配置される直線シールド部16,17,18と、ダウンコンバート用局部発振器12及び検波用局部発振器13を囲んで配置された枠状シールド部19,20からなっている。
【0029】
シールド部16,17,18は、第1及び第2の受信部21,41との間のシールドを行うようになっている。枠状シールド部19は、ダウンコンバート用局部発振器12と第1,第2の受信部21,41との間のシールドを行うようになっており、枠状シールド部20は、検波用局部発振器13と第1,第2の受信部21,41間のシールドを行うようになっている。
【0030】
第1及び第2のアンテナ22,42は、それぞれ受信したCDM放送電波による無線周波数信号(以下、RF信号と呼ぶ)a11,a12をそれぞれ第1及び第2の受信部21,41の混合回路23,43の第1の入力端子に導く。
【0031】
一方、ダウンコンバート用局部発振器12は、PLL回路により発振周波数が前記RF信号の所望のチャンネル周波数よりも中間周波数だけ高い周波数となるように制御された状態で発振し、この発振による信号を局部発振信号b11,b12として枠状シールド部19を介してそれぞれ第1及び第2の受信部21,41の混合回路23,43の第2の入力端子に供給する。混合回路23は、供給されるRF信号a11と局部発振信号b11とを混合し、ビート成分である中間周波信号(以下IF信号と呼ぶ)c11を次段の混合回路25,26の第1の入力端子に供給する。混合回路43は、供給されるRF信号a12と局部発振信号b12とを混合し、ビート成分であるIF信号c12を次段の混合回路45,46の第1の入力端子に供給する。
【0032】
検波用局部発振器13は、周波数及び位相の制御された信号を発振し、この発振信号を局部発振信号d11,d12として出力する。検波用局部発振器13から出力された局部発振信号d11は枠状シールド部20を介して第1の受信部21の混合回路25の第2の入力端子に供給されるとともに、90°位相器28に供給される。検波用局部発振器13から出力された局部発振信号d12は枠状シールド部20を介して第2の受信部41の混合回路45の第2の入力端子に供給されるとともに、90°位相器48に供給される。
【0033】
90°位相器28,48は、それぞれ供給される局部発振信号d11,d12の位相を90°遅らせ、それぞれ局部発振信号e11,e12としてそれぞれ混合回路26,46の第2の入力端子に供給する。
【0034】
混合回路25は、混合回路23からの中間周波信号c11と検波用局部発振器13からの局部発振信号d11とを混合することにより検波を行い、検波したI信号を第1のI信号(I1 )として出力端子30に導く。混合回路26は、混合回路23からの中間周波信号c11と90°位相器28からの局部発振信号e11とを混合することにより検波を行い、検波したQ信号を第1のQ信号(Q1 )として出力端子31に導く。
【0035】
混合回路45は、混合回路43からの中間周波信号c12と検波用局部発振器13からの局部発振信号d12とを混合することにより検波を行い、検波したI信号を第2のI信号(I2 )として出力端子50に導く。混合回路46は、混合回路43からの中間周波信号c12と90°位相器48からの局部発振信号e12とを混合することにより検波を行い、検波したQ信号を第2のQ信号(Q2 )として出力端子51に導く。
【0036】
出力端子30,31,50,51は復調回路(図示せず)に接続され、演算処理により最良の復調状態を保つように受信処理が行われる。
【0037】
このような発明の実施の形態によれば、第1及び第2の受信部21,41でダウンコンバート用局部発振器12と検波用局部発振器13を共用にしたので、局部発振器の数を削減することができ、小型化及び製造コストの削減を行える。また、内シールド板15によってダウンコンバート用局部発振器12及び検波用局部発振器13からの漏洩信号が第1及び第2の受信部21,41に伝わるのを防止しているので、局部発振器からの漏洩信号の影響を低下させることができ、受信品質を向上することができる。
【0038】
図2は本発明に係る受信装置の第2の実施の形態を示すブロック図であり、アンテナから入力したRF信号を直接検波するダイレクトコンバージョン方式の受信装置に適用したものである。
【0039】
図2において、受信装置60は、チューナ筐体61内の印刷配線板に第1及び第2の受信部71,81を設け、第1及び第2の受信部71,81が検波に使う局部発振信号を共通の局部発振器62と90°位相器63とにより供給する。これらの受信部71,81は、前記局部発振器62および位相器63とともにチューナを構成している。
【0040】
外側シールド板64は、金属で形成され、図示しない印刷配線板に取り付けられるとともに、印刷配線板のアース線に接続され、前記印刷配線板に実装された第1及び第2の受信部71,81を外周から囲むようになっている。
【0041】
内シールド板65は、前記第1及び第2の受信部71,81との間に設けられている。この場合、内シールド板65は、第1及び第2の受信部71,81との間の境界線上に配置される直線シールド部66,67と局部発振器62及び90°位相器63を囲む枠状シールド部68からなっている。
【0042】
シールド部66,67は、第1及び第2の受信部71,81との間のシールドを行い、枠状シールド部68の図中上半分は、局部発振器62及び90°位相器63と第1の受信部71との間のシールドを行い、枠状シールド部68の図中下半分は、局部発振器62及び90°位相器63と第2の受信部81との間のシールドを行うようになっている。
【0043】
第1のアンテナ72は、受信したCDM放送電波によるRF信号a21を第1の受信部71の混合回路73,74の第1の入力端子に導く。
【0044】
第2のアンテナ72,82は、受信したCDM放送電波によるRF信号a22を第2の受信部81の混合回路83,84の第1の入力端子に導く。
【0045】
一方、局部発振器62はPLL回路により周波数及び位相が制御された状態で発振し、この発振による基準信号を局部発振信号b21,b22として枠状シールド部68を介してそれぞれ第1及び第2の受信部71,81の混合回路73,84の第2の入力端子に導くとともに、前記発振による信号を局部発振信号d20として90°位相器63に導く。90°位相器63は、供給される局部発振信号d20の位相を90°遅らせ、局部発振信号e20としてそれぞれ枠状シールド部68を介して第1及び第2の受信部71,81の混合回路74,83の第2の入力端子に導く。
【0046】
混合回路73は、アンテナ72からのRF信号a21と局部発振器62からの局部発振信号b21とを混合することにより検波を行い、検波したI信号を第1のI信号(I1 )として出力端子75に導く。混合回路74は、アンテナ72からのRF信号a21と90°位相器63からの局部発振信号e20とを混合することにより検波を行い、検波したQ信号を第1のQ信号(Q1 )として出力端子76に導く。
【0047】
混合回路83は、アンテナ84からのRF信号a22と局部発振器62からの局部発振信号b22とを混合することにより検波を行い、検波したI信号を第2のI信号(I2 )として出力端子85に導く。混合回路86は、アンテナ82からのRF信号a22と90°位相器63からの局部発振信号e20とを混合することにより検波を行い、検波したQ信号を第2のQ信号(Q2 )として出力端子86に導く。
【0048】
出力端子75,76,85,86は図1の場合と同様に復調回路(図示せず)に接続されている。
【0049】
このような実施の形態によれば、第1及び第2の受信部71,81で局部発振器62及び90°位相器63を共用にしたので、局部発振器の数を削減することができ、小型化及び製造コストの削減を行える。また、内シールド板65によって局部発振器62からの漏洩信号が第1及び第2の受信部71,81に伝わるのを防止しているので、局部発振器からの漏洩信号の影響を低下させることができ、受信性能を向上することができる。これに加え、90°位相器63を共用にしたので、さらに小型化及び製造コストの削減を行える。
【0050】
図3は本発明に係る受信装置の第3の実施の形態を示すブロック図であり、図1の受信装置に適用したものとして説明する。
【0051】
図3において、符号201は水晶振動子等を用いた基準発振器であり、基準発振器201からの基準発振信号はダウンコンバート用局部発振器PLL回路202と検波用局部発振器PLL回路203に供給される。基準発振器201とダウンコンバート用局部発振器PLL回路202及び検波用局部発振器PLL回路203とを結ぶ配線には、同調回路204が接続されている。
【0052】
このような構成により、同調回路204は、この共用基準発振器201から前記ダウンコンバート用局部発振器PLL回路202及び前記検波用局部発振器PLL回路203に基準信号を供給する経路に設けられ、前記ダウンコンバート用局部発振器PLL回路202と前記検波用局部発振器PLL回路203との間にアイソレーションを持たせている。同調回路204は、例えばインダクタとコンデンサの並列接続による回路で成り基準発振器の発振周波数に同調するものであり、高性能かつ安価に構成できるが、他の各種同調回路も適用できる。
【0053】
ダウンコンバート用局部発振器PLL回路202と検波用局部発振器PLL回路203とは、供給される基準発振信号に基づいてそれぞれダウンコンバート用局部発振器12と検波用局部発振器13のPLL制御を行い発振信号を出力させるようになっている。
【0054】
このような発明の実施の形態によれば、同調回路204が、ダウンコンバート用局部発振器PLL回路202と前記検波用局部発振器PLL回路203との間にアイソレーションを持たせているので、ダウンコンバート用局部発振器PLL回路202と検波用局部発振器PLL回路203との相互に干渉を防止し、局部発振器12,13の発振信号に不要信号を重畳するのを防止でき、検出出力信号の劣化を防止して、映像表示手段に表示する映像のノイズを低減して画質を向上することができる。
【0055】
図4は本発明に係る受信装置の第4の実施の形態を示すブロック図であり、図3の実施の形態と同じ構成要素には同一の符号を付して説明を省略している。
【0056】
図4において、本発明の実施の形態では、図3の同調回路204を設ける代わりに、共用基準発振器201から前記ダウンコンバート用局部発振器PLL回路202に基準信号を供給する経路及び前記共用基準発振器201から前記検波用局部発振器PLL回路203に基準信号を供給する経路にそれぞれ第1及び第2の同調回路205,206を設け、前記ダウンコンバート用局部発振器PLL回路202と検波用局部発振器PLL回路203との間にアイソレーションを持たせている。同調回路205,206は、例えばインダクタとコンデンサの直列回路で成り基準発振器の発振周波数に同調するものであり、高性能かつ安価に構成できるが、他の各種同調回路も適用できる。
【0057】
このような発明の実施の形態によれば、図1の発明の実施の形態と同様の効果がえられる。
【0058】
【発明の効果】
請求項1及び3に記載の発明によれば、複数の受信部を有する受信装置において、局部発振器の数を削減するとともに局部発振器からの漏洩信号の影響を低下させることができるので、小型化及び製造コストの削減を行えるとともに、受信性能を向上することができる。また、請求項5に記載の発明によれば、複数の局部発振器に対して共用の基準発振器を用いた場合において、複数の局部発振器間の相互干渉を防止でき、受信性能を向上することができる。
【図面の簡単な説明】
【図1】本発明に係る受信装置の第1の実施の形態を示すブロック図。
【図2】本発明に係る受信装置の第2の実施の形態を示すブロック図。
【図3】本発明に係る受信装置の第3の実施の形態を示すブロック図。
【図4】本発明に係る受信装置の第4の実施の形態を示すブロック図。
【図5】従来の受信装置を示すブロック図。
【図6】共用の基準発振器でPLL制御を行う従来の受信装置の発振回路系統を示すブロック図。
【符号の説明】
10 受信装置
11 チューナ筐体
12 ダウンコンバート用局部発振器
13 検波用局部発振器
14 外側シールド板
15 内シールド板
21,41 第1及び第2の受信部
22,42 第1及び第2のアンテナ
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a receiver for CDM (Code Division Multiplex) broadcasts for mobiles.
[0002]
[Prior art]
In a general television receiver, a booster and an attenuator are used based on the electric field strength at the installation location, and the input voltage is adjusted to an optimum level to maintain a good reception state. On the other hand, a receiver for CDM broadcasting, which is digital broadcasting for mobiles, is used in places with any radio wave condition such as weak electric field areas and strong electric field areas. The diversity reception system is employed so as to perform the best demodulation.
[0003]
FIG. 5 is a circuit diagram showing a receiving unit of such a conventional diversity receiving apparatus.
[0004]
In FIG. 5, the conventional receiving apparatus 110 is provided with first and second tuners 121 and 141 independently on a printed wiring board in a tuner housing 111.
[0005]
The first tuner 121 includes a mixing circuit 123, 125, 126, a down-conversion local oscillator 124, a detection local oscillator 127, and a 90 ° phase shifter 128, and is surrounded by a chassis 129 having a wall formed of a metal shield plate. It has a structure.
[0006]
The first antenna 122 guides a radio frequency signal (hereinafter referred to as an RF signal) a41 based on the received CDM broadcast radio wave to a first input terminal of the mixing circuit 123 of the first tuner 121.
[0007]
On the other hand, the down-converting local oscillator 124 oscillates in a state in which the oscillation frequency is controlled to be higher than the desired channel frequency of the RF signal by an intermediate frequency by a phase-locked loop (PLL) circuit (not shown). The oscillation signal is supplied as a local oscillation signal b41 to the second input terminal of the mixing circuit 123. The mixing circuit 123 mixes the RF signal a41 and the local oscillation signal b41, and supplies an intermediate frequency signal (hereinafter referred to as IF signal) e41 as a beat component to the mixing circuits 125 and 126 in the next stage.
[0008]
The local oscillator 127 for detection oscillates a signal whose frequency and phase are controlled, and supplies this oscillation signal as a local oscillation signal d41 to the second input terminal of the mixing circuit 125 and also to the 90 ° phase shifter 128. . The 90 ° phase shifter 128 delays the phase of the supplied local oscillation signal by 90 ° and supplies it to the second input terminal of the mixing circuit 126 as the local oscillation signal e41.
[0009]
The mixing circuit 125 performs detection by mixing the intermediate frequency signal c41 from the mixing circuit 123 and the local oscillation signal d41 from the detection local oscillator 127, and uses the detected I signal as a first I signal (I1). Lead to output terminal 130.
[0010]
The mixing circuit 126 performs detection by mixing the intermediate frequency signal c41 from the mixing circuit 123 and the local oscillation signal e41 from the 90 ° phase shifter 128, and uses the detected Q signal as a first Q signal (Q1). Lead to output terminal 131.
[0011]
On the other hand, the second tuner 141 includes a mixing circuit 143, 145, 146, a down-conversion local oscillator 144, a detection local oscillator 147, and a 90 ° phase shifter 148, and a chassis 149 having a wall formed of a metal shield plate. It has an enclosed structure. The chassis 149 of the second tuner 141 is provided at a position away from the chassis 129 of the first tuner 121.
[0012]
The mixing circuits 143, 145, and 146 of the second tuner 141, the local oscillator for down-conversion 144, and the local oscillator for detection 147 are the mixing circuits 123, 125, and 126 of the first tuner 121 and the local oscillator for down-conversion 124, The detection local oscillator 127 has the same configuration, selects the RF signal a42 by the CDM broadcast radio wave received by the second antenna 142, and detects the detected I signal and Q signal as the second I signal (I2 ) And the second Q signal (Q2) to the output terminals 150 and 151, respectively.
[0013]
Output terminals 130, 131 and 150, 151 are each connected to a demodulation circuit (not shown), and thereafter diversity reception is performed so as to maintain the best demodulation state by arithmetic processing.
[0014]
As described above, according to the receiving unit 110 in the conventional receiving apparatus, the first and second tuners 121 and 141 respectively transmit the CDM broadcast radio frequency signals received by the first and second antennas 122 and 142 to the same channel. And the best demodulation is performed based on the first and second I and Q signals detected.
[0015]
In such a conventional diversity receiver, the down-converting local oscillator and the detecting local oscillator are provided in the first and second tuners 121 and 141, respectively, which makes it difficult to reduce the size and reduce the manufacturing cost. It was also difficult. In addition, since the first and second tuners 121 and 141 are not provided with shields between the local oscillators provided separately and other circuits, the leakage signals from the local oscillators are the first and second tuners. It is easy to affect the operation of other circuits of the tuners 121 and 141, and the reception performance is lowered.
[0016]
Further, in a conventional diversity receiver, a common reference oscillator may be used for the down-conversion local oscillator and the detection local oscillator to perform PLL (Phase Locked Loop) control. .
[0017]
FIG. 6 is a block diagram showing an oscillation circuit system of a conventional receiving apparatus that performs PLL control with such a common reference oscillator.
[0018]
In FIG. 6, reference numeral 161 denotes a reference oscillator using a crystal resonator or the like, and a reference oscillation signal from the reference oscillator 161 is supplied to the down-conversion local oscillator PLL circuit 162 and the detection local oscillator PLL circuit 163. The down-conversion local oscillator PLL circuit 162 and the detection local oscillator PLL circuit 163 perform PLL control of the down-conversion local oscillator 124 and the detection local oscillator 127 based on the supplied reference oscillation signal, respectively, and output an oscillation signal. It is like that.
[0019]
However, in such a receiving apparatus that performs PLL control with a common reference oscillator, unnecessary signals generated by the down-converting local oscillator PLL circuit 162 and the detecting local oscillator PLL circuit 163 cause interference with each other, and the local oscillators 124 and 127. Therefore, the unnecessary signal is superimposed on the oscillation signal, and the reception quality is deteriorated.
[0020]
[Problems to be solved by the invention]
In the conventional diversity receiver described above, since individual local oscillators are provided for a plurality of tuners, it is difficult to reduce the size and reduce the manufacturing cost. In addition, the leakage signal from the local oscillator tends to affect the operation of other circuits of the tuner, and the reception performance is lowered. Further, in a diversity system receiver that PLL controls a plurality of local oscillators using a common reference oscillator, unnecessary signals generated in a plurality of PLL circuits cause interference with each other, and the unnecessary signals are generated in the oscillation signals of a plurality of local oscillators. As a result, the reception quality deteriorates.
[0021]
An object of the present invention is to eliminate the above-described problems and provide a receiving apparatus that can reduce the number of local oscillators and reduce the influence of a leakage signal from the local oscillator in a receiving apparatus having a plurality of tuners. It is another object of the present invention to provide a receiving apparatus capable of preventing mutual interference between a plurality of local oscillators in a receiving apparatus that performs PLL control using a common reference oscillator for the plurality of local oscillators.
[0022]
[Means for Solving the Problems]
The present invention is a receiving apparatus that detects and demodulates the same broadcast signal received by a plurality of antennas by a plurality of tuners, and detects a plurality of signals received by the plurality of antennas. A detection unit and a local oscillator disposed between the plurality of detection units and supplying a common local oscillation signal for detection to each detection unit, and the plurality of detection units and the local oscillator constitute a tuner unit. Further, the tuner portion is surrounded by an outer shield plate, and an inner shield plate is disposed between the plurality of detection means, and the shield between the detection means and the shield between the local oscillator and each detection means are to perform by the shield plate, wherein each detecting means, a first detection circuit for detecting the I signal by mixing a local oscillation signal from the reception signal and the local oscillator from the antenna And it is characterized by being configured with a second detection circuit for detecting a Q signal a local oscillation signal by mixing the 90 ° phase-shifted signal from the reception signal and the local oscillator from the antenna .
[0023]
Further, the present invention is a receiving apparatus for selecting and detecting a radio frequency signal received by an antenna, and for selecting a channel based on a reference oscillator that generates a reference signal and a reference signal from the reference oscillator Tuning having a first PLL circuit and a second PLL circuit for generating a local oscillation signal and a local oscillation signal for detection, and providing isolation between the first PLL circuit and the second PLL circuit A circuit is provided.
[0024]
DETAILED DESCRIPTION OF THE INVENTION
Embodiments of the present invention will be described below with reference to the drawings.
[0025]
FIG. 1 is a block diagram showing a first embodiment of a receiving apparatus according to the present invention.
[0026]
In FIG. 1, a receiving device 10 includes first and second receiving units 21 and 41 on a printed wiring board in a tuner housing 11, and the first and second receiving units 21 and 41 use local parts for down-conversion. The oscillation signal is supplied by the common down-conversion local oscillator 12, and the local oscillation signal used by the first and second reception units 21 and 41 for detection is supplied by the common detection local oscillator 13. These receiving units 21 and 41 together with the local oscillators 12 and 13 constitute a tuner.
[0027]
The outer shield plate 14 is made of metal, is attached to a printed wiring board (not shown), is connected to a ground wire of the printed wiring board, and is mounted on the printed wiring board. The first and second receiving units 21 and 41 are mounted on the printed wiring board. Is enclosed from the outer periphery.
[0028]
An inner shield plate 15 is provided between the first and second receiving units 21 and 41. In this case, the inner shield plate 15 includes the linear shield parts 16, 17, 18 arranged on the boundary line between the first and second receiving parts 21, 41, the down-converting local oscillator 12, and the detection local part. It consists of frame-shaped shield parts 19 and 20 arranged so as to surround the oscillator 13.
[0029]
The shield parts 16, 17 and 18 are configured to shield between the first and second receiving parts 21 and 41. The frame-shaped shield unit 19 is configured to shield between the down-converting local oscillator 12 and the first and second receiving units 21 and 41, and the frame-shaped shield unit 20 includes the detection local oscillator 13. The first and second receivers 21 and 41 are shielded.
[0030]
The first and second antennas 22 and 42 respectively receive radio frequency signals (hereinafter referred to as RF signals) a11 and a12 based on the received CDM broadcast radio waves, respectively, and mixing circuits 23 of the first and second receiving units 21 and 41, respectively. , 43 to the first input terminal.
[0031]
On the other hand, the down-converting local oscillator 12 oscillates in a state where the oscillation frequency is controlled by the PLL circuit so that the oscillation frequency is higher than the desired channel frequency of the RF signal by an intermediate frequency. The signals b11 and b12 are supplied to the second input terminals of the mixing circuits 23 and 43 of the first and second receiving units 21 and 41 through the frame-shaped shield unit 19, respectively. The mixing circuit 23 mixes the supplied RF signal a11 and the local oscillation signal b11, and an intermediate frequency signal (hereinafter referred to as IF signal) c11 as a beat component is input to the first input of the mixing circuits 25 and 26 in the next stage. Supply to the terminal. The mixing circuit 43 mixes the supplied RF signal a12 and the local oscillation signal b12, and supplies the IF signal c12, which is a beat component, to the first input terminals of the subsequent mixing circuits 45 and 46.
[0032]
The local oscillator for detection 13 oscillates a signal whose frequency and phase are controlled, and outputs the oscillation signals as local oscillation signals d11 and d12. The local oscillation signal d11 output from the detection local oscillator 13 is supplied to the second input terminal of the mixing circuit 25 of the first receiving unit 21 through the frame-shaped shield unit 20 and also to the 90 ° phase shifter 28. Supplied. The local oscillation signal d12 output from the detection local oscillator 13 is supplied to the second input terminal of the mixing circuit 45 of the second receiving unit 41 via the frame-shaped shield unit 20, and also to the 90 ° phase shifter 48. Supplied.
[0033]
The 90 ° phase shifters 28 and 48 delay the phases of the supplied local oscillation signals d11 and d12 by 90 °, and supply them to the second input terminals of the mixing circuits 26 and 46, respectively, as local oscillation signals e11 and e12.
[0034]
The mixing circuit 25 performs detection by mixing the intermediate frequency signal c11 from the mixing circuit 23 and the local oscillation signal d11 from the local oscillator for detection 13, and uses the detected I signal as a first I signal (I1). Lead to output terminal 30. The mixing circuit 26 performs detection by mixing the intermediate frequency signal c11 from the mixing circuit 23 and the local oscillation signal e11 from the 90 ° phase shifter 28, and uses the detected Q signal as a first Q signal (Q1). Lead to output terminal 31.
[0035]
The mixing circuit 45 performs detection by mixing the intermediate frequency signal c12 from the mixing circuit 43 and the local oscillation signal d12 from the detection local oscillator 13, and uses the detected I signal as a second I signal (I2). Lead to output terminal 50. The mixing circuit 46 performs detection by mixing the intermediate frequency signal c12 from the mixing circuit 43 and the local oscillation signal e12 from the 90 ° phase shifter 48, and uses the detected Q signal as a second Q signal (Q2). Lead to output terminal 51.
[0036]
The output terminals 30, 31, 50, 51 are connected to a demodulation circuit (not shown), and reception processing is performed so as to maintain the best demodulation state by arithmetic processing.
[0037]
According to the embodiment of the present invention, since the down-converting local oscillator 12 and the detecting local oscillator 13 are shared by the first and second receiving units 21 and 41, the number of local oscillators can be reduced. Can be reduced in size and manufacturing cost. Further, since the leakage signal from the down-converting local oscillator 12 and the detecting local oscillator 13 is prevented from being transmitted to the first and second receiving units 21 and 41 by the inner shield plate 15, the leakage from the local oscillator The influence of the signal can be reduced, and the reception quality can be improved.
[0038]
FIG. 2 is a block diagram showing a second embodiment of a receiving apparatus according to the present invention, which is applied to a direct conversion type receiving apparatus that directly detects an RF signal inputted from an antenna.
[0039]
In FIG. 2, a receiving device 60 includes first and second receiving units 71 and 81 on a printed wiring board in a tuner housing 61, and the first and second receiving units 71 and 81 use local oscillation for detection. The signal is supplied by a common local oscillator 62 and a 90 ° phase shifter 63. These receiving units 71 and 81 constitute a tuner together with the local oscillator 62 and the phase shifter 63.
[0040]
The outer shield plate 64 is made of metal, is attached to a printed wiring board (not shown), is connected to a ground wire of the printed wiring board, and is mounted on the printed wiring board. The first and second receiving units 71 and 81 are mounted on the printed wiring board. Is enclosed from the outer periphery.
[0041]
The inner shield plate 65 is provided between the first and second receiving units 71 and 81. In this case, the inner shield plate 65 has a frame shape surrounding the linear shield portions 66 and 67, the local oscillator 62, and the 90 ° phase shifter 63 arranged on the boundary line between the first and second receiving portions 71 and 81. It consists of a shield part 68.
[0042]
The shield parts 66 and 67 shield between the first and second receiving parts 71 and 81, and the upper half of the frame-shaped shield part 68 in the figure includes the local oscillator 62 and the 90 ° phase shifter 63 and the first phase shifter 63. The lower half of the frame-shaped shield portion 68 in the figure shields between the local oscillator 62 and the 90 ° phase shifter 63 and the second receiving portion 81. ing.
[0043]
The first antenna 72 guides the RF signal a <b> 21 by the received CDM broadcast radio wave to the first input terminals of the mixing circuits 73 and 74 of the first receiving unit 71.
[0044]
The second antennas 72 and 82 guide the RF signal a22 by the received CDM broadcast radio wave to the first input terminals of the mixing circuits 83 and 84 of the second receiving unit 81.
[0045]
On the other hand, the local oscillator 62 oscillates in a state where the frequency and phase are controlled by the PLL circuit, and the reference signals resulting from this oscillation are used as the local oscillation signals b21 and b22 via the frame-shaped shield part 68, respectively. The signals from the oscillation are guided to the 90 ° phase shifter 63 as the local oscillation signal d20 while being guided to the second input terminals of the mixing circuits 73 and 84 of the units 71 and 81. The 90 ° phase shifter 63 delays the phase of the supplied local oscillation signal d20 by 90 °, and the local oscillation signal e20 is a mixing circuit 74 of the first and second receiving units 71 and 81 via the frame-shaped shield unit 68, respectively. , 83 to the second input terminal.
[0046]
The mixing circuit 73 performs detection by mixing the RF signal a21 from the antenna 72 and the local oscillation signal b21 from the local oscillator 62, and outputs the detected I signal to the output terminal 75 as a first I signal (I1). Lead. The mixing circuit 74 performs detection by mixing the RF signal a21 from the antenna 72 and the local oscillation signal e20 from the 90 ° phase shifter 63, and outputs the detected Q signal as a first Q signal (Q1) as an output terminal. Lead to 76.
[0047]
The mixing circuit 83 performs detection by mixing the RF signal a22 from the antenna 84 and the local oscillation signal b22 from the local oscillator 62, and outputs the detected I signal to the output terminal 85 as a second I signal (I2). Lead. The mixing circuit 86 performs detection by mixing the RF signal a22 from the antenna 82 and the local oscillation signal e20 from the 90 ° phase shifter 63, and outputs the detected Q signal as a second Q signal (Q2) as an output terminal. Lead to 86.
[0048]
The output terminals 75, 76, 85, 86 are connected to a demodulation circuit (not shown) as in the case of FIG.
[0049]
According to such an embodiment, since the local oscillator 62 and the 90 ° phase shifter 63 are shared by the first and second receivers 71 and 81, the number of local oscillators can be reduced and the size can be reduced. In addition, manufacturing costs can be reduced. Further, since the leakage signal from the local oscillator 62 is prevented from being transmitted to the first and second receiving units 71 and 81 by the inner shield plate 65, the influence of the leakage signal from the local oscillator can be reduced. The reception performance can be improved. In addition, since the 90 ° phase shifter 63 is shared, the size and manufacturing cost can be further reduced.
[0050]
FIG. 3 is a block diagram showing a third embodiment of the receiving apparatus according to the present invention, and will be described assuming that it is applied to the receiving apparatus of FIG.
[0051]
In FIG. 3, reference numeral 201 denotes a reference oscillator using a crystal resonator or the like, and a reference oscillation signal from the reference oscillator 201 is supplied to a down-conversion local oscillator PLL circuit 202 and a detection local oscillator PLL circuit 203. A tuning circuit 204 is connected to the wiring connecting the reference oscillator 201, the down-conversion local oscillator PLL circuit 202, and the detection local oscillator PLL circuit 203.
[0052]
With such a configuration, the tuning circuit 204 is provided in a path for supplying a reference signal from the shared reference oscillator 201 to the down-conversion local oscillator PLL circuit 202 and the detection local oscillator PLL circuit 203. Isolation is provided between the local oscillator PLL circuit 202 and the detection local oscillator PLL circuit 203. The tuning circuit 204 is composed of, for example, a circuit in which an inductor and a capacitor are connected in parallel, and is tuned to the oscillation frequency of the reference oscillator.
[0053]
The down-conversion local oscillator PLL circuit 202 and the detection local oscillator PLL circuit 203 perform PLL control of the down-conversion local oscillator 12 and the detection local oscillator 13 based on the supplied reference oscillation signal, respectively, and output an oscillation signal. It is supposed to let you.
[0054]
According to such an embodiment of the invention, the tuning circuit 204 provides isolation between the down-conversion local oscillator PLL circuit 202 and the detection local oscillator PLL circuit 203. The local oscillator PLL circuit 202 and the detection local oscillator PLL circuit 203 can be prevented from interfering with each other, and unnecessary signals can be prevented from being superimposed on the oscillation signals of the local oscillators 12 and 13, and the detection output signal can be prevented from deteriorating. Further, it is possible to reduce image noise displayed on the image display means and improve image quality.
[0055]
FIG. 4 is a block diagram showing a fourth embodiment of a receiving apparatus according to the present invention. The same components as those in the embodiment of FIG.
[0056]
4, in the embodiment of the present invention, instead of providing the tuning circuit 204 of FIG. 3, a path for supplying a reference signal from the shared reference oscillator 201 to the local oscillator PLL circuit 202 for down conversion and the shared reference oscillator 201 are provided. Are provided with first and second tuning circuits 205 and 206 respectively on paths for supplying a reference signal to the local oscillator PLL circuit 203 for detection, and the local oscillator PLL circuit 202 for detection, the local oscillator PLL circuit 203 for detection, Isolation between the two. The tuning circuits 205 and 206 are composed of, for example, a series circuit of an inductor and a capacitor and tune to the oscillation frequency of the reference oscillator. The tuning circuits 205 and 206 can be configured with high performance and low cost, but other various tuning circuits can also be applied.
[0057]
According to such an embodiment of the invention, the same effect as that of the embodiment of the invention of FIG. 1 can be obtained.
[0058]
【The invention's effect】
According to the first and third aspects of the invention, in the receiving device having a plurality of receiving units, the number of local oscillators can be reduced and the influence of leakage signals from the local oscillators can be reduced. The manufacturing cost can be reduced and the reception performance can be improved. According to the invention described in claim 5, when a common reference oscillator is used for a plurality of local oscillators, mutual interference between the plurality of local oscillators can be prevented and reception performance can be improved. .
[Brief description of the drawings]
FIG. 1 is a block diagram showing a first embodiment of a receiving apparatus according to the present invention.
FIG. 2 is a block diagram showing a second embodiment of a receiving apparatus according to the present invention.
FIG. 3 is a block diagram showing a third embodiment of a receiving apparatus according to the present invention.
FIG. 4 is a block diagram showing a fourth embodiment of a receiving apparatus according to the present invention.
FIG. 5 is a block diagram showing a conventional receiving apparatus.
FIG. 6 is a block diagram showing an oscillation circuit system of a conventional receiving apparatus that performs PLL control with a common reference oscillator.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 10 Receiver 11 Tuner housing | casing 12 Local oscillator for down-conversion 13 Local oscillator for detection 14 Outer shield plate 15 Inner shield plates 21 and 41 First and second receiving units 22 and 42 First and second antennas

Claims (6)

複数のアンテナにて受信した同一の放送信号をそれぞれ複数のチューナにて検波し復調するようにした受信装置において、
前記複数のアンテナにて受信した信号をそれぞれ検波する複数の検波手段と、
前記複数の検波手段の間に配置され、各検波手段に共通の検波用局部発振信号を供給する局部発振器と、
前記複数の検波手段および前記局部発振器を含んで構成されるチューナ部を囲む外シールド板と、
前記複数の検波手段の間に配置され、各検波手段間のシールド、および前記局部発振器と各検波手段との間のシールドを行うように配置された内シールド板とを具備し
前記各検波手段は、前記アンテナからの受信信号と前記局部発振器からの局部発振信号を混合してI信号を検波する第1の検波回路と、前記アンテナからの受信信号と前記局部発振器からの局部発振信号を90度移相した信号とを混合してQ信号を検波する第2の検波回路とからなることを特徴とする受信装置。
In a receiving apparatus that detects and demodulates the same broadcast signal received by a plurality of antennas by a plurality of tuners, respectively.
A plurality of detection means for detecting signals received by the plurality of antennas, respectively;
A local oscillator that is disposed between the plurality of detection means and supplies a common local oscillation signal for detection to each detection means;
An outer shield plate surrounding a tuner portion including the plurality of detection means and the local oscillator;
An inner shield plate disposed between the plurality of detection means, shielded between the detection means, and shielded between the local oscillator and each detection means ;
Each detection means includes a first detection circuit for detecting an I signal by mixing a reception signal from the antenna and a local oscillation signal from the local oscillator, a reception signal from the antenna, and a local portion from the local oscillator A receiving apparatus comprising: a second detection circuit that detects a Q signal by mixing a signal obtained by shifting an oscillation signal by 90 degrees .
複数のアンテナにて受信した同一の放送信号をそれぞれ複数のチューナにて検波し復調するようにした受信装置において、前記アンテナにて受信した無線周波数信号をダウンコンバートするダウンコンバータと、前記ダウンコンバータからの中間周波信号を検波する検波手段とを含んで構成される複数の受信部と、前記各受信部のダウンコンバータに共通の選局用局部発振信号を供給する第1の局部発振器、および前記各受信部の検波手段に共通の検波用局部発振信号を供給するための第2の局部発振器を含み、前記複数の受信部の間に配置された局部発振部と、前記複数の受信部および前記局部発振部を含んで構成されるチューナ部を囲む外シールド板と、前記複数の受信部の間に配置され、これら複数の受信部間のシールド、および前記第1,第2の局部発振器と前記各受信部との間、および前記第1,第2の局部発振器間のシールドを行うように配置された内シールド板とを具備したことを特徴とする受信装置。 In a receiving apparatus that detects and demodulates the same broadcast signal received by a plurality of antennas by a plurality of tuners, a down converter that down-converts a radio frequency signal received by the antenna, and the down converter A plurality of receiving units configured to detect intermediate frequency signals of the first local oscillator for supplying a common local oscillation signal for channel selection to the down converter of each of the receiving units, and A second local oscillator for supplying a common local oscillation signal for detection to the detection means of the reception unit; a local oscillation unit disposed between the plurality of reception units; the plurality of reception units; and the local unit An outer shield plate surrounding the tuner unit including the oscillation unit, and disposed between the plurality of reception units, a shield between the plurality of reception units, and the 1. A receiving apparatus comprising: an inner shield plate arranged to shield between the first and second local oscillators and the receiving units and between the first and second local oscillators . 前記検波手段は、ダウンコンバータからの中間周波信号と前記第2の局部発振器からの局部発振信号を混合してI信号を検波する第1の検波回路と、前記中間周波信号と前記第2の局部発振器からの局部発振信号を90度移送した信号とを混合してQ信号を検波する第2の検波回路とから成ることを特徴とする請求項記載の受信装置。The detection means includes a first detection circuit for detecting an I signal by mixing an intermediate frequency signal from a down converter and a local oscillation signal from the second local oscillator, the intermediate frequency signal, and the second local portion. 3. The receiving apparatus according to claim 2, comprising a second detection circuit for detecting a Q signal by mixing a signal obtained by transferring a local oscillation signal from an oscillator by 90 degrees. アンテナにて受信した無線周波数信号をダウンコンバートするダウンコンバータと、前記ダウンコンバータからの中間周波信号を検波する検波手段とを含む受信装置において、基準信号を発生する基準発振器と、第1の局部発振器、および前記基準発振器からの基準信号に位相同期して前記第1の局部発振器を発振させる第1のPLL回路とを含み、前記ダウンコンバータに選局用局部発振信号を供給する第1の回路と、第2の局部発振器、および前記基準発振器からの基準信号に位相同期して前記第2の局部発振器を発振させる第2のPLL回路とを含み、前記検波手段に検波用局部発振信号を供給する第2の回路と、前記基準発振器と前記第1,第2のPLL回路間に設けられ、前記第1のPLL回路と第2のPLL回路間にアイソレーションをもたせる同調回路とを具備したことを特徴とする受信装置。 A reference oscillator for generating a reference signal and a first local oscillator in a receiving apparatus including a down converter that down-converts a radio frequency signal received by an antenna and a detection unit that detects an intermediate frequency signal from the down converter And a first PLL circuit for causing the first local oscillator to oscillate in phase with a reference signal from the reference oscillator, and to supply a local oscillation signal for tuning to the down converter, A second local oscillator, and a second PLL circuit that oscillates the second local oscillator in phase with a reference signal from the reference oscillator, and supplies a local oscillation signal for detection to the detection means A second circuit is provided between the reference oscillator and the first and second PLL circuits, and an isolator is provided between the first PLL circuit and the second PLL circuit. Receiving apparatus characterized by comprising a tuning circuit to have a ® down. 前記同調回路は、前記基準発振器の出力端と基準電位点間に結合したインダクタとコンデンサの並列回路にて成ることを特徴とする請求項に記載の受信装置。5. The receiving apparatus according to claim 4 , wherein the tuning circuit comprises a parallel circuit of an inductor and a capacitor coupled between an output terminal of the reference oscillator and a reference potential point. 前記同調回路は、前記基準発振器の出力端と前記第1及び第2のPLL回路の入力端との間にそれぞれ接続されたインダクタとコンデンサの直列回路にて成ることを特徴とする請求項に記載の受信装置。The tuning circuit in claim 4, characterized by comprising at the series circuit of each connected inductor and capacitor between the input terminal of said first and second PLL circuit and an output terminal of said reference oscillator The receiving device described.
JP29423199A 1999-10-15 1999-10-15 Receiver Expired - Fee Related JP3737325B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29423199A JP3737325B2 (en) 1999-10-15 1999-10-15 Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29423199A JP3737325B2 (en) 1999-10-15 1999-10-15 Receiver

Publications (2)

Publication Number Publication Date
JP2001119310A JP2001119310A (en) 2001-04-27
JP3737325B2 true JP3737325B2 (en) 2006-01-18

Family

ID=17805049

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29423199A Expired - Fee Related JP3737325B2 (en) 1999-10-15 1999-10-15 Receiver

Country Status (1)

Country Link
JP (1) JP3737325B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4134878B2 (en) * 2003-10-22 2008-08-20 株式会社デンソー Conductor composition, mounting substrate using the conductor composition, and mounting structure
JP4611902B2 (en) * 2006-01-17 2011-01-12 アルプス電気株式会社 Diversity reception tuner
JPWO2007125775A1 (en) * 2006-04-24 2009-09-10 パナソニック株式会社 Receiving device, electronic device using the same, and receiving method
WO2008072451A1 (en) * 2006-12-15 2008-06-19 Panasonic Corporation Receiving device, and electronic equipment using the device
KR101533772B1 (en) * 2008-12-23 2015-07-03 엘지이노텍 주식회사 Dual tuner

Also Published As

Publication number Publication date
JP2001119310A (en) 2001-04-27

Similar Documents

Publication Publication Date Title
US7454180B2 (en) Vehicle-mounted receiving apparatus for reducing distortion, improving reception sensitivity, and saving power
US6233444B1 (en) Radio receiving method and radio receiving apparatus
US20050239417A1 (en) Transceiver circuit and method for providing local oscillator signals in a transceiver circuit
KR100867034B1 (en) Antenna device and mobile wireless apparatus using the same
US7231192B2 (en) High frequency receiver
US6925294B2 (en) Antenna receiver in which carrier-to-noise ratio of demodulation signal is improved
JP2003018123A (en) Ofdm receiver
US7002639B2 (en) Dual digital television tuner
JP3737325B2 (en) Receiver
CN101132219A (en) Reception circuit and receiver
EP1686704A2 (en) Vehicle-mounted receiving apparatus
KR860000441B1 (en) Tunner
JPH06204906A (en) Double supertuner
JP2005130279A (en) Tuner for diversity reception
EP1076424A1 (en) Transmitter/receiver unit
US7212794B2 (en) Receiver with a crystal oscillator having a natural-oscillation frequency set so that a fundamental component and its harmonics are outside the range of a receiving band of a modulated wave signal
JP4830012B2 (en) Front-end circuit, tuner and TV broadcast receiver
JP2006262179A (en) Radio communication equipment and portable telephone terminal
JP4155325B2 (en) VCO device, tuner using the same, broadcast receiver, mobile phone
US20090227218A1 (en) Receiver and electronic apparatus using the same
JPH07321686A (en) Direct conversion receiver
JP2000040971A (en) On-vehicle television receiver
JP2009188730A (en) Receiving apparatus
JPH07235889A (en) Double superheterodyne circuit
JPH06350474A (en) Fm signal processing circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040701

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050316

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050712

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050909

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051025

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051026

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081104

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091104

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101104

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees