JP3732296B2 - Electronic clock - Google Patents

Electronic clock Download PDF

Info

Publication number
JP3732296B2
JP3732296B2 JP02377897A JP2377897A JP3732296B2 JP 3732296 B2 JP3732296 B2 JP 3732296B2 JP 02377897 A JP02377897 A JP 02377897A JP 2377897 A JP2377897 A JP 2377897A JP 3732296 B2 JP3732296 B2 JP 3732296B2
Authority
JP
Japan
Prior art keywords
motor
signal
timepiece
pulse
vibration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP02377897A
Other languages
Japanese (ja)
Other versions
JPH10221472A (en
Inventor
雅一 市川
知巳 村上
啓之 木原
秀隆 土屋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Watch Co Ltd
Original Assignee
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co Ltd filed Critical Citizen Watch Co Ltd
Priority to JP02377897A priority Critical patent/JP3732296B2/en
Publication of JPH10221472A publication Critical patent/JPH10221472A/en
Application granted granted Critical
Publication of JP3732296B2 publication Critical patent/JP3732296B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electric Clocks (AREA)
  • Electromechanical Clocks (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は振動モータ駆動回路を搭載した電子時計において振動モータ駆動時にはその影響を受けず、安全且つ確実に指針動作を行うと共に、振動モータ停止時には低消電化するための電子時計に関する。
【0002】
【従来の技術】
先ず従来技術の構成を図2を用いて説明する。1は発振手段であり、水晶発振器等で構成されており、発振信号P1を出力する。2は分周手段であり、前記発振信号P1を入力し、分周信号群P2を出力する。3は時計用モータパルス波形成形回路であり、前記分周信号群P2及び後述するランク信号L1からLn信号及び補償パルス許可信号LFを入力し、時計用モータ駆動用コントロールパルスIN1、IN2を出力する。4は時計用モータ駆動回路であり、前記時計用モータ駆動パルスIN1、IN2及びモータ逆起検出タイミング信号C1、C2を入力し、時計用モータ駆動用パルスO1、O2を出力する。5は時計用モータであり、コイル6及びロータ7から構成されており、コイル6の片側は前記時計用モータ駆動回路4の時計用モータ駆動用パルスO1、もう片側は時計用モータ駆動用パルスO2が入力する。8は時計用モータ回転検出手段であり、前記分周信号群P2及びモータ逆起検出信号Kを入力し、回転検出信号PO、及び非回転信号PNを出力する。9は時計用モータパルス幅選択手段であり、前記回転検出信号PO、及び非回転検出信号PNを入力し、ランク信号L1からLn信号及び補償パルス許可信号LFを出力する。10は開閉式スイッチであり片側をVddもう片側を抵抗13を介し、Vssに接続され、スイッチ信号PSを出力する。11は振動モータ駆動回路であり該スイッチ信号PS、及び前記時計用モータパルス波形成形回路3の時計用モータ出力範囲信号PKを入力し、振動モータ駆動信号PPを出力する。12は振動モータであり、前記振動モータ駆動信号PPを入力し、振動する。
【0003】
図3は時計用モータの詳細を示すものであり、OR1はORゲートであり前記時計用モータ駆動パルスIN1とモータ逆起検出タイミング信号C1を入力し、時計用モータ駆動パルスIN3を出力する。OR2はORゲートであり前記時計用モータ駆動パルスIN2とモータ逆起検出タイミング信号C2を入力し、時計用モータ駆動パルスIN4を出力する。TP1はPchトランジスタであり、ゲートには、時計用モータ駆動パルスIN3が入力し、ソースはVdd、ドレインはコイル6の片側及び後述するNchトランジスタTN1のドレインと接続されている。TN1はNchトランジスタであり、ゲートにはIN1が入力し、ソースはVssに接続されている。TP2はPchトランジスタであり、ゲートには、時計用モータ駆動パルスIN4が入力し、ソースはVdd、ドレインはコイル6のもう片側及び後述するNchトランジスタTN2のドレインと接続されている。TN2はNchトランジスタであり、ゲートにはIN2が入力し、ソースはVssに接続されている。OR3はORゲートであり、片側の入力はインバータI1を介し、前記コイル6の片側に接続されている。もう片側の入力はインバータI2を介し、前記コイル6のもう片側に接続されている。A1はアンドゲートであり、第1の入力はモータ逆起検出タイミング信号C1、第2の入力はモータ逆起検出タイミング信号C2、第3の入力は、前記OR3の出力につながっている。またA1は出力信号として逆起信号Kを出力する。
【0004】
次に図2、3、4を用いて従来技術の動作説明をする。図4は時計用モータに関する波形図である。
時計用モータパルス波形成形回路3は分周手段2からの分周信号群P2を入力し、ランク信号L1〜Lnに従い1秒周期毎にIN1、IN2を交互に出力する。図4において時計用モータ駆動パルスIN1、IN2はモータ駆動波形に相当する。まずランク信号L1に設定した状態で、時計用モータ駆動パルスIN1側が出力され、駆動パルスによりモータの回転が行われた場合を説明する。
【0005】
駆動パルスIN1を出力するとPchトランジスタTP1はOFF、NchトランジスタTN1はONになる。一方PchトランジスタTP2はON、NchトランジスタTN2はOFFになる。よって電流はPchトランジスタTP2、コイル6及びNchトランジスタTN1に流れ込むことでロータ7は回転する。その後IN1の出力が終了すると、PchトランジスタTP1がON、NchトランジスタTN1がOFFし、コイル6の両端はVddにクランプされる。次に逆起検出タイミング信号C1が発生するとトランジスタTP1、NchトランジスタTN1の両方がOFFするためコイル6の片側であるO1にはロータ7の回転による逆起電圧波形が発生する。また時点では、図4に示すモータ回転時の波形例のごとく、逆起電圧波形は充分Vss側に引かれる。よってインバータI1のスレッショルド電圧を充分過るためモータ逆起検出信号Kは“H”レベルを出力する。よってモータ逆起検出信号Kを入力した時計用モータ回転検出手段は、回転検出信号POを出力し、時計用モータパルス幅選択手段9はランク信号L2に移行する。それはランク信号L1の駆動パルスではモータを回転するためには大きい為で、ランク信号L1より小さいパルを出力する為のランク信号L2が設定されことになる。つまりモータ逆起検出信号Kが出力されるごとにランク信号は上がりパルス幅も小さくなる。
【0006】
次にランク信号L2に設定した状態で、時計用モータ駆動パルスIN2側出力され、モータが駆動パルスにより非回転だった場合について説明する。
【0007】
駆動パルスIN2を出力するとPchトランジスタTP1はON、NchトランジスタTN1はOFFになる。一方PchトランジスタTP2はOFF、NchトランジスタTN2はONになる。よって電流はPchトランジスタTP1、コイル6及びNchトランジスタTN2に流れ込むことで一旦ロータ7は回転動作を行う。その後IN2の出力が終了すると、PchトランジスタTP2がON、NchトランジスタTN2がOFFし、コイル6の両端はVddにクランプされる。次に逆起検出タイミング信号C2が発生するとトランジスタTP2、NchトランジスタTN2の両方がOFFするためコイル6の片側であるO2にはロータ7の動作による逆起電圧波形が発生する。しかしロータ7が非回転であったため逆起電圧波形は充分Vss側に引かれることがないためインバータI2のシレッショルド電圧を過ることはなくモータ逆起検出信号Kは“L”レベルのままである。よってモータ逆起検出信号Kが来ないため時計用モータ検出手段8は、非回転検出信号PNを出力する。よって時計用モータパルス幅選択手段9はランク信号L1に移行すると共に補償パルス許可信号LFを出力する。つまり図4の時計用モータ非回転時波形例のごとく、モータ駆動信号IN2は補償パルスを出力する。つまりランク信号L2の駆動パルスではモータを回転するためにはエネルギー不足である為ランク信号L1に設定されことになる。つまりモータ逆起検出信号Kが出力されない場合ランク信号は下がり駆動パルス幅は大きくなる。
【0008】
スイッチ10がONになり、つまりスイッチ信号PSが“H”になると振動モータ駆動回路11は、振動モータ駆動信号PPを出力し、振動モータ12は駆動を行う。しかし時計用モータ5の駆動中、つまり時計用モータ出力範囲信号PK出力中は振動モータ駆動信号PPの出力を強制的に停止する。
【0009】
【発明が解決しようとする課題】
これまで記述してきたように、従来例においては、時計用モータ駆動中は振動モータ駆動を一時強制的に中断することで、振動モータ12の駆動中に発生する磁界の影響で時計用モータ駆動が動作不良を起すことを回避してきた。しかしそのため振動モータ12を短時間しか駆動することができず十分な振動を得られないという問題もあった。
【0010】
本発明の目的は、時計用モータ駆動中でも振動モータを駆動することが可能にすることで十分に振動を供給できるばかりでなく、駆動振動中の磁界の影響でも安全に時計用モータを駆動することが実現できる様に制御することである。
【0011】
【課題を解決するための手段】
前記目的を達成するための本発明の要旨は、
基準信号を発生する発振手段と、
該基準信号を分周し分周信号群を出力する分周手段と、
該分周信号群を入力し、時計用モータ駆動パルスを出力する時計用モータパルス成形回路と、
該時計用モータ駆動パルスを入力し、時計モータを駆動する時計用モータ駆動回路と、
該時計モータから発生する誘起電圧によりモータの回転、非回転を検出して回転、非回転信号を出力する時計用モータ回転検出手段と、
該回転、非回転信号を入力し、時計用モータ駆動パルスの幅を選択するためのランク信号と補償パルスの出力を制御する時計用モータパルス幅選択手段と、
振動を発生する振動モータと該振動モータを駆動する振動モータ駆動回路とにより構成されている電子時計において、
前記振動モータの駆動時に、前記時計用モータパルス幅選択手段は、前記ランク信号の出力を停止して、
前記振動モータの磁界の影響を受けない前記補償パルスを選択するための補償パルス許可信号を出力し、
前記振動モータの駆動が停止した後、
時計用モータパルス幅選択手段は前記補償パルスが所定回数出力されてから補償パルス許可信号の出力を停止して、前記ランク信号の出力を再開する
ことを特徴とする。
【0012】
【発明の実施の形態】
本発明の説明において従来例と同一の素子及び信号に関しては従来例と同一番号、同一記号を用い説明を省く。
【0013】
100は時計用モータ回転検出中断手段であり、前記スイッチ信号PS及び時計用モータ出力範囲信号PKを入力し、振動中信号PX1及び振動許可信号PX2を出力する。
【0014】
本発明の動作説明を図1及び図5を用いて説明する。
ランク信号がL2に設定されている状態で、スイッチ10が“on”になった場合の説明を行う。
【0015】
スイッチ10が“on”となりスイッチ信号PSが“H”になると時計用モータ回転検出中断手段100はまず時計用モータ出力範囲信号PKが出力されていないか確認を行う。もし出力されていた場合は時計用モータ出力範囲信号PKの出力が完了するまでは、振動モータ駆動回路11は待機状態となる。時計用モータ出力範囲信号PKの出力が完了すると時計用モータ回転検出中断手段100は、振動中信号PX1及び振動許可信号PX2を出力する。振動許可信号PX2を入力した振動モータ駆動回路11は振動モータ駆動信号PPを出力し、振動モータ12は振動駆動を開始する。
同時に時計用パルス幅選択手段9は振動中信号PX1に従いランク信号L2の出力を停止し、補償パルス許可信号LFのみ出力する。
つまり上記動作によれば、通常時の時計駆動パルスでの動作が確実に終了した時点から振動モータの駆動を許可するものであり、更には、振動モータ駆動中は、振動モータからの磁界に影響されない補償パルスで時計用モータを駆動するので時計用モータ駆動中でも振動モータを連続して駆動することができる。
【0016】
次にスイッチ10が“off”になった場合の説明を行う。
スイッチ10が“off”になるためスイッチ信号PSは“L”となる。すると時計用モータ回転検出中断手段100は振動モータ12の駆動を停止するため振動許可信号PX2を停止する。ただし振動中信号PX1は時計用モータ駆動出力範囲信号PKが数発出力した時点で停止する。よって時計用モータ駆動出力範囲信号PKが停止した時点で時計用モータパルス幅選択手段9は補償パルス許可信号LFを停止し、ランク信号L2を再開する。
【0017】
【発明の効果】
以上の説明で明らかなように、振動モータ駆動時に発生する磁界の影響もなく時計用モータを駆動できる為、充分長い間振動モータ駆動をできる。またコイン型電池等の少量蓄電部を使用する際振動モータ駆動による電圧降下を考慮し、時計用モータを動作させることで、信頼性の高い振動モータ付き電子時計を実現することが可能となる効果がある。
【図面の簡単な説明】
【図1】本発明による振動モータ付き電子時計のシステム構成図である。
【図2】従来例の振動モータ付き電子時計のシステム構成図である。
【図3】時計用モータ駆動詳細回路図
【図4】時計用モータ回転時波形例図及び時計用モータ非回転時波形例図
【図5】振動モータ非回転時の波形例図
【符号の説明】
100 時計用モータ回転検出中断手段
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to an electronic timepiece in which an electronic timepiece equipped with a vibration motor drive circuit is not affected when the vibration motor is driven, performs a pointer operation safely and reliably, and reduces power consumption when the vibration motor is stopped.
[0002]
[Prior art]
First, the configuration of the prior art will be described with reference to FIG. Reference numeral 1 denotes an oscillating means, which is composed of a crystal oscillator or the like and outputs an oscillation signal P1. Reference numeral 2 denotes frequency dividing means for inputting the oscillation signal P1 and outputting the frequency division signal group P2. Reference numeral 3 denotes a timepiece motor pulse waveform shaping circuit, which receives the divided signal group P2 and a rank signal L1 (described later) from the Ln signal and the compensation pulse enable signal LF, and outputs timepiece motor drive control pulses IN1 and IN2. . A timepiece motor drive circuit 4 receives the timepiece motor drive pulses IN1 and IN2 and the motor back electromotive detection timing signals C1 and C2, and outputs timepiece motor drive pulses O1 and O2. Reference numeral 5 denotes a timepiece motor, which includes a coil 6 and a rotor 7. One side of the coil 6 is a timepiece motor driving pulse O1 of the timepiece motor driving circuit 4, and the other side is a timepiece motor driving pulse O2. Enter. Reference numeral 8 denotes a timepiece motor rotation detection means, which receives the frequency-divided signal group P2 and the motor back electromotive force detection signal K, and outputs a rotation detection signal PO and a non-rotation signal PN. Reference numeral 9 denotes a timepiece motor pulse width selection means, which receives the rotation detection signal PO and the non-rotation detection signal PN, and outputs a rank signal L1 to an Ln signal and a compensation pulse permission signal LF. An open / close switch 10 is connected to Vss on one side via a resistor 13 on the other side, and outputs a switch signal PS. A vibration motor drive circuit 11 receives the switch signal PS and the timepiece motor output range signal PK of the timepiece motor pulse waveform shaping circuit 3, and outputs a vibration motor drive signal PP. A vibration motor 12 receives the vibration motor drive signal PP and vibrates.
[0003]
FIG. 3 shows details of the timepiece motor. OR1 is an OR gate, which receives the timepiece motor drive pulse IN1 and the motor back electromotive detection timing signal C1 and outputs the timepiece motor drive pulse IN3. OR2 is an OR gate which inputs the timepiece motor drive pulse IN2 and the motor back electromotive detection timing signal C2 and outputs a timepiece motor drive pulse IN4. TP1 is a Pch transistor. A clock motor drive pulse IN3 is input to the gate, the source is connected to Vdd, the drain is connected to one side of the coil 6 and the drain of an Nch transistor TN1 described later. TN1 is an Nch transistor, IN1 is input to the gate, and the source is connected to Vss. TP2 is a Pch transistor. A clock motor drive pulse IN4 is input to the gate, the source is connected to Vdd, the drain is connected to the other side of the coil 6, and the drain of an Nch transistor TN2 described later. TN2 is an Nch transistor, IN2 is input to the gate, and the source is connected to Vss. OR3 is an OR gate, and an input on one side is connected to one side of the coil 6 via an inverter I1. The input on the other side is connected to the other side of the coil 6 via the inverter I2. A1 is an AND gate, the first input is connected to the motor back electromotive detection timing signal C1, the second input is connected to the motor back electromotive detection timing signal C2, and the third input is connected to the output of the OR3. A1 outputs the back electromotive force signal K as an output signal.
[0004]
Next, the operation of the prior art will be described with reference to FIGS. FIG. 4 is a waveform diagram relating to the timepiece motor.
The timepiece motor pulse waveform shaping circuit 3 receives the frequency-divided signal group P2 from the frequency dividing means 2, and alternately outputs IN1 and IN2 every one second period according to the rank signals L1 to Ln. In FIG. 4, clock motor driving pulses IN1 and IN2 correspond to motor driving waveforms. First, the case where the timepiece motor drive pulse IN1 side is output in the state set to the rank signal L1 and the motor is rotated by the drive pulse will be described.
[0005]
When the drive pulse IN1 is output, the Pch transistor TP1 is turned off and the Nch transistor TN1 is turned on. On the other hand, the Pch transistor TP2 is turned on and the Nch transistor TN2 is turned off. Therefore, the current flows into the Pch transistor TP2, the coil 6, and the Nch transistor TN1, so that the rotor 7 rotates. Thereafter, when the output of IN1 is completed, the Pch transistor TP1 is turned on, the Nch transistor TN1 is turned off, and both ends of the coil 6 are clamped to Vdd. Next, when the back electromotive detection timing signal C1 is generated, both the transistor TP1 and the Nch transistor TN1 are turned off, so that a back electromotive voltage waveform due to the rotation of the rotor 7 is generated at O1 on one side of the coil 6. At the time, the counter electromotive voltage waveform is sufficiently pulled to the Vss side as in the waveform example during motor rotation shown in FIG. Therefore, since the threshold voltage of the inverter I1 is sufficiently exceeded, the motor back electromotive force detection signal K outputs “H” level. Therefore, the timepiece motor rotation detecting means to which the motor back electromotive detection signal K is inputted outputs the rotation detection signal PO, and the timepiece motor pulse width selecting means 9 shifts to the rank signal L2. It is because large to rotate the motor in a drive pulse of rank signal L1, so that the rank signal L2 to output rank signal L1 smaller pulse is Ru is set. That is, each time the motor back electromotive detection signal K is output, the rank signal increases and the pulse width also decreases.
[0006]
Next, the case where the timepiece motor drive pulse IN2 side is output in the state set to the rank signal L2 and the motor is not rotated by the drive pulse will be described.
[0007]
When the drive pulse IN2 is output, the Pch transistor TP1 is turned on and the Nch transistor TN1 is turned off. On the other hand, the Pch transistor TP2 is OFF and the Nch transistor TN2 is ON. Therefore, the current flows into the Pch transistor TP1, the coil 6, and the Nch transistor TN2, so that the rotor 7 once rotates. Thereafter, when the output of IN2 is completed, the Pch transistor TP2 is turned on, the Nch transistor TN2 is turned off, and both ends of the coil 6 are clamped to Vdd. Next, when the back electromotive detection timing signal C2 is generated, both the transistor TP2 and the Nch transistor TN2 are turned off, so that a back electromotive voltage waveform due to the operation of the rotor 7 is generated at O2 on one side of the coil 6. However, since the rotor 7 is not rotating, the back electromotive voltage waveform is not sufficiently pulled to the Vss side, so that the threshold voltage of the inverter I2 is not exceeded and the motor back electromotive detection signal K remains at the “L” level. is there. Therefore, since the motor back electromotive detection signal K does not come, the timepiece motor detection means 8 outputs the non-rotation detection signal PN. Therefore, the timepiece motor pulse width selection means 9 shifts to the rank signal L1 and outputs the compensation pulse permission signal LF. That is, the motor drive signal IN2 outputs a compensation pulse as shown in the waveform example of the timepiece motor non-rotating in FIG. That would be to rotate the motor Ru is set to the rank signal L1 for the lack energy in the driving pulse of rank signal L2. That is, when the motor back electromotive detection signal K is not output, the rank signal decreases and the drive pulse width increases.
[0008]
When the switch 10 is turned on, that is, when the switch signal PS becomes “H”, the vibration motor drive circuit 11 outputs the vibration motor drive signal PP, and the vibration motor 12 drives. However, while the timepiece motor 5 is being driven, that is, while the timepiece motor output range signal PK is being output, the output of the vibration motor drive signal PP is forcibly stopped.
[0009]
[Problems to be solved by the invention]
As described above, in the conventional example, the vibration motor drive is temporarily interrupted during the time of driving the clock motor, so that the clock motor drive is not affected by the magnetic field generated during the driving of the vibration motor 12. It has been avoided to cause malfunction. However, there is a problem that the vibration motor 12 can be driven only for a short time and sufficient vibration cannot be obtained.
[0010]
The object of the present invention is not only to sufficiently supply vibration by making it possible to drive a vibration motor even while the timepiece motor is driven, but also to safely drive the timepiece motor even under the influence of a magnetic field during drive vibration. Is to control so that can be realized.
[0011]
[Means for Solving the Problems]
The gist of the present invention for achieving the above object is as follows.
An oscillating means for generating a reference signal;
Frequency dividing means for dividing the reference signal and outputting a divided signal group;
A timepiece motor pulse shaping circuit that inputs the divided signal group and outputs a timepiece motor drive pulse;
A timepiece motor driving circuit for inputting the timepiece motor driving pulse and driving the timepiece motor;
A clock motor rotation detecting means for detecting rotation and non-rotation of the motor by an induced voltage generated from the clock motor and outputting a rotation and non-rotation signal;
A timepiece motor pulse width selection means for inputting the rotation and non-rotation signals and controlling the output of the rank signal and the compensation pulse for selecting the width of the timepiece motor drive pulse;
In an electronic timepiece composed of a vibration motor that generates vibration and a vibration motor drive circuit that drives the vibration motor,
At the time of driving the vibration motor, the timepiece motor pulse width selection means stops outputting the rank signal,
Outputting a compensation pulse permission signal for selecting the compensation pulse not affected by the magnetic field of the vibration motor ;
After driving of the vibration motor is stopped,
The timepiece motor pulse width selection means stops outputting the compensation pulse permission signal after the compensation pulse is outputted a predetermined number of times, and resumes outputting the rank signal .
[0012]
DETAILED DESCRIPTION OF THE INVENTION
In the description of the present invention, the same elements and signals as those in the conventional example are denoted by the same reference numerals and symbols as those in the conventional example, and description thereof is omitted.
[0013]
Reference numeral 100 denotes a timepiece motor rotation detection interruption means, which receives the switch signal PS and the timepiece motor output range signal PK, and outputs a vibration signal PX1 and a vibration permission signal PX2.
[0014]
The operation of the present invention will be described with reference to FIGS.
A description will be given of a case where the switch 10 is turned “on” in a state where the rank signal is set to L2.
[0015]
When the switch 10 becomes “on” and the switch signal PS becomes “H”, the timepiece motor rotation detection interruption means 100 first checks whether the timepiece motor output range signal PK is output. If output, the vibration motor drive circuit 11 is in a standby state until the output of the timepiece motor output range signal PK is completed. When the output of the timepiece motor output range signal PK is completed, the timepiece motor rotation detection interrupting means 100 outputs a vibration signal PX1 and a vibration permission signal PX2. The vibration motor drive circuit 11 receiving the vibration permission signal PX2 outputs a vibration motor drive signal PP, and the vibration motor 12 starts vibration drive.
At the same time, the timepiece pulse width selection means 9 stops the output of the rank signal L2 according to the vibration signal PX1, and outputs only the compensation pulse permission signal LF.
In other words, according to the above operation, the vibration motor is allowed to be driven from the point of time when the operation with the normal timepiece driving pulse is surely completed. Further, during the vibration motor driving, the magnetic field from the vibration motor is affected. Since the timepiece motor is driven by the compensation pulse that is not performed, the vibration motor can be continuously driven even when the timepiece motor is driven.
[0016]
Next, the case where the switch 10 is “off” will be described.
Since the switch 10 becomes “off”, the switch signal PS becomes “L”. Then, the timepiece motor rotation detection interruption means 100 stops the vibration permission signal PX2 in order to stop the driving of the vibration motor 12. However, the in-vibration signal PX1 stops when several timepiece motor drive output range signals PK are output. Therefore, when the timepiece motor drive output range signal PK stops, the timepiece motor pulse width selection means 9 stops the compensation pulse permission signal LF and restarts the rank signal L2.
[0017]
【The invention's effect】
As is clear from the above description, since the timepiece motor can be driven without being affected by the magnetic field generated when the vibration motor is driven, the vibration motor can be driven for a sufficiently long time. Also considering the voltage drop due to the vibration motor drive when using a small amount power storage member such as a coin-type battery, by operating the watch motor, it is possible to realize a highly reliable vibration motor electronic timepiece effective.
[Brief description of the drawings]
FIG. 1 is a system configuration diagram of an electronic timepiece with a vibration motor according to the present invention.
FIG. 2 is a system configuration diagram of a conventional electronic timepiece with a vibration motor.
3 is a detailed circuit diagram of a clock motor drive. FIG. 4 is a waveform example diagram when the clock motor is rotating and a waveform example diagram when the clock motor is not rotating. FIG. 5 is a waveform example diagram when the vibration motor is not rotating. ]
100 Clock motor rotation detection interruption means

Claims (2)

基準信号を発生する発振手段と、
該基準信号を分周し分周信号群を出力する分周手段と、
該分周信号群を入力し、時計用モータ駆動パルスを出力する時計用モータパルス成形回路と、
該時計用モータ駆動パルスを入力し、時計モータを駆動する時計用モータ駆動回路と、
該時計モータから発生する誘起電圧によりモータの回転、非回転を検出して回転、非回転信号を出力する時計用モータ回転検出手段と、
該回転、非回転信号を入力し、時計用モータ駆動パルスの幅を選択するためのランク信号と補償パルスの出力を制御する時計用モータパルス幅選択手段と、
振動を発生する振動モータと該振動モータを駆動する振動モータ駆動回路とにより構成されている電子時計において、
前記振動モータの駆動時に、前記時計用モータパルス幅選択手段は、前記ランク信号の出力を停止して、
前記振動モータの磁界の影響を受けない前記補償パルスを選択するための補償パルス許可信号を出力し、
前記振動モータの駆動が停止した後、
時計用モータパルス幅選択手段は前記補償パルスが所定回数出力されてから補償パルス許可信号の出力を停止して、前記ランク信号の出力を再開する
ことを特徴とする電子時計。
An oscillating means for generating a reference signal;
Frequency dividing means for dividing the reference signal and outputting a divided signal group;
A timepiece motor pulse shaping circuit that inputs the divided signal group and outputs a timepiece motor drive pulse;
A timepiece motor driving circuit for inputting the timepiece motor driving pulse and driving the timepiece motor;
A clock motor rotation detecting means for detecting rotation and non-rotation of the motor by an induced voltage generated from the clock motor and outputting a rotation and non-rotation signal;
A timepiece motor pulse width selection means for inputting the rotation and non-rotation signals and controlling the output of the rank signal and the compensation pulse for selecting the width of the timepiece motor drive pulse;
In an electronic timepiece composed of a vibration motor that generates vibration and a vibration motor drive circuit that drives the vibration motor,
At the time of driving the vibration motor, the timepiece motor pulse width selection means stops outputting the rank signal,
Outputting a compensation pulse permission signal for selecting the compensation pulse not affected by the magnetic field of the vibration motor ;
After driving of the vibration motor is stopped,
The timepiece motor pulse width selection means stops outputting the compensation pulse permission signal after the compensation pulse is outputted a predetermined number of times, and resumes outputting the rank signal .
前記出力を再開するランク信号は、
前記振動モータの駆動開始時点において選択されていたランク信号である
ことを特徴とする請求項1記載の電子時計。
The rank signal for restarting the output is
The electronic timepiece according to claim 1, wherein the electronic timepiece is a rank signal selected at the start of driving of the vibration motor .
JP02377897A 1997-02-06 1997-02-06 Electronic clock Expired - Fee Related JP3732296B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02377897A JP3732296B2 (en) 1997-02-06 1997-02-06 Electronic clock

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02377897A JP3732296B2 (en) 1997-02-06 1997-02-06 Electronic clock

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005206682A Division JP4351193B2 (en) 2005-07-15 2005-07-15 Electronic clock

Publications (2)

Publication Number Publication Date
JPH10221472A JPH10221472A (en) 1998-08-21
JP3732296B2 true JP3732296B2 (en) 2006-01-05

Family

ID=12119800

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02377897A Expired - Fee Related JP3732296B2 (en) 1997-02-06 1997-02-06 Electronic clock

Country Status (1)

Country Link
JP (1) JP3732296B2 (en)

Also Published As

Publication number Publication date
JPH10221472A (en) 1998-08-21

Similar Documents

Publication Publication Date Title
KR100673927B1 (en) Electronic device and control method thereof
US4479723A (en) Analog electronic timepiece drive circuitry for energizing stepping motor drive coil in full and intermediate excitation states, and method therefor
WO2000036474A1 (en) Electronic device, and method for controlling the electronic device
JPH1138161A (en) Chargeable electronic timepiece
JP3732296B2 (en) Electronic clock
JPS6358192A (en) Electronic timepiece
JP4351193B2 (en) Electronic clock
JP3302804B2 (en) Electronic clock
JPS6112554B2 (en)
JPH08278380A (en) Electronic timepiece
JPS6363874B2 (en)
JP3653883B2 (en) Stepping motor control device and timing device
JPS6150266B2 (en)
JP2534484B2 (en) Electronic watch with charging device
JPS6115384B2 (en)
JP3789585B2 (en) Electronic equipment with motor
JPH0142395B2 (en)
US6914407B2 (en) Step motor control device and electronic timepiece equipped with step motor control device
US4351039A (en) Timepiece with a detector and control circuit for a stepping motor
JPH06225557A (en) Drive circuit of small-sized motor
KR930003619B1 (en) Analog timepiece using eeprom
JP2003240878A (en) Electronic apparatus and control method for electronic apparatus
JP2004325316A (en) Electronic time-piece
JPS62238484A (en) Electronic timepiece
JPH0233109B2 (en)

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20031216

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20031216

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050531

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050715

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051004

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051012

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101021

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees