JP3672423B2 - Gradation display method and display device - Google Patents

Gradation display method and display device Download PDF

Info

Publication number
JP3672423B2
JP3672423B2 JP30412297A JP30412297A JP3672423B2 JP 3672423 B2 JP3672423 B2 JP 3672423B2 JP 30412297 A JP30412297 A JP 30412297A JP 30412297 A JP30412297 A JP 30412297A JP 3672423 B2 JP3672423 B2 JP 3672423B2
Authority
JP
Japan
Prior art keywords
gradation
subfield
luminance
display
subfields
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP30412297A
Other languages
Japanese (ja)
Other versions
JPH11143420A (en
Inventor
浩次 南
守 稲村
禎人 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP30412297A priority Critical patent/JP3672423B2/en
Publication of JPH11143420A publication Critical patent/JPH11143420A/en
Application granted granted Critical
Publication of JP3672423B2 publication Critical patent/JP3672423B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Picture Signal Circuits (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【0001】
【発明の属する技術分野】
この発明は、ディスプレイ装置の階調表示方法に関わるものであり、またより詳しくはプラズマディスプレイ(PDP)装置やディジタルマイクロミラーデバイス(DMD)等、1フィールドを複数のサブフィールドに分割して表示する装置に関する。
【0002】
【従来の技術】
文字のみならず様々な画像(絵)を表示するためには、ディスプレイ装置には階調表示が必要である。そのため、プラズマ・ディスプレイ装置やディジタルマイクロミラーデバイス(DMD)といったディスプレイでは、階調表示を実現する方法が各種提案されている。
【0003】
このような階調表示方法の一つに、1フィールドの期間を、表示(発光)期間の異なる複数のサブフィールドに分割しておき、各サブフィールドを発光させるか否かの組み合わせを画素毎に映像信号に応じて決定・選択することで階調表示を実現する方法がある。この場合、各サブフィールドの発光期間は、その期間の長さの相対比が、1:2:4:8....というように、2のべき乗に沿って設定されているのが一般的である。
【0004】
図7に、ある画素に着目した場合の、1フィールドの表示シーケンスの例を示す。図は1つのフィールドを8つのサブフィールドSF0からSF7に分割した例である。各サブフィールドの発光時間の相対比は、1:2:4:8:16:32:64:128にされており、これらの発光、非発光の組み合わせにより256階調での表示が可能である。
【0005】
例えば、127番目の階調を表示する場合には、サブフィールドSF0からSF6を発光させ、サブフィールドSF7は非発光にする。人間の目はその応答速度との関係上1フィールド以内の発光の点滅には反応しないため、時間方向の積分効果によって人間の目にはサブフィールドSF0からSF6の発光が積分され、あたかも127番目の階調が表示されたかのように知覚される。
【0006】
このディスプレイ装置に画像を表示する場合には、まず、当該画像の映像信号を、各ビットの値(1、0)がサブフィールドの発光状態(発光、非発光)に割り当てられたデジタル信号に変換する。例えば、映像信号を8ビットのディジタル信号に変換している場合には、最下位ビットb0がSF0に、その上のビットがSF1に、さらにその上のビットb2がSF2に、...最上位ビットb7をSF7にというように割り当てる。そして、各ビットの値(1、0)に応じて、当該ビットに対応するサブフィールドを発光状態あるいは非発光状態とする。
【0007】
次にこのような階調表示方法によって階調表示を行う従来のディスプレイ装置の一例を図8を用いて説明する。
【0008】
図中、符号「1」を付したのは、映像信号を入力する入力端子である。同様に符号「2」は同期信号を入力する入力端子、「3」は入力端子1に入力された映像信号をディジタル信号に変換するA/D変換部、「4」はディジタル化された映像信号を2フィールド分記憶するフィールドメモリ部、「7」はプラズマディスプレイパネル(以下、「PDP」と記す)を指している。
【0009】
符号「6」を付したのは、同期信号を基準として、A/D変換部3、フィールドメモリ部4、駆動部5を制御する制御部である。また、符号「5」はフィールドメモリ部4及び制御部6の出力信号によりPDP7を駆動する駆動部である。また「108」を付したのは、各サブフィールドの発光時間が1:2:4:8...というように、2のべき乗に従った表示シーケンスを実現する維持放電期間制御部であり、これは制御部6の内部に設けられている。
【0010】
次にこのディスプレイ装置の表示動作について説明する。なお、以下の説明では、サブフィールドSF0のことを単に「SF0」と記すことがある。サブフィールドSF1〜SFについても同様である。
【0011】
入力端子1より入力された映像信号は、A/D変換部3によって8ビットのディジタル信号に変換される。変換後のディジタル信号は、フィールドメモリ部4で2フィールド分が記憶される。フィールドメモリ部4は、各々が1フィールド分の映像信号を記憶可能なフィールドメモリを2つ備えている。A/D変換部3から入力された信号は、1番目のフィールドメモリと2番目のフィールドメモリとに、1フィールド毎に交互に書込まれる。
【0012】
次に、図7に示すSF0のアドレス期間に、制御部6によってフィールドメモリ部4が制御され、ビットb0のデータがフィールドメモリ部4から読み出される。この場合、データの読み出しは、そのとき書込み動作が行われていない方のフィールドメモリから読み出される。読み出されたデータは、全画面のデータが順次PDP7に書込まれる間保持される。つづくSF0の維持放電期間に、制御部6が駆動部5を制御することで、PDP7はビットb0のデータが書込まれた画素のみが発光する。
【0013】
次のSF1のアドレス期間には、ビットb1のデータがフィールドメモリ部4から読み出され、駆動部5を経由してPDP7に供給される。そして、SF1の維持放電期間には、同様に、駆動部5が制御部6の内部の維持放電期間制御部108によって制御される。但し、この場合の発光時間は、SF0における発光時間の2倍の長さである。
【0014】
これ以降のSF2〜SF7も同様に、対応するビットb2からb7がフィールドメモリ部4から読み出され、駆動部5を経由してPDP7に供給される。そして、維持放電期間にSF0のそれぞれ4倍から128倍の時間だけ発光を行う。
【0015】
【発明が解決しようとする課題】
以上のような構成で階調表示を行うディスプレイ装置では、8ビットでディジタル信号処理した映像信号をCRT(Cathode Ray Tube)にて表示する場合に比較して、暗部の階調の連続性が悪いという問題があった。以下、この問題点について詳細に説明する。
【0016】
CRTは、入力電圧対光出力の関係(以下、「ガンマ特性」と呼ぶ)が図9に示すようになっている。但し、図9では特性を示すにあたって、入出力のそれぞれの最大値を1として入出力の値を正規化している。一般に映像信号をCRTに表示する場合は、このガンマ特性を補正(以下、「ガンマ補正」と呼ぶ)して表示するが、ガンマ補正回路が高価であることと、伝送路にて混入するノイズの影響が目立ちにくいという理由により放送局などの送信側にてガンマ補正が行われる。受信機側でもディジタル信号処理を行う場合は、ガンマ補正された後の映像信号に対してA/D変換を行なう。そして、得られたディジタル信号に所望のディジタル信号処理を施した上で、改めてD/A変換し、得られたアナログ信号をCRTに入力する。図9に示すCRTのガンマ特性を通して表示される。
【0017】
従って、このような系においては、図10に示すように、ガンマ特性の入力側(横軸)において、均等量子化処理が行われていることになる。従って、ディジタル処理された映像信号をCRTに表示させる場合には、CRTに実際に入力される電圧とCRTの実際の光出力(輝度)との関係は、図10中の黒点が示すような離散的なものとなる。
【0018】
なお、図10に示したのは、入力されたアナログの映像信号を8ビットのディジタル信号に変換することで、最大の入力値の1/256を単位として均等に量子化されている例であり、入力値のレベルと光出力のレベル(階調)とが1対1に対応づけられている。但し、煩雑を避けるために図10には暗部側の階調部分のみを示した。また参考のため、CRT自体のガンマ特性をプロット点を補完するように点線で示した。
【0019】
光出力(縦軸)についてみた場合、図10をみれば明らかなように、各階調間における輝度の差は、暗部の方が小さく、明部の方に行くにしたがって大きくなっている。人間の視覚特性は、ウェーバー・フェヒナーの法則に示されるように暗部の階調識別能力の方が、明部のそれよりも高いために、CRTを用いた系は視覚特性に合っていると言える。
【0020】
これに対し、従来のPDPでは、1フィールド内での発光期間を変更することで階調を表現している。発光期間の変更幅はいずれの階調間においても等しく、これは、ガンマ特性における光出力を均等量子化していることに相当する。つまり、従来のPDPでは、ガンマ特性の入力側(横軸)のみならず光出力(縦軸)も均等量子化されており、明部、暗部を問わず、各階調間での輝度の差はいずれの階調間でも等しい。この系におけるガンマ特性を、図11に示した。
【0021】
図11中に示した黒丸点がこの系のガンマ特性のプロット点である。参考のため、図11には、CRTのガンマ特性も破線で描いた。図中点線で描いたのは、この図11の例では、PDPの特性をCRTのガンマ特性に近づけるために、入力電圧のレベルと階調との対応関係を1対1にはしていない。具体的には256レベルの入力電圧のうちレベル1〜レベル20までが、最も暗い階調である第1階調(光出力=0)に対応づけられている。また、レベル21〜レベル28までの入力電圧が、2番目に暗い階調である第2階調(光出力=1/256)に対応づけられている。レベル29〜33までの入力電圧が、3番目に暗い階調である第3階調(光出力=2/256)に対応づけられている。同様に、レベル34〜38までの入力電圧が、4番目に暗い階調である第4階調(光出力=3/256)に対応づけられている。
【0022】
図10と図11とを比較すれば明らかなとおり、PDPはCRTと比べて、暗部側では各階調間での輝度の差が大きく、また前述したように人間の視覚特性は特に暗部側の方で階調識別能力が高い。従って、階調が滑らかに変化する比較的暗い画像をPDPに表示させた場合には、入力側ではほとんどないはずの階調の差異が出力側では顕著に現れ、結果として階調の粗い不自然な画像として知覚されるという問題があった。
【0023】
本発明は、階調表示、特に暗部における階調表示に優れた階調表示方法およびディスプレイ装置を提供することを目的とする。
【0024】
【課題を解決するための手段】
本発明階調表示方法は、ガンマ補正された映像信号に対してデジタル信号出力が均等量子化されるA/D変換を行い、1フィールドの期間を4個以上の複数のサブフィールドに分割し、各サブフィールドの状態を表示または非表示とすることで階調を表現し、前記サブフィールドの組み合わせからなる階調に対応する各々の光出力レベルごとに、前記均等量子化されたデジタル信号の複数が対応し、その複数のデジタル信号中の最小値がガンマ特性に一致するように補正される階調表示方法であって、輝度が最も小さいサブフィールドと2番目に小さいサブフィールドとをそれぞれ一つ有し、その少なくとも一方について、各々の輝度を、そのサブフィールドの次に輝度が大きいサブフィールドの輝度の半分よりも小さくすることにより、光出力が不均等に量子化されていることを特徴とするものである。
【0025】
本発明のディスプレイ装置は、ガンマ補正された映像信号に対してデジタル信号出力が均等量子化されるA/D変換を行い、1フィールドの期間を4個以上の複数のサブフィールドに分割し、各サブフィールドの状態を表示状態または非表示状態とすることで階調を表現し、前記サブフィールドの組み合わせからなる階調に対応する各々の光出力レベルごとに、前記均等量子化されたデジタル信号の複数が対応し、その複数のデジタル信号中の最小値がガンマ特性に一致するように補正されるディスプレイ装置であって、複数の画素を備え、該画素のそれぞれを表示状態または非表示状態とすることで画像を表示する表示部と、前記サブフィールドを前記フィールド内において定義した定義手段と、入力された映像信号に応じて、前記画素のそれぞれを前記サブフィールドの各々において表示状態または非表示状態とさせることで、前記表示部に画像を表示させる駆動手段と、を備え、前記定義手段は、輝度が最も小さいサブフィールドと2番目に小さいサブフィールドとをそれぞれ一つ有し、その少なくとも一方の輝度を、そのサブフィールドの次に輝度が大きいサブフィールドの輝度の半分よりも小さくすることにより、光出力が不均等に量子化されていることを特徴とするものである。
【0026】
【発明の実施の形態】
以下、本発明の実施の形態を図面を用いて説明する。
【0027】
実施の形態1.
図1はこの発明の実施の形態1に関わるディスプレイ装置の構成を示すブロック図である。なお、実施の形態1であるディスプレイ装置の説明にあたり、図8に示したディスプレイ装置と同一構成部分には同一符号を付している。
【0028】
このディスプレイ装置は、図1に示すとおり、映像信号が入力される入力端子1、同期信号が入力される入力端子2、A/D変換部3、フィールドメモリ部4、駆動部5、制御部6およびプラズマディスプレイパネル(以下、「PDP」という)7を備えて構成されている。
【0029】
A/D変換部3は、入力端子1に入力されたアナログの映像信号をディジタル信号に変換するものである。本実施の形態のA/D変換部3は、この映像信号を8ビットのディジタル信号に変換している。なお、このA/D変換部3の変換の仕様に基づいて、各階調と入力端子1に入力される映像信号の入力電圧レベルとの対応関係が決定づけられる。後述する通り、PDPのガンマ特性をCRTのそれに近づけるために、両者の対応関係は必ずしも1対1にはされていない。
【0030】
フィールドメモリ部4は、A/D変換部3が出力するディジタル信号を記憶するものである。フィールドメモリ部4は、1フィールド分のデータを記憶可能な容量を備えたフィールドメモリを2つ備えている。両フィールドメモリは、互いに独立的に読み出しおよび書き込みが可能に構成されている。以下、両フィールドメモリを特に区別する必要がある場合には、第1フィールドメモリ4a、第2フィールドメモリ4bと呼んで区別する。
【0031】
駆動部5は、制御部6の出力信号に基づいてPDP7を駆動することで、フィールドメモリ部4から出力されるディジタル信号の映像を表示させるものである。
【0032】
制御部6は、入力端子2から入力される同期信号を基準として、A/D変換部3、フィールドメモリ部4及び駆動部5を制御するものである。この制御部6は、その内部に、維持放電期間制御部8を備えている。
【0033】
維持放電期間制御部8は、各サブフィールドにおける表示期間を制御するものである。本実施の形態においては、1フィールドが8つのサブフィールドSF0〜SF7に分割されている。また、各サブフィールドの発光時間の相対比は、SF0からSF7の順に、1:3:8:16:32:64:128:256に設定されている。従って、各サブフィールドSF0〜SF7それぞれの発光、非発光を組み合わせることによって、フィールドとしては256階調の表示が可能である。この比から明らかなとおり、SF1の発光期間(相対比3)はSF2の発光期間(相対比8)の半分よりも短く、また、SF0の発光期間(相対比1)はSF1の発光期間(相対比3)の半分よりも短い。つまり、発光期間の相対比が比較的小さいサブフィールドの相対比は、これよりも相対比が一段長いサブフィールドの相対比の半分よりも小さくされている。発光期間の比較的長いサブフィールドの間、ここではSF7からSF3の間では、発光期間の相対比、すなわち、輝度の相対比が2のべき乗に従って設定されている。
【0034】
PDP7は、プラズマディスプレイ方式のディスプレイである。既に述べたとおりこのPDP7は、駆動部5によってその表示動作を駆動されることで、画素毎に、かつサブフィールド毎に表示または非表示にされることで、各フィールド毎に階調が表現できる。
【0035】
特許請求の範囲において言う「表示部」とはPDP7に相当する。「定義手段」とは、制御部6中の特に維持放電期間制御部8に相当する。「駆動手段」とは、A/D変換部3、フィールドメモリ4、駆動部5および制御部6によって実現されている。
【0036】
次にこのディスプレイ装置の動作を図1および図2を用いて説明する。
【0037】
図2は上記ディスプレイ装置の階調表示方法における1フィールド期間の発光シーケンスを示す図である。
【0038】
入力端子1から入力された映像信号は、A/D変換部3で8ビットのディジタル信号に変換される。このディジタル信号は、第1フィールドメモリ4aと第2フィールドメモリ4bとに、1フィールド分ずつ交互に書き込まれてゆく。
【0039】
次に、図2に示すSF0のアドレス期間に、制御部6によりフィールドメモリ部4が制御され、ビットb0のデータがフィールドメモリ部4から読み出される。この読み出しは、2つのフィールドメモリのうちの書込み動作が行われていない方から読み出される。これ以降は、第1フィールドメモリ4aから読み出されているものとして説明を行う。
【0040】
第1フィールドメモリ4aから読み出されたデータは、全画面のデータが順次PDP7に書込まれる間保持される。そして、この後の維持放電期間には、制御部6が駆動部5を制御する。これにより、PDP7はビットb0のデータが書込まれた画素のみが発光する。
【0041】
次のSF1のアドレス期間には、ビットb1のデータがフィールドメモリ部4から読み出され、駆動部5を経由してPDP7に供給される。そして、その後の維持放電期間には、同様に、SF0の3倍の時間発光を行うように、駆動部5が維持放電期間制御部8によって制御される。
【0042】
以下、SF2からSF7も同様に、対応するビットb2からb7がフィールドメモリ部4から読み出され、駆動部5を経由してPDP7に供給され、維持放電期間にSF0のそれぞれ8倍、16倍、32倍、64倍、128倍、256倍の時間発光を行う。
【0043】
なお、第1フィールドメモリ4aからデータが読み出され表示されている間に、第2のフィールドメモリ4bには、前述したのと同様にしてデータが書き込まれている。
【0044】
第1フィールドメモリ4aからのデータの読み出しが完了した後は、つづいて第2フィールドメモリ4bからのデータの読み出し、および、第1のフィールドメモリ4aへのデータの書き込みが開始される。そして、これ以降も同様の動作が繰り返される。
【0045】
次に、本実施の形態1のディスプレイ装置におけるガンマ特性を図3に示した。図中に示した黒丸点がこの系のガンマ特性のプロット点である。参考のため、図3には、CRTのガンマ特性を破線で描いた。図3から明らかなとおり、PDPの特性をCRTのガンマ特性に近づけるために、入力電圧のレベルと階調との対応関係は、1対1にはされていない。具体的には256レベルの入力電圧のうちレベル1〜レベル20までが、最も暗い階調である第1階調(光出力=0)に対応づけられている。なお、この第1階調は非表示状態に相当する。また、レベル21〜レベル28までの入力電圧が、2番目に暗い階調である第2階調(光出力=1/508)に対応づけられている。レベル29〜33までの入力電圧が、3番目に暗い階調である第3階調(光出力=3/508)に対応づけられている。レベル34〜38までの入力電圧が、4番目に暗い階調である第4階調(光出力=4/508)に対応づけられている。レベル39〜42までの入力電圧が、5番目に暗い階調である第5階調(光出力=8/508)に対応づけられている。
【0046】
このように本実施の形態1では、表示状態に相当する階調のうち光出力が最も小さい第2階調と2番目に小さい第3階調との光出力が、光出力の最大値(第256階調)のそれぞれ1/508、3/508となっており、従来例のように光出力を最大の光出力の1/256を単位として均等に量子化した場合(図11)の値に比べて小さい。従って、本実施の形態1では、従来技術に較べて暗部での階調変化の不連続性を抑えることができ、人間の視覚特性に合ったCRTに近い階調表現を得ることが可能になっている。
【0047】
一方、第4階調の光出力が4/508であるのに対し、第5階調の光出力が8/508となっており、光出力を均等量子化した場合に比べてこの部分では不連続性が大きくなっている。しかし、人間の視覚特性においては特に暗部で識別能力が高いために、この程度の差異はこれより暗い部分での不連続性に比べて目立ちにくく、人間の目には全体的に階調の連続性が向上したかのように見える。
【0048】
本実施の形態1では、各サブフィールド間での表示期間の相対比、すなわち、輝度の相対比が、1:3:8:16:32:64:128:256に設定されていた。しかし、各サブフィールド間の発光期間の相対比はこれに限るものではない。
【0049】
また、本実施の形態1では、A/D変換部3の動作を従来例と同じとしていた。しかし、A/D変換部の動作に補正を加えることで、すなわち、入力電圧のレベルと階調との対応関係を本実施の形態とは異なったものにすることで、よりPDPのガンマ特性をCRTのガンマ特性に近づけることも可能である。A/D変換部の動作に補正を加えた場合の一例を図4に示した。
【0050】
この図4の例では、256レベルの入力電圧のうちレベル1〜レベル16までが、最も暗い階調である第1階調(光出力=0)に対応づけられている。レベル16〜レベル24の入力電圧が、2番目に暗い階調である第2階調(光出力=1/508)に対応づけられている。レベル25〜28の入力電圧が、3番目に暗い階調である第3階調(光出力=3/508)に対応づけられている。レベル29〜レベル38の入力電圧が、4番目に暗い階調である第4階調(光出力=4/508)に対応づけられている。レベル39〜レベル41の入力電圧が、5番目に暗い階調である第5階調(光出力=8/508)に対応づけられている。
【0051】
実施の形態2.
実施の形態2は、特に輝度が1番小さいサブフィールドについてのみその輝度を、輝度が2番目に小さいサブフィールドの輝度の半分よりも小さくすることによって、暗部の階調特性を改善したものである。
【0052】
本実施の形態の装置構成は、維持放電期間制御部8を除き実施の形態1と同様である。従って、ここでは、維持放電期間制御部8についてのみ説明する。
【0053】
この実施の形態2における維持放電期間制御部8は、各サブフィールドの発光時間の相対比が、SF0からSF7の順に、2:7:14:28:56:112:224:448に設定されている。従って、各サブフィールドSF0〜SF7それぞれの発光、非発光を組み合わせることによって、フィールドとしては256階調の表示が可能である。この比から明らかなとおり、SF0の発光期間(相対比2)はSF1の発光期間(相対比7)半分よりも短い。つまり、輝度が1番小さいサブフィールドSF0の輝度は、輝度が2番目に小さいサブフィールドSF1の輝度の半分よりも低くされている。SF7からSF1の間では、発光期間の相対比、すなわち輝度の相対値が2のべき乗に従って設定されている。
【0054】
次に、本実施の形態2のディスプレイ装置におけるガンマ特性を図5に示した。図中に示した黒丸点がこの系のガンマ特性のプロット点である。参考のため、図5には、CRTのガンマ特性を破線で描いた。図5から明らかなとおり、この実施の形態2でも、PDPの特性をCRTのガンマ特性に近づけるために、入力電圧のレベルと階調との対応関係は1対1にはされていない。具体的には256レベルの入力電圧のうちレベル1〜レベル20までが、最も暗い階調である第1階調(光出力=0)に対応づけられている。なお、この第1階調は非表示状態に相当する。また、レベル21〜レベル28の入力電圧が、2番目に暗い階調である第2階調(光出力=2/891)に対応づけられている。レベル29〜レベル33の入力電圧が、3番目に暗い階調である第3階調(光出力=7/891)に対応づけられている。レベル34〜レベル38の入力電圧が、4番目に暗い階調である第4階調(光出力=9/891)に対応づけられている。レベル39〜レベル42の入力電圧が、5番目に暗い階調である第5階調(光出力=14/891)に対応づけられている。
【0055】
このように本実施の形態2では、表示状態に相当する階調のうち光出力が最も小さい第2階調の光出力が、光出力の最大値(第256階調)の2/891となっているために、特に暗い側で階調の連続性が改善されている。つまり、暗い側で階調識別能力が高いという人間の目の視覚特性に適合しており、滑らかに階調が変化する比較的暗い画像を表現することができる。
【0056】
ここで、表示シーケンス、ガンマ特性の入出力の関係が図5や上記で示したものに限らないのは実施の形態1と同様である。
【0057】
実施の形態3.
実施の形態3は、特に輝度が2番目に小さいサブフィールドについてのみその輝度を、輝度が3番目に小さいサブフィールドの輝度の半分よりも小さくすることによって、暗部の階調特性を改善したものである。
【0058】
本実施の形態の装置構成は、維持放電期間制御部8を除き第1の実施の形態と同様である。従って、ここでは、維持放電期間制御部8についてのみ説明する。
【0059】
この実施の形態3における維持放電期間制御部8は、各サブフィールドの発光時間の相対比が、SF0からSF7の順に、1:2:6:12:24:48:96:192に設定されており、各サブフィールドSF0〜SF7それぞれの発光、非発光を組み合わせることによって、フィールドとしては256階調の表示が可能である。この比から明らかなとおり、SF1の発光期間(相対比2)はSF2の発光期間(相対比6)の半分よりも短い。つまり、輝度が2番目に小さいサブフィールドSF1の輝度は、輝度が3番目に小さいサブフィールドSF2の輝度の半分よりも小さくされている。SF7からSF2の間では、輝度の相対比、すなわち発光期間の相対比が2のべき乗に従って設定されている。SF0からSF1との間も同様に、発光期間の相対比が2のべき乗に従って設定されている。
【0060】
次に、本実施の形態3におけるガンマ特性を図6に示した。図中に示した黒丸点がこの系のガンマ特性のプロット点である。参考のため、図6には、CRTのガンマ特性を破線で描いた。図6から明らかなとおり、この実施の形態3でも、PDPの特性をCRTのガンマ特性に近づけるために、入力電圧のレベルと階調との対応関係は1対1にはされていない。具体的には256レベルの入力電圧のうちレベル1〜レベル20までが、最も暗い階調である第1階調(光出力=0)に対応づけられている。なお、この第1階調は非表示状態に相当する。また、レベル21〜レベル28の入力電圧が、2番目に暗い階調である第2階調(光出力=1/481)に対応づけられている。レベル29〜レベル33の入力電圧が、3番目に暗い階調である第3階調(光出力=2/481)に対応づけられている。レベル34〜レベル38の入力電圧が、4番目に暗い階調である第4階調(光出力=3/481)に対応づけられている。レベル39〜42までの入力電圧が、5番目に暗い階調である第5階調(光出力=6/481)に対応づけられている。
【0061】
このように本実施の形態3では、表示状態に相当する階調のうち光出力が最も小さい第2階調と2番目に小さい第3階調と3番目に小さい第4階調との光出力が、光出力の最大値(第256階調)のそれぞれ1/481、2/481、3/481となっているため、特に暗い側で階調の連続性が改善されている。つまり、暗い側で階調識別能力が高いという人間の目の視覚特性に適合しており、滑らかに階調が変化する比較的暗い画像を表現することができる。
【0062】
ここで、表示シーケンス、ガンマ特性の入出力の関係が図6や上記で示したものに限らないのは実施の形態1と同様である。
【0063】
前述した実施の形態では、1フィールド内におけるすべてのサブフィールドは互いの発光期間、すなわち、輝度が異なっていた。しかし、1フィールド内に輝度の等しいサブフィールドを複数設定するようにしてもよい。例えば、サブフィールドの相対比を、1:3:3:3:3:3:3:3とすることも考えられる。
【0064】
【発明の効果】
以上説明したとおり本発明のディスプレイ装置によれば、暗部の階調の連続性が改善され、人間の視覚特性にあった、滑らかに階調が変化する比較的暗い画像を表現することができる。
【図面の簡単な説明】
【図1】 本発明の実施の形態1であるディスプレイ装置の構成を示す図である。
【図2】 本発明の実施の形態1における発光シーケンスを示す図である。
【図3】 本発明の実施の形態1におけるガンマ特性を示す図である。
【図4】 AD変換部による変換を補正した場合におけるガンマ特性の一例を示す図である。
【図5】 本発明の実施の形態2であるディスプレイ装置のガンマ特性を示す図である。
【図6】 本発明の実施の形態3であるディスプレイ装置のガンマ特性を示す図である。
【図7】 従来のディスプレイ装置での発光シーケンスを示す図である。
【図8】 従来のディスプレイ装置の構成を示す図である。
【図9】 CRTのガンマ特性を示す図である。
【図10】 入力信号が均等量子化された場合におけるCRTのガンマ特性を示す図である。
【図11】 従来のPDPのガンマ特性を示す図である。
【符号の説明】
1 映像信号入力端子、 2 同期信号入力端子、 3 A/D変換部、 4フィールドメモリ部、 4a,4b フィールドメモリ、 5 駆動部、 6制御部、 7 PDP、 8 維持放電期間制御部。
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a gradation display method of a display device, and more particularly, displays a field divided into a plurality of subfields such as a plasma display (PDP) device and a digital micromirror device (DMD). Relates to the device.
[0002]
[Prior art]
In order to display not only characters but also various images (pictures), the display device needs gradation display. Therefore, various methods for realizing gradation display have been proposed for displays such as plasma display devices and digital micromirror devices (DMD).
[0003]
As one of such gradation display methods, a period of one field is divided into a plurality of subfields having different display (light emission) periods, and a combination of whether or not each subfield emits light is determined for each pixel. There is a method of realizing gradation display by determining and selecting according to a video signal. In this case, the light emission period of each subfield is generally set to a power of 2 such that the relative ratio of the lengths of the subfields is 1: 2: 4: 8. It is.
[0004]
FIG. 7 shows an example of a display sequence of one field when attention is paid to a certain pixel. The figure shows an example in which one field is divided into eight subfields SF0 to SF7. The relative ratio of the light emission times of the subfields is 1: 2: 4: 8: 16: 32: 64: 128, and 256 gradations can be displayed by combining these light emission and non-light emission. .
[0005]
For example, when displaying the 127th gradation, the subfields SF0 to SF6 are caused to emit light, and the subfield SF7 is not caused to emit light. Since the human eye does not react to the flashing of light emission within one field due to its response speed, the light emission of the subfields SF0 to SF6 is integrated into the human eye by the integration effect in the time direction, as if the 127th It is perceived as if the gradation is displayed.
[0006]
When displaying an image on this display device, first, the video signal of the image is converted into a digital signal in which each bit value (1, 0) is assigned to the light emission state (light emission, non-light emission) of the subfield. To do. For example, when the video signal is converted to an 8-bit digital signal, the least significant bit b0 is SF0, the bit above it is SF1, and the bit b2 above it is SF2. . . The most significant bit b7 is assigned to SF7 and so on. Then, according to the value (1, 0) of each bit, the subfield corresponding to the bit is set to the light emitting state or the non-light emitting state.
[0007]
Next, an example of a conventional display device that performs gradation display by such a gradation display method will be described with reference to FIG.
[0008]
In the figure, reference numeral “1” denotes an input terminal for inputting a video signal. Similarly, reference numeral “2” is an input terminal for inputting a synchronization signal, “3” is an A / D converter for converting a video signal input to the input terminal 1 into a digital signal, and “4” is a digitized video signal. "7" indicates a plasma display panel (hereinafter referred to as "PDP").
[0009]
Reference numeral “6” denotes a control unit that controls the A / D conversion unit 3, the field memory unit 4, and the drive unit 5 with reference to the synchronization signal. Reference numeral “5” denotes a drive unit that drives the PDP 7 using output signals from the field memory unit 4 and the control unit 6. Also, “108” is added because the light emission time of each subfield is 1: 2: 4: 8. . . As described above, this is a sustain discharge period control unit that realizes a display sequence according to the power of 2. This is provided inside the control unit 6.
[0010]
Next, the display operation of this display device will be described. In the following description, the subfield SF0 may be simply referred to as “SF0”. The same applies to the subfields SF1 to SF.
[0011]
The video signal input from the input terminal 1 is converted into an 8-bit digital signal by the A / D converter 3. Two fields of the converted digital signal are stored in the field memory unit 4. The field memory unit 4 includes two field memories each capable of storing a video signal for one field. The signal input from the A / D converter 3 is alternately written to the first field memory and the second field memory for each field.
[0012]
Next, in the address period of SF0 shown in FIG. 7, the field memory unit 4 is controlled by the control unit 6, and the data of bit b0 is read from the field memory unit 4. In this case, data is read from the field memory that is not performing the write operation at that time. The read data is held while the data of the entire screen is sequentially written to the PDP 7. In the subsequent sustain discharge period of SF0, the control unit 6 controls the drive unit 5 so that only the pixel in which the data of the bit b0 is written emits light.
[0013]
In the next address period of SF1, the data of bit b1 is read from the field memory unit 4 and supplied to the PDP 7 via the driving unit 5. Similarly, during the sustain discharge period of SF1, the drive unit 5 is controlled by the sustain discharge period control unit 108 inside the control unit 6. However, the light emission time in this case is twice as long as the light emission time in SF0.
[0014]
Similarly for the subsequent SF2 to SF7, the corresponding bits b2 to b7 are read from the field memory unit 4 and supplied to the PDP 7 via the driving unit 5. In the sustain discharge period, light is emitted for 4 to 128 times as long as SF0.
[0015]
[Problems to be solved by the invention]
In the display device that performs gradation display with the above-described configuration, the continuity of the gradation in the dark portion is poor as compared with the case where a video signal processed with 8-bit digital signals is displayed on a CRT (Cathode Ray Tube). There was a problem. Hereinafter, this problem will be described in detail.
[0016]
The CRT has a relationship between input voltage and optical output (hereinafter referred to as “gamma characteristic”) as shown in FIG. However, in FIG. 9, in order to show the characteristics, the input / output values are normalized by setting the maximum value of each input / output to 1. Generally, when a video signal is displayed on a CRT, this gamma characteristic is corrected (hereinafter referred to as “gamma correction”) and displayed. However, the gamma correction circuit is expensive and noise mixed in the transmission path is displayed. Gamma correction is performed on the transmission side of a broadcasting station or the like because the influence is not noticeable. When digital signal processing is performed also on the receiver side, A / D conversion is performed on the video signal after the gamma correction. The obtained digital signal is subjected to desired digital signal processing, and then D / A converted again, and the obtained analog signal is input to the CRT. It is displayed through the gamma characteristic of the CRT shown in FIG.
[0017]
Therefore, in such a system, as shown in FIG. 10, equal quantization processing is performed on the input side (horizontal axis) of the gamma characteristic. Therefore, when a digitally processed video signal is displayed on the CRT, the relationship between the voltage actually input to the CRT and the actual light output (luminance) of the CRT is discrete as shown by the black dots in FIG. It will be something like that.
[0018]
Note that FIG. 10 shows an example in which an input analog video signal is converted into an 8-bit digital signal and is uniformly quantized in units of 1/256 of the maximum input value. The input value level and the light output level (gradation) are associated with each other on a one-to-one basis. However, in order to avoid complications, only the gradation part on the dark side is shown in FIG. For reference, the gamma characteristics of the CRT itself are shown by dotted lines so as to complement the plot points.
[0019]
When the light output (vertical axis) is seen, as is clear from FIG. 10, the difference in luminance between the gradations is smaller in the dark part and becomes larger toward the bright part. As shown in Weber-Fechner's law, human visual characteristics are higher in dark part gradation discrimination than in bright parts, so it can be said that a system using CRT is suitable for visual characteristics. .
[0020]
On the other hand, in the conventional PDP, gradation is expressed by changing the light emission period in one field. The change width of the light emission period is the same between the gradations, and this corresponds to equalizing the light output in the gamma characteristic. In other words, in the conventional PDP, not only the input side (horizontal axis) of the gamma characteristic but also the light output (vertical axis) is uniformly quantized, and the difference in luminance between gradations regardless of whether it is bright or dark. It is the same between all gradations. The gamma characteristic in this system is shown in FIG.
[0021]
Black dots shown in FIG. 11 are plot points of the gamma characteristic of this system. For reference, the gamma characteristic of the CRT is also drawn with a broken line in FIG. In the example of FIG. 11, the dotted line in the drawing shows that the correspondence between the level of the input voltage and the gradation is not one-to-one in order to bring the PDP characteristic closer to the CRT gamma characteristic. Specifically, among the 256 levels of input voltage, levels 1 to 20 are associated with the first gradation (light output = 0) which is the darkest gradation. The input voltages from level 21 to level 28 are associated with the second gradation (light output = 1/256) which is the second darkest gradation. Input voltages from levels 29 to 33 are associated with the third gradation (light output = 2/256) which is the third darkest gradation. Similarly, input voltages of levels 34 to 38 are associated with the fourth gradation (light output = 3/256) which is the fourth darkest gradation.
[0022]
As is clear from comparison between FIG. 10 and FIG. 11, the PDP has a larger luminance difference between the gradations on the dark side than the CRT, and the human visual characteristics are particularly on the dark side as described above. The gradation discrimination ability is high. Accordingly, when a relatively dark image with a smoothly changing gradation is displayed on the PDP, a difference in gradation that should be almost absent on the input side appears remarkably on the output side, resulting in an unnatural rough gradation. There was a problem that it was perceived as a natural image.
[0023]
An object of the present invention is to provide a gradation display method and a display device which are excellent in gradation display, particularly gradation display in a dark part.
[0024]
[Means for Solving the Problems]
The present invention of The gradation display method performs A / D conversion in which a digital signal output is uniformly quantized for a gamma-corrected video signal, and divides a period of one field into four or more subfields. The gray level is expressed by displaying or hiding the state of the field, and the uniform quantized digital signal is expressed for each light output level corresponding to the gray level formed by the combination of the subfields. Multiple are supported, and the digital signal Minimum value is gamma characteristic One The gradation display method is corrected so as to match, and has one subfield having the lowest luminance and the second subfield having the lowest luminance, and the luminance of each subfield is determined for at least one of the subfields. Next, the light output is non-uniformly quantized by making it smaller than half of the luminance of the subfield with the next highest luminance.
[0025]
The display device of the present invention performs A / D conversion in which a digital signal output is uniformly quantized on a gamma-corrected video signal, divides a period of one field into four or more subfields, The gray level is expressed by changing the state of the subfield to the display state or the non-display state, and for each light output level corresponding to the gray level composed of the combination of the subfields, Multiple are supported, and the digital signal Minimum value is gamma characteristic One A display device that is corrected so as to match, a display unit that includes a plurality of pixels and displays each of the pixels in a display state or a non-display state, and the subfield in the field And defining means defined, and driving means for displaying an image on the display unit by causing each of the pixels to be in a display state or a non-display state in each of the subfields according to an input video signal. And the definition means has one subfield with the lowest luminance and one subfield with the second lowest luminance, and at least one of the luminances is half the luminance of the subfield with the next highest luminance. The light output is non-uniformly quantized by making it smaller than that.
[0026]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
[0027]
Embodiment 1 FIG.
FIG. 1 is a block diagram showing a configuration of a display apparatus according to Embodiment 1 of the present invention. In the description of the display device according to the first embodiment, the same components as those of the display device shown in FIG.
[0028]
As shown in FIG. 1, the display device includes an input terminal 1 to which a video signal is input, an input terminal 2 to which a synchronization signal is input, an A / D conversion unit 3, a field memory unit 4, a drive unit 5, and a control unit 6. And a plasma display panel (hereinafter referred to as “PDP”) 7.
[0029]
The A / D converter 3 converts the analog video signal input to the input terminal 1 into a digital signal. The A / D conversion unit 3 of the present embodiment converts this video signal into an 8-bit digital signal. Note that the correspondence between each gradation and the input voltage level of the video signal input to the input terminal 1 is determined based on the conversion specifications of the A / D converter 3. As will be described later, in order to bring the PDP gamma characteristic closer to that of the CRT, the correspondence between the two is not necessarily 1: 1.
[0030]
The field memory unit 4 stores a digital signal output from the A / D conversion unit 3. The field memory unit 4 includes two field memories each having a capacity capable of storing data for one field. Both field memories are configured to be able to read and write independently of each other. Hereinafter, when it is necessary to particularly distinguish both field memories, they are called the first field memory 4a and the second field memory 4b.
[0031]
The drive unit 5 displays the image of the digital signal output from the field memory unit 4 by driving the PDP 7 based on the output signal of the control unit 6.
[0032]
The control unit 6 controls the A / D conversion unit 3, the field memory unit 4, and the drive unit 5 with reference to the synchronization signal input from the input terminal 2. The control unit 6 includes a sustain discharge period control unit 8 therein.
[0033]
The sustain discharge period controller 8 controls the display period in each subfield. In the present embodiment, one field is divided into eight subfields SF0 to SF7. The relative ratio of the light emission times of the subfields is set to 1: 3: 8: 16: 32: 64: 128: 256 in the order of SF0 to SF7. Therefore, by combining the light emission and non-light emission of each of the subfields SF0 to SF7, 256 gradations can be displayed as a field. As is clear from this ratio, the emission period of SF1 (relative ratio 3) is shorter than half of the emission period of SF2 (relative ratio 8), and the emission period of SF0 (relative ratio 1) is the emission period of SF1 (relative ratio). Shorter than half of ratio 3). That is, the relative ratio of the subfield having a relatively small light emission period relative ratio is set to be smaller than half of the relative ratio of the subfield having a relatively higher relative ratio. During the subfield with a relatively long light emission period, here, between SF7 and SF3, the relative ratio of the light emission period, that is, the relative ratio of the luminance is set according to the power of 2.
[0034]
The PDP 7 is a plasma display type display. As described above, the display operation of the PDP 7 is driven by the drive unit 5 so that gradation can be expressed for each field by being displayed or not displayed for each pixel and for each subfield. .
[0035]
The “display unit” referred to in the claims corresponds to the PDP 7. The “defining means” corresponds to the sustain discharge period controller 8 in the controller 6 in particular. The “driving means” is realized by the A / D conversion unit 3, the field memory 4, the driving unit 5, and the control unit 6.
[0036]
Next, the operation of this display device will be described with reference to FIGS.
[0037]
FIG. 2 is a diagram showing a light emission sequence in one field period in the gradation display method of the display device.
[0038]
The video signal input from the input terminal 1 is converted into an 8-bit digital signal by the A / D converter 3. This digital signal is alternately written into the first field memory 4a and the second field memory 4b for each field.
[0039]
Next, the field memory unit 4 is controlled by the control unit 6 and the data of the bit b0 is read from the field memory unit 4 during the address period of SF0 shown in FIG. This reading is performed from the one of the two field memories where the write operation is not performed. In the following description, it is assumed that data is read from the first field memory 4a.
[0040]
The data read from the first field memory 4a is held while the data of the entire screen is sequentially written to the PDP 7. In the subsequent sustain discharge period, the control unit 6 controls the drive unit 5. Thereby, only the pixel in which the data of bit b0 is written in PDP 7 emits light.
[0041]
In the next address period of SF1, the data of bit b1 is read from the field memory unit 4 and supplied to the PDP 7 via the driving unit 5. In the subsequent sustain discharge period, similarly, the drive unit 5 is controlled by the sustain discharge period control unit 8 so that light emission is performed for three times as long as SF0.
[0042]
Similarly, SF2 to SF7 are similarly read out from the field memory unit 4 corresponding bits b2 to b7, supplied to the PDP 7 via the driving unit 5, and in the sustain discharge period, 8 times, 16 times, respectively, SF0. Light emission is performed 32 times, 64 times, 128 times, and 256 times.
[0043]
Note that while the data is read from the first field memory 4a and displayed, the data is written in the second field memory 4b in the same manner as described above.
[0044]
After the data reading from the first field memory 4a is completed, the data reading from the second field memory 4b and the data writing to the first field memory 4a are started. The same operation is repeated thereafter.
[0045]
Next, the gamma characteristic in the display device of the first embodiment is shown in FIG. The black dot shown in the figure is the plot point of the gamma characteristic of this system. For reference, the gamma characteristic of the CRT is drawn with a broken line in FIG. As is apparent from FIG. 3, in order to bring the PDP characteristics close to the CRT gamma characteristics, the relationship between the level of the input voltage and the gradation is not 1: 1. Specifically, among the 256 levels of input voltage, levels 1 to 20 are associated with the first gradation (light output = 0) which is the darkest gradation. The first gradation corresponds to a non-display state. The input voltages from level 21 to level 28 are associated with the second gradation (light output = 1/508) which is the second darkest gradation. Input voltages from levels 29 to 33 are associated with the third gradation (light output = 3/508) which is the third darkest gradation. The input voltages of levels 34 to 38 are associated with the fourth gradation (light output = 4/508) which is the fourth darkest gradation. Input voltages from levels 39 to 42 are associated with the fifth gradation (light output = 8/508) which is the fifth darkest gradation.
[0046]
Thus, in the first embodiment, the light output of the second gradation having the smallest light output and the second smallest third gradation among the gradations corresponding to the display state is the maximum value of the light output (first 256 gradations) respectively, and the light output is equal to the value when the light output is uniformly quantized in units of 1/256 of the maximum light output as in the conventional example (FIG. 11). Smaller than that. Therefore, in the first embodiment, it is possible to suppress the discontinuity of the gradation change in the dark part as compared with the prior art, and it is possible to obtain a gradation expression close to a CRT suitable for human visual characteristics. ing.
[0047]
On the other hand, the light output of the 4th gradation is 4/508, whereas the light output of the 5th gradation is 8/508, which is less in this part than when the light output is uniformly quantized. Continuity is increasing. However, in human visual characteristics, since discrimination ability is particularly high in dark areas, this level of difference is less noticeable than discontinuities in darker areas. It seems as if the sex has improved.
[0048]
In the first embodiment, the relative ratio of display periods between subfields, that is, the relative ratio of luminance is set to 1: 3: 8: 16: 32: 64: 128: 256. However, the relative ratio of the light emission periods between the subfields is not limited to this.
[0049]
In the first embodiment, the operation of the A / D converter 3 is the same as that of the conventional example. However, by correcting the operation of the A / D converter, that is, by making the correspondence between the level of the input voltage and the gradation different from that of the present embodiment, the gamma characteristics of the PDP can be further improved. It is possible to approximate the gamma characteristic of CRT. An example in the case where correction is added to the operation of the A / D converter is shown in FIG.
[0050]
In the example of FIG. 4, levels 1 to 16 of 256 levels of input voltages are associated with the first gradation (light output = 0) which is the darkest gradation. The input voltages of level 16 to level 24 are associated with the second gradation (light output = 1/508) which is the second darkest gradation. The input voltages of levels 25 to 28 are associated with the third gradation (light output = 3/508) which is the third darkest gradation. The input voltages of level 29 to level 38 are associated with the fourth gradation (light output = 4/508) which is the fourth darkest gradation. The input voltages of level 39 to level 41 are associated with the fifth gradation (light output = 8/508) which is the fifth darkest gradation.
[0051]
Embodiment 2.
In the second embodiment, the gradation characteristics of the dark portion are improved by making the luminance smaller than half of the luminance of the subfield with the second smallest luminance, particularly for the subfield with the smallest luminance. .
[0052]
The apparatus configuration of the present embodiment is the same as that of the first embodiment except for the sustain discharge period control unit 8. Therefore, only the sustain discharge period control unit 8 will be described here.
[0053]
In the sustain discharge period control unit 8 in the second embodiment, the relative ratio of the light emission times of the subfields is set to 2: 7: 14: 28: 56: 112: 224: 448 in the order of SF0 to SF7. Yes. Therefore, by combining the light emission and non-light emission of each of the subfields SF0 to SF7, 256 gradations can be displayed as a field. As is clear from this ratio, the light emission period of SF0 (relative ratio 2) is shorter than half of the light emission period of SF1 (relative ratio 7). That is, the luminance of the subfield SF0 having the lowest luminance is set lower than half the luminance of the subfield SF1 having the second lowest luminance. Between SF7 and SF1, the relative ratio of the light emission period, that is, the relative value of the luminance is set according to the power of 2.
[0054]
Next, the gamma characteristic in the display device of the second embodiment is shown in FIG. The black dot shown in the figure is the plot point of the gamma characteristic of this system. For reference, the gamma characteristic of the CRT is drawn with a broken line in FIG. As is apparent from FIG. 5, in this second embodiment as well, the correspondence between the level of the input voltage and the gradation is not made one-to-one in order to bring the PDP characteristic close to the CRT gamma characteristic. Specifically, among the 256 levels of input voltage, levels 1 to 20 are associated with the first gradation (light output = 0) which is the darkest gradation. The first gradation corresponds to a non-display state. Further, the input voltages of level 21 to level 28 are associated with the second gradation (light output = 2/891) which is the second darkest gradation. The input voltages of level 29 to level 33 are associated with the third gradation (light output = 7/891) which is the third darkest gradation. The input voltages of level 34 to level 38 are associated with the fourth gradation (light output = 9/891) which is the fourth darkest gradation. The input voltages of level 39 to level 42 are associated with the fifth gradation (light output = 14/891) which is the fifth darkest gradation.
[0055]
As described above, in the second embodiment, the light output of the second gradation having the smallest light output among the gradations corresponding to the display state becomes 2/891 of the maximum value (256th gradation) of the light output. Therefore, gradation continuity is improved particularly on the dark side. That is, it is suitable for the visual characteristic of the human eye that the gradation discrimination ability is high on the dark side, and a relatively dark image in which gradation changes smoothly can be expressed.
[0056]
Here, the relationship between the input and output of the display sequence and the gamma characteristic is not limited to that shown in FIG. 5 or above, as in the first embodiment.
[0057]
Embodiment 3.
In the third embodiment, the gradation characteristics of the dark portion are improved by making the luminance of only the subfield with the second lowest luminance less than half the luminance of the subfield with the third lowest luminance. is there.
[0058]
The apparatus configuration of the present embodiment is the same as that of the first embodiment except for the sustain discharge period control unit 8. Therefore, only the sustain discharge period control unit 8 will be described here.
[0059]
In the sustain discharge period control unit 8 according to the third embodiment, the relative ratio of the light emission times of the subfields is set to 1: 2: 6: 12: 24: 48: 96: 192 in the order of SF0 to SF7. In addition, by combining the light emission and non-light emission of each of the subfields SF0 to SF7, 256 gradations can be displayed as a field. As is apparent from this ratio, the light emission period of SF1 (relative ratio 2) is shorter than half of the light emission period of SF2 (relative ratio 6). That is, the luminance of the subfield SF1 with the second lowest luminance is set to be smaller than half the luminance of the subfield SF2 with the third lowest luminance. Between SF7 and SF2, the relative luminance ratio, that is, the relative ratio of the light emission period is set according to the power of 2. Similarly, between SF0 and SF1, the relative ratio of the light emission period is set according to the power of 2.
[0060]
Next, the gamma characteristic in the third embodiment is shown in FIG. The black dot shown in the figure is the plot point of the gamma characteristic of this system. For reference, the gamma characteristic of CRT is drawn with a broken line in FIG. As is apparent from FIG. 6, even in the third embodiment, the correspondence between the level of the input voltage and the gradation is not made one-to-one in order to bring the PDP characteristic close to the CRT gamma characteristic. Specifically, among the 256 levels of input voltage, levels 1 to 20 are associated with the first gradation (light output = 0) which is the darkest gradation. The first gradation corresponds to a non-display state. Also, the input voltages of level 21 to level 28 are associated with the second gradation (light output = 1/481) which is the second darkest gradation. The input voltages of level 29 to level 33 are associated with the third gradation (light output = 2/481) which is the third darkest gradation. The input voltages of level 34 to level 38 are associated with the fourth gradation (light output = 3/481) which is the fourth darkest gradation. Input voltages from levels 39 to 42 are associated with the fifth gradation (light output = 6/481), which is the fifth darkest gradation.
[0061]
As described above, in the third embodiment, the light output of the second gradation having the smallest light output, the second smallest third gradation, and the third smallest fourth gradation among the gradations corresponding to the display state. However, since the maximum values (256th gradation) of the optical output are 1/481, 2/481, and 3/481, the continuity of gradation is improved particularly on the dark side. That is, it is suitable for the visual characteristic of the human eye that the gradation discrimination ability is high on the dark side, and a relatively dark image in which gradation changes smoothly can be expressed.
[0062]
Here, the relationship between the display sequence and the input / output of the gamma characteristic is not limited to that shown in FIG. 6 or the same as in the first embodiment.
[0063]
In the above-described embodiment, all subfields in one field have different light emission periods, that is, luminance. However, a plurality of subfields having the same luminance may be set in one field. For example, the relative ratio of subfields may be 1: 3: 3: 3: 3: 3: 3: 3.
[0064]
【The invention's effect】
As described above, according to the display device of the present invention, the continuity of the gradation in the dark part is improved, and a relatively dark image with a smoothly changing gradation can be expressed in accordance with human visual characteristics.
[Brief description of the drawings]
FIG. 1 is a diagram showing a configuration of a display device according to a first embodiment of the present invention.
FIG. 2 is a diagram showing a light emission sequence according to Embodiment 1 of the present invention.
FIG. 3 is a diagram showing gamma characteristics in the first embodiment of the present invention.
FIG. 4 is a diagram illustrating an example of gamma characteristics when conversion by an AD conversion unit is corrected.
FIG. 5 is a diagram showing gamma characteristics of a display device according to a second embodiment of the present invention.
FIG. 6 is a diagram showing gamma characteristics of a display apparatus according to Embodiment 3 of the present invention.
FIG. 7 is a diagram showing a light emission sequence in a conventional display device.
FIG. 8 is a diagram showing a configuration of a conventional display device.
FIG. 9 is a diagram illustrating a gamma characteristic of a CRT.
FIG. 10 is a diagram illustrating a CRT gamma characteristic when an input signal is uniformly quantized.
FIG. 11 is a diagram illustrating gamma characteristics of a conventional PDP.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 1 Video signal input terminal, 2 Sync signal input terminal, 3 A / D conversion part, 4 field memory part, 4a, 4b field memory, 5 drive part, 6 control part, 7 PDP, 8 sustain discharge period control part.

Claims (2)

ガンマ補正された映像信号に対してデジタル信号出力が均等量子化されるA/D変換を行い、
1フィールドの期間を4個以上の複数のサブフィールドに分割し、各サブフィールドの状態を表示または非表示とすることで階調を表現し、
前記サブフィールドの組み合わせからなる階調に対応する各々の光出力レベルごとに、前記均等量子化されたデジタル信号の複数が対応し、その複数のデジタル信号中の最小値がガンマ特性に一致するように補正される階調表示方法において、
輝度が最も小さいサブフィールドと2番目に小さいサブフィールドとをそれぞれ一つ有し、その少なくとも一方について、各々の輝度を、そのサブフィールドの次に輝度が大きいサブフィールドの輝度の半分よりも小さくすることにより、光出力が不均等に量子化されている
ことを特徴とする階調表示方法。
A / D conversion is performed on the gamma-corrected video signal so that the digital signal output is uniformly quantized.
The period of one field is divided into four or more subfields, and the gray level is expressed by displaying or hiding the state of each subfield.
Wherein each respective optical output level corresponding to the gradation of a combination of subfields, the evenly quantized plurality of digital signals corresponding the one to the minimum gamma characteristic in that a plurality of digital signal matches In the gradation display method corrected as follows:
There is one subfield with the lowest luminance and one subfield with the second lowest luminance, and at least one of the subfields has a luminance smaller than half the luminance of the subfield with the next highest luminance after that subfield. Thus, the gradation display method is characterized in that the light output is quantized unevenly.
ガンマ補正された映像信号に対してデジタル信号出力が均等量子化されるA/D変換を行い、
1フィールドの期間を4個以上の複数のサブフィールドに分割し、各サブフィールドの状態を表示状態または非表示状態とすることで階調を表現し、
前記サブフィールドの組み合わせからなる階調に対応する各々の光出力レベルごとに、前記均等量子化されたデジタル信号の複数が対応し、その複数のデジタル信号中の最小値がガンマ特性に一致するように補正されるディスプレイ装置において、
複数の画素を備え、該画素のそれぞれを表示状態または非表示状態とすることで画像を表示する表示部と、
前記サブフィールドを前記フィールド内において定義した定義手段と、
入力された映像信号に応じて、前記画素のそれぞれを前記サブフィールドの各々において表示状態または非表示状態とさせることで、前記表示部に画像を表示させる駆動手段と、を備え、
前記定義手段は、輝度が最も小さいサブフィールドと2番目に小さいサブフィールドとをそれぞれ一つ有し、その少なくとも一方の輝度を、そのサブフィールドの次に輝度が大きいサブフィールドの輝度の半分よりも小さくすることにより、光出力が不均等に量子化されている
ことを特徴とするディスプレイ装置。
A / D conversion is performed on the gamma-corrected video signal so that the digital signal output is uniformly quantized.
The period of one field is divided into a plurality of subfields of four or more, and the gray level is expressed by setting the state of each subfield to the display state or the non-display state.
Wherein each respective optical output level corresponding to the gradation of a combination of subfields, the evenly quantized plurality of digital signals corresponding the one to the minimum gamma characteristic in that a plurality of digital signal matches In the display device to be corrected as follows:
A display unit that includes a plurality of pixels and displays an image by setting each of the pixels to a display state or a non-display state;
Defining means defining the subfield within the field;
Drive means for displaying an image on the display unit by causing each of the pixels to be in a display state or a non-display state in each of the subfields in accordance with an input video signal,
The defining means has one subfield having the lowest luminance and one subfield having the second lowest luminance, and at least one of the luminances is less than half of the luminance of the subfield having the next highest luminance. The display device is characterized in that the light output is non-uniformly quantized by reducing the size.
JP30412297A 1997-11-06 1997-11-06 Gradation display method and display device Expired - Fee Related JP3672423B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30412297A JP3672423B2 (en) 1997-11-06 1997-11-06 Gradation display method and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30412297A JP3672423B2 (en) 1997-11-06 1997-11-06 Gradation display method and display device

Publications (2)

Publication Number Publication Date
JPH11143420A JPH11143420A (en) 1999-05-28
JP3672423B2 true JP3672423B2 (en) 2005-07-20

Family

ID=17929307

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30412297A Expired - Fee Related JP3672423B2 (en) 1997-11-06 1997-11-06 Gradation display method and display device

Country Status (1)

Country Link
JP (1) JP3672423B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4484276B2 (en) * 1999-09-17 2010-06-16 日立プラズマディスプレイ株式会社 Plasma display device and display method thereof
JP3357666B2 (en) 2000-07-07 2002-12-16 松下電器産業株式会社 Display device and display method
KR100482326B1 (en) * 2002-03-18 2005-04-13 엘지전자 주식회사 Plasma display panel and driving method thereof
EP1391865A1 (en) * 2002-08-23 2004-02-25 Deutsche Thomson-Brandt Gmbh Plasma display panel (PDP) - Reduction of dithering noise while displaying less video levels than required

Also Published As

Publication number Publication date
JPH11143420A (en) 1999-05-28

Similar Documents

Publication Publication Date Title
KR100670986B1 (en) Dispaly driving method
US6097368A (en) Motion pixel distortion reduction for a digital display device using pulse number equalization
US7492334B2 (en) Display device operating in sub-field process and method of displaying images in such display device
US6894664B2 (en) Method and apparatus for processing video pictures
KR100701098B1 (en) Method for power level control of a display device and apparatus for carrying out the method
US6100863A (en) Motion pixel distortion reduction for digital display devices using dynamic programming coding
JP2005024690A (en) Display unit and driving method of display
WO2000019400A1 (en) Plasma display panel drive pulse controller for preventing fluctuation in subframe location
JP3518949B2 (en) Display device
JP2002082647A (en) Display device and display method
JP2002182606A (en) Display device and display method
JP2001067041A (en) Driving device of plasma display, sub field converting method of plasma display, and plasma display device
KR100438604B1 (en) Method for processing gray scale display of plasma display panel
JPH09258688A (en) Display device
JP3672423B2 (en) Gradation display method and display device
KR20050038261A (en) Method for displaying gray scale of high load ratio image and plasma display panel driving apparatus using the same
KR100339594B1 (en) Display driving apparatus and method therefor
JPH10319894A (en) Picture image display device
JPH10301533A (en) Display device
JP2001175220A (en) Gradation display processor for plasma display panel and its processing method
JP2002366085A (en) Display device and gradation display processing method
JP2001282183A (en) Gradation control device for pdp
JP2001034226A (en) Gradation display processing device of plasma display panel and its processing method
JP2005300569A (en) Method for driving display panel
JPH1039833A (en) Compensation circuit for distortion of gradation of display device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041101

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041109

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050201

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050329

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050419

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050419

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080428

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090428

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100428

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100428

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110428

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120428

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120428

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130428

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130428

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140428

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees