JP3667888B2 - Transmission power control device - Google Patents
Transmission power control device Download PDFInfo
- Publication number
- JP3667888B2 JP3667888B2 JP19821596A JP19821596A JP3667888B2 JP 3667888 B2 JP3667888 B2 JP 3667888B2 JP 19821596 A JP19821596 A JP 19821596A JP 19821596 A JP19821596 A JP 19821596A JP 3667888 B2 JP3667888 B2 JP 3667888B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- reference voltage
- output
- detection
- det
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Mobile Radio Communication Systems (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、バースト送信を行う携帯電話の送信電力制御装置に関する。
【0002】
【従来の技術】
近年、携帯電話の主流がアナログ方式からデジタル方式に移ってきている。デジタル方式では、送信信号はバースト的に送信されるため、送信電力を一定にするための送信電力制御装置が必要になる。
【0003】
図4は従来の送信電力制御装置の一般的な構成を示している。図4において、41は送信入力RFinを増幅する増幅手段、42は増幅された送信信号を2分岐する結合器、43は送信信号を検波して検波電圧VDET を得る検波手段、44は基準電圧VCONTを発生させる基準電圧発生回路、45は得られた検波電圧VDET と基準電圧VCONTとを比較する比較手段であり、その比較出力は増幅手段41に送られ、送信出力RFout が一定になるように増幅手段41のゲインが制御される。
【0004】
【発明が解決しようとする課題】
しかしながら、上記従来の送信電力制御装置では、増幅手段41の出力を結合器42および検波回路43で検波して検波電圧VDET を出力するまでに遅延が生じ、この遅延時間により比較手段45の出力にリップルが生じ、増幅手段41での送信電力RFout のスペクトラムが広がるという問題があった。
【0005】
本発明は、このような従来の問題を解決するものであり、送信電力のスペクトラムの広がりを抑えることのできる送信電力制御装置を提供することを目的とする。
【0006】
【課題を解決するための手段】
本発明は、上記目的を達成するために、比較手段の入力側に、検波電圧の遅延に起因する比較手段出力のリップルを抑制する手段を設けたものであり、これにより送信電力のスペクトラムの広がりを抑えることができる。
【0009】
【発明の実施の形態】
本発明は、送信信号を増幅する増幅手段と、増幅された送信信号を検波して検波電圧を得る検波手段と、得られた検波電圧を基準電圧と比較する比較手段とを備え、比較手段の出力により送信出力が一定になるように増幅手段を制御する送信電力制御装置において、比較手段の前段に、基準電圧から第2基準電圧を発生させる減電圧手段と、検波電圧が第2基準電圧よりも低い時は第2基準電圧を比較手段へ通過させるダイオードとを備えた送信電力制御装置であり、検波電圧の立ち上がり時の遅延時間の間、比較手段への入力間電圧差を小さくすることで、比較手段出力におけるリップルを減じることができ、増幅手段出力におけるスプリアスの広がりを抑えるという作用を有する。
【0010】
以下、本発明の実施の形態を図面を参照して説明する。
(実施の形態1)
図1は本発明の第1の実施の形態における送信電力制御装置の構成を示すものである。図1において、11は増幅手段、12は結合器、13は検波手段、14は基準電圧発生回路、15は比較手段、16はスイッチ、17は制御手段としてのCPUであり、スイッチ16を切り換えるタイミングをカウントするタイマー回路を備えている。
【0011】
次に上記実施の形態における動作について説明する。増幅手段11は、バースト送信入力RFinを増幅して結合器12へ送り、結合器12は、増幅された送信信号をバースト送信出力RFout と検波回路13に分岐する。検波回路13は、送信信号を検波して検波電圧VDET を得る。検波電圧VDET は、立ち上がり時に遅延が生じ、この遅延時間の間、スイッチ16は、基準電圧発生回路14からの基準電圧VCONTを検波電圧VDET の代わりに比較回路15へ送る。比較手段15は、検波電圧VDET と基準電圧VCONTの代わりに、基準電圧VCONTどうしを比較するので、比較手段入力における電圧差がなくなり、比較手段出力におけるリップルを抑えることができる。スイッチ16を切り換える際の検波電圧VDET のしきい値とタイミングは、CPU17により制御される。検波電圧VDET がしきい値以下の場合は、スイッチ16が基準電圧VCONT側に切り換えられ、検波電圧VDET がしきい値を越える場合は、スイッチ16が検波電圧VDET 側に切り換えられる。
【0012】
このように、上記実施の形態によれば、検波電圧VDET の立ち上がり時の遅延時間の間、比較手段15への入力間電圧差を小さくすることで、比較手段15の出力におけるリップルを減じることができ、増幅手段11の出力におけるスプリアスの広がりを抑えることができる。
【0013】
(実施の形態2)
図2は本発明の第2の実施の形態における送信電力制御装置の構成を示すものである。図2において、21は増幅手段、22は結合器、23は検波手段、24は基準電圧発生回路、25は比較手段、26はスイッチ、27は制御手段としてのCPUであり、スイッチ26を切り換えるタイミングをカウントするタイマー回路を備えている。
【0014】
次に上記実施の形態における動作について説明する。増幅手段21は、バースト送信入力RFinを増幅して結合器22へ送り、結合器22は、増幅された送信信号をバースト送信出力RFout と検波回路23に分岐する。検波回路23は、送信信号を検波して検波電圧VDET を得る。比較手段25は、検波電圧VDET と基準電圧発生回路24からの基準電圧VCONTとを比較し、その差の電圧VAPC を出力する。検波電圧VDET は、立ち上がり時に遅延が生じ、この遅延時間の間、スイッチ26は、比較手段出力電圧VAPC の代わりに基準電圧VCONTを増幅手段21へ送る。これにより、比較手段出力におけるリップルをなくすことができ、増幅手段21におけるスペクトラムの広がりを抑えることができる。スイッチ26を切り換える際の出力電圧VAPC のしきい値とタイミングは、CPU27により制御される。出力電圧VAPC がしきい値以下の場合は、スイッチ26が基準電圧VCONT側に切り換えられ、出力電圧VAPC がしきい値を越える場合は、スイッチ26が出力電圧VAPC 側に切り換えられる。
【0015】
このように、上記実施の形態によれば、検波電圧VDET の立ち上がり時の遅延時間の間、比較手段25の出力電圧VAPC を基準電圧VCONTに置き換えることで、比較手段出力のリップルを減じることができ、増幅手段21の出力におけるスプリアスの広がりを抑えることができる。
【0016】
(実施の形態3)
図3は本発明の第3の実施の形態における送信電力制御装置の構成を示すものである。図3において、31は増幅手段、32は結合器、33は検波手段、34は基準電圧発生回路、35は比較手段、36は減電圧回路、37、38はダイオードである。
【0017】
次に上記実施の形態における動作について説明する。増幅手段31は、バースト送信入力RFinを増幅して結合器32へ送り、結合器32は、増幅された送信信号をバースト送信出力RFout と検波回路33に分岐する。検波回路33は、送信信号を検波して検波電圧VDET を得る。一方、減電圧回路36は、基準電圧発生回路34からの基準電圧VCONTをVZ だけ減じたVCONT−VZ の第2の基準電圧を生成する。検波電圧VDET は、立ち上がり時に遅延が生じ、検波電圧VDET が第2の基準電圧VCONT−VZ よりも低い時間の間、ダイオード38は検波電圧VDET の代わりに第2の基準電圧VCONT−VZ を比較手段35へ送る。比較手段35は、検波電圧VDET よりも高い第2の基準電圧VCONT−VZ と基準電圧VCONTとを比較するので、比較手段入力における電圧差が小さくなり、比較手段出力におけるリップルを抑えることができる。検波電圧VDET が第2の基準電圧VCONT−VZ よりも高くなると、ダイオード37が検波電圧VDET を比較回路35へ送るので、比較手段35は、検波電圧VDET と基準電圧VCONTとを比較し、通常の動作となる。
【0018】
このように、上記実施の形態によれば、検波電圧VDET の立ち上がり時の遅延時間の間、検波電圧VDET をこれよりも高い第2の基準電圧VCONT−VZ に置き換えることで、比較手段出力におけるリップルを減じることができ、増幅手段31の出力におけるスプリアスの広がりを抑えることができる。
【0019】
【発明の効果】
本発明は、上記実施の形態から明らかなように、比較手段の前段に、基準電圧から第2基準電圧を発生させる減電圧手段と、検波電圧が第2基準電圧よりも低い時は第2基準電圧を比較手段へ通過させるダイオードとを備え、検波電圧の立ち上がり時の遅延時間の間、比較手段への入力間電圧差を小さくすることで、比較手段出力におけるリップルを減じることができ、増幅手段出力におけるスプリアスの広がりを抑えて、送信特性の優れた送信電力制御装置を実現することができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態における送信電力制御装置の概略ブロック図
【図2】本発明の第2の実施の形態における送信電力制御装置の概略ブロック図
【図3】本発明の第3の実施の形態における送信電力制御装置の概略ブロック図
【図4】従来例における送信電力制御装置の概略ブロック図
【符号の説明】
11、21、31、41 増幅手段
12、22、32、42 結合器
13、23、33、43 検波回路
14、24、34、44 基準電圧発生回路
15、25、35、45 比較手段
16、26 スイッチ
17、27 CPU
36 減電圧回路
37、38 ダイオード[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a transmission power control apparatus for a mobile phone that performs burst transmission.
[0002]
[Prior art]
In recent years, the mainstream of mobile phones has shifted from analog to digital. In the digital system, since transmission signals are transmitted in bursts, a transmission power control device for keeping transmission power constant is required.
[0003]
FIG. 4 shows a general configuration of a conventional transmission power control apparatus. In FIG. 4, 41 is an amplifying means for amplifying the transmission input RF in , 42 is a coupler for branching the amplified transmission signal in two, 43 is a detecting means for detecting the transmission signal and obtaining a detection voltage V DET , and 44 is a reference reference voltage generating circuit for generating a
[0004]
[Problems to be solved by the invention]
However, in the conventional transmission power control apparatus, a delay occurs until the output of the amplifying
[0005]
The present invention solves such a conventional problem, and an object of the present invention is to provide a transmission power control apparatus capable of suppressing the spread of the spectrum of transmission power.
[0006]
[Means for Solving the Problems]
In order to achieve the above object, the present invention is provided with means for suppressing the ripple of the output of the comparison means due to the delay of the detection voltage on the input side of the comparison means, thereby broadening the spectrum of the transmission power. Can be suppressed.
[0009]
DETAILED DESCRIPTION OF THE INVENTION
This onset Ming comprises amplifying means for amplifying a transmission signal, a detection means for obtaining a detection voltage by detecting the amplified transmission signal, a comparing means for comparing the reference voltage and the resulting detection voltage, comparison means In the transmission power control apparatus for controlling the amplification means so that the transmission output becomes constant by the output of the output, the voltage reduction means for generating the second reference voltage from the reference voltage and the detection voltage as the second reference voltage in the previous stage of the comparison means Is a transmission power control device including a diode that passes the second reference voltage to the comparison means when the voltage is lower than the input voltage, and reduces the voltage difference between the inputs to the comparison means during the delay time when the detection voltage rises. Thus, the ripple at the comparison means output can be reduced, and the spurious spread at the amplification means output is suppressed.
[0010]
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
(Embodiment 1)
FIG. 1 shows a configuration of a transmission power control apparatus according to the first embodiment of the present invention. In FIG. 1, 11 is an amplifying means, 12 is a coupler, 13 is a detecting means, 14 is a reference voltage generating circuit, 15 is a comparing means, 16 is a switch, and 17 is a CPU as a control means. It has a timer circuit that counts.
[0011]
Next, the operation in the above embodiment will be described. The amplifying
[0012]
Thus, according to the above embodiment, the ripple at the output of the comparison means 15 is reduced by reducing the voltage difference between the inputs to the comparison means 15 during the delay time when the detection voltage V DET rises. And the spread of spurious at the output of the amplifying
[0013]
(Embodiment 2)
FIG. 2 shows the configuration of the transmission power control apparatus according to the second embodiment of the present invention. In FIG. 2, 21 is an amplifying means, 22 is a coupler, 23 is a detecting means, 24 is a reference voltage generating circuit, 25 is a comparing means, 26 is a switch, and 27 is a CPU as a control means. It has a timer circuit that counts.
[0014]
Next, the operation in the above embodiment will be described. The amplifying
[0015]
As described above, according to the above-described embodiment, the output voltage VAPC of the
[0016]
(Embodiment 3)
FIG. 3 shows a configuration of a transmission power control apparatus according to the third embodiment of the present invention. In FIG. 3, 31 is an amplifying means, 32 is a coupler, 33 is a detecting means, 34 is a reference voltage generating circuit, 35 is a comparing means, 36 is a voltage reducing circuit, and 37 and 38 are diodes.
[0017]
Next, the operation in the above embodiment will be described. The amplifying
[0018]
As described above, according to the above-described embodiment, the detection voltage V DET is replaced with the second reference voltage V CONT −V Z that is higher than the detection voltage V DET during the delay time when the detection voltage V DET rises. The ripple at the means output can be reduced, and the spread of spurious at the output of the amplifying means 31 can be suppressed.
[0019]
【The invention's effect】
As is apparent from the above embodiment, the present invention includes a voltage reducing means for generating the second reference voltage from the reference voltage in the previous stage of the comparison means, and a second reference voltage when the detection voltage is lower than the second reference voltage. A diode for passing the voltage to the comparison means, and by reducing the voltage difference between the inputs to the comparison means during the delay time when the detection voltage rises, the ripple at the output of the comparison means can be reduced, and the amplification means It is possible to realize a transmission power control device with excellent transmission characteristics while suppressing spurious spread in the output .
[Brief description of the drawings]
FIG. 1 is a schematic block diagram of a transmission power control apparatus according to a first embodiment of the present invention. FIG. 2 is a schematic block diagram of a transmission power control apparatus according to a second embodiment of the present invention. FIG. 4 is a schematic block diagram of a transmission power control apparatus in a third embodiment of the present invention. FIG. 4 is a schematic block diagram of a transmission power control apparatus in a conventional example.
11, 21, 31, 41 Amplifying means 12, 22, 32, 42
36
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19821596A JP3667888B2 (en) | 1996-07-29 | 1996-07-29 | Transmission power control device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19821596A JP3667888B2 (en) | 1996-07-29 | 1996-07-29 | Transmission power control device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH1051845A JPH1051845A (en) | 1998-02-20 |
JP3667888B2 true JP3667888B2 (en) | 2005-07-06 |
Family
ID=16387415
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19821596A Expired - Fee Related JP3667888B2 (en) | 1996-07-29 | 1996-07-29 | Transmission power control device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3667888B2 (en) |
-
1996
- 1996-07-29 JP JP19821596A patent/JP3667888B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH1051845A (en) | 1998-02-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2910242B2 (en) | Power amplifier ramp-up method and apparatus | |
JP3228741B2 (en) | Power amplifier saturation detection and correction method and apparatus | |
KR100746608B1 (en) | Apparatus, and an associated method, for increasing receiver sensitivity of a direct conversion receiver | |
US6075978A (en) | Automatic gain control system and method of automatic gain control | |
JPH0630031B2 (en) | Automatic power control circuit | |
JP2000151317A (en) | Transmitter and power amplifier | |
US6775336B1 (en) | Receiver and gain control method of the same | |
JP3493424B2 (en) | Transmission power control method of CDMA system | |
JPH06350496A (en) | Automatic gain controller | |
US6885850B2 (en) | Transmission power control method and apparatus, and communication apparatus | |
US20020094850A1 (en) | Method and a device for controlling amplification of a signal emitted by a mobile terminal and increasing the autonomy of the mobile terminal | |
JP3667888B2 (en) | Transmission power control device | |
JP2001320288A (en) | Device and method for controlling power supply voltage | |
JPH08288881A (en) | Automatic gain control system | |
JP2713126B2 (en) | Optical receiver | |
WO2008044307A1 (en) | Radio signal receiving device | |
JPH09139679A (en) | Peak power reduction circuit | |
JPH03108817A (en) | Transmission output controller | |
JP3326150B2 (en) | Wireless communication device | |
KR100241764B1 (en) | Automatic gain cintroller using hdtv | |
US6714764B1 (en) | Error detection circuitry and method for detecting an error on a transmission path | |
JP2834043B2 (en) | Received electric field monitoring device | |
JP2671874B2 (en) | Receive squelch control circuit | |
US6687490B2 (en) | Transmission apparatus and method for a mobile communication terminal | |
JP4050212B2 (en) | Signal receiving device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20041208 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20041221 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050218 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050405 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050407 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |