JP3623670B2 - Power supply circuit for video equipment - Google Patents

Power supply circuit for video equipment Download PDF

Info

Publication number
JP3623670B2
JP3623670B2 JP29002398A JP29002398A JP3623670B2 JP 3623670 B2 JP3623670 B2 JP 3623670B2 JP 29002398 A JP29002398 A JP 29002398A JP 29002398 A JP29002398 A JP 29002398A JP 3623670 B2 JP3623670 B2 JP 3623670B2
Authority
JP
Japan
Prior art keywords
frequency
circuit
signal
switching
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP29002398A
Other languages
Japanese (ja)
Other versions
JP2000106658A (en
Inventor
典生 鈴木
Original Assignee
日本電気エンジニアリング株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気エンジニアリング株式会社 filed Critical 日本電気エンジニアリング株式会社
Priority to JP29002398A priority Critical patent/JP3623670B2/en
Publication of JP2000106658A publication Critical patent/JP2000106658A/en
Application granted granted Critical
Publication of JP3623670B2 publication Critical patent/JP3623670B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Television Receiver Circuits (AREA)
  • Dc-Dc Converters (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は電源回路、特に画像符号化伝送装置等の映像機器の動作電力を供給するスイッチングレギュレータと称される形式の電源回路に関する。
【0002】
【従来の技術】
電子機器の動作電力は、電源回路から供給される。この電源回路は、電池等の直流電源又はAC100Vの商用電源を変圧整流且つ平滑して使用するのが一般的である。電池の場合には、得られる電源電圧が予め決められる。商用電源の場合には、変圧器等の大型且つ重量の大きい部品が必要となる。
【0003】
そこで、AC電源を整流平滑し、半導体(トランジスタ)スイッチングデバイスにより高周波でスイッチングし、小型変圧器を用いて所望出力電圧を得る所謂スイッチングレギュレータが広く使用されている。このスイッチングレギュレータは、小型高効率で希望する出力電圧が容易に得られ、しかもスイッチング周波数又は幅を制御することにより、負荷変動に応じて安定した出力電圧を得ることが可能であるという長所を有する。そこで、最近の電子機器、特に家庭用小型電子機器の大半は、このスイッチングレギュレータを用いて動作電力を得ている。
【0004】
ところで、テレビジョンを含めて種々の映像機器が多くの分野で使用されている。例えば、映像をデジタル符号化して伝送する映像伝送装置がある。斯る映像機器の電源としては、AC100Vの商用電源を用いるのが普通である。しかし、放送用のテレビジョン信号等を伝送する場合には、電源遮断による伝送信号の中断は絶対に避けなければならない。この為の方法として、データ伝送装置用に設置されているDC48Vの直流電源(2重系)を利用して、外部にDC/ACコンバータ電源設備を用いて、DC48VをAC100Vに変換し、映像伝送装置に供給する構成とされている。
【0005】
この場合にも、DC/ACコンバータ(又はインバータ)電源装置にスイッチングレギュレータを使用する。ここで、スイッチングレギュレータは、大きな電流を高周波でオンオフするので発振(又はスイッチング)周波数及びその整数倍のノイズが外部に漏れる。これに接続された映像伝送装置等の映像機器に、このノイズが侵入すると、映像信号に重畳され、ビートノイズとして画面に縞模様のノイズが現れて画像品質を低下する。斯るビートノイズの阻止又は軽減が大きな技術的課題である。
【0006】
この画面に現れるスイッチングレギュレータのスイッチング周波数に基づくビートノイズを抑圧する技術は、例えば特開平7−154244号公報の「映像機器の電源回路」に開示されている。この従来技術は、図10に示す如く、発振回路101、分周回路102、ドライブ(駆動)回路103及びスイッチングレギュレータ104で構成される。このスイッチングレギュレータ104は、スイッチングトランジスタTr、トランスT、整流器(ダイオード)D、コンデンサC及び安定化回路105を含み、この安定化回路105より所望電圧V2の出力電圧の電源を負荷(図示せず)に供給する。
【0007】
図10の電源にあっては、水平発振信号に同期したパルス信号を発振回路101で発生する。このパルス信号を分周回路102により所望周波数に分周してドライブ回路103により所望振幅及び波形に増幅して、スイッチングレギュレータ104のスイッチングトランジスタTrに入力する。分周回路102の出力S2は、発振回路101の発振出力S1の「整数+0.5」倍に選定される。これにより、ノイズが画面上で水平方向に流れるようになるので、発生するビート縞の画面への影響を視覚的に抑制可能である。
【0008】
【発明が解決しようとする課題】
しかし、上述した従来の電源回路にあっては、スイッチング周波数を、水平発振周波数である15.734KHzの「整数+0.5」倍にする必要がある。そこで、整数nを0、1、2、3とするときのスイッチング周波数S2は夫々7.867KHz、23.601KHz、39.335KHz、55.069KHzとなり、周波数は15.734KHz毎に飛び、細かく自由な周波数が使用又は選択できないという制約があった。
【0009】
そこで、本発明の目的は、スイッチング周波数の選択の幅が広く、例えば18.5KHz近傍の周波数も選択可能であり、しかも画像中にビート縞等の不都合の生じない/又は抑圧可能な映像機器用電源回路を提供することにある。
【0010】
【課題を解決するための手段】
前述の課題を解決するため、本発明による映像機器用電源回路は、次のような特徴的な構成を採用している
【0011】
(1)映像信号のフレーム周波数に同期し、分周されたパルス信号を発生するパルス回路と、該パルス回路の前記パルス信号により高周波スイッチング制御されるスイッチングレギュレータとを備え、前記パルス信号の周波数が前記フレーム周波数の1/2の奇数倍である映像機器用電源回路。
【0012】
(2)前記映像信号の前記フレーム周波数に同期したパルス信号を発生する手段を有する上記(1)の映像機器用電源回路
【0013】
(3)前記スイッチング周波数として前記水平ライン周波数近傍の周波数を選定する上記(1)又は(2)の映像機器用電源回路。
【0014】
(4)テレビジョン同期信号と共に、フレーム周波数を分周した周波数の1/2の奇数倍のスイッチング周波数を出力するタイミングパルス回路と、該タイミングパルス回路の出力信号によって高周波スイッチング制御されるスイッチングレギュレータとを備える映像機器用電源回路。
【0016】
【発明の実施の形態】
次に、本発明の映像機器用電源回路の好適実施形態例及び変形例の構成及び動作を添付図、特に図1乃至図9を参照して詳細に説明する。
【0017】
本発明の映像機器用電源回路は、映像の画面のフレーム周波数Ffに同期したパルス信号を得る手段と、このフレーム周波数に周波数同期して周波数がフレーム周波数の「整数+0.5」倍となる周波数のスイッチング周波数Fsを得る手段と、このスイッチング周波数でスイッチング回路を駆動する手段とを備えるように構成する。
【0018】
本発明の構成に於いて、スイッチング周波数Fsをフレーム周波数Ffの(整数+0.5)倍にすることにより、
Fs=(n+0.5)・Ff=(2n+1)・Ff/2
の関係が成り立ち、変形すると、
1/Ff=(2n+1)/2・1/Fs
となる。即ち、フレーム周期Tf(=1/Ff)と、スイッチング周期Ts(=1/Fs)の関係は
Tf=(2n+1)・1/2・Tsとなる。
これより、スイッチング周波数はフレーム周波数の1/2の奇数倍の周波数となる。言い換えると、1フレーム周期は、スイッチング周波数周期の1/2の奇数倍の関係に成る。従って、1フレーム周期毎に、スイッチング位相は180度ずれる位相関係にあることを示している。
【0019】
スイッチング周波数の雑音成分Nの信号は、雑音振幅がA、周波数角速度がω、画素点i、初期位相角をαとすると、位相角θはθ=ω・i+αとなり、画素点iの雑音N(I)の大きさはN(i)=A・sinθで表される。フレーム周波数とスイッチング周波数の関係より、各フレーム毎に位相が反転されるので、画面上の有る画素点の雑音は、初めのフレームでA・sinθで表される時、次のフレームでは位相がπずれて、A・sin(θ+π)=−A・sin(θ)となる。即ち、雑音の振幅の極性が、フレーム毎に反転することより、各画素点の雑音信号成分は2フレームで平均されると、その値は0に成る。
【0020】
今、画面上に映像が表示される信号に、スイッチング雑音による正弦波のビート縞が重畳された場合、画面上の1フレーム上の各点では、初めの1フレーム周期では、スイッチング周波数の周期Tsで時間的に変化する正弦波の雑音信号が、画面上に表示される時に、水平操作周波数の周期で縦方向に標本化されて、画面上には二次元に表示される。この時にスイッチング周波数と水平同期周波数との関係で生じるビート周波数が、1フレームの画面上に2次元で表示され、ビート縞が見える。スイッチング周波数がフレーム周波数の整数倍であると、次のフレーム度でもこのビート縞は固定する。しかし、0.5倍のオフセットがあると、位相が反転し、この場合。次のフレーム周期では、ビート縞は位相が反転(180度シフト)して発生する。このため、2つのフレームの画像を交互に連続して見ることになり、人間の目の平滑化特性で、180度位相の異なるビート縞が平均化して見えることになり、結果的には、ビート縞は視覚的には平均値0に近い値に抑圧されて見えることになる。
【0021】
図1は、本発明による映像機器用電源の好適実施形態例の概略ブロック図であり、図2は、図1の一部分であるパルス回路の詳細ブロック図である。
【0022】
図1の実施形態例は、TVタイミング発生回路1から発生するフレーム周波数のパルス信号S1から、所定の倍率((整数+0.5)倍)の周波数のクロックS2を発生するパルス回路2と、パルス回路2の出力信号S2を増幅するドライブ回路3と、外部から供給される直流電圧V1を昇圧(又は降圧)するDC−DCコンバータ構成のスイッチング・レギュレータ4とからなる。
【0023】
スイッチング・レギュレータ4は、パルストランスTと、パルストランスTの一次コイルに直接接続されるスイッチング・トランジスタTrと、パルストランスTの二次コイルに接続されるダイオードD、コンデンサC及び安定化回路5から成る整流回路6とによって構成され、ドライブ回路3からの駆動パルス信号S3によってトランジスタTrがオン/オフ駆動されることにより、安定化回路5から昇圧した所定の直流電圧V2を映像機器の他の回路に供給する。
【0024】
映像機器のTVタイミング回路1からフレーム周波数のパルス信号を受けて、パルス回路2に供給する。パルス回路ではこれを1/2の奇数倍(「整数+0.5」倍)することにより、フレーム周期毎に180度変わる周波数のスイッチングパルスS3を得る。スイッチングパルスS3は、ドライブ回路3で、振幅が増幅され、スイッチング・レギュレータ4に供給され、所望の電圧に昇圧された直流電源V2が得られる。
【0025】
スイッチング雑音は、周波数がフレーム周波数と特別な関係に設定してあるので、画面上の電源雑音によるビート縞は抑圧されて、高品質な映像が得られることとなる。
【0026】
図2は、図1に示したパルス回路2の一例を示すブロック図である。フレーム周波数を1/2に分周する分周Aカウンタ11、発信回路15からのスイッチング周波数のクロックを1/1233に分周する分周Bカウンタ12と、分周Aカウンタ11及び分周Bカウンタ12の出力を位相比較して比較差の信号を出力する位相比較器13と、位相比較器13から出力される比較差の信号を積分する積分回路14と、積分回路14の積分値に応じて発振周波数を制御して発生する発振回路15から成り、発振回路15は発振周波数S2がフレーム周波数の1233/2=616.5倍となる値でバランスするように制御される。フレーム周波数が30hzの場合、スイッチング周波数は18.495Khzとなる。
【0027】
図3は、入力される画像信号のフレーム周波数に基づいてスイッチング周波数を発生する手段を備えた、本発明の第2の実施形態例を示す構成である。この実施形態例は、供給された画像信号から同期分離を行いフレーム信号を出力する同期分離回路21と、所望の比例関係にある周波数のパルスを発生するパルス回路2、ドライブ回路3、スイッチング・レギュレータ4とからなる。同期分離回路21は入力された画像信号(ベースバンドの複合カラーTV信号)から同期信号を分離してフレームパルス信号を出力してパルス回路2へ供給する。他は、図1に示す好適実施形態例と同じ構成で同様の動作を行う。
【0028】
図4は、図3に示した同期分離回路21の備体的構成を示すブロック図である。同期分離回路21は複合同期分離回路31と、垂直分離回路32と、分周回路33からなる。
【0029】
複合同期分離回路31は、供給されたTV信号をクランプして、所定のレベルでスライスすることにより、複合同期信号(水平+垂直)を分離し、垂直分離回路32へ供給する。 垂直分離回路は、複合同期信号から垂直同期信号を分離して出力し、分周回路32へ供給する。テレビ信号はインタレース方式を採用しているため、1フレームの画面は2フィールドから構成されており、フィールド毎に垂直同期信号が発生される。
【0030】
分周回路33は1/2の分周カウンタで、入力された垂直同期信号を1/2に分周してフレーム周波数のフレームパルス信号を出力する。
【0031】
図5は、本発明の映像機器用電源回路の第3の実施形態例を示すブロック図で、AC100V電源の画像符号化伝送装置にビデオフレーム同期機能付きのDC−ACコンバータ電源を適用した場合を示す。
【0032】
DC/ACコンバータ電源42及び44は、DC−48Vの電源から映像フレーム周波数と特定の関係を有したスイッチング周波数で、DC/DC変換及びDC/AC変換を行って、AC100Vの商用電源を発生する。DC/DC変換は第2の実施例の構成で実現出来る。即ち、DC−48Vは入力ビデオ信号に周波数同期した周波数(18.495Khz)で−48VのDC電源からAC100Vを発生するのに適当なDC電圧V2に変換する。電圧V2のDC電源はDC−ACコンバータ回路に供給され、AC変換され、AC100Vの交流電源を出力する。
【0033】
AC電源は画像符号化伝送装置41及び42に供給される。送信側が41受信側が43である。画像符号化伝送装置が信頼性を高めるため主信号の伝送回路が0系と1系の冗長構成に成っている場合は、2系統のAC100Vが必要で、DC−48V電源及びDC/ACコンバータを2系統設け、2系統のAC100V電源を供給するようにする。
【0034】
画像符号化伝素装置は入力されたアナログの画像信号をA/D変換して符号化処理をおこない、伝送路信号に変換して伝送路に送り出す。受信側の画像符号化伝送受信装置43は、伝送路を経由して送られてきた伝送路信号から復号化を行い、D/A変換してアナログの画像信号を再生する。再生された画像信号は、装置から出力されるとともにDC/ACコンバータ電源44へも供給される。
【0035】
次に、図6は、図5のDC−ACコンバータ(又はインバータ)42、44の備体例を示し、図6(A)はブロッキング発振形の原理図を示す。直流電源はSWを経由してトランスの1次側に接続されている。一次側直流電源のスイッチSWのオン/オフを繰り返すことによって直流を断続させ、交流にさせる方法で、スイッチの働きはトランジスタに行わせる。図(b)は回路図を示す。出力端子Voに交流出力が得られる。出力側にACフィルタを付け加えることにより、波形を正弦波形に近くすることが可能である。
【0036】
図7は、本発明の映像機器用電源回路の第4の実施形態例を示すブロック図である。図1の実施形態例において、TVタイミング発生回路1とパルス回路を共通化して構成を行ったタイミングパルス発生回路61と、ドライブ回路3スイッチング・レギュレータ4からなる。タイミング発生回路61は、基本周波数がKの安定周波数を発生する水晶発振器のクロックを各々必要な値で分周を行い、TV信号用のタイミング信号として、カラーサブキャリア信号(CS)、水平同期信号(H)、垂直同期信号(V)、フレーム同期信号(F)を出力するとともに、18.5K近傍で、フレーム周波数の1/2の奇数倍となる周波数のスイッチングパルス信号(SP)を出力し、ドライブ回路3へ供給する。
【0037】
図8は、図7に示したタイミングパルス発生回路61体的構成を示すブロック図である。水晶発振回路71、サブキャリア用のCSカウンタ72、水平同期用のHカウンタ73、垂直同期用のVカウンタ74、フレーム同期用のFカウンタ75及びSPカウンタ76からなる。水晶発振回路71の基本発信周波数Kはカラーサブキャリア周波数(約3.58M)の4倍(K=CS*4)の基本クロック(約14.32M)を出力する。CSテレビ用同期信号等の周波数は以下の関係が有ることより、CS=H*455/2、H=F*525、V=F*2の関係が有る。これらの関係を利用して分周して各信号を得る。CSカウンタ72は基本クロックKを1/4に分周してカラーサブキャリアを出力する、Hカウンタ73は基本クロックKを1/(455*2)に分周して水平同期信号を出力する。Vカウンタ75は基本クロックKを1/(455*525)に分周して垂直同期信号を出力する。Fカウンタは基本クロックKを1/(455*525*2)に分周してフレーム同期信号を出力する。SPカウンタ76は基本クロックKを1/780に分周して18.5K近傍(18.36KHz)のスイッチングパルス信号を出力する。この時スイッチングパルスの周波数SPとフレーム周波数F殿関係はSP=612.5*Fとなっており、SPはFの1/2の奇数倍である。なお、本実施例は原理構成を示すもので、各種カウンタの構成を、共通の分周比を共用した分周カウンタで構成すれば、より簡単に構成可能である。
【0038】
図9は、本発明の映像機器用電源回路の第5の実施形態例を示すブロック図である。この実施形態例では、テレビ信号の変わりに、符号化伝送送信装置81及び符号化伝送受信装置83からスイッチングパルス信号がDC/ACコンバータ電源82,84に供給される。画像符号化送信装置81は、入力カラーテレビ信号のカラーサブキャリアの4倍の周波数に同期した標本化クロックを求め、テレビ信号をA/D変換する機能を有する。入力カラーテレビに同期した標本化クロックを1/780に分周してスイッチングパルス信号が得られ、DC/ACコンバータ電源82に供給される。受信側の画像符号化受信装置83は送信側から送られてきた周波数情報を基に、送信側と同じ周波数の標本化クロックを再生する。再生された標本化クロックで伝送路データを復号化してD/A変換して、アナログの画像信号を再生する。また、再生標本化クロックを1/780に分周してスイッチングパルス信号SPを発生させ、DC/ACコンバータ電源84に供給する。DC/ACコンバータ電源は供給されるスイッチングパルス信号よりスイッチング処理を行って所望の電源を得て装置に供給する。
【0039】
スイッチングパルスの周波数は、一例として18.5KHz近傍の周波数を示したが、これに限定されることは無い。本発明によれば、フレーム周波数の1/2の奇数倍で有ればよい。例えば図8において、SPカウンタ76の分周比を1/780でなく、1/60にすれば、238.64Kと高い周波数のスイッチングパルスが得られる。
【0040】
以上、本発明の映像機器用電源回路の種々の実施形態例を添付図を参照して詳述した。しかし、本発明は斯る特定実施形態のみに限定されるべきではなく、特定用途に応じて種々の変形変更が可能であることが当業者には容易に理解できよう。
【0041】
【発明の効果】
以上説明したように、本発明に於いては、スイッチング電源のスイッチング周波数を、画像信号のフレーム周波数の「整数+0.5」倍、言い換えると1/2の奇数倍、の周波数に設定することにより、画面上に現れるビート縞の雑音が平均化されて見えるようにすることができ、スイッチング雑音の画面上への影響を抑圧出来る。画像のフレーム周波数は30Hzと低い値のため、電源のスイッチング周波数はフレーム周波数の1/2の奇数倍に選ぶことが出来ることから、スイッチング周波数は低い周波数から高い周波数まで、細かい間隔で自由に設定でき、スイッチング周波数が既設計の電源にも簡単に応用が可能で、従来の方式に比較して周波数の制約が少なく、幅広い周波数の電源に利用できる。
【図面の簡単な説明】
【図1】本発明の映像機器用電源回路の好適実施形態例のブロック図である。
【図2】図1に示すパルス回路の詳細ブロック図である。
【図3】本発明の映像機器用電源回路の第2の実施形態例のブロック図である。
【図4】図3の同期分離回路の詳細ブロック図である。
【図5】本発明の映像機器用電源回路の第3の実施形態例のブロック図である。
【図6】図5のDC−ACコンバータの原理図(A)及び備体的回路図(B)である。
【図7】本発明の映像機器用電源回路の第4実施形態例のブロック図である。
【図8】図7のタイミングパルス回路の備体的ブロック図である。
【図9】本発明の映像機器用電源回路の第5の実施形態例のブロック図である。
【図10】従来の映像機器用電源回路のブロック図である。
【符号の説明】
1、21 テレビジョンタイミング発生回路
2 パルス回路
3 ドライブ回路
4 スイッチングレギュレータ
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a power supply circuit, and more particularly to a power supply circuit of a type called a switching regulator that supplies operating power of video equipment such as an image encoding transmission device.
[0002]
[Prior art]
The operating power of the electronic device is supplied from a power supply circuit. In general, the power supply circuit uses a DC power supply such as a battery or a commercial power supply of AC 100 V after being transformed and rectified and smoothed. In the case of a battery, the power supply voltage to be obtained is determined in advance. In the case of a commercial power supply, large and heavy parts such as a transformer are required.
[0003]
Therefore, a so-called switching regulator is widely used that rectifies and smoothes an AC power supply, switches at a high frequency by a semiconductor (transistor) switching device, and obtains a desired output voltage using a small transformer. This switching regulator has a merit that a desired output voltage can be easily obtained with a small size and high efficiency, and a stable output voltage can be obtained in accordance with a load variation by controlling the switching frequency or width. . Thus, most recent electronic devices, particularly home-use small electronic devices, obtain operating power using this switching regulator.
[0004]
By the way, various video devices including television are used in many fields. For example, there is a video transmission apparatus that digitally encodes and transmits a video. As a power source for such video equipment, it is common to use a commercial power source of AC 100V. However, when transmitting a broadcast television signal or the like, it is absolutely necessary to avoid interruption of the transmission signal due to power interruption. For this purpose, DC48V DC power supply (double system) installed for data transmission equipment is used, DC / AC converter power supply equipment is used outside, DC48V is converted to AC100V, and video transmission is performed. It is set as the structure supplied to an apparatus.
[0005]
Also in this case, a switching regulator is used for the DC / AC converter (or inverter) power supply device. Here, since the switching regulator turns on and off a large current at a high frequency, an oscillation (or switching) frequency and an integral multiple of the noise leak to the outside. When this noise enters a video device such as a video transmission device connected thereto, it is superimposed on the video signal, and striped noise appears on the screen as beat noise, degrading the image quality. Prevention or reduction of such beat noise is a major technical problem.
[0006]
A technique for suppressing beat noise based on the switching frequency of the switching regulator appearing on this screen is disclosed in, for example, “Power supply circuit for video equipment” in Japanese Patent Application Laid-Open No. 7-154244. As shown in FIG. 10, this prior art includes an oscillation circuit 101, a frequency dividing circuit 102, a drive (drive) circuit 103, and a switching regulator 104. The switching regulator 104 includes a switching transistor Tr, a transformer T, a rectifier (diode) D, a capacitor C, and a stabilization circuit 105. A load (not shown) is supplied with an output voltage of the desired voltage V2 from the stabilization circuit 105. To supply.
[0007]
In the power supply of FIG. 10, the oscillation circuit 101 generates a pulse signal synchronized with the horizontal oscillation signal. The pulse signal is frequency-divided to a desired frequency by the frequency dividing circuit 102, amplified to a desired amplitude and waveform by the drive circuit 103, and input to the switching transistor Tr of the switching regulator 104. The output S2 of the frequency dividing circuit 102 is selected to be “integer + 0.5” times the oscillation output S1 of the oscillation circuit 101. Thereby, since noise flows horizontally on the screen, it is possible to visually suppress the influence of the generated beat stripes on the screen.
[0008]
[Problems to be solved by the invention]
However, in the conventional power supply circuit described above, the switching frequency needs to be “integer + 0.5” times the horizontal oscillation frequency of 15.734 KHz. Therefore, the switching frequency S2 when the integer n is 0, 1, 2, 3 is 7.867 KHz, 23.601 KHz, 39.335 KHz, 55.069 KHz, and the frequency flies every 15.734 KHz and is fine and free. There was a restriction that the frequency could not be used or selected.
[0009]
Therefore, an object of the present invention is for a video equipment that can select a switching frequency in a wide range, for example, can select a frequency in the vicinity of 18.5 KHz, and can prevent or suppress inconveniences such as beat stripes in an image. It is to provide a power supply circuit.
[0010]
[Means for Solving the Problems]
In order to solve the above-described problems, the power supply circuit for video equipment according to the present invention employs the following characteristic configuration.
(1) A pulse circuit that generates a divided pulse signal in synchronization with the frame frequency of the video signal, and a switching regulator that is subjected to high-frequency switching control by the pulse signal of the pulse circuit, and the frequency of the pulse signal is A power supply circuit for video equipment having an odd multiple of ½ of the frame frequency .
[0012]
(2) The power supply circuit for video equipment according to (1), comprising means for generating a pulse signal synchronized with the frame frequency of the video signal.
(3) The video equipment power supply circuit according to (1) or (2) , wherein a frequency near the horizontal line frequency is selected as the switching frequency .
[0014]
(4) A timing pulse circuit that outputs a switching frequency that is an odd multiple of ½ of the frequency obtained by dividing the frame frequency together with the television synchronization signal, and a switching regulator that is high-frequency switching controlled by the output signal of the timing pulse circuit A power supply circuit for video equipment.
[0016]
DETAILED DESCRIPTION OF THE INVENTION
Next, the configurations and operations of preferred embodiments and modifications of the power supply circuit for video equipment according to the present invention will be described in detail with reference to the accompanying drawings, particularly FIGS.
[0017]
The power supply circuit for video equipment according to the present invention includes means for obtaining a pulse signal synchronized with the frame frequency Ff of the video screen, and a frequency at which the frequency is “integer + 0.5” times the frame frequency in synchronization with the frame frequency. Means for obtaining the switching frequency Fs, and means for driving the switching circuit at this switching frequency.
[0018]
In the configuration of the present invention, by making the switching frequency Fs (integral +0.5) times the frame frequency Ff,
Fs = (n + 0.5) · Ff = (2n + 1) · Ff / 2
When the relationship of
1 / Ff = (2n + 1) / 2 · 1 / Fs
It becomes. That is, the relationship between the frame period Tf (= 1 / Ff) and the switching period Ts (= 1 / Fs) is Tf = (2n + 1) · 1/2 · Ts.
As a result, the switching frequency is an odd multiple of 1/2 of the frame frequency. In other words, one frame period is an odd multiple of 1/2 the switching frequency period. Therefore, it is shown that the switching phase is shifted by 180 degrees for each frame period.
[0019]
The signal of the noise component N of the switching frequency has a noise amplitude A, a frequency angular velocity ω, a pixel point i, and an initial phase angle α, the phase angle θ becomes θ = ω · i + α, and the noise N ( The magnitude of I) is represented by N (i) = A · sin θ. Since the phase is inverted for each frame due to the relationship between the frame frequency and the switching frequency, when the noise at a pixel point on the screen is represented by A · sin θ in the first frame, the phase is π in the next frame. The deviation is A · sin (θ + π) = − A · sin (θ). That is, the polarity of the noise amplitude is inverted every frame, so that when the noise signal component at each pixel point is averaged over two frames, the value becomes zero.
[0020]
If a sine wave beat stripe due to switching noise is superimposed on a signal for displaying an image on the screen, at each point on one frame on the screen, the switching frequency cycle Ts in the first one frame cycle. When a sinusoidal noise signal that changes with time is displayed on the screen, it is sampled in the vertical direction at the period of the horizontal operating frequency and displayed two-dimensionally on the screen. At this time, the beat frequency generated by the relationship between the switching frequency and the horizontal synchronization frequency is displayed two-dimensionally on the screen of one frame, and the beat stripes can be seen. If the switching frequency is an integral multiple of the frame frequency, the beat stripes are fixed even at the next frame rate. However, if there is an offset of 0.5 times, the phase is reversed, in this case. In the next frame period, beat fringes are generated with the phase reversed (shifted 180 degrees). For this reason, images of two frames are viewed alternately and continuously, and beat fringes with different phases by 180 degrees appear to be averaged due to the smoothing characteristics of the human eye. The fringes are visually suppressed to a value close to the average value 0.
[0021]
FIG. 1 is a schematic block diagram of a preferred embodiment of a power supply for video equipment according to the present invention, and FIG. 2 is a detailed block diagram of a pulse circuit which is a part of FIG.
[0022]
The embodiment of FIG. 1 includes a pulse circuit 2 that generates a clock S2 having a frequency of a predetermined magnification ((integer + 0.5) times) from a pulse signal S1 having a frame frequency generated from a TV timing generation circuit 1, and a pulse The drive circuit 3 amplifies the output signal S2 of the circuit 2 and the switching regulator 4 having a DC-DC converter configuration that boosts (or steps down) the DC voltage V1 supplied from the outside.
[0023]
The switching regulator 4 includes a pulse transformer T, a switching transistor Tr directly connected to the primary coil of the pulse transformer T, a diode D connected to the secondary coil of the pulse transformer T, a capacitor C, and a stabilization circuit 5. The rectifier circuit 6 is configured so that the transistor Tr is turned on / off by the drive pulse signal S3 from the drive circuit 3, whereby the predetermined DC voltage V2 boosted from the stabilization circuit 5 is supplied to another circuit of the video equipment. To supply.
[0024]
A pulse signal having a frame frequency is received from the TV timing circuit 1 of the video equipment and supplied to the pulse circuit 2. The pulse circuit multiplies this by an odd multiple of 1/2 ("integer + 0.5" times) to obtain a switching pulse S3 having a frequency that changes by 180 degrees for each frame period. The switching pulse S3 is amplified in the drive circuit 3 and supplied to the switching regulator 4 to obtain a DC power supply V2 boosted to a desired voltage.
[0025]
Since the switching noise has a special frequency relationship with the frame frequency, beat fringes due to power supply noise on the screen are suppressed, and a high-quality image can be obtained.
[0026]
FIG. 2 is a block diagram showing an example of the pulse circuit 2 shown in FIG. A frequency dividing A counter 11 that divides the frame frequency by 1/2, a frequency dividing B counter 12 that divides the clock of the switching frequency from the transmission circuit 15 to 1/1233, a frequency dividing A counter 11 and a frequency dividing B counter. 12 outputs a comparison difference signal by phase comparison of the outputs of 12, an integration circuit 14 for integrating the comparison difference signal output from the phase comparator 13, and an integration value of the integration circuit 14. The oscillation circuit 15 is generated by controlling the oscillation frequency. The oscillation circuit 15 is controlled so that the oscillation frequency S2 is balanced at a value that is 1233/2 = 616.5 times the frame frequency. When the frame frequency is 30 hz, the switching frequency is 18.495 Khz.
[0027]
FIG. 3 shows a configuration of a second exemplary embodiment of the present invention that includes means for generating a switching frequency based on the frame frequency of an input image signal. In this embodiment, a synchronization separation circuit 21 that performs synchronization separation from a supplied image signal and outputs a frame signal, a pulse circuit 2 that generates a pulse of a frequency having a desired proportional relationship, a drive circuit 3, and a switching regulator It consists of four. The synchronization separation circuit 21 separates the synchronization signal from the input image signal (baseband composite color TV signal), outputs a frame pulse signal, and supplies it to the pulse circuit 2. Other operations are the same as those of the preferred embodiment shown in FIG.
[0028]
FIG. 4 is a block diagram showing a physical configuration of the synchronous separation circuit 21 shown in FIG. The synchronization separation circuit 21 includes a composite synchronization separation circuit 31, a vertical separation circuit 32, and a frequency divider circuit 33.
[0029]
The composite sync separation circuit 31 clamps the supplied TV signal and slices it at a predetermined level to separate the composite sync signal (horizontal + vertical) and supply it to the vertical separation circuit 32. The vertical separation circuit separates and outputs the vertical synchronization signal from the composite synchronization signal and supplies it to the frequency dividing circuit 32. Since the television signal employs an interlace method, the screen of one frame is composed of two fields, and a vertical synchronization signal is generated for each field.
[0030]
The frequency dividing circuit 33 is a 1/2 frequency dividing counter, and divides the inputted vertical synchronizing signal by 1/2 and outputs a frame pulse signal having a frame frequency.
[0031]
FIG. 5 is a block diagram showing a third embodiment of the power supply circuit for video equipment according to the present invention, and shows a case where a DC-AC converter power supply with a video frame synchronization function is applied to an image encoding / transmission apparatus of AC100V power supply. Show.
[0032]
The DC / AC converter power sources 42 and 44 perform DC / DC conversion and DC / AC conversion at a switching frequency having a specific relationship with the video frame frequency from a DC-48V power source to generate a commercial power source of AC 100V. . DC / DC conversion can be realized by the configuration of the second embodiment. That is, DC-48V is converted into a DC voltage V2 suitable for generating AC100V from a -48V DC power supply at a frequency (18.495Khz) synchronized with the input video signal. The DC power source with the voltage V2 is supplied to the DC-AC converter circuit, is AC converted, and outputs an AC power source with AC 100V.
[0033]
The AC power is supplied to the image encoding transmission devices 41 and 42. The transmitting side is 41 and the receiving side is 43. If the main signal transmission circuit has a redundant configuration of system 0 and system 1 in order to improve the reliability of the image encoding transmission device, two systems of AC100V are required, and a DC-48V power supply and a DC / AC converter are required. Two systems are provided to supply AC100V power of two systems.
[0034]
The image encoding device performs A / D conversion on the input analog image signal to perform encoding processing, converts it into a transmission line signal, and sends it to the transmission line. The image encoding transmission receiving device 43 on the receiving side decodes the transmission path signal sent via the transmission path, performs D / A conversion, and reproduces an analog image signal. The reproduced image signal is output from the apparatus and also supplied to the DC / AC converter power supply 44.
[0035]
Next, FIG. 6 shows an example of a body of the DC-AC converters (or inverters) 42 and 44 of FIG. 5, and FIG. 6A shows a principle diagram of a blocking oscillation type. The DC power source is connected to the primary side of the transformer via SW. A transistor is made to act as a switch by a method in which direct current is intermittently turned on and off by repeatedly turning on and off the switch SW of the primary side direct current power supply. FIG. (B) shows a circuit diagram. An AC output is obtained at the output terminal Vo. By adding an AC filter on the output side, it is possible to make the waveform close to a sine waveform.
[0036]
FIG. 7 is a block diagram showing a fourth embodiment of the power supply circuit for video equipment according to the present invention. The embodiment shown in FIG. 1 includes a timing pulse generating circuit 61 configured by sharing a TV timing generating circuit 1 and a pulse circuit, and a drive circuit 3 switching regulator 4. The timing generation circuit 61 divides a clock of a crystal oscillator that generates a stable frequency having a fundamental frequency K by a necessary value, and uses a color subcarrier signal (CS) and a horizontal synchronization signal as a timing signal for a TV signal. (H), vertical sync signal (V), and frame sync signal (F) are output, and a switching pulse signal (SP) having a frequency that is an odd multiple of 1/2 the frame frequency is output in the vicinity of 18.5K. , Supplied to the drive circuit 3.
[0037]
FIG. 8 is a block diagram showing a physical configuration of the timing pulse generation circuit 61 shown in FIG. It comprises a crystal oscillation circuit 71, a subcarrier CS counter 72, a horizontal synchronization H counter 73, a vertical synchronization V counter 74, a frame synchronization F counter 75 and an SP counter 76. The basic oscillation frequency K of the crystal oscillation circuit 71 outputs a basic clock (about 14.32 M) that is four times (K = CS * 4) the color subcarrier frequency (about 3.58 M). Since the frequency of the synchronization signal for the CS television has the following relationship, CS = H * 455/2, H = F * 525, and V = F * 2. Each signal is obtained by frequency division using these relationships. The CS counter 72 divides the basic clock K by 1/4 and outputs a color subcarrier. The H counter 73 divides the basic clock K by 1 / (455 * 2) and outputs a horizontal synchronizing signal. The V counter 75 divides the basic clock K by 1 / (455 * 525) and outputs a vertical synchronizing signal. The F counter divides the basic clock K by 1 / (455 * 525 * 2) and outputs a frame synchronization signal. The SP counter 76 divides the basic clock K by 1/780 and outputs a switching pulse signal in the vicinity of 18.5 K (18.36 KHz). At this time, the relationship between the frequency SP of the switching pulse and the frame frequency F is SP = 612.5 * F, where SP is an odd multiple of 1/2 of F. Note that this embodiment shows a principle configuration, and the configuration of various counters can be configured more easily if they are configured by frequency division counters that share a common frequency division ratio.
[0038]
FIG. 9 is a block diagram showing a fifth embodiment of the power supply circuit for video equipment of the present invention. In this embodiment, switching pulse signals are supplied to the DC / AC converter power supplies 82 and 84 from the encoded transmission transmitter 81 and the encoded transmission receiver 83 instead of the television signal. The image encoding / transmission device 81 has a function of obtaining a sampling clock synchronized with a frequency four times that of the color subcarrier of the input color television signal and A / D converting the television signal. A sampling clock synchronized with the input color television is divided by 1/780 to obtain a switching pulse signal, which is supplied to the DC / AC converter power supply 82. Based on the frequency information transmitted from the transmission side, the image encoding reception device 83 on the reception side reproduces a sampling clock having the same frequency as that on the transmission side. The transmission path data is decoded with the reproduced sampling clock and D / A converted to reproduce an analog image signal. Further, the reproduction sampling clock is divided by 1/780 to generate the switching pulse signal SP and supplied to the DC / AC converter power supply 84. The DC / AC converter power supply performs a switching process from the supplied switching pulse signal to obtain a desired power supply and supplies it to the apparatus.
[0039]
As an example, the frequency of the switching pulse is a frequency in the vicinity of 18.5 KHz. However, the frequency is not limited to this. According to the present invention, it may be an odd multiple of 1/2 of the frame frequency. For example, in FIG. 8, if the frequency division ratio of the SP counter 76 is set to 1/60 instead of 1/780, a switching pulse having a high frequency of 238.64K can be obtained.
[0040]
The various embodiments of the power supply circuit for video equipment according to the present invention have been described in detail with reference to the accompanying drawings. However, it should be readily understood by those skilled in the art that the present invention should not be limited to only such specific embodiments, and that various modifications and changes can be made according to specific applications.
[0041]
【The invention's effect】
As described above, in the present invention, the switching frequency of the switching power supply is set to a frequency that is “integer + 0.5” times the frame frequency of the image signal, in other words, an odd multiple of 1/2. The noise of beat stripes appearing on the screen can be averaged so that the influence of switching noise on the screen can be suppressed. Since the frame frequency of the image is as low as 30 Hz, the switching frequency of the power supply can be selected to be an odd multiple of 1/2 of the frame frequency, so the switching frequency can be freely set from a low frequency to a high frequency at fine intervals. The switching frequency can be easily applied to an already designed power supply, and there are fewer frequency restrictions compared to the conventional method, and it can be used for a power supply of a wide frequency range.
[Brief description of the drawings]
FIG. 1 is a block diagram of a preferred embodiment of a power supply circuit for video equipment according to the present invention.
FIG. 2 is a detailed block diagram of the pulse circuit shown in FIG.
FIG. 3 is a block diagram of a second embodiment of the power supply circuit for video equipment of the present invention.
4 is a detailed block diagram of the synchronization separation circuit of FIG. 3;
FIG. 5 is a block diagram of a third embodiment of the power supply circuit for video equipment according to the present invention.
6A is a principle diagram of the DC-AC converter of FIG. 5 and FIG.
FIG. 7 is a block diagram of a fourth embodiment of a power supply circuit for video equipment according to the present invention.
FIG. 8 is a block diagram of the timing pulse circuit of FIG. 7;
FIG. 9 is a block diagram of a fifth embodiment of the power supply circuit for video equipment of the present invention.
FIG. 10 is a block diagram of a conventional power supply circuit for video equipment.
[Explanation of symbols]
1,21 Television timing generation circuit 2 Pulse circuit 3 Drive circuit 4 Switching regulator

Claims (4)

映像信号のフレーム周波数に同期し、分周されたパルス信号を発生するパルス回路と、該パルス回路の前記パルス信号により高周波スイッチング制御されるスイッチングレギュレータとを備え、前記パルス信号の周波数が前記フレーム周波数の1/2の奇数倍であることを特徴とする映像機器用電源回路。 A pulse circuit that generates a divided pulse signal in synchronization with a frame frequency of the video signal; and a switching regulator that is controlled to be switched in a high frequency by the pulse signal of the pulse circuit, the frequency of the pulse signal being the frame frequency A power circuit for video equipment, wherein the power circuit is an odd multiple of 1/2 . 前記映像信号の前記フレーム周波数に同期したパルス信号を発生する手段を有することを特徴とする請求項1に記載の映像機器用電源回路 The power supply circuit for video equipment according to claim 1, further comprising means for generating a pulse signal synchronized with the frame frequency of the video signal. 前記スイッチング周波数として前記水平ライン周波数近傍の周波数を選定することを特徴とする請求項1又は2に記載の映像機器用電源回路。 The power circuit for video equipment according to claim 1 or 2, wherein a frequency near the horizontal line frequency is selected as the switching frequency . テレビジョン同期信号と共に、フレーム周波数を分周した周波数の1/2の奇数倍のスイッチング周波数を出力するタイミングパルス回路と、該タイミングパルス回路の出力信号によって高周波スイッチング制御されるスイッチングレギュレータとを備えることを特徴とする映像機器用電源回路。 A timing pulse circuit that outputs a switching frequency that is an odd multiple of ½ of the frequency obtained by dividing the frame frequency together with the television synchronization signal, and a switching regulator that is subjected to high-frequency switching control by the output signal of the timing pulse circuit. power circuit video apparatus characterized by.
JP29002398A 1998-09-28 1998-09-28 Power supply circuit for video equipment Expired - Fee Related JP3623670B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29002398A JP3623670B2 (en) 1998-09-28 1998-09-28 Power supply circuit for video equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29002398A JP3623670B2 (en) 1998-09-28 1998-09-28 Power supply circuit for video equipment

Publications (2)

Publication Number Publication Date
JP2000106658A JP2000106658A (en) 2000-04-11
JP3623670B2 true JP3623670B2 (en) 2005-02-23

Family

ID=17750799

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29002398A Expired - Fee Related JP3623670B2 (en) 1998-09-28 1998-09-28 Power supply circuit for video equipment

Country Status (1)

Country Link
JP (1) JP3623670B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4463827B2 (en) * 2005-06-29 2010-05-19 ローム株式会社 Video signal processing circuit and electronic device equipped with the same

Also Published As

Publication number Publication date
JP2000106658A (en) 2000-04-11

Similar Documents

Publication Publication Date Title
JP2538217B2 (en) Phase constraint loop circuit
JP3623670B2 (en) Power supply circuit for video equipment
EP0272900B1 (en) Sawtooth generator
US4807269A (en) Apparatus for powering x-ray tubes
KR100413611B1 (en) Video signal phase synchronizing method, circuit and synthesizing apparatus
JPS5847390A (en) Demodulator for still picture color television signal
KR0157770B1 (en) Video signal converting apparatus
JPS6174489A (en) Synchronous coupled circuit
JP3244437B2 (en) Clock generation circuit and method
JP4509634B2 (en) Synchronization signal generating circuit and color television camera having the same
EP0242123A2 (en) Television deflection apparatus
JPH0350979A (en) Clock generating circuit
JP2523010B2 (en) Clamp pulse control circuit
JP2590871B2 (en) Horizontal circuit of television receiver
JPH0229076A (en) Frequency switching type power synchronizing television system
KR910007363A (en) TV system converter
JPH0419898Y2 (en)
JPH08214232A (en) Power supply device for switching regulator
JPH01208079A (en) Horizontal deflecting circuit
JPS5813078B2 (en) Synchronous combiner for PAL color television signals
JP2584689B2 (en) Terminal control device
JPH08223444A (en) External synchronization method for television receiver or the like
Hirtz et al. Symmetrical deflection for future IDTV/HDTV receivers
JPH08242429A (en) Clock generating circuit and muse signal decoder
Berland et al. Multi scanning TV processor IC

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040617

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040817

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041013

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20041110

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20041125

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071203

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081203

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081203

Year of fee payment: 4

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081203

Year of fee payment: 4

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091203

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees