JP3605101B2 - Drive control device, video display device, drive control method, and design assets - Google Patents

Drive control device, video display device, drive control method, and design assets Download PDF

Info

Publication number
JP3605101B2
JP3605101B2 JP2002209348A JP2002209348A JP3605101B2 JP 3605101 B2 JP3605101 B2 JP 3605101B2 JP 2002209348 A JP2002209348 A JP 2002209348A JP 2002209348 A JP2002209348 A JP 2002209348A JP 3605101 B2 JP3605101 B2 JP 3605101B2
Authority
JP
Japan
Prior art keywords
luminance
display
brightness
drive control
average
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002209348A
Other languages
Japanese (ja)
Other versions
JP2003134418A (en
Inventor
真起子 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2002209348A priority Critical patent/JP3605101B2/en
Publication of JP2003134418A publication Critical patent/JP2003134418A/en
Application granted granted Critical
Publication of JP3605101B2 publication Critical patent/JP3605101B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Picture Signal Circuits (AREA)
  • Television Receiver Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of El Displays (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、テレビジョン受像再生機、コンピュータのモニタなどの映像表示装置に用いられる表示装置の駆動制御装置に関し、特にABL(自動輝度制限器)或いはそれに相当する機能を実現する表示装置の駆動制御装置、映像表示装置、駆動制御方法及び設計資産に関するものである。
【0002】
【従来技術】
映像表示装置の中にはその表示輝度を制限するためのABL(自動輝度制限器)を有するものがある。通常、ABLは消費電力抑制等の目的で、画面の平均表示輝度が大きくなりすぎないように制御を行う。従来のCRTディスプレイ装置には通常CRTアノード電流検出型ABL回路が設けられており、アナログ回路で構成されていた。
【0003】
一方、自発光型のフラットパネル表示装置におけるABLは、特開平10−268832号公報に記載されているように、PDPに入力されるアナログ映像信号を処理する方法がある。また、ABL制御のデジタル化については、例えば、特開2000−250463号公報に記載されている。
【0004】
【発明が解決しようとする課題】
従来のデジタルABL制御では、1フレーム走査期間毎に輝度を調整できるように制御していた。
【0005】
よって、輝度調整のためのパラメータである輝度制御値の設定分解能が粗い場合には、連続する複数のフレーム間で平均輝度がゆるやかに変化する映像や画面の一部分の輝度が変化する映像において、ABL制御による画面全体の輝度変化が視覚的な妨害感を感じる。
【0006】
そこで、視覚的な妨害感を防ぐために、輝度が滑らかに変化するように輝度制御値の変化量を小さくしてみた。しかしながら、この場合には、複数のフレームに亘って映像の平均輝度が単調増加あるいは減少する映像においては、平均輝度の変化に輝度制御値の変化が追いつかない。よって、入力映像の平均輝度に変化がなくなっても、まだ輝度制御値が変化しつづけることとなり、違和感を感じる。
【0007】
この様子を図12を用いて説明する。図12(a)は、単調に増加して安定する入力映像の平均輝度の例を示すグラフである。点線で示したのは、表示平均輝度の上限目標であるところの輝度基準値で、あらかじめ設定されたものである。
【0008】
図12(b)は、図12(a)の映像に対応する、輝度制御値の経時変化を示すグラフである。実線が輝度制御値(ここでは輝度抑制係数)の目標値であるが、視覚的な妨害感を避けるために、フレーム間での輝度制御値の変化量を小さく抑えているため、実際に出力する輝度抑制係数は破線で示される。
【0009】
図12(c)は、ABLを動作させた結果、表示される平均輝度の経時変化を示すグラフである。図12(b)で実線と破線が離れているところでは、輝度の抑制が追いついていない時間帯であり、入力画像の平均輝度が安定した後に、輝度基準値を超えていた輝度が徐々に抑制されて輝度基準値に落ち着くことになり、これが視覚的な違和感を与える原因であることがわかった。
【0010】
本発明は上記の従来技術の課題を鑑みなされたもので、その目的とするところは、デジタル化されたABL又はそれに相当する機能をもつ表示装置の駆動制御装置、映像表示装置、駆動制御方法及び設計資産を提供することにある。
【0011】
また、本発明の別の目的は、フレーム内の複数のタイミングで表示輝度を変化させることにより、消費電力の増大や表示面の発熱を抑えるとともに、視覚的な妨害感や違和感を生じない表示装置の駆動制御装置、映像表示装置、駆動制御方法及び設計資産を提供することにある。
【0012】
【課題を解決するための手段】
上記目的を達成するために本発明にあっては、
入力された映像信号に基づいて映像を表示する表示装置の駆動を制御するための駆動制御装置において、
前記映像の平均輝度に対応した輝度情報に応じて、前記表示装置における表示輝度を制御するための輝度制御手段を有しており、
前記輝度制御手段は、表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度が断続的に変化するように制御することを特徴とする。
【0013】
前記輝度制御手段は、デジタル信号処理回路であることが好適である。
【0014】
前記輝度制御手段は、前記輝度情報を求める平均輝度検出部と、前記平均輝度検出部により求められた前記輝度情報に応じて輝度制御値を出力する制御部と、前記制御部より出力された前記輝度制御値に応じて前記表示輝度を調整する調整手段と、を備えていることが好適である。
【0015】
前記表示輝度を変化させるための制御は、ドットクロック、及び/又は水平同期信号と同期していることが好適である。
【0016】
前記表示輝度を変化させるタイミングは、連続するフレーム間の平均輝度の差異に応じて、決定されることが好適である。
【0017】
前記表示輝度を変化させるタイミングは、1フレーム走査期間をほぼ均等に分割した時刻であることが好適である。
【0018】
前記表示輝度を変化させるタイミングは、あらかじめ定められた時間間隔をもつことが好適である。
【0019】
前記平均輝度が大きくなる場合には、小さくなる場合に比べて、目標となる前記表示輝度まで早く到達するように制御することが好適である。
【0020】
前記輝度情報を、デジタル化された入力映像信号、又は、前記入力映像信号に輝度変化をもたらすような信号処理がなされた映像信号から求めることが好適である。
【0021】
前記表示輝度を変化させるために、デジタル化された映像信号の輝度成分、又は、前記表示装置の画素を駆動するために印加される駆動電圧、或いは、前記表示装置の共通電極に印加される電圧を、変更するように制御することが好適である。
【0022】
前記輝度情報は、前記映像の平均輝度、又は、前記表示装置の共通電極に流れる電流値、或いは、これらのうち少なくともいずれか一方に基づいて決定された信号であることが好適である。
【0023】
前記輝度制御手段は、前記表示輝度を調整するための輝度制御値を算出するプログラムを実行するマイクロコンピュータ、又は、前記輝度制御値を算出する信号処理回路を有することが好適である。
【0024】
本発明の他の態様にあっては、
入力された映像信号に基づいて映像を表示する映像表示装置において、
表示装置と、
前記駆動制御装置と、を有することを特徴とする。
【0025】
入力された映像信号に基づいて映像を表示する表示装置を備えた映像表示装置において、
前記映像の平均輝度に対応した輝度情報を求める平均輝度検出部と、
前記平均輝度検出部により求められた前記輝度情報に応じて、輝度制御値を出力する制御部と、
前記制御部により出力された前記輝度制御値に応じて、表示輝度を調整する調整手段と、を備え、
前記制御部は、表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度を変化させるべく、前記輝度制御値を断続的に変化させることを特徴とする。
【0026】
また、本発明の他の態様にあっては、
入力された映像信号に基づいて映像を表示する表示装置の駆動を制御するための駆動制御方法において、
前記映像の平均輝度に対応した輝度情報に応じて、前記表示装置における表示輝度を制御するにあたり、
表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度が断続的に変化するように制御することを特徴とする。
【0027】
更に、本発明の他の態様にあっては、
前記駆動制御方法を集積回路で実現することを特徴とする。
【0028】
【発明の実施の形態】
以下に図面を参照して、この発明の好適な実施の形態を例示的に詳しく説明する。ただし、この実施の形態に記載されている構成部品の寸法、材質、形状、その相対配置などは、特に特定的な記載がない限りは、この発明の範囲をそれらのみに限定する趣旨のものではない。
【0029】
(第1の実施の形態)
図1に第1の実施の形態の映像表示装置の構成を示す。
【0030】
図1において、1は表示パネルを示しており、本実施の形態では、薄型の真空容器内に、基板上に多数の電子源、例えば、表面伝導型の冷陰極素子を配列してなるマルチ電子源と、電子の照射により画像を形成する画像形成部材とを対向して備えた表示パネルを用いている。
【0031】
表面伝導型の電子放出素子が行方向配線電極と列方向配線電極により単純マトリクス状に配線されており、列/行電極バイアスにより選択された電子放出素子から放出される電子を高圧電圧により加速し蛍光体に衝突させることで発光を得ている。
【0032】
表示パネルの構成と製造法については、特開2000−250463号公報などに詳しく開示されている。
【0033】
3はA/Dコンバータで、入力されたアナログ映像信号をデジタル映像信号に変換する。4はフレームメモリであり、1フレーム分の映像信号を記憶する。7は信号処理部で、映像信号に輝度・色度調整やガンマ処理、輪郭強調処理、文字情報合成などのオリジナルの映像信号に対して平均輝度の変化をもたらすような映像信号処理を施す。
【0034】
8はPWMパルス制御部で、パルス幅変調のために、デジタル表示信号を表示パネル1に適応した駆動信号に変換する。10はVf制御部で、表示パネル1に配置されている素子を駆動するための基準電圧を供給する。11は列配線スイッチ部で、トランジスタなどのスイッチ手段により構成され、水平走査期間(行選択期間)ごとにVf制御部10からの列選択電圧をPWMパルス制御部8から出力されるPWMパルス期間だけパネル列電極に印加する。12は行選択制御部で、表示パネル1上の素子を駆動する行選択パルスを発生する。13は行配線スイッチ部で、トランジスタなどのスイッチ手段により構成され、行選択制御部12によって選択された行にVf制御部10からの行選択信号電圧を表示パネル1に出力する。こうして、画素を構成する電子放出素子には、行選択信号電圧と列選択電圧との合成による駆動電圧が印加され、電子をPWMパルス期間だけ放出する。14は高電圧発生部であり、蛍光体が設けられた基板側の共通電極(ここではアノード電極)に、アノード電圧を印加する。この電圧が、電子放出素子から放出された電子を蛍光体に衝突させるために加速する加速電圧となる。
【0035】
18はタイミング制御部で、各ブロックの動作のための各種タイミング信号を出力する。21はシステム制御部で、マイクロコンピュータを内蔵し、各ブロックの動作の制御を行う制御手段として機能する。33は映像の平均輝度に対応した輝度情報を検出するための平均輝度検出部である。ここでは、輝度情報として、ローパスフィルタや積分器などを用いて検出された、入力映像信号の平均輝度S6、いわゆるAPLを利用する。
【0036】
信号S1はアナログ入力映像信号である。信号S2はデジタル映像信号である。信号S3はフレームメモリに書き込むデジタル映像信号である。信号S4はフレームメモリから読み出されたデジタル映像信号である。信号S6は平均輝度検出部によって計算された1フレームの映像の平均輝度である。信号S10は信号処理部によって加工されたデジタル表示信号である。
【0037】
通常の映像表示動作時においては、入力された映像信号S1はA/D部3にて必要な階調数でデジタイズされてデジタル映像信号S2に変換され、いったんフレームメモリ4に貯えられた後、信号処理部7に送られる。信号処理部7で映像信号の輝度・色度調整やガンマ処理、輪郭強調処理、文字情報合成などが行われたデジタル表示信号S10は、PWMパルス制御部8にて水平走査期間に相当する1周期(行選択期間)毎にシリアル/パラレル変換され、各列毎にPWM変調される。PWM変調されたパルスは列駆動出力SW部11に出力される。
【0038】
表示パネル1の行選択は、行選択制御部12が、垂直有効表示期間の先頭に合せたスタートパルスを水平走査期間(行選択期間)毎に順次シフトした信号をもとに行駆動出力SW部13に選択パルスを出力することにより行われる。
【0039】
図2は、本実施形態においてABL処理を行うときの、データの流れと対応する処理工程を説明するためのデータフローである。図2の縦軸はデータの流れを、横軸は時間をそれぞれ意味している。以下、図1と図2に沿って処理の説明を行う。
【0040】
アナログ入力映像信号S1はA/D部3にてデジタイズされ、デジタル映像信号S2に変換される。デジタル映像信号S2はフレームメモリ4への書き込み(S3)が行われると同時に、平均輝度検出部33によってフレームの平均輝度S6が算出される。
【0041】
平均輝度S6は、制御手段であるシステム制御部21に入力され、輝度制御値が出力される。例えば、本実施の形態では表示パネル1の発光輝度を映像の平均輝度に応じて調節するための輝度抑制係数が計算される。この係数は映像の平均輝度が高ければ表示パネル1の発光輝度を落とすような関係を持つように計算される。そして、システム制御部21は輝度抑制係数に対応する輝度乗数を、信号処理部7に対して設定する。このとき、前回設定した輝度乗数からの変化量により、フレームの途中で適宜複数のタイミングで輝度乗数を変更する。
【0042】
図2では、設定する輝度乗数の変化量が3ステップであった場合を示している。1フレームの時間をほぼ均等に3分割した複数のタイミングで、輝度調整1〜3として、1ステップずつ変化した輝度乗数を信号処理部7に設定する。
【0043】
信号処理部7は調整手段として機能し、輝度乗数に従ってフレームメモリから読み出された映像信号S4に演算処理を施し、表示信号S10を生成することで表示パネル1の表示輝度を調整することとなる。
【0044】
表示信号S10はPWMパルス制御部8によって表示パネル1を駆動する駆動信号へと変換され、表示パネル1が駆動されて映像が表示される。
【0045】
ここで、表示パネル1の発光輝度の輝度抑制係数を決定する方法の例を説明する。
【0046】
システム制御部21に内蔵した演算処理手段、例えばマイクロコンピュータで実行される計算処理プログラムのフローチャートを図3に示す。この処理は、タイミング制御部18から供給される1フレーム走査期間(1フィールド走査期間の意味も含む)に同期する垂直同期信号、および1水平走査期間に同期する水平同期信号に、同期して起動され、垂直および水平帰線期間内に終了する。
【0047】
垂直同期時の処理では、まずステップS101で平均輝度検出部33によって算出される、入力映像の平均輝度S6を入力する。図4(a)は、平均輝度S6の変化の例を示すグラフである。平均輝度はフレームごとに検出されるので、離散的な値をとる。破線で示したのは、表示平均輝度の上限目標であるところの輝度基準値で、これは映像表示装置の仕様として、あらかじめ設定されている値である。
【0048】
図3のステップS102では、輝度抑制係数を計算する。現フレームの平均輝度をB(t)、輝度基準値をBmとすると、現フレームにおける輝度抑制係数K(t)は、式1で表される。
【0049】
【数1】

Figure 0003605101
【0050】
輝度抑制係数K(t)は、平均輝度B(t)が輝度基準値Bmよりも小さいときは、1であり、平均輝度が明るくなると、輝度抑制係数K(t)は小さくなる。
【0051】
また、輝度抑制係数K(t)は、ABL制御の安定性を高めるべく、ゲインG(0≦G≦1)を定めたうえで、以下の式2を用いて求めてもよい。
【0052】
【数2】
Figure 0003605101
【0053】
ここで、K(t−1)は、前フレームで求めた輝度抑制係数であり、MIN(a,b)は、aとbのうち小さい方の値を返す関数である。
【0054】
図4(b)に、同図(a)に対応する輝度抑制係数K(t)を太線で示す。
【0055】
次に図3のステップS103で、輝度乗数の出力間隔を計算する。出力間隔Cは、表示パネル1の表示行数をYn、輝度乗数の設定分解能をδとして、式3で表される。
【0056】
【数3】
Figure 0003605101
【0057】
ここで、abs(x)は、xの絶対値を返す関数である。そして、ステップS104で、出力間隔カウンタに出力間隔Cを格納する。
【0058】
ステップS105では、信号処理部7に対し輝度乗数Koを出力する。輝度乗数目標値K’(t)は、輝度抑制係数K(t)に比例し、ビット表現などをハードウェアの制約に合った形に変換しているだけであり、輝度乗数目標値K’(t)は、式4で表される。
【0059】
【数4】
Figure 0003605101
【0060】
例えば、輝度乗数Koが8bitのデジタル値で、0〜1倍を表現する場合、設定分解能δは1/255となる。つまり、輝度抑制係数K(t)が1倍のとき輝度乗数目標値K’(t)は255(FFh)となり、輝度抑制係数K(t)が0.8倍のとき輝度乗数目標値K’(t)は204(CCh)となる。
【0061】
このとき、出力する輝度乗数Koは、式4で求められる現フレームの輝度乗数目標値K’(t)と、今設定している輝度乗数Knから、式5で求められる。
【0062】
【数5】
Figure 0003605101
【0063】
すなわち、輝度乗数Koは設定できる最小単位だけ、変化し、垂直同期処理を終了する。また、K’(t)=Knの場合は、輝度乗数Koを出力する処理自体をスキップしてもよい。
【0064】
水平同期時の処理では、ステップS201において、ステップS104で設定した出力間隔カウンタをデクリメントし、ステップS202で、ゼロになったか否か判断する。ゼロになっていなければ、このタイミングでの処理はないので、終了する。ゼロになっていればステップS203に移行し、ステップS104同様、出力間隔カウンタをステップS103で求めた値に再設定する。
【0065】
そしてステップS204において、ステップS105同様、式5で求められる輝度乗数Koを信号処理部7に対して出力し、処理を終了する。
【0066】
図4(b)の細い線は、輝度乗数Koの変化を示すグラフである。縦軸の目盛りは、輝度乗数の設定分解能を表しており、横軸の目盛りは、フレームの境界を表している。
【0067】
フレームN−1は、図4(a)に示すように、平均輝度B(t)が輝度基準値Bm以下なので、輝度抑制係数は1である。フレームNでは、平均輝度B(t)が輝度基準値Bmを上回っているので、式1または式2によって、輝度抑制係数K(t)は図4(b)の太い線で示される量になる。
【0068】
このとき、フレームN−1のときの輝度抑制係数K(N−1)とフレームNの輝度抑制係数K(N)との差ΔKが、輝度乗数の設定分解能(縦軸目盛り)の9つ分に相当するので、輝度乗数の出力間隔Cは、表示パネル1の表示行数をYnとして、水平同期のYn/9回分になる。割り切れない場合は切り捨て、切り上げなどを行う。この間隔で、輝度乗数Koを1ステップずつ変化させることにより、フレームNのあいだに目標の輝度抑制係数K(N)に到達する。
【0069】
次のフレームN+1では、輝度抑制係数のフレーム間差ΔKN+1が、輝度乗数の設定分解能の6つ分に相当するので、輝度乗数の出力間隔Cは、水平同期のYn/6回分になる。以降、同様に動作する。
【0070】
これにより、輝度乗数Koは1フレーム走査期間に複数回断続的に変化するので、表示映像も、従来のデジタルABL制御の場合に比べて、より滑らかに変化し、視覚的な妨害感や違和感を防ぐことができる。
【0071】
輝度乗数の設定分解能δは、1段階の変化が視覚的に認識できないレベルであることが望ましく、具体的には表示画像データの分解能相当がよい。
【0072】
なお、本実施の形態は電子源として冷陰極素子を用いた表示装置について説明したが、PDPやLCD、CRT、エレクトロルミネセンス(EL)などの表示パネルにも適用できる。例えば、PDPやLCD、CRT、ELなどの表示パネルに適用する場合には、表示装置モジュール20をPDPモジュールや、LCDモジュールなどに置換すればよい。
【0073】
このように、本発明によれば、入力された映像信号S1(又は、S2)に基づいて映像を表示する表示装置20の駆動を制御するための駆動制御装置30において、前記映像の平均輝度に対応した輝度情報S6に応じて、前記表示装置20における表示輝度を制御するための輝度制御手段(33、21、7)を有しており、前記輝度制御手段(33、21、7)は、表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度が断続的に変化するように制御する。
【0074】
これにより、単調に明るくなるような映像であっても、違和感を生ずることなく、映像を表示することができる。つまり、視覚的な妨害感や違和感を低減したデジタルABL処理が可能となる。
【0075】
また、本実施形態によれば、輝度制御手段(33、21、7)は、輝度情報を求める平均輝度検出部33と、平均輝度検出部33により求められた輝度情報S6に応じて輝度制御値Koを出力する制御部21と、制御部21より出力された輝度制御値Koに応じて表示輝度を調整する調整手段(7)と、により、効果的なデジタルABL処理が可能となる。更には、表示輝度Koを変化させるための制御を、水平同期信号と同期させているので、より一層違和感のない映像を表示できる。
【0076】
加えて、表示輝度を変化させるタイミングは、連続するフレーム間の平均輝度の差異に応じて、決定し、1フレーム走査期間をほぼ均等に分割した時刻としているので、よりきめこまやかな制御がなされる。
【0077】
また、表示輝度を変化させるために、デジタル化された映像信号の輝度成分を変更するように制御しているので、表示装置モジュール20の形式に依存しない、汎用性の高い駆動制御装置を提供できる。
【0078】
輝度制御手段としての制御部21を、表示輝度を調整するための輝度制御値を算出するプログラムを実行するマイクロコンピュータで構成しているので、回路規模を小さくすることができる。
【0079】
以下、本発明の他の実施形態について詳述する。
【0080】
(第2の実施の形態)
第1の実施の形態では、輝度抑制係数のフレーム間差から式3に基づいて、輝度乗数の出力間隔を計算したが、本実施の形態では、輝度乗数の出力間隔Cは予め定められた一定値とする。
【0081】
図4(c)の細い線は、図4(a)に対応して、輝度乗数の出力間隔CをYn/16とした場合の輝度乗数Koの変化を示すグラフである。本実施の形態においては、輝度乗数を変化させるタイミングが1フレーム走査期間内の前半に集中することになるので、目標の輝度乗数、すなわち、輝度乗数目標値K’(t)に到達するのが早くなる。
【0082】
その他の点は、第1の実施の形態と同様であり、図3のフローチャートも、ステップS103の輝度乗数出力間隔計算が不要になること以外は第1の実施の形態と同様である。
【0083】
本実施の形態によれば、表示輝度を変化させるタイミングは、常に一定の時間間隔をもっているので、フレームごとに輝度乗数の出力間隔Cの除算処理が不要になり、システム制御部21の負荷が軽減されるとともに、輝度乗数Koが早い時点で安定する。
【0084】
また、本実施の形態では、輝度乗数出力間隔Cを常に一定としたが、1フレーム走査期間内で始めは短く徐々に長くなるような既定値を設定することで、輝度の制御を直線的ではなく収束するような応答にできる。この他にも、デジタルABLではさまざまな応答特性を実現できる。
【0085】
(第3の実施の形態)
本実施の形態は、映像表示装置の特性によっては、表示画面の平均輝度が高い場合は消費電力が大きくなって高圧発生部14に負荷がかかるのでABLの応答速度を速くしたいが、輝度が低いときは特に応答速度が速い必要がないという場合に好適なものである。
【0086】
このような場合は、輝度抑制係数を上げるときと下げるときで、時定数を異なる値にすることで、輝度乗数目標値K’(t)に到達するまでの時間を制御する。
【0087】
本実施の形態では、上述した実施形態と同様に、式2のゲインGを、状況に応じて切り換える。具体的には、輝度抑制係数を上げるときのゲインをGuとし、輝度抑制係数を下げるときのゲインをGdとする。現フレームの平均輝度をB(t)と、前フレームの平均輝度をB(t−1)との大小関係に応じて式6を適用する。
【0088】
【数6】
Figure 0003605101
そして、Gu<Gdとする。
【0089】
これにより、式2を用いて現フレーム輝度抑制係数K(t)を計算する。
【0090】
本実施の形態によれば、平均輝度が大きくなる場合には、小さくなる場合に比べて、目標となる表示輝度まで早く到達するように制御する、換言すれば、輝度抑制係数を上げるときと下げるときで時定数を異なる値にしているので、輝度乗数の変化を最適化し、視覚的な妨害感や違和感を効果的に防ぐことができる。
【0091】
(第4の実施の形態)
第1、2の実施の形態では、水平同期時の処理をシステム制御部21でソフト的に行ったが、ハード的に行うこともできる。システム制御部21の、輝度乗数出力に関する論理回路のブロック図を図5に示す。
【0092】
前述の垂直同期時の処理により、輝度乗数目標値K’(t)と輝度乗数出力間隔Cは、それぞれ、目標値レジスタ56および出力間隔レジスタ52に格納されている。カウンタ51には、クロックとして水平同期信号が入力され、アップカウンタとして動作する。カウンタ値が比較器53に入力され、出力間隔レジスタ52が保持する値と比較され、等しいときに出される信号と、垂直同期信号をディレイ回路54によって前述の垂直同期の処理時間相当遅らせた信号とを、OR回路55で論理和をとり、輝度乗数Koを読み込むための輝度乗数ロード信号とする。
【0093】
輝度乗数ロード信号は、現在値レジスタ57にクロックとして入力され、加算器60の出力である輝度乗数出力値がロードされる。現在値レジスタ57と目標値レジスタ56とが比較器58に入力され、目標値の方が大きいときに+1、小さいときに−1、等しいときに0を選択するような信号がスイッチ59に対して出力される。スイッチ59の出力は、加算器60で現在値レジスタ57の出力と加算され、輝度乗数出力値として信号処理部7に対して設定される。
【0094】
これによれば、図4(b)と等しい輝度乗数が得られるので、第1の実施の形態と同様の効果が得られる。また、出力間隔レジスタ52に格納する輝度乗数出力間隔Cを、予め定められた一定値としておけば、図4(c)と等しい輝度乗数が得られるので、第2の実施の形態と同様の効果が得られる。
【0095】
そして、本実施形態によれば、輝度制御手段は、輝度制御値を算出する専用の信号処理回路を有しているので、制御部21の負担を軽減し、処理速度を高めることができる。
【0096】
この実施形態において、水平同期信号の代わりにドットクロックをカウンタ51に入力し、輝度乗数出力間隔を1ドット間隔(1画素間隔)とすれば、表示輝度を変化させるための制御は、ドットクロックと同期する。こうして、1ドット毎に輝度乗数を変えて、よりきめこまやかなデジタルABL制御ができる。
【0097】
(第5の実施の形態)
図6に、第5の実施の形態の映像表示装置の構成を示す。同図において、図1と同等の部品には、同一番号を付し、説明を省略する。
【0098】
第1の実施の形態では、入力信号S1をA/D部3でデジタイズした直後のデジタル映像信号S2から平均輝度S6を計算したが、本実施の形態では、信号処理部7で輝度・色度調整やガンマ処理、輪郭強調処理、文字情報合成などが行われた後のデジタル表示信号S10から平均輝度を計算し、システム制御部21に入力している。
【0099】
本実施の形態では、フィードバック型制御になるので、輝度抑制係数K(t)の計算式は、式1に代わり、式7で表される。
【0100】
【数7】
Figure 0003605101
【0101】
ここで、B(t)は、信号処理部7が出力した表示信号S10のフレーム平均輝度値である。この他の点は、第1もしくは第2の実施の形態と同様である。
【0102】
表示画像信号に対しリニアな発光特性をもつデバイスでは、入力映像信号に対し、信号処理部7の内部でCRTのγ特性に対する逆γ変換を行うことが望ましく、それにより、実際に表示パネルに与えられる表示信号の平均輝度レベルは、入力映像信号の平均輝度レベルより大いに下がる。入力映像信号の平均輝度レベルから逆γ変換後の平均輝度レベルを計算すると誤差が大きくなるが、本実施の形態においては、逆γ変換処理後の平均輝度を求めているので、正確な制御が可能となる。
【0103】
また、入力映像信号に、文字情報等の別の画像信号を付加するOSD(オンスクリーンディスプレイ)にも、本実施形態は有効である。OSDにおいて付加される画像信号の、デバイスの表示エリアに対する表示面積の比は大きくなってきている。従って、元の入力映像信号の平均輝度と画像信号が付加された映像信号の平均輝度との差がより大きくなる傾向にあり、ABL処理をするにあたって、この差が無視し難くなってきている。
【0104】
本実施の形態によれば、輝度情報を、入力映像信号に輝度変化をもたらすような信号処理がなされた映像信号から求めるので、例えば、ガンマ変換やOSDをも加味した実際の表示用映像信号から平均輝度を求められるので、より正確な制御が可能となる。
【0105】
(第6の実施の形態)
以上の実施の形態では、表示パネルの発光輝度を制御する手段として、映像信号の輝度成分を変化させる場合について説明を行った。しかし、発光輝度の制御手段として、他の方法を用いることもできる。
【0106】
本実施の形態では、Vf制御部10から出力される、表示パネル1上の電子放出素子を駆動する電圧を制御して発光輝度を制御する。図7に本実施の形態の表示装置の構成を示す。
【0107】
システム制御部21は、Vf調整値S21をVf制御部10に対して設定する。
【0108】
Vf制御部10は、Vf調整値S21を電子放出素子を駆動する電圧の調整値として、表示パネル1を駆動する電圧を出力する。素子電圧の印加時間が一定であれば、図8に示したように、素子電圧Vfに応じて画面の輝度は変化するため、式1、式2または式7で計算した輝度抑制係数K(t)を用いて駆動電圧Vf(t)を決定する。
【0109】
この決定方法は、例えばテーブルを参照する方法、計算式を用いて計算する方法などが考えられる。図8において、規格化した輝度基準値Bmバーとすると、用いる駆動電圧範囲はVf0〜Vf1の範囲であり、この範囲を直線近似すれば、式8よりVf(t)が求められる。
【0110】
【数8】
Figure 0003605101
【0111】
また、直線近似に限らず、折れ線や、より高次な式で図8を近似してもよい。
【0112】
以降、式3および式4に準じ、Vf調整値の出力間隔Cと、輝度制御値としてのVf調整値V(t)は、式9および式10で表され、Vf調整値がVf制御部10に対して出力される。
【0113】
【数9】
Figure 0003605101
【0114】
ここでδvは、Vf調整値の設定分解能である。
【0115】
一水平走査の周期より短い周期で輝度を調整する必要がない場合には、このように制御するとよい。
【0116】
実施形態によれば、表示輝度を変化させるために、表示装置の画素を駆動するために印加される駆動電圧Vfを変更するように制御するので、輝度制御のために表示用映像信号の輝度成分を変える必要がない。よって、階調数を増大させたときに、暗い画像(又は明るい画像)での階調再現性が悪くなるという現象を抑制できる。特に、平均輝度に応じて、選択される行に印加する走査選択信号の電圧を変えれば、一画素毎に表示用映像信号を調整する必要がなくなり、制御の簡素化がはかれる。
【0117】
(第7の実施の形態)
また、発光輝度の制御手段として、高圧発生部14から出力される、表示パネル1上の電子放出素子から放出された電子を加速する電圧を制御する場合も同じ構成で実現できる。図9に第7の実施の形態の構成を示す。
【0118】
システム制御部21は、高圧調整値S22を高圧発生部14に対して設定する。高圧発生部14は、高圧調整値S22を電子を加速する加速電圧の調整値として、加速電圧を出力する。蛍光体に印加されるエネルギーは電子の加速電圧により制御され、発光する輝度は蛍光体に与えられるエネルギーで決まるために、素子電圧の印加時間が一定であれば、図10に示したように、加速電圧Vaに応じて画面の輝度は変化する。従って、第6の実施の形態で駆動電圧Vfに対して説明したのと同様に、輝度抑制係数K(t)を用いて加速電圧Va(t)を決定することができる。
【0119】
この方法は、放出電子を加速するCRTを用いた表示装置に対しても用いることができる。
【0120】
また、アクティブマトリクス型のEL表示パネルの場合には、各画素を構成するEL素子の共通アノード電極又は共通カソード電極等の画素に共通の共通電極の電位を制御すればよい。
【0121】
(第8の実施の形態)
また平均輝度S6の検出の代わりに、高圧発生部14から供給される電子放出素子の放出電流の平均値S6’を検出するようにしてもよい。この場合の構成図を図11に示す。高圧発生部14内部に、表示パネルに供給される平均電流を検出する放出電流検出部を備え、平均放出電流S6’をシステム制御部21に対して出力する。この構成はフィードバック系であるから、平均輝度検出部以外の構成および計算式は第5の実施の形態と同様にし、平均輝度S6を平均放出電流S6’で置換することで実現できる。
【0122】
この実施の形態によれば、表示パネルにおいて実際に放出されている電流から輝度を測定するために、効果的に表示電力の増大や発熱の抑制という目的を達成することができる。
【0123】
この方法は、放出電子を加速するCRTを用いた表示装置に対しても用いることができる。また、アクティブマトリクス型のEL表示パネルの場合には、各画素を構成するEL素子の共通アノード電極又は共通カソード電極等の画素に共通の共通電極の電位又はそこに流れる電流を検知して、それに基づいて共通電極の電位を制御すればよい。
【0124】
本発明に用いら入れる表示装置としては、マトリクス上に配置された複数の電子放出素子から放出される電子ビームを蛍光体に照射させて映像を形成する、自発光型の平面表示装置に限定されることはなく、前述したように、LCD、PDP、CRT、EL等、他の方式の表示装置であってもよい。
【0125】
本発明における、輝度調整の間隔は、上述したとおり、1フレーム走査期間より短い期間であり、1画素毎、複数画素毎、1水平走査期間毎、複数水平走査期間毎とすることができる。
【0126】
本発明に用いられる、映像の平均輝度に対応した輝度情報は、入力映像信号自体、又は、前記入力映像信号に輝度変化をもたらすような信号処理がなされた映像信号、或いは、表示装置の共通電極に流れる電流値、更には、これらのうち少なくともいずれか一方に基づいて決定された信号であるから求めることができる。また、平均輝度は、1フレームの映像全体の完全な平均輝度である必要はなく、適当にサンプリングされた画素の平均輝度であってもよいし、共通電極に流れる電流値のように、それに相当する値であってもよい。
【0127】
本発明における表示輝度の調整は、デジタル化された映像信号の輝度成分、又は、表示装置の画素を駆動するために印加される駆動電圧、或いは、表示装置の共通電極に印加される電圧を、変更することによって制御することが好ましいものである。
【0128】
本発明による駆動制御方法は、ソフトウエアとしてマイクロコンピュータで実現されてもよいし、ハードウェアとして実現されてもよい。また、設計資産(IPコア)として取り扱われて他の信号処理回路のIPコアと論理合成されて、システムLSIとして実現されることも好ましいものである。
【0129】
【発明の効果】
以上説明したように本発明によれば、制御による視覚的な妨害感や違和感を低減したデジタルABL処理が可能となる。
【図面の簡単な説明】
【図1】第1の実施の形態の構成を示す図である。
【図2】ABL処理を行うときのデータの流れと対応する処理工程を示すデータフローである。
【図3】システム制御部の処理を説明するためのフローチャートである。
【図4】第1の実施の形態における輝度制御の例を説明するためのグラフである。
【図5】第4の実施の形態の構成を示す図である。
【図6】第5の実施の形態の構成を示す図である。
【図7】第6の実施の形態の構成を示す図である。
【図8】実施の形態で用いた表示パネルの、駆動電圧に対する輝度の典型的な特性を示すグラフである。
【図9】第7の実施の形態の構成を示す図である。
【図10】実施の形態で用いた表示パネルの、加速電圧に対する輝度の典型的な特性を示すグラフである。
【図11】第8の実施の形態の構成を示す図である。
【図12】輝度の経時変化を説明するためのグラフである。
【符号の説明】
1 表示パネル
3 A/Dコンバータ
4 フレームメモリ
7 信号処理部
8 パルス制御部
10 Vf制御部
11 列配列駆動出力SW部
12 行選択制御部
13 行駆動出力SW部
14 高圧発生部
18 タイミング制御部
20 表示装置(表示装置モジュール)
21 システム制御部
30 駆動制御装置
33 平均輝度検出部
51 カウンタ
52 出力間隔レジスタ
53、58 比較器
54 ディレイ回路
55 OR回路
56 目標値レジスタ
57 現在値レジスタ
59 スイッチ
60 加算器[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a drive control device for a display device used for a video display device such as a television receiver / reproducer or a computer monitor, and more particularly to a drive control for an ABL (automatic brightness limiter) or a display device realizing a function equivalent thereto. The present invention relates to a device, a video display device, a drive control method, and a design resource.
[0002]
[Prior art]
Some video display devices have an ABL (automatic brightness limiter) for limiting the display brightness. Normally, the ABL controls the average display luminance of the screen so as not to become too large for the purpose of suppressing power consumption and the like. A conventional CRT display device is usually provided with a CRT anode current detection type ABL circuit, and is configured by an analog circuit.
[0003]
On the other hand, ABL in a self-luminous flat panel display device has a method of processing an analog video signal input to a PDP, as described in Japanese Patent Application Laid-Open No. 10-268832. The digitization of ABL control is described in, for example, Japanese Patent Application Laid-Open No. 2000-250463.
[0004]
[Problems to be solved by the invention]
In the conventional digital ABL control, control is performed so that the luminance can be adjusted for each frame scanning period.
[0005]
Therefore, when the setting resolution of the brightness control value, which is a parameter for brightness adjustment, is low, the ABL is not suitable for a video in which the average brightness changes slowly between a plurality of continuous frames or a video in which the brightness of a part of the screen changes. The change in luminance of the entire screen due to the control gives a visual sense of disturbance.
[0006]
Therefore, in order to prevent a sense of visual disturbance, the amount of change in the brightness control value was reduced so that the brightness changed smoothly. However, in this case, in an image in which the average luminance of the image monotonically increases or decreases over a plurality of frames, the change in the luminance control value cannot keep up with the change in the average luminance. Therefore, even if the average luminance of the input video does not change, the luminance control value is still changing, and the user feels strange.
[0007]
This will be described with reference to FIG. FIG. 12A is a graph showing an example of the average luminance of an input video that monotonically increases and stabilizes. The dotted line indicates the luminance reference value which is the upper limit target of the display average luminance, which is set in advance.
[0008]
FIG. 12B is a graph showing a temporal change of the brightness control value corresponding to the image of FIG. The solid line is the target value of the brightness control value (here, the brightness suppression coefficient), but is actually output because the amount of change in the brightness control value between frames is kept small to avoid visual disturbance. The brightness suppression coefficient is indicated by a broken line.
[0009]
FIG. 12C is a graph showing a change with time of the average luminance displayed as a result of operating the ABL. In FIG. 12 (b), where the solid line and the dashed line are separated from each other, it is a time zone in which the suppression of the luminance does not catch up, and after the average luminance of the input image is stabilized, the luminance exceeding the luminance reference value is gradually suppressed. As a result, the luminance settled down to the luminance reference value, and this was found to be the cause of the visual discomfort.
[0010]
The present invention has been made in view of the above-described problems of the related art, and has as its object to provide a drive control device, a video display device, a drive control method, and a display device having a digitized ABL or a function equivalent thereto. To provide design assets.
[0011]
Another object of the present invention is to provide a display device that suppresses an increase in power consumption and heat generation on a display surface by changing display luminance at a plurality of timings within a frame, and does not cause a visual disturbance or a sense of discomfort. The present invention provides a drive control device, a video display device, a drive control method, and a design resource.
[0012]
[Means for Solving the Problems]
In order to achieve the above object, in the present invention,
In a drive control device for controlling the drive of a display device that displays an image based on an input image signal,
According to the brightness information corresponding to the average brightness of the video, has brightness control means for controlling the display brightness in the display device,
The luminance control means controls the display luminance of the display image to change intermittently a plurality of times within one frame scanning period of the display image.
[0013]
The brightness control means is preferably a digital signal processing circuit.
[0014]
The brightness control unit, an average brightness detection unit that obtains the brightness information, a control unit that outputs a brightness control value according to the brightness information obtained by the average brightness detection unit, and the output from the control unit It is preferable that the apparatus further comprises adjusting means for adjusting the display luminance according to the luminance control value.
[0015]
It is preferable that the control for changing the display luminance is synchronized with a dot clock and / or a horizontal synchronization signal.
[0016]
It is preferable that the timing at which the display luminance is changed is determined according to the difference in average luminance between consecutive frames.
[0017]
It is preferable that the timing for changing the display luminance is a time obtained by substantially equally dividing one frame scanning period.
[0018]
It is preferable that the timing for changing the display luminance has a predetermined time interval.
[0019]
When the average luminance increases, it is preferable to control so as to reach the target display luminance earlier than when the average luminance decreases.
[0020]
It is preferable that the luminance information is obtained from a digitized input video signal or a video signal that has been subjected to signal processing that causes a luminance change in the input video signal.
[0021]
A luminance component of a digitized video signal to change the display luminance, or a driving voltage applied to drive a pixel of the display device, or a voltage applied to a common electrode of the display device Is preferably controlled to be changed.
[0022]
It is preferable that the luminance information is a signal determined based on at least one of an average luminance of the image, a current value flowing through a common electrode of the display device, and the like.
[0023]
It is preferable that the brightness control means includes a microcomputer that executes a program that calculates a brightness control value for adjusting the display brightness, or a signal processing circuit that calculates the brightness control value.
[0024]
In another aspect of the present invention,
In a video display device that displays video based on an input video signal,
A display device;
And the drive control device.
[0025]
In a video display device including a display device that displays a video based on an input video signal,
An average luminance detection unit that obtains luminance information corresponding to the average luminance of the video,
A control unit that outputs a brightness control value according to the brightness information obtained by the average brightness detection unit,
Adjustment means for adjusting display brightness according to the brightness control value output by the control unit,
The control unit may intermittently change the brightness control value in order to change the display brightness of the display image a plurality of times within one frame scanning period of the display image.
[0026]
In another embodiment of the present invention,
In a drive control method for controlling the drive of a display device that displays an image based on an input image signal,
According to the brightness information corresponding to the average brightness of the video, in controlling the display brightness in the display device,
Control is performed such that the display luminance of the display video changes intermittently a plurality of times within one frame scanning period of the display video.
[0027]
Further, in another aspect of the present invention,
The drive control method is realized by an integrated circuit.
[0028]
BEST MODE FOR CARRYING OUT THE INVENTION
Preferred embodiments of the present invention will be illustratively described in detail below with reference to the drawings. However, the dimensions, materials, shapes, relative arrangements, and the like of the components described in this embodiment are not intended to limit the scope of the present invention thereto unless otherwise specified. Absent.
[0029]
(First Embodiment)
FIG. 1 shows the configuration of the video display device according to the first embodiment.
[0030]
In FIG. 1, reference numeral 1 denotes a display panel, and in this embodiment, a multi-electron array in which a large number of electron sources, for example, surface conduction type cold cathode devices are arranged on a substrate in a thin vacuum vessel. A display panel having a light source and an image forming member that forms an image by irradiation of electrons is used.
[0031]
A surface conduction type electron-emitting device is wired in a simple matrix by row-direction wiring electrodes and column-direction wiring electrodes, and accelerates electrons emitted from the electron-emitting device selected by a column / row electrode bias by a high voltage. Light emission is obtained by colliding with a phosphor.
[0032]
The configuration and manufacturing method of the display panel are disclosed in detail in JP-A-2000-250463 and the like.
[0033]
Reference numeral 3 denotes an A / D converter, which converts an input analog video signal into a digital video signal. Reference numeral 4 denotes a frame memory for storing video signals for one frame. Reference numeral 7 denotes a signal processing unit that performs video signal processing such as luminance / chromaticity adjustment, gamma processing, contour emphasis processing, and character information synthesis on the video signal to bring about a change in the average luminance of the original video signal.
[0034]
Reference numeral 8 denotes a PWM pulse control unit which converts a digital display signal into a drive signal suitable for the display panel 1 for pulse width modulation. Reference numeral 10 denotes a Vf control unit that supplies a reference voltage for driving an element arranged on the display panel 1. Reference numeral 11 denotes a column wiring switch unit, which is constituted by switch means such as transistors, and applies a column selection voltage from the Vf control unit 10 every horizontal scanning period (row selection period) only for a PWM pulse period output from the PWM pulse control unit 8. Applied to panel row electrodes. A row selection control unit 12 generates a row selection pulse for driving elements on the display panel 1. Reference numeral 13 denotes a row wiring switch unit, which is configured by switch means such as transistors, and outputs a row selection signal voltage from the Vf control unit 10 to the display panel 1 to the row selected by the row selection control unit 12. In this way, the driving voltage obtained by combining the row selection signal voltage and the column selection voltage is applied to the electron-emitting devices constituting the pixel, and emits electrons only during the PWM pulse period. Reference numeral 14 denotes a high voltage generation unit that applies an anode voltage to a common electrode (here, an anode electrode) on the substrate on which the phosphor is provided. This voltage is an accelerating voltage for accelerating electrons emitted from the electron-emitting device to collide with the phosphor.
[0035]
Reference numeral 18 denotes a timing control unit which outputs various timing signals for the operation of each block. Reference numeral 21 denotes a system control unit which has a built-in microcomputer and functions as control means for controlling the operation of each block. Reference numeral 33 denotes an average luminance detection unit for detecting luminance information corresponding to the average luminance of the video. Here, as the luminance information, an average luminance S6 of the input video signal, which is detected using a low-pass filter, an integrator, or the like, that is, so-called APL is used.
[0036]
The signal S1 is an analog input video signal. The signal S2 is a digital video signal. The signal S3 is a digital video signal to be written to the frame memory. The signal S4 is a digital video signal read from the frame memory. The signal S6 is the average luminance of the video of one frame calculated by the average luminance detection unit. The signal S10 is a digital display signal processed by the signal processing unit.
[0037]
In a normal video display operation, the input video signal S1 is digitized by the required number of gradations in the A / D unit 3, converted into a digital video signal S2, and once stored in the frame memory 4, The signal is sent to the signal processing unit 7. The digital display signal S10 that has been subjected to luminance / chromaticity adjustment, gamma processing, contour emphasis processing, character information synthesis, and the like of the video signal in the signal processing unit 7 has one cycle corresponding to the horizontal scanning period in the PWM pulse control unit 8. Serial / parallel conversion is performed for each (row selection period), and PWM modulation is performed for each column. The PWM-modulated pulse is output to the column drive output SW unit 11.
[0038]
The row selection of the display panel 1 is performed by the row selection control unit 12 based on a signal obtained by sequentially shifting a start pulse aligned with the beginning of the vertical effective display period for each horizontal scanning period (row selection period). 13 by outputting a selection pulse.
[0039]
FIG. 2 is a data flow for explaining a processing flow corresponding to a data flow when performing the ABL processing in the present embodiment. The vertical axis in FIG. 2 represents the flow of data, and the horizontal axis represents time. Hereinafter, the processing will be described with reference to FIGS.
[0040]
The analog input video signal S1 is digitized by the A / D unit 3 and converted into a digital video signal S2. The digital image signal S2 is written into the frame memory 4 (S3), and at the same time, the average luminance S6 of the frame is calculated by the average luminance detecting section 33.
[0041]
The average luminance S6 is input to the system control unit 21 as a control unit, and a luminance control value is output. For example, in the present embodiment, a luminance suppression coefficient for adjusting the light emission luminance of the display panel 1 according to the average luminance of the image is calculated. This coefficient is calculated such that the higher the average luminance of an image is, the lower the light emission luminance of the display panel 1 is. Then, the system control unit 21 sets a brightness multiplier corresponding to the brightness suppression coefficient to the signal processing unit 7. At this time, the luminance multiplier is appropriately changed at a plurality of timings in the middle of the frame according to the amount of change from the previously set luminance multiplier.
[0042]
FIG. 2 shows a case where the amount of change in the luminance multiplier to be set is three steps. At a plurality of timings obtained by substantially equally dividing the time of one frame into three, a luminance multiplier changed by one step is set in the signal processing unit 7 as luminance adjustments 1 to 3.
[0043]
The signal processing unit 7 functions as an adjusting unit, performs arithmetic processing on the video signal S4 read from the frame memory according to the brightness multiplier, and generates a display signal S10 to adjust the display brightness of the display panel 1. .
[0044]
The display signal S10 is converted into a drive signal for driving the display panel 1 by the PWM pulse controller 8, and the display panel 1 is driven to display an image.
[0045]
Here, an example of a method of determining the luminance suppression coefficient of the light emission luminance of the display panel 1 will be described.
[0046]
FIG. 3 shows a flowchart of a calculation processing program executed by an arithmetic processing unit, for example, a microcomputer built in the system control unit 21. This processing is started in synchronization with a vertical synchronization signal synchronized with one frame scanning period (including the meaning of one field scanning period) and a horizontal synchronization signal synchronized with one horizontal scanning period supplied from the timing control unit 18. And ends within the vertical and horizontal retrace periods.
[0047]
In the process at the time of vertical synchronization, first, the average luminance S6 of the input video, which is calculated by the average luminance detection unit 33 in step S101, is input. FIG. 4A is a graph illustrating an example of a change in the average luminance S6. Since the average luminance is detected for each frame, it takes a discrete value. The broken line indicates the luminance reference value that is the upper limit target of the display average luminance, which is a value set in advance as the specification of the video display device.
[0048]
In step S102 of FIG. 3, a luminance suppression coefficient is calculated. Assuming that the average luminance of the current frame is B (t) and the luminance reference value is Bm, the luminance suppression coefficient K (t) in the current frame is expressed by Expression 1.
[0049]
(Equation 1)
Figure 0003605101
[0050]
The luminance suppression coefficient K (t) is 1 when the average luminance B (t) is smaller than the luminance reference value Bm, and the luminance suppression coefficient K (t) decreases as the average luminance increases.
[0051]
Further, the luminance suppression coefficient K (t) may be obtained by using the following equation 2 after defining the gain G (0 ≦ G ≦ 1) in order to enhance the stability of the ABL control.
[0052]
(Equation 2)
Figure 0003605101
[0053]
Here, K (t-1) is a luminance suppression coefficient obtained in the previous frame, and MIN (a, b) is a function that returns the smaller value of a and b.
[0054]
FIG. 4B shows the luminance suppression coefficient K (t) corresponding to FIG.
[0055]
Next, in step S103 of FIG. 3, the output interval of the luminance multiplier is calculated. The output interval C is represented by Expression 3 where Yn is the number of display rows of the display panel 1 and δ is the resolution setting of the luminance multiplier.
[0056]
(Equation 3)
Figure 0003605101
[0057]
Here, abs (x) is a function that returns the absolute value of x. Then, in step S104, the output interval C is stored in the output interval counter.
[0058]
In step S105, a luminance multiplier Ko is output to the signal processing unit 7. The luminance multiplier target value K ′ (t) is proportional to the luminance suppression coefficient K (t), and merely converts the bit representation or the like into a form that matches the restrictions of the hardware. t) is represented by Equation 4.
[0059]
(Equation 4)
Figure 0003605101
[0060]
For example, when the luminance multiplier Ko is represented by an 8-bit digital value and represents 0 to 1 times, the set resolution δ is 1/255. That is, when the luminance suppression coefficient K (t) is 1, the luminance multiplier target value K '(t) is 255 (FFh), and when the luminance suppression coefficient K (t) is 0.8, the luminance multiplier target value K' (T) becomes 204 (CCh).
[0061]
At this time, the luminance multiplier Ko to be output is obtained by Expression 5 from the luminance multiplier target value K ′ (t) of the current frame obtained by Expression 4 and the currently set luminance multiplier Kn.
[0062]
(Equation 5)
Figure 0003605101
[0063]
That is, the brightness multiplier Ko changes by the settable minimum unit, and the vertical synchronization processing ends. If K ′ (t) = Kn, the process of outputting the luminance multiplier Ko may be skipped.
[0064]
In the process at the time of horizontal synchronization, in step S201, the output interval counter set in step S104 is decremented, and it is determined in step S202 whether the output interval counter has become zero. If it is not zero, there is no processing at this timing, and the process ends. If the value has become zero, the process proceeds to step S203, and the output interval counter is reset to the value obtained in step S103 as in step S104.
[0065]
Then, in step S204, similarly to step S105, the luminance multiplier Ko obtained by Expression 5 is output to the signal processing unit 7, and the process ends.
[0066]
The thin line in FIG. 4B is a graph showing a change in the luminance multiplier Ko. The scale on the vertical axis indicates the setting resolution of the luminance multiplier, and the scale on the horizontal axis indicates the frame boundary.
[0067]
In the frame N-1, as shown in FIG. 4A, since the average luminance B (t) is equal to or less than the luminance reference value Bm, the luminance suppression coefficient is 1. In the frame N, the average luminance B (t) is higher than the luminance reference value Bm. Therefore, the luminance suppression coefficient K (t) becomes the amount indicated by the thick line in FIG. .
[0068]
At this time, the difference ΔK between the luminance suppression coefficient K (N−1) of the frame N−1 and the luminance suppression coefficient K (N) of the frame N N Corresponds to nine of the setting resolutions of the luminance multiplier (vertical scale), so that the output interval C of the luminance multiplier is Yn / 9 times of horizontal synchronization, where Yn is the number of display rows of the display panel 1. If it is not divisible, round down or round up. By changing the luminance multiplier Ko by one step at this interval, the target luminance suppression coefficient K (N) is reached during the frame N.
[0069]
In the next frame N + 1, the inter-frame difference ΔK of the luminance suppression coefficient N + 1 Is equivalent to six of the set resolutions of the luminance multiplier, so that the output interval C of the luminance multiplier is Yn / 6 times of the horizontal synchronization. Thereafter, the operation is the same.
[0070]
As a result, the brightness multiplier Ko changes intermittently a plurality of times during one frame scanning period, so that the displayed image also changes more smoothly than in the case of the conventional digital ABL control, and causes a sense of visual disturbance or discomfort. Can be prevented.
[0071]
The setting resolution δ of the luminance multiplier is desirably a level at which a one-step change cannot be visually recognized, and more specifically, it is preferably equivalent to the resolution of display image data.
[0072]
Although the present embodiment has described a display device using a cold cathode element as an electron source, the present invention can be applied to a display panel such as a PDP, LCD, CRT, and electroluminescence (EL). For example, when applied to a display panel such as a PDP, LCD, CRT, or EL, the display device module 20 may be replaced with a PDP module, an LCD module, or the like.
[0073]
As described above, according to the present invention, in the drive control device 30 for controlling the drive of the display device 20 that displays an image based on the input image signal S1 (or S2), the average luminance of the image is reduced. In accordance with the corresponding luminance information S6, there is provided a luminance control means (33, 21, 7) for controlling display luminance on the display device 20, and the luminance control means (33, 21, 7) comprises: Control is performed such that the display luminance of the display image changes intermittently a plurality of times within one frame scanning period of the display image.
[0074]
Thus, even if the image is monotonously bright, the image can be displayed without causing a sense of incongruity. That is, digital ABL processing with reduced visual discomfort and discomfort can be performed.
[0075]
Further, according to the present embodiment, the brightness control means (33, 21, 7) includes an average brightness detection unit 33 for obtaining brightness information, and a brightness control value according to the brightness information S6 obtained by the average brightness detection unit 33. The control unit 21 that outputs Ko and the adjustment unit (7) that adjusts the display brightness according to the brightness control value Ko output from the control unit 21 enable effective digital ABL processing. Further, since the control for changing the display luminance Ko is synchronized with the horizontal synchronizing signal, it is possible to display an image having a more uncomfortable feeling.
[0076]
In addition, the timing at which the display luminance is changed is determined according to the difference in average luminance between consecutive frames, and one frame scanning period is set to a substantially equally divided time, so more precise control is performed. .
[0077]
In addition, since the control is performed so as to change the luminance component of the digitized video signal in order to change the display luminance, a highly versatile drive control device that does not depend on the type of the display device module 20 can be provided. .
[0078]
Since the control unit 21 as the brightness control means is constituted by a microcomputer that executes a program for calculating a brightness control value for adjusting the display brightness, the circuit scale can be reduced.
[0079]
Hereinafter, another embodiment of the present invention will be described in detail.
[0080]
(Second embodiment)
In the first embodiment, the output interval of the luminance multiplier is calculated from the difference between the frames of the luminance suppression coefficient based on Expression 3, but in the present embodiment, the output interval C of the luminance multiplier is a predetermined constant value. Value.
[0081]
The thin line in FIG. 4C is a graph corresponding to FIG. 4A and shows a change in the luminance multiplier Ko when the output interval C of the luminance multiplier is Yn / 16. In the present embodiment, the timing at which the luminance multiplier is changed is concentrated in the first half of one frame scanning period, so that the target luminance multiplier, that is, the luminance multiplier target value K ′ (t) is reached. Be faster.
[0082]
The other points are the same as the first embodiment, and the flowchart of FIG. 3 is also the same as the first embodiment except that the calculation of the luminance multiplier output interval in step S103 is not required.
[0083]
According to the present embodiment, since the timing for changing the display luminance always has a fixed time interval, the process of dividing the output interval C of the luminance multiplier for each frame becomes unnecessary, and the load on the system control unit 21 is reduced. At the same time, the luminance multiplier Ko is stabilized at an early point.
[0084]
Further, in the present embodiment, the brightness multiplier output interval C is always constant, but by setting a default value that is short and gradually long at the beginning within one frame scanning period, the brightness control is not linear. Response that converges without any problem. In addition, the digital ABL can realize various response characteristics.
[0085]
(Third embodiment)
In the present embodiment, depending on the characteristics of the video display device, when the average luminance of the display screen is high, the power consumption increases and a load is applied to the high-voltage generating unit 14. Therefore, it is desired to increase the response speed of the ABL, but the luminance is low. This is particularly suitable when the response speed does not need to be fast.
[0086]
In such a case, the time until reaching the luminance multiplier target value K ′ (t) is controlled by setting the time constant to a different value when increasing and decreasing the luminance suppression coefficient.
[0087]
In the present embodiment, similarly to the above-described embodiment, the gain G in Expression 2 is switched according to the situation. Specifically, the gain when increasing the luminance suppression coefficient is Gu, and the gain when decreasing the luminance suppression coefficient is Gd. Equation 6 is applied according to the magnitude relationship between the average luminance of the current frame B (t) and the average luminance of the previous frame B (t−1).
[0088]
(Equation 6)
Figure 0003605101
Then, it is assumed that Gu <Gd.
[0089]
As a result, the current frame luminance suppression coefficient K (t) is calculated using Expression 2.
[0090]
According to the present embodiment, when the average luminance increases, control is performed so as to reach the target display luminance earlier than in the case where the average luminance decreases, in other words, when the luminance suppression coefficient is increased and decreased. Since the time constant is sometimes set to a different value, it is possible to optimize the change in the brightness multiplier and effectively prevent a sense of visual disturbance or a sense of discomfort.
[0091]
(Fourth embodiment)
In the first and second embodiments, the processing at the time of horizontal synchronization is performed by software in the system control unit 21, but it may be performed by hardware. FIG. 5 is a block diagram of a logic circuit related to the luminance multiplier output of the system control unit 21.
[0092]
By the above-described processing at the time of the vertical synchronization, the luminance multiplier target value K ′ (t) and the luminance multiplier output interval C are stored in the target value register 56 and the output interval register 52, respectively. The counter 51 receives a horizontal synchronization signal as a clock and operates as an up counter. The counter value is input to the comparator 53, compared with the value held in the output interval register 52, and a signal output when they are equal to each other, and a signal obtained by delaying the vertical synchronization signal by the delay circuit 54 by the delay circuit 54 corresponding to the processing time of the vertical synchronization. Are ORed by the OR circuit 55 to obtain a luminance multiplier load signal for reading the luminance multiplier Ko.
[0093]
The luminance multiplier load signal is input to the current value register 57 as a clock, and the luminance multiplier output value output from the adder 60 is loaded. The current value register 57 and the target value register 56 are input to the comparator 58, and a signal for selecting +1 when the target value is larger, -1 when the target value is smaller, and 0 when the target values are equal is sent to the switch 59. Is output. The output of the switch 59 is added to the output of the current value register 57 by the adder 60, and is set to the signal processing unit 7 as a luminance multiplier output value.
[0094]
According to this, since a luminance multiplier equal to that of FIG. 4B is obtained, the same effect as in the first embodiment can be obtained. Also, if the luminance multiplier output interval C stored in the output interval register 52 is set to a predetermined constant value, a luminance multiplier equal to that of FIG. 4C can be obtained, and the same effect as in the second embodiment can be obtained. Is obtained.
[0095]
According to the present embodiment, since the luminance control unit has the dedicated signal processing circuit for calculating the luminance control value, the load on the control unit 21 can be reduced, and the processing speed can be increased.
[0096]
In this embodiment, if the dot clock is input to the counter 51 instead of the horizontal synchronizing signal, and the luminance multiplier output interval is one dot interval (one pixel interval), the control for changing the display luminance is performed by using the dot clock and the dot clock. Synchronize. In this way, a more precise digital ABL control can be performed by changing the luminance multiplier for each dot.
[0097]
(Fifth embodiment)
FIG. 6 shows the configuration of the video display device according to the fifth embodiment. In the figure, parts that are the same as those in FIG. 1 are given the same numbers, and descriptions thereof are omitted.
[0098]
In the first embodiment, the average luminance S6 is calculated from the digital video signal S2 immediately after the input signal S1 is digitized by the A / D unit 3. In the present embodiment, the luminance / chromaticity is calculated by the signal processing unit 7. The average luminance is calculated from the digital display signal S10 after the adjustment, the gamma processing, the outline emphasis processing, the character information synthesis, and the like are performed, and the calculated average luminance is input to the system control unit 21.
[0099]
In the present embodiment, since feedback-type control is performed, the calculation formula of the luminance suppression coefficient K (t) is expressed by Expression 7 instead of Expression 1.
[0100]
(Equation 7)
Figure 0003605101
[0101]
Here, B (t) is a frame average luminance value of the display signal S10 output by the signal processing unit 7. Other points are the same as those of the first or second embodiment.
[0102]
In a device having a light emission characteristic that is linear with respect to a display image signal, it is desirable to perform an inverse γ conversion on the input video signal with respect to the γ characteristic of the CRT inside the signal processing unit 7, thereby providing the input image signal to the display panel The average luminance level of the displayed display signal is much lower than the average luminance level of the input video signal. When the average luminance level after the inverse γ conversion is calculated from the average luminance level of the input video signal, an error increases. However, in the present embodiment, since the average luminance after the inverse γ conversion processing is obtained, accurate control is performed. It becomes possible.
[0103]
This embodiment is also effective for an OSD (On Screen Display) for adding another image signal such as character information to an input video signal. The ratio of the display area of the image signal added in the OSD to the display area of the device is increasing. Therefore, the difference between the average luminance of the original input video signal and the average luminance of the video signal to which the image signal is added tends to be larger, and this difference is becoming hard to ignore when performing ABL processing.
[0104]
According to the present embodiment, luminance information is obtained from a video signal that has undergone signal processing that causes a luminance change in an input video signal. For example, the luminance information is obtained from an actual display video signal that also takes gamma conversion and OSD into account. Since the average luminance can be obtained, more accurate control is possible.
[0105]
(Sixth embodiment)
In the above embodiment, the case where the luminance component of the video signal is changed has been described as a means for controlling the light emission luminance of the display panel. However, other methods can be used as a means for controlling the light emission luminance.
[0106]
In the present embodiment, the emission luminance is controlled by controlling the voltage output from the Vf control unit 10 for driving the electron-emitting devices on the display panel 1. FIG. 7 shows a configuration of the display device of the present embodiment.
[0107]
The system control unit 21 sets the Vf adjustment value S21 for the Vf control unit 10.
[0108]
The Vf control unit 10 outputs a voltage for driving the display panel 1 using the Vf adjustment value S21 as an adjustment value for a voltage for driving the electron-emitting device. If the application time of the element voltage is constant, as shown in FIG. 8, since the luminance of the screen changes according to the element voltage Vf, the luminance suppression coefficient K (t (t) calculated by Equation 1, Equation 2, or Equation 7) ) Is used to determine the drive voltage Vf (t).
[0109]
As the determination method, for example, a method of referring to a table, a method of calculating using a calculation formula, and the like can be considered. In FIG. 8, assuming a standardized luminance reference value Bm bar, the drive voltage range to be used is a range of Vf0 to Vf1, and if this range is approximated by a straight line, Vf (t) can be obtained from Expression 8.
[0110]
(Equation 8)
Figure 0003605101
[0111]
In addition, not limited to the linear approximation, FIG. 8 may be approximated by a broken line or a higher-order equation.
[0112]
Hereinafter, according to Equations 3 and 4, the output interval C of the Vf adjustment value and the Vf adjustment value V (t) as the luminance control value are expressed by Equations 9 and 10, and the Vf adjustment value is calculated by the Vf control unit 10. Is output to
[0113]
(Equation 9)
Figure 0003605101
[0114]
Here, δv is the setting resolution of the Vf adjustment value.
[0115]
When it is not necessary to adjust the luminance in a cycle shorter than the cycle of one horizontal scan, the control may be performed in this manner.
[0116]
According to the embodiment, since the driving voltage Vf applied to drive the pixels of the display device is controlled to change the display luminance, the luminance component of the display video signal is controlled for the luminance control. Does not need to be changed. Therefore, when the number of gradations is increased, the phenomenon that the gradation reproducibility in a dark image (or a bright image) is deteriorated can be suppressed. In particular, if the voltage of the scan selection signal applied to the selected row is changed according to the average luminance, it is not necessary to adjust the display video signal for each pixel, and control can be simplified.
[0117]
(Seventh embodiment)
In addition, the same configuration can be used to control the voltage output from the high-voltage generator 14 for accelerating the electrons emitted from the electron-emitting devices on the display panel 1 as the emission luminance control means. FIG. 9 shows the configuration of the seventh embodiment.
[0118]
The system control unit 21 sets the high-pressure adjustment value S22 for the high-pressure generation unit 14. The high voltage generator 14 outputs an acceleration voltage with the high voltage adjustment value S22 as an adjustment value of an acceleration voltage for accelerating electrons. The energy applied to the phosphor is controlled by the acceleration voltage of the electrons, and the emission luminance is determined by the energy given to the phosphor. Therefore, if the application time of the device voltage is constant, as shown in FIG. The brightness of the screen changes according to the acceleration voltage Va. Therefore, the acceleration voltage Va (t) can be determined using the luminance suppression coefficient K (t) in the same manner as described for the drive voltage Vf in the sixth embodiment.
[0119]
This method can also be used for a display device using a CRT that accelerates emitted electrons.
[0120]
In the case of an active matrix EL display panel, the potential of a common electrode common to pixels, such as a common anode electrode or a common cathode electrode of EL elements forming each pixel, may be controlled.
[0121]
(Eighth embodiment)
Further, instead of detecting the average luminance S6, an average value S6 ′ of the emission current of the electron-emitting devices supplied from the high voltage generation unit 14 may be detected. FIG. 11 shows a configuration diagram in this case. An emission current detection unit that detects an average current supplied to the display panel is provided inside the high voltage generation unit 14, and outputs an average emission current S 6 ′ to the system control unit 21. Since this configuration is a feedback system, the configuration other than the average luminance detection unit and the calculation formula are the same as in the fifth embodiment, and can be realized by replacing the average luminance S6 with the average emission current S6 '.
[0122]
According to this embodiment, since the luminance is measured from the current actually emitted from the display panel, the object of effectively increasing display power and suppressing heat generation can be achieved.
[0123]
This method can also be used for a display device using a CRT that accelerates emitted electrons. In the case of an active matrix type EL display panel, the potential of a common electrode common to pixels such as a common anode electrode or a common cathode electrode of an EL element forming each pixel or a current flowing therethrough is detected, and What is necessary is just to control the electric potential of the common electrode based on it.
[0124]
The display device used in the present invention is limited to a self-luminous type flat display device that forms an image by irradiating a phosphor with electron beams emitted from a plurality of electron-emitting devices arranged on a matrix. However, as described above, another type of display device such as an LCD, a PDP, a CRT, and an EL may be used.
[0125]
As described above, the interval of the brightness adjustment in the present invention is a period shorter than one frame scanning period, and can be set to one pixel, plural pixels, one horizontal scanning period, and plural horizontal scanning periods.
[0126]
The luminance information corresponding to the average luminance of an image used in the present invention is the input image signal itself, or an image signal that has been subjected to signal processing that causes a luminance change to the input image signal, or a common electrode of a display device. , And further, a signal determined based on at least one of them. The average luminance does not need to be the complete average luminance of the entire video of one frame, but may be the average luminance of appropriately sampled pixels, or may be equivalent to the current value flowing through the common electrode. Value may be used.
[0127]
Adjustment of the display luminance in the present invention, the luminance component of the digitized video signal, or a drive voltage applied to drive the pixels of the display device, or a voltage applied to the common electrode of the display device, It is preferable to control by changing.
[0128]
The drive control method according to the present invention may be realized by a microcomputer as software, or may be realized as hardware. It is also preferable that the system is treated as a design resource (IP core), logically synthesized with an IP core of another signal processing circuit, and realized as a system LSI.
[0129]
【The invention's effect】
As described above, according to the present invention, it is possible to perform digital ABL processing with reduced visual obstruction and discomfort due to control.
[Brief description of the drawings]
FIG. 1 is a diagram showing a configuration of a first embodiment.
FIG. 2 is a data flow showing processing steps corresponding to a data flow when performing ABL processing.
FIG. 3 is a flowchart illustrating a process performed by a system control unit.
FIG. 4 is a graph for explaining an example of luminance control according to the first embodiment.
FIG. 5 is a diagram illustrating a configuration of a fourth embodiment.
FIG. 6 is a diagram illustrating a configuration of a fifth embodiment.
FIG. 7 is a diagram illustrating a configuration of a sixth embodiment.
FIG. 8 is a graph showing typical characteristics of luminance with respect to drive voltage of the display panel used in the embodiment.
FIG. 9 is a diagram showing a configuration of a seventh embodiment.
FIG. 10 is a graph showing typical characteristics of luminance with respect to an acceleration voltage of the display panel used in the embodiment.
FIG. 11 is a diagram illustrating a configuration of an eighth embodiment.
FIG. 12 is a graph for explaining a change over time in luminance.
[Explanation of symbols]
1 Display panel
3 A / D converter
4 Frame memory
7 Signal processing unit
8 Pulse control unit
10 Vf control unit
11 Column array drive output SW unit
12 Row selection control unit
13 Row drive output SW unit
14 High pressure generator
18 Timing control section
20 Display device (display device module)
21 System control unit
30 Drive control device
33 Average luminance detector
51 counter
52 Output interval register
53, 58 comparator
54 Delay Circuit
55 OR circuit
56 Target value register
57 Current value register
59 switch
60 adder

Claims (13)

入力された映像信号に基づいて映像を表示する表示装置の駆動を制御するための駆動制御装置において、
前記映像の平均輝度に対応した輝度情報に応じて、前記表示装置における表示輝度を制御するための輝度制御手段を有しており、
前記輝度制御手段は、表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度が断続的に変化するように制御することを特徴とする駆動制御装置。
In a drive control device for controlling the drive of a display device that displays an image based on an input image signal,
According to the brightness information corresponding to the average brightness of the video, has brightness control means for controlling the display brightness in the display device,
The drive control device, wherein the brightness control unit controls the display brightness of the display image to change intermittently a plurality of times within one frame scanning period of the display image.
前記輝度制御手段は、デジタル信号処理回路であることを特徴とする請求項1に記載の駆動制御装置。The drive control device according to claim 1, wherein the brightness control unit is a digital signal processing circuit. 前記輝度制御手段は、前記輝度情報を求める平均輝度検出部と、前記平均輝度検出部により求められた前記輝度情報に応じて輝度制御値を出力する制御部と、前記制御部より出力された前記輝度制御値に応じて前記表示輝度を調整する調整手段と、を備えていることを特徴とする請求項1に記載の駆動制御装置。The brightness control unit, an average brightness detection unit that obtains the brightness information, a control unit that outputs a brightness control value according to the brightness information obtained by the average brightness detection unit, and the output from the control unit The drive control device according to claim 1, further comprising an adjustment unit configured to adjust the display luminance according to a luminance control value. 前記表示輝度を変化させるための制御は、ドットクロック、及び/又は水平同期信号と同期していることを特徴とする請求項1に記載の駆動制御装置。The drive control device according to claim 1, wherein the control for changing the display brightness is synchronized with a dot clock and / or a horizontal synchronization signal. 前記表示輝度を変化させるタイミングは、連続するフレーム間の平均輝度の差異に応じて、決定されることを特徴とする請求項1に記載の駆動制御装置。The drive control device according to claim 1, wherein the timing of changing the display luminance is determined according to a difference in average luminance between successive frames. 前記表示輝度を変化させるタイミングは、1フレーム走査期間をほぼ均等に分割した時刻であることを特徴とする請求項1に記載の駆動制御装置。2. The drive control device according to claim 1, wherein the timing for changing the display luminance is a time obtained by substantially equally dividing one frame scanning period. 前記平均輝度が大きくなる場合には、小さくなる場合に比べて、目標となる前記表示輝度まで早く到達するように制御することを特徴とする請求項1に記載の駆動制御装置。2. The drive control device according to claim 1, wherein when the average luminance increases, control is performed so as to reach the target display luminance earlier than when the average luminance decreases. 3. 前記輝度情報を、デジタル化された入力映像信号、又は、前記入力映像信号に輝度変化をもたらすような信号処理がなされた映像信号から求めることを特徴とする請求項1に記載の駆動制御装置。The drive control device according to claim 1, wherein the luminance information is obtained from a digitized input video signal or a video signal that has been subjected to signal processing that causes a luminance change in the input video signal. 前記表示輝度を変化させるために、デジタル化された映像信号の輝度成分、又は、前記表示装置の画素を駆動するために印加される駆動電圧、或いは、前記表示装置の共通電極に印加される電圧を、変更するように制御することを特徴とする請求項1に記載の駆動制御装置。A luminance component of a digitized video signal to change the display luminance, or a driving voltage applied to drive a pixel of the display device, or a voltage applied to a common electrode of the display device The drive control device according to claim 1, wherein the control is performed to change 前記輝度情報は、前記映像の平均輝度、又は、前記表示装置の共通電極に流れる電流値、或いは、これらのうち少なくともいずれか一方に基づいて決定された信号であることを特徴とする請求項1に記載の駆動制御装置。2. The luminance information is a signal determined based on at least one of an average luminance of the image, a current value flowing through a common electrode of the display device, and the like. 3. The drive control device according to claim 1. 入力された映像信号に基づいて映像を表示する表示装置を備えた映像表示装置において、
前記映像の平均輝度に対応した輝度情報を求める平均輝度検出部と、
前記平均輝度検出部により求められた前記輝度情報に応じて、輝度制御値を出力する制御部と、
前記制御部により出力された前記輝度制御値に応じて、表示輝度を調整する調整手段と、を備え、
前記制御部は、表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度を変化させるべく、前記輝度制御値を断続的に変化させることを特徴とする映像表示装置。
In a video display device including a display device that displays a video based on an input video signal,
An average luminance detection unit that obtains luminance information corresponding to the average luminance of the video,
A control unit that outputs a brightness control value according to the brightness information obtained by the average brightness detection unit,
Adjustment means for adjusting display brightness according to the brightness control value output by the control unit,
The image display device, wherein the control unit changes the brightness control value intermittently to change the display brightness of the display image a plurality of times within one frame scanning period of the display image.
入力された映像信号に基づいて映像を表示する表示装置の駆動を制御するための駆動制御方法において、
前記映像の平均輝度に対応した輝度情報に応じて、前記表示装置における表示輝度を制御するにあたり、
表示映像の1フレーム走査期間内において複数回、前記表示映像の表示輝度が断続的に変化するように制御することを特徴とする駆動制御方法。
In a drive control method for controlling the drive of a display device that displays an image based on an input image signal,
According to the brightness information corresponding to the average brightness of the video, in controlling the display brightness in the display device,
A drive control method comprising controlling the display luminance of the display image to change intermittently a plurality of times within one frame scanning period of the display image.
請求項12に記載の駆動制御方法を集積回路で実現することを特徴とする設計資産。A design resource, wherein the drive control method according to claim 12 is realized by an integrated circuit.
JP2002209348A 2001-08-01 2002-07-18 Drive control device, video display device, drive control method, and design assets Expired - Fee Related JP3605101B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002209348A JP3605101B2 (en) 2001-08-01 2002-07-18 Drive control device, video display device, drive control method, and design assets

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2001-234137 2001-08-01
JP2001234137 2001-08-01
JP2002209348A JP3605101B2 (en) 2001-08-01 2002-07-18 Drive control device, video display device, drive control method, and design assets

Publications (2)

Publication Number Publication Date
JP2003134418A JP2003134418A (en) 2003-05-09
JP3605101B2 true JP3605101B2 (en) 2004-12-22

Family

ID=26619798

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002209348A Expired - Fee Related JP3605101B2 (en) 2001-08-01 2002-07-18 Drive control device, video display device, drive control method, and design assets

Country Status (1)

Country Link
JP (1) JP3605101B2 (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3691825B2 (en) * 2003-05-20 2005-09-07 オリンパス株式会社 Ultrasonic diagnostic equipment
JP4595330B2 (en) * 2004-01-19 2010-12-08 ソニー株式会社 Image processing apparatus and method, recording medium, and program
JP2008026395A (en) 2006-07-18 2008-02-07 Sony Corp Power consumption detection device and method, power consumption controller, image processor, self-luminous light emitting display device, electronic equipment, power consumption control method, and computer program
JP5135790B2 (en) 2006-12-26 2013-02-06 ソニー株式会社 Peak luminance level control device, self-luminous display device, electronic device, peak luminance level control method, and computer program
JP2008292865A (en) 2007-05-25 2008-12-04 Sony Corp Cathode potential control device, self-luminous display device, electronic equipment, and cathode potential control method
JP2008312080A (en) 2007-06-18 2008-12-25 Sony Corp Imaging apparatus and imaging method
JP5465863B2 (en) * 2008-10-28 2014-04-09 エルジー ディスプレイ カンパニー リミテッド Image display device
JP6167324B2 (en) 2012-07-25 2017-07-26 株式会社Joled Display device, image processing device, and image processing method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2903530B2 (en) * 1989-03-07 1999-06-07 ソニー株式会社 Television image display
JPH0535194A (en) * 1991-08-01 1993-02-12 Hitachi Ltd Automatic brightness limiter circuit
JPH08223507A (en) * 1995-02-20 1996-08-30 Fujitsu General Ltd Video signal amplitude limit circuit
JP3592126B2 (en) * 1999-02-26 2004-11-24 キヤノン株式会社 Image display device and control method thereof

Also Published As

Publication number Publication date
JP2003134418A (en) 2003-05-09

Similar Documents

Publication Publication Date Title
KR100473875B1 (en) Drive control device for a display apparatus, video image display apparatus and method of controlling the driving of the video image display apparatus
US6985141B2 (en) Display driving method and display apparatus utilizing the same
US7227519B1 (en) Method of driving display panel, luminance correction device for display panel, and driving device for display panel
JP3658362B2 (en) Video display device and control method thereof
JP4012118B2 (en) Image display device
JP3891499B2 (en) Brightness adjustment device for plasma display panel
JP2994631B2 (en) Drive pulse control device for PDP display
JP3754965B2 (en) Video display device
JP3893341B2 (en) Image display device and method for adjusting image display device
JP2005292804A (en) Control device and image display device
JP3720813B2 (en) Video display device
JP2006259663A (en) Image processing method, image display device, video reception and display device and image processor
JP2009210600A (en) Image display apparatus, correction circuit thereof and method for driving image display apparatus
JP3605101B2 (en) Drive control device, video display device, drive control method, and design assets
JP2004246211A (en) Image display device
JP3927900B2 (en) Display device
JP2004219430A (en) Drive control device and method for matrix panel
JP4040454B2 (en) Image display device
JP2003233344A (en) Image display device
US8054305B2 (en) Image display apparatus, correction circuit thereof and method for driving image display apparatus
JP2003022044A (en) Image display device
JP2012073362A (en) Display device and control method thereof
JP2003029689A (en) Device and method for displaying image
JP2006030264A (en) Image display device and image display method
JP2003029695A (en) Device and method for displaying image

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040730

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040928

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040930

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071008

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081008

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091008

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091008

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101008

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101008

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111008

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111008

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121008

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131008

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees