JP3599948B2 - TV tuner with built-in RF modulator - Google Patents
TV tuner with built-in RF modulator Download PDFInfo
- Publication number
- JP3599948B2 JP3599948B2 JP9559397A JP9559397A JP3599948B2 JP 3599948 B2 JP3599948 B2 JP 3599948B2 JP 9559397 A JP9559397 A JP 9559397A JP 9559397 A JP9559397 A JP 9559397A JP 3599948 B2 JP3599948 B2 JP 3599948B2
- Authority
- JP
- Japan
- Prior art keywords
- tuner
- modulator
- locked loop
- circuit
- ground pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/50—Tuning indicators; Automatic tuning control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
- H04N5/775—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
- H04N5/7755—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver the recorder being connected to, or coupled with, the antenna of the television receiver
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Noise Elimination (AREA)
- Structure Of Printed Boards (AREA)
- Superheterodyne Receivers (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Transmitters (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、RF(高周波)変調器内蔵型TV(テレビジョン)チューナに係わり、特に、ビデオテープレコーダ(VTR)などの映像機器に使用される、RF変調器及びTVチューナを一体化したRF変調器内蔵型TVチューナに関する。
【0002】
【従来の技術】
近年、VTRなどの映像機器においては、RF変調器とTVチューナとを一つの金属筺体内に組み込んで一体化としたRF変調器内蔵型TVチューナを使用するようになっている。
【0003】
ここで、図2は、かかる従来のRF変調器内蔵型TVチューナ、即ち、RF変調器及びTVチューナを一つの金属筺体内に一体的に組み込んだ構成の一例を示す概要図である。
【0004】
図2に示されるように、RF変調器内蔵型TVチューナは、全体がひとつの金属材料からなる筺体14内に一枚の配線基板11が配置され、該配線基板11上に、RF変調器部1とTVチューナ部2とを構成しているものである。
【0005】
そして、RF変調器部1は、第一の位相同期ループ(PLL)回路3、第一のRF増幅器5、分配器6、第二のRF増幅器7、混合器8などを有している。また、前記第一の位相同期ループ(PLL)回路3には、第一の基準発振回路3aと図示しない第一の電圧制御発振器(VCO)となどが備えられており、この第一の基準発振回路3aに基準周波数設定用の水晶振動子3cが接続され、この第一の基準発振回路3aと水晶振動子3cとによって第一の基準発振器3bを構成するようにしている。なお、この第一の基準発振器3bは、例えば4MHzの周波数で発振する。
【0006】
一方、TVチューナ部2は、少なくとも、入力部12と、第三のRF増幅器13と、第二の位相同期ループ(PLL)回路10とを備えており、該第二の位相同期ループ(PLL)回路10は、第二の基準発振回路10aと図示しない第二の電圧制御発振器(VCO)となどを具備している。そして、前記RF変調器部1に備えられた水晶振動子3cと前記第二の位相同期ループ(PLL)回路10の第二の基準発振回路10aとは、前記配線基板11上に配設された配線パターン17で接続され、前記水晶振動子3cと第二の基準発振回路10aとによって、例えば4MHzで発振する第二の基準発振器10bを構成するようにしている。
【0007】
従って、水晶振動子3cは、RF変調器部1の第一の位相同期ループ(PLL)回路3と、TVチューナ部2の第二の位相同期ループ(PLL)回路10とに共用されており、TVチューナ部2には、基準周波数設定用の水晶振動子3cは配置されていない。また、前記入力部12には、図示していないが受信信号を選択するアンテナ同調回路や中間信号と同じ周波数の外部信号を除去する中間周波トラップ回路等を構成するコイルが前記配線基板11上に配置されている。
【0008】
また、前記配線基板11上には、前記筺体14に近接するとともに、前記RF変調器部1及び前記TVチューナ部2の双方にわたって、第一の接地パターン15が設けられている。
そして、前記配線パターン17は、第一の接地パターン15とTVチューナ部2の入力部12、第三のRF増幅器13との間に配置されている。また、第二の接地パターン16は、前記RF変調器部1と、前記TVチューナ部2との間に設けられており、該第二の接地パターン16によって、RF変調器部1とTVチューナ部2とがそれぞれ電気的にシールドされている。
なお、前記筺体14に、第一の接地パターン15と、第二の接地パターン16とが電気的に接続されており、アース電位となる。
【0009】
また、前記第二の接地パターン16の所定の位置には、第二の接地パターン16が分離された開口16aが形成され、この開口16aを通って、前記RF変調器部1側に配置されている水晶振動子3cとTVチューナ部2の第二の位相同期ループ(PLL)回路10の第二の基準発振回路10aとを接続する配線パターン17が配置されている。
【0010】
また、前記水晶振動子3cと第二の位相同期ループ(PLL)回路10とを接続する前記配線パターン17は、前記第一の接地パターン15と、TVチューナ部2の入力部12と第三のRF増幅器13との間を引き回されており、よって入力部12と第三のRF増幅器13との近傍に配置されている。
【0011】
なお、前記第一の接地パターン15と、前記第二の接地パターン16と、前記配線パターン17とは、配線基板11上に銅箔などをエッチング加工することによって形成されている。
【0012】
以上のような構成において、RF変調器部1側に設けられた入力端子4からのTV信号が第一の増幅器5、分配器6、第二の増幅器7、混合器8などを経て出力端子9から図示しないTV受信機に入力され、一方、分配器6で分配されたTV信号がTVチューナ部2に入力される。
また、映像信号入力端子3dからの映像信号、及び音声信号入力端子3eからの音声信号が図示しない変調回路において、前記第一の位相同期ループ(PLL)回路3からの搬送波を変調し、RF信号として混合器8を介して出力端子9に導かれるようになっている。
【0013】
そして、RF変調器部1の第一の位相同期ループ(PLL)回路3は、この搬送波の周波数の設定などに用いられ、また、TVチューナ部2の第二の位相同期ループ(PLL)回路10は、選局に用いられる。
【0014】
【発明が解決しようとする課題】
しかしながら、従来のRF変調器内蔵型TVチューナにおいては、RF変調器部1の第一の位相同期ループ(PLL)回路3と、TVチューナ部2の第二の位相同期ループ(PLL)回路10とで水晶振動子3cを共用するために配設した配線パターン17上には、RF変調器部1の第一の位相同期ループ(PLL)回路3の第一の基準発振器3bと、TVチューナ部2の第二の位相同期ループ(PLL)回路10の第二の基準発振器10bとのそれぞれの発振信号の基本波とその高調波が流れており、しかも、この配線パターン17が、TVチューナ部2の入力部12と第三のRF増幅器13との近傍に配置されていることから、配線パターン17上を流れる第一の基準発振器3b、及び第二の基準発振器10bの基準周波数の信号の高調波が、前記入力部12のコイルなどに飛びつき易くなっており、飛びついた高調波がTVチューナ部2の各回路で歪みを発生する原因となり、この歪みによって、表示画面にビート妨害が現れるという問題を生じることがある。
【0015】
本発明は、この問題点を解決するもので、その目的は、表示画面にビート妨害を生じることのないRF変調器内蔵型TVチューナを提供することにある。
【0016】
【課題を解決するための手段】
本発明のRF変調器内蔵型TVチューナは、筺体と、該筺体内に配置される配線基板と、該波線基板上に互いに隣接して設けられたRF変調器部及びTVチューナ部とを有し、前記RF変調器部には第一の位相同期ループ回路と該第一の位相同期ループ回路に接続された基準周波数設定用の水晶振動子とを設けると共に、前記TVチューナ部には入力部と第二の位相同期ループ回路とを設け、前記配線基板上には前記入力部と前記筺体との間の領域に配設された第一の接地パターンと、前記第一の接地パターンに前記配線基板上で接続された状態で前記RF変調器部と前記入力部との間の領域に配設された第二の接地パターンとを設け、記配線基板上には前記水晶振動子と前記第二の位相同期ループ回路とを接続するための配線パターンを設け、該配線パターンを前記各接地パターンに沿って前記第一の接地パターンと前記筺体との間、及び前記第二の接地パターンと前記水晶振動子との間に配置した。
【0018】
【発明の実施の形態】
以下、本発明の実施の形態を図面を参照して詳細に説明する。
図1は、本発明による実施の形態のRF変調器内蔵型TVチューナの構成を示す概要図である。
【0019】
なお、図1において、図2の従来例に示された構成と同じ構成については、同一部番を付している。
【0020】
図1に示されるように、本発明の実施の形態のRF変調器内蔵型TVチューナの第一の接地パターン15には、前記RF変調器部1側と、前記TVチューナ部2側とにそれぞれ開口15a、15bが設けられている点、配線パターン17が、第一の接地パターン15と筺体14との間に設けられている点、第一の接地パターン15と第二の接地パターン16とが配線基板11上で互いに接続されている点において、図2に示される従来のRF変調器内蔵型TVチューナと構成が異なっているが、その他の点の構成については、従来のRF変調器内蔵型TVチューナと同じである。
すなわち、配線パターン17は各接地パターン15、16に沿って第一の接地パターン15と筺体14との間、及び第二の接地パターン16と水晶振動子3cとの間に配置される。
【0021】
この場合、本発明の実施の形態のRF変調器内蔵型TVチューナにおいて、第一の接地パターン15は、前記RF変調器部1及び前記TVチューナ部2の双方に設けられているとともに、筺体14に近接して設けられている。
【0022】
そして、前記配線パターン17の一端は、前記開口15aを通ってRF変調器部1内に引き回されて、該RF変調器部1の水晶振動子3cに接続され、また、前記配線パターン17の他端は、前記開口15bを通ってTVチューナ部2内に引き回されて、該TVチューナ部2の第二の位相同期ループ(PLL)回路10の第二の基準発振回路10aに接続されている。
【0023】
これによって、前記RF変調器部1側に配置されている水晶振動子3cと第一の基準発振回路3aとによって、前記第一の位相同期ループ(PLL)回路3の第一の基準発振器3bが構成されるとともに、前記配線パターン17を介して接続された水晶振動子3cと第二の基準発振回路10aとによって、前記第二の位相同期ループ(PLL)回路10の第二の基準発振器10bが構成される。
【0024】
このとき、前記配線パターン17と、TVチューナ2の入力部12と第三のRF増幅器13との間には、第一の接地パターン15が配置されていることから、配線パターン17は、入力部12と第三のRF増幅器13とから第一の接地パターン15によって、従来と比較して離れた位置に配置されていることになる。換言すれば、第一の接地パターン15が、配線パターン17と、入力部12などとを分離している。この配線パターン17の配置によって、配線パターン17上を流れる第一の基準発振器3b、第二の基準発振器10bの基準周波数の信号の高調波が、コイルなどが配置された入力部12や第三のRF増幅器13などに飛び移ることが少ない。
【0025】
また、更に、配線パターン17が、第一の接地パターン15と筺体14との間に配置されていることによって、アース電位である部材に配線パターン17が、挟まれていることからも配線パターン17上を流れる前記高調波が放射しても、金属材からなる筺体14に吸収され、その分コイルなどが配置された入力部12や第三のRF増幅器13などに飛び移ることが、より一層少ない。
【0026】
前記構成による本発明の実施の形態のRF変調器内蔵型TVチューナは、概略、次のように動作する。
【0027】
始めに、RF変調器部1を動作させる場合について述べると、図示しない第一の電圧制御発振器(VCO)から出力される発振信号は、水晶振動子3cを用いた第一の基準発振器3bによって、その周波数が安定化する。
【0028】
このとき、第一の電圧制御発振器(VCO)から出力される発振信号(搬送波)は、映像信号入力端子3dに供給される映像信号、及び音声信号入力端子3eに供給される音声信号によって変調され、混合器8に入力される。また、分配器6から第二のRF増幅器7を介して供給されるRF信号も混合器8に入力される。そして、アンテナ出力端子9からいずれかのRF出力信号としてテレビジョン受像機のアンテナ入力端子(図示せず)に供給される。
【0029】
次に、TVチューナ部2を動作させる場合について述べると、図示しない第二の電圧制御発振器(VCO)から出力される局部発振信号は、前記RF変調器部1側に配置された水晶振動子3cと第二の位相同期ループ(PLL)回路10の第二の基準発振回路10aとからなる第二の基準発振器10bによって、その周波数が安定化する。
【0030】
このとき、第二の電圧制御発振器(VCO)から出力される局部発振信号によって、入力部12及び第三のRF増幅器13を通って供給されるTV放送信号が、選局され、選局されたTV放送信号に対応する中間周波(IF)信号が得られる。
【0031】
そして、選局されたTV放送信号に対応する中間周波信号は、中間周波信号出力端子10cから次段の中間周波信号処理回路(図示せず)に供給される。
【0032】
なお、本発明の実施の形態において、第一の位相同期ループ回路3側と第二の位相同期ループ回路10側との間で基準周波数設定用の水晶振動子3cを共用する際に、水晶振動子3cをRF変調器部1側に配置した実施例について説明したが、TVチューナ部2側に水晶振動子3cを配置するようにしても良い。
【0033】
【発明の効果】
以上のように、本発明によれば、配線基板上には水晶振動子と第二の位相同期ループ回路とを接続するための配線パターンを設け、配線パターンを各接地パターンに沿って第一の接地パターンと筺体との間、及び第二の接地パターンと水晶振動子との間に配置したので、従来の金属筺体内に一体化したRF変調器内蔵型TVチューナに比較して、配線パターンに流れる基準発振器の発振信号の高調波が、入力部のコイルに飛びつき難くなることから入力部などの発振周波数信号との間でのビート妨害などの問題が生じ難いという効果を奏する。
【図面の簡単な説明】
【図1】本発明によるRF変調器内蔵型TVチューナの実施の形態の構成を示す概要図である。
【図2】従来のRF変調器内蔵型TVチューナの構成を示す概要図である。
【符号の説明】
1 RF変調器部
2 TVチューナ部
3 第一の位相同期ループ(PLL)回路
3a 第一の基準発振回路
3c 水晶振動子
5、7、13 RF増幅器
10 第二の位相同期ループ(PLL)回路
10a 第二の基準発振回路
11 配線基板
12 入力部
14 筺体
15 第一の接地パターン
16 第二の接地パターン
17 配線パターン[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a TV (television) tuner with a built-in RF (high frequency) modulator, and in particular, an RF modulator integrated with an RF modulator and a TV tuner used for video equipment such as a video tape recorder (VTR). The present invention relates to a built-in TV tuner.
[0002]
[Prior art]
2. Description of the Related Art In recent years, in video equipment such as a VTR, a TV tuner with a built-in RF modulator has been used in which an RF modulator and a TV tuner are integrated in a single metal housing.
[0003]
Here, FIG. 2 is a schematic view showing an example of such a conventional TV tuner with a built-in RF modulator, that is, an example of a configuration in which the RF modulator and the TV tuner are integrated into one metal casing.
[0004]
As shown in FIG. 2, in the TV tuner with a built-in RF modulator, one wiring board 11 is disposed in a
[0005]
The RF modulator section 1 has a first phase locked loop (PLL)
[0006]
On the other hand, the
[0007]
Therefore, the
[0008]
In addition, a
The
Note that a
[0009]
At a predetermined position of the
[0010]
Further, the
[0011]
The
[0012]
In the configuration described above, the TV signal from the input terminal 4 provided on the RF modulator section 1 side is output to the
In addition, a video signal from the video
[0013]
The first phase locked loop (PLL)
[0014]
[Problems to be solved by the invention]
However, in a conventional TV tuner with a built-in RF modulator, the first phase locked loop (PLL)
[0015]
An object of the present invention is to solve this problem, and an object of the present invention is to provide a TV tuner with a built-in RF modulator that does not cause a beat disturbance on a display screen.
[0016]
[Means for Solving the Problems]
An RF modulator built-in TV tuner of the present invention includes a housing, a wiring board disposed in the housing, and an RF modulator section and a TV tuner section provided adjacent to each other on the wavy line board. A first phase locked loop circuit and a crystal oscillator for setting a reference frequency connected to the first phase locked loop circuit provided in the RF modulator section, and an input section provided in the TV tuner section. A second phase-locked loop circuit, a first ground pattern disposed on the wiring board in an area between the input section and the housing, and a wiring board on the first ground pattern. A second ground pattern disposed in a region between the RF modulator unit and the input unit in a state where the crystal unit and the second unit are connected on the wiring board. Set the wiring pattern to connect to the phase locked loop circuit. , Between the housing and the first ground pattern along a wiring pattern on the respective ground patterns, and was disposed between the crystal oscillator and said second ground pattern.
[0018]
BEST MODE FOR CARRYING OUT THE INVENTION
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
FIG. 1 is a schematic diagram showing a configuration of a TV tuner with a built-in RF modulator according to an embodiment of the present invention.
[0019]
In FIG. 1, the same components as those shown in the conventional example of FIG. 2 are denoted by the same reference numerals.
[0020]
As shown in FIG. 1, the
That is, the
[0021]
In this case, in the TV tuner with a built-in RF modulator according to the embodiment of the present invention, the
[0022]
Then, one end of the
[0023]
Thus, the
[0024]
At this time, since the
[0025]
Further, since the
[0026]
The TV tuner with a built-in RF modulator according to the embodiment of the present invention having the above-described configuration operates roughly as follows.
[0027]
First, a case where the RF modulator section 1 is operated will be described. An oscillation signal output from a first voltage-controlled oscillator (VCO) (not shown) is generated by a
[0028]
At this time, the oscillation signal (carrier) output from the first voltage controlled oscillator (VCO) is modulated by the video signal supplied to the video
[0029]
Next, a case where the
[0030]
At this time, the TV broadcast signal supplied through the
[0031]
Then, an intermediate frequency signal corresponding to the selected TV broadcast signal is supplied from an intermediate frequency
[0032]
In the embodiment of the present invention, when the first phase-locked
[0033]
【The invention's effect】
As described above, according to the present invention, a wiring pattern for connecting the crystal oscillator and the second phase locked loop circuit is provided on the wiring board, and the wiring pattern is formed along the first ground pattern along each ground pattern. Since it is arranged between the ground pattern and the housing, and between the second ground pattern and the crystal unit, compared to the conventional RF modulator built-in TV tuner integrated in the metal housing, the wiring pattern is Since the harmonics of the oscillating signal of the reference oscillator that flows do not easily jump to the coil of the input section, there is an effect that problems such as beat interference with the oscillating frequency signal of the input section and the like hardly occur.
[Brief description of the drawings]
FIG. 1 is a schematic diagram showing a configuration of an embodiment of a TV tuner with a built-in RF modulator according to the present invention.
FIG. 2 is a schematic diagram showing a configuration of a conventional TV tuner with a built-in RF modulator.
[Explanation of symbols]
REFERENCE SIGNS LIST 1
Claims (1)
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9559397A JP3599948B2 (en) | 1997-04-14 | 1997-04-14 | TV tuner with built-in RF modulator |
GB9805392A GB2324425B (en) | 1997-04-14 | 1998-03-16 | TV tuner with a built-in RF modulator |
MYPI98001637A MY121700A (en) | 1997-04-14 | 1998-04-13 | Tv tuner with a built-in rf modulator |
KR1019980013030A KR100262777B1 (en) | 1997-04-14 | 1998-04-13 | High-frequency modulator built-in tv tuner |
CN98101402A CN1110946C (en) | 1997-04-14 | 1998-04-14 | High-frequency modulator built-in TV. tuner |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9559397A JP3599948B2 (en) | 1997-04-14 | 1997-04-14 | TV tuner with built-in RF modulator |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH10290403A JPH10290403A (en) | 1998-10-27 |
JP3599948B2 true JP3599948B2 (en) | 2004-12-08 |
Family
ID=14141878
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9559397A Expired - Fee Related JP3599948B2 (en) | 1997-04-14 | 1997-04-14 | TV tuner with built-in RF modulator |
Country Status (5)
Country | Link |
---|---|
JP (1) | JP3599948B2 (en) |
KR (1) | KR100262777B1 (en) |
CN (1) | CN1110946C (en) |
GB (1) | GB2324425B (en) |
MY (1) | MY121700A (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100418812B1 (en) * | 2001-11-13 | 2004-02-18 | 엘지이노텍 주식회사 | Rf modulation circuit integrated with rf switch |
JP3917848B2 (en) * | 2001-11-30 | 2007-05-23 | アルプス電気株式会社 | Resonant circuit shield structure |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1022857A (en) * | 1996-07-01 | 1998-01-23 | Alps Electric Co Ltd | Video equipment, incorporating rf modulator and tv tuner |
-
1997
- 1997-04-14 JP JP9559397A patent/JP3599948B2/en not_active Expired - Fee Related
-
1998
- 1998-03-16 GB GB9805392A patent/GB2324425B/en not_active Expired - Fee Related
- 1998-04-13 KR KR1019980013030A patent/KR100262777B1/en not_active IP Right Cessation
- 1998-04-13 MY MYPI98001637A patent/MY121700A/en unknown
- 1998-04-14 CN CN98101402A patent/CN1110946C/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1110946C (en) | 2003-06-04 |
GB9805392D0 (en) | 1998-05-06 |
CN1196635A (en) | 1998-10-21 |
GB2324425A (en) | 1998-10-21 |
GB2324425B (en) | 2000-11-29 |
KR19980081337A (en) | 1998-11-25 |
JPH10290403A (en) | 1998-10-27 |
KR100262777B1 (en) | 2000-08-01 |
MY121700A (en) | 2006-02-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1002371B1 (en) | Multi-tuner receiver | |
JPH09294088A (en) | Tuner circuit | |
US5475876A (en) | Tuner unit having electromagnetically isolated UHF and VHF section with no noise | |
JPH0964770A (en) | Tuner integrally receiving ground broadcasting and satellite broadcasting | |
JPH11122133A (en) | Television tuner | |
JPH1022857A (en) | Video equipment, incorporating rf modulator and tv tuner | |
JP3599948B2 (en) | TV tuner with built-in RF modulator | |
JP2559005B2 (en) | Double super tuner | |
JP3573591B2 (en) | High frequency electronic equipment | |
US7196738B2 (en) | Tuner integrated circuit and television tuner using the same circuit | |
JP3923405B2 (en) | Low noise converter | |
KR100699310B1 (en) | Multi-tuner receiver | |
MXPA98002887A (en) | Tv tuner with an integr rf modulator | |
JP3055399B2 (en) | High frequency signal processing unit | |
JPH1127173A (en) | Double conversion tuner | |
JPH03273715A (en) | High frequency signal amplifying circuit | |
JPH06216639A (en) | Oscillation output circuit | |
JPH07307666A (en) | High frequency processor and pll synthesizer device | |
JPH1041811A (en) | Pll integrated circuit | |
JPH07231408A (en) | Tuner device | |
JPH1041846A (en) | High-frequency signal processing unit | |
JPH10322201A (en) | Oscillation circuit | |
JP2003219292A (en) | Television tuner | |
JPH09298347A (en) | Printed wiring board | |
JPH1056380A (en) | Signal generator using yig tuning frequency |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040106 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040302 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20040907 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20040915 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070924 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080924 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080924 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090924 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |