JP3591734B1 - Signal processing unit and its inspection method - Google Patents

Signal processing unit and its inspection method Download PDF

Info

Publication number
JP3591734B1
JP3591734B1 JP2003339872A JP2003339872A JP3591734B1 JP 3591734 B1 JP3591734 B1 JP 3591734B1 JP 2003339872 A JP2003339872 A JP 2003339872A JP 2003339872 A JP2003339872 A JP 2003339872A JP 3591734 B1 JP3591734 B1 JP 3591734B1
Authority
JP
Japan
Prior art keywords
signal
recording
information
processing unit
signal processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003339872A
Other languages
Japanese (ja)
Other versions
JP2005108314A (en
Inventor
正彦 畔野
勇 森脇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2003339872A priority Critical patent/JP3591734B1/en
Application granted granted Critical
Publication of JP3591734B1 publication Critical patent/JP3591734B1/en
Publication of JP2005108314A publication Critical patent/JP2005108314A/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

【課題】 LSIテスタの性能以上に高速動作する信号処理ユニットの検査を効率的に行う検査方法の提供。 【解決手段】 外部ROMから検査用所定情報を符号化回路3に取込むと、各種情報付加、スクランブル処理後記録信号生成回路5が8−16変調し、外部ROMから検査用変調前情報を記録信号生成回路5に取込むと直接8−16変調し、EFMPLUS信号とWGATE信号がテストが判定ユニットTUで、カウンタ18の計数のEFMPLUS信号変化点のクリアでランレングスを得てデコード回路21a〜21nで計数デコードし、WGATE信号でのホールドで計数値C2〜C15を検知しレングスの発生頻度を期待値と比較し、アップダウンカウンタ27をEFMPLUS信号の論理値“1”と論理値“0”でアップダウンしDSV値を得て期待値と比較し、高速動作の信号処理ユニットをランレングスの発生頻度とDSV値により高精度で効率的に検査可能になる。
【選択図】 図2





PROBLEM TO BE SOLVED: To provide an inspection method for efficiently inspecting a signal processing unit operating at a higher speed than the performance of an LSI tester. SOLUTION: When predetermined information for inspection is taken into an encoding circuit 3 from an external ROM, a recording signal generation circuit 5 after adding various information and scrambling performs 8-16 modulation, and records information before modulation for inspection from an external ROM. When the signal is taken into the signal generation circuit 5, the signal is directly subjected to 8-16 modulation, and the EFMPLUS signal and the WGATE signal are tested by the judgment unit TU, and the run length is obtained by clearing the EFMPLUS signal change point of the count of the counter 18 to obtain the decode circuits 21a to 21n. The count value C2 to C15 is detected by holding the WGATE signal, the frequency of occurrence of the length is compared with the expected value, and the up / down counter 27 is set to the logical value "1" and the logical value "0" of the EFMPLUS signal. Up / down, DSV value is obtained and compared with expected value, and high-speed operation signal processing unit is calculated based on run length occurrence frequency and DSV value. Inspection can be performed with high accuracy and efficiency.
[Selection] Figure 2





Description

本発明は、情報記録再生装置に組み込まれ、記録媒体への記録信号の信号処理を行う信号処理ユニットとその検査方法に関する。   The present invention relates to a signal processing unit that is incorporated in an information recording / reproducing apparatus and performs signal processing of a signal recorded on a recording medium, and a method of inspecting the signal processing unit.

情報記録再生装置による光ディスクなどの記録媒体に対する情報の記録時の符号化方法や変調方法は近年著しく進歩し、記録密度の向上、再生時の閾値のふらつきによる読出エラーの発生や記録・再生時のサーボエラー信号の変動防止などが実現されつつあり、情報記録再生装置の符号化回路や変調回路を含む信号処理回路はLSI化されると共に、記録媒体に対する情報の記録速度が急速に高速化されている。
例えば、データの書込が可能なCD−R、CD−RWなどのCDでは、1倍速記録時の書込基準クロックはほぼ4.3MHzであるが、現在普及している48倍速記録装置では、書込基準クロックは200MHzを越えることになる。同様にDVD−R、DVD−RWなどのDVDでは、1倍速記録時の書込基準クロックはほぼ26.2MHzであり、これが16倍速記録装置になると、書込基準クロック400MHzを越えることになる。
このことに関連して、例えば、後記する特許文献1には、DVDに使用されるデジタル変調装置として、変換すべきデータ語に対して、複数の変換表から、所定のラン長制限を満足し、NRZI信号の低周波成分の抑圧が最大の符号語が得られる変換表が選択され、選択された変換表に基づいてデータ語を符号語に変換するデジタル変調装置が開示されている。
In recent years, coding and modulating methods for recording information on a recording medium such as an optical disk by an information recording / reproducing apparatus have been remarkably advanced, and the recording density has been improved, a reading error has occurred due to a fluctuation of a threshold value during reproducing, and a recording / reproducing error has occurred. Prevention of fluctuations in servo error signals is being realized, and signal processing circuits including an encoding circuit and a modulation circuit of an information recording / reproducing apparatus have been integrated into an LSI, and the recording speed of information on a recording medium has been rapidly increased. I have.
For example, in a CD such as a CD-R or a CD-RW in which data can be written, a writing reference clock at the time of 1 × -speed recording is approximately 4.3 MHz. The write reference clock will exceed 200 MHz. Similarly, in a DVD such as a DVD-R or a DVD-RW, the write reference clock at the time of 1 × speed recording is approximately 26.2 MHz, and if this is a 16 × speed recording device, the write reference clock exceeds 400 MHz.
In connection with this, for example, Japanese Patent Application Laid-Open No. H11-216, as a digital modulator used for a DVD, satisfies a predetermined run length limit from a plurality of conversion tables for a data word to be converted. , A digital modulation apparatus is disclosed that selects a conversion table that provides a codeword that maximizes the suppression of low-frequency components of an NRZI signal, and converts a data word into a codeword based on the selected conversion table.

ところで、この種の情報記録再生装置のLSI化された信号処理回路では、製造工程内において、専用のLSIテスタを使用して正常動作の検査が行われているが、LSIテスタは、動作時周波数と動作判定を行う場合のLSI出力の判定精度とに限界があり、書込基準クロックが前述のように、400MHzを越えるようになると、性能限界を越えてしまい実動作速度での高精度の検査が困難になっている。
一般に情報記録再生装置の信号処理回路のLSIは、機能が1チップ化されデータ再生の信号処理回路も含まれているので、エンコードデータ処理回路の最終出力信号を、RF信号の2値化後の再生信号に代えて、再生信号処理回路に入力し、再生結果を判断することにより、同一LSI内でエンコードデータ処理回路と再生信号処理回路を同時に検査することも考えられる。
しかし、エンコードデータ処理回路の最終出力信号である記録信号を、再生信号処理回路に入力して検査する方法では、必ずしもエンコードデータ処理回路の機能が検査できるものではない。例えば、回路が故障しDSV値(Digital Sum Value)が最適になるような変調コードが選択されなくても、ディスク再生信号処理回路は正常な再生動作を行う場合もある。
また、エンコードデータ処理回路と再生信号処理回路は共通に使用可能な回路が多いが、前述のような検査を行う場合には、それぞれが同時に動作する必要があり、共通に使用可能な回路も別々に設ける必要があり、回路点数が増大するという問題もある。
By the way, in a signal processing circuit of this type of information recording / reproducing apparatus which is formed into an LSI, a normal operation test is performed by using a dedicated LSI tester in a manufacturing process. However, there is a limit to the accuracy of the LSI output when performing the operation determination. As described above, when the write reference clock exceeds 400 MHz, the performance limit is exceeded, and a high-precision inspection at the actual operation speed is performed. Has become difficult.
Generally, an LSI of a signal processing circuit of an information recording / reproducing apparatus has a single-chip function and includes a signal processing circuit for data reproduction. Therefore, the final output signal of the encoded data processing circuit is converted into a binary signal of an RF signal. It is also conceivable that the encoded data processing circuit and the reproduced signal processing circuit are simultaneously tested in the same LSI by inputting the reproduced signal to the reproduced signal processing circuit and judging the reproduction result.
However, the method of inputting the recording signal, which is the final output signal of the encoded data processing circuit, to the reproduced signal processing circuit and inspecting it does not always enable the function of the encoded data processing circuit to be inspected. For example, the disk reproduction signal processing circuit may perform a normal reproduction operation even when a circuit fails and a modulation code that optimizes the DSV value (Digital Sum Value) is not selected.
In addition, there are many circuits that can be used in common for the encode data processing circuit and the reproduction signal processing circuit. However, when performing the above-described inspection, they need to operate simultaneously, and the circuits that can be used in common are also separate. And the number of circuits increases.

ディスク再生装置の動作検査に関しては、後記する特許文献2には、所定周波数の基準クロックに基づき疑似EMF信号を作成し、通常モードとテストモードの選択により、セレクタ部により外部からの再生信号或いは疑似EFM信号が選択されて、DSPに入力され、再生動作の動作確認を行うディスク再生装置が開示されている。
特開平9−16744号公報 特開平10−312637号公報
Regarding the operation inspection of the disk reproducing apparatus, Japanese Patent Application Laid-Open No. H11-163873 describes that a pseudo EMF signal is generated based on a reference clock having a predetermined frequency, and a normal mode and a test mode are selected. There is disclosed a disk reproducing apparatus in which an EFM signal is selected and input to a DSP to check an operation of a reproducing operation.
JP-A-9-16744 JP-A-10-312637

特許文献1には、情報記録再生装置の信号処理ユニットの検査の技術的思想は存在せず、また、特許文献2によるとLSIテスタの性能を越える高速度で動作するLSIに適用可能であるが、再生動作に限定されると共に、回路構成が複雑になるという問題がある。   Patent Literature 1 has no technical idea of testing a signal processing unit of an information recording / reproducing device, and according to Patent Literature 2, it can be applied to an LSI that operates at a higher speed than the performance of an LSI tester. However, there is a problem that the operation is limited to the reproducing operation and the circuit configuration becomes complicated.

本発明は、前述したようなこの種の情報記録再生装置の信号処理ユニットの正常動作の検査の現状に鑑みてなされたものであり、その第1の目的は、LSIテスタの性能を越える高速度で動作し、その動作特性を外部から簡単に読取可能な情報記録再生装置の信号処理ユニットを提供することにある。
また、本発明の第2の目的は、LSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査を、簡単な手順で効率的に行うことが可能な検査方法を提供することにある。
SUMMARY OF THE INVENTION The present invention has been made in view of the above-mentioned current situation of checking the normal operation of a signal processing unit of an information recording / reproducing apparatus of this kind, and a first object of the present invention is to provide a high-speed operation exceeding the performance of an LSI tester. The present invention is to provide a signal processing unit of an information recording / reproducing apparatus which operates under the above-mentioned conditions and whose operating characteristics can be easily read from the outside.
Further, a second object of the present invention is to provide a test capable of efficiently performing a highly accurate test of a signal processing unit of an information recording / reproducing apparatus operating at a high speed exceeding the performance of an LSI tester by a simple procedure. It is to provide a method.

前記第1の目的を達成するために、請求項1記載の第1の発明は、記録媒体に対して情報の記録・再生を行う情報記録再生装置に組み込まれ、前記情報の符号化・復号化処理を行い、前記記録媒体への記録信号の特性判定が行われる信号処理ユニットであり、記録される情報に対して、所定のフォーマットに従って、アドレス情報を含む諸情報を付加し、所定のスクランブルコードによりスクランブル処理を行い、誤り訂正符号及び誤り検出符号を付加して符号化を行う符号化手段と、該符号化手段により符号化された前記情報を、予め設定した所定の変調方式で変調することにより、前記記録媒体への記録信号を生成する記録信号生成手段と、該記録信号作成手段で作成された記録信号を前記記録媒体に記録する書込基準クロックを生成するPLLと、前記記録信号のランレングスを、前記書込基準クロックに基づいて計測するランレングス計測手段と、該ランレングス計測手段が計測した特定ランレングスの所定期間内の発生頻度を集計する集計手段と、該集計手段が集計した前記発生頻度を外部から読み取る読取手段とを有することを特徴とするものである。 In order to achieve the first object, a first invention according to claim 1 is incorporated in an information recording / reproducing apparatus for recording / reproducing information on / from a recording medium, and encodes / decodes the information. A signal processing unit that performs processing and determines characteristics of a recording signal on the recording medium, and adds various information including address information to information to be recorded according to a predetermined format, and a predetermined scrambling code. Encoding means for performing scrambling processing by adding an error correction code and an error detection code to perform encoding, and modulating the information encoded by the encoding means with a predetermined modulation scheme set in advance. A recording signal generating means for generating a recording signal for recording on the recording medium, and a write reference clock for recording the recording signal generated by the recording signal generating means on the recording medium. PLL and the run length of the recording signal, and the run length measuring means for measuring on the basis of the write reference clock, aggregation means the run-length measuring means counts the frequency of occurrence of the predetermined period of the specific run length measured And reading means for externally reading the occurrence frequency counted by the counting means.

第1の発明に係る信号処理ユニットは、記録媒体に対して情報の記録・再生を行う情報記録再生装置に組み込まれ、情報の符号化・復号化処理を行い、記録媒体への記録信号の特性判定が行われるが、符号化手段によって、記録される情報に対して、所定のフォーマットに従って、アドレス情報を含む諸情報が付加され、所定のスクランブルコードによりスクランブル処理が行われ、誤り訂正符号及び誤り検出符号が付加されて符号化が行われ、記録信号生成手段によって、符号化手段により符号化された情報が、予め設定した所定の変調方式で変調されて、記録媒体への記録信号が生成され、PLLにより生成された書込基ランレングス計測手段準クロックによって、信号作成手段で作成された記録信号が記録媒体に記録される。そして、ランレングス計測手段によって、記録信号のランレングスが、書込基準クロックに基づいて計測され、集計手段によって、ランレングス計測手段が計測した特定ランレングスの所定期間内の発生頻度が集計され、読取手段によって、集計手段が集計した発生頻度が、LSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの記録媒体への記録信号の特性を示すデータとして外部から読み取られる。 A signal processing unit according to a first aspect of the present invention is incorporated in an information recording / reproducing apparatus that records / reproduces information on / from a recording medium, encodes / decodes information, and obtains characteristics of a signal recorded on the recording medium. Although a determination is made, various information including address information is added to the information to be recorded by a coding means in accordance with a predetermined format, a scrambling process is performed by a predetermined scrambling code, and an error correction code and an error are corrected. The detection code is added and the encoding is performed, and the information encoded by the encoding means is modulated by the recording signal generating means by a predetermined modulation method set in advance to generate a recording signal on the recording medium. The recording signal generated by the signal generating means is recorded on a recording medium by the write base run length measuring means quasi-clock generated by the PLL. Then, the run length of the recording signal is measured based on the write reference clock by the run length measuring means, and the frequency of occurrence of the specific run length measured by the run length measuring means within a predetermined period is counted by the counting means, The reading means reads the occurrence frequency counted by the counting means from the outside as data indicating the characteristics of the signal recorded on the recording medium of the signal processing unit of the information recording / reproducing apparatus operating at a higher speed than the performance of the LSI tester.

同様に前記第1の目的を達成するために、請求項2記載の第2の発明は、記録信号のDSV値を計測するDSV値計測手段が、第1の発明にさらに設けられ、読取り手段が前記DSV値をも外部から読み取ることを特徴とするものである。   Similarly, in order to achieve the first object, according to a second aspect of the present invention, a DSV value measuring means for measuring a DSV value of a recording signal is further provided in the first invention, and a reading means is provided. The DSV value is also read from the outside.

第2の発明によると、第1の発明での作用に加えて、読取手段によって、DSV値計測手段が計測したDSV値が、LSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの記録媒体への記録信号の特性を示すデータとして外部から読み取られる。   According to the second invention, in addition to the operation of the first invention, the reading means converts the DSV value measured by the DSV value measuring means into a signal of the information recording / reproducing apparatus operating at a high speed exceeding the performance of the LSI tester. The data is read from the outside as data indicating the characteristics of the recording signal on the recording medium of the processing unit.

同様に前記第1の目的を達成するために、請求項3記載の第3の発明は、第1の発明または第2の発明に対して、記録される情報の所定量を検査用所定情報として、予め格納する第1の格納手段がさらに設けられていることを特徴とするものである。   Similarly, in order to achieve the first object, a third invention according to claim 3 is a method according to the first invention or the second invention, wherein a predetermined amount of information to be recorded is determined as predetermined information for inspection. , A first storage means for storing in advance is further provided.

第3の発明によると、第1の発明或いは第2の発明での作用に加えて、第1の格納手段から、検査用所定情報が読み出され、読み出された検査用所定情報を使用することにより、記録される情報の外部からの取り込みを不要として、記録媒体への記録信号の特性を示すデータが外部から容易に読み取られる。   According to the third invention, in addition to the operation of the first invention or the second invention, predetermined inspection information is read from the first storage means, and the read predetermined inspection information is used. Thus, it is not necessary to take in the information to be recorded from the outside, and the data indicating the characteristics of the recording signal to the recording medium can be easily read from the outside.

同様に前記第1の目的を達成するために、請求項4記載の第4の発明は、第1の発明または第2の発明に対して、符号化された変調前の情報の所定量を検査用変調前情報として、予め格納する第2の格納手段がさらに設けられていることを特徴とするものである。   Similarly, in order to achieve the first object, a fourth aspect of the present invention is directed to a fourth aspect of the present invention, in which a predetermined amount of coded information before modulation is checked with respect to the first or second aspect. A second storage means for storing in advance as the pre-modulation information is further provided.

第4の発明によると、第1の発明或いは第2の発明での作用に加えて、第2の格納手段から、検査用所定情報が読み出され、読み出された検査用変調前情報を使用することにより、記録される情報の外部からの取り込みと符号化処理を不要として、記録媒体への記録信号の特性を示すデータが、外部からより容易に読み取られる。   According to the fourth invention, in addition to the operation of the first invention or the second invention, predetermined inspection information is read from the second storage means, and the read non-modulation information for inspection is used. By doing so, it becomes unnecessary to take in the recorded information from outside and encode the data, and the data indicating the characteristics of the recording signal to the recording medium can be more easily read from outside.

前記第2の目的を達成するために、請求項5記載の第5の発明は、第3の発明の信号処理ユニットの検査方法であり、第1の格納手段から読み出した検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間生成させる生成ステップと、該生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップとを有することを特徴とするものである。 In order to achieve the second object, a fifth invention according to a fifth invention is the signal processing unit inspection method according to the third invention, wherein the inspection method is based on predetermined inspection information read from the first storage means. Generating a recording signal for a predetermined period of time by a recording signal generating means, reading the frequency of occurrence of the recording signal generated in the generation step for each run length , comparing the frequency with an expected value of the normal frequency of occurrence, and performing signal processing. And a judging step for judging the normality of the unit.

第5の発明によると、第3の発明の信号処理ユニットに対して、生成ステップで、第1の格納手段から読み出した検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間生成させ、判定ステップで、生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性が判定されて、第3の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査が、記録される情報の外部からの取り込みなしに効率的に実行される。 According to the fifth invention, in the signal processing unit of the third invention, in the generation step, a recording signal is generated by the recording signal generation means for a predetermined time based on the predetermined inspection information read from the first storage means. In the determining step, the frequency of occurrence of the recording signal generated in the generating step for each run length is read and compared with the expected value of the normal frequency of occurrence to determine the normality of the signal processing unit. A high-precision inspection of a signal processing unit of an information recording / reproducing apparatus which operates at a high speed exceeding the performance of an LSI tester can be efficiently executed without taking in recorded information from outside.

同様に前記第2の目的を達成するために、請求項6記載の第6の発明は、第4の発明の信号処理ユニットの検査方法であり、第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させる生成ステップと、該生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップとを有することを特徴とするものである。 Similarly, in order to achieve the second object, a sixth aspect of the present invention is the signal processing unit inspection method according to the fourth aspect, wherein the inspection method read from the second storage means is used. A generation step of generating a recording signal for a predetermined time by the recording signal generation means based on the pre-modulation information; reading a frequency of occurrence of the recording signal generated in the generation step for each run length , and comparing the frequency with an expected value of a normal frequency of occurrence; And a judging step of judging the normality of the signal processing unit.

第6の発明によると、第4の発明の信号処理ユニットに対して、生成ステップで、第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させ、判定ステップで、生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性が判定されて、第4の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査が、記録される情報の外部からの取り込みと符号化処理なしにより効率的に実行される。 According to the sixth invention, in the signal processing unit of the fourth invention, in the generation step, the recording signal is generated by the recording signal generation means based on the pre-modulation information for inspection read from the second storage means. A predetermined time is generated, and in a determination step, the occurrence frequency of each run length of the recording signal generated in the generation step is read and compared with an expected value of the normal occurrence frequency, and the normality of the signal processing unit is determined. The high-precision inspection of the signal processing unit of the information recording / reproducing apparatus operating at a high speed exceeding the performance of the LSI tester according to the fourth aspect of the present invention can be performed efficiently without taking in the recorded information from outside and encoding. You.

同様に前記第2の目的を達成するために、請求項7記載の第7の発明は、第3の発明の信号処理ユニットの検査方法であり、第1の格納手段から読み出された検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間発生させる生成ステップと、該生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップとを有することを特徴とするものである。 Similarly, in order to achieve the second object, a seventh invention according to the seventh invention is the signal processing unit inspection method according to the third invention, wherein the inspection method read from the first storage means is used. A generation step of generating a recording signal for a predetermined time by the recording signal generation means based on the predetermined information; reading a DSV value of the recording signal generated in the generation step; comparing the read value with an expected value of the DSV value in a normal state; And a judging step of judging the normality of the signal processing unit.

第7の発明によると、第3の発明の信号処理ユニットに対して、生成ステップで、第1の格納手段から読み出された検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間発生させ、判定ステップで、生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性が判定されて、第3の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査が、記録される情報の外部からの取込なしに効率的に実行される。 According to the seventh invention, in the signal processing unit of the third invention, in the generation step, the recording signal generation unit determines the recording signal based on the inspection predetermined information read from the first storage unit. Raises time, in the determination step, read the DSV value of the recording signal generated by the generation step, as compared to the expected value of the DSV value at the time of normal, the normality of the signal processing unit is determined, the third invention A high-precision inspection of a signal processing unit of an information recording / reproducing apparatus operating at a high speed exceeding the performance of an LSI tester of the type described above is efficiently executed without taking in recorded information from outside.

同様に前記第2の目的を達成するために、請求項8記載の第8の発明は、第4の発明の信号処理ユニットの検査方法であり、第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させる生成ステップと、該生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップとを有することを特徴とするものである。 Similarly, in order to achieve the second object, an eighth invention according to the eighth invention is the signal processing unit inspection method according to the fourth invention, wherein the inspection method read from the second storage means. A generating step of generating a recording signal by a recording signal generating means for a predetermined time based on the pre-modulation information; reading a DSV value of the recording signal generated in the generating step; comparing the read DSV value with an expected value of a normal DSV value; And a judging step of judging the normality of the signal processing unit.

第8の発明によると、第4の発明の信号処理ユニットに対して、生成ステップで、第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させ、判定ステップで、生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性が判定されて、第4の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査が、記録される情報の外部からの取り込みと符号化処理なしにより効率的に実行される。 According to the eighth invention, in the generation step, the recording signal is generated by the recording signal generation means based on the pre-modulation information for inspection read from the second storage means in the signal processing unit of the fourth invention. The signal processing unit is generated for a predetermined time, and in the determination step, the DSV value of the recording signal generated in the generation step is read and compared with the expected value of the DSV value in a normal state to determine the normality of the signal processing unit. A high-precision inspection of a signal processing unit of an information recording / reproducing apparatus operating at a high speed exceeding the performance of the LSI tester of the present invention is efficiently performed without taking in recorded information from outside and encoding.

同様に前記第2の目的を達成するために、請求項9記載の第9の発明は、PLLを発振周波数一定となる制御で動作させ、実際の記録動作と同一の発振周波数で、書込基準クロックを発生させ、該基準クロックに基づき作成される記録信号によって、第5の発明ないし第8の発明の何れかの発明の信号処理ユニットの検査を行うことを特徴とするものである。   Similarly, in order to achieve the second object, in a ninth aspect of the present invention, a PLL is operated under control to make the oscillation frequency constant, and the write reference is made at the same oscillation frequency as the actual recording operation. A clock is generated, and the signal processing unit according to any one of the fifth to eighth aspects of the invention is inspected using a recording signal generated based on the reference clock.

第9の発明によると、第5の発明ないし第8の発明の何れかの発明での作用に加えて、PLLを発振周波数一定となる制御で動作させ、実際の記録動作と同一の発振周波数で、書込基準クロックを発生させ、該基準クロックに基づき作成される記録信号によって、信号処理ユニットの検査が、実記録時と同様の基準クロックでの動作雰囲気下で行われる。   According to the ninth aspect, in addition to the effect of any one of the fifth to eighth aspects, the PLL is operated under control to make the oscillation frequency constant, and the PLL operates at the same oscillation frequency as the actual recording operation. A write reference clock is generated, and the signal processing unit is inspected under the same operating atmosphere with the reference clock as in actual recording, by using a recording signal generated based on the reference clock.

第1の発明、即ち、記録媒体に対して情報の記録・再生を行う情報記録再生装置に組み込まれ、前記情報の符号化・復号化処理を行い、前記記録媒体への記録信号の特性判定が行われる信号処理ユニットであり、記録される情報に対して、所定のフォーマットに従って、アドレス情報を含む諸情報を付加し、所定のスクランブルコードによりスクランブル処理を行い、誤り訂正符号及び誤り検出符号を付加して符号化を行う符号化手段と、該符号化手段により符号化された前記情報を、予め設定した所定の変調方式で変調することにより、前記記録媒体への記録信号を生成する記録信号生成手段と、該記録信号作成手段で作成された記録信号を前記記録媒体に記録する書込基準クロックを生成するPLLと、前記記録信号のランレングスを、前記書込基準クロックに基づいて計測するランレングス計測手段と、該ランレングス計測手段が計測した特定ランレングスの所定期間内の発生頻度を集計する集計手段と、該集計手段が集計した前記発生頻度を外部から読み取る読取手段とを有することを特徴とする発明の効果は以下の通りである。 The first invention, that is, incorporated in an information recording / reproducing apparatus that records / reproduces information on / from a recording medium, performs encoding / decoding processing of the information, and determines characteristics of a recording signal on the recording medium. This is a signal processing unit that performs various kinds of information including address information according to a predetermined format, performs scrambling with a predetermined scrambling code, and adds an error correction code and an error detection code to the recorded information. Encoding means for performing encoding by means of the encoding means, and a recording signal generation for producing a recording signal on the recording medium by modulating the information encoded by the encoding means with a predetermined modulation scheme set in advance. Means, a PLL for generating a write reference clock for recording the recording signal created by the recording signal creation means on the recording medium, and a run length of the recording signal. Run length measuring means for measuring based on Kishokomi reference clock, a collecting unit for said run length measuring means counts the frequency of occurrence of the predetermined period of the specific run length measured, the frequency of said population meter unit has aggregated The effect of the invention characterized by having a reading means for reading from the outside is as follows.

第1の発明によると、符号化手段によって、記録される情報に対して、所定のフォーマットに従って、アドレス情報を含む諸情報が付加され、所定のスクランブルコードによりスクランブル処理が行われ、誤り訂正符号及び誤り検出符号が付加されて符号化が行われ、符号化された情報が、記録信号生成手段によって、予め設定した所定の変調方式で変調されて、記録媒体への記録信号が生成され、PLLにより生成された書込基ランレングス計測手段準クロックによって、信号作成手段で作成された記録信号が記録媒体に記録される。
この場合、第1の発明によると、ランレングス計測手段によって、記録信号のランレングスが、書込基準クロックに基づいて計測され、集計手段によって、ランレングス計測手段が計測した特定ランレングスの所定期間内の発生頻度が集計されるので、集計された発生頻度を信号処理ユニットの記録信号の特性データとして、読取手段によって外部から読み取ることにより、LSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの第1の特性の判定を効率的に行うことが可能になる。
According to the first invention, various information including address information is added to the information to be recorded by the encoding means in accordance with a predetermined format, a scrambling process is performed by a predetermined scrambling code, and an error correction code and The error detection code is added and the encoding is performed, and the encoded information is modulated by a recording signal generating means by a predetermined modulation method set in advance to generate a recording signal on a recording medium, and the PLL The recording signal created by the signal creation unit is recorded on the recording medium by the generated write base run length measurement unit quasi-clock.
In this case, according to the first invention, the run length of the recording signal is measured by the run length measuring means based on the write reference clock, and the total time is calculated by the predetermined length of the specific run length measured by the run length measuring means. The frequency of occurrence of the information is counted, so that the totalized occurrence frequency is read from the outside as characteristic data of the recording signal of the signal processing unit by the reading means, so that the information recording / reproducing which operates at a high speed exceeding the performance of the LSI tester can be performed. It is possible to efficiently determine the first characteristic of the signal processing unit of the device.

第1の発明に、記録信号のDSV値を計測するDSV値計測手段がさらに設けられた第2の発明によると、第1の発明で得られる効果に加えて、読取手段によって、DSV値計測手段が計測したDSV値を、記録媒体への記録信号の特性データとして、読取手段によって外部から読み取ることによって、LSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの第2の特性の判定を効率的に行うことも可能になる。   According to the second aspect of the present invention, wherein the DSV value measuring means for measuring the DSV value of the recording signal is further provided in the first aspect, in addition to the effect obtained in the first aspect, the DSV value measuring means is provided by the reading means. The reading means reads the DSV value measured by the reading means as characteristic data of a recording signal on a recording medium from the outside, thereby obtaining a second signal processing unit of the information recording / reproducing apparatus which operates at a high speed exceeding the performance of the LSI tester. It is also possible to efficiently determine the characteristics.

第1の発明または第2の発明に対して、記録される情報の所定量を検査用所定情報として、予め格納する第1の格納手段がさらに設けられている第3の発明によると、第1の発明或いは第2の発明で得られる効果に加えて、第1の格納手段から、検査用所定情報が読み出され、読み出された検査用所定情報を使用することにより、記録される情報の外部からの取り込みを不要として、記録媒体への記録信号の特性を判定するデータを外部から容易に読み取ることが可能になる。   In contrast to the first or second invention, according to the third invention, further provided is a first storage means for previously storing a predetermined amount of information to be recorded as predetermined information for inspection. In addition to the effect obtained by the invention of the second aspect, the predetermined information for inspection is read from the first storage means, and by using the read predetermined information for inspection, the information to be recorded is obtained. This eliminates the need for external fetching and makes it possible to easily read externally the data for determining the characteristics of the recording signal on the recording medium.

第1の発明または第2の発明に対して、符号化された変調前の情報の所定量を検査用変調前情報として、予め格納する第2の格納手段がさらに設けられている第4の発明によると、第1の発明或いは第2の発明で得られる効果に加えて、第2の格納手段から、検査用所定情報が読み出され、読み出された検査用変調前情報を使用することにより、記録される情報の外部からの取り込みと符号化処理を不要として、記録媒体への記録信号の特性を判定するデータを、外部からより容易に読み取ることが可能になる。   A fourth invention according to the first invention or the second invention, further comprising a second storage means for previously storing a predetermined amount of encoded information before modulation as information before inspection for modulation. According to this, in addition to the effects obtained by the first invention or the second invention, the predetermined test information is read from the second storage means, and the read pre-modulation information is used. This eliminates the need for externally fetching and encoding the information to be recorded, and makes it easier to externally read data for determining the characteristics of a signal recorded on a recording medium.

第5の発明によると、第3の発明の信号処理ユニットに対して、生成ステップで、第1の格納手段から読み出した検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間生成させ、判定ステップで、生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性が判定されて、第3の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査を、記録される情報の外部からの取り込みなしに効率的に行うことが可能になる。 According to the fifth invention, in the signal processing unit of the third invention, in the generation step, a recording signal is generated by the recording signal generation means for a predetermined time based on the predetermined inspection information read from the first storage means. In the determining step, the frequency of occurrence of the recording signal generated in the generating step for each run length is read and compared with the expected value of the normal frequency of occurrence to determine the normality of the signal processing unit. It is possible to efficiently perform a high-precision inspection of a signal processing unit of an information recording / reproducing apparatus operating at a high speed exceeding the performance of an LSI tester without taking in recorded information from outside.

第6の発明によると、第4の発明の信号処理ユニットに対して、生成ステップで、第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させ、判定ステップで、生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性が判定されて、第4の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査を、記録される情報の外部からの取り込みと符号化処理なしに、より効率的に行うことが可能になる。 According to the sixth invention, in the signal processing unit of the fourth invention, in the generation step, the recording signal is generated by the recording signal generation means based on the pre-modulation information for inspection read from the second storage means. A predetermined time is generated, and in a determination step, the occurrence frequency of each run length of the recording signal generated in the generation step is read and compared with an expected value of the normal occurrence frequency, and the normality of the signal processing unit is determined. The high-precision inspection of the signal processing unit of the information recording / reproducing apparatus operating at a high speed exceeding the performance of the LSI tester according to the fourth aspect of the present invention can be performed more efficiently without taking externally recorded information and encoding processing. It is possible to do.

第7の発明によると、第3の発明の信号処理ユニットに対して、生成ステップで、第1の格納手段から読み出された検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間発生させ、判定ステップで、生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性が判定されて、第3の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査を、記録される情報の外部からの取込なしに効率的に行うことが可能になる。 According to the seventh invention, in the signal processing unit of the third invention, in the generation step, the recording signal generation unit determines the recording signal based on the inspection predetermined information read from the first storage unit. Raises time, in the determination step, read the DSV value of the recording signal generated by the generation step, as compared to the expected value of the DSV value at the time of normal, the normality of the signal processing unit is determined, the third invention It is possible to efficiently perform a high-precision inspection of a signal processing unit of an information recording / reproducing apparatus operating at a high speed exceeding the performance of an LSI tester without taking in recorded information from outside.

第8の発明によると、第4の発明の信号処理ユニットに対して、生成ステップで、第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させ、判定ステップで、生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性が判定されて、第4の発明のLSIテスタの性能を越える高速度で動作する情報記録再生装置の信号処理ユニットの高精度の検査を、記録される情報の外部からの取り込みと符号化処理なしに、より効率的に行うことが可能になる。 According to the eighth invention, in the generation step, the recording signal is generated by the recording signal generation means based on the pre-modulation information for inspection read from the second storage means in the signal processing unit of the fourth invention. The signal processing unit is generated for a predetermined time, and in the determination step, the DSV value of the recording signal generated in the generation step is read and compared with the expected value of the DSV value in a normal state to determine the normality of the signal processing unit. A more efficient inspection of a signal processing unit of an information recording / reproducing apparatus operating at a high speed exceeding the performance of the LSI tester of the present invention without taking in recorded information from outside and encoding. Becomes possible.

第9の発明によると、第5の発明ないし第8の発明の何れかの発明で得られる効果に加えて、PLLを発振周波数一定となる制御で動作させ、実際の記録動作と同一の発振周波数で、書込基準クロックを発生させ、該基準クロックに基づき作成される記録信号によって、信号処理ユニットの検査を、実記録時と同様の基準クロックでの動作雰囲気下で行うことが可能になる。   According to the ninth invention, in addition to the effect obtained by any one of the fifth invention to the eighth invention, the PLL is operated under control to make the oscillation frequency constant, and the same oscillation frequency as the actual recording operation is obtained. Then, the write reference clock is generated, and the inspection of the signal processing unit can be performed in the same operating atmosphere with the reference clock as in the actual recording by using the recording signal generated based on the reference clock.

[実施の形態]
本発明の一実施の形態を図1ないし図4を参照して説明する。
図1は本実施の形態のエンコードデータ処理ユニットの構成を示すブロック説明図、図2は本実施の形態のテスト判定ユニットの構成を示す回路説明図、図3は本実施の形態の記録動作時の信号波形図、図4は本実施の形態の基礎となるエンコードデータ処理ユニットの構成を示すブロック説明図である。
[Embodiment]
An embodiment of the present invention will be described with reference to FIGS.
FIG. 1 is a block diagram illustrating the configuration of an encoded data processing unit according to the embodiment, FIG. 2 is a circuit diagram illustrating the configuration of a test determination unit according to the embodiment, and FIG. 3 is a diagram illustrating a recording operation according to the embodiment. FIG. 4 is a block diagram showing the configuration of an encoded data processing unit which is the basis of the present embodiment.

DVD−Rへの記録再生を行う情報記録再生装置に組み込まれ、本実施の形態の基礎となる通常のエンコードデータ処理ユニットEUoは、図4に示すように構成されており、このエンコードデータ処理ユニットEUoには、情報の授受と記憶に基づき全体の動作を制御するバッファマネージャー6が設けられている。このバッファマネージャー6には、外部から記録情報などのユーザデータが入力されるホストインタフェース1、各種の情報が一時的に書込まれ、また読み出されるDRAMなどの一時記憶メモリ2、マイコンからのデータが入力されるマイコンインタフェース10、記録情報の符号化処理を行う符号化回路3、及び記録情報が符号化処理されて得られる符号化信号から、DVD−Rへの記録に使用する記録信号を作成する記録信号作成回路5が接続されている。
前述の符号化回路3には、ホストインタフェース1を介して入力される記録情報に、ID、リザーブ情報、エラー訂正用の横方向のPIパリティコード、エラー検出用のEDCコードを付加し、スクランブルコードでスクランブルする機能を有する第1の符号化回路3aと、縦方向のPOパリティコードを付加する機能を有する第2の符号化回路3bとが設けられている。
A normal encoded data processing unit EUo which is incorporated in an information recording / reproducing apparatus for recording / reproducing on a DVD-R and which forms the basis of the present embodiment is configured as shown in FIG. The EUo is provided with a buffer manager 6 that controls the entire operation based on transmission and reception of information. The buffer manager 6 has a host interface 1 to which user data such as recording information is input from the outside, a temporary storage memory 2 such as a DRAM in which various information is temporarily written and read, and data from a microcomputer. A recording signal used for recording on a DVD-R is created from the input microcomputer interface 10, the encoding circuit 3 for encoding the recording information, and the encoded signal obtained by encoding the recording information. The recording signal creation circuit 5 is connected.
The above-described encoding circuit 3 adds an ID, reserve information, a horizontal PI parity code for error correction, and an EDC code for error detection to the recording information input via the host interface 1 to generate a scramble code. And a second encoding circuit 3b having a function of adding a vertical PO parity code.

また、記録信号作成回路5は、符号化回路3で記録情報が符号化されて得られる符号化信号を、高密度記録が可能で、自己同期が取り易く、さらに信号伝送帯域が狭くて記録に適した記録信号に変調する機能を有しており、図4はDVDを記録対象とする場合で、記録信号作成回路5には、(2,10:8,16)変換に対応するEFMplus変換を実行する8−16変調回路12と、DVDへの書込動作を制御するDVD記録制御回路11とが設けられ、DVD記録制御回路11には、ディスク上のアドレス情報を再生するADIP再生回路7と、ディスクの回転数に同期した書込基準クロックを生成するWckPLL8とが接続されている。   Further, the recording signal creation circuit 5 is capable of recording the encoded signal obtained by encoding the recording information in the encoding circuit 3 with high density recording, easy self-synchronization, and a narrow signal transmission band for recording. FIG. 4 shows a case where a DVD is to be recorded, and the recording signal creation circuit 5 performs an EFMplus conversion corresponding to the (2, 10: 8, 16) conversion. And a DVD recording control circuit 11 for controlling a DVD writing operation. The DVD recording control circuit 11 includes an ADIP reproducing circuit 7 for reproducing address information on a disk, , And a WckPLL 8 that generates a write reference clock synchronized with the rotation speed of the disk.

一般に、この種の情報記録再生装置では、符号化処理された符号化信号を、前述したようにディスクへの記録に適する記録信号に変調して記録が行われ、例えばCDへの記録に際しては、EFM変換(Fight to Fourteen Moduration)方式で8−14変換が行われ、この変換方式では、同一ビット状態の連なり数をラン、符号化情報に許される最小ランをd、最大ランをk、記録情報の語長をm、符号化情報の語長をnとして、これを(d,k:m,n)変換で表すと、(2,10:8,17)変換に対応する。
この場合は、8ビットの記録情報が14ビットの符号と3ビットのマージンビットからなる17ビットの記録信号に変調され、この変調に際しては、変調された記録信号は、“1”のビット間に位置する“0”のビット数の最小が2、最大が10というランレングス制約を満足するように変調が行われる。また、マージンビットは、ランレングス制約を満足し、且つ符号化情報の直流成分の評価基準であるDSV値が小さくなるように、マージンビット候補中から選択して付加される。
ここで、DSV(Digital Sum Variation)とは、2状態を取るビット列の一方の状態のビットを+1、他方のビットを−1として、ビット列の先頭から行う累積演算であり、この演算で得られるDSV値を小さくすると低周波成分を抑圧して、記録・再生時にサーボエラー信号の変動を防止し、閾値のふらつきによる読出エラーの発生を防止できることが知られている。
Generally, in this type of information recording / reproducing apparatus, an encoded signal that has been encoded is modulated into a recording signal suitable for recording on a disc as described above, and recording is performed. For example, when recording on a CD, 8-14 conversion is performed by an EFM (Fight to Fourth Modulation) method. In this conversion method, the number of consecutive bits having the same bit state is run, the minimum run allowed for encoded information is d, the maximum run is k, the recording information is k. Is represented by (d, k: m, n) conversion, which corresponds to (2, 10: 8, 17) conversion.
In this case, the 8-bit recording information is modulated into a 17-bit recording signal consisting of a 14-bit code and a 3-bit margin bit. In this modulation, the modulated recording signal is interposed between "1" bits. Modulation is performed such that the minimum number of bits of “0” located is 2 and the maximum is 10, which satisfies the run-length constraint. The margin bits are selected from the margin bit candidates and added so as to satisfy the run-length constraint and to reduce the DSV value that is the evaluation criterion of the DC component of the encoded information.
Here, the DSV (Digital Sum Variation) is a cumulative operation performed from the head of the bit string with the bit in one state of the bit string taking two states being +1 and the other bit being -1. It is known that when the value is reduced, low frequency components can be suppressed to prevent fluctuation of a servo error signal at the time of recording / reproducing and to prevent occurrence of a reading error due to fluctuation of a threshold.

図4では、DVDを記録媒体とする場合で、記録信号生成回路5には、EFMplus変換方式で、(2,10:8,16)変換を行う8−16変調回路12が設けられ、8ビットの記録情報が、16ビットの記録信号に変調される。この場合、記録情報が与えられるごとに、複数の変換表から所定の手順に従って一つの変換表が選択されて、記録情報の符号化が行われ記録信号に変調される。先ず、直前の変換で得られる符号化信号の後端のラン長によって、接続部分で(2,10)のランレングス制約を満足するように、且つDSV値が小さくなるように、次の変換で使用される主または副変換表が選択される。
また、DSV値は、ランレングスが13となるものを含むコードを同期コードとして、自己同期が取り易くなるように設定されている。
このようにして、記録信号生成回路5の8−16変調回路12からは、記録情報が、図3(b)に示すようにEFMplus変換された記録信号であるEMFPLUS信号が出力され、DVD記録制御回路11からは、図3(a)に示すような書込制御信号であるWGATE信号が出力され、WGATE信号の論理値が“1”の期間に、DVDにEMFPLUS信号が記録される。
In FIG. 4, when a DVD is used as a recording medium, the recording signal generation circuit 5 is provided with an 8-16 modulation circuit 12 for performing (2, 10: 8, 16) conversion by the EFMplus conversion method, Is modulated into a 16-bit recording signal. In this case, each time recording information is provided, one conversion table is selected from a plurality of conversion tables according to a predetermined procedure, and the recording information is encoded and modulated into a recording signal. First, in the next conversion, the run length at the rear end of the coded signal obtained in the immediately preceding conversion is such that the connection length satisfies the (2,10) run-length constraint and the DSV value is small. The primary or secondary conversion table to be used is selected.
The DSV value is set so that self-synchronization can be easily performed by using a code including a code having a run length of 13 as a synchronization code.
In this way, the EMFPLUS signal, which is a recording signal obtained by subjecting the recording information to EFMplus conversion as shown in FIG. 3B, is output from the 8-16 modulation circuit 12 of the recording signal generation circuit 5, and the DVD recording control is performed. The WGATE signal, which is a write control signal as shown in FIG. 3A, is output from the circuit 11, and the EMFPLUS signal is recorded on the DVD while the logic value of the WGATE signal is "1".

ところで、本実施の形態のエンコードデータ処理ユニットEUは、図1に示すような構成を有し、本実施の形態の基礎となる図4で説明したエンコードデータ処理ユニットEUoに対して、バッファマネージャー6に、テストモード設定回路13、14の一方の入力端子がそれぞれ接続され、テストモード設定回路13、14の他方の入力端子には、テスト用データが入力自在となっており、テストモード設定回路13の出力端子が符号化回路3に接続され、テストモード設定回路14の出力端子が記録信号生成回路5に接続されている。
そして、本実施の形態では、図示せぬテストシステムに接続される外部ROMに、記録される情報の所定量が検査用所定情報として予め格納され、また、この外部ROMには、記録される情報の所定量が符号化された変調前の情報が、検査用変調前情報として予め格納されており、このROMから検査用所定情報、或いは検査用変調前情報がテスト用データとして選択されて、テストモード設定回路13或いはテストモード設定回路14に取込み可能な構成となっている。
本実施の形態のエンコードデータ処理ユニットEUのその他の部分の構成は、すでに図4を参照して説明した本実施の形態の基礎となるエンコードデータ処理ユニットEUoと同一なので、重複する説明は行わない。
By the way, the encoded data processing unit EU of the present embodiment has a configuration as shown in FIG. 1, and the buffer data manager EUo described with reference to FIG. The test mode setting circuits 13 and 14 are connected to one input terminals respectively, and the other input terminals of the test mode setting circuits 13 and 14 are capable of inputting test data. Are connected to the encoding circuit 3, and the output terminal of the test mode setting circuit 14 is connected to the recording signal generation circuit 5.
In the present embodiment, a predetermined amount of information to be recorded is stored in advance in an external ROM connected to a test system (not shown) as predetermined information for inspection. Is stored in advance as pre-modulation information for test, and the predetermined test information or pre-modulation information for test is selected as test data from this ROM, and The configuration can be taken in the mode setting circuit 13 or the test mode setting circuit 14.
The configuration of the other parts of the encoded data processing unit EU of the present embodiment is the same as the encoded data processing unit EUo which is the basis of the present embodiment already described with reference to FIG. .

さらに、本実施の形態には、図2に示すようなテスト判定ユニットTUが設けられ、このテスト判定ユニットTUには、EFMPLUS信号が入力されるフリップフロップ16が設けられ、フリップフロップ16の後段に、フリップフロップ16の入力端子が、第1の入力端子に、フリップフロップ16の出力端子が、第2の入力端子にそれぞれ接続されたEXOR回路17が配設され、EXOR回路17の出力端子は、カウンタ18のCLR端子とAND回路20の一方の入力端子に接続され、AND回路20の他方の入力端子にはWGATE信号が入力されている。
また、テスト判定ユニットTUには、AND回路24の出力端子がUp端子に、AND回路26の出力端子がDown端子に、それぞれ接続されたアップダウンカウンタ27が設けられ、AND回路24の一方の入力端子にはEFMPLUS信号が入力され、AND回路26の一方の入力端子には、EFMPLUS信号がNOT回路25を介して接続され、AND回路24、26の他方の入力端子にはWGATE信号が入力されている。
Further, the present embodiment is provided with a test determination unit TU as shown in Figure 2, this test determines unit TU, flip-flop 16 is provided EFMPLUS signal is input, the subsequent flip-flop 16 An EXOR circuit 17 is provided in which the input terminal of the flip-flop 16 is connected to the first input terminal, the output terminal of the flip-flop 16 is connected to the second input terminal, and the output terminal of the EXOR circuit 17 is The CLR terminal of the counter 18 is connected to one input terminal of the AND circuit 20, and the WGATE signal is input to the other input terminal of the AND circuit 20.
The test determination unit TU is provided with an up-down counter 27 connected to the output terminal of the AND circuit 24 at the Up terminal, the output terminal of the AND circuit 26 to the Down terminal, and one input terminal of the AND circuit 24. The EFMPLUS signal is input to the terminal, the EFMPLUS signal is connected to one input terminal of the AND circuit 26 via the NOT circuit 25, and the WGATE signal is input to the other input terminals of the AND circuits 24 and 26. I have.

カウンタ18の出力端子には、デコード回路21a〜21nが互いに並列に接続され、デコード回路21a〜21nの出力端子は、AND回路22a〜22nの一方の入力端子にそれぞれ接続され、AND回路22a〜22nの他方の入力端子には、AND回路20の出力端子がそれぞれ接続されている。
また、AND回路22a〜22nの出力端子には、それぞれカウンタ23a〜23nが接続され、PREPARE信号がNOT回路15を介して、フリップフロップ16、カウンタ18、アップダウンカウンタ27、及びカウンタ23a〜23nの制御端子に接続されている。
The output terminals of the counter 18 are connected in parallel with decode circuits 21a to 21n, and the output terminals of the decode circuits 21a to 21n are connected to one input terminals of the AND circuits 22a to 22n, respectively. The output terminal of the AND circuit 20 is connected to the other input terminal.
Counters 23a to 23n are connected to output terminals of the AND circuits 22a to 22n, respectively, and a PREPARE signal is transmitted via a NOT circuit 15 to the flip-flop 16, the counter 18, the up / down counter 27, and the counters 23a to 23n. Connected to control terminal.

以上に説明したような構成のエンコードデータ処理ユニットEUとテスト判定ユニットTUを有する本実施の形態の検査動作を説明する。
検査動作時には、被検査LSIと外部ROMが、検査専用ボードなどのテストシステムに接続され、この外部ROMには、検査用所定情報及び検査用変調前情報が予め格納されており、マイコンインタフェース10を介してのアクセスにより、検査用所定情報と検査用変調前情報の何れかを選択して取込可能になっている。
先ず、第1のテストモードが設定される場合について説明する。
第1のテストモードでは、マイコンの操作により、マイコンインタフェース10からの第1のテストモード信号により、テストモード設定回路13が第1のテストモードに設定され、マイコンインタフェース10を介して、WckPLL8に対して、CLV(Constant Linear Velocity)方式が指定され、16倍速では書込基準クロックは、26.16MHz×16=418.56MHzに設定される。
一般には、角速度一定のCAV(Constant Angular Velocity)方式が採用されるが、故障及び動作マージンのテストにCLV方式が指定されても問題はなく、この方式では、ディスクからのADIP再生信号が不要となり、WckPLL8によっては制御が容易となりテストが効率的に行われる。
The inspection operation of the present embodiment having the encoded data processing unit EU and the test determination unit TU configured as described above will be described.
At the time of the inspection operation, the LSI to be inspected and the external ROM are connected to a test system such as an inspection dedicated board. The external ROM stores predetermined information for inspection and information before modulation for inspection. Through this access, either the predetermined information for inspection or the pre-modulation information for inspection can be selected and taken in.
First, a case where the first test mode is set will be described.
In the first test mode, the test mode setting circuit 13 is set to the first test mode by the first test mode signal from the microcomputer interface 10 by the operation of the microcomputer, and the WckPLL 8 is Thus, the CLV (Constant Linear Velocity) method is specified, and at 16 × speed, the writing reference clock is set to 26.16 MHz × 16 = 418.56 MHz.
Generally, a CAV (Constant Angular Velocity) system with a constant angular velocity is employed. However, even if the CLV system is designated for a test of a failure and an operation margin, there is no problem. In this system, an ADIP reproduction signal from a disk becomes unnecessary. , WckPLL8, the control is facilitated and the test is performed efficiently.

次いで、マイコンインタフェース10を介して、符号化回路3に対して、付加情報の指定が行われ、ID、リザーブ情報、及びECC1ブロックの符号化データ量の指定が行われ、符号化スタート命令が発せられる。
この符号化スタート信号が、バッファマネージャー6を介して符号化回路3に入力されると、符号化回路3によって指定された付加情報は、バッファマネージャ6を介して一時記憶メモリ2に書き込まれる。
また、第1のテストモードの設定によって、外部ROMに予め格納されている記録される情報の所定量である検査用所定情報が読み出されて、読み出された検査用所定情報は、テストモード設定回路13を介して符号化回路3に入力される。そして、第1の符号化回路3aにおいて、一時記憶メモリ2から指定付加情報の取り込みを行いながら、スクランブルコードでのスクランブル化、セクタ単位ごとのEDCコードの生成、横方向のPIパリテイの生成が行われ、得られた符号化処理データは、バッファマネージャー6によって一旦一時記憶メモリ2に書き込まれ、再度読み出されて第2の符号化回路3bにおいて、縦方向のPOパリテイが生成された後に、バッファマネージャー6によって、一時記憶メモリ2にECCブロック単位で記録されて符号化処理が終了する。
この場合は、必要に応じて、符号化処理回路3による符号化の終了後に、一時記憶メモリ2から符号化データを読み出して、期待値と比較することにより、符号化回路3に対して高精度のテストを行なうことができる。
Next, additional information is specified to the encoding circuit 3 via the microcomputer interface 10, ID, reserve information, and the amount of encoded data of one ECC block are designated, and an encoding start command is issued. Can be
When the encoding start signal is input to the encoding circuit 3 via the buffer manager 6, the additional information specified by the encoding circuit 3 is written to the temporary storage memory 2 via the buffer manager 6.
According to the setting of the first test mode, predetermined information for inspection, which is a predetermined amount of information to be recorded and stored in advance in the external ROM, is read, and the read predetermined information for inspection is stored in the test mode. The data is input to the encoding circuit 3 via the setting circuit 13. Then, in the first encoding circuit 3a, while fetching the designated additional information from the temporary storage memory 2, scrambling with a scramble code, generation of an EDC code for each sector unit, and generation of a horizontal PI parity are performed. The obtained encoded processing data is temporarily written into the temporary storage memory 2 by the buffer manager 6, read out again, and generated in the second encoding circuit 3b after the PO parity in the vertical direction is generated. The manager 6 records the data in the temporary storage memory 2 in units of ECC blocks, and the encoding process ends.
In this case, if necessary, after the encoding by the encoding processing circuit 3 is completed, the encoded data is read from the temporary storage memory 2 and compared with the expected value, thereby providing the encoding circuit 3 with high precision. Can be tested.

本実施の形態では、第1のテストモード時には、以上に説明したようにして、符号化回路3で符号化されたデータに基づいて、記録信号生成回路5によって、記録信号の作成が行われる。
この場合、マイコンインタフェース10を介して、記録終了位置が、例えばECCの1ブロックに対応して設定され、記録開始指令が設定されるのと同時に、記録信号生成をADIP再生信号アドレスによらずに開始するマニュアル記録開始指令が設定される。
マニュアル記録開始指令が設定されると、符号化終了後のデータが、バッファマネージャー6を介して一時記憶メモリ2から読み出され、記録信号生成回路5に入力される。
そして、記録信号生成回路5において、すでに、図4を参照して説明したようにして、8−16変調回路12によって、8−16変調が行われ、書込用基準クロック418.56MHzに同期して、記録信号であるEFMPLUS信号が生成される。
In the present embodiment, in the first test mode, a recording signal is created by the recording signal generation circuit 5 based on the data encoded by the encoding circuit 3 as described above.
In this case, the recording end position is set via the microcomputer interface 10 corresponding to, for example, one block of the ECC, and at the same time when the recording start command is set, the recording signal generation is performed without depending on the ADIP reproduction signal address. A manual recording start command to start is set.
When the manual recording start command is set, the data after the encoding is read out from the temporary storage memory 2 via the buffer manager 6 and input to the recording signal generation circuit 5.
Then, in the recording signal generation circuit 5, as described with reference to FIG. 4, 8-16 modulation is performed by the 8-16 modulation circuit 12, and the recording signal generation circuit 5 synchronizes with the writing reference clock 418.56 MHz. Thus, an EFMPLUS signal which is a recording signal is generated.

一方、第2のテストモードが設定されると、外部ROMから予め格納されている符号化された変調前の情報の所定量である検査用変調前情報が、テストモード設定回路14を介して、記録信号生成回路5に直接入力され、この検査用変調前情報に基づいて、同様にして8−16変調回路12によって、8−16変調が行われ、書込用基準クロック418.56MHzに同期して、記録信号であるEFMPLUS信号が生成される。   On the other hand, when the second test mode is set, the test pre-modulation information, which is a predetermined amount of the coded pre-modulation information stored in advance from the external ROM, is output via the test mode setting circuit 14 via the test mode setting circuit 14. 8-16 modulation is performed by the 8-16 modulation circuit 12 in the same manner based on the pre-modulation information for inspection, which is directly input to the recording signal generation circuit 5, and synchronized with the write reference clock 418.56 MHz. Thus, an EFMPLUS signal which is a recording signal is generated.

本実施の形態の信号処理ユニットの検査は、記録信号生成回路5で生成されるEFMPLUS信号とWGATE信号が、図2に示すテスト判定ユニットTUに入力されることによって行われる。
この場合、フリップフロップ16とEXOR回路17によって、カウンタ18の計数動作が、EFMPLUS信号の変化点でクリアされ、EFMPLUS信号のランレングスが計測される。また、カウンタ18の計数値が、デコード回路21a〜21nによって、2カウント未満、2〜13の各カウント値、14カウント以上に、それぞれデコードされる。次いで、AND回路20とAND回路22a〜22nのそれぞれを介して、カウンタ23a〜23nの内で、EFMPLUS信号の変化点で、条件が成立したカウンタがインクリメントされ、WGATE信号の変化点で該カウンタがホールドされる。
この状態で、カウンタ23a〜23nの計数値C2〜C15が、マイコンインタフェース10を介して外部からテストのために読み取られる。
このようにすると、予め設定した記録情報を変調した場合の該記録信号に対する各レン
グスごとの発生頻度の期待値と、読み取った計数値を比較することにより、情報記録再生装置のLSIテスタの性能を越える超高速動作を行う信号処理ユニットが、各ランレングスの発生頻度に基づいて、高精度で効率的に検査される。
The inspection of the signal processing unit according to the present embodiment is performed by inputting the EFMPLUS signal and the WGATE signal generated by the recording signal generation circuit 5 to the test determination unit TU shown in FIG.
In this case, the counting operation of the counter 18 is cleared at the transition point of the EFMPLUS signal by the flip-flop 16 and the EXOR circuit 17, and the run length of the EFMPLUS signal is measured. Further, the count value of the counter 18 is decoded by the decode circuits 21a to 21n into count values of less than 2 counts, 2 to 13 count values, and 14 counts or more, respectively. Next, the counter satisfying the condition is incremented at the changing point of the EFMPLUS signal in the counters 23a to 23n via the AND circuit 20 and the AND circuits 22a to 22n, and the counter is incremented at the changing point of the WGATE signal. It is held.
In this state, the count values C2 to C15 of the counters 23a to 23n are read from the outside via the microcomputer interface 10 for a test.
In this way, the performance of the LSI tester of the information recording / reproducing apparatus is compared by comparing the read count value with the expected value of the occurrence frequency for each length of the recording signal when the preset recording information is modulated. A signal processing unit that performs an exceedingly high-speed operation is inspected efficiently with high precision based on the frequency of occurrence of each run length.

一方、アップダウンカウンタ27を、EFMPLUS信号の論理値が“1”の時にインクリメントさせ、EFMPLUS信号の論理値が“0”の時にデクリメントさせることによって、EFMPLUS信号のDSV値が計測され、期待値と比較することにより、情報記録再生装置のLSIテスタの性能を越える超高速動作を行う信号処理ユニットが、DSV値により、高精度で効率的に検査される。   On the other hand, the DSV value of the EFMPLUS signal is measured by incrementing the up / down counter 27 when the logical value of the EFMPLUS signal is “1” and decrementing it when the logical value of the EFMPLUS signal is “0”. By comparison, a signal processing unit that performs an ultra-high-speed operation exceeding the performance of the LSI tester of the information recording / reproducing apparatus can be inspected efficiently with high accuracy based on the DSV value.

以上に説明したように、本実施の形態によると、テストシステムに検査用所定情報及び検査用変調前情報が予め格納された外部ROMが設けられ、第1のテストモードが設定されると、マイコンインタフェース10を介するアクセスにより、外部ROMから検査用所定情報が選択されて、テストモード設定回路13から符号化回路3に取り込まれ、この検査用所定情報に基づいて、符号化回路3により所定のフォーマットに従って、ID、IED、リザーブ情報、EDC、パリテイコードの付加と、スクランブル処理との符号化処理が行われ、符号化処理が終了したデータが、記録信号生成回路5の8−16変調回路12で8−16変調されてEFMPLUS信号が生成され、DVD記録制御回路11によりWGATE信号が生成される。また、第2のテストモードが設定されると、マイコンインタフェース10を介するアクセスにより、外部ROMから検査用変調前情報が選択されて、テストモード設定回路14を介して、記録信号生成回路5に直接取り込まれ、取り込まれた検査用変調前情報に基づいて、EFMPLUS信号とWGATE信号が作成される。   As described above, according to the present embodiment, the test system is provided with the external ROM in which the predetermined information for inspection and the pre-modulation information for inspection are stored in advance, and when the first test mode is set, the microcomputer The predetermined information for inspection is selected from the external ROM by the access via the interface 10 and is taken into the encoding circuit 3 from the test mode setting circuit 13. Based on the predetermined information for inspection, the encoding circuit 3 uses the predetermined format. According to the above, the encoding process including the addition of the ID, the IED, the reserve information, the EDC, the parity code, and the scrambling process is performed, and the data after the encoding process is transmitted to the 8-16 modulation circuit 12 of the recording signal generation circuit 5. The EFMPLUS signal is generated by 8-16 modulation, and the WGATE signal is generated by the DVD recording control circuit 11. When the second test mode is set, the pre-modulation information for inspection is selected from the external ROM by access through the microcomputer interface 10, and is directly transmitted to the recording signal generation circuit 5 via the test mode setting circuit 14. The EFMPLUS signal and the WGATE signal are created based on the acquired pre-modulation information for inspection.

そして、何れのテストモードの場合でも、記録信号生成回路5から出力されるEFMPLUS信号とWGATE信号が、テスト判定ユニットTUに入力され、カウンタ18の計数動作が、EFMPLUS信号の変化点でクリアされ、EFMPLUS信号のランレングスが計測され、得られる計数値が、デコード回路21a〜21nにより、2カウント未満、2〜13の各カウント値、14カウント以上に、デコードされ、カウンタ23a〜23nの内で、EFMPLUS信号の変化点で、条件が成立したカウンタがインクリメントされ、WGATE信号の変化点でホールドされた計数値C2〜C15が、マイコンインタフェース10を介して外部からテストのために読み取られ、各ランレングスごとの発生頻度の期待値と比較されて、情報記録再生装置のLSIテスタの性能を越える超高速動作を行う信号処理ユニットの動作を各ランレングスの発生頻度に基づいて高精度で効率的に検査することが可能になる。
一方では、アップダウンカウンタ27を、EFMPLUS信号の論理値“1”でインクリメントし、論理値“0”でデクリメントすることにより、EFMPLUS信号のDSV値が計測され、期待値と比較することにより、情報記録再生装置のLSIテスタの性能を越える超高速動作を行う信号処理ユニットの動作をDSV値に基づいて高精度で効率的に検査することが可能になる。
In any of the test modes, the EFMPLUS signal and the WGATE signal output from the recording signal generation circuit 5 are input to the test determination unit TU, and the counting operation of the counter 18 is cleared at a change point of the EFMPLUS signal. The run length of the EFMPLUS signal is measured, and the obtained count value is decoded by the decode circuits 21a to 21n to less than 2 counts, 2 to 13 count values, and 14 counts or more, and among the counters 23a to 23n, At the changing point of the EFMPLUS signal, the counter that satisfies the condition is incremented, and the count values C2 to C15 held at the changing point of the WGATE signal are read from the outside via the microcomputer interface 10 for testing, and each run length is read. Is compared with the expected value of the frequency of occurrence for each It is possible to efficiently inspect with high accuracy based on the operation of the signal processing unit for ultra high speed operation exceeds the performance of the LSI tester of the reproducing apparatus on the occurrence frequency of each run length.
On the other hand, the DSV value of the EFMPLUS signal is measured by incrementing the up / down counter 27 by the logical value “1” of the EFMPLUS signal and decrementing it by the logical value “0”. The operation of the signal processing unit performing an ultra-high-speed operation exceeding the performance of the LSI tester of the recording / reproducing apparatus can be inspected with high accuracy and efficiency based on the DSV value.

なお、実施の形態では、検査用所定情報及び検査用変調前情報が予め格納された外部ROMから、マイコンインタフェース10を介してのアクセスにより、検査用所定情報と検査用変調前情報の何れかを選択して取込む場合を説明したが、本発明は、以上に説明した実施の形態に限定されるものではなく、例えば、テスト開始信号により、別途設けたカウンタから、検査用所定情報または検査用変調前情報に対応する連続データを出力する方式にしたり、さらに構成を簡単にするために、0データなどの固定データをテスト用データとして入力することも可能である。
また、実施の形態では、ランレングス2未満から14以上までを各カウンタで計数しているが、2未満、11、12、14以上は、CDやDVDの場合には不要なので、これらをまとめて1個のカウンタに対応させてもよい。
さらに、実施の形態では、WckPLL8は発振周波数一定に制御し、記録開始タイミングは、開始指令と同時にスタートするようにしているが、CAV方式でADIPアドレスと同期して、自動的にスタートするようにすると、WckPLL8の制御検査とADIP再生回路7の動作を同時に行うことができる。この場合は、テストシステムに信号発生器を加え、この信号発生器からADIP信号を、ADIP再生回路7及びWckPLL8に入力するとよい。
In the embodiment, any one of the predetermined test information and the pre-modulation information for inspection is accessed from the external ROM in which the predetermined information for test and the pre-modulation information for test are stored in advance through the microcomputer interface 10. Although the description has been given of the case of selecting and taking in, the present invention is not limited to the above-described embodiment. For example, a predetermined test information or a predetermined test information may be obtained from a separately provided counter by a test start signal. It is also possible to output continuous data corresponding to the pre-modulation information or to input fixed data such as 0 data as test data in order to further simplify the configuration.
In the embodiment, each counter counts run lengths from less than 2 to 14 or more. However, since values less than 2, 11, 12, and 14 are unnecessary in the case of CDs and DVDs, these are collected together. It may correspond to one counter.
Further, in the embodiment, the WckPLL 8 controls the oscillation frequency to be constant, and the recording start timing starts at the same time as the start command. However, the recording start timing is automatically synchronized with the ADIP address in the CAV system. Then, the control check of the WckPLL 8 and the operation of the ADIP reproduction circuit 7 can be performed simultaneously. In this case, a signal generator may be added to the test system, and the ADIP signal may be input to the ADIP reproduction circuit 7 and the WckPLL 8 from the signal generator.

本発明の一実施の形態のエンコードデータ処理ユニットの構成を示すブロック説明図である。FIG. 2 is a block diagram illustrating a configuration of an encoded data processing unit according to the embodiment of the present invention. 同実施の形態のテスト判定ユニットの構成を示す回路説明図である。FIG. 3 is a circuit diagram illustrating a configuration of a test determination unit according to the embodiment. 同実施の形態の記録動作時の信号波形図である。FIG. 3 is a signal waveform diagram during a recording operation of the embodiment. 同実施の形態の基礎となるエンコードデータ処理ユニットの構成を示すブロック説明図である。FIG. 3 is an explanatory block diagram illustrating a configuration of an encoded data processing unit that is a basis of the embodiment;

符号の説明Explanation of reference numerals

2 一時記憶メモリ
3 符号化回路
5 記録信号生成回路
6 バッファマネージャー
10 マイコンインタフェース
11 DVD記録制御回路
12 8−16変調回路
13、14 テストモード設定回路
18 カウンタ
21a〜21n デコード回路
23a〜23n カウンタ
27 アップダウンカウンタ
2 Temporary storage memory 3 Encoding circuit 5 Recording signal generation circuit 6 Buffer manager 10 Microcomputer interface 11 DVD recording control circuit 12 8-16 Modulation circuit 13, 14 Test mode setting circuit 18 Counter 21a-21n Decoding circuit 23a-23n Counter 27 Up Down counter

Claims (9)

記録媒体に対して情報の記録・再生を行う情報記録再生装置に組み込まれ、前記情報の符号化・復号化処理を行い、前記記録媒体への記録信号の特性判定が行われる信号処理ユニットであり、
記録される情報に対して、所定のフォーマットに従って、アドレス情報を含む諸情報を付加し、所定のスクランブルコードによりスクランブル処理を行い、誤り訂正符号及び誤り検出符号を付加して符号化を行う符号化手段と、
該符号化手段により符号化された前記情報を、予め設定した所定の変調方式で変調することにより、前記記録媒体への記録信号を生成する記録信号生成手段と、
該記録信号作成手段で作成された記録信号を前記記録媒体に記録する書込基準クロックを生成するPLLと、
前記記録信号のランレングスを、前記書込基準クロックに基づいて計測するランレングス計測手段と、
該ランレングス計測手段が計測した特定ランレングスの所定期間内の発生頻度を集計する集計手段と、
該集計手段が集計した前記発生頻度を外部から読み取る読取手段と
を有することを特徴とする信号処理ユニット。
A signal processing unit incorporated in an information recording / reproducing apparatus that records / reproduces information on / from a recording medium, performs encoding / decoding processing of the information, and determines characteristics of a signal recorded on the recording medium. ,
Encoding that adds various information including address information to a recorded information according to a predetermined format, performs scrambling with a predetermined scrambling code, and adds an error correction code and an error detection code to perform coding. Means,
Recording information generating means for generating a recording signal on the recording medium by modulating the information encoded by the encoding means with a predetermined modulation scheme set in advance;
A PLL for generating a write reference clock for recording the recording signal generated by the recording signal generating means on the recording medium;
Run length measuring means for measuring the run length of the recording signal based on the write reference clock;
Tabulation means for counting the frequency of occurrence of the specific run length measured by the run length measurement means within a predetermined period,
Reading means for reading the occurrence frequency counted by the counting means from the outside, and a signal processing unit.
記録信号のDSV値を計測するDSV値計測手段が、さらに設けられ、読取り手段が前記DSV値をも外部から読み取ることを特徴とする請求項1記載の信号処理ユニット。   2. The signal processing unit according to claim 1, further comprising DSV value measuring means for measuring a DSV value of the recording signal, wherein the reading means reads the DSV value also from outside. 記録される情報の所定量を、検査用所定情報として、予め格納する第1の格納手段がさらに設けられていることを特徴とする請求項1または請求項2記載の信号処理ユニット。   3. The signal processing unit according to claim 1, further comprising a first storage unit that stores a predetermined amount of information to be recorded as predetermined inspection information in advance. 符号化された変調前の情報の所定量を、検査用変調前情報として予め格納する第2の格納手段がさらに設けられていることを特徴とする請求項1または請求項2記載の信号処理ユニット。   3. The signal processing unit according to claim 1, further comprising a second storage unit that stores a predetermined amount of the coded information before modulation as pre-modulation information for inspection in advance. . 請求項3記載の信号処理ユニットの検査方法であり、
第1の格納手段から読み出した検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間生成させる生成ステップと、
該生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップと
を有することを特徴とする信号処理ユニットの検査方法。
A signal processing unit inspection method according to claim 3,
A generation step of generating a recording signal for a predetermined time by a recording signal generation unit based on the inspection predetermined information read from the first storage unit;
Reading the occurrence frequency of each run length of the recording signal generated in the generation step and comparing the frequency with an expected value of the normal occurrence frequency to determine the normality of the signal processing unit. Inspection method of processing unit.
請求項4記載の信号処理ユニットの検査方法であり、
第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させる生成ステップと、
該生成ステップで生成される記録信号のランレングスごとの発生頻度を読取り、正常発生頻度の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップと
を有することを特徴とする信号処理ユニットの検査方法。
It is an inspection method of the signal processing unit according to claim 4,
A generation step of generating a recording signal by the recording signal generation means for a predetermined time based on the pre-modulation information for inspection read from the second storage means;
Reading the occurrence frequency of each run length of the recording signal generated in the generation step and comparing the frequency with an expected value of the normal occurrence frequency to determine the normality of the signal processing unit. Inspection method of processing unit.
請求項3記載の信号処理ユニットの検査方法であり、
第1の格納手段から読み出された検査用所定情報に基づいて、記録信号生成手段により記録信号を所定時間発生させる生成ステップと、
該生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップと
を有することを特徴とする信号処理ユニットの検査方法。
A signal processing unit inspection method according to claim 3,
A generation step of generating a recording signal by a recording signal generation unit for a predetermined time based on the inspection predetermined information read from the first storage unit;
Reading a DSV value of the recording signal generated in the generation step, comparing the DSV value with an expected value of the DSV value in a normal state, and determining the normality of the signal processing unit. Inspection method.
請求項4記載の信号処理ユニットの検査方法であり、
第2の格納手段から読み出された検査用変調前情報に基づいて、記録信号生成手段により記録信号を所定時間発生させる生成ステップと、
該生成ステップで生成される記録信号のDSV値を読取り、正常時のDSV値の期待値と比較して、信号処理ユニットの正常性を判定する判定ステップと
を有することを特徴とする信号処理ユニットの検査方法。
It is an inspection method of the signal processing unit according to claim 4,
A generation step of generating a recording signal by the recording signal generation means for a predetermined time based on the pre-modulation information for inspection read from the second storage means;
Reading a DSV value of the recording signal generated in the generation step, comparing the DSV value with an expected value of the DSV value in a normal state, and determining the normality of the signal processing unit. Inspection method.
PLLを発振周波数一定となる制御で動作させ、実際の記録動作と同一の発振周波数で、書込基準クロックを発生させ、該基準クロックに基づき作成される記録信号によって、請求項5ないし請求項8の何れかに記載の信号処理ユニットの検査を行うことを特徴とする信号処理ユニットの検査方法。   9. The PLL is operated under control to keep the oscillation frequency constant, a write reference clock is generated at the same oscillation frequency as the actual recording operation, and a write signal generated based on the reference clock is used. A method for inspecting a signal processing unit, comprising: inspecting the signal processing unit according to any one of the above.
JP2003339872A 2003-09-30 2003-09-30 Signal processing unit and its inspection method Expired - Fee Related JP3591734B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003339872A JP3591734B1 (en) 2003-09-30 2003-09-30 Signal processing unit and its inspection method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003339872A JP3591734B1 (en) 2003-09-30 2003-09-30 Signal processing unit and its inspection method

Publications (2)

Publication Number Publication Date
JP3591734B1 true JP3591734B1 (en) 2004-11-24
JP2005108314A JP2005108314A (en) 2005-04-21

Family

ID=33509199

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003339872A Expired - Fee Related JP3591734B1 (en) 2003-09-30 2003-09-30 Signal processing unit and its inspection method

Country Status (1)

Country Link
JP (1) JP3591734B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009122566A1 (en) * 2008-04-01 2009-10-08 パイオニア株式会社 Reproduction apparatus and method, and computer program

Also Published As

Publication number Publication date
JP2005108314A (en) 2005-04-21

Similar Documents

Publication Publication Date Title
JP4045269B2 (en) Recording method and optical disc apparatus
EP0268454B1 (en) Optical disk recording and reproducing device
JP3722331B2 (en) Modulation apparatus and method, and recording medium
KR20000035065A (en) A method and an apparatus for modulating/demodulating data and a recording medium
US20040170104A1 (en) Encoding method and apparatus therefor, and optical-disk recording method and apparatus therefor
KR20040093375A (en) Data recording medium, data recording method, and apparatus
JP2007528566A (en) Error correction encoding method and apparatus, and error correction decoding method and apparatus
JP3591734B1 (en) Signal processing unit and its inspection method
TWI437560B (en) Method and apparatus of calibration for writing to an optical storage medium
KR20040108529A (en) Data recording medium, data recording method and device, and encode method and device
US6268812B1 (en) Optical rotating recording medium, data recording method, recording apparatus and reproducing apparatus
KR100537516B1 (en) Method and apparatus of rate 13/15 maximum transition run code encoding and decoding
JP2004265578A (en) Data recording/reproducing device and its method, and data encoding method
JPH11177433A (en) Demodulator, demodulation method and serving medium
JP2002100125A (en) Dc free encoding method and device, mastering device of recording medium, method of encoding binary number data and device for the same as well as recording medium
US7477585B2 (en) Error correction device and optical disk device
US7564752B2 (en) Disc signal evaluation apparatus and disc signal evaluation method
JP3714301B2 (en) Recording apparatus, recording method, reproducing apparatus, reproducing method, and recording medium
KR100604834B1 (en) Optical disc reproducing and recording apparatus capable of record testing using external buffer memory and driving method therefor
JP2004206867A (en) Data recording method and data recording medium
JPH06311042A (en) Digital modulator
US7372787B2 (en) Optical disc recording and reproducing apparatus permitting recording tests using external buffer memory and method of driving the apparatus
CN100395842C (en) Coding apparatus of DVD equipment and method thereof
JP4253196B2 (en) Information recording method, information reproducing method, and information recording medium
JP2019160385A (en) Data encoding method and data encoder

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040817

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040819

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080903

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080903

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090903

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090903

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100903

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110903

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110903

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120903

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130903

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees