JP3540685B2 - TS data filtering circuit in digital broadcast receiver - Google Patents

TS data filtering circuit in digital broadcast receiver Download PDF

Info

Publication number
JP3540685B2
JP3540685B2 JP27365199A JP27365199A JP3540685B2 JP 3540685 B2 JP3540685 B2 JP 3540685B2 JP 27365199 A JP27365199 A JP 27365199A JP 27365199 A JP27365199 A JP 27365199A JP 3540685 B2 JP3540685 B2 JP 3540685B2
Authority
JP
Japan
Prior art keywords
filter
data
filters
filtering
filtering circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP27365199A
Other languages
Japanese (ja)
Other versions
JP2001103385A (en
Inventor
豊実 山形
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP27365199A priority Critical patent/JP3540685B2/en
Publication of JP2001103385A publication Critical patent/JP2001103385A/en
Application granted granted Critical
Publication of JP3540685B2 publication Critical patent/JP3540685B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Television Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Description

【0001】
【産業上の利用分野】
この発明は、ディジタル放送受信機におけるTSデータフィルタリング回路に関し、特にたとえば優先順位に左右されることなくTSよりユーザが希望するデータを取得することができる、TSデータフィルタリング回路に関する。
【0002】
【従来の技術】
一般にディジタル放送受信機は、パラボラアンテナにより放送衛星や通信衛星から送信される放送電波を受信し、ディジタル放送受信チューナにより、トランスポンダの選択や電波を元のディジタル信号に戻すPSK復調や誤り訂正を行いMPEG2トランスポートストリーム(TS)を出力する。このMPEG2―TSをTSフィルタで、外部CPUのプログラムで予め設定されたパケットの識別番号(以下、「PID」という)によりフィルタリングしてホストコンピュータのメモリに格納する。これにより、視聴者は自分が希望するディジタル放送番組を自由に選択して楽しむことができるものである。
【0003】
【発明が解決しようとする課題】
しかしながら、ディジタル放送受信機における従来のTSデータフィルタリング回路は、複数のデータフィルタに優先順位を付けて管理するため、優先順位の低いフィルタの動作中に優先順位の高いフィルタが起動されると、優先順位の低いフィルタの処理動作が優先順位の高いフィルタに奪われ優先順位の低いフィルタによるデータフィルタリング処理動作が行われないと言う問題がある。
【0004】
それゆえに、この発明の主たる目的は、優先順位に左右されることなくTSからユーザーが必要とするデータを確実に取得できる、ディジタル放送受信機におけるTSデータフィルタリング回路を提供することである。
【0005】
【課題を解決するための手段】
この発明は、複数のデータフィルタを含み、各フィルタによって、トランスポートストリームから同一のパケット識別番号を有するがそれぞれ異なるデータ列を取り出すようにしたTSデータフィルタリング回路であって、複数のフィルタの各々はデータフィルタリングが終了したときフィルタリング完了信号を出力するようにし、さらにフィルタリング完了信号に応答して次期起動フィルタ番号を設定する次期起動番号設定レジスタ設け、1つのデータフィルタがデータ取得を終了すると次期起動フィルタ番号に従って次のフィルタを自動的に起動するようにしたことを特徴とする、ディジタル放送受信機におけるTSデータフィルタリング回路である。
【0006】
【作用】
優先順位は同一のPID内で発生するもので、そのPIDに対して複数のデータフィルタを利用してTSより必要なデータを取得させる場合、複数のデータフィルタを1つのフィルタセットとし、そのフィルタセットを構成する各データフィルタにそれぞれサイクリックに次期起動フィルタ番号を設定し、1つのデータフィルタを起動することで、そのデータフィルタがデータの取得を完了すると同時に次期起動フィルタが起動され、当該フィルタによって必要なデータが取得される。
【0007】
【発明の効果】
この発明によれば、データフィルタの優先順位に左右されることなくTSから目的とするデータを確実に取得することができる。
【0008】
この発明の上述の目的,その他の目的,特徴および利点は、図面を参照して行う以下の実施例の詳細な説明により一層明らかとなろう。
【0009】
【実施例】
図1に示す実施例のTSデータフィルタリング回路10は、専用のLSIで構成されるもので、ディジタル放送受信チューナ(図示せず)より出力されたTSを受けるPID判定部14を含み、このPID判定部14は外部CPU12により予め設定されたPIDと同一か否かを判定してPID−HIT信号を出力する。このTSデータフィルタリング回路10は、さらに、PID判定部14より出力されるPID−HIT信号を入力とする優先順位管理部16、PID判定部14を経由したTSを入力とするデータフィルタリング部18、および外部CPU12の指示に従ってフィルタ起動しあるいは次期フィルタ番号を設定するフィルタ起動・停止管理部20を含む。このフィルタ起動・停止管理部20からの起動(スタート)/停止(ストップ)信号に基づき優先順位管理部16からHITフィルタ番号を出力し、データフィルタリング部18およびフィルタ起動・停止管理部20にこのHITフィルタ番号を入力する。なお、フィルタ起動・停止管理部20は、次期起動番号レジスタ20aを有し、このレジスタ20aに次に起動すべきフィルタ番号が設定される。
【0010】
データフィルタリング部18ではPID判定部14を経由して入力されるTSからHITフィルタ番号により指定されたフィルタを用いてデータを取得してフィルタリングデータとして外部メモリ22に格納する。そして、データフィルタリング部18においてデータフィルタリングが終了すると、フィルタリング完了信号がフィルタ起動・停止管理部20に入力されて、次期フィルタが起動され、次のフィルタリングが行われる。
【0011】
EPG(Electric Program Guide:電子番組案内)の基データであるEIT(Event Information Table:番組関連情報テーブル)などのような比較的情報量の多いセクションを取得する場合、複数のデータフィルタにEITの取得を割り当てるのが一般的である。この場合、同一PIDに対して、複数のEITセクションが存在し、それぞれのセクションを異なるフィルタで抽出する。
【0012】
この実施例は上述のようなEITデータの取得に好適し、データフィルタリング部18は、例えば48本(No.1〜No.48)のデータフィルタに優先順位をつけてデータフィルタリング処理を行う。
【0013】
例えば、図2(a)に示すように、データフィルタNo.1とNo.2でEITを取得しようとした場合、PIDが同じものについては、フィルタ番号の小さい方が優先順位が高いため、起動と同時にデータ取得権利を奪ってしまう場合がある。すなわち、EIT▲1▼とEIT▲2▼をNo.1とNo.2のデータフィルタで取得させようとし、このタイミング(図2(a)のEIT▲1▼の前)で両フィルタを起動した時、EIT▲1▼についてはNo.1のデータフィルタが取得し、No.1のデータフィルタがフィルタリング完了後停止することによってNo.2のデータフィルタがEIT▲2▼を取得しはじめる。ところが、No.2フィルタの取得完了の前にNo.1フィルタが再起動されると、データ取得権利がNo.1フィルタに移り、No.1フィルタがEITの先頭サーチを開始する。このために、No.2フィルタによるEIT▲2▼が取得できない事態に陥ることになる。No.1フィルタでなく、No.2フィルタより優先順位の低いNo.3フィルタを起動すればこの事態は回避できるが、このようにすると順番に優先順位の低いデータフィルタを起動していく必要があり、最終的には、また優先順位の高いデータフィルタを起動するか、あるいは全フィルタが停止するまで待つかしなければならず、必要なデータの抽出取得に時間を要することになる。
【0014】
そこで、この実施例においては、複数のデータフィルタをセットとし、サイクリックに次期起動フィルタ番号を設定することにより、効率的にEITのようなデータユニットを取得可能としている。たとえば、図2(b)に示されるように、2個のデータフィルタをセットとし、No.1データフィルタの次に起動されるフィルタ番号としてNo.2データフィルタを次期起動番号レジスタ20a(図1)に設定した場合、No.1データフィルタの後にNo.2データフィルタが自動的に起動されるので、No.2フィルタの次に起動するフィルタをNo.1フィルタとした場合でも、No.1フィルタの起動タイミングはNo.2フィルタによるデータユニットの取得が完了した後であり、問題なくEIT▲2▼が取得できる。
【0015】
また、図示していないが、3個のデータフィルタを1つのセットとした場合、次期起動フィルタ番号はサイクリックに設定される。
【0016】
ここで、図3〜図4に示すフローチャートに従ってTSデータフィルタリング回路の基本動作概要を説明する。なお、簡単にするために、例としてフィルタNo.XとフィルタNo.Yの2つをサイクリックに使用する場合を説明する。
【0017】
先ず、図3の最初のステップS1でフィルタNo.XのPIDと必要なフィルタリングパラメータを、外部CPU12により、PID判定部14およびデータフィルタリング部18にそれぞれ設定する。つぎに、ステップS3で、同様に、外部CPU12によりフィルタNo.YのPIDと必要なフィルタリングパラメータを設定する。また、ステップS5でフィルタNo.Xの次期起動フィルタ番号として、次期起動番号レジスタ20aにYを設定する。さらに、ステップS7でフィルタNo.Yの次期起動フィルタ番号として、次期起動番号レジスタ20aにXを設定する。そして、ステップS9でフィルタNo.Xを起動する。
【0018】
次に図4において、ステップS11ではフィルタNo.XまたはYの設定PIDと入力TSのPIDが適合したか否かをPID判定部14で判定し、その結果が“NO”であれば元に戻り、“YES”であればステップS13に進む。ステップS13でフィルタNo.Xは起動状態にあるか否かをフィルタ起動・停止管理部20で判断し、その結果が“YES”であれば、さらにステップS15に進む。ステップS15では、優先順位管理部16によって、他のフィルタの何れかが起動状態にあり且つそのフィルタの設定PIDが入力TSのPIDと適合しており且つ優先順位がNo.Xより高いか否かを判断する。その結果が“YES”であればステップS11に戻り、“NO”であればステップS17に進む。
【0019】
ステップS17において、TSデータがNo.Xのフィルタリングパラメータに適合しているか否かをデータフィルタリング部18で判断し、その結果が“NO”であれば、ステップS11に戻り、“YES”であれば、ステッップS19でTSデータを外部メモリ22に格納する。そして、ステップS21でTSデータの終わりか否かをデータフィルタリング部18で判断し、その結果が“YES”であればフィルタ起動・停止管理部20によりステップS23でフィルタNo.Xを停止し、ステップS25でフィルタNo.Yを起動してステップS11に戻る。
【0020】
一方、ステップS13でフィルタNo.Xが起動状態になければ、すなわち“NO”であれば、ステップS27で優先順位管理部16により他のフィルタの何れかが起動状態にあり且つそのフィルタの設定PIDが入力TSのPIDと適合しており且つ優先順位がNo.Yより高いか否かを判断する。その結果が“YES”であればステップS11に戻り、“NO”であればステップS29に進む。ステップS29ではデータフィルタリング部18によりTSデータがNo.Yのフィルタリングパラメータに適合しているか否かを判断する。その結果が“NO”であればステップS11に戻り、“YES”であればステップS31に進み、TSデータを外部メモリ22に格納する。
【0021】
更に、ステップS33に進み、データフィルタリング部18でTSデータの終わりか否かを判断し、終わりであればフィルタ起動・停止管理部20によりステップS35でフィルタNo.Yを停止し、ステップS37でフィルタNo.Xを起動してステップS11に戻り、以後同様の動作を繰り返すことにより、入力TSより必要なデータユニットを確実に取得することができる。
【図面の簡単な説明】
【図1】この発明の一実施例を示すブロック図である。
【図2】(a)および(b)は実施例のTSデータフィルタリング回路の次期起動フィルタ設定機能を、従来と比較して示す図解図である。
【図3】外部CPUの動作を示すフローチャートである。
【図4】TSデータフィルタリング回路の動作を示すフローチャートである。
【符号の説明】
10 …TSデータフィルタリング回路
12 …外部CPU
14 …PID判定部
16 …優先順位管理部
18 …データフィルタリング部
20 …フィルタ起動・停止管理部
20a …次期起動番号レジスタ
22 …外部メモリ
[0001]
[Industrial applications]
The present invention relates to a TS data filtering circuit in a digital broadcast receiver, and more particularly to a TS data filtering circuit capable of acquiring data desired by a user from a TS without being affected by priorities.
[0002]
[Prior art]
Generally, a digital broadcast receiver receives a broadcast wave transmitted from a broadcast satellite or a communication satellite through a parabolic antenna, and performs PSK demodulation and error correction using a digital broadcast receiving tuner to select a transponder and return the wave to the original digital signal. It outputs an MPEG2 transport stream (TS). The MPEG2-TS is filtered by a TS filter using a packet identification number (hereinafter, referred to as “PID”) preset by a program of an external CPU and stored in a memory of a host computer. Thus, the viewer can freely select and enjoy the digital broadcast program desired by himself / herself.
[0003]
[Problems to be solved by the invention]
However, the conventional TS data filtering circuit in a digital broadcast receiver assigns priorities to a plurality of data filters and manages them. Therefore, when a high-priority filter is activated during operation of a low-priority filter, the priority is reduced. There is a problem that the processing operation of the low-order filter is taken away by the high-priority filter and the data filtering processing operation by the low-priority filter is not performed.
[0004]
SUMMARY OF THE INVENTION Therefore, a main object of the present invention is to provide a TS data filtering circuit in a digital broadcast receiver that can reliably acquire data required by a user from a TS without being affected by priority.
[0005]
[Means for Solving the Problems]
The present invention relates to a TS data filtering circuit including a plurality of data filters, each filter extracting a different data string having the same packet identification number from a transport stream, but each of the plurality of filters includes: When the data filtering is completed, a filtering completion signal is output, and a next startup number setting register for setting a next startup filter number in response to the filtering completion signal is provided , and when one data filter finishes data acquisition, the next startup is performed. A TS data filtering circuit in a digital broadcast receiver, characterized in that a next filter is automatically activated according to a filter number .
[0006]
[Action]
The priority is generated within the same PID, and when a plurality of data filters are used to acquire necessary data from the TS using the plurality of data filters, the plurality of data filters are set as one filter set. By setting the next start filter number cyclically to each data filter constituting the data filter and starting one data filter, the next start filter is started at the same time that the data filter completes the data acquisition, and the next start filter is started. The required data is obtained.
[0007]
【The invention's effect】
According to the present invention, target data can be reliably obtained from a TS without being influenced by the priority of a data filter.
[0008]
The above and other objects, features and advantages of the present invention will become more apparent from the following detailed description of embodiments with reference to the drawings.
[0009]
【Example】
The TS data filtering circuit 10 of the embodiment shown in FIG. 1 is composed of a dedicated LSI, and includes a PID determination unit 14 for receiving a TS output from a digital broadcast receiving tuner (not shown). The unit 14 determines whether or not the PID is the same as a PID preset by the external CPU 12 and outputs a PID-HIT signal. The TS data filtering circuit 10 further includes a priority management unit 16 that receives the PID-HIT signal output from the PID determining unit 14 as an input, a data filtering unit 18 that receives a TS that has passed through the PID determining unit 14, and A filter start / stop management unit 20 for starting a filter or setting a next filter number in accordance with an instruction from the external CPU 12 is included. The HIT filter number is output from the priority management unit 16 based on the start (start) / stop (stop) signal from the filter start / stop management unit 20, and the HIT filter number is output to the data filtering unit 18 and the filter start / stop management unit 20. Enter the filter number. The filter start / stop management unit 20 has a next start number register 20a, in which a filter number to be started next is set.
[0010]
The data filtering unit 18 acquires data from a TS input via the PID determination unit 14 using a filter specified by a HIT filter number, and stores the data in the external memory 22 as filtering data. When the data filtering is completed in the data filtering unit 18, a filtering completion signal is input to the filter start / stop management unit 20, and the next filter is started, and the next filtering is performed.
[0011]
When a section having a relatively large amount of information, such as an EIT (Event Information Table), which is basic data of an EPG (Electrical Program Guide), is acquired, a plurality of data filters acquire the EIT. It is common to assign In this case, a plurality of EIT sections exist for the same PID, and each section is extracted by a different filter.
[0012]
This embodiment is suitable for acquiring EIT data as described above, and the data filtering unit 18 performs data filtering processing by assigning priorities to, for example, 48 (No. 1 to No. 48) data filters.
[0013]
For example, as shown in FIG. 1 and No. In the case of trying to acquire the EIT in step 2, if the PID is the same, the smaller the filter number, the higher the priority. That is, EIT {1} and EIT {2} are assigned No. 1 and No. When the two filters are activated at this timing (before EIT <1> in FIG. 2 (a)), no data is obtained for EIT <1>. No. 1 is acquired by the data filter, and No. 1 is acquired. When the data filter of No. 1 stops after the completion of filtering, the data filter of No. 1 stops. The second data filter starts to acquire EIT {2}. However, no. No. 2 before the acquisition of filter 2 is completed. When the first filter is restarted, the data acquisition right becomes No. 1. No. 1 filter. One filter starts the EIT head search. For this reason, no. This results in a situation where EIT {2} cannot be obtained by the two filters. No. No. 1 filter, no. No. 2 which has lower priority than the 2 filters. Activating the three filters can avoid this situation. However, in this case, it is necessary to sequentially activate the data filters with lower priorities, and finally, activate the data filters with higher priorities. Alternatively, it is necessary to wait until all the filters are stopped, and it takes time to extract and acquire necessary data.
[0014]
Therefore, in this embodiment, a plurality of data filters are set, and the next start filter number is set cyclically, so that a data unit such as EIT can be efficiently acquired. For example, as shown in FIG. No. 1 is set as the filter number activated next to the data filter. No. 2 data filter is set in the next start number register 20a (FIG. 1), No. 1 after the data filter. No. 2 data filter is automatically activated. No. 2 is the filter activated next to the filter. No. 1 filter. No. 1 filter activation timing After the acquisition of the data unit by the two filters is completed, EIT {2} can be acquired without any problem.
[0015]
Although not shown, when three data filters are set as one set, the next start filter number is set to be cyclic.
[0016]
Here, the basic operation outline of the TS data filtering circuit will be described with reference to the flowcharts shown in FIGS. For simplicity, the filter No. X and filter No. A case where two of Y are used cyclically will be described.
[0017]
First, in the first step S1 of FIG. The PID of X and necessary filtering parameters are set by the external CPU 12 in the PID determination unit 14 and the data filtering unit 18, respectively. Next, in step S3, the filter No. is similarly set by the external CPU 12. Set the Y PID and the required filtering parameters. In step S5, the filter No. As the next start filter number of X, Y is set in the next start number register 20a. Further, in step S7, the filter No. X is set in the next start number register 20a as the next start filter number of Y. Then, in step S9, the filter No. Start X.
[0018]
Next, in FIG. The PID determination unit 14 determines whether the set PID of X or Y matches the PID of the input TS. If the result is “NO”, the process returns to the original, and if “YES”, the process proceeds to step S13. In step S13, the filter No. The filter start / stop management unit 20 determines whether X is in the activated state, and if the result is “YES”, the process further proceeds to step S15. In step S15, the priority management unit 16 determines that one of the other filters is in the active state, the set PID of the filter matches the PID of the input TS, and the priority is No. It is determined whether it is higher than X or not. If the result is "YES", the process returns to the step S11, and if "NO", the process proceeds to a step S17.
[0019]
In step S17, the TS data is No. The data filtering unit 18 determines whether or not the data conforms to the filtering parameter of X. If the result is "NO", the process returns to step S11. If "YES", the TS data is stored in the external memory in step S19. 22. Then, in step S21, the data filtering unit 18 determines whether or not the end of the TS data. If the result is "YES", the filter start / stop management unit 20 sets the filter No. in step S23. X is stopped, and in step S25, the filter No. Activate Y and return to step S11.
[0020]
On the other hand, in step S13, the filter No. If X is not in the activated state, that is, if “NO”, in step S27, the priority management unit 16 determines that one of the other filters is in the activated state and the set PID of the filter matches the PID of the input TS. And the priority is No. It is determined whether it is higher than Y or not. If the result is "YES", the process returns to the step S11, and if "NO", the process proceeds to a step S29. In step S29, the data filtering unit 18 determines that the TS data is No. It is determined whether or not the Y filtering parameter is satisfied. If the result is "NO", the process returns to the step S11, and if "YES", the process proceeds to a step S31 to store the TS data in the external memory 22.
[0021]
Further, the process proceeds to step S33, where the data filtering unit 18 determines whether or not the end of the TS data is reached. Y is stopped, and the filter No. By starting X and returning to step S11, the same operation is repeated thereafter, so that a necessary data unit can be reliably obtained from the input TS.
[Brief description of the drawings]
FIG. 1 is a block diagram showing one embodiment of the present invention.
FIGS. 2A and 2B are illustrative views showing a next start filter setting function of the TS data filtering circuit of the embodiment in comparison with the conventional one.
FIG. 3 is a flowchart illustrating an operation of an external CPU.
FIG. 4 is a flowchart illustrating an operation of the TS data filtering circuit.
[Explanation of symbols]
10 TS data filtering circuit 12 External CPU
14 PID determination unit 16 Priority management unit 18 Data filtering unit 20 Filter start / stop management unit 20a Next start number register 22 External memory

Claims (2)

複数のデータフィルタを含み、各フィルタによって、トランスポートストリームから同一のパケット識別番号を有するがそれぞれ異なるデータ列を取り出すようにしたTSデータフィルタリング回路であって、
前記複数のフィルタの各々はデータフィルタリングが終了したときフィルタリング完了信号を出力するようにし、さらに
前記フィルタリング完了信号に応答して次期起動フィルタ番号を設定する次期起動番号設定レジスタ設け
1つのデータフィルタがデータ取得を終了すると前記次期起動フィルタ番号に従って次のフィルタを自動的に起動するようにしたことを特徴とする、ディジタル放送受信機におけるTSデータフィルタリング回路。
A TS data filtering circuit including a plurality of data filters, wherein each filter extracts a different data string having the same packet identification number from a transport stream, respectively ,
Each of the plurality of filters outputs a filtering completion signal when data filtering is completed, and
A next start number setting register for setting a next start filter number in response to the filtering completion signal is provided ,
A TS data filtering circuit in a digital broadcast receiver, wherein one data filter automatically starts the next filter according to the next start filter number when data acquisition is completed.
前記複数のデータフィルタを1つのフィルタセットとし、そのフィルタセットを構成する各データフィルタにサイクリックに次期起動フィルタ番号を設定するようにした、請求項1記載のディジタル放送受信機におけるTSデータフィルタリング回路。2. A TS data filtering circuit in a digital broadcast receiver according to claim 1, wherein said plurality of data filters are one filter set, and a next start filter number is cyclically set to each data filter constituting said filter set. .
JP27365199A 1999-09-28 1999-09-28 TS data filtering circuit in digital broadcast receiver Expired - Fee Related JP3540685B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27365199A JP3540685B2 (en) 1999-09-28 1999-09-28 TS data filtering circuit in digital broadcast receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27365199A JP3540685B2 (en) 1999-09-28 1999-09-28 TS data filtering circuit in digital broadcast receiver

Publications (2)

Publication Number Publication Date
JP2001103385A JP2001103385A (en) 2001-04-13
JP3540685B2 true JP3540685B2 (en) 2004-07-07

Family

ID=17530665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27365199A Expired - Fee Related JP3540685B2 (en) 1999-09-28 1999-09-28 TS data filtering circuit in digital broadcast receiver

Country Status (1)

Country Link
JP (1) JP3540685B2 (en)

Also Published As

Publication number Publication date
JP2001103385A (en) 2001-04-13

Similar Documents

Publication Publication Date Title
JP4889923B2 (en) Data cache apparatus and method for reducing channel change time
KR102033809B1 (en) Reception device, reception method, and program
JP3639210B2 (en) Packet ID section filter
JP2001511629A (en) Digital transport stream processing
EP3200470A1 (en) Playing method and device for android platform, and mobile terminal device
JPH09275381A (en) Multiplexer demultiplexer
CN1402939A (en) Apparatus and method for extracting messages from data stream
JP3540685B2 (en) TS data filtering circuit in digital broadcast receiver
JP2006279320A (en) Program storage reproducing apparatus, program storage reproducing method, and recording medium and program thereof
WO2017080216A1 (en) Method for recommending video through bluetooth technology, remote controller, and smart tv
WO2015143717A1 (en) Method and system for backward recording
CN107155062B (en) Record the photographic method and device, mobile terminal of acoustic information
JP3353729B2 (en) Digital broadcast receiver
CN112866793B (en) Media mode switching method, device, equipment and storage medium
US8369413B2 (en) Transport stream processing system and related method thereof
KR100698149B1 (en) Method and Apparatus for Section data filtering
JP4970568B2 (en) Content processing apparatus and processing method
CN117412104A (en) Program switching method and device, storage medium and electronic equipment
ES2286186T3 (en) BROADCASTING RECEPTION DEVICE.
CN105955835A (en) Hardware dog management method and device
JP2000209263A (en) Ts data filtering circuit for digital broadcasting receiver
JP2000324071A (en) Service information managing method and receiver of digital television system
JP2001053700A (en) Data selecting device and data processor
JP2002344824A (en) Digital tv receiver
KR100726563B1 (en) Apparatus and method for processing a data in a digital broadcasting receiver

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040316

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040325

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090402

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees