JP3501139B2 - Test equipment for voice communication equipment - Google Patents

Test equipment for voice communication equipment

Info

Publication number
JP3501139B2
JP3501139B2 JP2001100103A JP2001100103A JP3501139B2 JP 3501139 B2 JP3501139 B2 JP 3501139B2 JP 2001100103 A JP2001100103 A JP 2001100103A JP 2001100103 A JP2001100103 A JP 2001100103A JP 3501139 B2 JP3501139 B2 JP 3501139B2
Authority
JP
Japan
Prior art keywords
waveform
test
data
control unit
waveform memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001100103A
Other languages
Japanese (ja)
Other versions
JP2002300120A (en
Inventor
基史 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2001100103A priority Critical patent/JP3501139B2/en
Publication of JP2002300120A publication Critical patent/JP2002300120A/en
Application granted granted Critical
Publication of JP3501139B2 publication Critical patent/JP3501139B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Exchanges (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は音声通信装置におけ
る試験装置に関し、特に、通信装置の素子の正常性を確
認するための簡易的な試験装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a test device for a voice communication device, and more particularly to a simple test device for confirming the normality of elements of the communication device.

【0002】[0002]

【従来の技術】IP網等と接続される音声通信装置にお
いては、高効率音声符号化器が実装される。この符号化
器は、音声を符号化した後復号化した際、音声品質が劣
化することからもわかるように、符号化前のビットデー
タがそのまま復号化されるわけではない(不可逆圧縮)
ため、その素子の正常試験を行う際には、単純なビット
エラーの測定では正常性が判定できない。
2. Description of the Related Art In a voice communication device connected to an IP network or the like, a high efficiency voice encoder is mounted. This encoder does not mean that the bit data before encoding is directly decoded (lossy compression), as can be seen from the fact that the voice quality deteriorates when the voice is encoded and then decoded.
Therefore, when performing a normal test of the element, the normality cannot be determined by a simple bit error measurement.

【0003】また、入力する試験信号についても音声帯
域の正弦波を用いる等、より音声に近い信号を入力しな
いと誤動作の原因にもなる。そのため、装置の製造/検
査段階で素子の正常性を判別する場合、例えば特開20
00−270045号公報に示されるように、より音声
に近い信号を入力し、出力波形の特性を検査することに
より動作確認を行う必要がある。
Further, if a sine wave in the voice band is used for the input test signal and a signal closer to the voice is not input, it may cause a malfunction. Therefore, when determining the normality of an element at the manufacturing / inspecting stage of the device, for example, Japanese Patent Laid-Open No.
As shown in Japanese Unexamined Patent Publication No. 00-270045, it is necessary to check the operation by inputting a signal closer to voice and inspecting the characteristics of the output waveform.

【0004】上記特開2000−270045号公報に
記載された通信装置における導通試験装置では、音声帯
域の単一周波数の正弦波データを試験データパターンと
して記憶するメモリを備え、導通試験の際に、このメモ
リから試験データパターンを読み出して導通試験対象の
通話路へ送出し、通話路の折り返しにより該通話路から
得られる受信データを2値化するとともに、予め保持し
ている2値化予想データパターンと比較することによっ
て正常性の判定を行っている。
The continuity test device in the communication device described in Japanese Patent Laid-Open No. 2000-270045 is provided with a memory for storing sine wave data of a single frequency in the voice band as a test data pattern, and when conducting the continuity test, A test data pattern is read from this memory, sent to the speech path of the continuity test target, and the received data obtained from the speech path by turning back the speech path is binarized, and a binarized expected data pattern held in advance The normality is determined by comparing with.

【0005】また、上記音声通信装置には通常、符号化
/復号化器のほかにエコーキャンセラも実装されるた
め、エコーキャンセラの試験も同時に行う必要が生じ
る。
Further, since an echo canceller is usually mounted on the voice communication device in addition to the encoder / decoder, it is necessary to test the echo canceller at the same time.

【0006】エコーキャンセラの試験については、例え
ば特開平3−58523号公報に示されるように、入力
信号Rinを遅延回路に入れて遅延させた後、減衰器に
より所定の減衰を行って擬似的なエコー信号を生成して
エコーキャンセラに入力するとともに、一方、エコーキ
ャンセラの入力には入力信号Rinを入力して、この入
力信号Rinによる擬似的なエコー信号のキャンセルの
度合を測定することにより、エコーキャンセラの正常性
の判定を行っている。
Regarding the test of the echo canceller, as shown in, for example, Japanese Patent Laid-Open No. 3-58523, the input signal Rin is put in a delay circuit to delay it, and then a predetermined attenuation is performed by an attenuator to make it pseudo. The echo signal is generated and input to the echo canceller, while the input signal Rin is input to the input of the echo canceller, and the degree of cancellation of the pseudo echo signal due to the input signal Rin is measured. The canceller's normality is judged.

【0007】[0007]

【発明が解決しようとする課題】従来の音声通信装置に
おける、導通試験装置とエコーキャンセラの試験装置
は、それぞれ独立した試験装置によって実施されてお
り、そのため、各試験毎に異なる試験装置を用意する必
要があり、試験装置が複雑となる。
In the conventional voice communication device, the continuity test device and the echo canceller test device are implemented by independent test devices. Therefore, different test devices are prepared for each test. Required, which complicates the test equipment.

【0008】また、音声通信装置内で自律的に診断を行
いたい場合には、試験装置自体を通信装置に実装するこ
とが好ましいが、そのような試験装置を装置内に実装す
る場合、その目的は搭載素子の正常性の確認であって、
通信路の厳密な測定ではないため、装置内に実装する場
合は、より簡易的かつ小規模で目的を達成できる試験装
置の構成が望まれる。
Further, when it is desired to autonomously make a diagnosis in the voice communication device, it is preferable to mount the test device itself in the communication device. However, when such a test device is mounted in the device, its purpose is Is a confirmation of the normality of the mounted element,
Since it is not a strict measurement of the communication path, when it is installed in the equipment, a simpler and smaller test equipment configuration is desired.

【0009】本発明の目的は、音声通信装置の装置内に
実装される音声符号化/復号化器やエコーキャンセラな
ど複数の機能の正常性試験を、単一の試験装置内で素子
を共有化しかつ簡易的に実現可能な手段を提供すること
にある。
It is an object of the present invention to perform a normality test of a plurality of functions such as a voice encoder / decoder and an echo canceller mounted in a voice communication device by sharing elements in a single test device. And to provide a means that can be simply realized.

【0010】本発明の他の目的は、上記試験装置を、デ
ジタルシグナルプロセッサや、他の外付けのアナログや
デジタルの回路部品の使用を極力少なくし、フィールド
プログラマブルゲートアレイなどの論理、メモリなどの
リソースのみを使用し、簡易的に実現する手段を提供す
ることにある。
Another object of the present invention is to reduce the use of a digital signal processor or other external analog or digital circuit components in the test apparatus as much as possible, and to implement logic such as a field programmable gate array, memory, etc. It is to provide a means for simply using only resources.

【0011】本発明の他の目的は、上記試験装置自身も
通信装置内に実装できるようにすることにある。
Another object of the present invention is to allow the test apparatus itself to be mounted in the communication apparatus.

【0012】[0012]

【課題を解決するための手段】本発明の試験装置は、被
試験対象の試験制御および判定を行う装置制御部と、単
一の音声周波数正弦波等所定の波形を記憶する第1の波
形メモリと、該第1の波形メモリから読み出された波形
データの位相を前記装置制御部からの遅延データに従っ
て遅延する位相遅延器と、該位相遅延器から出力される
波形データに前記装置制御部からの波形倍率データを乗
算する乗算器と、前記装置制御部からの第1の遅延デー
タ及び第1の波形倍率データにより位相遅延及び乗算さ
れた波形データを記憶する第2の波形メモリと、前記装
置制御部からの第2の遅延データ及び第2の波形倍率デ
ータにより位相遅延及び乗算された波形データを記憶す
る第3の波形メモリと、前記第1の波形メモリから読み
出された波形データを被試験対象に送出する第1の出力
端子と、前記第2の波形メモリから読み出された波形デ
ータを被試験対象に送出する第2の出力端子と、被試験
対象からの被試験信号を入力する入力端子と、該入力端
子に入力された被試験対象からの入力データと前記第3
の波形メモリから読み出された波形データを加算する加
算器と、該加算器の出力データと前記装置制御部からの
基準値データとを比較し、比較結果を前記装置制御部へ
出力する比較器とを備えていることを特徴とする。
A test apparatus according to the present invention comprises an apparatus control section for performing test control and determination of an object to be tested, and a first waveform memory for storing a predetermined waveform such as a single audio frequency sine wave. A phase delayer that delays the phase of the waveform data read from the first waveform memory according to the delay data from the device control unit, and the waveform data output from the phase delay unit from the device control unit. A multiplier for multiplying the waveform magnification data of 1., a second waveform memory for storing the first delay data from the apparatus control unit and the waveform data phase-delayed and multiplied by the first waveform magnification data, and the apparatus. A third waveform memory for storing the waveform data that is phase-delayed and multiplied by the second delay data and the second waveform magnification data from the control unit, and the waveform data read from the first waveform memory. To a device under test, a second output terminal for transmitting the waveform data read from the second waveform memory to the device under test, and a signal under test from the device under test. The input terminal for inputting, the input data from the device under test input to the input terminal, and the third
Adder for adding the waveform data read from the waveform memory, and a comparator for comparing the output data of the adder with the reference value data from the device control unit and outputting the comparison result to the device control unit. It is characterized by having and.

【0013】本試験装置においては、第1の波形メモリ
内に保存された、正弦波などの試験用信号を位相遅延器
および乗算器により位相/振幅を自由に変化させること
ができる機構を有する。
The test apparatus has a mechanism capable of freely changing the phase / amplitude of a test signal, such as a sine wave, stored in the first waveform memory by means of a phase delay device and a multiplier.

【0014】試験の際には、試験対象の素子に対して試
験信号を出力し、該当素子を通過して帰還されてきた信
号を、試験装置内で位相と振幅が調整された信号と減算
を行い、素子の正常性を判定する。また、波形メモリを
複数持つことにより、同一試験装置でエコーキャンセラ
の試験も可能となるようにしている。
At the time of the test, a test signal is output to the element to be tested, and the signal passed through the element and fed back is subtracted from the signal whose phase and amplitude are adjusted in the test apparatus. The normality of the device is determined. Also, by having a plurality of waveform memories, it is possible to test the echo canceller with the same test apparatus.

【0015】また、本発明試験装置の他の実施形態は、
被試験対象の試験制御および判定を行う装置制御部と、
単一の音声周波数正弦波等所定の波形を記憶する第1の
波形メモリと、該第1の波形メモリに記憶された波形デ
ータに対して所定の減衰率で減衰された波形を記憶する
第2の波形メモリと、該第2の波形メモリから読み出さ
れた波形データの位相を前記装置制御部からの遅延デー
タに従って遅延する位相遅延器と、前記第1の波形メモ
リから読み出された波形データを被試験対象に送出する
出力端子と、被試験対象からの被試験信号を入力する入
力端子と、該入力端子に入力された被試験対象からの入
力データと前記位相遅延器から出力される波形データを
加算する加算器と、該加算器の出力データと前記装置制
御部からの基準値データとを比較し、比較結果を前記装
置制御部へ出力する比較器とを備えていることを特徴と
する。
Another embodiment of the test apparatus of the present invention is as follows.
A device control unit that performs test control and determination of the object to be tested,
A first waveform memory that stores a predetermined waveform such as a single audio frequency sine wave; and a second waveform memory that stores a waveform that has been attenuated at a predetermined attenuation rate with respect to the waveform data stored in the first waveform memory Waveform memory, a phase delayer that delays the phase of the waveform data read from the second waveform memory according to the delay data from the device control unit, and the waveform data read from the first waveform memory. To the device under test, an input terminal for inputting a signal under test from the device under test, input data from the device under test input to the input terminal, and a waveform output from the phase delay device. And a comparator for comparing output data of the adder with reference value data from the device control unit and outputting a comparison result to the device control unit. To do.

【0016】本実施の形態は、エコーキャンセラ試験を
行わず、導通試験のみを、特性既知の素子に対して行う
場合に有効であり、一部の素子を省略することにより実
現できる。
This embodiment is effective when an echo canceller test is not performed and only a continuity test is performed on elements of known characteristics, and can be realized by omitting some elements.

【0017】また、本発明試験装置の更に他の実施形態
は、被試験対象の試験制御および判定を行う装置制御部
と、単一の音声周波数正弦波等所定の波形を記憶する第
1の波形メモリと、該第1の波形メモリに記憶された波
形データに対して所定の移相遅延および所定の減衰率で
減衰された波形を記憶する第2の波形メモリと、前記第
1の波形メモリに記憶された波形データに対して所定の
減衰率で減衰された波形を記憶する第3の波形メモリ
と、該第3の波形メモリから読み出された波形データの
位相を前記装置制御部からの遅延データに従って遅延す
る位相遅延器と、前記第1の波形メモリから読み出され
た波形データを被試験対象に送出する第1の出力端子
と、前記第2の波形メモリから読み出された波形データ
を被試験対象に送出する第2の出力端子と、被試験対象
からの被試験信号を入力する入力端子と、該入力端子に
入力された被試験対象からの入力データと前記位相遅延
器から出力される波形データを加算する加算器と、該加
算器の出力データと前記装置制御部からの基準値データ
とを比較し、比較結果を前記装置制御部へ出力する比較
器とを備えていることを特徴とする。
Still another embodiment of the test apparatus of the present invention is an apparatus control section for performing test control and determination of an object to be tested, and a first waveform for storing a predetermined waveform such as a single audio frequency sine wave. A memory, a second waveform memory for storing a waveform attenuated by a predetermined phase shift delay and a predetermined attenuation rate with respect to the waveform data stored in the first waveform memory, and the first waveform memory A third waveform memory that stores a waveform attenuated at a predetermined attenuation rate with respect to the stored waveform data, and a phase of the waveform data read from the third waveform memory is delayed from the device control unit. A phase delay device for delaying according to the data, a first output terminal for sending the waveform data read from the first waveform memory to an object to be tested, and a waveform data read from the second waveform memory. Send to the device under test A second output terminal, an input terminal for inputting a signal under test from a device under test, input data from the device under test input to the input terminal, and waveform data output from the phase delay device are added. It is characterized by comprising an adder and a comparator for comparing output data of the adder with reference value data from the device control unit and outputting a comparison result to the device control unit.

【0018】本実施の形態は、エコーキャンセラ試験機
能を付加し、導通試験を特性既知の素子に対して行う場
合に有効であり、回路規模の簡易化が可能である。
This embodiment is effective when an echo canceller test function is added and a continuity test is performed on an element of known characteristics, and the circuit scale can be simplified.

【0019】また、本発明試験装置内の装置制御部は、
外部からの遠隔操作または自動で、自律診断試験を行う
機能を有している。
The device control unit in the test device of the present invention is
It has a function to perform an autonomous diagnostic test by remote control from the outside or automatically.

【0020】[0020]

【発明の実施の形態】図1は、本発明の第1の実施形態
を示す音声試験装置のブロック図である。
FIG. 1 is a block diagram of a voice test apparatus showing a first embodiment of the present invention.

【0021】本発明の音声導通簡易試験装置10では、
まず、波形メモリ11に、正弦波のような試験に用いる
波形データをあらかじめ蓄えておく。この波形メモリ1
1から取り出された信号は、試験音声として、出力端子
A18より出力され、試験対象素子に入力される。ま
た、この波形メモリ11からの信号は、位相遅延器12
にも入力され、装置制御部17からの指示に従って位相
遅延を行う。この位相遅延器12は、波形メモリ11に
蓄えられる波形の1周期分の位相遅延が行えるだけのタ
ップ数を備え、1周期分の位相を操作できるようにして
いる。
In the voice continuity simple test device 10 of the present invention,
First, waveform data such as a sine wave used for a test is stored in the waveform memory 11 in advance. This waveform memory 1
The signal extracted from 1 is output as a test sound from the output terminal A18 and is input to the device under test. Further, the signal from the waveform memory 11 is supplied to the phase delay unit 12
Also, the phase delay is performed according to the instruction from the device control unit 17. The phase delay unit 12 has a number of taps capable of performing a phase delay of one cycle of the waveform stored in the waveform memory 11, and is capable of operating the phase of one cycle.

【0022】位相遅延された波形データは、さらに装置
制御部17からの指示で、設定されただけの振幅倍率を
乗算器13により乗算され、振幅が変えられた波形が、
波形メモリ14、15に蓄えられる。
The phase-delayed waveform data is further instructed by the device control section 17 to be multiplied by the set amplitude ratio by the multiplier 13 to obtain a waveform whose amplitude is changed,
It is stored in the waveform memories 14 and 15.

【0023】波形メモリ14に蓄えられた波形データ
は、試験音声として、出力端子B19より出力され、必
要に応じて試験対象素子に入力される。一方、波形メモ
リ15に蓄えられた波形データは、試験対象素子を通り
折返されて返ってきた帰還信号の正常性判定に用いられ
るものであり、試験対象素子を通り折返されて返ってき
た帰還信号が正常の場合の予測波形データを位相反転し
た波形データとなるようにその位相遅延量及び波形倍率
が装置制御部17により指示される。従って、波形メモ
リ14と15に蓄えられる波形データは必ずしも同じも
のである必要はない。
The waveform data stored in the waveform memory 14 is output as a test voice from the output terminal B19 and is input to the device under test as necessary. On the other hand, the waveform data stored in the waveform memory 15 is used for determining the normality of the feedback signal returned through the test target element, and the feedback signal returned through the test target element is returned. The device control unit 17 instructs the phase delay amount and the waveform multiplication factor so that the predicted waveform data in the case of normal is waveform data in which the phase is inverted. Therefore, the waveform data stored in the waveform memories 14 and 15 do not necessarily have to be the same.

【0024】試験対象素子を通り折返されて返ってきた
帰還信号は、入力端子C20より入力され、加算器22
に入る。そして、波形メモリ15からの、あらかじめ振
幅、位相調整が行われた波形と加算される。もし、試験
対象の素子が正常動作していれば、加算器22におい
て、帰還信号と該帰還信号が正常の場合の予測波形デー
タを位相反転した波形データとが加算されるため、両信
号は打ち消しあって0となるはずである。その様子を図
2に示す。
The feedback signal returned by returning through the device under test is input from the input terminal C20 and added by the adder 22.
to go into. Then, it is added to the waveform from the waveform memory 15 which has been subjected to amplitude and phase adjustment in advance. If the device under test is operating normally, the feedback signal and the waveform data obtained by phase-inversion of the predicted waveform data when the feedback signal is normal are added in the adder 22, so that both signals are canceled. It should be 0. The situation is shown in FIG.

【0025】加算結果は、比較器21に入力される。比
較器21には、比較基準信号として、装置制御部17に
よってあらかじめ決められたスレッショルド値が入力さ
れている。この基準値と比較し、基準値を満たしていれ
ばOK、満たしていなければNGの判定結果を装置制御
部17に返す。装置制御部17は、その判定結果をもと
に、ユーザーに結果を通知する。
The addition result is input to the comparator 21. A threshold value predetermined by the device control unit 17 is input to the comparator 21 as a comparison reference signal. This reference value is compared, and if the reference value is satisfied, an OK result is returned, and if not, an NG determination result is returned to the device control unit 17. The device control unit 17 notifies the user of the result based on the determination result.

【0026】図3は、本発明の音声試験装置10をVo
IP通信装置に組み込んだ場合の実施形態を示すブロッ
ク図である。
FIG. 3 shows the voice test apparatus 10 of the present invention as Vo.
It is a block diagram showing an embodiment when incorporated in an IP communication device.

【0027】PBX交換機41から出力された音声信号
は、エコーキャンセラ42を通りエコーが除去される。
そして音声符号化/復号化器43を通り音声圧縮された
後、IPパケット生成部44によりIPパケットとな
り、IP網へ出ていく。反対方向についても同様であ
る。
The voice signal output from the PBX switch 41 passes through the echo canceller 42 and the echo is removed.
After passing through the voice encoder / decoder 43 to be voice-compressed, the IP packet generator 44 turns it into an IP packet and outputs it to the IP network. The same applies to the opposite direction.

【0028】まず、本装置の音声符号化/復号化器43
とIPパケット生成部44が正常に動作するか試験を行
う場合について説明する。
First, the voice encoder / decoder 43 of the present apparatus.
A case will be described in which a test is performed to see if the IP packet generator 44 operates normally.

【0029】図4は、この試験を行う場合の試験信号経
路を点線で示している。即ち、これらの素子の試験を行
うには、音声導通簡易試験装置10から出力した波形デ
ータを音声符号化/復号化器43に入力して符号化し、
IPパケット生成部44で出力された直後に折返し、復
号化されて返ってきた波形データが、出した波形データ
と等価かどうかを判定すれば良い。
FIG. 4 shows a test signal path for carrying out this test by a dotted line. That is, in order to test these elements, the waveform data output from the voice continuity simple test device 10 is input to the voice encoder / decoder 43 and encoded,
Immediately after being output by the IP packet generation unit 44, it may be returned, and it may be determined whether the decoded and returned waveform data is equivalent to the output waveform data.

【0030】その場合、音声符号化/復号化器43、I
Pパケット生成部44を通過した音声信号は、それらの
素子による処理のために遅延を生じる。従って、素子が
正常に動作している場合でも、音声簡易試験装置10の
入力端子C20に返ってきた信号は、出力端子A18か
ら出力された信号とは同位相にはならない。
In that case, the speech encoder / decoder 43, I
The audio signal that has passed through the P packet generation unit 44 is delayed due to the processing by those elements. Therefore, even when the element is operating normally, the signal returned to the input terminal C20 of the simple audio test apparatus 10 does not have the same phase as the signal output from the output terminal A18.

【0031】そのため、位相遅延器12により位相遅延
量を操作し、入力端子C20からの信号と同位相となる
ようにする。また、音声符号化/復号化器によっては、
音声符号化/復号化が行われた際、その振幅値が減衰し
たりする場合があるため、乗算器13により、振幅調整
を行う。そして、調整を行った信号を波形メモリ15に
蓄える。
Therefore, the phase delay unit 12 manipulates the amount of phase delay so that the signal has the same phase as the signal from the input terminal C20. Also, depending on the audio encoder / decoder,
Since the amplitude value may be attenuated when the voice encoding / decoding is performed, the amplitude is adjusted by the multiplier 13. Then, the adjusted signal is stored in the waveform memory 15.

【0032】また、位相/振幅調整がされた信号は、も
し、入力端子C20に返ってくる信号が正常な場合、加
算器22で波形メモリ15からの信号と減算(位相反転
後加算)を行うと、互いに打ち消しあって0となるはず
である。装置制御部17により、0に近い値のスレッシ
ョルド値を比較器21に入れておけば、音声符号化/復
号化器43とIPパケット生成部44が正常動作してい
れば、OKの判定結果が得られる。
Further, if the signal returned to the input terminal C20 is normal, the adder 22 subtracts (adds after phase inversion) the phase / amplitude adjusted signal from the signal from the waveform memory 15. Then, they should cancel each other out and become 0. If the device control unit 17 puts a threshold value close to 0 in the comparator 21, if the voice encoder / decoder 43 and the IP packet generator 44 are operating normally, the result of the OK determination is can get.

【0033】もし、これらの素子に異常があり、音声信
号が正常に返ってこない/歪んでいた場合は、減算結果
が0とならず、その値が基準値以上であればNGと判断
できる。
If there is an abnormality in these elements and the audio signal is not normally returned / distorted, the subtraction result does not become 0, and if the value is not less than the reference value, it can be judged as NG.

【0034】図5は、本発明による音声符号化器/復号
化器およびIPパケット生成部素子試験のプロセスを示
すフローチャートである。以下、本発明による音声符号
化器/復号化器およびIPパケット生成部素子試験を行
う場合の、装置制御部17による位相/振幅調整方法に
ついて説明する。
FIG. 5 is a flow chart showing the process of voice encoder / decoder and IP packet generator element test according to the present invention. Hereinafter, a phase / amplitude adjusting method by the device control unit 17 in the case of performing a voice encoder / decoder and an IP packet generation unit element test according to the present invention will be described.

【0035】装置制御部17は、外部からの遠隔操作あ
るいは自律的動作により、試験を開始する(S50)。
The device control section 17 starts the test by a remote operation or an autonomous operation from the outside (S50).

【0036】最初に装置制御部17により、初期位相遅
延と初期倍率を与えるわけであるが、倍率については、
試験対象となる素子の減衰率はあらかじめわかっている
ため、その最適値を与えておくことは可能であり、一
方、位相については、そのときの音声符号化/復号化器
42の内部状態により若干変化するため、また、各素子
で用いられている発振子のばらつきにより変化する可能
性があるため、調整したほうが良いと考えられる。
First, the device control unit 17 gives an initial phase delay and an initial magnification. Regarding the magnification,
Since the attenuation rate of the element to be tested is known in advance, it is possible to give its optimum value. On the other hand, the phase may be slightly different depending on the internal state of the speech encoder / decoder 42 at that time. It is considered that it is better to adjust because it changes and there is a possibility that it changes due to variations in the oscillator used in each element.

【0037】そこで以下の説明では、位相遅延量のみを
調整する場合を想定しているが、振幅も調整する場合に
は、設定された各振幅値に対して図5に示すフローを繰
り返すことにより実行することができる。
Therefore, in the following description, it is assumed that only the phase delay amount is adjusted. However, when the amplitude is also adjusted, the flow shown in FIG. 5 is repeated for each set amplitude value. Can be executed.

【0038】試験が開始されると、初期位相遅延と初期
倍率が与えられ(S51,S52)、位相遅延器12と
乗算器13により遅延及び波形倍率された一周期分の波
形データが波形メモリ15に記憶される(S53)。な
お、音声符号化器/復号化器およびIPパケット生成部
素子試験を行う場合には波形メモリ14は使用されな
い。
When the test is started, an initial phase delay and an initial magnification are given (S51, S52), and one cycle of waveform data delayed and waveform-multiplied by the phase delay unit 12 and the multiplier 13 is stored in the waveform memory 15. (S53). The waveform memory 14 is not used when the voice encoder / decoder and the IP packet generator element test are performed.

【0039】この状態で、波形メモリ11の波形データ
を出力端子A18から音声符号化器/復号化器43へ出
力し、折り返されて入力端子C20に入力された帰還信
号と波形メモリ15に記憶された波形データとを比較す
る(S54)。比較の結果、判定がOKであれば、これ
を一定時間(例えば試験信号のn周期分)繰り返し、全
ての判定がOKであれば、試験結果OKを出力する。
In this state, the waveform data of the waveform memory 11 is output from the output terminal A18 to the voice encoder / decoder 43, and is stored in the waveform memory 15 and the feedback signal which is looped back and input to the input terminal C20. The waveform data is compared (S54). If the result of the comparison is that the judgment is OK, this is repeated for a fixed time (for example, n cycles of the test signal), and if all the judgments are OK, the test result OK is output.

【0040】一方、判定がOKでない場合には、遅延量
を初期位相遅延から順次変化させながら(S56,S5
7)、比較器の21の出力が一定時間(試験信号のn周
期分)正常となりつづける部分を探し、それがあれば導
通OK、なければ導通NGと判断する。
On the other hand, if the determination is not OK, the delay amount is sequentially changed from the initial phase delay (S56, S5).
7) Search for a portion in which the output of the comparator 21 continues to be normal for a certain period of time (for n cycles of the test signal), and if there is such a portion, it is determined to be conductive OK, and if not, conductive NG.

【0041】次に、エコーキャンセラ42の試験を行う
場合について説明する。図6はこの試験を行う場合の試
験信号経路を点線で示したものであり、図7は、本発明
によるエコーキャンセラ試験のプロセスを示すフローチ
ャートである。
Next, a case of testing the echo canceller 42 will be described. FIG. 6 shows a test signal path for performing this test by a dotted line, and FIG. 7 is a flowchart showing a process of the echo canceller test according to the present invention.

【0042】エコーキャンセラの試験を行うには、実際
にエコーを起こさせ、そのエコー成分の減衰効果を調べ
る必要がある。一般にエコーは、PBX交換機41を通
った後、電話端末に通じる2ワイヤの電話線において混
入するが、PBX交換機41は製造工程の検査段階では
用意できないことが多く、その場合はエコーを起こさせ
ることが出来ない。
In order to test the echo canceller, it is necessary to actually cause an echo and examine the attenuation effect of the echo component. Generally, an echo is mixed in a two-wire telephone line leading to a telephone terminal after passing through a PBX switch 41, but the PBX switch 41 is often not prepared at the inspection stage of the manufacturing process. In that case, an echo is caused. I can't.

【0043】そのため、本試験装置では、擬似的にエコ
ーのかかった信号をループバック信号に見せかけて出力
信号B19よりエコーキャンセラ42に入力する。出力
端子B19からの信号が、あたかも出力端子A18から
の信号がPBX交換機41の向こう側でエコーとして対
向信号に混入し、エコーキャンセラに戻っているように
見せかけるのである。
Therefore, in this test apparatus, the pseudo echoed signal is made to appear as a loopback signal and input to the echo canceller 42 from the output signal B19. The signal from the output terminal B19 appears as if the signal from the output terminal A18 were mixed into the opposite signal as an echo on the other side of the PBX switch 41 and returned to the echo canceller.

【0044】その際、出力端子A18の信号と全く同振
幅の信号の場合には、エコーキャンセラ42はそれらの
信号をダブルトーク信号とみなし、エコー消去を行わな
い性質がある。そのため、位相遅延器12と乗算器13
により、振幅/位相を変化させ、遅延のかかったエコー
信号を擬似的に生成し、それを波形メモリ14に蓄える
(S61,S62,S63)。
At this time, in the case of signals having exactly the same amplitude as the signal at the output terminal A18, the echo canceller 42 regards these signals as double-talk signals and does not perform echo cancellation. Therefore, the phase delay unit 12 and the multiplier 13
Thus, the amplitude / phase is changed to generate a delayed echo signal in a pseudo manner, and the echo signal is stored in the waveform memory 14 (S61, S62, S63).

【0045】つまり、波形メモリ14に蓄えられる信号
がエコーを除去させる前の信号として、出力端子B19
より、常にエコーキャンセラ42に対して入力される。
That is, as the signal stored in the waveform memory 14 before the echo is removed, the output terminal B19
Therefore, it is always input to the echo canceller 42.

【0046】一方、エコーが除去された信号がエコーキ
ャンセラ42から試験装置10の入力端子C20に入力
されるが、その正常性の判定のため、波形メモリ14の
信号を更に減衰した信号を用意する必要がある。その減
衰率は、エコーキャンセラの減衰率と等しいもので、こ
れはエコーキャンセラの特性として既知である。
On the other hand, the signal from which the echo has been removed is input from the echo canceller 42 to the input terminal C20 of the test apparatus 10, but a signal obtained by further attenuating the signal of the waveform memory 14 is prepared for the determination of its normality. There is a need. The attenuation rate is equal to that of the echo canceller, which is known as a characteristic of the echo canceller.

【0047】そのため、乗算器13を、さらにエコーキ
ャンセラの減衰率だけ減衰させるようにパラメータを設
定し、それにより計算された波形を波形メモリ15に蓄
える(S64,S65,S66)。
Therefore, parameters are set so that the multiplier 13 is further attenuated by the attenuation rate of the echo canceller, and the waveform calculated thereby is stored in the waveform memory 15 (S64, S65, S66).

【0048】そして、これらのデータが設定された後
は、前記の音声符号化/復号化器43とIPパケット生
成部44の正常性試験と同様のプロセスで、波形の正常
性を確認する。それにより、エコーキャンセラ42が正
常動作しているか否かを確認することが出来る。
After these data are set, the normality of the waveform is confirmed by the same process as the normality test of the voice encoder / decoder 43 and the IP packet generator 44. Thereby, it is possible to confirm whether or not the echo canceller 42 is operating normally.

【0049】なお図7で、遅延量aは、エコーキャンセ
ラ42のエコー消去時間より適当に選ぶ。また、乗算器
13の倍率bは、エコーキャンセラ42の特性より、ダ
ブルトークと判定されないような値を設定し、乗算器1
3の倍率cは、エコーキャンセラ42の性能より、エコ
ー減衰量と等しくなる値を設定する。
In FIG. 7, the delay amount a is appropriately selected from the echo cancellation time of the echo canceller 42. Further, the multiplier b of the multiplier 13 is set to a value that is not judged as double talk due to the characteristics of the echo canceller 42, and the multiplier 1
The magnification c of 3 is set to a value that is equal to the echo attenuation amount according to the performance of the echo canceller 42.

【0050】本試験装置は、基本的には通信装置内に実
装されて装置内の素子の正常性を試験するためのもので
あり、装置そのものには汎用的な試験機能は要求されな
い。そのため、エコーキャンセラを搭載しないような装
置では、波形メモリ14は不要となる。
This test device is basically mounted in a communication device to test the normality of the elements in the device, and the device itself is not required to have a general-purpose test function. Therefore, the waveform memory 14 is not necessary in a device that does not include an echo canceller.

【0051】また、試験対象となる素子の遅延量が既知
の場合には、位相遅延器12も固定遅延を発生させるだ
けで良い。さらに乗算器13は、減衰率が固定であれ
ば、あらかじめ減衰された信号をメモリに用意しておく
ことにより省略することが可能である。
If the delay amount of the device under test is known, the phase delay unit 12 need only generate a fixed delay. Further, if the attenuation rate is fixed, the multiplier 13 can be omitted by preparing the attenuated signal in the memory in advance.

【0052】図8は、エコーキャンセラ試験を行わず、
導通試験のみを特性既知の素子に対して行う場合の最小
構成とした、本発明の第2の実施形態を示す簡易音声導
通試験装置のブロック図である。
FIG. 8 shows that the echo canceller test was not performed,
FIG. 6 is a block diagram of a simple voice continuity test apparatus showing a second embodiment of the present invention, which has a minimum configuration in the case where only a continuity test is performed on an element whose characteristics are known.

【0053】この簡易音声導通試験装置70ではエコー
キャンセラ試験を行わないので、波形メモリ14及び出
力端子B19は不要である。波形メモリ50は、波形メ
モリ15に相当するものであるが、減衰率は既知である
としてあらかじめ減衰された波形データを記憶すること
により、乗算機能は省略されている。
Since the echo canceller test is not performed in the simple voice continuity test apparatus 70, the waveform memory 14 and the output terminal B19 are unnecessary. The waveform memory 50 corresponds to the waveform memory 15, but the multiplication function is omitted by storing the waveform data that has been attenuated in advance assuming that the attenuation rate is known.

【0054】また図9は、図8の簡易音声導通試験装置
の機能にエコーキャンセラ試験機能を付加した場合の最
小構成とした、本発明の第3の実施形態を示す簡易音声
導通試験装置のブロック図である。
FIG. 9 is a block diagram of a simple voice continuity test apparatus showing a third embodiment of the present invention, which has a minimum configuration in which an echo canceller test function is added to the function of the simple voice continuity test apparatus of FIG. It is a figure.

【0055】この簡易音声導通試験装置71場合の波形
メモリ51は、波形メモリ14に相当するものである
が、波形メモリ14に記憶される波形データの遅延量a
および倍率bは既知であるとして、あらかじめ位相遅延
および減衰された波形データを記憶しておくことによ
り、メモリ14に対する可変遅延機能および乗算機能も
省略される。
The waveform memory 51 in the case of the simple voice continuity test device 71 corresponds to the waveform memory 14, but the delay amount a of the waveform data stored in the waveform memory 14 is a.
Assuming that the multiplication factor b and the multiplication factor b are known, the variable delay function and the multiplication function for the memory 14 are omitted by storing the phase-delayed and attenuated waveform data in advance.

【0056】本発明の音声通信装置用試験装置を通信装
置内に実装させるような場合には、回路規模の簡易化の
ため、上記のような機能省略構成で実現されることが多
くなると考えられる。
When the test apparatus for a voice communication apparatus of the present invention is mounted in a communication apparatus, it is considered that it is often realized by the above-mentioned function omitted structure in order to simplify the circuit scale. .

【0057】[0057]

【発明の効果】本願発明によれば、あらかじめメモリに
蓄えられた試験用信号を位相遅延器、乗算器を通すこと
により、簡易的に通信装置内の素子の正常性を試験する
ことが可能である。また、エコーキャンセラなど、検査
の難しい素子の測定も簡易的かつ簡単に行うことが出来
る。
According to the present invention, it is possible to easily test the normality of the elements in the communication device by passing the test signal stored in the memory in advance through the phase delay device and the multiplier. is there. Further, it is possible to easily and easily measure an element that is difficult to inspect, such as an echo canceller.

【0058】更に、これらの試験装置を、通信装置その
ものに組み込むことが出来るため、装置の製造工程の検
査段階で容易に素子の正常性を判別することが出来る。
Furthermore, since these test devices can be incorporated in the communication device itself, the normality of the element can be easily determined at the inspection stage of the device manufacturing process.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施形態を示す音声試験装置の
ブロック図である。
FIG. 1 is a block diagram of a voice test apparatus showing a first embodiment of the present invention.

【図2】本発明の音声試験装置が適用される音声通信装
置のブロック図である。
FIG. 2 is a block diagram of a voice communication device to which the voice test device of the present invention is applied.

【図3】本発明の動作を説明する波形図である。FIG. 3 is a waveform diagram illustrating the operation of the present invention.

【図4】本発明による音声符号化器/復号化器およびI
Pパケット生成部素子試験を説明する図である。
FIG. 4 is a speech encoder / decoder and I according to the invention.
It is a figure explaining a P packet generation part element test.

【図5】本発明による音声符号化器/復号化器およびI
Pパケット生成部素子試験のプロセスを示すフローチャ
ートである。
FIG. 5: Speech encoder / decoder and I according to the invention.
It is a flowchart which shows the process of a P packet generation part element test.

【図6】本発明によるエコーキャンセラ試験を説明する
図である。
FIG. 6 is a diagram illustrating an echo canceller test according to the present invention.

【図7】本発明によるエコーキャンセラ試験時のプロセ
ス示すフローチャートである。
FIG. 7 is a flowchart showing a process during an echo canceller test according to the present invention.

【図8】本発明の第2の実施形態を示す音声試験装置の
ブロック図である。
FIG. 8 is a block diagram of an audio test apparatus showing a second embodiment of the present invention.

【図9】本発明の第3の実施形態を示す音声試験装置の
ブロック図である。
FIG. 9 is a block diagram of an audio test apparatus showing a third embodiment of the present invention.

【符号の説明】[Explanation of symbols]

10 音声導通簡易試験装置 11 波形メモリ 12 位相遅延器 13 乗算器 14 波形メモリ 15 波形メモリ 17 装置制御部 18 出力端子A 19 出力端子B 20 入力端子C 21 比較器 22 加算器 41 PBX交換機 42 エコーキャンセラ 43 音声符号化/復号化器 44 IPパケット生成部 50 波形メモリ 51 波形メモリ 60 通信装置 70 簡易音声導通試験装置 71 簡易音声導通試験装置 10 Voice continuity simple test device 11 Waveform memory 12 Phase delay device 13 Multiplier 14 Waveform memory 15 Waveform memory 17 Device control unit 18 Output terminal A 19 Output terminal B 20 Input terminal C 21 comparator 22 adder 41 PBX switch 42 Echo canceller 43 Speech encoder / decoder 44 IP packet generator 50 waveform memory 51 waveform memory 60 communication equipment 70 Simple voice continuity test device 71 Simple voice continuity test device

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04M 3/26 H04B 3/20 H04L 13/00 H04B 3/46 ─────────────────────────────────────────────────── ─── Continuation of front page (58) Fields surveyed (Int.Cl. 7 , DB name) H04M 3/26 H04B 3/20 H04L 13/00 H04B 3/46

Claims (8)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 被試験対象の試験制御および判定を行う
装置制御部と、所定の波形を記憶する第1の波形メモリ
と、該第1の波形メモリから読み出された波形データの
位相を前記装置制御部からの遅延データに従って遅延す
る位相遅延器と、該位相遅延器から出力される波形デー
タに前記装置制御部からの波形倍率データを乗算する乗
算器と、前記装置制御部からの第1の遅延データ及び第
1の波形倍率データにより位相遅延及び乗算された波形
データを記憶する第2の波形メモリと、前記装置制御部
からの第2の遅延データ及び第2の波形倍率データによ
り位相遅延及び乗算された波形データを記憶する第3の
波形メモリと、前記第1の波形メモリから読み出された
波形データを被試験対象に送出する第1の出力端子と、
前記第2の波形メモリから読み出された波形データを被
試験対象に送出する第2の出力端子と、被試験対象から
の被試験信号を入力する入力端子と、該入力端子に入力
された被試験対象からの入力データと前記第3の波形メ
モリから読み出された波形データを加算する加算器と、
該加算器の出力データと前記装置制御部からの基準値デ
ータとを比較し、比較結果を前記装置制御部へ出力する
比較器とを備えていることを特徴とする音声通信装置用
試験装置。
1. A device control unit for performing test control and determination of an object to be tested, a first waveform memory for storing a predetermined waveform, and a phase of waveform data read from the first waveform memory, A phase delayer that delays according to the delay data from the device control unit; a multiplier that multiplies the waveform data output from the phase delay unit by the waveform magnification data from the device control unit; and a first unit from the device control unit. Second waveform memory that stores the waveform data that is phase-delayed and multiplied by the first delay data and the first waveform scaling factor data, and the phase delay is performed by the second delay data and the second waveform scaling factor data from the device control unit. And a third waveform memory for storing the multiplied waveform data, and a first output terminal for sending the waveform data read from the first waveform memory to a test object.
A second output terminal for transmitting the waveform data read out from the second waveform memory to the device under test, an input terminal for inputting a signal under test from the device under test, and a device for receiving the signal input to the input terminal. An adder for adding the input data from the test object and the waveform data read from the third waveform memory;
A test apparatus for a voice communication device, comprising: a comparator that compares output data of the adder with reference value data from the device control unit and outputs a comparison result to the device control unit.
【請求項2】 被試験対象の試験制御および判定を行う
装置制御部と、所定の波形を記憶する第1の波形メモリ
と、該第1の波形メモリに記憶された波形データに対し
て所定の減衰率で減衰された波形を記憶する第2の波形
メモリと、該第2の波形メモリから読み出された波形デ
ータの位相を前記装置制御部からの遅延データに従って
遅延する位相遅延器と、前記第1の波形メモリから読み
出された波形データを被試験対象に送出する出力端子
と、被試験対象からの被試験信号を入力する入力端子
と、該入力端子に入力された被試験対象からの入力デー
タと前記位相遅延器から出力される波形データを加算す
る加算器と、該加算器の出力データと前記装置制御部か
らの基準値データとを比較し、比較結果を前記装置制御
部へ出力する比較器とを備えていることを特徴とする音
声通信装置用試験装置。
2. A device control unit for performing test control and determination of a test object, a first waveform memory for storing a predetermined waveform, and a predetermined waveform data for the waveform data stored in the first waveform memory. A second waveform memory that stores a waveform attenuated at an attenuation rate; a phase delay device that delays the phase of the waveform data read from the second waveform memory according to the delay data from the device control unit; An output terminal for transmitting the waveform data read from the first waveform memory to the device under test, an input terminal for inputting the signal under test from the device under test, and an input terminal for receiving the signal under test input to the input terminal. An adder for adding the input data and the waveform data output from the phase delay device, the output data of the adder and the reference value data from the device control unit are compared, and the comparison result is output to the device control unit. With a comparator A test device for a voice communication device, which is characterized by being provided.
【請求項3】 被試験対象の試験制御および判定を行う
装置制御部と、所定の波形を記憶する第1の波形メモリ
と、該第1の波形メモリに記憶された波形データに対し
て所定の移相遅延および所定の減衰率で減衰された波形
を記憶する第2の波形メモリと、前記第1の波形メモリ
に記憶された波形データに対して所定の減衰率で減衰さ
れた波形を記憶する第3の波形メモリと、該第3の波形
メモリから読み出された波形データの位相を前記装置制
御部からの遅延データに従って遅延する位相遅延器と、
前記第1の波形メモリから読み出された波形データを被
試験対象に送出する第1の出力端子と、前記第2の波形
メモリから読み出された波形データを被試験対象に送出
する第2の出力端子と、被試験対象からの被試験信号を
入力する入力端子と、該入力端子に入力された被試験対
象からの入力データと前記位相遅延器から出力される波
形データを加算する加算器と、該加算器の出力データと
前記装置制御部からの基準値データとを比較し、比較結
果を前記装置制御部へ出力する比較器とを備えているこ
とを特徴とする音声通信装置用試験装置。
3. An apparatus control unit for performing test control and determination of an object to be tested, a first waveform memory for storing a predetermined waveform, and a predetermined waveform data for the waveform data stored in the first waveform memory. A second waveform memory that stores a phase-shifted delay and a waveform that is attenuated at a predetermined attenuation rate, and a waveform that is attenuated at a predetermined attenuation rate with respect to the waveform data stored in the first waveform memory. A third waveform memory, and a phase delay device that delays the phase of the waveform data read from the third waveform memory according to the delay data from the device control unit,
A first output terminal for sending the waveform data read from the first waveform memory to the test object, and a second output terminal for sending the waveform data read from the second waveform memory to the test object. An output terminal, an input terminal for inputting a signal under test from a device under test, and an adder for adding the input data from the device under test input to the input terminal and the waveform data output from the phase delay device And a comparator for comparing output data of the adder with reference value data from the device control unit and outputting a comparison result to the device control unit. .
【請求項4】 前記所定の波形データは、音声帯域の単
一周波数の正弦波データであることを特徴とする請求項
1〜3のいずれかに記載の音声通信装置用試験装置。
4. The test device for a voice communication device according to claim 1, wherein the predetermined waveform data is sine wave data having a single frequency in a voice band.
【請求項5】 前記被試験対象は、エコーキャンセラ
と、音声符号化/復号化器及びIPパケット生成部であ
ることを特徴とする請求項1または3記載の音声通信装
置用試験装置。
5. The test apparatus for a voice communication device according to claim 1, wherein the test object is an echo canceller, a voice encoder / decoder, and an IP packet generator.
【請求項6】 前記被試験対象は、音声符号化/復号化
器及びIPパケット生成部であることを特徴とする請求
項2記載の音声通信装置用試験装置。
6. The test device for a voice communication device according to claim 2, wherein the test object is a voice encoder / decoder and an IP packet generator.
【請求項7】 請求項1〜3のいずれかに記載の音声通
信装置用試験装置を内装していることを特徴とする音声
通信装置。
7. A voice communication device comprising the test device for voice communication device according to any one of claims 1 to 3 therein.
【請求項8】 前記音声通信装置用試験装置は、遠隔操
作または自動で、自律診断試験を行う機能を有している
ことを特徴とする請求項7記載の音声通信装置。
8. The voice communication device according to claim 7, wherein the test device for voice communication device has a function of performing an autonomous diagnostic test by remote control or automatically.
JP2001100103A 2001-03-30 2001-03-30 Test equipment for voice communication equipment Expired - Fee Related JP3501139B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001100103A JP3501139B2 (en) 2001-03-30 2001-03-30 Test equipment for voice communication equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001100103A JP3501139B2 (en) 2001-03-30 2001-03-30 Test equipment for voice communication equipment

Publications (2)

Publication Number Publication Date
JP2002300120A JP2002300120A (en) 2002-10-11
JP3501139B2 true JP3501139B2 (en) 2004-03-02

Family

ID=18953575

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001100103A Expired - Fee Related JP3501139B2 (en) 2001-03-30 2001-03-30 Test equipment for voice communication equipment

Country Status (1)

Country Link
JP (1) JP3501139B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115148208B (en) * 2022-09-01 2023-02-03 北京探境科技有限公司 Audio data processing method and device, chip and electronic equipment

Also Published As

Publication number Publication date
JP2002300120A (en) 2002-10-11

Similar Documents

Publication Publication Date Title
US6693992B2 (en) Line probe signal and method of use
US6829293B2 (en) Method and apparatus for line probe signal processing
JP4681068B2 (en) Communication system inspection method and apparatus
JP4755807B2 (en) Vector network analyzer with measuring device, especially with individual oscillator
KR100338656B1 (en) Echo path delay estimation
US7804963B2 (en) Method and device for comparing signals to control transducers and transducer control system
US7366118B2 (en) Echo cancellation
US7020279B2 (en) Method and system for filtering a signal and for providing echo cancellation
JP3501139B2 (en) Test equipment for voice communication equipment
Krishna et al. Algorithmic and implementation aspects of echo cancellation in packet voice networks
JP2000151474A (en) Echo canceler
US6385296B1 (en) System to test a connection in a telephone network
WO2002096072A1 (en) Method and apparatus for testing loop-back communications while eliminating the need for a loop-back relay.
JP2009290872A (en) Echo cancellation balancing using noise generator and average power detection
Amano et al. A multirate acoustic echo canceler structure
JP3970746B2 (en) Echo canceller performance evaluation test equipment
US7251213B2 (en) Method for remote measurement of echo path delay
JP5282893B2 (en) Double talk attenuation measurement apparatus and measurement method
JP3304609B2 (en) Echo canceller learning method
JPS5964932A (en) Band division type echo erasing device
JPH07303072A (en) Method and device for detecting double talk
Sehlstedt RFI cancellation in VDSL
JP2000022566A (en) Noise reduction circuit
WO1997017767A1 (en) Cross talk interference cancellation in twisted pairs
JPH06112868A (en) Test system for echo canceller

Legal Events

Date Code Title Description
A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20031124

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071212

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081212

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091212

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091212

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101212

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101212

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111212

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111212

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121212

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121212

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131212

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees