JP3479283B2 - Frequency synthesizer - Google Patents

Frequency synthesizer

Info

Publication number
JP3479283B2
JP3479283B2 JP2001015948A JP2001015948A JP3479283B2 JP 3479283 B2 JP3479283 B2 JP 3479283B2 JP 2001015948 A JP2001015948 A JP 2001015948A JP 2001015948 A JP2001015948 A JP 2001015948A JP 3479283 B2 JP3479283 B2 JP 3479283B2
Authority
JP
Japan
Prior art keywords
frequency
output
signal
local oscillator
local
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001015948A
Other languages
Japanese (ja)
Other versions
JP2002217726A (en
Inventor
久芳 臼井
Original Assignee
埼玉日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 埼玉日本電気株式会社 filed Critical 埼玉日本電気株式会社
Priority to JP2001015948A priority Critical patent/JP3479283B2/en
Publication of JP2002217726A publication Critical patent/JP2002217726A/en
Application granted granted Critical
Publication of JP3479283B2 publication Critical patent/JP3479283B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明はTDMA(Time Divi
sion Multiple Access)方式および同時送受信方式の双
方を切替運用できる通信装置に利用する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to TDMA (Time Divi
sion multiple access) and simultaneous transmission / reception methods are used for communication devices that can be switched.

【0002】[0002]

【従来の技術】携帯電話装置に用いる周波数シンセサイ
ザについて、従来例を図5を参照して説明する。図5は
従来の周波数シンセサイザのブロック構成図である。図
5に示す周波数シンセサイザは、電圧制御発振器2、低
域濾波器3、高周波PLL(Phase Locked Loop)回路4
により高周波局部発振部20がPLLにて構成される。
電圧制御発振器5、低域濾波器6、中間周波PLL回路
7により中間周波局部発振部30がPLLにて構成され
る。
2. Description of the Related Art A conventional frequency synthesizer used in a portable telephone will be described with reference to FIG. FIG. 5 is a block diagram of a conventional frequency synthesizer. The frequency synthesizer shown in FIG. 5 includes a voltage controlled oscillator 2, a low pass filter 3, and a high frequency PLL (Phase Locked Loop) circuit 4.
The high frequency local oscillation unit 20 is configured by a PLL.
The voltage-controlled oscillator 5, the low-pass filter 6, and the intermediate-frequency PLL circuit 7 constitute the intermediate-frequency local oscillator 30 as a PLL.

【0003】高周波局部発振部20の出力は、受信部
(RX)およびミキサ1へ供給される。ミキサ1は、高
周波局部発振周波数と中間周波局部発振周波数とを加算
して送信搬送波周波数として送信部(TX)へ供給す
る。
The output of the high frequency local oscillator 20 is supplied to the receiver (RX) and the mixer 1. The mixer 1 adds the high frequency local oscillation frequency and the intermediate frequency local oscillation frequency and supplies the result as a transmission carrier frequency to the transmission unit (TX).

【0004】800MHzのPDC(Personal Digital
Cellular)方式の携帯電話方式では、D帯域とA帯域と
C帯域の3つの周波数帯域が用いられる。D帯域、A帯
域、C帯域は、それぞれ、 のように設定される。受信中間周波数は130.05M
Hzに選択されており、高周波局部発振周波数=受信周
波数−受信中間周波数(130.05MHz)である。
この条件で、送信中間周波数を選択すると、 D帯域:260.05MHz A帯域:185.05MHz C帯域:185.05MHz となる。
800 MHz PDC (Personal Digital
In the cellular phone system of the Cellular system, three frequency bands of D band, A band and C band are used. The D band, A band, and C band are respectively Is set as follows. Intermediate frequency of reception is 130.05M
The selected frequency is Hz, and the high frequency local oscillation frequency = reception frequency−reception intermediate frequency (130.05 MHz).
Under this condition, when the transmission intermediate frequency is selected, it becomes D band: 260.05 MHz A band: 185.05 MHz C band: 185.05 MHz.

【0005】[0005]

【発明が解決しようとする課題】この構成では、D帯域
とC帯域は問題ないが、A帯域の場合に送信中間周波数
185.05MHzの5倍波、すなわち925.25M
Hzのスプリアス波が発生する。この周波数は、送信帯
域内であるためフィルタにより除去できない。そこで、
図6に示すような構成が改善策として採られる。
In this configuration, there is no problem in the D band and the C band, but in the case of the A band, the fifth harmonic of the transmission intermediate frequency 185.05 MHz, that is, 925.25 M
Hz spurious waves are generated. This frequency cannot be removed by the filter because it is within the transmission band. Therefore,
The configuration shown in FIG. 6 is adopted as an improvement measure.

【0006】図6では、図5と同様に高周波局部発振部
20が構成され、その出力が1/4分周器8に入力され
る。中間周波局部発振部30はなく、ミキサ1は、1/
4分周器8と高周波局部発振部20の周波数を加算して
送信周波数を発生する。
In FIG. 6, a high-frequency local oscillator 20 is constructed as in FIG. 5, and its output is input to the 1/4 frequency divider 8. There is no intermediate frequency local oscillation unit 30, and the mixer 1
The transmission frequency is generated by adding the frequencies of the frequency divider 4 and the high-frequency local oscillator 20.

【0007】この方式の場合に送信時と受信時では、高
周波局部発振部20は、別の周波数を発生する。したが
ってTDMA運用時には、時分割で周波数を切り替えて
用いるので図6の構成が適用できるが、同時送受信運用
時には適用できないという欠点がある。
In the case of this system, the high frequency local oscillator 20 generates different frequencies during transmission and during reception. Therefore, in TDMA operation, the frequency is switched and used in time division, so the configuration of FIG. 6 can be applied, but there is a drawback that it cannot be applied in simultaneous transmission / reception operation.

【0008】そこで、さらに図7に示す構成が同時送受
信運用のために採られる。図7では、受信用の高周波局
部発振部20−1と送信用の高周波局部発振部20−2
が別々に構成される。この構成の問題点は、高周波局部
発振部20−1および20−2が2回路あるために消費
電流が増加する点と、なによりも、2つの近似した周波
数を発生するPLL回路が2回路あると、相互干渉を生
じるという問題点が知られている。
Therefore, the configuration shown in FIG. 7 is adopted for the simultaneous transmission / reception operation. In FIG. 7, the high frequency local oscillator 20-1 for reception and the high frequency local oscillator 20-2 for transmission are shown.
Are configured separately. The problem with this configuration is that the high-frequency local oscillators 20-1 and 20-2 have two circuits, which increases the current consumption, and above all, there are two PLL circuits that generate two approximate frequencies. However, there is a known problem that mutual interference occurs.

【0009】本発明は、このような背景に行われたもの
であって、同時送受信運用時に周波数干渉の問題を回避
できる周波数シンセサイザを提供することを目的とす
る。本発明は、TDMA運用時には、不要な送信スプリ
アス、特に帯域内のフィルタで除去できない周波数のス
プリアスの発生を回避することができる周波数シンセサ
イザを提供することを目的とする。本発明は、TDMA
運用時および同時送受信運用時に消費電流を削減するこ
とができる周波数シンセサイザを提供することを目的と
する。
The present invention has been made against such a background, and an object thereof is to provide a frequency synthesizer capable of avoiding the problem of frequency interference during simultaneous transmission / reception operation. An object of the present invention is to provide a frequency synthesizer capable of avoiding generation of unnecessary transmission spurious, particularly spurious of a frequency that cannot be removed by a filter in the band, during TDMA operation. The present invention is based on TDMA
An object of the present invention is to provide a frequency synthesizer capable of reducing current consumption during operation and simultaneous transmission / reception operation.

【0010】[0010]

【課題を解決するための手段】本発明の周波数シンセサ
イザは、同時送受信運用時には、高周波局部発振周波数
と中間周波局部発振周波数とをミキサにて加算して送信
搬送波周波数を構成し、さらに、高周波局部発振周波数
と中間周波局部発振周波数とは、十分に離れた周波数を
選択していることから周波数干渉の問題を回避できる。
In a frequency synthesizer of the present invention, during simultaneous transmission / reception operation, a high frequency local oscillation frequency and an intermediate frequency local oscillation frequency are added by a mixer to form a transmission carrier frequency. Since the oscillating frequency and the intermediate frequency local oscillating frequency are frequencies sufficiently separated from each other, the problem of frequency interference can be avoided.

【0011】また、TDMA運用時には、高周波局部発
振周波数と高周波局部発振周波数を1/4分周した周波
数とをミキサにて加算して送信搬送波周波数を構成して
いることから不要な送信スプリアス、特に帯域内のフィ
ルタで除去できない周波数のスプリアスの発生を回避で
きる。
Further, during TDMA operation, unnecessary high frequency local oscillation frequency and frequency obtained by dividing high frequency local oscillation frequency by 1/4 are added by a mixer to form a transmission carrier frequency. It is possible to avoid the occurrence of frequency spurious that cannot be removed by the in-band filter.

【0012】また、TDMA運用時には、中間周波局部
発振部が不要であるため、中間周波局部発振部の電源供
給を止めることにより、TDMA運用時に消費電流を削
減できる。
Further, since the intermediate frequency local oscillator is not required during the TDMA operation, the current consumption can be reduced during the TDMA operation by stopping the power supply to the intermediate frequency local oscillator.

【0013】また、同時送受信運用時には、周波数の高
い高周波局部発振部を2回路必要とせず、さらに、同時
送受信運用時には、1/4分周器の電源供給を止めてい
ることから同時送受信運用時に消費電流を削減できる。
Further, in the simultaneous transmission / reception operation, it is not necessary to provide two circuits having a high frequency local oscillation unit, and in the simultaneous transmission / reception operation, the power supply of the 1/4 frequency divider is stopped, so that the simultaneous transmission / reception operation is performed. The current consumption can be reduced.

【0014】すなわち、本発明は周波数シンセサイザで
あって、本発明の特徴とするところは、第一の低域濾波
器と、この第一の低域濾波器の出力が入力される第一の
電圧制御発振器と、この第一の電圧制御発振器の出力を
入力してその周波数と第一の基準発振周波数とを位相比
較しその位相差に応じたチャージ出力を前記第一の低域
濾波器に出力する高周波PLL回路とを備えた高周波局
部発振部と、第二の低域濾波器と、この第二の低域濾波
器の出力が入力される第二の電圧制御発振器と、この第
二の電圧制御発振器の出力を入力してその周波数と第二
の基準発振周波数とを位相比較しその位相差に応じたチ
ャージ出力を前記第二の低域濾波器に出力する中間周波
PLL回路とを備えた中間周波局部発振部と、前記第一
の電圧制御発振器の出力が入力される1/4分周器と、
前記1/4分周器の出力が一方の入力端に接続され、前
記第二の電圧制御発振器の出力が他方の入力端に接続さ
れ、この二つの入力端のいずれかを出力端に切替接続す
るスイッチと、前記スイッチの出力と前記第一の電圧制
御発振器の出力とが加算されるミキサとを備えたところ
にある。
That is, the present invention is a frequency synthesizer, which is characterized by the first low-pass filter and the first voltage to which the output of the first low-pass filter is input. A control oscillator and the output of the first voltage controlled oscillator are input, the frequency and the first reference oscillation frequency are compared in phase, and a charge output corresponding to the phase difference is output to the first low-pass filter. A high-frequency local oscillator including a high-frequency PLL circuit, a second low-pass filter, a second voltage-controlled oscillator to which the output of the second low-pass filter is input, and the second voltage. And an intermediate frequency PLL circuit for inputting the output of the controlled oscillator, comparing the frequency of the output with the second reference oscillation frequency, and outputting a charge output corresponding to the phase difference to the second low pass filter. Intermediate frequency local oscillator and the first voltage controlled oscillator A 1/4 frequency divider output is input,
The output of the 1/4 frequency divider is connected to one input end, the output of the second voltage controlled oscillator is connected to the other input end, and one of these two input ends is switched and connected to the output end. Switch and a mixer to which the output of the switch and the output of the first voltage controlled oscillator are added.

【0015】TDMA運用時には、前記中間周波局部発
振部の電源供給を停止させる手段を備えることが望まし
い。また、同時送受信運用時には、前記1/4分周器の
電源供給を停止させる手段を備えることが望ましい。
During TDMA operation, it is desirable to provide means for stopping the power supply to the intermediate frequency local oscillation section. Further, it is desirable to provide means for stopping the power supply to the 1/4 frequency divider during the simultaneous transmission / reception operation.

【0016】前記スイッチと前記ミキサとの間に変調器
が挿入された構成とすることもできる。
A modulator may be inserted between the switch and the mixer.

【0017】[0017]

【発明の実施の形態】本発明実施例の周波数シンセサイ
ザを図1および図3を参照して説明する。図1は本発明
第一実施例の周波数シンセサイザのブロック構成図であ
る。図3は本発明第二実施例の周波数シンセサイザのブ
ロック構成図である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A frequency synthesizer according to an embodiment of the present invention will be described with reference to FIGS. FIG. 1 is a block diagram of a frequency synthesizer according to the first embodiment of the present invention. FIG. 3 is a block diagram of the frequency synthesizer of the second embodiment of the present invention.

【0018】本発明第一実施例の周波数シンセサイザ
は、図1に示すように、低域濾波器3と、この低域濾波
器3の出力が入力される電圧制御発振器2と、この電圧
制御発振器2の出力を入力してその周波数と第一の基準
発振周波数とを位相比較しその位相差に応じたチャージ
出力を低域濾波器3に出力する高周波PLL回路4とを
備えた高周波局部発振部20と、低域濾波器6と、この
低域濾波器6の出力が入力される電圧制御発振器5と、
この電圧制御発振器5の出力を入力してその周波数と第
二の基準発振周波数とを位相比較しその位相差に応じた
チャージ出力を低域濾波器6に出力する中間周波PLL
回路7とを備えた中間周波局部発振部30と、電圧制御
発振器2の出力が入力される1/4分周器8と、1/4
分周器8の出力がa端子に接続され、電圧制御発振器5
の出力がb端子に接続され、a端子またはb端子のいず
れかを出力端子に切替接続するスイッチ9と、スイッチ
9の出力と電圧制御発振器2の出力とが加算されるミキ
サ1とを備えたことを特徴とする。
As shown in FIG. 1, the frequency synthesizer of the first embodiment of the present invention includes a low-pass filter 3, a voltage-controlled oscillator 2 to which the output of the low-pass filter 3 is input, and this voltage-controlled oscillator. A high-frequency local oscillator having a high-frequency PLL circuit 4 which inputs the output of 2 and compares the frequency with the first reference oscillation frequency and outputs a charge output corresponding to the phase difference to the low-pass filter 3. 20, a low-pass filter 6, a voltage-controlled oscillator 5 to which the output of the low-pass filter 6 is input,
An intermediate frequency PLL for inputting the output of the voltage controlled oscillator 5 and phase-comparing the frequency with the second reference oscillation frequency and outputting a charge output corresponding to the phase difference to the low-pass filter 6.
An intermediate frequency local oscillator 30 including a circuit 7, a quarter divider 8 to which an output of the voltage controlled oscillator 2 is input, and a quarter
The output of the frequency divider 8 is connected to the a terminal, and the voltage controlled oscillator 5
The output of the switch is connected to the b terminal, and the switch 9 for switching and connecting either the a terminal or the b terminal to the output terminal, and the mixer 1 for adding the output of the switch 9 and the output of the voltage controlled oscillator 2 are provided. It is characterized by

【0019】また、図示しない制御手段により、TDM
A運用時には、中間周波局部発振部30の電源供給を停
止する。また、同時送受信運用時には、1/4分周器8
の電源供給を停止する。
Further, the TDM is controlled by a control means (not shown).
During the A operation, the power supply to the intermediate frequency local oscillation unit 30 is stopped. Also, during simultaneous transmission / reception operation, the 1/4 frequency divider 8
Turn off the power supply.

【0020】第二実施例では、図3に示すように、スイ
ッチ9とミキサ1との間に変調器10を挿入する。
In the second embodiment, as shown in FIG. 3, a modulator 10 is inserted between the switch 9 and the mixer 1.

【0021】以下では、本発明実施例をさらに詳細に説
明する。
The embodiments of the present invention will be described in more detail below.

【0022】(第一実施例)本発明第一実施例の周波数
シンセサイザは、電圧制御発振器2、低域濾波器3、高
周波PLL回路4により構成される高周波局部発振部2
0と、電圧制御発振器5、低域濾波器6、中間周波PL
L回路7により構成される中間周波局部発振器30と、
1/4分周器8と、スイッチ9と、ミキサ1とにより構
成される。
(First Embodiment) A frequency synthesizer according to a first embodiment of the present invention comprises a high frequency local oscillator 2 composed of a voltage controlled oscillator 2, a low pass filter 3 and a high frequency PLL circuit 4.
0, voltage-controlled oscillator 5, low-pass filter 6, intermediate frequency PL
An intermediate frequency local oscillator 30 composed of the L circuit 7,
It is composed of a quarter frequency divider 8, a switch 9 and a mixer 1.

【0023】高周波局部発振部20は、電圧制御発振器
2の出力が高周波PLL回路4に入力され、高周波PL
L回路4にて、第一の基準発振周波数と位相比較され位
相差に応じたチャージ出力が低域濾波器3に供給され
る。さらに低域濾波器3の出力は、電圧制御発振器2に
供給されて一般的に周知のPLLが構成される。また、
電圧制御発振器2の出力は、高周波局部発振部20の出
力となる。
In the high frequency local oscillator 20, the output of the voltage controlled oscillator 2 is input to the high frequency PLL circuit 4, and the high frequency PL
The L circuit 4 compares the phase with the first reference oscillation frequency and supplies a charge output corresponding to the phase difference to the low-pass filter 3. Further, the output of the low pass filter 3 is supplied to the voltage controlled oscillator 2 to form a generally known PLL. Also,
The output of the voltage controlled oscillator 2 becomes the output of the high frequency local oscillator 20.

【0024】中間周波局部発振部30は、電圧制御発振
器5の出力が中間周波PLL回路7に入力され、中間周
波PLL回路7にて、第二の基準発振周波数と位相比較
され位相差に応じたチャージ出力が低域濾波器6に供給
される。さらに、低域濾波器6の出力は、電圧制御発振
器5に供給されて一般的に周知のPLLが構成される。
また、電圧制御発振器5の出力は、中間周波局部発振部
30の出力となりスイッチ9のb端子に接続される。
In the intermediate frequency local oscillator 30, the output of the voltage controlled oscillator 5 is input to the intermediate frequency PLL circuit 7, and the intermediate frequency PLL circuit 7 compares the phase with the second reference oscillation frequency and responds to the phase difference. The charge output is supplied to the low pass filter 6. Further, the output of the low pass filter 6 is supplied to the voltage controlled oscillator 5 to form a generally known PLL.
The output of the voltage controlled oscillator 5 becomes the output of the intermediate frequency local oscillator 30 and is connected to the terminal b of the switch 9.

【0025】1/4分周器8は、高周波局部発振部20
の出力を入力とし、高周波局部発振周波数を1/4分周
して出力しスイッチ9のa端子に接続する。スイッチ9
は、1/4分周器8と中間周波局部発振部30の出力の
いずれかを選択して、ミキサ1に供給する。ミキサ1
は、高周波局部発振部20の出力周波数とスイッチ9の
出力周波数を加算して出力する。
The 1/4 frequency divider 8 includes a high frequency local oscillator 20.
Is used as an input, the high frequency local oscillation frequency is divided by 1/4 and output, and the result is connected to the a terminal of the switch 9. Switch 9
Selects one of the outputs of the 1/4 frequency divider 8 and the intermediate frequency local oscillation section 30 and supplies it to the mixer 1. Mixer 1
Outputs the sum of the output frequency of the high frequency local oscillator 20 and the output frequency of the switch 9.

【0026】次に、第一実施例の周波数シンセサイザの
動作を説明する。第一実施例の周波数シンセサイザは、
携帯電話装置に用いられることを想定して説明する。周
波数シンセサイザが用いられる携帯電話装置の周波数構
成は、800MHzのPDC方式の携帯電話方式であ
り、D帯域とA帯域とC帯域の3つの周波数帯域が用い
られる。D帯域、A帯域、C帯域は、それぞれ、 のように設定される。同時送受可能な携帯電話装置は、
3帯域全てのTDMA(時分割)方式での送受信とD帯
域での同時送受信が必要である。受信中間周波数は、1
30.05MHzが選択されている。本発明の周波数シ
ンセサイザは、受信局発周波数と送信搬送波周波数を供
給する。受信局発周波数は、 受信周波数−受信中間周波数(130.05MHz) である。
Next, the operation of the frequency synthesizer of the first embodiment will be described. The frequency synthesizer of the first embodiment is
The description will be given assuming that it is used for a mobile phone device. The frequency configuration of the mobile phone device in which the frequency synthesizer is used is the PDC mobile phone system of 800 MHz, and three frequency bands of D band, A band and C band are used. The D band, A band, and C band are respectively Is set as follows. Mobile phone devices that can send and receive at the same time are
Transmission and reception in the TDMA (time division) system for all three bands and simultaneous transmission and reception in the D band are required. Intermediate frequency of reception is 1
30.05 MHz is selected. The frequency synthesizer of the present invention provides a receiving station originating frequency and a transmitting carrier frequency. The receiving station originating frequency is the receiving frequency minus the receiving intermediate frequency (130.05 MHz).

【0027】A.図2に示すTDMA運用時には、スイ
ッチ9をa側に接続する。中間周波局部発振部30は、
電源供給をOFFとし出力を停止する。1/4分周器8
は、電源供給をONとし動作状態とする。高周波局部発
振部20は、LM(アンテナ切替ダイバーシチ用レベル
測定)と受信スロットのタイミングでは、 受信周波数−受信中間周波数 となる周波数を受信部(RX)に供給する。送信スロッ
トのタイミングでは、 送信周波数×(4/5) となる周波数を1/4分周器8とミキサ1に供給する。
1/4分周器8に入力された高周波局部発振周波数は、
1/4分周されて、スイッチ9を通ってミキサ1に供給
される。
A. During the TDMA operation shown in FIG. 2, the switch 9 is connected to the a side. The intermediate frequency local oscillator 30 is
Turn off the power supply and stop the output. 1/4 frequency divider 8
Turns the power supply on and puts it in an operating state. The high frequency local oscillation unit 20 supplies a frequency of (reception frequency-reception intermediate frequency) to the reception unit (RX) at the timing of LM (level measurement for antenna switching diversity) and the reception slot. At the timing of the transmission slot, a frequency of transmission frequency × (4/5) is supplied to the 1/4 frequency divider 8 and the mixer 1.
The high frequency local oscillation frequency input to the 1/4 frequency divider 8 is
The frequency is divided into 1/4 and supplied to the mixer 1 through the switch 9.

【0028】ミキサ1は、高周波局部発振周波数と高周
波局部発振周波数の1/4の周波数を加算して送信周波
数を発生し送信部(TX)に供給する。したがって、高
周波局部発振部20の出力する周波数は、送信時は、 送信周波数×4/5 で計算され受信時は、 受信周波数−受信中間周波数(130.05MHz) で計算され、 となる。また、本発明の周波数シンセサイザの送信側出
力は、 (高周波局部発振周波数/4)+高周波局部発振周波数
=高周波局部発振周波数×(5/4) であるので送信周波数となる。
The mixer 1 adds a high frequency local oscillation frequency and a frequency of 1/4 of the high frequency local oscillation frequency to generate a transmission frequency and supplies it to the transmission unit (TX). Therefore, the frequency output from the high-frequency local oscillator 20 is calculated by (transmission frequency × 4/5) during transmission, and (reception frequency−reception intermediate frequency (130.05 MHz)) during reception, Becomes The output of the frequency synthesizer of the present invention on the transmission side is (high-frequency local oscillation frequency / 4) + high-frequency local oscillation frequency = high-frequency local oscillation frequency × (5/4), which is the transmission frequency.

【0029】B.図2に示す同時送受信運用時には、ス
イッチ9をb側に接続する。中間周波局部発振部30
は、電源供給をONとし動作状態とする。1/4分周器
8は、電源供給をOFFとし動作停止とする。高周波局
部発振部20は、 受信周波数−受信中間周波数 となる周波数を受信部とミキサ1に供給する。中間周波
局部発振部30は、 送信周波数−高周波局部発振周波数 となる周波数をスイッチ9を通してミキサ1に供給す
る。ミキサ1は、高周波局部発振周波数と中間周波局部
発振周波数を加算して、送信周波数を発生し送信部に供
給する。したがって、高周波局部発振部の出力する周波
数は、 受信周波数−受信中間周波数(130.05MHz) で計算される。同時送受信運用時は、D帯域のみである
ので、 D帯域:679.95〜697.95MHz となる。また、本発明の周波数シンセサイザの送信側出
力は、 高周波局部発振周波数+中間周波局部発振周波数(26
0.05MHz) で計算され、 D帯域:940〜958MHz の送信周波数となる。
B. In the simultaneous transmission / reception operation shown in FIG. 2, the switch 9 is connected to the b side. Intermediate frequency local oscillator 30
Turns the power supply on and puts it in an operating state. The 1/4 frequency divider 8 turns off the power supply to stop the operation. The high frequency local oscillation unit 20 supplies a frequency that is a reception frequency-a reception intermediate frequency to the reception unit and the mixer 1. The intermediate frequency local oscillation unit 30 supplies the mixer 1 with a frequency of (transmission frequency) − (high frequency local oscillation frequency) through the switch 9. The mixer 1 adds the high frequency local oscillation frequency and the intermediate frequency local oscillation frequency to generate a transmission frequency and supplies the transmission frequency to the transmission unit. Therefore, the frequency output from the high-frequency local oscillator is calculated by (reception frequency)-(reception intermediate frequency) (130.05 MHz). In the simultaneous transmission / reception operation, since only the D band is used, the D band is 679.95 to 697.95 MHz. Further, the output of the frequency synthesizer of the present invention on the transmission side is the high frequency local oscillation frequency + the intermediate frequency local oscillation frequency (26
0.05 MHz), and the transmission frequency is D band: 940 to 958 MHz.

【0030】本発明の周波数シンセサイザの制御手順に
ついて図4を用いて説明する。図4は図示しない制御手
段により行われる本発明実施例の周波数シンセサイザの
制御手順を示すフローチャートである。まず、行われる
運用が同時送受信運用であるかの判断を行い(S1)、
同時送受信運用であれば、1/4分周器8の電源供給を
停止する(S2)。中間周波局部発振部30に電源供給
を行う(S3)。スイッチ9をb端子に接続する(S
4)。高周波局部発振周波数を 受信周波数−130.05MHz に設定する(S5)。
The control procedure of the frequency synthesizer of the present invention will be described with reference to FIG. FIG. 4 is a flow chart showing the control procedure of the frequency synthesizer of the embodiment of the present invention, which is performed by the control means (not shown). First, it is judged whether the operation to be performed is the simultaneous transmission / reception operation (S1),
In the case of simultaneous transmission / reception operation, the power supply to the 1/4 frequency divider 8 is stopped (S2). Power is supplied to the intermediate frequency local oscillation unit 30 (S3). Connect switch 9 to terminal b (S
4). The high frequency local oscillation frequency is set to the reception frequency -130.05 MHz (S5).

【0031】また、行われる運用が同時送受信運用であ
るかの判断を行い(S1)、同時送受信運用でなければ
TDMA運用であるので、中間周波局部発振部30の電
源供給を停止する(S6)。1/4分周器8に電源供給
を行う(S7)。スイッチ9をa端子に接続する(S
8)。現在のタイムスロットが送信スロットであるかの
判断を行い(S9)、送信スロットであれば、高周波局
部発振周波数を 送信周波数×(4/5) に設定する(S10)。また、現在のタイムスロットが
送信スロットであるかの判断を行い(S9)、送信スロ
ットでなければ受信スロットであるので、高周波局部発
振周波数を 受信周波数−130.05MHz に設定する(S11)。
Further, it is judged whether the operation to be performed is the simultaneous transmission / reception operation (S1). If it is not the simultaneous transmission / reception operation, it is the TDMA operation, so the power supply to the intermediate frequency local oscillation unit 30 is stopped (S6). . Power is supplied to the 1/4 frequency divider 8 (S7). Connect switch 9 to terminal a (S
8). It is determined whether the current time slot is a transmission slot (S9), and if it is a transmission slot, the high frequency local oscillation frequency is set to (transmission frequency) × (4/5) (S10). Further, it is judged whether or not the current time slot is a transmission slot (S9), and if it is not a transmission slot, it is a reception slot, so the high frequency local oscillation frequency is set to the reception frequency -130.05 MHz (S11).

【0032】(第二実施例)本発明第二実施例を図3を
参照して説明する。第一実施例では、送信搬送波周波数
を出力しているが、第二実施例では、送信搬送波周波数
に変調をかけて用いる。図3に示すように、第一実施例
のスイッチ9とミキサ1の間に変調器10を挿入し中間
周波数で変調をかけてから、ミキサ1にて、送信周波数
に変換して用いる。
(Second Embodiment) A second embodiment of the present invention will be described with reference to FIG. In the first embodiment, the transmission carrier frequency is output, but in the second embodiment, the transmission carrier frequency is modulated and used. As shown in FIG. 3, a modulator 10 is inserted between the switch 9 and the mixer 1 of the first embodiment, modulated at an intermediate frequency, and then converted into a transmission frequency by the mixer 1 for use.

【0033】[0033]

【発明の効果】以上説明したように、本発明によれば、
同時送受信運用時には、周波数干渉の問題を回避するこ
とができる。TDMA運用時には、不要な送信スプリア
ス、特に帯域内のフィルタで除去できない周波数のスプ
リアスの発生を回避することができる。TDMA運用時
および同時送受信運用時に消費電流を削減することがで
きる。
As described above, according to the present invention,
The problem of frequency interference can be avoided during simultaneous transmission and reception. During TDMA operation, it is possible to avoid generation of unnecessary transmission spurious, particularly spurious of a frequency that cannot be removed by a filter within the band. It is possible to reduce current consumption during TDMA operation and simultaneous transmission / reception operation.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明第一実施例の周波数シンセサイザのブロ
ック構成図。
FIG. 1 is a block configuration diagram of a frequency synthesizer according to a first embodiment of the present invention.

【図2】TDMA方式および同時送受信方式のタイムス
ロット構成を示す図。
FIG. 2 is a diagram showing a time slot configuration of a TDMA system and a simultaneous transmission / reception system.

【図3】本発明第二実施例の周波数シンセサイザのブロ
ック構成図。
FIG. 3 is a block configuration diagram of a frequency synthesizer according to a second embodiment of the present invention.

【図4】本発明実施例の周波数シンセサイザの制御手順
を示すフローチャート。
FIG. 4 is a flowchart showing a control procedure of the frequency synthesizer according to the embodiment of the present invention.

【図5】従来の周波数シンセサイザのブロック構成図。FIG. 5 is a block configuration diagram of a conventional frequency synthesizer.

【図6】従来の周波数シンセサイザのブロック構成図。FIG. 6 is a block diagram of a conventional frequency synthesizer.

【図7】従来のシンセサイザのブロック構成図。FIG. 7 is a block configuration diagram of a conventional synthesizer.

【符号の説明】[Explanation of symbols]

1 ミキサ 2、5、15 電圧制御発振器 3、6、16 低域濾波器 4 高周波PLL回路 7、17 中間周波PLL回路 8 1/4分周器 9 スイッチ 10 変調器 20、20−1、20−2 高周波局部発振部 30 中間周波局部発振部 1 mixer 2, 5, 15 voltage controlled oscillator 3,6,16 low pass filter 4 High frequency PLL circuit 7,17 Intermediate frequency PLL circuit 8 1/4 divider 9 switch 10 Modulator 20, 20-1, 20-2 High frequency local oscillator 30 Intermediate frequency local oscillator

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平8−298459(JP,A) 特開 昭63−308413(JP,A) 特開 平5−206891(JP,A) 特開 平8−251073(JP,A) 特開 昭62−118640(JP,A) 特開2000−13282(JP,A) 実開 昭63−5730(JP,U) (58)調査した分野(Int.Cl.7,DB名) H03L 1/00 - 7/26 H04B 1/38 - 1/58 ─────────────────────────────────────────────────── --Continued from the front page (56) Reference JP-A-8-298459 (JP, A) JP-A-63-308413 (JP, A) JP-A-5-206891 (JP, A) JP-A-8- 251073 (JP, A) JP 62-118640 (JP, A) JP 2000-13282 (JP, A) Actual development Sho 63-5730 (JP, U) (58) Fields investigated (Int. Cl. 7) , DB name) H03L 1/00-7/26 H04B 1/38-1/58

Claims (11)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 局部発振周波数の信号を出力する高周波
局部発振部と、 動作が停止可能な中間周波局部発振部と、 前記中間周波局部発振部停止時には、前記高周波局部発
振部から出力される局部発振周波数の信号とその信号を
分周した信号とに基づく周波数の信号を発生し、前記中
間周波局部発振部動作時には、前記高周波局部発振部か
ら出力される局部発振周波数の信号と前記中間周波局部
発振部から出力される局部発振周波数の信号とに基づく
周波数の信号を発生する回路と を含む周波数シンセサイ
ザ。
1.High frequency that outputs a signal of the local oscillation frequency
A local oscillator, An intermediate frequency local oscillator capable of stopping operation, When the intermediate frequency local oscillator is stopped, the high frequency local oscillator is
The signal of the local oscillation frequency output from the vibration unit and the signal
Generate a frequency signal based on the divided signal,
When the inter-frequency local oscillator is operating,
Signal of local oscillation frequency output from the intermediate frequency local
Based on the local oscillation frequency signal output from the oscillator
With a circuit that generates a frequency signal Frequency synthesizer including
The.
【請求項2】 前記回路は、 前記中間周波局部発振部停止時には、前記高周波局部発
振周波数から出力される局部発振周波数の信号と前記局
部発振周波数の信号を分周した信号とを合成し、 前記中間周波局部発振部動作時には、前記高周波局部発
振周波数から出力される局部発振周波数の信号と前記中
間周波局部発振部から出力される局部発振周波数の信号
とを合成することを特徴とする 請求項1記載の周波数シ
ンセサイザ。
2.The circuit is When the intermediate frequency local oscillator is stopped, the high frequency local oscillator is
Signal of the local oscillation frequency output from the frequency
The signal of the partial oscillation frequency is combined with the divided signal, When the intermediate frequency local oscillator is operating, the high frequency local oscillator is
Of the local oscillation frequency output from the vibration frequency and the above
Signal of local oscillation frequency output from inter-frequency local oscillation section
Characterized by synthesizing and The frequency shifter according to claim 1.
Synthesizer.
【請求項3】 前記回路は、 前記中間周波局部発振部停止時には、前記高周波局部発
振周波数から出力される局部発振周波数の信号と前記局
部発振周波数の信号を1/4分周した信号とを合成する
ことを特徴とする請求項1または2に記載の周波数シン
セサイザ。
3.The circuit is When the intermediate frequency local oscillator is stopped, the high frequency local oscillator is
Signal of the local oscillation frequency output from the frequency
The signal of the local oscillation frequency is divided into 1/4 and is combined.
The frequency sync according to claim 1 or 2, characterized in that
Cesizer.
【請求項4】 送信と受信が時間的に分割されるタイミ
ングで運用される場合には前記中間周波局部発振部の動
作を停止することを特徴とする請求項1乃至3のいずれ
か1に記載の周波数シンセサイザ。
4. A timing system in which transmission and reception are temporally separated.
Operating in the intermediate frequency local oscillator,
4. The operation according to claim 1, wherein the operation is stopped.
1. The frequency synthesizer according to 1 .
【請求項5】 送信と受信が同じタイミングで運用され
る場合には、前記回路は、前記高周波局部発振周波数か
ら出力される局部発振周波数の信号と前記中間周波数局
部発振部から出力される局部発振周波数の信号とを合成
することを特徴とする請求項1乃至4のいずれか1に記
載の周波数シンセサイザ。
5. Transmission and reception are operated at the same timing.
If the circuit is
Local oscillation frequency signal output from the intermediate frequency station
Combined with the local oscillation frequency signal output from the local oscillator
The method according to any one of claims 1 to 4, characterized in that
The frequency synthesizer shown.
【請求項6】 前記回路により発生した信号の周波数が
送信のための周波数となり、前記高周波局部発振部から
の信号が受信のための周波数となることを特徴 とする請
求項1乃至5のいずれか1に記載の周波数シンセサイ
ザ。
6. The frequency of the signal generated by the circuit is
It becomes the frequency for transmission, and from the high frequency local oscillator
The contract is characterized in that the signal of is the frequency for reception.
The frequency synthesizer according to any one of claims 1 to 5.
The.
【請求項7】 局部発振周波数の信号を出力する高周波
局部発振部と、 中間周波数信号を出力する中間周波局部発振部と、 前記高周波局部発振部からの局部発振周波数の信号を分
周する分周器と、 前記分周器の出力が一方の入力端に接続され、前記中間
周波局部発振部からの中間周波数信号が他方の入力端に
接続され、この2つの入力端のいずれかを出力端に接続
するスイッチと、 前記スイッチの出力と前記高周波局部発振部からの局部
発振周波数の信号とを合成するミキサと を備えたことを
特徴とする周波数シンセサイザ。
7.High frequency that outputs a signal of the local oscillation frequency
A local oscillator, An intermediate frequency local oscillator that outputs an intermediate frequency signal; The signal of the local oscillation frequency from the high frequency local oscillation unit is separated.
A divider that goes around, The output of the frequency divider is connected to one input end,
Intermediate frequency signal from the local oscillator is applied to the other input
Connected, connect either of these two inputs to the output
Switch to Output of the switch and local from the high frequency local oscillator
A mixer that synthesizes the signal of the oscillation frequency Having
A characteristic frequency synthesizer.
【請求項8】 送信と受信が時間的に分割されるタイミ
ングで運用される場合には前記中間周波局部発振部の電
源供給を停止させる手段を備えたことを特徴とする請求
項7記載の周波数シンセサイザ。
8. A timing system in which transmission and reception are temporally separated.
When operating in the
Claims, characterized in that it comprises means for stopping the source supply
Item 7. The frequency synthesizer according to item 7.
【請求項9】 送信と受信が同じタイミングで運用され
る場合には前記分周器の電源供給を停止させる手段を備
えることを特徴とする請求項7記載の周波数シンセサイ
ザ。
9. Transmission and reception are operated at the same timing.
In the case of
8. The frequency synthesizer according to claim 7, wherein
The.
【請求項10】 前記スイッチと前記ミキサとの間に変
調器が挿入された請求項7記載の周波数シンセサイザ。
10. A converter is provided between the switch and the mixer.
8. The frequency synthesizer according to claim 7, further comprising a modulator.
【請求項11】 前記高周波局部発振部は、第一の低域
濾波器と、この第一の低域濾波器の出力が入力される第
一の電圧制御発振器と、この第一の電圧制御発振器の出
力を入力してその周波数と第一の基準発振周波数とを位
相比較しその位相差に応じたチャージ出力を前記第一の
低域濾波器に出力する高周波PLL(Phase Lo
cked Loop)回路とを備え、 前記中間周波局部発振部は、第二の低域濾波器と、この
第二の低域濾波器の出力が入力される第二の電圧制御発
振器と、この第二の電圧制御発振器の出力を入力してそ
の周波数と第二の基準発振周波数とを位相比較しその位
相差に応じたチャージ力を前記第二の低域濾波器に出力
する中間周波PLL回路とを備えたことを特徴とする請
求項7乃至10のいずれか1に記載の周波数シンセサイ
ザ。
11.The high-frequency local oscillator is a first low frequency band.
A filter and a first input to which the output of this first low pass filter is input.
The first voltage controlled oscillator and the output of this first voltage controlled oscillator
Input the force and scale the frequency and the first reference oscillation frequency.
Phase comparison is performed and the charge output corresponding to the phase difference is set to the first
High frequency PLL (Phase Lo) output to the low pass filter
Cucked Loop) circuit, The intermediate frequency local oscillator includes a second low-pass filter,
A second voltage controlled generator to which the output of the second low pass filter is input.
And the output of this second voltage-controlled oscillator.
And the second reference oscillation frequency are compared in phase.
Outputs the charging force according to the phase difference to the second low pass filter.
And an intermediate frequency PLL circuit for
The frequency synthesizer according to any one of claims 7 to 10.
The.
JP2001015948A 2001-01-24 2001-01-24 Frequency synthesizer Expired - Fee Related JP3479283B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001015948A JP3479283B2 (en) 2001-01-24 2001-01-24 Frequency synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001015948A JP3479283B2 (en) 2001-01-24 2001-01-24 Frequency synthesizer

Publications (2)

Publication Number Publication Date
JP2002217726A JP2002217726A (en) 2002-08-02
JP3479283B2 true JP3479283B2 (en) 2003-12-15

Family

ID=18882406

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001015948A Expired - Fee Related JP3479283B2 (en) 2001-01-24 2001-01-24 Frequency synthesizer

Country Status (1)

Country Link
JP (1) JP3479283B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4914283B2 (en) * 2007-04-20 2012-04-11 日本無線株式会社 Frequency synthesizer circuit
US9287886B2 (en) * 2008-02-29 2016-03-15 Qualcomm Incorporated Dynamic reference frequency for fractional-N Phase-Locked Loop

Also Published As

Publication number Publication date
JP2002217726A (en) 2002-08-02

Similar Documents

Publication Publication Date Title
US5734970A (en) Single oscillator transceiver with multiple frequency converters
KR0143023B1 (en) Digital telephone
US5825813A (en) Transceiver signal processor for digital cordless communication apparatus
JPH07221667A (en) Method for generation of signal of different frequencies in digital radiotelephone
JP3389945B2 (en) Dual band transceiver circuit
JPH06216802A (en) Transmitting/receiving device
JP3929443B2 (en) Wireless device capable of communication in two frequency bands and method of generating local oscillation signal in the wireless device
US6356770B1 (en) Composite mobile communication device
JP3255054B2 (en) Digital mobile phone
US6069925A (en) Dual band, dual mode transceiver with adaptive second if switching device
US7079817B2 (en) Radio communication device that meets a plurality of frequency bands
JP2559005B2 (en) Double super tuner
JP3479283B2 (en) Frequency synthesizer
US6697606B1 (en) Transceiver and a telecommunication system having a transceiver
JP3825540B2 (en) Receiver and transceiver
JP3698539B2 (en) Wireless communication device
JP3479279B2 (en) Frequency generation circuit
JP3282682B2 (en) Mobile phone
JPH08298459A (en) Frequency synthesizer
JPH06284037A (en) Digital moving body communication device
JPH06132849A (en) Radio equipment and portable telephone set
JP3281715B2 (en) Wireless communication device
EP0655844A2 (en) Method and apparatus for forming intermediate frequency signals
JPH11355138A (en) Pll circuit and radio communication terminal equipment using the same
JP3756136B2 (en) Wireless base station

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081003

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091003

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091003

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101003

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees