JP3463689B1 - Manufacturing method of laminated electronic components - Google Patents

Manufacturing method of laminated electronic components

Info

Publication number
JP3463689B1
JP3463689B1 JP2003064896A JP2003064896A JP3463689B1 JP 3463689 B1 JP3463689 B1 JP 3463689B1 JP 2003064896 A JP2003064896 A JP 2003064896A JP 2003064896 A JP2003064896 A JP 2003064896A JP 3463689 B1 JP3463689 B1 JP 3463689B1
Authority
JP
Japan
Prior art keywords
electrode
circuit
dielectric
shield
electronic component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003064896A
Other languages
Japanese (ja)
Other versions
JP2003324033A (en
Inventor
英明 中久保
智之 岩崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2003064896A priority Critical patent/JP3463689B1/en
Application granted granted Critical
Publication of JP3463689B1 publication Critical patent/JP3463689B1/en
Publication of JP2003324033A publication Critical patent/JP2003324033A/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Manufacturing Cores, Coils, And Magnets (AREA)
  • Coils Or Transformers For Communication (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Filters And Equalizers (AREA)

Abstract

【要約】 【課題】 本発明は、主として電子機器に用いられる積
層型電子部品に関するものであって、積層型電子部品の
生産性向上を目的とするものである。 【解決手段】 積層型電子部品において誘電体ブロック
6を、誘電体シート5とこの誘電体シート5の熱収縮率
より小さい熱収縮率の回路電極7,8,9,10および
電極厚みを回路電極の電極厚みよりも小さく設定したシ
ールド電極11を積層した後に、これらを同時焼成する
ことにより形成した。
The present invention relates to a multilayer electronic component mainly used for electronic equipment, and has an object to improve productivity of the multilayer electronic component. SOLUTION: In a multilayer electronic component, a dielectric block 6 is formed by a dielectric sheet 5, a circuit electrode 7, 8, 9, 10 having a heat shrinkage smaller than the heat shrinkage of the dielectric sheet 5, and a circuit electrode having a smaller thickness. After the lamination of the shield electrodes 11 set to be smaller than the electrode thicknesses described above, they were formed by simultaneous firing.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、主として電子機器
に用いられる積層型電子部品の製造方法に関するもので
ある。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a laminated electronic component mainly used in electronic equipment.

【0002】[0002]

【従来の技術】一般に、積層型電子部品は図7に示す如
く、誘電体ブロック1の内層部分に所望の電気回路を形
成する回路電極2を有し、誘電体ブロック1の側面に図
8に示す如く回路電極2に接続された側面電極3が設け
られる。
2. Description of the Related Art Generally, as shown in FIG. 7, a multilayer electronic component has a circuit electrode 2 for forming a desired electric circuit in an inner layer portion of a dielectric block 1 and a side surface of the dielectric block 1 shown in FIG. Side electrode 3 connected to circuit electrode 2 is provided as shown.

【0003】そして、この積層型電子部品は、図7に示
す如く各誘電体シート4上に所定の回路電極2を印刷
し、各誘電体シート4を積み重ね、焼結させて誘電体ブ
ロック1とした後に、この誘電体ブロック1の側面の所
定位置に側面電極3を形成するものである。
In this laminated electronic component, as shown in FIG. 7, predetermined circuit electrodes 2 are printed on each dielectric sheet 4, each dielectric sheet 4 is stacked and sintered to form a dielectric block 1. After that, the side surface electrode 3 is formed at a predetermined position on the side surface of the dielectric block 1.

【0004】このような積層型電子部品を成形する場合
に、誘電体シート4と回路電極2の熱収縮率の差によ
り、焼結時に誘電体ブロック1が反ることを防止するた
め、それぞれの熱収縮率が略同等となる素材を選択して
使用していた。
When molding such a laminated electronic component, in order to prevent the dielectric block 1 from warping during sintering due to the difference in the thermal contraction rate between the dielectric sheet 4 and the circuit electrode 2, the dielectric block 4 and the circuit electrode 2 are warped. We selected and used materials that had approximately the same heat shrinkage.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、回路電
極2及び誘電体シート4をそれぞれの熱収縮率が略同等
のものを使用した場合、回路電極2の印刷ばらつきや誘
電体シート4の形状ばらつきによって、図9に示す如く
回路電極2の端部が誘電体ブロック1の側面に確実に露
出せず、回路電極2と側面電極3との接続が不確実なも
のとなっていた。
However, when the circuit electrodes 2 and the dielectric sheet 4 having substantially the same heat contraction rates are used, the circuit electrodes 2 and the dielectric sheet 4 may have variations in printing or shapes of the dielectric sheet 4. As shown in FIG. 9, the end portion of the circuit electrode 2 was not reliably exposed on the side surface of the dielectric block 1, and the connection between the circuit electrode 2 and the side surface electrode 3 was uncertain.

【0006】そこで、本発明はこのような問題を解決し
て、積層型電子部品の生産性向上を目的とする。
Therefore, the present invention aims to solve such problems and improve the productivity of laminated electronic components.

【0007】[0007]

【課題を解決するための手段】そして、この目的を達成
するため本発明は、積層型電子部品において誘電体ブロ
ックを、誘電体シートとこの誘電体シートの熱収縮率よ
り小さい熱収縮率の回路電極を積層した後に、これらを
同時焼成することにより形成したのである。
In order to achieve this object, the present invention provides a dielectric block in a laminated electronic component, a dielectric sheet and a circuit having a heat shrinkage ratio smaller than that of the dielectric sheet. It was formed by stacking the electrodes and then firing them simultaneously.

【0008】[0008]

【発明の実施の形態】本発明の請求項1に記載の発明
は、複数の誘電体シートを積層成形した誘電体ブロック
と、この誘電体ブロックの内層に設けられた回路電極
と、前記誘電体シートの略全面に形成されるとともに前
記回路電極より下側にのみ設けられたシールド電極とを
備え、前記シールド電極の電極厚みを前記回路電極の電
極厚みよりも小さく設定した積層型電子部品において、
前記誘電体ブロックは、誘電体シートとこの誘電体シー
トの熱収縮率より小さい熱収縮率の回路電極およびシー
ルド電極を積層した後に、同時焼成することにより形成
することを特徴とした積層型電子部品の製造方法であっ
て、誘電体ブロックの下側にのみ設けられたシールド電
極の電極厚みを回路電極のものより小さくしたことで、
焼成時に発生する誘電体ブロックの反りを抑制できる。
BEST MODE FOR CARRYING OUT THE INVENTION The invention according to claim 1 of the present invention is directed to a dielectric block obtained by laminating a plurality of dielectric sheets, a circuit electrode provided on an inner layer of the dielectric block, and the dielectric. A multilayer electronic component having a shield electrode formed only on substantially the entire surface of the sheet and provided only below the circuit electrode, wherein the electrode thickness of the shield electrode is set smaller than the electrode thickness of the circuit electrode,
The dielectric block is formed by laminating a dielectric sheet, a circuit electrode and a shield electrode having a thermal contraction rate smaller than that of the dielectric sheet, and then firing the laminated sheets simultaneously. In the manufacturing method of, by making the electrode thickness of the shield electrode provided only on the lower side of the dielectric block smaller than that of the circuit electrode,
The warp of the dielectric block that occurs during firing can be suppressed.

【0009】請求項2に記載の発明は、シールド電極
は、回路電極を形成する電極ペーストと異なる電極ペー
ストを用いて形成したことを特徴とする請求項1に記載
の積層型電子部品の製造方法であって、シールド電極に
回路電極を形成する電極ペーストと異なる電極ペースト
を用いることで、印刷工法を変更することなくシールド
電極の電極厚みを回路電極のものより小さくすることが
できるので、電極厚みを制御しやすいという特徴を有す
る。
The invention according to claim 2 is characterized in that the shield electrode is formed by using an electrode paste different from the electrode paste for forming the circuit electrode. The electrode thickness of the shield electrode can be made smaller than that of the circuit electrode without changing the printing method by using an electrode paste different from the electrode paste for forming the circuit electrode on the shield electrode. It has the feature of being easy to control.

【0010】請求項3に記載の発明は、シールド電極を
形成する電極ペーストは、回路電極を形成する電極ペー
ストの導体成分の含有量を異ならせたことを特徴とする
請求項2に記載の積層型電子部品の製造方法であって、
シールド電極を形成する電極ペーストの導体成分の含有
量を回路電極のものと異ならせることで、シールド電極
の電極厚みを回路電極のものより小さくすることができ
るので、印刷工法を変更することなくシールド電極の電
極厚みを回路電極のものより小さくすることができ、電
極厚みを制御しやすいという特徴を有する。
According to a third aspect of the present invention, in the electrode paste forming the shield electrode, the content of the conductor component of the electrode paste forming the circuit electrode is made different. A method of manufacturing a mold electronic component,
By making the content of the conductor component of the electrode paste forming the shield electrode different from that of the circuit electrode, the electrode thickness of the shield electrode can be made smaller than that of the circuit electrode, so the shield can be used without changing the printing method. The electrode has a feature that the electrode thickness can be made smaller than that of the circuit electrode, and the electrode thickness can be easily controlled.

【0011】以下本発明の一実施形態について図を用い
て説明する。
An embodiment of the present invention will be described below with reference to the drawings.

【0012】図1は、主として通信機器に用いられる積
層型電子部品である積層型ローパスフィルタの分解斜視
図である。
FIG. 1 is an exploded perspective view of a laminated low pass filter which is a laminated electronic component mainly used in communication equipment.

【0013】この積層型ローパスフィルタは、複数の誘
電体シート5を積層成形した誘電体ブロック6と、誘電
体ブロック6の内層に設けられた回路電極7,8,9,
10及びシールド電極11と、図2に示される誘電体ブ
ロック6の側面に設けられるとともに回路電極7,8,
10が接続された側面電極12と、回路電極7,9,1
0が接続された側面電極13と、シールド電極11が接
続された側面電極14とから構成されている。
This laminated low-pass filter comprises a dielectric block 6 formed by laminating a plurality of dielectric sheets 5, and circuit electrodes 7, 8, 9 provided on an inner layer of the dielectric block 6.
10 and the shield electrode 11 and the circuit electrodes 7, 8 provided on the side surface of the dielectric block 6 shown in FIG.
Side electrode 12 to which 10 is connected, and circuit electrodes 7, 9, 1
It is composed of a side electrode 13 to which 0 is connected and a side electrode 14 to which the shield electrode 11 is connected.

【0014】そして、誘電体シート5には低温焼結誘電
体セラミックを使用し、この誘電体シート5上に銀、銅
などの導電率の高い内部電極用電極ペーストを用いて所
定の回路電極7,8,9,10及びシールド電極11を
印刷し、各誘電体シート5を積み重ね、プレスし、誘電
体シート5、回路電極7,8,9,10及びシールド電
極11を同時に約900℃で焼成して誘電体ブロック6
とした後、この誘電体ブロック6の所定の位置に銀、銅
などの導電率の高い外部電極用電極ペーストを用いて側
面電極12,13,14を印刷している。
A low temperature sintered dielectric ceramic is used for the dielectric sheet 5, and a predetermined circuit electrode 7 is formed on the dielectric sheet 5 by using an electrode paste for internal electrodes having high conductivity such as silver or copper. , 8, 9, 10 and the shield electrode 11 are printed, the dielectric sheets 5 are stacked and pressed, and the dielectric sheet 5, the circuit electrodes 7, 8, 9, 10 and the shield electrode 11 are simultaneously fired at about 900 ° C. Then dielectric block 6
After that, the side electrodes 12, 13, 14 are printed at predetermined positions on the dielectric block 6 by using an electrode paste for external electrodes having high conductivity such as silver or copper.

【0015】このように成形された積層型ローパスフィ
ルタは、分布定数線路を形成する回路電極7で、図3に
示すインダクタンス15を形成し、回路電極8,9が誘
電体シート5を介して対向することで図3に示すコンデ
ンサ16を形成し、回路電極10がそれぞれ誘電体シー
ト5を介してシールド電極11と対向することで図3に
示すコンデンサ17を形成している。
In the laminated low-pass filter thus formed, the circuit electrode 7 forming the distributed constant line forms the inductance 15 shown in FIG. 3, and the circuit electrodes 8 and 9 face each other with the dielectric sheet 5 interposed therebetween. By doing so, the capacitor 16 shown in FIG. 3 is formed, and the circuit electrode 10 faces the shield electrode 11 via the dielectric sheet 5, respectively, so that the capacitor 17 shown in FIG. 3 is formed.

【0016】そして、側面電極12によって回路電極
7,8,10が接続され、側面電極13によって回路電
極7,9,10が接続され、側面電極14によってシー
ルド電極11を接地することで、側面電極12,13を
入出力端子18とする積層型ローパスフィルタが構成さ
れるのである。
The side surface electrode 12 connects the circuit electrodes 7, 8, 10 with each other, the side surface electrode 13 connects the circuit electrodes 7, 9, 10 with each other, and the side surface electrode 14 grounds the shield electrode 11. Thus, a laminated low-pass filter having the input and output terminals 18 and 12 is constructed.

【0017】そして、この積層型ローパスフィルタにお
いては、誘電体ブロック6を誘電体シート5とこの誘電
体シート5の熱収縮率より小さい熱収縮率の回路電極
7,8,9,10及びシールド電極11を積層した後
に、これらを同時焼成することで形成している。
In the laminated low-pass filter, the dielectric block 6 is formed of the dielectric sheet 5, and the circuit electrodes 7, 8, 9, 10 and the shield electrode having a heat shrinkage smaller than that of the dielectric sheet 5. It is formed by stacking 11 and then firing them simultaneously.

【0018】このことにより図4に示すように、誘電体
ブロック6の焼結段階で誘電体シート5より各電極(回
路電極7など)の熱収縮量が小さくなり、各電極の端部
が誘電体ブロック6の側面から突出するようになる。す
なわち、回路電極7,8,9,10及びシールド電極1
1と側面電極12,13,14との接続を確実なものと
することができるので、生産性を向上させることができ
るのである。
As a result, as shown in FIG. 4, the thermal contraction amount of each electrode (circuit electrode 7 etc.) becomes smaller than that of the dielectric sheet 5 at the stage of sintering the dielectric block 6, and the end portion of each electrode becomes dielectric. It comes to project from the side surface of the body block 6. That is, the circuit electrodes 7, 8, 9, 10 and the shield electrode 1
Since the connection between 1 and the side electrodes 12, 13, 14 can be ensured, the productivity can be improved.

【0019】この時、回路電極7,8,9,10及びシ
ールド電極11の飛び出し量19は、5〜15μm程度
とすることが好ましい。何故ならば、側面電極12,1
3,14の電極厚みは通常10〜20μmであり、これ
以上回路電極12,13,14の飛び出し量19を大き
くする必要がないからである。また、回路電極7,8,
9,10の飛び出し量19を20μm以上にするために
熱収縮率を大きく異ならせた場合は、誘電体ブロック6
にクラックまたはデラミネーションが発生し、生産性を
悪化させてしまうものである。よって実際には、回路電
極7,8,9,10及びシールド電極11の熱収縮率を
誘電体シート5より0.1〜1%程度小さくすることが
望ましいものとなるのである。
At this time, the protrusion amount 19 of the circuit electrodes 7, 8, 9, 10 and the shield electrode 11 is preferably about 5 to 15 μm. Because the side electrodes 12, 1
This is because the electrode thickness of 3, 14 is usually 10 to 20 μm, and it is not necessary to increase the protrusion amount 19 of the circuit electrodes 12, 13, 14 any more. In addition, the circuit electrodes 7, 8,
When the heat shrinkage ratios are greatly changed in order to make the protrusion amount 19 of 9 and 10 to be 20 μm or more, the dielectric block 6
Cracks or delamination occur in the product, deteriorating productivity. Therefore, in actuality, it is desirable that the heat shrinkage of the circuit electrodes 7, 8, 9, 10 and the shield electrode 11 is smaller than that of the dielectric sheet 5 by about 0.1 to 1%.

【0020】また、この積層型ローパスフィルタにおい
ては、誘電体ブロック6における回路電極7より上側部
分が誘電体シート5のみが設けられた構成、言い換えれ
ばシールド用の電極が設けられない構成となっているの
で、回路電極7で形成される分布定数線路を高インピー
ダンスなものとでき、回路電極7で大きなインダクタン
スを構成することができ、分布定数線路を形成する回路
電極7の線路長を短くすることができる。
Further, in this laminated low-pass filter, the upper portion of the dielectric block 6 above the circuit electrode 7 is provided with only the dielectric sheet 5, in other words, the shield electrode is not provided. Since the distributed constant line formed by the circuit electrode 7 can have high impedance, a large inductance can be formed by the circuit electrode 7, and the line length of the circuit electrode 7 forming the distributed constant line can be shortened. You can

【0021】つまり、積層型ローパスフィルタの小型化
が可能であるとともに、回路電極7の導体損失による特
性劣化を抑制することができるのである。
That is, it is possible to reduce the size of the laminated low-pass filter and to suppress the characteristic deterioration due to the conductor loss of the circuit electrode 7.

【0022】さらに、インダクタンスを形成する回路電
極7を誘電体ブロック6の中央より上側に形成すること
で、回路電極7とシールド電極11との距離を大きくす
ることができるので、分布定数線路をさらに高インピー
ダンスなものとできるのである。
Further, by forming the circuit electrode 7 forming the inductance above the center of the dielectric block 6, the distance between the circuit electrode 7 and the shield electrode 11 can be increased, so that the distributed constant line can be further extended. It can have high impedance.

【0023】なお、回路電極7及びシールド電極11
は、誘電体ブロック6の外周表面に構成されても同様の
効果を奏する。
The circuit electrode 7 and the shield electrode 11
Has the same effect even if it is formed on the outer peripheral surface of the dielectric block 6.

【0024】また、この積層型ローパスフィルタにおい
てシールド電極11の電極厚みは、図5に示す如く回路
電極7,8,9,10のものより小さく設定している。
Further, in this laminated low pass filter, the electrode thickness of the shield electrode 11 is set smaller than that of the circuit electrodes 7, 8, 9, 10 as shown in FIG.

【0025】これは、回路電極7,8,9,10及びシ
ールド電極11の熱収縮率を誘電体シート5の熱収縮率
より小さくしたことで、焼結段階で生じる誘電体ブロッ
クの反りを抑制するためのものである。
This is because the heat shrinkage of the circuit electrodes 7, 8, 9, 10 and the shield electrode 11 is made smaller than the heat shrinkage of the dielectric sheet 5, so that the warpage of the dielectric block generated at the sintering stage is suppressed. It is for doing.

【0026】すなわち、シールド電極11が誘電体シー
ト5の略全面に形成されたものであるのに対して、各回
路電極7,8,9,10がそれぞれ誘電体シート5に部
分的にしか形成されておらず、これにより回路電極7,
8,9,10がそれぞれ設けられた層とシールド電極1
1が設けられた層の熱収縮量が焼結段階で異なってしま
い応力が生じてしまう。
That is, the shield electrode 11 is formed on substantially the entire surface of the dielectric sheet 5, while the circuit electrodes 7, 8, 9, and 10 are only partially formed on the dielectric sheet 5, respectively. Not done, this allows the circuit electrodes 7,
Layers provided with 8, 9 and 10 and shield electrode 1
The amount of heat shrinkage of the layer provided with No. 1 differs at the sintering stage, and stress is generated.

【0027】そして、熱収縮量が一番小さいシールド電
極11が設けられた層が誘電体ブロック6において回路
電極7,8,9,10よりも下層に配置されていること
から、誘電体ブロック6を図6に示す如く反るように作
用するのであるが、前述したようにシールド電極11の
厚みを回路電極7,8,9,10のものより小さく設定
したことで、シールド電極11の熱収縮率による影響が
少なくなり、この結果、誘電体ブロック6の反りが抑制
できるのである。
Since the layer on which the shield electrode 11 having the smallest heat shrinkage is provided is located below the circuit electrodes 7, 8, 9 and 10 in the dielectric block 6, the dielectric block 6 is formed. As shown in FIG. 6, the shield electrode 11 acts to warp, but by setting the thickness of the shield electrode 11 to be smaller than that of the circuit electrodes 7, 8, 9, and 10 as described above, the heat shrinkage of the shield electrode 11 is caused. The influence of the rate is reduced, and as a result, the warp of the dielectric block 6 can be suppressed.

【0028】また、シールド電極11の電極厚みを回路
電極7,8,9,10のものより小さくする手段として
は、シールド電極11を回路電極7,8,9,10を形
成する電極ペーストと異なる電極ペーストを用いて形成
するのである。
Further, as means for making the electrode thickness of the shield electrode 11 smaller than that of the circuit electrodes 7, 8, 9 and 10, the shield electrode 11 is different from the electrode paste for forming the circuit electrodes 7, 8, 9 and 10. It is formed using an electrode paste.

【0029】すなわち、電極ペーストを異ならせること
で、回路電極7,8,9,10とシールド電極11を同
条件で印刷しても焼結状態が異なるため、それぞれの電
極厚みを異なるものにできるので、生産工程において印
刷設備や印刷条件を変えることなく電極厚みを変更でき
生産性の高いものとなるのである。
In other words, by making the electrode paste different, even if the circuit electrodes 7, 8, 9, 10 and the shield electrode 11 are printed under the same conditions, the sintering states are different, so that the respective electrode thicknesses can be made different. Therefore, the electrode thickness can be changed without changing the printing equipment and printing conditions in the production process, and the productivity is high.

【0030】さらに、シールド電極11を形成する電極
ペーストは、回路電極7,8,9,10を形成する電極
ペーストにおける電極成分の含有量のみを異ならせたも
のとすれば、焼結後の回路電極7,8,9,10とシー
ルド電極11の成分が同一となり、かつ電極厚みだけが
異なったものとでき、電極ペーストを異ならせたときに
生じる導体損失の劣化を抑制できるのである。
Further, the electrode paste forming the shield electrode 11 is different from the electrode paste forming the circuit electrodes 7, 8, 9 and 10 only in the content of the electrode component, and the circuit paste after sintering is obtained. The components of the electrodes 7, 8, 9, 10 and the shield electrode 11 are the same, and only the electrode thickness can be different, so that the deterioration of the conductor loss that occurs when the electrode paste is changed can be suppressed.

【0031】[0031]

【発明の効果】以上のように本発明によれば、誘電体ブ
ロックを誘電体シートとこの誘電体シートの熱収縮率よ
り小さい熱収縮率の回路電極を積層した後に、これらを
同時焼成することにより形成する回路電極の熱収縮率を
誘電体シートの熱収縮率より小さく設定したので、回路
電極及びシールド電極と側面電極との接続が確実に行
え、積層型電子部品の生産性が向上できるのである。
As described above, according to the present invention, a dielectric block is laminated with a dielectric sheet and a circuit electrode having a heat shrinkage ratio smaller than the heat shrinkage ratio of this dielectric sheet, and then they are simultaneously fired. Since the heat shrinkage rate of the circuit electrode formed by is set to be smaller than the heat shrinkage rate of the dielectric sheet, the circuit electrode and the shield electrode can be reliably connected to the side electrode, and the productivity of the multilayer electronic component can be improved. is there.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施形態における積層型ローパスフ
ィルタの分解斜視図
FIG. 1 is an exploded perspective view of a laminated low-pass filter according to an embodiment of the present invention.

【図2】同積層型ローパスフィルタの斜視図FIG. 2 is a perspective view of the same laminated low-pass filter.

【図3】同積層型ローパスフィルタの等価回路図FIG. 3 is an equivalent circuit diagram of the same laminated low-pass filter.

【図4】同積層型ローパスフィルタの側面電極と回路電
極の接続状態を示す断面図
FIG. 4 is a cross-sectional view showing a connection state between a side electrode and a circuit electrode of the same laminated low-pass filter.

【図5】同積層型ローパスフィルタの断面図FIG. 5 is a sectional view of the same laminated low-pass filter.

【図6】同積層型ローパスフィルタにおける誘電体ブロ
ックの反りの状態を示す断面図
FIG. 6 is a cross-sectional view showing a warped state of a dielectric block in the multilayer low-pass filter.

【図7】従来の積層型電子部品の分解斜視図FIG. 7 is an exploded perspective view of a conventional laminated electronic component.

【図8】同積層型電子部品の斜視図FIG. 8 is a perspective view of the multilayer electronic component.

【図9】同積層型電子部品の側面電極と回路電極の接続
状態を示す断面図
FIG. 9 is a cross-sectional view showing a connection state between a side electrode and a circuit electrode of the multilayer electronic component.

【符号の説明】[Explanation of symbols]

5 誘電体シート 6 誘電体ブロック 7 回路電極 8 回路電極 9 回路電極 10 回路電極 11 シールド電極 12 側面電極 13 側面電極 14 側面電極 5 Dielectric sheet 6 Dielectric block 7 circuit electrodes 8 circuit electrodes 9 circuit electrodes 10 circuit electrodes 11 Shield electrode 12 Side electrode 13 Side electrode 14 Side electrode

フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01F 41/04 Front page continuation (58) Fields surveyed (Int.Cl. 7 , DB name) H01F 41/04

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 複数の誘電体シートを積層成形した誘電
体ブロックと、この誘電体ブロックの内層に設けられた
回路電極と、前記誘電体シートの略全面に形成されると
ともに前記回路電極より下側にのみ設けられたシールド
電極とを備え、前記シールド電極の電極厚みを前記回路
電極の電極厚みよりも小さく設定した積層型電子部品に
おいて、前記誘電体ブロックは、誘電体シートとこの誘
電体シートの熱収縮率より小さい熱収縮率の回路電極お
よびシールド電極を積層した後に、同時焼成することに
より形成することを特徴とした積層型電子部品の製造方
法。
1. A dielectric block formed by laminating and molding a plurality of dielectric sheets, a circuit electrode provided on an inner layer of the dielectric block, and a circuit block formed on substantially the entire surface of the dielectric sheet and below the circuit electrode. A shield electrode provided only on the side, and in the multilayer electronic component in which the electrode thickness of the shield electrode is set smaller than the electrode thickness of the circuit electrode, the dielectric block includes a dielectric sheet and the dielectric sheet. The method for producing a laminated electronic component, comprising forming a circuit electrode and a shield electrode having a heat shrinkage smaller than that of 1. by laminating them and then firing them simultaneously.
【請求項2】 シールド電極は、回路電極を形成する電
極ペーストと異なる電極ペーストを用いて形成したこと
を特徴とする請求項1に記載の積層型電子部品の製造方
法。
2. The method for manufacturing a multilayer electronic component according to claim 1, wherein the shield electrode is formed by using an electrode paste different from the electrode paste forming the circuit electrode.
【請求項3】 シールド電極を形成する電極ペースト
は、回路電極を形成する電極ペーストの導体成分の含有
量を異ならせたことを特徴とする請求項2に記載の積層
型電子部品の製造方法。
3. The method of manufacturing a multilayer electronic component according to claim 2, wherein the electrode paste forming the shield electrode has different contents of conductor components of the electrode paste forming the circuit electrode.
JP2003064896A 2003-03-11 2003-03-11 Manufacturing method of laminated electronic components Expired - Fee Related JP3463689B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003064896A JP3463689B1 (en) 2003-03-11 2003-03-11 Manufacturing method of laminated electronic components

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003064896A JP3463689B1 (en) 2003-03-11 2003-03-11 Manufacturing method of laminated electronic components

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2000005525A Division JP3458805B2 (en) 2000-01-14 2000-01-14 Manufacturing method of laminated electronic components

Publications (2)

Publication Number Publication Date
JP3463689B1 true JP3463689B1 (en) 2003-11-05
JP2003324033A JP2003324033A (en) 2003-11-14

Family

ID=29546062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003064896A Expired - Fee Related JP3463689B1 (en) 2003-03-11 2003-03-11 Manufacturing method of laminated electronic components

Country Status (1)

Country Link
JP (1) JP3463689B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101040354B (en) * 2004-10-18 2011-07-20 株式会社村田制作所 Method for manufacturing monolithic ceramic electronic component, and multilayer composite

Also Published As

Publication number Publication date
JP2003324033A (en) 2003-11-14

Similar Documents

Publication Publication Date Title
JP2001076953A (en) Laminated coil component and manufacture thereof
JP2020057738A (en) Electronic component, circuit board, and mounting method of electronic component onto circuit board
JPH0254647B2 (en)
JP3458805B2 (en) Manufacturing method of laminated electronic components
JP3463689B1 (en) Manufacturing method of laminated electronic components
JP2970652B1 (en) Multilayer ceramic component and method of manufacturing the same
JP2600127Y2 (en) Multilayer chip EMI removal filter
JPH0115159Y2 (en)
JP3498200B2 (en) Multilayer ceramic composite parts
JP5245645B2 (en) Manufacturing method of laminated coil component
JP3248294B2 (en) Chip inductor and manufacturing method thereof
JP2002246267A (en) Multilayer composite device and its producing method
JPH06283380A (en) Manufacture of ceramic multilayer circuit board incorporating capacitor
JP3239659B2 (en) Manufacturing method of multilayer inductor component
JP5692469B2 (en) Electronic component and manufacturing method thereof
JPH09260144A (en) Coil component and its manufacture
JP2002164215A (en) Laminated ceramic electronic component and its manufacturing method
JP2001257473A (en) Multilayer ceramic board and manufacturing method thereof
JPH11260647A (en) Composite part and manufacture thereof
JP2769625B2 (en) Method of manufacturing multilayer printed filter for electric circuit
JPH09199331A (en) Coil component and its manufacture
JPH08181514A (en) Manufacture of high frequency use ceramics component
JPH11251152A (en) Composite part and manufacture thereof
JPH0555045A (en) Chip inductor and its manufacture
JPH09199328A (en) Multilayer inductive part and its manufacture

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070822

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080822

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080822

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090822

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090822

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100822

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110822

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110822

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120822

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130822

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees