JP3439039B2 - Liquid crystal display - Google Patents

Liquid crystal display

Info

Publication number
JP3439039B2
JP3439039B2 JP22246996A JP22246996A JP3439039B2 JP 3439039 B2 JP3439039 B2 JP 3439039B2 JP 22246996 A JP22246996 A JP 22246996A JP 22246996 A JP22246996 A JP 22246996A JP 3439039 B2 JP3439039 B2 JP 3439039B2
Authority
JP
Japan
Prior art keywords
line
video signal
signal
liquid crystal
crystal display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP22246996A
Other languages
Japanese (ja)
Other versions
JPH1066001A (en
Inventor
和則 児玉
猛 中山
広久 北岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP22246996A priority Critical patent/JP3439039B2/en
Publication of JPH1066001A publication Critical patent/JPH1066001A/en
Application granted granted Critical
Publication of JP3439039B2 publication Critical patent/JP3439039B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、液晶パネルに画像
を表示する液晶表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device that displays an image on a liquid crystal panel.

【0002】[0002]

【従来の技術】従来、NTSC信号を480ラインの走
査線からなる液晶パネルに表示する場合に、CRTと同
じインターレス駆動を行なうと、CRT以上の垂直解像
度が得られる。しかし、動画ではフィールドごとに違う
映像となるので前フィールドの残像があり、二重画像と
なる。これはCRTでは蛍光体の残光特性により前フィ
ールドの像は残らないが、液晶パネルでは前フィールド
の残像がある。そのため同一信号を連続する2つのライ
ンに表示してノーインターレス駆動とし、奇数フィール
ドにおける奇数ラインの画像信号と偶数フィールドにお
ける偶数ラインの画像信号を液晶パネル上にずらして表
示する本来のインターレス走査と同様な走査を行なって
いる。
2. Description of the Related Art Conventionally, when an NTSC signal is displayed on a liquid crystal panel consisting of 480 scanning lines, if the same interlace drive as that of a CRT is performed, a vertical resolution higher than that of the CRT can be obtained. However, in a moving image, the image is different for each field, so there is an afterimage of the previous field, resulting in a double image. In a CRT, the image in the previous field does not remain due to the afterglow characteristic of the phosphor, but in the liquid crystal panel there is an afterimage in the previous field. Therefore, the same signal is displayed on two consecutive lines for no interlace drive, and the original interlace scanning is performed in which the image signal of the odd line in the odd field and the image signal of the even line in the even field are shifted and displayed on the liquid crystal panel. The same scanning is performed.

【0003】図4は、NTSC信号をノーインターレス
駆動で480本の走査線がある液晶パネル15に表示す
るときの状態を示す図である。図4(a)に示されるよ
うに、奇数フィールドでは液晶パネル15の1、2ライ
ン目に1ライン目の映像信号S1、液晶パネル15の
3、4ライン目に3ライン目の映像信号S3、液晶パネ
ル15の5、6ライン目に5ライン目の映像信号、…が
それぞれ表示される。
FIG. 4 is a diagram showing a state in which an NTSC signal is displayed on a liquid crystal panel 15 having 480 scanning lines by no-interless driving. As shown in FIG. 4A, in the odd field, the video signal S1 of the first line on the first and second lines of the liquid crystal panel 15, the video signal S3 of the third line on the third and fourth lines of the liquid crystal panel 15, The video signals of the fifth line, ... Are displayed on the fifth and sixth lines of the liquid crystal panel 15, respectively.

【0004】また、偶数フィールドでは液晶パネル15
の2、3ライン目に2ライン目の映像信号S2、液晶パ
ネル15の4、5ライン目に4ライン目の映像信号S
4、液晶パネル15の6、7ライン目に6ライン目の映
像信号S6、…がそれぞれ表示される。
In the even field, the liquid crystal panel 15 is used.
Of the second line, the video signal S2 of the second line, and the fourth and fifth lines of the liquid crystal panel 15 the video signal S of the fourth line.
4, the video signal S6 of the 6th line is displayed on the 6th and 7th lines of the liquid crystal panel 15, respectively.

【0005】したがって、たとえば液晶パネル15の2
ライン目には映像信号S1,S2、液晶パネル15の3
ライン目には映像信号S2,S3、液晶パネル15の4
ライン目には映像信号S3,S4がフィールド毎に表示
され、人間の視覚特性ではそれぞれの映像信号の平均値
として認識されることを利用して垂直解像度を向上させ
ている。
Therefore, for example, 2 of the liquid crystal panel 15
The video signals S1 and S2 and the liquid crystal panel 15 3 are displayed on the line.
The video signals S2 and S3 and the liquid crystal panel 15 4 are displayed on the line.
The video signals S3 and S4 are displayed for each field on the line, and the vertical resolution is improved by utilizing the fact that the human visual characteristics are recognized as the average value of the respective video signals.

【0006】[0006]

【発明が解決しようとする課題】しかしながら、走査線
数が480本以上の高精細液晶パネルの全体にNTSC
またはPAL、SECAM信号(PAL、SECAMは
572本以上)を表示させようとすると、映像信号を液
晶パネルの走査線数以上に変換しなければならない。
However, NTSC is applied to the entire high-definition liquid crystal panel having 480 or more scanning lines.
Alternatively, in order to display PAL and SECAM signals (PAL and SECAM have 572 or more lines), it is necessary to convert the video signal into the number of scanning lines of the liquid crystal panel or more.

【0007】図5は、NTSC信号を走査線が600本
ある液晶パネル17に表示するときの状態を示す図であ
る。この場合には、映像信号を600ラインに変換して
ノーインターレス駆動することにより、液晶パネル17
の2ライン目PL2には映像信号S1,S2、液晶パネ
ル17の3ライン目PL3には映像信号S1,S2、液
晶パネル17の4ライン目PL4には映像信号S3,S
2、…がフィールド毎にそれぞれ表示される。したがっ
て、たとえば、液晶パネル17の2、3ライン目PL
2,PL3には同一の映像信号S1またはS2がフィー
ルド毎に表示され、このようなラインが数ラインおきに
あるため、垂直方向のがたつきが大きく目立つようにな
る。
FIG. 5 is a diagram showing a state in which an NTSC signal is displayed on the liquid crystal panel 17 having 600 scanning lines. In this case, by converting the video signal into 600 lines and performing no-interlace driving, the liquid crystal panel 17
On the second line PL2, video signals S1 and S2 on the third line PL3 of the liquid crystal panel 17, and video signals S3 and S on the fourth line PL4 of the liquid crystal panel 17.
2, ... Are displayed for each field. Therefore, for example, in the second and third lines PL of the liquid crystal panel 17,
The same video signal S1 or S2 is displayed for each field in 2 and PL3, and since such lines are present every few lines, rattling in the vertical direction becomes noticeable.

【0008】本発明は、このような問題を解決するため
になされたもので、どのような走査線変換がなされた映
像信号によっても、垂直方向にも滑らかな映像を表示す
ることのできる液晶表示装置を提供することを目的とす
る。
The present invention has been made in order to solve such a problem, and a liquid crystal display capable of displaying a smooth image in the vertical direction by any scanning line converted video signal. The purpose is to provide a device.

【0009】[0009]

【課題を解決するための手段】請求項1に係る液晶表示
装置は、走査線数が、入力されるインターレスの映像信
号のフレーム走査による走査線数よりも多く、ノーイン
ターレス駆動される液晶表示手段と、映像信号のフィー
ルド走査による走査線数を液晶表示手段の走査線数に合
わせるよう映像信号を走査線変換する走査線変換手段
と、映像信号合成手段と、合成制御手段とを備える。こ
こで、映像信号合成手段は、走査線変換手段で走査線変
換された映像信号のうち少なくとも1つの水平走査期間
における映像信号を、水平走査期間の前後の水平走査期
間における映像信号を合成することにより生成する。ま
た、合成制御手段は、映像信号合成手段における映像信
号の合成比率を、各水平走査期間および各垂直走査期間
ごとに定められた値に設定すする。映像信号合成手段お
よび合成制御手段は、入力されるインターレス映像信号
がNTSC信号であって、液晶表示手段の走査線が60
0本のときには、奇数フィールドでは、液晶表示手段の
1,3,5ライン目にそれぞれNTSC信号のそのフィ
ールドの1ライン目の映像信号S1,3ライン目の映像
信号S3,5ライン目の映像信号S5を表示し、液晶表
示手段の2ライン目に1ライン目の映像信号S1と3ラ
イン目の映像信号S3とを(1/4*S1+3/4*S
3)により合成した信号を表示し、液晶表示手段の4ラ
イン目に3ライン目の映像信号S3と5ライン目の映像
信号S5とを(1/2*S3+1/2*S5)により合
成した信号を表示し、これを1垂直走査期間周期的に繰
返し、偶数フィールドでは、液晶表示手段の1,2,4
ライン目にそれぞれNTSC信号のそのフィールドの2
ライン目の映像信号S2,2ライン目の映像信号S2,
4ライン目の映像信号S4を表示し、液晶表示手段の3
ライン目に2ライン目の映像信号S2と4ライン目の映
像信号S4とを(1/2*S2+1/2*S4)により
合成した信号を表示し、液晶表示手段の5ライン目に4
ライン目の映像信号S4と6ライン目の映像信号S6と
を(3/4*S4+1/4*S6)により合成した信号
を表示し、これを1垂直走査期間周期的に繰返し、入力
されるインターレス映像信号がNTSC信号であって、
液晶表示手段の走査線が624本のときには、奇数フィ
ールドでは、液晶表示手段の1,3,4,6,8ライン
目にそれぞれNTSC信 号のそのフィールドの1ライン
目の映像信号S1,3ライン目の映像信号S3,3ライ
ン目の映像信号S3,5ライン目の映像信号S5,7ラ
イン目の映像信号S7を表示し、液晶表示手段の2ライ
ン目に1ライン目の映像信号S1と3ライン目の映像信
号S3とを(1/4*S1+3/4*S3)により合成
した信号を表示し、液晶表示手段の5ライン目に3ライ
ン目の映像信号S3と5ライン目の映像信号S5とを
(1/4*S3+3/4*S5)により合成した信号を
表示し、液晶表示手段の7ライン目に5ライン目の映像
信号S5と7ライン目の映像信号S7とを(3/4*S
5+1/4*S7)により合成した信号を表示し、これ
を1垂直走査期間周期的に繰返し、偶数フィールドで
は、液晶表示手段の1,2,4,5,7ライン目にそれ
ぞれNTSC信号のそのフィールドの2ライン目の映像
信号S2,2ライン目の映像信号S2,4ライン目の映
像信号S4,4ライン目の映像信号S4,6ライン目の
映像信号S6を表示し、液晶表示手段の3ライン目に2
ライン目の映像信号S2と4ライン目の映像信号S4と
を(1/2*S2+1/2*S4)により合成した信号
を表示し、液晶表示手段の6ライン目に4ライン目の映
像信号S4と6ライン目の映像信号S6とを(1/2*
S4+1/2*S6)により合成した信号を表示し、液
晶表示手段の8ライン目に6ライン目の映像信号S6と
8ライン目の映像信号S8とを(3/4*S6+1/4
*S8)により合成した信号を表示し、これを1垂直走
査期間周期的に繰返す
The liquid crystal display device [Means for Solving the Problems] According to a first aspect, the number of scanning lines, more than the number of scanning lines by the frame scan of interlaced video signals to be input, Noin
The liquid crystal display means driven by the digital camera and the video signal fee
Comprising a scanning line conversion means for converting the scanning line video signal so as to match the number of scanning lines by the field scanning to the number of scanning lines of the liquid crystal display unit, and the video signal combining means, and a synthesis control means. Here, the video signal synthesizing means synthesizes the video signal in at least one horizontal scanning period among the video signals subjected to the scanning line conversion by the scanning line converting means with the video signals in the horizontal scanning periods before and after the horizontal scanning period. Generated by. In addition, the composition control means determines the composition ratio of the video signals in the video signal composition means for each horizontal scanning period and each vertical scanning period.
Set to the value specified for each. Video signal synthesis means
And the synthesizing control means are used for the input interlaced video signal.
Is an NTSC signal, and the scanning line of the liquid crystal display means is 60
When the number is 0, the liquid crystal display means of the odd field is used.
On the 1st, 3rd, and 5th lines, respectively
Video signal S1 of the first line of the field, video of the third line
Signal S3, video signal S5 of the 5th line are displayed,
On the second line of the indicating means, the video signals S1 and 3
The video signal S3 of the IN eye is (1/4 * S1 + 3/4 * S)
The signal synthesized by 3) is displayed, and the four lines of the liquid crystal display means are displayed.
Video signal S3 on the 3rd line and the video on the 5th line in the IN line
Combine the signal S5 with (1/2 * S3 + 1/2 * S5)
The generated signal is displayed and this is repeated periodically for one vertical scanning period.
In the even field, the liquid crystal display means 1, 2, 4
2 of that field of NTSC signal on each line
Video signal S2 of line 2 Video signal S2 of line 2
The video signal S4 on the fourth line is displayed, and the liquid crystal display means 3
The video signal S2 on the second line and the image on the fourth line
Image signal S4 and (1/2 * S2 + 1/2 * S4)
The synthesized signal is displayed, and is displayed on the 5th line of the liquid crystal display means.
The video signal S4 on the line 6 and the video signal S6 on the line 6
Signal synthesized by (3/4 * S4 + 1/4 * S6)
Is displayed, and this is repeated for one vertical scanning period, and input
The interlaced video signal is an NTSC signal,
When the liquid crystal display means has 624 scanning lines,
In the field, 1, 3, 4, 6, 8 lines of liquid crystal display means
1 line of the field of each eye NTSC signal
Video signal S1, eye signal S3, 3 line
Video signal S3 of the first line, video signal S5 of the fifth line, S7
The video signal S7 of the in-eye is displayed and the liquid crystal display means 2
The video signal S1 on the first line and the video signal on the third line
No. S3 and (1/4 * S1 + 3/4 * S3) are combined.
The displayed signal is displayed and the third line is displayed on the fifth line of the liquid crystal display means.
The video signal S3 of the first line and the video signal S5 of the fifth line
The signal synthesized by (1/4 * S3 + 3/4 * S5)
Image of the 5th line displayed on the 7th line of the liquid crystal display means
The signal S5 and the video signal S7 of the 7th line are (3/4 * S
5 + 1/4 * S7) display the synthesized signal,
For 1 vertical scanning period, and even field
Is on the 1st, 2nd, 4th, 5th and 7th lines of the liquid crystal display means.
Video of the second line of that field of NTSC signal
Signal S2, 2nd line video signal S2, 4th line image
Image signal S4, 4th line video signal S4, 6th line
The video signal S6 is displayed and the second line is displayed on the third line of the liquid crystal display means.
The video signal S2 of the line and the video signal S4 of the fourth line
Signal synthesized by (1/2 * S2 + 1/2 * S4)
Is displayed and the 4th line is displayed on the 6th line of the liquid crystal display means.
The image signal S4 and the video signal S6 of the sixth line are (1/2 *
S4 + 1/2 * S6) displays the synthesized signal,
And the video signal S6 of the 6th line on the 8th line of the crystal display means
The video signal S8 of the 8th line and (3/4 * S6 + 1/4
* S8) Display the combined signal and run it vertically.
Period of inspection Periodically repeated .

【0010】請求項2に係る液晶表示装置は、走査線数
が、入力されるインターレスのアナログ映像信号のフレ
ーム走査による走査線数よりも多く、ノーインターレス
駆動される液晶表示手段と、アナログ映像信号をデジタ
ル映像信号に変換するA/D変換手段と、A/D変換手
段で生成されたデジタル映像信号を記憶する記憶手段
と、アナログ映像信号の水平同期信号および垂直同期信
号に基づいて、記憶手段に記憶されたデジタル映像信号
を記憶手段から読出すタイミングをアナログ映像信号の
フィールド走査による走査線数が液晶表示手段の走査線
に合うように決定するクロック信号を生成し出力するク
ロック信号生成手段と、記憶手段から読出されたデジタ
ル映像信号を1水平走査期間遅延させる遅延手段と、記
憶手段から読出されたデジタル映像信号と遅延手段で遅
延されたデジタル映像信号とを合成する映像信号合成手
段と、水平同期信号と垂直同期信号およびクロック信号
とに基づいて、映像信号合成手段におけるデジタル映像
信号の合成比率を各水平走査期間および各垂直走査期間
ごとに定められた値に設定する合成制御手段と、映像信
号合成手段から出力されたデジタル映像信号をアナログ
信号に変換するD/A変換手段とを備えるものである。
映像信号合成手段および合成制御手段は、入力されるイ
ンターレス映像信号がNTSC信号であって、液晶表示
手段の走査線が600本のときには、奇数フィールドで
は、液晶表示手段の1,3,5ライン目にそれぞれ記憶
手段から読出されたNTSC信号のそのフィールドの1
ライン目の映像信号S1,3ライン目の映像信号S3,
5ライン目の映像信号S5を表示し、液晶表示手段の2
ライン目に遅延手段で遅延された1ライン目の映像信号
S1と記憶手段から読出された3ライン目の映像信号S
3とを(1/4*S1+3/4*S3)により合成した
信号を表示し、液晶表示手段の4ライン目に遅延手段で
遅延された3ライン目の映像信号S3と記憶手段から読
出された5ライン目の映像信号S5とを(1/2*S3
+1/2*S5)により合成した信号を表示し、これを
1垂直走査期間周期的に繰返し、偶数フィールドでは、
液晶表示手段の1,2,4ライン目にそれぞれ記憶手段
から読出されたNTSC信号のそのフィールドの2ライ
ン目の映像信号S2,2ライン目の映像信号S2,4ラ
イン目の映像信号S4を表示し、液晶表示手段の3ライ
ン目に遅延手段で遅延された2 ライン目の映像信号S2
と記憶手段から読出された4ライン目の映像信号S4と
を(1/2*S2+1/2*S4)により合成した信号
を表示し、液晶表示手段の5ライン目に遅延手段で遅延
された4ライン目の映像信号S4と記憶手段から読出さ
れた6ライン目の映像信号S6とを(3/4*S4+1
/4*S6)により合成した信号を表示し、これを1垂
直走査期間周期的に繰返し、入力されるインターレス映
像信号がNTSC信号であって、液晶表示手段の走査線
が624本のときには、奇数フィールドでは、液晶表示
手段の1,3,4,6,8ライン目にそれぞれ記憶手段
から読出されたNTSC信号のそのフィールドの1ライ
ン目の映像信号S1,3ライン目の映像信号S3,3ラ
イン目の映像信号S3,5ライン目の映像信号S5,7
ライン目の映像信号S7を表示し、液晶表示手段の2ラ
イン目に遅延手段で遅延された1ライン目の映像信号S
1と記憶手段から読出された3ライン目の映像信号S3
とを(1/4*S1+3/4*S3)により合成した信
号を表示し、液晶表示手段の5ライン目に遅延手段で遅
延された3ライン目の映像信号S3と記憶手段から読出
された5ライン目の映像信号S5とを(1/4*S3+
3/4*S5)により合成した信号を表示し、液晶表示
手段の7ライン目に遅延手段で遅延された5ライン目の
映像信号S5と記憶手段から読出された7ライン目の映
像信号S7とを(3/4*S5+1/4*S7)により
合成した信号を表示し、これを1垂直走査期間周期的に
繰返し、偶数フィールドでは、液晶表示手段の1,2,
4,5,7ライン目にそれぞれ記憶手段から読出された
NTSC信号のそのフィールドの2ライン目の映像信号
S2,2ライン目の映像信号S2,4ライン目の映像信
号S4,4ライン目の映像信号S4,6ライン目の映像
信号S6を表示し、液晶表示手段の3ライン目に遅延手
段で遅延された2ライン目の映像信号S2と記憶手段か
ら読出された4ライン目の映像信号S4とを(1/2*
S2+1/2*S4)により合成した信号を表示し、液
晶表示手段の6ライン目に遅延手段で遅延された4ライ
ン目の映像信号S4と記憶手段から読出された6ライン
目の映像信号S6とを(1/2*S4+1/2*S6)
により合成した信号を表示し、液晶表示手段の8ライン
目に遅延手段で遅延された6ライン目の映像信号S6と
記憶手段から読出された8ライン目の映像信号S8とを
(3/4*S6+1/4*S8)により合成した信号を
表示し、これを1 垂直走査期間周期的に繰返す。
In the liquid crystal display device according to a second aspect, the number of scanning lines is a frame of an input interlaced analog video signal.
More than the number of scanning lines by the over-time scanning, no interlaced
A liquid crystal display means to be driven, an A / D conversion means for converting an analog video signal into a digital video signal, a storage means for storing the digital video signal generated by the A / D conversion means, and a horizontal synchronization of the analog video signal. The timing of reading the digital video signal stored in the storage means from the storage means on the basis of the signal and the vertical synchronization signal of the analog video signal.
The number of scanning lines by field scanning is the scanning line of the liquid crystal display means.
Clock signal generating means for generating and outputting a clock signal that is determined so as to meet the requirement, delay means for delaying the digital video signal read from the storage means by one horizontal scanning period, and delay with the digital video signal read from the storage means. a video signal combining means for combining the digital video signal delayed by means, on the basis of the horizontal synchronizing signal and a vertical synchronizing signal and the clock signal, the horizontal scanning period, the mixing ratio of the digital video signal in the video signal combining means and Each vertical scanning period
A combination control unit for setting a value determined for each of the units and a D / A conversion unit for converting the digital video signal output from the video signal combination unit into an analog signal are provided.
The video signal synthesizing unit and the synthesizing control unit are input
LCD video when the input video signal is an NTSC signal
When the scanning line of the means is 600, in the odd field
Are stored on lines 1, 3 and 5 of the liquid crystal display means, respectively.
1 of that field of the NTSC signal read from the means
Video signal S1 of line 3 Video signal S3 of line 3
The video signal S5 of the fifth line is displayed, and the liquid crystal display means 2
Video signal of the first line delayed by the delay means to the line
S1 and the video signal S of the third line read from the storage means
3 and (1/4 * S1 + 3/4 * S3) were synthesized.
The signal is displayed, and the delay means is provided on the fourth line of the liquid crystal display means.
Read from the delayed video signal S3 of the third line and the storage means.
The output video signal S5 of the fifth line is (1/2 * S3
Display the combined signal by + 1/2 * S5),
Periodically repeated for one vertical scanning period, in even fields,
Storage means on lines 1, 2 and 4 of the liquid crystal display means
The two lines of that field of the NTSC signal read from
The video signal S2 of the first line, the video signal S2 of the second line, and the video signal S4 of the second line
The video signal S4 of the in-eye is displayed, and the liquid crystal display means 3
The video signal S2 of the second line delayed by the delay means
And the video signal S4 of the fourth line read from the storage means
Signal synthesized by (1/2 * S2 + 1/2 * S4)
Is displayed and is delayed by the delay means on the fifth line of the liquid crystal display means.
The read video signal S4 of the fourth line is read from the storage means.
And the video signal S6 of the 6th line that has been generated is (3/4 * S4 + 1
/ 4 * S6) displays the synthesized signal, and
Interlaced image input by repeating periodically during direct scanning
The image signal is an NTSC signal, and the scanning line of the liquid crystal display means
When the number is 624, the liquid crystal display is displayed in the odd field.
Storage means on lines 1, 3, 4, 6, and 8 of the means, respectively
1 field of the NTSC signal read from the field
Video signal S1 of the first line, video signal S3, 3 of the third line
Video signal S3 of the in-line video signal S5, 7 of the 5th line
The video signal S7 on the line is displayed, and the liquid crystal display means 2
The video signal S of the first line delayed by the delay means at the in-line
1 and the video signal S3 of the third line read from the storage means
And (1/4 * S1 + 3/4 * S3)
No. is displayed and is delayed by the delay means on the fifth line of the liquid crystal display means.
The video signal S3 of the extended third line and read from the storage means
The video signal S5 of the 5th line which has been generated is (1/4 * S3 +
3/4 * S5) displays the synthesized signal and displays on the liquid crystal
The 7th line of the means The 5th line delayed by the delay means
The image signal S5 and the image of the 7th line read from the storage means
Image signal S7 and (3/4 * S5 + 1/4 * S7)
The synthesized signal is displayed and this is periodically displayed for one vertical scanning period.
Repeatedly, in the even field, the liquid crystal display means 1, 2,
It was read from the storage means on the 4th, 5th and 7th lines, respectively.
Video signal of the second line of the field of NTSC signal
S2, 2 line video signal S2, 4 line video signal
No. S4, 4th line video signal S4, 6th line video
The signal S6 is displayed, and the delay hand is displayed on the third line of the liquid crystal display means.
The video signal S2 of the second line delayed by the stage and the storage means
And the video signal S4 of the fourth line read from
S2 + 1/2 * S4) displays the synthesized signal,
4 lines delayed by the delay means on the 6th line of the crystal display means
Sixth video signal S4 read from the memory means
The eye image signal S6 and (1/2 * S4 + 1/2 * S6)
8 lines of liquid crystal display means for displaying the signal synthesized by
The video signal S6 of the 6th line delayed by the delay means
The video signal S8 of the 8th line read from the storage means
The signal synthesized by (3/4 * S6 + 1/4 * S8)
It is displayed and this is repeated periodically for one vertical scanning period.

【0011】[0011]

【発明の実施の形態】以下、この発明の実施の形態を図
面を参照して詳しく説明する。なお、図中同一符号は同
一または相当部分を示す。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will now be described in detail with reference to the drawings. The same reference numerals in the drawings indicate the same or corresponding parts.

【0012】図1は、本発明に係る液晶表示装置の構成
を示すブロック図である。図1に示されるように、この
液晶表示装置は、液晶パネル13と、アナログ映像信号
APS1をデジタル映像信号DPS1に変換するA/D
変換回路1と、水平同期信号HSおよび垂直同期信号V
Sを受取って、設定された分周比に基づいて水平周波数
のN倍の周波数を持つクロック信号CLK1を発生する
PLL回路2と、デジタル映像信号DPS1を記憶する
メモリ3と、水平同期信号HSおよび垂直同期信号VS
を受取って、走査線変換の比率により決定される周波数
を持つクロック信号CLK2を発生するPLL回路4
と、メモリ3から読出されたデジタル映像信号DPS2
を1水平走査期間(1H)遅延させる1H遅延回路5
と、メモリ3から読出されたデジタル映像信号DPS2
と1H遅延回路5で遅延されたデジタル映像信号DPS
3とに基づいてデジタル映像信号DPS4を生成するフ
ィルタ回路7と、水平同期信号HSと垂直同期信号VS
およびクロック信号CLK2に基づいてデジタル映像信
号DPS2,DPS3の合成比率を与えフィルタ回路7
を制御するフィルタ制御回路6と、デジタル映像信号D
PS4をアナログ映像信号APS2に変換するD/A変
換回路9と、アナログ映像信号APS2の極性を反転さ
せる極性反転回路11を備える。
FIG. 1 is a block diagram showing the configuration of a liquid crystal display device according to the present invention. As shown in FIG. 1, this liquid crystal display device includes a liquid crystal panel 13 and an A / D for converting an analog video signal APS1 into a digital video signal DPS1.
The conversion circuit 1, the horizontal synchronizing signal HS and the vertical synchronizing signal V
A PLL circuit 2 that receives S and generates a clock signal CLK1 having a frequency N times the horizontal frequency based on the set frequency division ratio, a memory 3 that stores the digital video signal DPS1, a horizontal synchronization signal HS, and Vertical sync signal VS
PLL circuit 4 for receiving a clock signal and generating a clock signal CLK2 having a frequency determined by a scan line conversion ratio.
And the digital video signal DPS2 read from the memory 3
1H delay circuit 5 for delaying 1 horizontal scanning period (1H)
And the digital video signal DPS2 read from the memory 3
And the digital video signal DPS delayed by the 1H delay circuit 5
3, a filter circuit 7 for generating a digital video signal DPS4 based on 3 and a horizontal synchronizing signal HS and a vertical synchronizing signal VS.
And a filter circuit 7 which gives a synthesis ratio of the digital video signals DPS2 and DPS3 based on the clock signal CLK2.
Filter control circuit 6 for controlling the digital video signal D
A D / A conversion circuit 9 for converting PS4 into an analog video signal APS2 and a polarity inversion circuit 11 for inverting the polarity of the analog video signal APS2 are provided.

【0013】次に、この液晶表示装置の動作を説明す
る。入力されたアナログ映像信号APS1は、A/D変
換回路1によってデジタル映像信号DPS1に変換さ
れ、クロック信号CLK1により決定されるタイミング
でメモリ3に書込まれる。そして、メモリ3から、クロ
ック信号CLK2により定められるタイミングでデジタ
ル映像信号DPS2が読出される。ここでたとえば、ク
ロック信号CLK2の周波数がクロック信号CLK1の
周波数のM/N倍であれば、デジタル映像信号DPS1
の走査線数がM/N倍とされることになる(M、Nは整
数でM>N)。
Next, the operation of this liquid crystal display device will be described. The input analog video signal APS1 is converted into a digital video signal DPS1 by the A / D conversion circuit 1 and written in the memory 3 at a timing determined by the clock signal CLK1. Then, the digital video signal DPS2 is read from the memory 3 at the timing determined by the clock signal CLK2. Here, for example, if the frequency of the clock signal CLK2 is M / N times the frequency of the clock signal CLK1, the digital video signal DPS1
Therefore, the number of scanning lines is multiplied by M / N (M and N are integers and M> N).

【0014】さらに、その走査線変換されたデジタル映
像信号DPS2と、デジタル映像信号DPS2を1H遅
延回路5で1H遅延させたデジタル映像信号DPS3
を、フィルタ制御回路6で1Hかつ1垂直走査期間(1
V)ごとに合成比率を最適に制御した上フィルタ回路7
で加算し、その演算結果がデジタル映像信号DPS4と
してD/A変換回路9に出力される。そして、アナログ
映像信号APS2は極性反転回路11でその極性が反転
され、液晶パネル13に供給される。
Further, the scanning line converted digital video signal DPS2 and the digital video signal DPS3 obtained by delaying the digital video signal DPS2 by 1H by the 1H delay circuit 5 are provided.
In the filter control circuit 6 for 1H and one vertical scanning period (1
The upper filter circuit 7 that optimally controls the synthesis ratio for each V).
Is added, and the calculation result is output to the D / A conversion circuit 9 as a digital video signal DPS4. The polarity of the analog video signal APS2 is inverted by the polarity inversion circuit 11 and supplied to the liquid crystal panel 13.

【0015】図2は、走査線を600本有する液晶パネ
ルにNTSC信号を表示するときの動作を示すタイミン
グ図である。
FIG. 2 is a timing chart showing an operation when displaying an NTSC signal on a liquid crystal panel having 600 scanning lines.

【0016】この図において、(a)〜(d)は奇数フ
ィールドにおける信号のタイミング、(e)〜(h)は
偶数フィールドにおける信号のタイミングを示し、
(a),(e)はメモリ3に入力するデジタル映像信
号、(b),(f)は走査線変換後(2本から5本への
変換)のデジタル映像信号、(c),(g)は1H遅延
回路5で遅延されたデジタル映像信号、(d),(h)
はフィルタ回路7から出力されるデジタル映像信号のタ
イミングをそれぞれ示す。
In this figure, (a) to (d) show the signal timing in the odd field, (e) to (h) show the signal timing in the even field,
(A) and (e) are digital video signals input to the memory 3, (b) and (f) are digital video signals after scanning line conversion (conversion from 2 lines to 5 lines), (c) and (g). ) Is a digital video signal delayed by the 1H delay circuit 5, (d), (h)
Indicates the timing of the digital video signal output from the filter circuit 7.

【0017】奇数フィールドでは、図2(d)に示され
るように、液晶パネルの1ライン目PL1にそのままデ
ジタル映像信号S1を表示し、液晶パネルの2ライン目
PL2に1H遅延したデジタル映像信号S1を1/4倍
し、遅延していないデジタル映像信号S3を3/4倍し
加算したデジタル映像信号を表示し、液晶パネルの3ラ
イン目PL3にそのままデジタル映像信号S3を表示
し、液晶パネルの4ライン目PL4は1H遅延したデジ
タル映像信号S3を1/2倍し、遅延していないデジタ
ル映像信号S5を1/2倍し加算したデジタル映像信号
を表示し、液晶パネルの5ライン目PL5はそのままデ
ジタル映像信号S5を表示する。これを1垂直走査期間
周期的に繰返す。
In the odd field, as shown in FIG. 2D, the digital video signal S1 is displayed as it is on the first line PL1 of the liquid crystal panel, and the digital video signal S1 delayed by 1H is displayed on the second line PL2 of the liquid crystal panel. Is multiplied by 1/4 and the undelayed digital video signal S3 is multiplied by 3/4 and added to display the digital video signal, and the digital video signal S3 is displayed as it is on the third line PL3 of the liquid crystal panel. The fourth line PL4 displays a digital video signal obtained by multiplying the 1H-delayed digital video signal S3 by 1/2 and adding the undelayed digital video signal S5 by 1/2, and adding the 5th line PL5 of the liquid crystal panel. The digital video signal S5 is displayed as it is. This is repeated periodically for one vertical scanning period.

【0018】また、偶数フィールドでは、図2(h)に
示されるように、液晶パネルの1、2ライン目PL1,
PL2にそのままデジタル映像信号S2を表示し、液晶
パネルの3ライン目PL3に1H遅延した映像信号S2
を1/2倍し、遅延していないデジタル映像信号S4を
1/2倍し加算したデジタル映像信号を表示し、液晶パ
ネルの4ライン目PL4にそのままデジタル映像信号S
4を表示し、液晶パネルの5ライン目PL5は1H遅延
したデジタル映像信号S4を3/4倍し、遅延していな
いデジタル映像信号S6を1/4倍し加算したデジタル
映像信号を表示する。これを1垂直走査期間周期的に繰
返す。
In the even field, as shown in FIG. 2 (h), the first and second lines PL1 of the liquid crystal panel PL1,
The digital video signal S2 is displayed on PL2 as it is, and the video signal S2 delayed by 1H is displayed on the third line PL3 of the liquid crystal panel.
Is multiplied by 1/2 and the undelayed digital video signal S4 is multiplied by 1/2 and added to display the digital video signal, which is directly displayed on the fourth line PL4 of the liquid crystal panel.
4 is displayed, and the fifth line PL5 of the liquid crystal panel displays a digital video signal obtained by multiplying the digital video signal S4 delayed by 1H by 3/4 and multiplying the undelayed digital video signal S6 by 1/4 and adding. This is repeated periodically for one vertical scanning period.

【0019】したがって、液晶パネルの1ライン目PL
1にデジタル映像信号S1,S2、液晶パネルの2ライ
ン目PL2にデジタル映像信号(1/4*S1+3/4
*S3),S2、液晶パネルの3ライン目PL3にデジ
タル映像信号S3,(1/2*S2+1/2*S4)、
液晶パネルの4ライン目PL4にデジタル映像信号(1
/2*S3+1/2*S5),S4、液晶パネルの5ラ
イン目PL5にデジタル映像信号S5,(3/4*S4
+1/4*S6)、…と1垂直走査期間毎に順次表示さ
れ、それぞれの平均として認識され、がたつきなく滑ら
かな画像を表示することができる。
Therefore, the first line PL of the liquid crystal panel
1, digital video signals S1 and S2, and a digital video signal (1/4 * S1 + 3/4) on the second line PL2 of the liquid crystal panel.
* S3), S2, digital video signals S3, (1/2 * S2 + 1/2 * S4) on the third line PL3 of the liquid crystal panel,
The digital video signal (1
/ 2 * S3 + 1/2 * S5), S4, and digital video signals S5, (3/4 * S4) on the fifth line PL5 of the liquid crystal panel.
+ 1/4 * S6), ... Are sequentially displayed for each vertical scanning period, and are recognized as their respective averages, and a smooth image can be displayed without rattling.

【0020】また、図3は、走査線を624本有する液
晶パネルにNTSC信号を表示するときの動作を示すタ
イミング図である。
FIG. 3 is a timing chart showing the operation when displaying an NTSC signal on a liquid crystal panel having 624 scanning lines.

【0021】この図において、(a)〜(d)は奇数フ
ィールドにおける信号のタイミング、(e)〜(h)は
偶数フィールドにおける信号のタイミングをそれぞれ示
す。そして、(a),(e)はメモリ3に入力されるデ
ジタル映像信号、(b),(f)は走査線変換後(3本
から8本への変換)のデジタル映像信号、(c),
(g)は1H遅延したデジタル映像信号、(d),
(h)はフィルタ回路7で演算したデジタル映像信号を
示す。
In this figure, (a) to (d) show the signal timing in the odd field, and (e) to (h) show the signal timing in the even field. Then, (a) and (e) are digital video signals input to the memory 3, (b) and (f) are digital video signals after scanning line conversion (conversion from 3 lines to 8 lines), and (c). ,
(G) is a digital video signal delayed by 1H, (d),
(H) shows a digital video signal calculated by the filter circuit 7.

【0022】奇数フィールドでは、図3(d)に示され
るように、液晶パネルの1,3,4,6,8ライン目P
L1,PL3,PL4,PL6,PL8はそのままのデ
ジタル映像信号S1,S3,S3,S5,S7、液晶パ
ネルの2ライン目PL2はデジタル映像信号(1/4*
S1+3/4*S3)、液晶パネルの5ライン目PL5
はデジタル映像信号(1/4*S3+3/4*S5)、
液晶パネルの7ライン目PL7はデジタル映像信号(3
/4*S5+1/4*S7)というように繰返し、偶数
フィールドでは、液晶パネルの1,2,4,5,7ライ
ン目PL1,PL2,PL4,PL5,PL7にはその
ままのデジタル映像信号S2,S2,S4,S4,S
6、液晶パネルの3、6ライン目PL3,PL6にはそ
れぞれデジタル映像信号(1/2*S2+1/2*S
4),(1/2*S4+1/2*S6)、液晶パネルの
8ライン目PL8にはデジタル映像信号(3/4*S6
+1/4*S8)と周期的に繰返す。
In the odd field, as shown in FIG. 3 (d), the 1st, 3rd, 4th, 6th and 8th lines P of the liquid crystal panel are displayed.
L1, PL3, PL4, PL6, PL8 are digital video signals S1, S3, S3, S5, S7 as they are, and the second line PL2 of the liquid crystal panel is a digital video signal (1/4 *
S1 + 3/4 * S3), the fifth line PL5 of the liquid crystal panel
Is a digital video signal (1/4 * S3 + 3/4 * S5),
The seventh line PL7 of the liquid crystal panel is a digital video signal (3
/ 4 * S5 + 1/4 * S7), and in the even-numbered field, the digital video signal S2 as it is is stored in the PL1, PL2, PL4, PL5, PL7 of lines 1, 2, 4, 5, and 7 of the liquid crystal panel. S2, S4, S4, S
6, digital video signals (1/2 * S2 + 1/2 * S) on the third and sixth lines PL3 and PL6 of the liquid crystal panel, respectively.
4), (1/2 * S4 + 1/2 * S6), and the digital video signal (3/4 * S6) on the eighth line PL8 of the liquid crystal panel.
+ 1/4 * S8) is repeated periodically.

【0023】このように624本の走査線のある液晶パ
ネルにおいても、がたつきなく滑らかな画像を表示する
ことができる。
As described above, even a liquid crystal panel having 624 scanning lines can display a smooth image without rattling.

【0024】またこれより、走査線数が480本以上の
高精細液晶パネルにNTSCまたはPAL、SECAM
信号(PAL、SECAMは572本以上)を液晶パネ
ル全体に画像を表示するとき、静止画においては奇数、
偶数フィールド合わせて1フレームで最適となるフィル
タを構成でき、滑らかな画像となり、また動画において
も隣り合う2ライン間の演算しか行なっていないので、
ぎこちない画像とならない。
From this, it is possible to use NTSC, PAL, or SECAM on a high-definition liquid crystal panel with 480 or more scanning lines.
Signals (PAL, SECAM: 572 or more) are displayed on the entire liquid crystal panel when an image is displayed.
It is possible to configure an optimal filter in one frame by combining even fields, resulting in a smooth image, and also in moving images, only the operation between two adjacent lines is performed.
It doesn't look awkward.

【0025】[0025]

【発明の効果】請求項1および2に係る液晶表示装置に
よれば、映像信号がどのように走査線変換されても、合
成比率を最適とすることで滑らかな画像を得ることがで
きる。
According to the liquid crystal display device according to the first and second aspects, a smooth image can be obtained by optimizing the composition ratio no matter how the video signal is scan-line converted.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施の形態に係る液晶表示装置の構成
を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a liquid crystal display device according to an embodiment of the present invention.

【図2】600本の走査線を有する液晶パネルにNTS
C信号を表示する場合の動作を示すタイミング図であ
る。
FIG. 2 shows an NTS on a liquid crystal panel having 600 scanning lines.
It is a timing diagram which shows operation | movement when displaying a C signal.

【図3】624本の走査線を有する液晶パネルにNTS
C信号を表示する場合の動作を示すタイミング図であ
る。
FIG. 3 shows an NTS on a liquid crystal panel having 624 scanning lines.
It is a timing diagram which shows operation | movement when displaying a C signal.

【図4】480本の走査線を有する液晶パネルを備えた
従来の液晶表示装置の動作を説明するための図である。
FIG. 4 is a diagram for explaining the operation of a conventional liquid crystal display device including a liquid crystal panel having 480 scanning lines.

【図5】600本の走査線を有する液晶パネルを備えた
従来の液晶表示装置の動作を説明するための図である。
FIG. 5 is a diagram for explaining an operation of a conventional liquid crystal display device including a liquid crystal panel having 600 scanning lines.

【符号の説明】[Explanation of symbols]

1 A/D変換回路 2,4 PLL回路 3 メモリ 5 1H遅延回路 6 フィルタ制御回路 7 フィルタ回路 9 D/A変換回路 11 極性反転回路 13 液晶パネル APS1,APS2 アナログ映像信号 DPS1,DPS2,DPS3,DPS4 デジタル映
像信号 HS 水平同期信号 VS 垂直同期信号 CLK1,CLK2 クロック信号
1 A / D conversion circuit 2, 4 PLL circuit 3 Memory 5 1H delay circuit 6 Filter control circuit 7 Filter circuit 9 D / A conversion circuit 11 Polarity inversion circuit 13 Liquid crystal panel APS1, APS2 Analog video signal DPS1, DPS2, DPS3, DPS4 Digital video signal HS Horizontal sync signal VS Vertical sync signal CLK1, CLK2 Clock signal

フロントページの続き (56)参考文献 特開 平7−5844(JP,A) 特開 平5−260445(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 5/66 H04N 7/01 Continuation of the front page (56) Reference JP-A-7-5844 (JP, A) JP-A-5-260445 (JP, A) (58) Fields investigated (Int.Cl. 7 , DB name) H04N 5 / 66 H04N 7/01

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 走査線数が、入力されるインターレスの
映像信号のフレーム走査による走査線数よりも多く、ノ
ーインターレス駆動される液晶表示手段と、 前記映像信号のフィールド走査による走査線数を前記液
晶表示手段の走査線数に合わせるよう前記映像信号を走
査線変換する走査線変換手段と、 前記走査線変換手段で走査線変換された映像信号のうち
少なくとも1つの水平走査期間における映像信号を、前
記水平走査期間の前後の水平走査期間における映像信号
を合成することにより生成する映像信号合成手段と、 前記映像信号合成手段における前記映像信号の合成比率
、各水平走査期間および各垂直走査期間ごとに定めら
れた値に設定する合成制御手段とを備え 前記映像信号合成手段および前記合成制御手段は、 前記入力されるインターレス映像信号がNTSC信号で
あって、前記液晶表示手段の走査線が600本のときに
は、奇数フィールドでは、液晶表示手段の1,3,5ラ
イン目にそれぞれ前記NTSC信号の当該フィールドの
1ライン目の映像信号S1,3ライン目の映像信号S
3,5ライン目の映像信号S5を表示し、液晶表示手段
の2ライン目に1ライン目の映像信号S1と3ライン目
の映像信号S3とを(1/4*S1+3/4*S3)に
より合成した信号を表示し、液晶表示手段の4ライン目
に3ライン目の映像信号S3と5ライン目の映像信号S
5とを(1/2*S3+1/2*S5)により合成した
信号を表示し、これを1垂直走査期間周期的に繰返し、
偶数フィールドでは、液晶表示手段の1,2,4ライン
目にそれぞれ前記NTSC信号の当該フィールドの2ラ
イン目の映像信号S2,2ライン目の映像信号S2,4
ライン目の映像信号S4を表示し、液晶表示手段の3ラ
イン目に2ライン目の映像信号S2と4ライン目の映像
信号S4とを(1/2*S2+1/2*S4)により合
成した信号を表示し、液晶表示手段の5ライン目に4ラ
イン目の映像信号S4と6ライン目の映像信号S6とを
(3/4*S4+1/4*S6)により合成した信号を
表示し、これを1垂直走査期間周期的に繰返し、 前記入力されるインターレス映像信号がNTSC信号で
あって、前記液晶表示手段の走査線が624本のときに
は、奇数フィールドでは、液晶表示手段の1, 3,4,
6,8ライン目にそれぞれ前記NTSC信号の当該フィ
ールドの1ライン目の映像信号S1,3ライン目の映像
信号S3,3ライン目の映像信号S3,5ライン目の映
像信号S5,7ライン目の映像信号S7を表示し、液晶
表示手段の2ライン目に1ライン目の映像信号S1と3
ライン目の映像信号S3とを(1/4*S1+3/4*
S3)により合成した信号を表示し、液晶表示手段の5
ライン目に3ライン目の映像信号S3と5ライン目の映
像信号S5とを(1/4*S3+3/4*S5)により
合成した信号を表示し、液晶表示手段の7ライン目に5
ライン目の映像信号S5と7ライン目の映像信号S7と
を(3/4*S5+1/4*S7)により合成した信号
を表示し、これを1垂直走査期間周期的に繰返し、偶数
フィールドでは、液晶表示手段の1,2,4,5,7ラ
イン目にそれぞれ前記NTSC信号の当該フィールドの
2ライン目の映像信号S2,2ライン目の映像信号S
2,4ライン目の映像信号S4,4ライン目の映像信号
S4,6ライン目の映像信号S6を表示し、液晶表示手
段の3ライン目に2ライン目の映像信号S2と4ライン
目の映像信号S4とを(1/2*S2+1/2*S4)
により合成した信号を表示し、液晶表示手段の6ライン
目に4ライン目の映像信号S4と6ライン目の映像信号
S6とを(1/2*S4+1/2*S6)により合成し
た信号を表示し、液晶表示手段の8ライン目に6ライン
目の映像信号S6と8ライン目の映像信号S8とを(3
/4*S6+1/4*S8)により合成した信号を表示
し、これを1垂直走査期間周期的に繰返す 、液晶表示装
置。
1. The number of scanning lines is greater than the number of scanning lines by frame scanning of an input interlaced video signal ,
-Interlace driven liquid crystal display means, scanning line conversion means for scanning line conversion of the video signal so that the number of scanning lines by field scanning of the video signal matches the number of scanning lines of the liquid crystal display means, and the scanning line conversion means Video signal synthesizing means for generating a video signal in at least one horizontal scanning period of the video signals converted by the scanning line by synthesizing video signals in horizontal scanning periods before and after the horizontal scanning period; The composition ratio of the video signals in the composition means is set for each horizontal scanning period and each vertical scanning period.
And a combination control means for setting the value, the video signal combining means and the synthesis control means, interlace video signal which is the input is the NTSC signal
If there are 600 scanning lines of the liquid crystal display means,
In the odd field, the liquid crystal display means 1, 3, 5
Of the corresponding field of the NTSC signal
Video signal S1 of the first line, video signal S of the third line
Liquid crystal display means for displaying video signals S5 on the 3rd and 5th lines
The second line of the video signal S1 of the first line and the third line
Video signal S3 of (1/4 * S1 + 3/4 * S3)
The more synthesized signal is displayed, and the fourth line of the liquid crystal display means
The video signal S3 of the third line and the video signal S of the fifth line
5 was synthesized by (1/2 * S3 + 1/2 * S5)
The signal is displayed, and this is repeated periodically for one vertical scanning period,
In even fields, 1, 2, 4 lines of liquid crystal display means
Each of the two fields in the field of the NTSC signal
Video signal S2 of the IN line, video signal S2, 4 of the 2nd line
The video signal S4 of the line is displayed, and the liquid crystal display means 3
Video signal S2 on the 2nd line and video on the 4th line on the IN side
Combine the signal S4 with (1/2 * S2 + 1/2 * S4).
The generated signal is displayed and the 4th line is displayed on the 5th line of the liquid crystal display means.
The video signal S4 of the IN line and the video signal S6 of the 6th line
The signal synthesized by (3/4 * S4 + 1/4 * S6)
The display is repeated periodically for one vertical scanning period, and the input interlaced video signal is an NTSC signal.
If there are 624 scanning lines of the liquid crystal display means,
In the odd field, the liquid crystal display means 1, 3, 4,
On the 6th and 8th lines, the corresponding file of the NTSC signal is
Video signal S1 of the first line of the field, video of the third line
Video of signal S3, 3rd line Image of signal S3, 5th line
The image signal S5, the image signal S7 of the 7th line are displayed, and the liquid crystal is displayed.
The video signals S1 and 3 on the first line are on the second line of the display means.
The video signal S3 of the line and (1/4 * S1 + 3/4 *
The signal synthesized in S3) is displayed and the liquid crystal display means 5
The video signal S3 on the third line and the image on the fifth line
Image signal S5 and (1/4 * S3 + 3/4 * S5)
The synthesized signal is displayed, and is displayed on the 7th line of the liquid crystal display means.
The video signal S5 of the line 7 and the video signal S7 of the line 7
Signal synthesized by (3/4 * S5 + 1/4 * S7)
Is displayed, and this is repeated periodically for one vertical scanning period,
In the field, the liquid crystal display means 1, 2, 4, 5, 7
Of the corresponding field of the NTSC signal
Video signal S2 of the second line, Video signal S2 of the second line
Video signal S2, 4th line Video signal 4,4th line
Display the video signal S6 on the 4th and 6th lines, and
The video signal S2 of the second line and the fourth line on the third line of the stage
The eye image signal S4 and (1/2 * S2 + 1/2 * S4)
6 lines of liquid crystal display means for displaying signals synthesized by
Video signal S4 on the 4th line and video signal on the 6th line
S6 and (2 * S4 + 1/2 * S6) are combined.
6 lines on the 8th line of the liquid crystal display means
The video signal S6 of the eye and the video signal S8 of the eighth line are (3
/ 4 * S6 + 1/4 * S8) displays the combined signal
Then , a liquid crystal display device which repeats this periodically for one vertical scanning period .
【請求項2】 走査線数が、入力されるインターレスの
アナログ映像信号のフレーム走査による走査線数よりも
多く、ノーインターレス駆動される液晶表示手段と、 前記アナログ映像信号をデジタル映像信号に変換するA
/D変換手段と、 前記A/D変換手段で生成された前記デジタル映像信号
を記憶する記憶手段と、 前記アナログ映像信号の水平同期信号および垂直同期信
号に基づいて、前記記憶手段に記憶された前記デジタル
映像信号を前記記憶手段から読出すタイミングを、前記
アナログ映像信号のフィールド走査による走査線数が前
記液晶表示手段の走査線数に合うように決定するクロッ
ク信号を生成し出力するクロック信号生成手段と、 前記記憶手段から読出された前記デジタル映像信号を1
水平走査期間遅延させる遅延手段と、 前記記憶手段から読出された前記デジタル映像信号と前
記遅延手段で遅延された前記デジタル映像信号合成す
る映像信号合成手段と、 前記水平同期信号と前記垂直同期信号および前記クロッ
ク信号とに基づいて、前記映像信号合成手段における前
記デジタル映像信号の合成比率を、各水平走査期間およ
び各垂直走査期間ごとに定められた値に設定する合成制
御手段と、 前記映像信号合成手段から出力されたデジタル映像信号
をアナログ信号に変換するD/A変換手段とを備え 前記映像信号合成手段および前記合成制御手段は、 前記入力されるインターレス映像信号がNTSC信号で
あって、前記液晶表示手段の走査線が600本のときに
は、奇数フィールドでは、液晶表示手段の1,3,5ラ
イン目にそれぞれ前記記憶手段から読出された前記NT
SC信号の当該フィールドの1ライン目の映像信号S
1,3ライン目の映像信号S3,5ライン目の映像信号
S5を表示し、液晶表示手段の2ライン目に前記遅延手
段で遅延された1ライン目の映像信号S1と前記記憶手
段から読出された3ライン目の映像信号S3とを(1/
4*S1+3/4*S3)により合成した信号を表示
し、液晶表示手段の4ライン目に前記遅延手段で遅延さ
れた3ライン目の映像信号S3と前記記憶手段から読出
された5ライン目の映像信号S5とを(1/2*S3+
1/2*S5)により合成した信号を表示し、これを1
垂直走査期間周期的に繰返し、偶数フィールドでは、液
晶表示手段の1,2,4ライン目にそれぞれ前記記憶手
段から読出された前記NTSC信号の当該フィールドの
2ライン目の映像信号S2,2ライン目の映像信号S
2,4ライン目の映像信号S4を表示し、液晶表示手段
の3ライン目に前記遅延手段で遅延された2ライン目の
映像信号S2と前記記憶手段から読出された4ライン目
の映像信号S4とを(1/2*S2+1/2*S4)に
より合成した信号を表示し、液晶表示手段の5ライン目
に前記遅延手段で遅延された4ライン目の映像信号S4
と前記記憶手段から読出された6ライン目の映像信号S
6とを(3/4*S4+1/4*S6)により合成した
信号を表示し、これを1垂直走査期間周期的に繰返し、 前記入力されるインターレス映像信号がNTSC信号で
あって、前記液晶表示手段の走査線が624本のときに
は、奇数フィールドでは、液晶表示手段の1,3,4,
6,8ライン目にそれぞれ前記記憶手段から読出された
前記NTSC信号の当該フィールドの1ライン目の映像
信号S1,3ライン目の映像信号S3,3ライン目の映
像信号S3,5ライン目の映像信号S5,7ライン目の
映像信号S7を表示し、液晶表示手段の2ライン目に前
記遅延手段で遅延された1ライン目の映像信号S1と前
記記憶手段から読出された3ライン目の映像信号S3と
を(1/4*S1+3/4*S3)により合成した信号
を表示し、液晶表示手段の5ライン目に前記遅延手段で
遅延された3ライン目の映像信号S3と前記記憶手段か
ら読出された5ライン目の映像信号S5とを(1/4*
S3+3/4*S5)により合成した信号を表示し、液
晶表示手段の7ライン目に前記遅延手段で遅延された5
ライン目の映像信号S5と前記記憶手段から読出された
7ライン目の映像信号S7とを(3/4*S5+1/4
*S7)により合成した信号を表示し、これを1垂直走
査期間周期的に繰返し、偶数フィールドでは、液晶表示
手段の1,2,4,5,7ライン目にそれぞれ前記記憶
手段から読出された前記NTSC信号の当該フィールド
の2ライン目の映像信号S2,2ライン目の映像信号S
2,4ライン目の映像信号S4,4ライン目の映像信号
S4,6ライン目の映像信号S6を表示し、液晶表示手
段の3ライン目に前記遅延手段で遅延された2ライン目
の映像信号S2と前記記憶手段から読出された4ライン
目の映像信号S4とを(1/2*S2+1/2*S4)
により合成した信号を表示し、液晶表示手段の6ライン
目に前記遅延手段で遅延された4ライン目の映像信号S
4と前記記憶手段から読出された6ライン目の映像信号
S6とを(1/2*S4+1/2*S6)により合成し
た信号を表示し、液晶表示手段の8ライン目に前記遅延
手段で遅延された6ライン目の映像信号S6と前記記憶
手段から読出された8ライン目の映像信号S8とを(3
/4*S6+1/4*S8)により合成した信号を表示
し、これを1垂直走査期間周期的に繰返す 、液晶表示装
置。
Wherein the number of scanning lines is larger than the number of scanning lines by the frame scanning interlace of <br/> analog video signal input, a liquid crystal display device which is no interlace driving, the analog video signal A to convert to digital video signal
A / D conversion unit, a storage unit for storing the digital video signal generated by the A / D conversion unit, and a storage unit stored in the storage unit based on a horizontal synchronization signal and a vertical synchronization signal of the analog video signal. the reading timing the digital video signal from said memory means, said
The number of scanning lines due to field scanning of analog video signals is earlier
The clock signal generating means for generating and outputting a clock signal determined so as to match the number of scanning lines of the liquid crystal display means, and the digital video signal read from the storage means
Delay means for delaying a horizontal scanning period; video signal synthesizing means for synthesizing the digital video signal read from the storage means and the digital video signal delayed by the delay means; the horizontal synchronizing signal and the vertical synchronizing signal and on the basis of the clock signal and the synthesis ratio of the digital video signal in said video signal combining means, Oyo each horizontal scanning period
And a D / A conversion unit for converting the digital video signal output from the video signal synthesis unit into an analog signal, and the synthesis unit for the video signal synthesis. Means and the synthesizing control means, the input interlaced video signal is an NTSC signal.
If there are 600 scanning lines of the liquid crystal display means,
In the odd field, the liquid crystal display means 1, 3, 5
The NT read out from the storage means at each of the in-eyes
Video signal S of the first line of the field of the SC signal
Video signal S on the 1st and 3rd lines Video signal on the 3rd and 5th lines
S5 is displayed, and the delay hand is displayed on the second line of the liquid crystal display means.
The video signal S1 of the first line delayed by the stage and the memory
The video signal S3 of the third line read from the stage is (1 /
Display the combined signal by 4 * S1 + 3/4 * S3)
Then, the delay means delays the fourth line of the liquid crystal display means.
The read video signal S3 of the third line and the storage means
And the video signal S5 of the 5th line that has been generated is (1/2 * S3 +
Display the synthesized signal by 1/2 * S5) and set it to 1
Periodically repeated in the vertical scanning period, and in even fields, liquid
The memorizing hands are provided on lines 1, 2 and 4 of the crystal display means, respectively.
Of the field of the NTSC signal read from the stage
Video signal S2 of the second line, Video signal S2 of the second line
Liquid crystal display means for displaying video signals S4 on the second and fourth lines
The third line of the second line delayed by the delay means
Video signal S2 and the fourth line read from the storage means
Video signal S4 of (1/2 * S2 + 1/2 * S4)
The more synthesized signal is displayed, and the fifth line of the liquid crystal display means
The video signal S4 of the fourth line delayed by the delay means
And the video signal S of the sixth line read from the storage means
6 and were synthesized by (3/4 * S4 + 1/4 * S6)
A signal is displayed, and this is periodically repeated for one vertical scanning period, and the input interlaced video signal is an NTSC signal.
If there are 624 scanning lines of the liquid crystal display means,
Is an odd field, the liquid crystal display means 1, 3, 4,
Reads from the storage means on lines 6 and 8 respectively.
Video of the first line of the field of the NTSC signal
Video of signal S1, 3rd line Image of signal S3, 3rd line
Image signal S3, 5th line video signal S5, 7th line
The video signal S7 is displayed and is displayed on the second line of the liquid crystal display means.
Before the video signal S1 of the first line delayed by the delay means
The video signal S3 of the third line read from the storage means,
Signal synthesized by (1/4 * S1 + 3/4 * S3)
Is displayed by the delay means on the fifth line of the liquid crystal display means.
The delayed video signal S3 of the third line and the storage means
And the video signal S5 of the fifth line read from (1/4 *
S3 + 3/4 * S5) displays the synthesized signal,
Delayed by the delay means on the 7th line of the crystal display means 5
The video signal S5 on the line and the signal read from the storage means
The video signal S7 of the 7th line is (3/4 * S5 + 1/4)
* S7) Display the synthesized signal and run it vertically
Periodically repeated, liquid crystal display in even field
The memory is stored in each of lines 1, 2, 4, 5, and 7 of the means.
The field of the NTSC signal read from the means
Second line video signal S2, second line video signal S
Video signal S2, 4th line Video signal 4,4th line
Display the video signal S6 on the 4th and 6th lines, and
Second line delayed by the delay means on the third line of the stage
Video signal S2 and 4 lines read from the storage means
The eye image signal S4 and (1/2 * S2 + 1/2 * S4)
6 lines of liquid crystal display means for displaying signals synthesized by
The video signal S of the fourth line delayed by the delay means to the eye
4 and the video signal of the 6th line read from the storage means
S6 and (2 * S4 + 1/2 * S6) are combined.
Signal is displayed, and the delay is performed on the 8th line of the liquid crystal display means.
The video signal S6 of the sixth line delayed by the means and the storage
The video signal S8 of the eighth line read from the
/ 4 * S6 + 1/4 * S8) displays the combined signal
Then , a liquid crystal display device which repeats this periodically for one vertical scanning period .
JP22246996A 1996-08-23 1996-08-23 Liquid crystal display Expired - Fee Related JP3439039B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22246996A JP3439039B2 (en) 1996-08-23 1996-08-23 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22246996A JP3439039B2 (en) 1996-08-23 1996-08-23 Liquid crystal display

Publications (2)

Publication Number Publication Date
JPH1066001A JPH1066001A (en) 1998-03-06
JP3439039B2 true JP3439039B2 (en) 2003-08-25

Family

ID=16782911

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22246996A Expired - Fee Related JP3439039B2 (en) 1996-08-23 1996-08-23 Liquid crystal display

Country Status (1)

Country Link
JP (1) JP3439039B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3774706B2 (en) * 2003-03-14 2006-05-17 キヤノン株式会社 Image display apparatus and method for determining characteristics of conversion circuit of image display apparatus

Also Published As

Publication number Publication date
JPH1066001A (en) 1998-03-06

Similar Documents

Publication Publication Date Title
JP3952599B2 (en) Video display device and video display method
JP3439039B2 (en) Liquid crystal display
JPH04348677A (en) Image pickup device
JP3473093B2 (en) Display system
JP3258773B2 (en) Multi-mode liquid crystal display
JP3230405B2 (en) Liquid crystal display device and driving method thereof
JP3489852B2 (en) High-definition imaging device
JP3500854B2 (en) Sub-screen video signal vertical compression circuit
JP3897462B2 (en) Display device drive circuit and drive method thereof
JPH07129125A (en) Picture element arrangement display device
JP2884648B2 (en) Video signal conversion method
JP3271068B2 (en) Image display device
JP3255323B2 (en) Image processing device
JPH09247575A (en) Scanning line converter
JPH08171364A (en) Liquid crystal driving device
JP2884647B2 (en) Video signal conversion method
JP3469596B2 (en) Matrix type display device
JP2000148059A (en) Line number conversion circuit and display device loading the same
US6100934A (en) Apparatus and method to convert a non-interlaced computer graphics signal to an interlaced video signal
JPH0856322A (en) Liquid crystal display device
JPH0411479A (en) Scanning converter
TW200537828A (en) Video signal processing circuit, video display, and display driving device
JPS59208986A (en) High resolution television device using liquid crystal panel
KR100620930B1 (en) Image signal processing circuit
JP2001111913A (en) Scanning conversion method in multi-screen compositing and scanning coverter in multi-screen compositing

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030513

LAPS Cancellation because of no payment of annual fees