JP3430171B1 - Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder - Google Patents

Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder

Info

Publication number
JP3430171B1
JP3430171B1 JP2002251987A JP2002251987A JP3430171B1 JP 3430171 B1 JP3430171 B1 JP 3430171B1 JP 2002251987 A JP2002251987 A JP 2002251987A JP 2002251987 A JP2002251987 A JP 2002251987A JP 3430171 B1 JP3430171 B1 JP 3430171B1
Authority
JP
Japan
Prior art keywords
hard disk
image
disk recorder
signal
audio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002251987A
Other languages
Japanese (ja)
Other versions
JP2004096248A (en
Inventor
泰照 武居
裕正 高垣
Original Assignee
共信テクノソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 共信テクノソニック株式会社 filed Critical 共信テクノソニック株式会社
Priority to JP2002251987A priority Critical patent/JP3430171B1/en
Application granted granted Critical
Publication of JP3430171B1 publication Critical patent/JP3430171B1/en
Priority to TW92121781A priority patent/TWI276355B/en
Priority to PCT/JP2003/010919 priority patent/WO2004021702A1/en
Publication of JP2004096248A publication Critical patent/JP2004096248A/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/781Television signal recording using magnetic recording on disks or drums
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/806Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components with processing of the sound signal
    • H04N9/8063Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components with processing of the sound signal using time division multiplex of the PCM audio and PCM video signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

【要約】 【課題】 ハードディスクレコーダを安価に構成する。 【解決手段】 システムLSI10は、画像を圧縮するエ
ンコーダ32、圧縮した画像を伸張するデコーダ33、に加
え、デジタル画像をアナログ画像に変換するビデオデコ
ーダ34、ハードディスクコントローラ25、マイクロコン
ピュータ27などを備える。このシステムLSI10に、ビ
デオデコーダ11、ホストマイコン12、ハードディスクド
ライブHDDなどを加え、ハードディスクレコーダ1を構
成できる。1チップ化により、メモリの共用、同期制御
の容易化などを実現でき、製造コストを低減できる。ビ
デオデコーダ11は、システムLSI10とは別体としたた
め、汎用性を向上できるとともに、動作不良に対する対
応が容易になり、低コスト化を実現できる。
A hard disk recorder is configured at a low cost. A system LSI includes an encoder for compressing an image, a decoder for expanding a compressed image, a video decoder for converting a digital image into an analog image, a hard disk controller, a microcomputer, and the like. A hard disk recorder 1 can be configured by adding a video decoder 11, a host microcomputer 12, a hard disk drive HDD, and the like to the system LSI 10. By using a single chip, sharing of memories, facilitation of synchronous control, and the like can be realized, and manufacturing costs can be reduced. Since the video decoder 11 is provided separately from the system LSI 10, the versatility can be improved, the operation failure can be easily dealt with, and the cost can be reduced.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、画像信号を圧縮し
てハードディスクに保存するハードディスクレコーダ用
集積回路、ハードディスクレコーダ、ハードディスクレ
コーダ内蔵電気機器、ハードディスクレコーダ内蔵テレ
ビジョン装置、ハードディスクレコーダ内蔵ビデオレコ
ーダ、及びハードディスクレコーダ内蔵DVDプレーヤ
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an integrated circuit for a hard disk recorder which compresses an image signal and stores it in a hard disk, a hard disk recorder, an electric device with a built-in hard disk recorder, a television device with a built-in hard disk recorder, a video recorder with a built-in hard disk recorder, and The present invention relates to a DVD player with a built-in hard disk recorder.

【0002】[0002]

【従来の技術】従来、例えば、テレビジョン放送などの
画像信号及びオーディオ信号をハードディスクドライブ
に保存するハードディスクレコーダが用いられている。
このようなハードディスクレコーダでは、記録時には、
アナログの画像信号やオーディオ信号をデジタル化し、
圧縮し、多重化するとともに、再生時には、多重化され
た信号を分離し、伸張し、アナログ化している。
2. Description of the Related Art Conventionally, for example, a hard disk recorder has been used for storing image signals and audio signals of television broadcasting in a hard disk drive.
With such a hard disk recorder, when recording,
Digitize analog image and audio signals,
The signals are compressed and multiplexed, and at the time of reproduction, the multiplexed signals are separated, expanded, and converted to analog.

【0003】このようなハードディスクレコーダでは、
複数の集積回路などを備えた回路が用いられ、例えば、
画像信号及びオーディオ信号の圧縮伸張を行うコーデッ
クに、入力される画像信号をデジタル化するビデオデコ
ーダ、出力されるデジタル画像信号をアナログ化するビ
デオエンコーダ、入力されるアナログオーディオ信号を
デジタル化するA/D変換器、出力されるデジタルオー
ディオ信号をアナログ化するD/A変換器、ファイルシ
ステムを備えたハードディスクコントローラ、CPUな
どを備えた外部制御手段、及び、外部メモリを接続する
メモリコントローラなどを、バスなどを介して接続して
いる。また、画像とオーディオではサンプリングレート
が異なり、例えば、コーデックは27MHz、ビデオデコ
ーダは24.576MHz、ビデオエンコーダは14.3
18MHz、A/D変換器及びD/A変換器は16.93
44MHzで動作するため、画像用とオーディオ用との2
種類のクロック発生器を備える必要があるとともに、画
像とオーディオとの時間軸(タイミング)を適当な間隔で
調整している。
In such a hard disk recorder,
A circuit including a plurality of integrated circuits is used, and for example,
A codec that compresses and expands image signals and audio signals, a video decoder that digitizes the input image signals, a video encoder that analogizes the output digital image signals, and an A / that digitizes the input analog audio signals. A D converter, a D / A converter for converting an output digital audio signal into an analog signal, a hard disk controller with a file system, external control means with a CPU, and a memory controller for connecting an external memory to a bus. Are connected through. In addition, the sampling rate is different between image and audio. For example, the codec is 27 MHz, the video decoder is 24.576 MHz, and the video encoder is 14.3.
18MHz, A / D converter and D / A converter are 16.93
It operates at 44 MHz, so there are 2 for image and 2 for audio.
It is necessary to provide clock generators of various types, and the time axis (timing) between the image and audio is adjusted at appropriate intervals.

【0004】[0004]

【発明が解決しようとする課題】今日においては、回路
の構成を簡略化し、さらに低コスト化を実現することが
求められている。そして、上記従来の構成では、複数の
LSIで構成され、部品点数が多いのみならず、各部品
がそれぞれ異なるクロックで動作するため、回路が複雑
化するとともに、画像信号及びオーディオ信号のタイミ
ング設計などが煩雑となる問題を有している。すなわ
ち、従来の構成では、LSIなど複数の部品間における
音声データ、画像データ、圧縮後データ、ハードディス
クへの記録再生のデータなど、異なるレートを持つ複数
種のデータ転送を実現するため、高速バス及びバスバッ
ファなどの部品が必要となり、構造が複雑化するととも
に、これら部品間の配線の複雑なタイミング制御が必要
になり、制御のためのマイコン等の負担が大きく、すな
わち高性能なマイコンが必要になり、製造コストが大き
くなる問題を有している。一方、全ての部品を1チップ
化すると、汎用性が低くなるとともに、動作不良に対す
る対応が困難になり、必ずしも低コスト化が実現されな
い問題を有している。
Nowadays, it is required to simplify the circuit configuration and realize the cost reduction. In addition, in the above-described conventional configuration, not only is there a large number of parts and a large number of parts are used, but each part operates with different clocks, which complicates the circuit and makes it possible to design the timing of image signals and audio signals. Has a problem that it becomes complicated. That is, in the conventional configuration, in order to realize a plurality of types of data transfer at different rates such as audio data, image data, compressed data, and recording / reproducing data to / from a hard disk between a plurality of parts such as an LSI, a high-speed bus and Components such as a bus buffer are required, the structure becomes complicated, and complicated timing control of the wiring between these components is required, and the burden of the microcomputer for control is large, that is, a high-performance microcomputer is required. Therefore, there is a problem that the manufacturing cost increases. On the other hand, if all the components are integrated into one chip, the versatility becomes low, and it becomes difficult to deal with malfunctions, so that there is a problem that cost reduction cannot always be realized.

【0005】本発明は、このような点に鑑みなされたも
ので、回路の構成を簡略化でき、容易に低コスト化を実
現できるハードディスクレコーダ用集積回路及びこのハ
ードディスクレコーダ用集積回路を用いたハードディス
クレコーダ、ハードディスクレコーダ内蔵電気機器、ハ
ードディスクレコーダ内蔵テレビジョン装置、ハードデ
ィスクレコーダ内蔵ビデオレコーダ、及びハードディス
クレコーダ内蔵DVDプレーヤを提供することを目的と
する。
The present invention has been made in view of the above circumstances, and an integrated circuit for a hard disk recorder which can simplify the circuit configuration and easily realize a cost reduction, and a hard disk using the integrated circuit for a hard disk recorder. An object of the present invention is to provide a recorder, an electric device with a built-in hard disk recorder, a television device with a built-in hard disk recorder, a video recorder with a built-in hard disk recorder, and a DVD player with a built-in hard disk recorder.

【0006】[0006]

【課題を解決するための手段】請求項1記載のハードデ
ィスクレコーダ用集積回路は、デジタル画像信号が入力
されるデジタル画像入力部と、アナログオーディオ信号
が入力されるアナログオーディオ入力部と、アナログ画
像信号が出力されるアナログ画像出力部と、アナログオ
ーディオ信号が出力されるアナログオーディオ出力部
と、ハードディスクドライブと信号を入出力するハード
ディスク用信号入出力部とを1チップ上に備え、前記デ
ジタル画像入力部から入力されたデジタル画像信号は圧
縮され、前記アナログオーディオ入力部から入力された
アナログオーディオ信号はデジタル化され、これら画像
信号とオーディオ信号とは多重化されて前記ハードディ
スク用信号入出力部から出力され、前記ハードディスク
用信号入出力部から入力された信号は、画像信号とオー
ディオ信号とに分離され、前記画像信号は、伸張される
とともにアナログ化されてアナログ画像出力部から出力
され、前記オーディオ信号は、アナログ化されてアナロ
グオーディオ出力部から出力されるものである。
An integrated circuit for a hard disk recorder according to claim 1 is a digital image input section to which a digital image signal is input, an analog audio input section to which an analog audio signal is input, and an analog image signal. Is provided on one chip, and an analog audio output unit for outputting analog audio signals, an analog audio output unit for outputting analog audio signals, and a hard disk drive signal input / output unit for inputting / outputting signals to / from a hard disk drive are provided on one chip. The digital image signal input from the is compressed, the analog audio signal input from the analog audio input unit is digitized, and the image signal and the audio signal are multiplexed and output from the hard disk signal input / output unit. From the hard disk signal input / output unit The applied signal is separated into an image signal and an audio signal, the image signal is expanded and analogized and output from an analog image output unit, and the audio signal is analogized and analog audio output unit Is output from.

【0007】そして、この構成では、ハードディスクと
の信号の入出力、アナログオーディオ信号による入出力
が可能であるとともに、アナログ画像信号の出力が可能
であるため、別体のハードディスクコントローラや画像
アナログ変換手段が不要になり、周辺部品を削減し、安
価なハードディスクレコーダが提供される。また、集積
回路自体についても、同期制御が必要な接続が削減さ
れ、一時的に信号を保存するメモリを削減し、回路規模
を縮小して、製造コストが低減される。すなわち、従来
必要であった、LSIなど複数の部品間における音声デ
ータ、画像データ、圧縮後データ、ハードディスクへの
記録再生のデータなど、異なるレートを持つ複数種のデ
ータ転送を実現するための高速バス及びバスバッファな
どの部品が省略され、構造が簡略化されるとともに、部
品間の配線のタイミング制御も不要になるため、制御の
ためのマイコン等の負担を軽減でき、システム全体の簡
素化が可能になり、安価なハードディスクレコーダの提
供が可能になる。
In this configuration, since it is possible to input and output signals to and from the hard disk and analog audio signals, and to output analog image signals, a separate hard disk controller and image-analog conversion means. Is eliminated, peripheral components are reduced, and an inexpensive hard disk recorder is provided. Further, also in the integrated circuit itself, the connection requiring the synchronous control is reduced, the memory for temporarily storing the signal is reduced, the circuit scale is reduced, and the manufacturing cost is reduced. That is, a high-speed bus for realizing a plurality of types of data transfer having different rates, such as audio data, image data, compressed data, and data recorded / reproduced on / from a hard disk, which has been conventionally required between a plurality of parts such as an LSI. Also, parts such as bus buffers are omitted, the structure is simplified, and the timing control of wiring between parts is also unnecessary, so the burden on the microcomputer for control can be reduced and the entire system can be simplified. It becomes possible to provide an inexpensive hard disk recorder.

【0008】請求項2記載のハードディスクレコーダ用
集積回路は、画像信号を変換する画像コーデックと、オ
ーディオ信号を変換するオーディオコーデックと、ハー
ドディスクドライブを制御して信号を入出力するハード
ディスクコントローラと、前記画像コーデック及び前記
ハードディスクコントローラを制御する制御手段と、こ
の制御手段と外部制御手段とを接続するホストインター
フェースとを1チップ上に具備し、前記画像コーデック
は、デジタル画像信号を圧縮して記録用画像信号を生成
する画像圧縮手段と、圧縮された記録用画像信号を伸張
してデジタル画像信号を生成する画像伸張手段と、デジ
タル画像信号をアナログ画像信号に変換する画像アナロ
グ変換手段とを備え、前記オーディオコーデックは、ア
ナログオーディオ信号をデジタルオーディオ信号に変換
するオーディオデジタル変換手段と、デジタルオーディ
オ信号をアナログオーディオ信号に変換するオーディオ
アナログ変換手段とを備えたものである。
An integrated circuit for a hard disk recorder according to a second aspect of the invention is an image codec for converting an image signal, an audio codec for converting an audio signal, a hard disk controller for controlling a hard disk drive to input and output signals, and the image. A control means for controlling the codec and the hard disk controller and a host interface for connecting the control means and an external control means are provided on one chip, and the image codec compresses a digital image signal to record an image signal for recording. Audio compression means for generating a digital image signal by expanding the compressed recording image signal, and an image analog conversion means for converting the digital image signal into an analog image signal. Codec is analog audio Those with an audio digital conversion means for converting the digital audio signal, an audio analog conversion means for converting the digital audio signal into an analog audio signal to issue.

【0009】そして、この構成では、ハードディスクコ
ントローラを備え、ハードディスクの制御及び信号の入
出力が可能であり、オーディオコーデックによりアナロ
グオーディオ信号による入出力が可能であるとともに、
画像コーデックについても、画像アナログ変換手段を備
えたため、アナログ画像信号の出力が可能である。そし
て、このような1チップ化により、信号の転送のタイミ
ングや一度に転送する信号の量の調整が容易になり、一
時的に信号を保存するメモリやタイミング発生器などを
簡略化あるいは削減可能になり、回路規模を縮小して、
製造コストが低減される。入力されるデジタル画像信号
の同期制御を行うのみで、他の画像信号及びオーディオ
信号は1種類のクロック信号を基準としてサンプリング
を行うことが可能になり、回路規模を縮小して、製造コ
ストが低減される。さらに、画像信号の圧縮、伸張、ア
ナログ化を一体の系として処理することが可能になり、
特性の調整が容易になるため、画質を向上しつつ、無駄
な処理を削減し回路規模を縮小して、製造コストが低減
される。そして、このハードディスクレコーダ用集積回
路を用いることにより、周辺部品として、ハードディス
クコントローラや画像アナログ変換手段が不要になり、
周辺部品を削減し、安価なハードディスクレコーダが提
供される。
In this configuration, the hard disk controller is provided, the hard disk can be controlled and signals can be input / output, and analog audio signals can be input / output by the audio codec.
Since the image codec also includes the image analog conversion means, it is possible to output an analog image signal. With such a single chip, it becomes easy to adjust the timing of signal transfer and the amount of signal to be transferred at one time, and it is possible to simplify or reduce the memory and timing generator that temporarily store signals. And reduce the circuit scale,
Manufacturing costs are reduced. Only by controlling the synchronization of the input digital image signal, other image signals and audio signals can be sampled using one type of clock signal as a reference, reducing the circuit scale and reducing the manufacturing cost. To be done. Furthermore, it becomes possible to process compression, expansion, and analogization of image signals as an integrated system,
Since the characteristics can be easily adjusted, useless processing is reduced, the circuit scale is reduced, and the manufacturing cost is reduced while improving the image quality. Then, by using this integrated circuit for a hard disk recorder, a hard disk controller or an image analog conversion means becomes unnecessary as a peripheral component,
An inexpensive hard disk recorder with reduced peripheral parts is provided.

【0010】請求項3記載のハードディスクレコーダ用
集積回路は、請求項2記載のハードディスクレコーダ用
集積回路において、画像コーデック及びオーディオコー
デックとハードディスクコントローラとを接続し入出力
される信号を制御するとともに一時的に記憶するストリ
ームバッファコントローラを備え、このストリームバッ
ファコントローラと、画像圧縮手段、画像伸張手段、及
びハードディスクコントローラとは、それぞれ専用の信
号線で接続されたものである。
An integrated circuit for a hard disk recorder according to a third aspect is the integrated circuit for a hard disk recorder according to the second aspect, in which an image codec and an audio codec are connected to a hard disk controller to control a signal which is input / output and is temporarily operated. The stream buffer controller for storing the image data is stored in the stream buffer controller, and the stream buffer controller, the image compressing means, the image expanding means, and the hard disk controller are connected by dedicated signal lines.

【0011】そして、この構成では、ストリームバッフ
ァコントローラと、画像圧縮手段、画像伸張手段、及び
ハードディスクコントローラとを、それぞれ専用の信号
線で接続したため、共通のバスを用いる構成に較べ、容
易に高速に処理されるとともに、信号の転送のタイミン
グや一度に転送する信号の量の調整が容易になり、一時
的に信号を保存するメモリやタイミング発生器などを簡
略化あるいは削減可能になり、回路規模を縮小して、製
造コストが低減される。
In this configuration, the stream buffer controller, the image compression means, the image expansion means, and the hard disk controller are connected by dedicated signal lines. Therefore, it is easier and faster than the configuration using a common bus. As it is processed, it becomes easier to adjust the timing of signal transfer and the amount of signal to be transferred at one time, and it is possible to simplify or reduce the memory and timing generator that temporarily store signals, thus reducing the circuit scale. The manufacturing cost is reduced.

【0012】請求項4記載のハードディスクレコーダ用
集積回路は、請求項2または3記載のハードディスクレ
コーダ用集積回路において、画像圧縮手段、画像伸張手
段、オーディオデジタル変換手段、オーディオアナログ
変換手段、ハードディスクコントローラ、及び制御手段
は、1種類のクロック信号を基準として動作するもので
ある。
An integrated circuit for a hard disk recorder according to a fourth aspect is the integrated circuit for a hard disk recorder according to the second or third aspect, wherein image compression means, image expansion means, audio digital conversion means, audio analog conversion means, hard disk controller, The control means operates based on one type of clock signal.

【0013】そして、この構成では、クロック発生器を
削減可能になり、回路規模を縮小して、製造コストが低
減される。
With this structure, the number of clock generators can be reduced, the circuit scale can be reduced, and the manufacturing cost can be reduced.

【0014】請求項5記載のハードディスクレコーダ用
集積回路は、請求項2ないし4いずれか一記載のハード
ディスクレコーダ用集積回路において、画像コーデック
及びハードディスクコントローラは、同一の一時的に信
号を保存するメモリを使用するものである。
An integrated circuit for a hard disk recorder according to a fifth aspect is the integrated circuit for a hard disk recorder according to any one of the second to fourth aspects, wherein the image codec and the hard disk controller have the same memory for temporarily storing signals. Is what you use.

【0015】そして、この構成では、一時的に信号を保
存するメモリの容量を削減可能になり、回路規模を縮小
して、製造コストが低減される。
With this configuration, the capacity of the memory for temporarily storing the signal can be reduced, the circuit scale can be reduced, and the manufacturing cost can be reduced.

【0016】請求項6記載のハードディスクレコーダ用
集積回路は、請求項2ないし5いずれか一記載のハード
ディスクレコーダ用集積回路において、制御手段は、ハ
ードディスクコントローラに接続されるハードディスク
のデータを管理するファイルシステムを備えたものであ
る。
An integrated circuit for a hard disk recorder according to a sixth aspect is the integrated circuit for a hard disk recorder according to any one of the second to fifth aspects, wherein the control means manages data of a hard disk connected to the hard disk controller. It is equipped with.

【0017】そして、この構成では、外部のファイルシ
ステムが不要になり、周辺部品を削減し、安価なハード
ディスクレコーダが提供される。
With this configuration, an external file system is unnecessary, peripheral components are reduced, and an inexpensive hard disk recorder is provided.

【0018】請求項7記載のハードディスクレコーダ
は、請求項1ないし6いずれか一記載のハードディスク
レコーダ用集積回路と、前記ハードディスクレコーダ用
集積回路に接続され、アナログ画像信号をデジタル画像
信号に変換する画像デジタル変換手段と、前記ハードデ
ィスクレコーダ用集積回路に接続されるハードディスク
ドライブと、前記ハードディスクレコーダ用集積回路に
接続される外部制御手段とを具備したものである。
A hard disk recorder according to claim 7 is an integrated circuit for a hard disk recorder according to any one of claims 1 to 6 and an image for connecting an analog image signal to a digital image signal, which is connected to the integrated circuit for a hard disk recorder. It is provided with a digital converting means, a hard disk drive connected to the integrated circuit for the hard disk recorder, and an external control means connected to the integrated circuit for the hard disk recorder.

【0019】そして、この構成では、請求項1ないし6
いずれか一記載のハードディスクレコーダ用集積回路を
備えたため、周辺部品として、ハードディスクコントロ
ーラや画像アナログ変換手段が不要になり、周辺部品を
削減し、安価なハードディスクレコーダが提供される。
また、アナログ画像信号をデジタル画像信号に変換する
画像デジタル変換手段は、ハードディスクレコーダ用集
積回路とは別体とすることにより、ハードディスクレコ
ーダの設計や保守が容易になり、製造コストが低減され
る。
In this configuration, the first to sixth aspects are provided.
Since the integrated circuit for a hard disk recorder according to any one of the above is provided, a hard disk controller and an image analog conversion means are not required as peripheral parts, the peripheral parts are reduced, and an inexpensive hard disk recorder is provided.
Further, the image digital conversion means for converting an analog image signal into a digital image signal is provided separately from the hard disk recorder integrated circuit, so that the hard disk recorder can be easily designed and maintained, and the manufacturing cost can be reduced.

【0020】請求項8記載のハードディスクレコーダ内
蔵電気機器は、電気機器本体を収納した筐体と、前記筐
体に収納された請求項7記載のハードディスクレコーダ
とを具備したものである。
An electric device with a built-in hard disk recorder according to an eighth aspect comprises a casing for accommodating the main body of the electric device, and the hard disc recorder according to the seventh aspect accommodated in the casing.

【0021】そして、この構成では、請求項7記載のハ
ードディスクレコーダを用いたため、ハードディスクレ
コーダを内蔵した電気機器が安価に提供される。
In this configuration, since the hard disk recorder according to the seventh aspect is used, the electric equipment having the hard disk recorder built therein can be provided at a low cost.

【0022】請求項9記載のハードディスクレコーダ内
蔵テレビジョン装置は、請求項7記載のハードディスク
レコーダと、チューナーと、これらハードディスクレコ
ーダ及びチューナーの出力を表示可能な表示手段とを具
備したものである。
A television device with a built-in hard disk recorder according to a ninth aspect comprises the hard disk recorder according to the seventh aspect, a tuner, and display means capable of displaying the outputs of the hard disk recorder and the tuner.

【0023】そして、この構成では、請求項7記載のハ
ードディスクレコーダを用いたため、ハードディスクレ
コーダ内蔵テレビジョン装置が安価に提供される。
In this structure, since the hard disk recorder according to the seventh aspect is used, the television device with the built-in hard disk recorder can be provided at a low cost.

【0024】請求項10記載のハードディスクレコーダ
内蔵ビデオレコーダは、請求項7記載のハードディスク
レコーダと、着脱可能な記録媒体に画像信号及びオーデ
ィオ信号を記録再生するビデオ録画再生機構とを具備し
たものである。
A video recorder with a built-in hard disk recorder according to a tenth aspect comprises the hard disk recorder according to the seventh aspect and a video recording / reproducing mechanism for recording and reproducing an image signal and an audio signal on a removable recording medium. .

【0025】そして、この構成では、請求項7記載のハ
ードディスクレコーダを用いたため、ハードディスクレ
コーダ内蔵ビデオレコーダが安価に提供される。
With this configuration, since the hard disk recorder according to the seventh aspect is used, a video recorder with a built-in hard disk recorder can be provided at low cost.

【0026】請求項11記載のハードディスクレコーダ
内蔵DVDプレーヤは、請求項7記載のハードディスク
レコーダと、DVDプレーヤとを具備したものである。
A DVD player with a built-in hard disk recorder according to claim 11 comprises the hard disk recorder according to claim 7 and a DVD player.

【0027】そして、この構成では、請求項7記載のハ
ードディスクレコーダを用いたため、ハードディスクレ
コーダ内蔵DVDプレーヤが安価に提供される。
With this configuration, since the hard disk recorder according to the seventh aspect is used, a DVD player with a built-in hard disk recorder can be provided at low cost.

【0028】[0028]

【発明の実施の形態】以下、本発明のハードディスクレ
コーダ用集積回路及びハードディスクレコーダの一実施
例の構成を図面を参照して説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The configuration of an embodiment of an integrated circuit for a hard disk recorder and a hard disk recorder of the present invention will be described below with reference to the drawings.

【0029】図1において、1はハードディスクレコー
ダで、このハードディスクレコーダ1は、SP,LP,
EPの3モードで、従来の家庭用ビデオカセットレコー
ダと同様の品質でテレビジョンなどの記録再生が可能な
もので、図示しない筐体に、回路基板、記憶媒体である
ハードディスクドライブHDD、電源装置などを収納し、
さらに、表示部、操作部、端子装置などを取り付けて構
成されている。そして、この端子装置には、コンポジッ
ト形式のアナログ画像入力端子Vin、アナログ画像出力
端子Vout、2チャンネルのアナログオーディオ入力端
子Ain、及びアナログオーディオ出力端子Aoutなどが
備えられている。また、ハードディスクドライブHDD
は、IDE規格、さらにはATA3規格に対応したもの
である。
In FIG. 1, reference numeral 1 is a hard disk recorder, and this hard disk recorder 1 includes SP, LP,
It is possible to record / reproduce television, etc. with the same quality as conventional home video cassette recorders in 3 modes of EP, in a casing (not shown), a circuit board, a hard disk drive HDD as a storage medium, a power supply device, etc. To store
Further, the display unit, the operation unit, the terminal device, etc. are attached. The terminal device includes a composite type analog image input terminal Vin, an analog image output terminal Vout, a two-channel analog audio input terminal Ain, an analog audio output terminal Aout, and the like. Also, hard disk drive HDD
Corresponds to the IDE standard and further to the ATA3 standard.

【0030】そして、回路基板は、アプリケーションボ
ードとも呼ばれるもので、ハードディスクレコーダ用集
積回路としてのシステムLSI10、画像デジタル変換手
段としてのビデオデコーダ11、及び外部制御手段として
のマイクロコンピュータであるホストマイコン12の3個
の集積回路すなわち3チップと、外部メモリ15と、2個
のクロック発生器16,17、赤外リモコン受信装置、40
ピンのハードディスクドライブHDD用端子などの適宜の
電気部品となどが実装されている。ここで、ビデオデコ
ーダ11は、NTSC(SMPTE 170M)規格あるい
はPAL(ITU624−4 1)規格のコンポジットの
アナログ画像信号を、ITU656規格でデジタル化す
るものである。また、ホストマイコン12は、CPU、R
AM及びROMの機能を備えている。また、外部メモリ
15は、32ビットアドレッシングで容量64Mビットの
1個のシンクロナスDRAM(SDRAM)で構成されて
いる。また、第1のクロック発生器16は、24.576
MHzのクロックをビデオデコーダ11に供給し、第2のク
ロック発生器17は、27MHzのクロックをシステムLS
I10に供給する。
The circuit board, which is also called an application board, includes a system LSI 10 as an integrated circuit for a hard disk recorder, a video decoder 11 as an image digital conversion means, and a host microcomputer 12 as a microcomputer as an external control means. Three integrated circuits, that is, three chips, an external memory 15, two clock generators 16 and 17, an infrared remote control receiver, 40
Pins hard disk drive HDD and appropriate electrical parts such as terminals are mounted. Here, the video decoder 11 digitizes a composite analog image signal of NTSC (SMPTE 170M) standard or PAL (ITU624-41) standard by ITU656 standard. The host microcomputer 12 is a CPU, R
It has the functions of AM and ROM. Also, external memory
Reference numeral 15 is a 32-bit addressing and is composed of one synchronous DRAM (SDRAM) having a capacity of 64 Mbits. Further, the first clock generator 16 has a value of 24.576.
The second MHz clock generator 17 supplies the 27 MHz clock to the system LS.
Supply to I10.

【0031】そして、このシステムLSI10は、民生用
デジタル録画機向けのオーディオ(音声)・ビデオ(画像)
記録用システムLSIであり、208ピンのプラスチッ
クQFP(Quad Flat Package)に、0.18マイクロメ
ータプロセスCMOS4層配線で約450万トランジス
タを構成し、3.3±0.3V(I/O回路部)、2.5
±0.2V(内部回路)の動作電圧、消費電力標準1.2
Wで、27MHzのクロックを外部から供給され、動作周
波数54MHzで動作する。
The system LSI 10 is an audio (voice) / video (image) for a consumer digital recorder.
It is a system LSI for recording. It consists of 208-pin plastic QFP (Quad Flat Package) with 0.18 micrometer process CMOS 4 layer wiring and about 4.5 million transistors. 3.3 ± 0.3V (I / O circuit part) ), 2.5
± 0.2V (internal circuit) operating voltage, power consumption 1.2
At W, a 27 MHz clock is externally supplied, and it operates at an operating frequency of 54 MHz.

【0032】そして、このシステムLSI10の内部に
は、画像信号を処理する画像コーデック21、オーディオ
信号を処理するオーディオコーデック22、ストリームバ
ッファコントローラ24、ハードディスクコントローラ2
5、メモリコントローラ26、制御手段としてのマイクロ
コンピュータ27、シリアルインターフェースなどのホス
トインターフェース28などのブロックが構成されてい
る。また、画像コーデック21には、同期制御手段である
デジタル画像入力インターフェース31、画像圧縮手段と
してのエンコーダ32、画像伸張手段としてのデコーダ3
3、及び画像アナログ変換手段としてのビデオエンコー
ダ34を備えている。さらに、オーディオコーデック22に
は、オーディオデジタル変換手段41、ノイズ低減手段で
あるオーバーサンプリング部42及びフィルタ43、オーデ
ィオアナログ変換手段44などのブロックが構成されてい
る。
Inside the system LSI 10, an image codec 21 for processing an image signal, an audio codec 22 for processing an audio signal, a stream buffer controller 24, a hard disk controller 2 are provided.
5, blocks such as a memory controller 26, a microcomputer 27 as a control means, and a host interface 28 such as a serial interface are configured. Further, the image codec 21 includes a digital image input interface 31 which is a synchronization control means, an encoder 32 which is an image compression means, and a decoder 3 which is an image expansion means.
3 and a video encoder 34 as image analog conversion means. Further, the audio codec 22 includes blocks such as an audio digital conversion unit 41, an oversampling unit 42 which is a noise reduction unit, a filter 43, and an audio analog conversion unit 44.

【0033】また、このシステムLSI10の端子部であ
るピンには、デジタル画像入力部61、アナログ画像出力
部62、アナログオーディオ入力部63、アナログオーディ
オ出力部64、外部メモリ接続部66、ハードディスク用信
号入出力部67、制御手段接続部68、クロック接続部69、
及び図示しない電源接続部などが構成されている。
The pins which are the terminal portions of the system LSI 10 include digital image input section 61, analog image output section 62, analog audio input section 63, analog audio output section 64, external memory connection section 66, hard disk signal. I / O unit 67, control means connection unit 68, clock connection unit 69,
Also, a power supply connection portion (not shown) and the like are configured.

【0034】そして、アナログ画像入力端子Vinは、ビ
デオデコーダ11を介してデジタル画像入力部61に接続さ
れ、このデジタル画像入力部61から、順次、デジタル画
像入力インターフェース31、エンコーダ32、ストリーム
バッファコントローラ24に接続される。また、ストリー
ムバッファコントローラ24は、順次、デコーダ33、ビデ
オエンコーダ34、アナログ画像出力部62に接続され、こ
のアナログ画像出力部62がアナログ画像出力端子Vout
に接続される。同様に、アナログオーディオ入力端子A
inは、順次、アナログオーディオ入力部63、オーディオ
デジタル変換手段41、オーバーサンプリング部42からス
トリームバッファコントローラ24に接続される。また、
ストリームバッファコントローラ24は、順次、フィルタ
43、オーディオアナログ変換手段44、アナログオーディ
オ出力部64からアナログオーディオ出力端子Aoutに接
続される。さらに、ストリームバッファコントローラ24
は、順次、メモリコントローラ26、外部メモリ接続部66
を介して、外部メモリ15に双方向に接続される。さら
に、ストリームバッファコントローラ24は、順次、ハー
ドディスクコントローラ25、ハードディスク用信号入出
力部67及び回路基板に備えられた40ピンの端子を介し
て、ハードディスクドライブHDDに接続される。なお、
図1中の太い矢印は、画像信号あるいは映像信号の接続
及び流れる方向を示している。また、クロック接続部69
には、第2のクロック発生器17が接続され、27MHzの
クロックが供給される。
The analog image input terminal Vin is connected to the digital image input section 61 via the video decoder 11, and from this digital image input section 61, the digital image input interface 31, the encoder 32, and the stream buffer controller 24 are sequentially arranged. Connected to. The stream buffer controller 24 is sequentially connected to the decoder 33, the video encoder 34, and the analog image output unit 62, and the analog image output unit 62 outputs the analog image output terminal Vout.
Connected to. Similarly, analog audio input terminal A
in is sequentially connected to the stream buffer controller 24 from the analog audio input unit 63, the audio digital conversion unit 41, and the oversampling unit 42. Also,
The stream buffer controller 24 sequentially filters
43, the audio / analog conversion means 44, and the analog audio output section 64 are connected to the analog audio output terminal Aout. In addition, the stream buffer controller 24
Are sequentially connected to the memory controller 26 and the external memory connection unit 66.
And is bidirectionally connected to the external memory 15. Further, the stream buffer controller 24 is sequentially connected to the hard disk drive HDD via the hard disk controller 25, the hard disk signal input / output unit 67, and a 40-pin terminal provided on the circuit board. In addition,
Thick arrows in FIG. 1 indicate connection and flowing directions of image signals or video signals. Also, the clock connection 69
A second clock generator 17 is connected to and is supplied with a 27 MHz clock.

【0035】そして、画像コーデック21のデジタル画像
入力インターフェース31は、656インターフェースと
も呼ばれるもので、は、システムLSI10にとって非同
期であるITU656(FULL D1)フォーマットの
デジタル映像信号を、システムLSI10の内部のクロッ
ク(同期信号)に同期させる、すなわち、クロック乗り換
えの同期制御を行う。そして、エンコーダ32は、所定の
方式により画像信号の圧縮を行うハードウェアコーデッ
クコアで、本実施の形態では、独自のウェーブレット方
式による変換、量子化、及び算術符号化による符号化な
どの技術で圧縮(符号化)する。また、デコーダ33は、こ
のエンコーダ32で圧縮された画像信号を画素データに伸
張(復号化)する。さらに、ビデオエンコーダ34は、デジ
タル画像信号の画素データをNTSCあるいはPAL規
格のアナログ画像信号に変換する。また、この画像コー
デック21は、入力側に、ノイズ低減用のプレフィルタを
備えるとともに、出力側に、輪郭補正機能を備えてい
る。
The digital image input interface 31 of the image codec 21, which is also called a 656 interface, sends a digital video signal in the ITU 656 (FULL D1) format, which is asynchronous to the system LSI 10, to the internal clock (clock) of the system LSI 10. (Synchronization signal), that is, synchronization control for clock transfer is performed. The encoder 32 is a hardware codec core that compresses an image signal according to a predetermined method, and in the present embodiment, compression is performed by a technique such as conversion by a unique wavelet method, quantization, and encoding by arithmetic coding. (Encode) The decoder 33 also expands (decodes) the image signal compressed by the encoder 32 into pixel data. Further, the video encoder 34 converts the pixel data of the digital image signal into an analog image signal of NTSC or PAL standard. The image codec 21 has a prefilter for noise reduction on the input side and a contour correction function on the output side.

【0036】また、オーディオコーデック22のオーディ
オデジタル変換手段41は、アナログのオーディオ信号を
システムLSI10の内部のクロックでPCM信号とし、
デジタル化する。そして、オーバーサンプリング部42
は、デジタルオーディオ信号にオーバーサンプリングを
行い、デジタル化に伴うサンプリングノイズの低減を図
る。また、フィルタ43は、ポストフィルタであり、サン
プリングノイズの低減を図る。さらに、オーディオアナ
ログ変換手段44は、デジタルのオーディオ信号をアナロ
グ化する。
Further, the audio digital conversion means 41 of the audio codec 22 converts the analog audio signal into a PCM signal by the internal clock of the system LSI 10,
Digitize. Then, the oversampling unit 42
Oversampling the digital audio signal to reduce sampling noise associated with digitization. Further, the filter 43 is a post filter and aims to reduce sampling noise. Furthermore, the audio-analog conversion means 44 converts the digital audio signal into an analog signal.

【0037】また、ストリームバッファコントローラ24
は、デジタル化された画像信号及びオーディオ信号を多
重化し、また、これら信号の入出力(記録再生)の切替を
行い、また、これら信号の一時的な保存すなわちバッフ
ァリング(時間軸圧縮)を行う。
In addition, the stream buffer controller 24
Is for multiplexing digitalized image and audio signals, switching input / output (recording / playback) of these signals, and temporarily storing or buffering these signals (time axis compression). .

【0038】そして、ハードディスクコントローラ25
は、IDEコントローラとも呼び得るもので、ハードデ
ィスクドライブHDDのIDEインターフェースのタイミ
ング制御を行う。
Then, the hard disk controller 25
Can also be called an IDE controller and controls the timing of the IDE interface of the hard disk drive HDD.

【0039】さらに、メモリコントローラ26は、外部メ
モリ15を制御して信号を入出力するもので、SDRAM
である外部メモリ15向けのインターフェースの制御を行
う。
Further, the memory controller 26 controls the external memory 15 to input / output signals, and is a SDRAM.
It controls the interface for the external memory 15.

【0040】また、マイクロコンピュータ27は、CP
U、RAM及びROMの機能を備え、エンコーダ32、デ
コーダ33、ハードディスクコントローラ25、及びホスト
インターフェース28に波線で示す信号線で接続され、シ
ステムLSI10の全体を制御するとともにファイル管理
システムを内蔵する。すなわち、ホストインターフェー
ス28をインターフェースとしてホストマイコン12との通
信を行い、システムの動作(モード)制御を行い、さら
に、ファイルシステムを含む記録内容の管理を行う。ま
た、このマイクロコンピュータ27は、オンスクリーンデ
ィスプレイ(OSD)の制御を行い、また、コピー防止信
号の処理を行う。
The microcomputer 27 is a CP
It has U, RAM, and ROM functions, and is connected to the encoder 32, the decoder 33, the hard disk controller 25, and the host interface 28 by a signal line shown by a wavy line, and controls the entire system LSI 10 and incorporates a file management system. That is, the host interface 28 is used as an interface to communicate with the host microcomputer 12, the operation (mode) of the system is controlled, and the recorded contents including the file system are managed. The microcomputer 27 also controls an on-screen display (OSD) and processes a copy protection signal.

【0041】次に、画像及びオーディオの記録時すなわ
ちエンコード時の動作を説明する。
Next, the operation of recording an image and audio, that is, encoding will be described.

【0042】操作者の操作部などにより、ホストマイコ
ン12が記録開始のコマンドを送信する。このコマンドに
は、記録する長さ(時間)や記録する品質の情報が合わせ
て送信され。そして、このコマンドは、ホストインター
フェース28を介して、マイクロコンピュータ27のCPU
に送られる。すると、このマイクロコンピュータ27は、
受信したコマンドを解釈し、必要な情報をハードディス
クドライブHDDに記録するとともに、エンコーダ32、ス
トリームバッファコントローラ24、ハードディスクコン
トローラ25にコマンドを発行する。
The host microcomputer 12 transmits a recording start command by an operator's operation unit or the like. Information such as recording length (time) and recording quality is also sent to this command. This command is sent to the CPU of the microcomputer 27 via the host interface 28.
Sent to. Then, this microcomputer 27
The received command is interpreted, necessary information is recorded in the hard disk drive HDD, and the command is issued to the encoder 32, the stream buffer controller 24, and the hard disk controller 25.

【0043】この状態で、アナログ画像入力端子Vinか
ら入力されたアナログ画像信号は、ビデオデコーダ11で
デジタル化され、デジタル画像入力部61から取り込まれ
る。そして、この外部の同期(タイミング)でデジタル化
された非同期のデジタル画像信号は、デジタル画像入力
インターフェース31で内部の同期信号(クロック)に合わ
せられる。そして、同期したデジタル画像信号は、マイ
クロコンピュータ27のコマンドに従い指定された品質で
エンコーダ32で圧縮される。同時に、アナログオーディ
オ入力端子Ainから入力されたアナログオーディオ信号
は、アナログオーディオ入力部63を介し、オーディオデ
ジタル変換手段41で内部の同期信号(クロック)でデジタ
ル化され、さらに、オーバーサンプリング部42でオーバ
ーサンプリングされる。
In this state, the analog image signal input from the analog image input terminal Vin is digitized by the video decoder 11 and taken in from the digital image input section 61. Then, the asynchronous digital image signal digitized by the external synchronization (timing) is matched with the internal synchronization signal (clock) by the digital image input interface 31. Then, the synchronized digital image signal is compressed by the encoder 32 with the quality designated according to the command of the microcomputer 27. At the same time, the analog audio signal input from the analog audio input terminal Ain is digitized by the audio digital converting means 41 via the analog audio input section 63 by the internal synchronizing signal (clock), and further oversampled by the oversampling section 42. Sampled.

【0044】ここで、ストリームバッファコントローラ
24は、圧縮された画像信号(ビデオストリーム)及びデジ
タル化されたオーディオ信号(オーディオストリーム)
を、多重化しつつ、一時的にメモリコントローラ26を介
して外部メモリ15すなわちバッファに記録(蓄積)すると
ともに、このように外部メモリ15に記録された信号を、
順次、外部メモリ15から読み出し、ハードディスクコン
トローラ25を経由してハードディスクドライブHDDに記
録する。
Here, the stream buffer controller
24 is a compressed image signal (video stream) and a digitized audio signal (audio stream)
While multiplexing, while temporarily recording (accumulating) in the external memory 15 or buffer via the memory controller 26, the signal thus recorded in the external memory 15,
The data is sequentially read from the external memory 15 and recorded in the hard disk drive HDD via the hard disk controller 25.

【0045】このようにして、指定された時間、指定さ
れた品質で、画像信号、オーディオ信号、及び付随する
情報がハードディスクドライブHDDにファイルとして保
存(蓄積)される。
In this way, the image signal, the audio signal, and the associated information are saved (stored) in the hard disk drive HDD as a file at the specified time and with the specified quality.

【0046】次に、画像及びオーディオの再生時すなわ
ちデコード時の動作を説明する。
Next, the operation at the time of reproducing the image and audio, that is, at the time of decoding will be described.

【0047】操作者の操作部などにより、ホストマイコ
ン12が再生開始のコマンドを送信する。このコマンドに
は、再生するファイルの指定情報などが合わせて送信さ
れる。そして、このコマンドは、ホストインターフェー
ス28を介して、マイクロコンピュータ27のCPUに送ら
れる。すると、このマイクロコンピュータ27は、受信し
たコマンドを解釈し、必要な情報をハードディスクドラ
イブHDDから取り出すとともに、デコーダ33、ストリー
ムバッファコントローラ24、ハードディスクコントロー
ラ25にコマンドを発行する。
The host microcomputer 12 transmits a reproduction start command by the operation unit of the operator. This command is transmitted together with the designation information of the file to be reproduced. Then, this command is sent to the CPU of the microcomputer 27 via the host interface 28. Then, the microcomputer 27 interprets the received command, extracts necessary information from the hard disk drive HDD, and issues the command to the decoder 33, the stream buffer controller 24, and the hard disk controller 25.

【0048】この状態で、ストリームバッファコントロ
ーラ24は、ハードディスクドライブHDDに多重化して記
録された画像信号及び音声信号、及び付随する情報を、
ハードディスクコントローラ25を経由してハードディス
クドライブHDDから読み出し、一時的にメモリコントロ
ーラ26を介して外部メモリ15すなわちバッファに保存す
るとともに、このように外部メモリ15に記録された信号
を、順次、外部メモリ15から読み出し、画像信号とオー
ディオ信号とに分離したうえ、画像信号はデコーダ33に
転送し、オーディオ信号はフィルタ43に転送する。そし
て、デコーダ33に転送された画像信号は、このデコーダ
33で伸張し、画素データに復号化する。そして、このデ
ジタル画像信号は、ビデオエンコーダ34でNTSCある
いはPALのアナログ画像信号に変換される。そして、
このアナログ画像信号は、アナログ画像出力部62を介
し、アナログ画像出力端子Voutから出力される。同時
に、フィルタ43に転送されたオーディオ信号は、このフ
ィルタ43でサンプリングノイズを除去した後、オーディ
オアナログ変換手段44で、デジタルオーディオ信号から
アナログオーディオ信号に変換され、アナログオーディ
オ出力部64を介してアナログオーディオ出力端子Aout
から出力される。
In this state, the stream buffer controller 24 stores the image signal and the audio signal multiplexed and recorded in the hard disk drive HDD and the accompanying information.
The signal is read from the hard disk drive HDD via the hard disk controller 25, temporarily stored in the external memory 15 or buffer via the memory controller 26, and the signals thus recorded in the external memory 15 are sequentially stored in the external memory 15 The image signal is transferred to the decoder 33 and the audio signal is transferred to the filter 43. Then, the image signal transferred to the decoder 33 is
It is expanded at 33 and is decoded into pixel data. Then, this digital image signal is converted by the video encoder 34 into an NTSC or PAL analog image signal. And
The analog image signal is output from the analog image output terminal Vout via the analog image output unit 62. At the same time, the audio signal transferred to the filter 43 has its sampling noise removed by this filter 43, and is then converted from a digital audio signal to an analog audio signal by an audio-analog conversion means 44, and then converted into an analog audio signal via an analog audio output section 64. Audio output terminal Aout
Is output from.

【0049】また、上記のような記録や再生の開始や停
止などのほか、早送りやスローなどの変速再生、編集な
どについても、ホストマイコン12からの基本的なコマン
ドにより、マイクロコンピュータ27が各部を制御して、
実行するようになっている。
In addition to the start and stop of recording and reproduction as described above, the microcomputer 27 controls each section by basic commands from the host microcomputer 12 for variable speed reproduction and editing such as fast forward and slow. Control
Ready to run.

【0050】このように、本実施の形態のシステムLS
I10によれば、画像信号を圧縮伸張するエンコーダ32及
びデコーダ33と、オーディオ信号をデジタル化及びアナ
ログ化するオーディオデジタル変換手段41及びオーディ
オアナログ変換手段44に加え、ビデオエンコーダ34及び
ハードディスクコントローラ25などを1チップ化するな
どしたため、性能を向上できるとともに回路構成を簡略
化でき、ハードディスクレコーダ1を安価に提供するこ
とができる。
In this way, the system LS of this embodiment is
According to I10, in addition to an encoder 32 and a decoder 33 for compressing and expanding an image signal, an audio digital converting means 41 and an audio analog converting means 44 for digitizing and analogizing an audio signal, a video encoder 34, a hard disk controller 25 and the like are provided. Since it is made into one chip, the performance can be improved, the circuit configuration can be simplified, and the hard disk recorder 1 can be provided at low cost.

【0051】すなわち、まず、高速な外部バスを不要に
して、バッファメモリ、すなわち転送する信号のタイミ
ングや一回に送られる信号の量の差を調整するために一
時的に信号をためるメモリであるバッファメモリを削減
することができる。すなわち、従来のシステムでは、画
像信号を圧縮し、オーディオ信号をデジタル化などする
コーデックのブロックと、外部記録媒体であるハードデ
ィスクドライブHDDに信号を転送するIDE規格などの
バスを制御するブロックとの間の信号の転送は、PCI
規格などの高速なバスにより行われている。これに対し
て、エンコーダ32、デコーダ33、ハードディスクコント
ローラ25、及びストリームバッファコントローラ24など
を1チップ化し、バスを用いずに接続したため、高速な
信号の転送が可能となるとともに、バスに必要なタイミ
ング発生器を簡略化でき、さらに、エンコーダ32及びデ
コーダ33などコーデック21,22用のバッファメモリと、
ハードディスクコントローラ25用のバッファメモリとを
共通化することによりバッファメモリの全体の容量を削
減でき、製造コストを低減できる。そこで、従来、外部
に必要であったフレームメモリ(画像バッファメモリ)を
不要にできる。なお、本実施の形態では、このバッファ
メモリは、ストリームバッファコントローラ24である
が、一部または全部を外部メモリ15とすることもでき
る。
That is, first, it is a buffer memory that does not require a high-speed external bus, that is, a memory that temporarily stores signals in order to adjust the difference between the timing of signals to be transferred and the amount of signals sent at one time. The buffer memory can be reduced. That is, in the conventional system, between the block of the codec that compresses the image signal and digitizes the audio signal, and the block that controls the bus such as the IDE standard that transfers the signal to the hard disk drive HDD that is the external recording medium. Signal transfer is PCI
It is performed by a high-speed bus such as a standard. On the other hand, since the encoder 32, the decoder 33, the hard disk controller 25, the stream buffer controller 24, etc. are integrated into one chip and connected without using a bus, high-speed signal transfer is possible and the timing required for the bus The generator can be simplified, and further, the buffer memory for the codecs 21, 22 such as the encoder 32 and the decoder 33,
By sharing the buffer memory for the hard disk controller 25 in common, the total capacity of the buffer memory can be reduced and the manufacturing cost can be reduced. Therefore, the frame memory (image buffer memory) that has been conventionally required outside can be eliminated. In addition, in the present embodiment, the buffer memory is the stream buffer controller 24, but a part or all of the buffer memory may be the external memory 15.

【0052】また、オーディオ信号をデジタル化及びア
ナログ化するオーディオデジタル変換手段41及びオーデ
ィオアナログ変換手段44に加え、ビデオエンコーダ34を
備えたため、クロックの共通化を図り、画像信号及び音
声信号の同期制御を軽減できる。すなわち、従来のシス
テムでは、例えば、コーデックは27MHz、ビデオデコ
ーダは24.576MHz、ビデオエンコーダは14.3
18MHz、A/D変換器及びD/A変換器は16.93
44MHzで動作し、画像用とオーディオ用との2種類の
クロック発生器を備える必要があるとともに、画像とオ
ーディオとの時間軸(タイミング)を適当な間隔で調整、
すなわちクロックの乗り換えを行う必要があり、映像信
号及びオーディオ信号の煩雑なタイミング設計も必要と
なっている。これに対して、本実施の形態では、別体と
したビデオデコーダ11用のクロック(24.576MHz)
の他は、ストリームバッファコントローラ24、ハードデ
ィスクコントローラ25、メモリコントローラ26、マイク
ロコンピュータ27、エンコーダ32、デコーダ33、オーデ
ィオデジタル変換手段41、及びオーディオアナログ変換
手段44などを共通の1種類のクロック(27MHz)を基準
として画像信号及びオーディオ信号サンプリングなどを
実行できるため、クロック発生器を削減でき、回路規模
を縮小して、製造コストを低減できるとともに、圧縮し
た映像信号及びデジタル化されたオーディオ信号(AV
ストリームデータ)のタイミング設計を必要とせず、あ
るいは容易にでき、ハードディスクレコーダ1の設計を
容易にして、製造コストを低減できる。
Further, since the video encoder 34 is provided in addition to the audio digital conversion means 41 and the audio analog conversion means 44 for digitizing and analogizing the audio signal, the clock is shared and the synchronization control of the image signal and the audio signal is performed. Can be reduced. That is, in the conventional system, for example, the codec is 27 MHz, the video decoder is 24.576 MHz, and the video encoder is 14.3.
18MHz, A / D converter and D / A converter are 16.93
It operates at 44 MHz and needs to be equipped with two types of clock generators, one for images and the other for audio, and adjusts the time axis (timing) between images and audio at appropriate intervals.
That is, it is necessary to change clocks, and complicated timing design of video signals and audio signals is also required. On the other hand, in the present embodiment, the clock (24.576 MHz) for the video decoder 11 which is a separate unit
In addition, one type of clock (27 MHz) common to the stream buffer controller 24, the hard disk controller 25, the memory controller 26, the microcomputer 27, the encoder 32, the decoder 33, the audio digital conversion means 41, the audio analog conversion means 44, etc. Since the image signal and audio signal sampling can be performed on the basis of, the clock generator can be reduced, the circuit scale can be reduced, the manufacturing cost can be reduced, and the compressed video signal and the digitized audio signal (AV
The timing design of (stream data) is not required or can be facilitated, the design of the hard disk recorder 1 is facilitated, and the manufacturing cost can be reduced.

【0053】また、例えばノイズの除去などに関し、1
チップ化した部分を系として最適化した信号処理構成を
とることができ、特性の調整が容易になるため、画質を
向上しつつ、無駄な処理を削減し回路規模を縮小して、
製造コストを低減できる。すなわち、圧縮伸張などの量
子化特性など全体の信号の流れと各ブロックの特性とを
合わせた処理を行うことにより、系全体で目標となる特
性を設計することができるとともに、従来の複数の部品
で構成した場合と比較して、無駄な処理を省くことがで
きる。例えば、エンコーダ32で発生するノイズなどを、
デコーダ33、ビデオエンコーダ34の各ブロックで特性を
合わせて調整し、偽信号の発生をシステム全体で低減で
きる。すなわち、圧縮、伸張、ビデオエンコードの系と
して、ノイズを除去することができる。
For example, regarding noise removal, 1
Since it is possible to take an optimized signal processing configuration with the chipped part as a system and adjust the characteristics easily, unnecessary processing is reduced and the circuit scale is reduced while improving image quality,
Manufacturing cost can be reduced. That is, by performing processing that combines the characteristics of each block with the characteristics of each block such as the quantization characteristics such as compression / expansion, the target characteristics can be designed for the entire system, and the conventional multiple components can be designed. Wasteful processing can be omitted as compared with the case of the above configuration. For example, noise generated by the encoder 32
The characteristics of the blocks of the decoder 33 and the video encoder 34 can be adjusted according to each other to reduce the occurrence of spurious signals in the entire system. That is, noise can be removed as a system of compression, expansion, and video encoding.

【0054】また、ファイルシステムを搭載したため、
ハードディスクレコーダ1のシステムを簡略化し、製造
コストを低減することができる。すなわち、ハードディ
スクコントローラ25とマイクロコンピュータ27とを1チ
ップ化したため、画像信号及び音声信号を格納するハー
ドディスクドライブHDD上の信号を管理するソフトウェ
アであるファイルシステムを、ファームウェアとしてチ
ップすなわちシステムLSI10に内蔵できる。そして、
ファイルシステムをシステムLSI10に内蔵することに
より、外部のファイルシステムが不要になり、部品点数
削減など構成の簡略化が図られるとともに、外部からの
制御を簡略化でき、すなわち、ホストマイコン12の負荷
を軽減できる。
Since the file system is installed,
The system of the hard disk recorder 1 can be simplified and the manufacturing cost can be reduced. That is, since the hard disk controller 25 and the microcomputer 27 are integrated into one chip, a file system, which is software for managing signals on the hard disk drive HDD that stores image signals and audio signals, can be incorporated as firmware in the chip, that is, the system LSI 10. And
By incorporating the file system in the system LSI 10, an external file system is not required, the configuration such as the reduction of the number of parts can be simplified, and the control from the outside can be simplified, that is, the load of the host microcomputer 12 can be reduced. Can be reduced.

【0055】また、ビデオデコーダ11は、システムLS
I10とは別体としたため、汎用性を向上できるととも
に、動作不良に対する対応が容易になり、低コスト化を
実現できる。
The video decoder 11 is a system LS.
Since it is provided separately from I10, versatility can be improved, malfunctions can be easily dealt with, and cost reduction can be realized.

【0056】上記のように、システムLSI10に、ファ
イルシステム、コーデック21,22の制御、バッファの制
御などを備えたため、ホストマイコン12は、コマンドを
発行するのみで、特殊再生を含むハードディスクレコー
ダ1の制御が可能になり、ホストマイコン12の簡略化が
可能になり、また、制御プログラムも容易にできるた
め、製造コストを低減できる。
As described above, since the system LSI 10 is provided with the file system, the control of the codecs 21 and 22, the control of the buffer, etc., the host microcomputer 12 only issues a command, and the hard disk recorder 1 including the special reproduction is controlled. The control becomes possible, the host microcomputer 12 can be simplified, and the control program can be made easy, so that the manufacturing cost can be reduced.

【0057】そして、このようにして、オーディオ・ビ
デオのデジタル記録再生に必要な最小限のシステムを、
システムLSI10と、ユーザーインターフェース用のホ
ストマイコン12と、ビデオデコーダ11との3チップで構
成できる。すなわち、ITU656規格の映像信号とア
ナログ音声信号とをデジタル圧縮記録、再生するために
必要な機能を1チップ化した映像音声圧縮再生システム
LSIであり、いわば、1チップでハードディスク記録
機能を実現できる。
In this way, the minimum system required for audio / video digital recording / reproduction is
The system LSI 10, the host microcomputer 12 for user interface, and the video decoder 11 can be configured by three chips. That is, it is a video / audio compression / reproduction system LSI in which the functions required for digitally compressing / recording / reproducing an ITU656 standard video signal and an analog audio signal are integrated into one chip, so to speak, a hard disk recording function can be realized with one chip.

【0058】すなわち、デジタル画像入力部61、アナロ
グオーディオ入力部63、アナログオーディオ出力部64、
画像信号の圧縮伸張を行う画像コーデック21、外部記録
用のハードディスクコントローラ25、ハードディスクド
ライブHDD上のデータを管理するプログラムであるファ
イルシステムとそれを実行する制御手段であるマイクロ
コンピュータ27、外部制御手段であるホストマイコン12
からの命令を受け取るホストインターフェース28を集積
化したため、外部回路を簡略化できるとともに、外部の
制御を簡素化できる。すなわち、従来必要であった、L
SIなど複数の部品間における音声データ、画像デー
タ、圧縮後データ、ハードディスクへの記録再生のデー
タなど、異なるレートを持つ複数種のデータ転送を実現
するための高速バス及びバスバッファなどの部品を省略
でき、構造を簡略化できるとともに、部品間の配線のタ
イミング制御も不要になるため、制御のためのマイコン
等の負担を軽減でき、システム全体を簡素化でき、安価
なハードディスクレコーダを提供できる。
That is, the digital image input section 61, the analog audio input section 63, the analog audio output section 64,
An image codec 21 that compresses and expands an image signal, a hard disk controller 25 for external recording, a file system that is a program that manages data on the hard disk drive HDD, a microcomputer 27 that is control means for executing the file system, and an external control means. A host microcomputer 12
Since the host interface 28 that receives a command from is integrated, the external circuit can be simplified and the external control can be simplified. That is, L, which was conventionally required,
Omission of parts such as high-speed bus and bus buffer for realizing multiple types of data transfer with different rates such as audio data, image data, compressed data, data for recording / playback to / from hard disk between multiple parts such as SI Therefore, the structure can be simplified, and the timing control of the wiring between the parts is not required. Therefore, the burden on the microcomputer for control can be reduced, the entire system can be simplified, and an inexpensive hard disk recorder can be provided.

【0059】なお、上記の実施の形態では、オーディオ
を伴う動画である画像の記録再生について説明したが、
画像としては静止画でも良く、また、音声のみを処理す
るモードを備えることもできる。また、上記の実施の形
態では、オーディオ処理は非圧縮としたが、オーディオ
信号についても圧縮することもできる。
In the above embodiment, the recording / reproducing of the image which is a moving image accompanied by audio has been described.
The image may be a still image, or may have a mode in which only audio is processed. Further, although the audio processing is not compressed in the above-mentioned embodiment, the audio signal can also be compressed.

【0060】また、画像の圧縮方式についても、ウェー
ブレット方式に限られず、MPEGなど、他の形式を採
ることもできる。また、上記の実施の形態では、オーデ
ィオ処理は非圧縮としたが、オーディオ信号についても
圧縮することもできる。
The image compression method is not limited to the wavelet method, and other formats such as MPEG can be adopted. Further, although the audio processing is not compressed in the above-mentioned embodiment, the audio signal can also be compressed.

【0061】また、本発明のハードディスクレコーダ用
集積回路及びハードディスクレコーダは、家庭用のテレ
ビジョンなどの記録再生の他、蔵監視記録装置などに用
いることもできる。
Further, the integrated circuit for a hard disk recorder and the hard disk recorder of the present invention can be used not only for recording and reproduction in a home television, but also for a storage monitoring recording device and the like.

【0062】さらに、本発明のハードディスクレコーダ
用集積回路及びハードディスクレコーダは、小型で低コ
ストで構成できるとともに、外部からの制御も容易であ
るため、既存の電気機器に容易に組み込みでき、すなわ
ち、電気機器本体を収納した筐体にハードディスクレコ
ーダを容易に一体的に組み込みでき、ハードディスクレ
コーダ内蔵電気機器を安価に提供できる。
Further, the integrated circuit for a hard disk recorder and the hard disk recorder according to the present invention can be easily incorporated into existing electric equipment because the integrated circuit for a hard disk recorder and the hard disk recorder can be constructed in a small size and at a low cost and can be easily controlled from the outside. The hard disk recorder can be easily and integrally incorporated in the housing that houses the main body of the device, and the electric device with the built-in hard disk recorder can be provided at low cost.

【0063】例えば、電気機器本体を構成するブラウン
管あるいは液晶パネルなどの表示手段、及びチューナー
などを備えたテレビジョン装置の筐体内に、ハードディ
スクレコーダを組み込み、ハードディスクドライブ内蔵
テレビジョン装置を提供することができる。
For example, it is possible to provide a television device with a built-in hard disk drive by incorporating a hard disk recorder in the housing of a television device provided with a display means such as a cathode ray tube or a liquid crystal panel which constitutes the main body of an electric device, and a tuner. it can.

【0064】また、アナログ画像信号を記録可能なビデ
オカセットレコーダの筐体内に、ハードディスクレコー
ダを組み込み、ハードディスクドライブ内蔵ビデオカセ
ットレコーダを提供することができる。すなわち、入力
されるアナログ画像信号をハードディスクレコーダとビ
デオカセットレコーダとに記録可能な利便性を高めた機
器を提供できる。また、着脱可能な記録手段であるメデ
ィアはテープカセットに限られず、ディスク状のメディ
アを用いたビデオディスクレコーダなど、種々のビデオ
レコーダに適用できる。
Further, it is possible to provide a video cassette recorder with a built-in hard disk drive by incorporating a hard disk recorder in the housing of the video cassette recorder capable of recording an analog image signal. That is, it is possible to provide a device with improved convenience that can record an input analog image signal in a hard disk recorder and a video cassette recorder. Further, the medium as a detachable recording means is not limited to the tape cassette, and can be applied to various video recorders such as a video disc recorder using a disc-shaped medium.

【0065】さらに、DVDプレーヤの筐体に、ハード
ディスクレコーダを組み込み、省スペースを図ったハー
ドディスクドライブ内蔵DVDプレーヤを提供すること
ができる。
Furthermore, by incorporating a hard disk recorder in the housing of the DVD player, it is possible to provide a DVD player with a built-in hard disk drive that saves space.

【0066】また、本発明のハードディスクレコーダ用
集積回路及びハードディスクレコーダは、同一の筐体に
撮像手段などを備えたハードディスクドライブ内蔵カム
コーダとすることもできる。
The integrated circuit for a hard disk recorder and the hard disk recorder of the present invention may be a camcorder with a built-in hard disk drive provided with imaging means and the like in the same housing.

【0067】[0067]

【発明の効果】請求項1記載のハードディスクレコーダ
用集積回路によれば、ハードディスクとの信号の入出
力、アナログオーディオ信号による入出力が可能である
とともに、アナログ画像信号の出力が可能であるため、
別体のハードディスクコントローラや画像アナログ変換
手段が不要になり、周辺部品を削減し、安価なハードデ
ィスクレコーダを提供できる。また、集積回路自体につ
いても、同期制御が必要な接続が削減され、一時的に信
号を保存するメモリを削減し、回路規模を縮小して、製
造コストを低減できる。すなわち、従来必要であった、
LSIなど複数の部品間における音声データ、画像デー
タ、圧縮後データ、ハードディスクへの記録再生のデー
タなど、異なるレートを持つ複数種のデータ転送を実現
するための高速バス及びバスバッファなどの部品を省略
でき、構造を簡略化できるとともに、部品間の配線のタ
イミング制御も不要になるため、制御のためのマイコン
等の負担を軽減でき、システム全体を簡素化でき、安価
なハードディスクレコーダを提供できる。
According to the integrated circuit for a hard disk recorder according to the first aspect of the present invention, since it is possible to input and output signals to and from the hard disk and analog audio signals, it is possible to output analog image signals.
A separate hard disk controller and image analog conversion means are unnecessary, peripheral components can be reduced, and an inexpensive hard disk recorder can be provided. Further, also in the integrated circuit itself, the number of connections that require synchronous control is reduced, the memory for temporarily storing signals is reduced, the circuit scale is reduced, and the manufacturing cost can be reduced. That is, conventionally required
Omission of parts such as high-speed bus and bus buffer for realizing multiple types of data transfer with different rates such as audio data, image data, compressed data, data for recording / reproducing on hard disk between multiple parts such as LSI Therefore, the structure can be simplified, and the timing control of the wiring between the parts is not required. Therefore, the burden on the microcomputer for control can be reduced, the entire system can be simplified, and an inexpensive hard disk recorder can be provided.

【0068】請求項2記載のハードディスクレコーダ用
集積回路によれば、ハードディスクコントローラを備
え、ハードディスクの制御及び信号の入出力が可能であ
り、オーディオコーデックによりアナログオーディオ信
号による入出力が可能であるとともに、画像コーデック
についても、画像アナログ変換手段を備えたため、アナ
ログ画像信号の出力が可能である。そして、このような
1チップ化により、信号の転送のタイミングや一度に転
送する信号の量の調整が容易になり、一時的に信号を保
存するメモリやタイミング発生器などを簡略化あるいは
削減可能になり、回路規模を縮小して、製造コストを低
減できる。入力されるデジタル画像信号の同期制御を行
うのみで、他の画像信号及びオーディオ信号は1種類の
クロック信号を基準としてサンプリングを行うことが可
能になり、回路規模を縮小して、製造コストを低減でき
る。さらに、画像信号の圧縮、伸張、アナログ化を一体
の系として処理することが可能になり、特性の調整が容
易になるため、画質を向上しつつ、無駄な処理を削減し
回路規模を縮小して、製造コストを低減できる。そし
て、このハードディスクレコーダ用集積回路を用いるこ
とにより、周辺部品として、ハードディスクコントロー
ラや画像アナログ変換手段が不要になり、周辺部品を削
減し、安価なハードディスクレコーダを提供できる。
According to the integrated circuit for a hard disk recorder of the second aspect, a hard disk controller is provided, the hard disk can be controlled and signals can be input / output, and an analog audio signal can be input / output by an audio codec. Since the image codec also includes the image analog conversion means, it is possible to output an analog image signal. With such a single chip, it becomes easy to adjust the timing of signal transfer and the amount of signal to be transferred at one time, and it is possible to simplify or reduce the memory and timing generator that temporarily store signals. Therefore, the circuit scale can be reduced and the manufacturing cost can be reduced. Only by controlling the synchronization of the input digital image signal, other image signals and audio signals can be sampled using one type of clock signal as a reference, reducing the circuit scale and reducing the manufacturing cost. it can. Furthermore, it becomes possible to process compression, expansion, and analogization of image signals as an integrated system, and it becomes easier to adjust the characteristics. Therefore, while improving image quality, unnecessary processing is reduced and circuit scale is reduced. Therefore, the manufacturing cost can be reduced. By using this integrated circuit for a hard disk recorder, a hard disk controller and an image analog conversion means are not required as peripheral parts, the peripheral parts can be reduced, and an inexpensive hard disk recorder can be provided.

【0069】請求項3記載のハードディスクレコーダ用
集積回路によれば、請求項2記載の効果に加え、ストリ
ームバッファコントローラと、画像圧縮手段、画像伸張
手段、及びハードディスクコントローラとを、それぞれ
専用の信号線で接続したため、共通のバスを用いる構成
に較べ、容易に高速に処理できるとともに、信号の転送
のタイミングや一度に転送する信号の量の調整が容易に
なり、一時的に信号を保存するメモリやタイミング発生
器などを簡略化あるいは削減可能になり、回路規模を縮
小して、製造コストを低減できる。
According to the integrated circuit for a hard disk recorder of the third aspect, in addition to the effect of the second aspect, the stream buffer controller, the image compression means, the image expansion means, and the hard disk controller are respectively provided with dedicated signal lines. Since it is connected by using the common bus, it can be processed more easily and at higher speed than the configuration using a common bus, and it becomes easier to adjust the timing of signal transfer and the amount of signals transferred at one time. The timing generator and the like can be simplified or eliminated, the circuit scale can be reduced, and the manufacturing cost can be reduced.

【0070】請求項4記載のハードディスクレコーダ用
集積回路によれば、請求項2または3記載の効果に加
え、画像圧縮手段、画像伸張手段、オーディオデジタル
変換手段、オーディオアナログ変換手段、ハードディス
クコントローラ、及び制御手段は、1種類のクロック信
号を基準として動作するため、クロック発生器を削減可
能になり、回路規模を縮小して、製造コストを低減でき
る。
According to the integrated circuit for a hard disk recorder described in claim 4, in addition to the effect described in claim 2 or 3, the image compression means, the image expansion means, the audio digital conversion means, the audio analog conversion means, the hard disk controller, and Since the control means operates on the basis of one type of clock signal, the number of clock generators can be reduced, the circuit scale can be reduced, and the manufacturing cost can be reduced.

【0071】請求項5記載のハードディスクレコーダ用
集積回路によれば、請求項2ないし4記載の効果に加
え、画像コーデック及びハードディスクコントローラ
は、同一の一時的に信号を保存するメモリを使用するた
め、一時的に信号を保存するメモリの容量を削減可能に
なり、回路規模を縮小して、製造コストを低減できる。
According to the integrated circuit for a hard disk recorder of the fifth aspect, in addition to the effects of the second to fourth aspects, the image codec and the hard disk controller use the same memory for temporarily storing signals. The capacity of the memory for temporarily storing the signal can be reduced, the circuit scale can be reduced, and the manufacturing cost can be reduced.

【0072】請求項6記載のハードディスクレコーダ用
集積回路によれば、請求項2ないし5記載の効果に加
え、制御手段は、ハードディスクコントローラに接続さ
れるハードディスクのデータを管理するファイルシステ
ムを備えたため、外部のファイルシステムが不要にな
り、周辺部品を削減し、安価なハードディスクレコーダ
を提供できる。
According to the integrated circuit for a hard disk recorder of the sixth aspect, in addition to the effects of the second to fifth aspects, the control means has a file system for managing the data of the hard disk connected to the hard disk controller. An external file system is not required, peripheral components are reduced, and an inexpensive hard disk recorder can be provided.

【0073】請求項7記載のハードディスクレコーダに
よれば、請求項1ないし6いずれか一記載のハードディ
スクレコーダ用集積回路を備えたため、周辺部品とし
て、ハードディスクコントローラや画像アナログ変換手
段が不要になり、周辺部品を削減し、安価なハードディ
スクレコーダを提供できる。また、アナログ画像信号を
デジタル画像信号に変換する画像デジタル変換手段は、
ハードディスクレコーダ用集積回路とは別体とすること
により、ハードディスクレコーダの設計や保守が容易に
なり、製造コストを低減できる。
According to the hard disk recorder described in claim 7, since the hard disk recorder integrated circuit according to any one of claims 1 to 6 is provided, the hard disk controller and the image analog conversion means are not necessary as peripheral parts, and the peripheral parts are eliminated. It is possible to reduce the number of parts and provide an inexpensive hard disk recorder. Further, the image digital conversion means for converting an analog image signal into a digital image signal,
By making it separate from the integrated circuit for the hard disk recorder, the design and maintenance of the hard disk recorder can be facilitated and the manufacturing cost can be reduced.

【0074】請求項8記載のハードディスクレコーダ内
蔵電気機器によれば、求項7記載のハードディスクレコ
ーダを用いたため、ハードディスクレコーダを内蔵した
電気機器を安価に提供できる。
According to the electric equipment with a built-in hard disk recorder according to the eighth aspect, since the hard disk recorder according to the seventh aspect is used, the electric equipment with the built-in hard disk recorder can be provided at a low cost.

【0075】請求項9記載のハードディスクレコーダ内
蔵テレビジョン装置によれば、請求項7記載のハードデ
ィスクレコーダを用いたため、ハードディスクレコーダ
内蔵テレビジョン装置を安価に提供できる。
According to the television device with a built-in hard disk recorder according to the ninth aspect, since the hard disk recorder according to the seventh aspect is used, the television device with a built-in hard disk recorder can be provided at low cost.

【0076】請求項10記載のハードディスクレコーダ
内蔵ビデオレコーダによれば、請求項7記載のハードデ
ィスクレコーダを用いたため、ハードディスクレコーダ
内蔵ビデオレコーダを安価に提供できる。
According to the video recorder with a built-in hard disk recorder according to the tenth aspect, since the hard disk recorder according to the seventh aspect is used, the video recorder with a built-in hard disk recorder can be provided at a low cost.

【0077】請求項11記載のハードディスクレコーダ
内蔵DVDプレーヤによれば、請求項7記載のハードデ
ィスクレコーダを用いたため、ハードディスクレコーダ
内蔵DVDプレーヤを安価に提供できる。
According to the DVD player with a built-in hard disk recorder according to the eleventh aspect, since the hard disk recorder according to the seventh aspect is used, the DVD player with a built-in hard disk recorder can be provided at a low cost.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のハードディスクレコーダ用集積回路を
備えたハードディスクレコーダの一実施の形態を示す構
成図である。
FIG. 1 is a configuration diagram showing an embodiment of a hard disk recorder provided with an integrated circuit for a hard disk recorder of the present invention.

【符号の説明】[Explanation of symbols]

1 ハードディスクレコーダ 10 ハードディスクレコーダ用集積回路としてのシス
テムLSI 11 画像デジタル変換手段としてのビデオデコーダ 12 外部制御手段としてのホストマイコン 21 画像コーデック 22 オーディオコーデック 24 ストリームバッファコントローラ 25 ハードディスクコントローラ 27 制御手段としてのマイクロコンピュータ 28 ホストインターフェース 32 画像圧縮手段としてのエンコーダ 33 画像伸張手段としてのデコーダ 34 画像アナログ変換手段としてのビデオエンコーダ 41 オーディオデジタル変換手段 44 オーディオアナログ変換手段 61 デジタル画像入力部 62 アナログ画像出力部 63 アナログオーディオ入力部 64 アナログオーディオ出力部 67 ハードディスク用信号入出力部 HDD ハードディスクドライブ
1 Hard Disk Recorder 10 System LSI as Integrated Circuit for Hard Disk Recorder 11 Video Decoder as Image Digital Converter 12 Host Microcomputer 21 as External Control Means 21 Image Codec 22 Audio Codec 24 Stream Buffer Controller 25 Hard Disk Controller 27 Microcomputer as Control Means 28 Host interface 32 Encoder as image compression means 33 Decoder as image decompression means 34 Video encoder as image analog conversion means 41 Audio digital conversion means 44 Audio analog conversion means 61 Digital image input section 62 Analog image output section 63 Analog audio input Part 64 Analog audio output part 67 Hard disk signal input / output part HDD Hard disk drive

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 5/76 - 5/956 (54)【発明の名称】 ハードディスクレコーダ用集積回路、ハードディスクレコーダ、ハードディスクレコーダ内蔵電 気機器、ハードディスクレコーダ内蔵テレビジョン装置、ハードディスクレコーダ内蔵ビデオレ コーダ、及びハードディスクレコーダ内蔵DVDプレーヤ─────────────────────────────────────────────────── ─── Continuation of front page (58) Fields investigated (Int.Cl. 7 , DB name) H04N 5/76-5/956 (54) [Title of Invention] Integrated circuit for hard disk recorder, hard disk recorder, hard disk recorder Built-in electrical equipment, television device with built-in hard disk recorder, video recorder with built-in hard disk recorder, and DVD player with built-in hard disk recorder

Claims (11)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 デジタル画像信号が入力されるデジタル
画像入力部と、アナログオーディオ信号が入力されるア
ナログオーディオ入力部と、アナログ画像信号が出力さ
れるアナログ画像出力部と、アナログオーディオ信号が
出力されるアナログオーディオ出力部と、ハードディス
クドライブと信号を入出力するハードディスク用信号入
出力部とを1チップ上に備え、 前記デジタル画像入力部から入力されたデジタル画像信
号は圧縮され、前記アナログオーディオ入力部から入力
されたアナログオーディオ信号はデジタル化され、これ
ら画像信号とオーディオ信号とは多重化されて前記ハー
ドディスク用信号入出力部から出力され、 前記ハードディスク用信号入出力部から入力された信号
は、画像信号とオーディオ信号とに分離され、前記画像
信号は、伸張されるとともにアナログ化されてアナログ
画像出力部から出力され、前記オーディオ信号は、アナ
ログ化されてアナログオーディオ出力部から出力される
ことを特徴とするハードディスクレコーダ用集積回路。
1. A digital image input section to which a digital image signal is input, an analog audio input section to which an analog audio signal is input, an analog image output section to which an analog image signal is output, and an analog audio signal are output. An analog audio output section and a hard disk signal input / output section for inputting / outputting signals to / from a hard disk drive are provided on one chip, and the digital image signal input from the digital image input section is compressed. The analog audio signal input from the digital signal is digitized, the image signal and the audio signal are multiplexed and output from the hard disk signal input / output unit, and the signal input from the hard disk signal input / output unit is an image. The image is separated into a signal and an audio signal. Issue, is the analog of the output from the analog image output unit while being stretched, the audio signal, an integrated circuit for a hard disk recorder, characterized in that is an analog of the output from the analog audio output.
【請求項2】 画像信号を変換する画像コーデックと、
オーディオ信号を変換するオーディオコーデックと、ハ
ードディスクドライブを制御して信号を入出力するハー
ドディスクコントローラと、前記画像コーデック及び前
記ハードディスクコントローラを制御する制御手段と、
この制御手段と外部制御手段とを接続するホストインタ
ーフェースとを1チップ上に具備し、 前記画像コーデックは、デジタル画像信号を圧縮して記
録用画像信号を生成する画像圧縮手段と、圧縮された記
録用画像信号を伸張してデジタル画像信号を生成する画
像伸張手段と、デジタル画像信号をアナログ画像信号に
変換する画像アナログ変換手段とを備え、 前記オーディオコーデックは、アナログオーディオ信号
をデジタルオーディオ信号に変換するオーディオデジタ
ル変換手段と、デジタルオーディオ信号をアナログオー
ディオ信号に変換するオーディオアナログ変換手段とを
備えたことを特徴とするハードディスクレコーダ用集積
回路。
2. An image codec for converting an image signal,
An audio codec for converting an audio signal, a hard disk controller for controlling the hard disk drive to input and output signals, and a control means for controlling the image codec and the hard disk controller.
A host interface for connecting the control means and the external control means is provided on one chip, and the image codec compresses the digital image signal to generate a recording image signal, and the compressed recording. The audio codec converts an analog audio signal into a digital audio signal, and an image analog converting means for converting the digital image signal into an analog image signal. An integrated circuit for a hard disk recorder, comprising: an audio-digital converting means for converting the digital audio signal into an analog audio signal;
【請求項3】 画像コーデック及びオーディオコーデッ
クとハードディスクコントローラとを接続し入出力され
る信号を制御するとともに一時的に記憶するストリーム
バッファコントローラを備え、このストリームバッファ
コントローラと、画像圧縮手段、画像伸張手段、及びハ
ードディスクコントローラとは、それぞれ専用の信号線
で接続されたことを特徴とする請求項2記載のハードデ
ィスクレコーダ用集積回路。
3. A stream buffer controller for connecting an image codec and an audio codec to a hard disk controller to control input / output signals and temporarily storing the signals, and the stream buffer controller, the image compression means, and the image expansion means. 3. The hard disk recorder integrated circuit according to claim 2, wherein the hard disk controller and the hard disk controller are connected by dedicated signal lines.
【請求項4】 画像圧縮手段、画像伸張手段、オーディ
オデジタル変換手段、オーディオアナログ変換手段、ハ
ードディスクコントローラ、及び制御手段は、1種類の
クロック信号を基準として動作することを特徴とする請
求項2または3記載のハードディスクレコーダ用集積回
路。
4. The image compression means, the image decompression means, the audio digital conversion means, the audio analog conversion means, the hard disk controller, and the control means operate on the basis of one type of clock signal. 3. An integrated circuit for a hard disk recorder as described in 3.
【請求項5】 画像コーデック及びハードディスクコン
トローラは、同一の一時的に信号を保存するメモリを使
用することを特徴とする請求項2ないし4いずれか一記
載のハードディスクレコーダ用集積回路。
5. The integrated circuit for a hard disk recorder according to claim 2, wherein the image codec and the hard disk controller use the same memory for temporarily storing signals.
【請求項6】 制御手段は、ハードディスクコントロー
ラに接続されるハードディスクのデータを管理するファ
イルシステムを備えたことを特徴とする請求項2ないし
5いずれか一記載のハードディスクレコーダ用集積回
路。
6. The integrated circuit for a hard disk recorder according to claim 2, wherein the control means comprises a file system for managing data of a hard disk connected to the hard disk controller.
【請求項7】 請求項1ないし6いずれか一記載のハー
ドディスクレコーダ用集積回路と、 前記ハードディスクレコーダ用集積回路に接続され、ア
ナログ画像信号をデジタル画像信号に変換する画像デジ
タル変換手段と、 前記ハードディスクレコーダ用集積回路に接続されるハ
ードディスクドライブと、 前記ハードディスクレコーダ用集積回路に接続される外
部制御手段とを具備したことを特徴とするハードディス
クレコーダ。
7. An integrated circuit for a hard disk recorder according to claim 1, an image digital conversion unit which is connected to the integrated circuit for a hard disk recorder and which converts an analog image signal into a digital image signal, and the hard disk. A hard disk recorder comprising: a hard disk drive connected to the recorder integrated circuit; and an external control means connected to the hard disk recorder integrated circuit.
【請求項8】 電気機器本体を収納した筐体と、 前記筐体に収納された請求項7記載のハードディスクレ
コーダとを具備したことを特徴とするハードディスクレ
コーダ内蔵電気機器。
8. An electric device with a built-in hard disk recorder, comprising: a housing accommodating a main body of the electric device; and the hard disk recorder according to claim 7 housed in the housing.
【請求項9】 請求項7記載のハードディスクレコーダ
と、 チューナーと、 これらハードディスクレコーダ及びチューナーの出力を
表示可能な表示手段とを具備したことを特徴とするハー
ドディスクレコーダ内蔵テレビジョン装置。
9. A television device with a built-in hard disk recorder, comprising: the hard disk recorder according to claim 7; a tuner; and a display unit capable of displaying the outputs of the hard disk recorder and the tuner.
【請求項10】 請求項7記載のハードディスクレコー
ダと、 着脱可能な記録媒体に画像信号及びオーディオ信号を記
録再生するビデオ録画再生機構とを具備したことを特徴
とするハードディスクレコーダ内蔵ビデオレコーダ。
10. A video recorder with a built-in hard disk recorder, comprising: the hard disk recorder according to claim 7; and a video recording and reproducing mechanism for recording and reproducing an image signal and an audio signal on a removable recording medium.
【請求項11】 請求項7記載のハードディスクレコー
ダと、 DVDプレーヤとを具備したことを特徴とするハードデ
ィスクレコーダ内蔵DVDプレーヤ。
11. A DVD player with a built-in hard disk recorder, comprising the hard disk recorder according to claim 7 and a DVD player.
JP2002251987A 2002-08-29 2002-08-29 Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder Expired - Fee Related JP3430171B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2002251987A JP3430171B1 (en) 2002-08-29 2002-08-29 Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder
TW92121781A TWI276355B (en) 2002-08-29 2003-08-08 IC for hard disk recorder, hard disk recorder, electric device with built-in hard disk recorder, television device with built-in hard disk recorder, video recorder with built-in hard disk recorder, and DVD player with built-in hard disk recorder
PCT/JP2003/010919 WO2004021702A1 (en) 2002-08-29 2003-08-28 Integrated circuit for hard disc recorder, hard disc recorder, electric device having built-in hard disc recorder, television device having built-in hard disc recorder, video recorder having built-in hard disc recorder, and dvd player having built-in hard disc recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002251987A JP3430171B1 (en) 2002-08-29 2002-08-29 Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder

Publications (2)

Publication Number Publication Date
JP3430171B1 true JP3430171B1 (en) 2003-07-28
JP2004096248A JP2004096248A (en) 2004-03-25

Family

ID=27655682

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002251987A Expired - Fee Related JP3430171B1 (en) 2002-08-29 2002-08-29 Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder

Country Status (3)

Country Link
JP (1) JP3430171B1 (en)
TW (1) TWI276355B (en)
WO (1) WO2004021702A1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7769274B2 (en) * 2005-05-06 2010-08-03 Mediatek, Inc. Video processing and optical recording using a shared memory

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000259579A (en) * 1999-03-11 2000-09-22 Hitachi Ltd Semiconductor integrated circuit
JP2000310985A (en) * 1999-04-28 2000-11-07 Hitachi Ltd Buffer controller and semiconductor integrated circuit
JP4257478B2 (en) * 2000-06-27 2009-04-22 ソニー株式会社 Recording / playback device

Also Published As

Publication number Publication date
TW200412796A (en) 2004-07-16
TWI276355B (en) 2007-03-11
WO2004021702A1 (en) 2004-03-11
JP2004096248A (en) 2004-03-25

Similar Documents

Publication Publication Date Title
US5577191A (en) System and method for digital video editing and publishing, using intraframe-only video data in intermediate steps
JPH10507597A (en) Programmable audio-video synchronization method and apparatus for multimedia systems
JP5619355B2 (en) Method and apparatus for processing images
JPH07226026A (en) Digital signal recording/reproducing device
US6603866B1 (en) Image recording/reproducing apparatus and its method
JP3825677B2 (en) Digital signal processing apparatus, DV decoder, recording apparatus using the same, and signal processing method
WO2000051347A1 (en) Nonlinear editing device and nonlinear editing method
JP2002218403A (en) Recording and reproducing device and method, program storage medium and program
KR20050020689A (en) System and method for file compression
JP3430171B1 (en) Integrated circuit for hard disk recorder, hard disk recorder, electric equipment with hard disk recorder, television device with hard disk recorder, video recorder with hard disk recorder, and DVD player with hard disk recorder
EP0954174B1 (en) Method and system for compressed image data storage and reproduction
JP3444266B2 (en) Real-time recording and playback device
US8885053B2 (en) Integrated circuit and electric device for avoiding latency time caused by contention
EP1575286A2 (en) Combined camcorder and stills camera
US8442376B2 (en) Image data recording/playback device, system, and method
US20050069281A1 (en) Recording apparatus and recording method
JP2001245262A (en) Digital video recording device having plural video sources and multiplexer for digital video recording device of this kind
JP4162906B2 (en) Digital signal processing apparatus, DV decoder and recording apparatus using the same
KR101321973B1 (en) Method for recording two concurrent a/v input signals, and apparatus for reading from and writing to recording media
JP2004072629A (en) Picture signal processor and picture recording output device
JP4442257B2 (en) Playback device
JPH11308557A (en) Video signal recording and reproducing device
Rygh et al. A DVD processor with dual CPUs and integrated digital front-end for advanced DVD-based consumer appliances
KR20030069408A (en) Recording Device With Using Hard Disk Drive
US20060159433A1 (en) Composite video apparatus for storing system program in hard disc drive (HDD)

Legal Events

Date Code Title Description
S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080516

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090516

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090516

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100516

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 8

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 8

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120516

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees