JP3421711B2 - Sampling clock recovery system and device - Google Patents

Sampling clock recovery system and device

Info

Publication number
JP3421711B2
JP3421711B2 JP25692194A JP25692194A JP3421711B2 JP 3421711 B2 JP3421711 B2 JP 3421711B2 JP 25692194 A JP25692194 A JP 25692194A JP 25692194 A JP25692194 A JP 25692194A JP 3421711 B2 JP3421711 B2 JP 3421711B2
Authority
JP
Japan
Prior art keywords
signal
phase angle
subcarrier
circuit
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP25692194A
Other languages
Japanese (ja)
Other versions
JPH08126029A (en
Inventor
典生 鈴木
Original Assignee
株式会社エヌ・イー・エフ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社エヌ・イー・エフ filed Critical 株式会社エヌ・イー・エフ
Priority to JP25692194A priority Critical patent/JP3421711B2/en
Priority to US08/546,949 priority patent/US5694174A/en
Publication of JPH08126029A publication Critical patent/JPH08126029A/en
Application granted granted Critical
Publication of JP3421711B2 publication Critical patent/JP3421711B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Color Television Systems (AREA)
  • Television Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、テレビ信号を標本化し
符号化伝送する送信装置と、入力信号を復号して再生す
る受信装置とで構成される標本化クロック再生システム
および装置に関し、特に、短時間で位相同期できる標本
化クロック再生システムおよび装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a sampling clock regenerating system and apparatus comprising a transmitting device for sampling and coding and transmitting a television signal and a receiving device for decoding and reproducing an input signal, and more particularly, The present invention relates to a sampling clock recovery system and device capable of phase synchronization in a short time.

【0002】[0002]

【従来の技術】一般に、テレビ信号を符号化して伝送す
る際、入力信号に同期した標本化クロックで標本化して
送出しており、受信側で標本化クロックを再生する必要
がある。受信側で標本化クロックを再生する方法として
は、一定の周期で標本化クロックの数が送受ともに一致
するようにして周波数の同期化を図っているものがある
(例えば、特願昭52−117613号公報「標本化周
波数の同期装置」)。
2. Description of the Related Art Generally, when a television signal is encoded and transmitted, it is sampled and transmitted by a sampling clock synchronized with an input signal, and it is necessary to reproduce the sampling clock on the receiving side. As a method of regenerating the sampling clock on the receiving side, there is a method of synchronizing the frequencies so that the number of sampling clocks is the same in both transmission and reception at a constant cycle (for example, Japanese Patent Application No. 52-117613). Publication "Sampling frequency synchronizer").

【0003】この方法では、送信側と受信側とで標本化
クロックの周波数が一致するもので、標本化クロックの
位相関係までは同期化できず、相対位相が時間的に変動
するという問題点があった。すなわち、送信側の入力テ
レビ信号と受信側の再生テレビ信号とでは、標本化クロ
ックの位相のずれ(相対位相の変化)に伴って、両者の
カラーバーストの相対位相が変動してしまう。
In this method, the frequencies of the sampling clocks on the transmitting side and the receiving side are the same, the phase relationship of the sampling clocks cannot be synchronized, and the relative phase fluctuates with time. there were. That is, the relative phase of the color bursts of the input television signal on the transmitting side and the reproduced television signal on the receiving side fluctuates with the phase shift (change in relative phase) of the sampling clock.

【0004】復号された信号を用いてカラーテレビ信号
の編集を行う等、カラーバーストの位相を同期化してず
れをなくす必要がある場合、フレームシンクロナイザの
ような位相同期化のための装置が必要であった。
When it is necessary to synchronize the phase of the color burst to eliminate the shift, such as when the color television signal is edited using the decoded signal, a device for phase synchronization such as a frame synchronizer is required. there were.

【0005】従来、この種の標本化クロック再生システ
ムに関して、上記の問題点を解決するための技術が、例
えば、特開平2−30292号公報「標本化クロック再
生回路」に記載されている。この公報の記載では、送信
側でカラーサブキャリアを分周した2値の信号を位相基
準信号とし、この位相基準信号の波形を伝送クロックを
分周して得た周期で標本化した符号化信号が送出されて
おり、受信側の回路では、受けた位相基準信号をもとに
位相同期が行われている。
Conventionally, a technique for solving the above-mentioned problems in this type of sampling clock recovery system is described in, for example, Japanese Patent Laid-Open No. 30292/1990, "Sampling Clock Recovery Circuit". According to the description of this publication, a binary signal obtained by dividing a color subcarrier on the transmitting side is used as a phase reference signal, and a waveform of the phase reference signal is sampled at a cycle obtained by dividing a transmission clock. Is transmitted, and the circuit on the receiving side performs phase synchronization based on the received phase reference signal.

【0006】この受信側の回路は、図4に示されるよう
に、分離回路91、伝送クロック再生回路92、復号回
路93、D/A変換器94、標本化クロック再生回路9
5、分周回路96、標本化回路97、位相比較回路9
8、および、平滑回路99を有する。
As shown in FIG. 4, the circuit on the receiving side includes a separation circuit 91, a transmission clock recovery circuit 92, a decoding circuit 93, a D / A converter 94, and a sampling clock recovery circuit 9.
5, frequency dividing circuit 96, sampling circuit 97, phase comparison circuit 9
8 and a smoothing circuit 99.

【0007】分離回路91に入力する符号化信号には、
テレビ信号と上述の標本化された位相基準信号とが含ま
れており、分離回路91は、伝送クロック再生回路92
により入力する符号化信号から取出された伝送クロック
を受け、この伝送クロックによって入力信号から位相基
準信号を分離している。
The encoded signal input to the separation circuit 91 includes
The television signal and the above-described sampled phase reference signal are included, and the separation circuit 91 includes a transmission clock recovery circuit 92.
It receives a transmission clock extracted from the input coded signal by, and separates the phase reference signal from the input signal by this transmission clock.

【0008】入力される符号化されたテレビ信号は、復
号回路93により復号され、D/A変換器94によって
アナログ変換されて出力される。D/A変換器94に対
する標本化クロックは標本化クロック再生回路95から
供給される。標本化クロック再生回路95から送出され
る標本化クロックは、分周回路96を介して標本化回路
97により、再生位相基準信号を生成する。
The input encoded television signal is decoded by the decoding circuit 93, converted into an analog signal by the D / A converter 94, and output. The sampling clock for the D / A converter 94 is supplied from the sampling clock recovery circuit 95. The sampling clock sent from the sampling clock reproduction circuit 95 is generated by the sampling circuit 97 via the frequency dividing circuit 96 to generate a reproduction phase reference signal.

【0009】位相比較回路98は、分離回路91から分
離供給された位相基準信号と、標本化回路97から供給
された再生位相基準信号との位相を比較し、この比較結
果を平滑回路99に送出する。平滑回路99は、受けた
比較結果を周期毎に平滑化し、標本化クロック再生回路
95に送出する。
The phase comparison circuit 98 compares the phase of the phase reference signal separated and supplied from the separation circuit 91 with the phase of the reproduction phase reference signal supplied from the sampling circuit 97, and sends the comparison result to the smoothing circuit 99. To do. The smoothing circuit 99 smoothes the received comparison result for each cycle and sends it to the sampling clock reproducing circuit 95.

【0010】上記説明のように、標本化クロック再生回
路95が送出する標本化クロックは、D/A変換器94
に供給されるとともに、分周回路96、標本化回路97
を介して位相比較回路98にフィードバックする構成を
形成しているので、最終的には、平均してバランスがと
れ、位相同期が実現できる。
As described above, the sampling clock sent from the sampling clock recovery circuit 95 is the D / A converter 94.
Is supplied to the frequency dividing circuit 96 and the sampling circuit 97.
Since it is configured to feed back to the phase comparison circuit 98 via, the final balance is achieved on average, and phase synchronization can be realized.

【0011】[0011]

【発明が解決しようとする課題】上述した従来の標本化
クロック再生システムは、受信装置で、再生したテレビ
信号のカラーバーストに同期したサブキャリアを分周し
て2値の位相基準信号を再生位相基準信号として求め、
送信側から送られてくる位相基準信号を受けるタイミン
グ毎に、受け側の位相基準信号と送り側の再生位相基準
信号との2つを位相比較して、比較結果をもとに再生標
本化クロックの周波数の制御を行って位相を同期化して
いる。
In the above-described conventional sampling clock reproducing system, the receiving device divides the subcarriers synchronized with the color burst of the reproduced television signal to reproduce the binary phase reference signal. Obtained as a reference signal,
At each timing of receiving the phase reference signal sent from the transmission side, the phase reference signal of the receiving side and the reproduction phase reference signal of the sending side are compared in phase, and the reproduction sampling clock is based on the comparison result. The frequency is controlled to synchronize the phase.

【0012】この構成では、2値の位相基準信号の位相
比較は、位相基準信号を受ける周期毎に、標本化された
2値の位相基準信号の信号波形を用いて行われることに
なり、標本化周期の粗さによる位相比較結果、ジッタが
大きくなる。このジッタを吸収するため、受ける周期に
比較して十分に長い時間で平滑化したのち、標本化クロ
ック再生回路に制御信号を送出する必要がある。
In this configuration, the phase comparison of the binary phase reference signal is performed by using the sampled signal waveform of the binary phase reference signal for each cycle of receiving the phase reference signal. As a result of the phase comparison due to the roughness of the conversion period, the jitter becomes large. In order to absorb this jitter, it is necessary to send the control signal to the sampling clock recovery circuit after smoothing for a sufficiently long time as compared with the received cycle.

【0013】この結果、位相引込みが安定するまで長い
時間がかかり、送信側においてチャンネルの切替え、信
号源の切替え等でテレビ信号のサブキャリア周波数およ
び位相が変化した場合、受信側で追従に時間がかかると
いう問題点がある。
As a result, it takes a long time for the phase pull-in to stabilize, and when the subcarrier frequency and phase of the television signal change due to channel switching, signal source switching, etc. at the transmitting side, it takes time for the receiving side to follow up. There is a problem of this.

【0014】本発明の課題は、伝送される符号化信号
に、基準となる位相基準信号の位相角信号を含め、受信
側で、送出する再生信号から取出した位相角信号との一
致を図ることによって、高精度で短時間に位相を同期で
きる標本化クロック再生システムおよび装置を提供する
ことである。
An object of the present invention is to include a phase angle signal of a reference phase reference signal in a coded signal to be transmitted so that the reception side matches the phase angle signal extracted from a reproduced signal to be transmitted. Accordingly, it is an object of the present invention to provide a sampling clock recovery system and device capable of synchronizing phases with high accuracy in a short time.

【0015】[0015]

【課題を解決するための手段】本発明による標本化クロ
ック再生システムは、テレビ信号のカラーサブキャリア
から求めた位相基準信号の位相角信号を伝送クロック毎
に求め、伝送クロックの所定周期毎にテレビ信号の符号
化信号と多重化して出力する送信装置と、入力信号から
再生した再生テレビ信号のカラーサブキャリアから求め
た位相基準信号の位相角信号と、伝送クロックの所定周
期毎に前記入力信号から分離した位相角信号との比較を
行い、比較誤差に基づいて両位相角信号が一致するよう
に周波数を制御して標本化クロックを再生する受信装置
とを備えている。
SUMMARY OF THE INVENTION A sampling clock recovery system according to the present invention comprises a color subcarrier of a television signal.
The phase angle signal of the phase reference signal obtained from
And the code of the television signal at every predetermined cycle of the transmission clock.
From the transmitter and the input signal
Obtained from the color subcarrier of the reproduced TV signal
The phase angle signal of the phase reference signal and the specified frequency of the transmission clock
Compare with the phase angle signal separated from the input signal for each period
And make sure that both phase angle signals match based on the comparison error.
And a receiver for reproducing the sampling clock by controlling the frequency .

【0016】また、本発明による送信装置の具体的手段
は、入力するカラーテレビ信号のカラーバーストに同期
したサブキャリアを取出して出力するサブキャリア発生
手段と、該サブキャリアに同期して生成した標本化クロ
ックにより入力したテレビ信号を標本化する標本化手段
と、標本化されたテレビ信号を符号化し符号化信号とし
て出力する符号化手段と、前記サブキャリアの位相角信
号を求め、伝送路送出用の伝送クロックを分周して求め
た所定の周期毎に、前記位相角信号を標本化して出力す
る位相角信号発生手段と、前記符号化手段の出力、およ
び前記位相角信号発生手段の出力を多重化して送出する
多重化手段とを備えている。
Further, the concrete means of the transmitting apparatus according to the present invention is a subcarrier generating means for taking out and outputting a subcarrier synchronized with a color burst of an input color television signal, and a sample generated in synchronization with the subcarrier. Sampling means for sampling the television signal input by the coded clock, encoding means for encoding the sampled television signal and outputting it as an encoded signal, and for obtaining the phase angle signal of the subcarrier for transmission line transmission The phase angle signal generating means for sampling and outputting the phase angle signal, the output of the encoding means, and the output of the phase angle signal generating means for each predetermined cycle obtained by dividing the transmission clock of And a multiplexing means for multiplexing and transmitting.

【0017】また、本発明による受信装置の具体的手段
は、入力された多重化信号から符号化信号と標本化され
た位相角信号とを分離して出力する分離手段と、前記符
号化信号を復号して復号カラーテレビ信号を得る復号手
段と、該復号カラーテレビ信号を再生用標本化クロック
により再生カラーテレビ信号として送出する出力手段
と、該出力手段により出力される再生カラーテレビ信号
のカラーバーストに位相同期した再生サブキャリアを取
出して出力するサブキャリア再生手段と、該再生サブキ
ャリアから再生位相角信号を求め、該再生位相角信号と
前記分離手段から得られる位相角信号とを、前記分離手
段から位相角信号を受けるたびに比較し、該比較誤差を
もとに位相角信号が一致するように前記再生用標本化ク
ロックを制御する位相角比較手段とを備えている。
Further, the concrete means of the receiving apparatus according to the present invention is a separation means for separating and outputting the coded signal and the sampled phase angle signal from the input multiplexed signal, and the coded signal. Decoding means for decoding to obtain a decoded color television signal, output means for transmitting the decoded color television signal as a reproduced color television signal by a reproduction sampling clock, and color burst of the reproduced color television signal output by the output means A subcarrier reproducing means for extracting and outputting a reproduced subcarrier phase-synchronized with, and a reproducing phase angle signal obtained from the reproducing subcarrier, and the reproducing phase angle signal and the phase angle signal obtained from the separating means Each time a phase angle signal is received from the means, a comparison is made, and based on the comparison error, the sampling angle for reproduction is adjusted so that the phase angle signals match.
And a phase angle comparison means for controlling the lock .

【0018】[0018]

【実施例】次に、本発明について図面を参照して説明す
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, the present invention will be described with reference to the drawings.

【0019】図1は本発明の一実施例を示す機能ブロッ
ク図である。
FIG. 1 is a functional block diagram showing an embodiment of the present invention.

【0020】図1に示された標本化クロック再生システ
ムでは、図1(A)に送信装置が示され、図1(B)に
受信装置が示されている。
In the sampling clock recovery system shown in FIG. 1, the transmitter is shown in FIG. 1 (A) and the receiver is shown in FIG. 1 (B).

【0021】ここで説明する送信装置から受信装置へ伝
送される伝送路20上の符号化信号は、NTSCカラー
テレビ信号をサブキャリア周波数の3倍でA/D変換し
たものを帯域圧縮符号化し、サブキャリアの位相角信号
と多重化して、45Mb/sのビットレートで伝送され
ているものとする。
The coded signal on the transmission line 20 transmitted from the transmitting device to the receiving device described here is band-compression-coded by subjecting the NTSC color television signal to A / D conversion at three times the subcarrier frequency. It is assumed that the signal is multiplexed with the subcarrier phase angle signal and transmitted at a bit rate of 45 Mb / s.

【0022】図1(B)が図4と相違する点は、位相基
準信号の位相角の値を伝送して位相角比較回路16で比
較することにある。このことは、位相基準信号の波形を
伝送して位相を比較する手段を排除している。すなわ
ち、受信装置では、入力信号を復号し、再生したテレビ
信号に含まれるカラーバーストの位相角信号が入力信号
の位相角信号に位相同期するように、両者の差分信号を
用いてVCO(電圧制御発振器)を制御し、再生テレビ
信号を送出するための標本化クロックを発生させてい
る。この結果、送信側のカラーバ−ストに位相同期した
テレビ信号を受信側で再生できる。
FIG. 1B differs from FIG. 4 in that the phase angle value of the phase reference signal is transmitted and compared by the phase angle comparison circuit 16. This eliminates the means of transmitting the waveform of the phase reference signal and comparing the phases. That is, the receiving apparatus decodes the input signal and uses the VCO (voltage control) by using the difference signal between them so that the phase angle signal of the color burst included in the reproduced television signal is in phase synchronization with the phase angle signal of the input signal. The oscillator) is controlled to generate a sampling clock for transmitting the reproduced television signal. As a result, the television signal phase-synchronized with the color burst on the transmitting side can be reproduced on the receiving side.

【0023】まず、図1(A)において、送信装置は、
A/D変換器1、標本化クロック発生回路2、サブキャ
リア発生回路3、符号化回路4、多重化回路5、位相角
発生回路6、伝送クロック発生回路7、および、制御回
路8を備えている。
First, in FIG. 1A, the transmitter is
An A / D converter 1, a sampling clock generation circuit 2, a subcarrier generation circuit 3, an encoding circuit 4, a multiplexing circuit 5, a phase angle generation circuit 6, a transmission clock generation circuit 7, and a control circuit 8 are provided. There is.

【0024】送信装置に入力するアナログのテレビ信号
は、A/D変換器1およびサブキャリア発生回路3に供
給される。A/D変換器1は、入力するテレビ信号を、
標本化クロック発生回路2から出力されるクロックによ
り標本化して8ビットPCMに変換されたテレビ信号に
して符号化回路4に送出する。
The analog television signal input to the transmitter is supplied to the A / D converter 1 and the subcarrier generation circuit 3. The A / D converter 1 converts the input TV signal into
A television signal converted into 8-bit PCM by sampling with the clock output from the sampling clock generation circuit 2 is sent to the encoding circuit 4.

【0025】標本化クロック発生回路2は、サブキャリ
ア発生回路3から送出されるサブキャリアを受けて、サ
ブキャリア周波数の3倍の周波数の標本化クロックを発
生してA/D変換器1に供給する。サブキャリア発生回
路3は、入力するテレビ信号から取出したカラーバース
トに同期したサブキャリアを生成して標本化クロック発
生回路2および位相角発生回路6に送出する。
The sampling clock generation circuit 2 receives the subcarriers sent from the subcarrier generation circuit 3, generates a sampling clock having a frequency three times the subcarrier frequency, and supplies it to the A / D converter 1. To do. The subcarrier generation circuit 3 generates a subcarrier synchronized with the color burst extracted from the input television signal and sends it to the sampling clock generation circuit 2 and the phase angle generation circuit 6.

【0026】符号化回路4は、受けたテレビ信号をDP
CM等の技術によりデータ圧縮し、圧縮された符号化信
号を多重化回路5に送出する。多重化回路5は、制御回
路8から受ける制御信号により、符号化回路4の出力
と、位相角発生回路6の出力と、その他、復号に必要な
制御データとを多重化してバイポーラ符号に変換し、4
4.736MHzの速度で伝送路20に送出する。
The encoding circuit 4 converts the received TV signal into DP
Data is compressed by a technique such as CM, and the compressed coded signal is sent to the multiplexing circuit 5. The multiplexing circuit 5 multiplexes the output of the encoding circuit 4, the output of the phase angle generating circuit 6, and other control data necessary for decoding by a control signal received from the control circuit 8 and converts the output into a bipolar code. Four
It is transmitted to the transmission line 20 at a speed of 4.736 MHz.

【0027】位相角発生回路6は、伝送路20に符号化
信号を送出する伝送クロック毎に、基準信号とするサブ
キャリアの位相角に対応したNビットの位相角信号を生
成して多重化回路5に送出する。位相角信号は、360
度の角度をN=10ビットとする値1024(“2”の
10乗の値)で示すこととする。この例では、サブキャ
リアの位相角度が90度の場合、位相角信号は値256
(=1024×90/360)の信号となる。
The phase angle generation circuit 6 generates an N-bit phase angle signal corresponding to the phase angle of the subcarrier serving as the reference signal for each transmission clock for transmitting the encoded signal to the transmission path 20, and the multiplexing circuit. Send to 5. The phase angle signal is 360
It is assumed that the angle of degrees is indicated by a value 1024 (value of "2" to the 10th power) where N = 10 bits. In this example, if the subcarrier phase angle is 90 degrees, the phase angle signal has a value of 256.
The signal is (= 1024 × 90/360).

【0028】伝送クロック発生回路7は、符号化信号を
伝送路20に送出するため、44.736MHzのクロ
ックを生成して多重化回路5および制御回路8に供給す
る。制御回路8は、U.S.A.規格のDS3方式によ
るマルチフレームを構成する制御信号を発生して多重化
回路5に供給する。DS3方式のマルチフレームの周期
毎に送る制御信号は、伝送クロック周期の1/4760
の分周周期となる。
The transmission clock generating circuit 7 generates a clock of 44.736 MHz and supplies it to the multiplexing circuit 5 and the control circuit 8 in order to send the encoded signal to the transmission line 20. The control circuit 8 is a U.S.P. S. A. A control signal forming a multi-frame according to the standard DS3 system is generated and supplied to the multiplexing circuit 5. The control signal sent in each cycle of the DS3 multiframe is 1/4760 of the transmission clock cycle.
It becomes the frequency division period of.

【0029】他方、図1(B)において、受信装置は、
分離回路9、伝送クロック再生回路10、制御回路1
1、復号回路12、サブキャリア再生回路13、D/A
変換器14、標本化クロック再生回路15、および、位
相角比較回路16を備え、バイポーラ符号による符号化
信号を分離回路9および伝送クロック再生回路10に伝
送路20から入力している。
On the other hand, in FIG. 1B, the receiving device is
Separation circuit 9, transmission clock recovery circuit 10, control circuit 1
1, decoding circuit 12, subcarrier reproduction circuit 13, D / A
The converter 14, the sampling clock recovery circuit 15, and the phase angle comparison circuit 16 are provided, and the encoded signal by the bipolar code is input to the separation circuit 9 and the transmission clock recovery circuit 10 from the transmission line 20.

【0030】分離回路9は、伝送路20から受けた入力
信号をバイポーラ符号からユニポーラ符号に変換し、伝
送クロック再生回路10から受ける伝送クロックと制御
回路11から受ける制御信号とにもとづき、変換された
入力信号を符号化信号と10ビット表示の位相角信号と
制御データとに分離して、復号回路12、位相角比較回
路16、および制御回路11に送出する。伝送クロック
再生回路10は、44,736MHzの伝送クロックを
再生し、分離回路9、制御回路11、および、位相角比
較回路16に供給する。
Separation circuit 9 converts the input signal received from transmission path 20 from a bipolar code to a unipolar code, and based on the transmission clock received from transmission clock recovery circuit 10 and the control signal received from control circuit 11. The input signal is separated into a coded signal, a 10-bit display phase angle signal, and control data, and sent to the decoding circuit 12, the phase angle comparison circuit 16, and the control circuit 11. The transmission clock regeneration circuit 10 regenerates the 44,736 MHz transmission clock and supplies it to the separation circuit 9, the control circuit 11, and the phase angle comparison circuit 16.

【0031】制御回路11は、2つの制御信号を、一方
を分離回路9に送出し、他方を位相角比較回路16に送
出する。分離回路9に送る制御信号には、分離回路9で
DS3方式のマルチフレームを検出し、このマルチフレ
ームに多重化された各信号を分離するための情報が含ま
れている。位相角比較回路16に送る制御信号には、位
相角比較を行うタイミングを制御する情報が含まれてい
る。
The control circuit 11 sends one of the two control signals to the separation circuit 9 and the other to the phase angle comparison circuit 16. The control signal sent to the demultiplexing circuit 9 includes information for detecting a DS3 multiframe by the demultiplexing circuit 9 and demultiplexing each signal multiplexed in this multiframe. The control signal sent to the phase angle comparison circuit 16 includes information for controlling the timing of phase angle comparison.

【0032】復号回路12は、分離回路9から受けた符
号化信号を復号してディジタルのテレビ信号を再生し、
D/A変換器14に送出する。D/A変換器14は、復
号回路12から受けたディジタルのテレビ信号を、標本
化クロック再生回路15から受ける標本化クロックによ
りアナログの再生テレビ信号に変換して出力する。標本
化クロック再生回路15は、位相角比較回路16から受
ける位相角差分信号をもとにVCOの発振出力を制御し
て標本化クロックを発生し、この標本化クロックをD/
A変換器14および必要箇所に送出する。
Decoding circuit 12 decodes the encoded signal received from separation circuit 9 to reproduce a digital television signal,
It is sent to the D / A converter 14. The D / A converter 14 converts the digital television signal received from the decoding circuit 12 into an analog reproduced television signal by the sampling clock received from the sampling clock reproducing circuit 15 and outputs it. The sampling clock regenerating circuit 15 controls the oscillation output of the VCO based on the phase angle difference signal received from the phase angle comparing circuit 16 to generate a sampling clock, and the sampling clock D /
It is sent to the A converter 14 and a required place.

【0033】サブキャリア再生回路13は、D/A変換
器14により出力された再生テレビ信号からカラーバー
ストを取出し、このカラーバーストに同期したサブキャ
リアを、比較の基準として発生し、位相角比較回路16
に送出する。
The subcarrier reproducing circuit 13 takes out a color burst from the reproduced television signal output by the D / A converter 14, generates a subcarrier synchronized with this color burst as a reference for comparison, and a phase angle comparing circuit. 16
Send to.

【0034】位相角比較回路16は、まず、サブキャリ
ア再生回路13から受けたサブキャリアの位相角に対応
する10ビットスケールによる位相角信号を求める。次
いで、位相角比較回路16は、この求めた位相角信号の
位相角値と、分離回路9から供給された入力信号に含ま
れるサブキャリアから求めた位相角信号の位相角値との
比較を、分離回路9から入力するサブキャリアによって
送られてくる位相角信号のタイミング毎に行う。
The phase angle comparison circuit 16 first obtains a phase angle signal on a 10-bit scale corresponding to the phase angle of the subcarrier received from the subcarrier reproduction circuit 13. Next, the phase angle comparison circuit 16 compares the calculated phase angle value of the phase angle signal with the phase angle value of the phase angle signal calculated from the subcarriers included in the input signal supplied from the separation circuit 9. This is performed for each timing of the phase angle signal sent by the subcarrier input from the separation circuit 9.

【0035】位相角比較回路16は、位相角の比較を、
入力側の位相角信号の位相角値から再生側の位相角信号
の位相角値を10ビットのモジューロ演算で減算するこ
とにより行い、ここで求められた差分値を位相角差分信
号として標本化クロック再生回路15に送出している。
The phase angle comparison circuit 16 compares the phase angles by
It is performed by subtracting the phase angle value of the reproducing side phase angle signal from the phase angle value of the input side phase angle signal by a 10-bit modulo operation, and the difference value obtained here is used as a sampling angle difference signal. It is sent to the reproduction circuit 15.

【0036】位相角比較回路16は、位相角差分信号が
正の場合には再生テレビ信号のカラーバーストの位相角
が遅れているので、位相角を早めるため、標本化クロッ
クの周波数を高くするように標本化クロック再生回路1
5のVCOを制御している。他方、位相角比較回路16
は、位相角差分信号が負の場合には再生テレビ信号のカ
ラーバーストの位相角が進んでいるので、位相角を遅ら
せるため、標本化クロックの周波数を低くするように制
御している。
Since the phase angle of the color burst of the reproduced television signal is delayed when the phase angle difference signal is positive, the phase angle comparison circuit 16 increases the frequency of the sampling clock in order to accelerate the phase angle. Sampling clock recovery circuit 1
5 VCO is controlled. On the other hand, the phase angle comparison circuit 16
When the phase angle difference signal is negative, the phase angle of the color burst of the reproduced television signal is advanced, so the frequency of the sampling clock is controlled to be low in order to delay the phase angle.

【0037】このようにして、D/A変換器14の出力
であるアナログの再生テレビ信号は、送信側のカラーサ
ブキャリアに位相角を同期させることができる。したが
って、ベクトルスコープで送信側のテレビ信号を基準に
して再生されたテレビ信号を表示して見た場合、伝送系
および処理回路により生じる一定の遅延時間に対応した
位相角の送れを伴って再生テレビ信号が表示されるが、
カラーバーストの位相は送信側のカラーバーストに対し
て変動することなく安定した同期をもって表示される。
このことは、カラーバーストが送信側と位相同期したテ
レビ信号を再生することができたことを示している。
In this way, the analog reproduction television signal output from the D / A converter 14 can be synchronized in phase angle with the color subcarrier on the transmission side. Therefore, when a television signal reproduced with the television signal of the transmitting side as a reference is displayed on the vectorscope, the reproduction television is accompanied by the sending of the phase angle corresponding to the constant delay time generated by the transmission system and the processing circuit. The signal is displayed,
The phase of the color burst does not change with respect to the color burst on the transmitting side and is displayed with stable synchronization.
This indicates that the color burst was able to reproduce the television signal that was phase-synchronized with the transmitting side.

【0038】次に、図1および図2を併せ参照して図1
に示される位相角発生回路6について説明する。
Next, referring to FIG. 1 and FIG.
The phase angle generation circuit 6 shown in will be described.

【0039】図2に示されるように、位相角発生回路6
は、加算器21、位相角回路22、レジスタ23、正弦
波発生回路24、D/A変換器25、比較器26、およ
び、比較回路27を備えている。
As shown in FIG. 2, the phase angle generating circuit 6
Includes an adder 21, a phase angle circuit 22, a register 23, a sine wave generation circuit 24, a D / A converter 25, a comparator 26, and a comparison circuit 27.

【0040】加算器21は、レジスタ23から多重化回
路5へ出力される位相角信号と、位相角回路22から出
力される位相角信号とを入力し、両者の位相角値を10
ビットによるモジューロ演算で加算してレジスタ23に
出力する。
The adder 21 inputs the phase angle signal output from the register 23 to the multiplexing circuit 5 and the phase angle signal output from the phase angle circuit 22, and sets the phase angle value of both to 10
The bits are added by modulo operation and output to the register 23.

【0041】位相角回路22は、伝送クロックの1周期
にサブキャリアが進む位相角度信号を発生する。この位
相角度信号は、1クロック当たりの位相角度に位相比較
結果の補正角度を合せた信号とする。360度が10ビ
ット“1024”となるように基準化した信号としたと
きの1クロック当たりの位相角度を求めると、カラーバ
ーストが 3.579545MHzで、伝送クロックが
44.736MHzであるので、伝送クロックの1周
期に動くサブキャリアの位相角度は、(360×3.5
79545/44.736=)ほぼ28.8054度と
なり、10ビット“1024”で正規化した値は(10
24×3.579545/44.736=)ほぼ“8
1.9352”となる。この値“81.9352”は、
整数値に丸めて“82”とする。
The phase angle circuit 22 generates a phase angle signal in which the subcarrier advances in one cycle of the transmission clock. This phase angle signal is a signal obtained by combining the phase angle per clock with the correction angle of the phase comparison result. When the phase angle per clock when the signal is normalized so that 360 degrees becomes 10 bits “1024”, the color burst is 3.579545 MHz and the transmission clock is 44.736 MHz. The phase angle of the subcarrier that moves in one cycle of is (360 × 3.5
79545 / 44.736 =) is approximately 28.8054 degrees, and the value normalized by 10 bits “1024” is (10
24 x 3.579545 / 44.736 =) almost "8
It becomes 1.9352 ". This value" 81.9352 "is
Round it to an integer and set it to "82".

【0042】位相角回路22は、1クロックの位相角度
の値“82”に比較器26からの補正の制御値kを加算
した値(82+k)を1クロックでの位相角度信号とし
て、加算器21に供給する。
The phase angle circuit 22 uses the value (82 + k) obtained by adding the correction control value k from the comparator 26 to the phase angle value "82" of one clock as the phase angle signal in one clock, and the adder 21. Supply to.

【0043】レジスタ23は、伝送クロック毎に動作
し、加算器21から受けた位相角の値を1標本化周期の
間、保持する。このことは、加算器21とレジスタ23
とは積算器を構成していることを意味しており、伝送路
の標本化クロック毎のサブキャリアの位相角が10ビッ
トスケールの位相角信号としてレジスタ23の出力に得
られる。この出力は、外部への出力になる一方、加算器
21および正弦波発生器24にフィードバック供給され
る。
The register 23 operates every transmission clock and holds the value of the phase angle received from the adder 21 for one sampling period. This means that the adder 21 and the register 23
Means that an integrator is configured, and the phase angle of the subcarrier for each sampling clock of the transmission path is obtained at the output of the register 23 as a phase angle signal of 10-bit scale. While this output is an output to the outside, it is fed back to the adder 21 and the sine wave generator 24.

【0044】正弦波発生器24は、入力の位相角信号に
対してPCM方式によるサブキャリアの正弦波を発生す
る回路で、ROMにより構成されている。このROM
は、数値“0〜1023”までの入力アドレスに対して
1周期の正弦波を8ビットのPCM値に変換して出力す
る特性を有するものとする。この変換されたPCM値
を、D/A変換器25はアナログ信号による局部サブキ
ャリアに変換して比較器26に送出する。
The sine wave generator 24 is a circuit for generating a sub carrier sine wave by the PCM method with respect to the input phase angle signal, and is composed of a ROM. This ROM
Has a characteristic of converting a sine wave of one cycle into an 8-bit PCM value and outputting the sine wave of one cycle with respect to the input address of the numerical values “0 to 1023”. The D / A converter 25 converts the converted PCM value into a local subcarrier by an analog signal and sends it to the comparator 26.

【0045】比較器26は、D/A変換器25から受け
る局部サブキャリアと、サブキャリア発生回路(図1)
3から受ける入力テレビ信号に位相同期した基準サブキ
ャリアとの両者の位相を比較する。比較器26は、比較
の結果、基準サブキャリアの位相に対して局部サブキャ
リアの位相が遅れている場合、局部サブキャリアの位相
を早めるため、正の値“k=1”を位相角回路22に送
出する。他方、比較器26は、基準サブキャリアの位相
に対して局部サブキャリアの位相が進んでいる場合、局
部サブキャリアの位相を遅らせるため、負の値“k=−
1”を位相角回路22に送出する。
The comparator 26 includes a local subcarrier received from the D / A converter 25 and a subcarrier generation circuit (FIG. 1).
The phases of both the reference subcarrier and the reference subcarrier that are phase-synchronized with the input television signal received from the terminal 3 are compared. As a result of the comparison, when the phase of the local subcarrier is delayed with respect to the phase of the reference subcarrier, the comparator 26 advances the phase of the local subcarrier to set the positive value “k = 1” to the phase angle circuit 22. Send to. On the other hand, when the phase of the local subcarrier leads the phase of the reference subcarrier, the comparator 26 delays the phase of the local subcarrier, so that the negative value “k = −”.
1 ″ is sent to the phase angle circuit 22.

【0046】このフィードバック制御が局部サブキャリ
アを基準サブキャリアに位相同期させ、基準サブキャリ
アに同期した位相角信号をレジスタ23の出力に得るこ
とができる。
This feedback control makes the local subcarrier phase-synchronized with the reference subcarrier, and the phase angle signal synchronized with the reference subcarrier can be obtained at the output of the register 23.

【0047】次に、図1、図2および図3を併せ参照し
て図1に示される位相角比較回路16について説明す
る。
Next, the phase angle comparison circuit 16 shown in FIG. 1 will be described with reference to FIG. 1, FIG. 2 and FIG.

【0048】図3に示される位相角比較回路16は、図
2に示される回路に比較回路27を追加して構成され、
図2に示される回路と共通の各構成要素は、上述の図2
を参照した説明と同一の番号符号を有すると共に、同一
の動作機能を有している。すなわち、図2に示される加
算器21から比較器26までの構成に、図1に示される
再生テレビ信号に含まれる再生サブキャリアの位相角値
が入力されるので、レジスタ23は再生サブキャリアに
同期した位相角値が出力される。
The phase angle comparison circuit 16 shown in FIG. 3 is constructed by adding a comparison circuit 27 to the circuit shown in FIG.
Each component common to the circuit shown in FIG.
In addition to having the same reference numerals as those described with reference to FIG. That is, since the phase angle value of the reproduction subcarrier included in the reproduction television signal shown in FIG. 1 is input to the configuration from the adder 21 to the comparator 26 shown in FIG. 2, the register 23 becomes the reproduction subcarrier. The synchronized phase angle value is output.

【0049】比較回路27では、一方に、分離回路2
(図1参照)で受けた入力信号に含まれるサブキャリア
(基準サブキャリアとなる)の位相角値が供給され、他
方に、上記再生サブキャリアの位相角値が供給され、こ
れらの位相角値が比較される。この位相角値の比較は、
入力側の基準サブキャリアによる位相角信号を受けるタ
イミング毎に行われる。
In the comparison circuit 27, on the one hand, the separation circuit 2
(Refer to FIG. 1) The phase angle value of the subcarrier (which becomes the reference subcarrier) included in the input signal received is supplied, and the phase angle value of the reproduction subcarrier is supplied to the other, and these phase angle values are supplied. Are compared. This phase angle value comparison is
It is performed every time the phase angle signal is received by the reference subcarrier on the input side.

【0050】比較回路27は、基準サブキャリアの位相
角値に対して再生サブキャリアの位相角値が遅れている
場合、再生サブキャリアの位相角値を進めるため、標本
化クロック再生回路15(図1参照)に正の値の制御信
号を送り、標本化クロックの周波数を高くする。他方、
比較回路27は、基準サブキャリアの位相角値に対して
再生サブキャリアの位相角値が進んでいる場合、再生サ
ブキャリアの位相角値を遅れせるため、標本化クロック
再生回路15に負の値の制御信号を送り、標本化クロッ
クの周波数を低くする。
The comparator circuit 27 advances the phase angle value of the reproduction subcarrier when the phase angle value of the reproduction subcarrier is delayed with respect to the phase angle value of the reference subcarrier. 1), a positive control signal is sent to increase the frequency of the sampling clock. On the other hand,
The comparator circuit 27 delays the phase angle value of the reproduction subcarrier when the phase angle value of the reproduction subcarrier is advanced with respect to the phase angle value of the reference subcarrier, so that the sampling clock reproduction circuit 15 has a negative value. Control signal is sent to lower the sampling clock frequency.

【0051】位相の比較は、例えば、基準サブキャリア
の位相角値から再生サブキャリアの位相角値を差引いて
得た減算値により判定されている。受ける位相角信号が
10ビットスケールの場合、減算は10ビットのモジュ
ーロ演算によって行われ、MSB(most sign
ificant bit)の1ビットは、正に対して
“0”符号を与え、、負に対して“1”符号を与える符
号ビットとするものとする。このままの値ではVCOの
制御信号に不適当の場合、この値は、非線形特性に変換
され、または、最大値を制御されて制御信号に適用され
る。
The phase comparison is determined, for example, by a subtraction value obtained by subtracting the phase angle value of the reproduction subcarrier from the phase angle value of the reference subcarrier. When the received phase angle signal has a 10-bit scale, the subtraction is performed by a 10-bit modulo operation, and the MSB (most sign) is calculated.
It is assumed that 1 bit of the ifant bit) is a sign bit that gives a “0” sign for positive and a “1” sign for negative. When the value as it is is not suitable for the control signal of the VCO, this value is converted into a non-linear characteristic, or the maximum value is controlled and applied to the control signal.

【0052】上記説明では、符号化回路4はデータ圧縮
符号化することとしたが、A/D変換器1でディジタル
符号化された信号データ入力をそのまま送出する回路で
もよい。この場合、この符号化回路4は設けなくてもよ
い。
In the above description, the encoding circuit 4 is used for data compression encoding, but it may be a circuit for transmitting the signal data input digitally encoded by the A / D converter 1 as it is. In this case, the encoding circuit 4 may not be provided.

【0053】また、位相角を送る基準信号はサブキャリ
アに合せると説明したが、必ずしも、サブキャリアに合
せる必要はなく、基準信号にはサブキャリアを分周した
信号を使用することもできる。上記説明と異なる基準信
号の場合、図2および図3の位相角回路22は、この基
準信号の周波数と伝送クロックの周波数との比から一つ
の伝送クロック周期で進む位相角信号を定めることにな
る。
Although it has been described that the reference signal for transmitting the phase angle is matched with the subcarrier, it is not always necessary to match with the subcarrier, and a signal obtained by dividing the subcarrier can be used as the reference signal. In the case of the reference signal different from the above description, the phase angle circuit 22 of FIGS. 2 and 3 determines the phase angle signal which advances in one transmission clock cycle from the ratio of the frequency of the reference signal and the frequency of the transmission clock. .

【0054】位相角比較の回路は、±90度の範囲でず
れた位相角を0度になるように制御している。このた
め、分周比がより大きい場合、すなわち、基準信号の周
期がより大きい場合、、フィードバックを行う期間がよ
り長くとれ、フィードバック系を安定に構成することが
容易である。
The phase angle comparison circuit controls the phase angle deviated within a range of ± 90 degrees to be 0 degrees. Therefore, when the frequency division ratio is larger, that is, when the cycle of the reference signal is larger, the feedback period can be longer and the feedback system can be easily configured stably.

【0055】更に、上記説明では、図2および図3にお
いて、正弦波発生回路24は正弦波を発生しているが、
正弦波の代りに振幅の小さな台形波を発生して、正弦波
発生回路24を構成するROMのビット数を少なくして
もよい。この場合、位相比較に際して、波形のゼロクロ
ス点(位相角が0度の点、または、180度の点)で相
互の位相ずれを比較する構成を形成することもできる。
この状態における極端な例では、位相角のMSBの1ビ
ットから直接、矩形波の信号を得ることもできるので、
正弦波発生回路およびD/A変換器は不要にできる。
Further, in the above description, in FIGS. 2 and 3, the sine wave generating circuit 24 generates a sine wave.
Instead of the sine wave, a trapezoidal wave having a small amplitude may be generated to reduce the number of bits of the ROM forming the sine wave generation circuit 24. In this case, it is also possible to form a configuration in which mutual phase shifts are compared at the zero-cross points (points at which the phase angle is 0 degree or 180 degrees) in phase comparison.
In an extreme example in this state, a square wave signal can be directly obtained from 1 bit of the MSB of the phase angle.
The sine wave generating circuit and the D / A converter can be eliminated.

【0056】また、標本化クロックはバーストロックで
も、または、水平同期信号の整数倍に同期して発生して
もよい。伝送する位相角信号のビット数は、10ビット
に限定されず、引込み精度に応じて必要な値に設定され
てよい。また、位相角発生回路での位相角信号の発生
は、演算処理ビット数を多くして構成すれば、高い精度
での位相角信号を得ることができる。
The sampling clock may be burst locked or may be generated in synchronization with an integral multiple of the horizontal synchronizing signal. The number of bits of the phase angle signal to be transmitted is not limited to 10 bits and may be set to a required value according to the pulling accuracy. Further, the generation of the phase angle signal in the phase angle generating circuit can be obtained with high accuracy by increasing the number of calculation processing bits.

【0057】このように、図を参照して詳述した機能ブ
ロックに対する機能配備および構成についての分離併合
は、基本機能を損なわない限り自由であり、上記説明が
本発明を限定するものではない。
As described above, the separation and merging of the functional arrangement and the configuration of the functional blocks described in detail with reference to the drawings are free as long as the basic functions are not impaired, and the above description does not limit the present invention.

【0058】[0058]

【発明の効果】以上説明したように本発明によれば、送
信側の基準信号の位相角信号を受信側に送り、受信側の
基準信号の位相角信号を、送られてきた位相角信号に一
致させるように標本化クロックを制御することにより、
送受のカラーバーストの位相を同期化することができる
標本化クロック再生システムおよび装置が得られる。こ
の構成により、一定周期毎に送られてくる位相角信号
に、その都度、受信側の基準信号の位相角と比較した比
較誤差で標本化クロックの制御を行い、位相を同期化し
ているため、引込み時間が短縮できるとともに、安定し
た引込みができる。すなわち、短時間に高精度の位相同
期を得ることができる。
As described above, according to the present invention, the phase angle signal of the reference signal on the transmitting side is sent to the receiving side, and the phase angle signal of the reference signal on the receiving side is converted to the sent phase angle signal. By controlling the sampling clock to match,
A sampling clock recovery system and apparatus capable of synchronizing the phases of transmitted and received color bursts. With this configuration, for the phase angle signal sent at regular intervals, the sampling clock is controlled each time with a comparison error compared with the phase angle of the reference signal on the receiving side, and the phases are synchronized. The pull-in time can be shortened and stable pull-in can be performed. That is, highly accurate phase synchronization can be obtained in a short time.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例を示す機能ブロック図であ
る。
FIG. 1 is a functional block diagram showing an embodiment of the present invention.

【図2】図1(A)における位相角発生回路の一実施例
を示すブロック図である。
FIG. 2 is a block diagram showing an embodiment of a phase angle generation circuit in FIG.

【図3】図1(B)における位相角比較回路の一実施例
を示すブロック図である。
FIG. 3 is a block diagram showing an embodiment of a phase angle comparison circuit in FIG. 1 (B).

【図4】従来の一例を示す機能ブロック図である。FIG. 4 is a functional block diagram showing a conventional example.

【符号の説明】[Explanation of symbols]

1 A/D変換器 2 標本化クロック発生回路 3 サブキャリア発生回路 4 符号化回路 5 多重化回路 6 位相角発生回路 7 伝送クロック発生回路 8、11 制御回路 9 分離回路 10 伝送クロック再生回路 12 復号回路 13 サブキャリア再生回路 14 D/A変換器 15 標本化クロック再生回路 16 位相角比較回路 20 伝送路 21 加算器 22 位相角回路 23 レジスタ 24 正弦波発生回路 25 D/A変換器 26 比較器 27 比較回路 1 A / D converter 2 Sampling clock generator 3 Subcarrier generation circuit 4 Encoding circuit 5 Multiplexing circuit 6 Phase angle generation circuit 7 Transmission clock generation circuit 8, 11 Control circuit 9 separation circuit 10 Transmission clock recovery circuit 12 Decoding circuit 13 Subcarrier regeneration circuit 14 D / A converter 15 Sampling clock recovery circuit 16 Phase angle comparison circuit 20 transmission lines 21 adder 22 Phase angle circuit 23 registers 24 Sine wave generator 25 D / A converter 26 Comparator 27 Comparison circuit

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 テレビ信号を標本化クロックで標本化
し、標本化クロックと非同期な伝送クロックで符号化伝
送する送信装置と、前記送信装置からの入力信号を復号
してテレビ信号を再生する受信装置とで構成される標本
化クロック再生システムにおいて、 前記送信装置は、テレビ信号のカラーサブキャリアから
求めた位相基準信号の位相角信号を伝送クロック毎に求
め、伝送クロックの所定の周期毎にテレビ信号の符号化
信号と多重化して出力し、 前記受信装置は、前記入力信号から再生した再生テレビ
信号のカラーサブキャリアから求めた位相基準信号の位
相角信号と、伝送クロックの所定周期毎に前記入力信号
から分離した位相角信号との比較を行い、比較誤差に基
づいて両位相角信号が一致するように周波数を制御して
標本化クロックを再生することを特徴とする標本化クロ
ック再生システム。
1. A television signal is sampled with a sampling clock.
In the sampling clock reproduction system, the sampling device includes a transmitter that encodes and transmits with a transmission clock that is asynchronous with the sampling clock, and a receiver that decodes an input signal from the transmitter to reproduce a television signal. The transmitter is from the color subcarrier of the TV signal
Obtain the phase angle signal of the obtained phase reference signal for each transmission clock.
Therefore, the television signal is encoded at a predetermined cycle of the transmission clock.
A signal is multiplexed with a signal and output, and the receiving device is a reproduction television that reproduces from the input signal.
Position of phase reference signal obtained from color subcarrier of signal
The phase angle signal and the input signal at every predetermined cycle of the transmission clock
Is compared with the phase angle signal separated from
A sampling clock recovery system characterized in that the sampling clock is recovered by controlling the frequency so that both phase angle signals coincide with each other .
【請求項2】 カラーテレビ信号を標本化し符号化伝送
する送信装置において、入力するカラーテレビ信号のカ
ラーバーストに同期したサブキャリアを取出して出力す
るサブキャリア発生手段と、該サブキャリアに同期して
生成した標本化クロックにより入力したテレビ信号を標
本化する標本化手段と、標本化されたテレビ信号を符号
化し符号化信号として出力する符号化手段と、前記サブ
キャリアの位相角信号を求め、伝送路送出用の伝送クロ
ックを分周して求めた所定の周期毎に、前記位相角信号
を標本化して出力する位相角信号発生手段と、前記符号
化手段の出力、および前記位相角信号発生手段の出力を
多重化して送出する多重化手段とを備えることを特徴と
する標本化クロック再生システムの送信装置。
2. A transmitting device for sampling, encoding and transmitting a color television signal, wherein subcarrier generating means for extracting and outputting a subcarrier synchronized with a color burst of an input color television signal, and synchronizing with the subcarrier. Sampling means for sampling the television signal input by the generated sampling clock, encoding means for encoding the sampled television signal and outputting it as an encoded signal, and obtaining and transmitting the phase angle signal of the subcarrier. Phase angle signal generating means for sampling and outputting the phase angle signal for each predetermined period obtained by dividing the transmission clock for route transmission, output of the encoding means, and the phase angle signal generating means. And a multiplexing means for multiplexing and outputting the output of the sampling clock recovery system.
【請求項3】 入力信号を復号して再生する受信装置に
おいて、入力された多重化信号から符号化信号と標本化
された位相角信号とを分離して出力する分離手段と、前
記符号化信号を復号して復号カラーテレビ信号を得る復
号手段と、該復号カラーテレビ信号を再生用標本化クロ
ックにより再生カラーテレビ信号として送出する出力手
段と、該出力手段により出力される再生カラーテレビ信
号のカラーバーストに位相同期した再生サブキャリアを
取出して出力するサブキャリア再生手段と、該再生サブ
キャリアから再生位相角信号を求め、該再生位相角信号
と前記分離手段から得られる位相角信号とを、前記分離
手段から位相角信号を受けるたびに比較し、該比較誤差
をもとに位相角信号が一致するように前記再生用標本化
クロックを制御する位相角比較手段とを備えることを特
徴とする標本化クロック再生システムの受信装置。
3. A receiving device for decoding and reproducing an input signal, and a separating means for separating and outputting an encoded signal and a sampled phase angle signal from an input multiplexed signal, and the encoded signal. Decoding means for decoding the decoded color television signal, output means for sending the decoded color television signal as a reproduced color television signal by a reproduction sampling clock, and color of the reproduced color television signal output by the output means. A subcarrier reproducing means for extracting and outputting a reproduced subcarrier phase-synchronized with a burst; a reproducing phase angle signal is obtained from the reproducing subcarrier; and the reproducing phase angle signal and the phase angle signal obtained from the separating means are Each time a phase angle signal is received from the separating means, a comparison is made, and the reproduction sampling is performed so that the phase angle signals match based on the comparison error .
And a phase angle comparing means for controlling a clock, the receiving device of the sampling clock regenerating system.
【請求項4】 請求項2記載の標本化クロック再生シス4. The sampling clock recovery system according to claim 2.
テムの送信装置において、In the transmitter of the system, 前記位相角信号発生手段は、標本化した前記サブキャリThe phase angle signal generating means is configured to sample the subcarrier.
アの位相角信号からPCM正弦波を発生する正弦波発生A sine wave generation that generates a PCM sine wave from the phase angle signal
回路と、前記PCM正弦波をアナログ変換して局部サブCircuit and the PCM sine wave to analog
キャリアを発生するD/A変換器と、前記局部サブキャA D / A converter that generates a carrier and the local sub-cap
リアと前記サブキャリアとを位相比較して、前記伝送クPhase comparison between the rear and the sub-carrier is performed, and the transmission clock is
ロック1周期毎の前記サブキャリアと前記局部キャリアThe subcarrier and the local carrier for each lock period
の位相が一致するように補正する制御値を出力する比較Comparison that outputs the control value that corrects so that the phases of
器と、前記伝送クロックの1周期に前記サブキャリアがAnd the subcarriers in one cycle of the transmission clock
進む位相角度に前記制御値を加えた位相角度信号を出力Outputs a phase angle signal that adds the control value to the advancing phase angle
する位相角回路と、前記位相角度信号に基づいて、伝送Based on the phase angle signal and the phase angle signal
クロック毎に、標本化した前記サブキャリアの位相角信The phase angle signal of the sampled sub-carrier for each clock
号に同期した位相角信号を出力する同期化手段を備えたEquipped with a synchronization means for outputting a phase angle signal synchronized with the signal
ことを特徴とする標本化クロック再生システムの送信装Of the sampling clock recovery system characterized by
置。Place
【請求項5】 請求項3記載の標本化クロック再生シス5. The sampling clock recovery system according to claim 3.
テムの受信装置において、In the receiver of the system, 前記位相角比較手段は、標本化した前記再生サブキャリThe phase angle comparing means is configured to reproduce the sampled reproduction subcarrier.
アの位相角信号からPCM正弦波を発生する正弦波発生A sine wave generation that generates a PCM sine wave from the phase angle signal
回路と、前記PCM正弦波をアナログ変換して局部サブCircuit and the PCM sine wave to analog
キャリアを発生するD/A変換器と、前記局部サブキャA D / A converter that generates a carrier and the local sub-cap
リアと前記再生サブキャリアとを位相比較して、前記伝The phase is compared between the rear and the reproduced subcarrier, and the transmission is performed.
送クロック1周期毎の前記再生サブキャリアと前記局部The reproduction subcarrier and the local for each transmission clock cycle
キャリアの位相が一致するように補正する制御値を出力Outputs a control value that corrects the carrier phases to match
する比較器と、前記伝送クロックの1周期に前記再生サAnd a reproducing sub-cycle for one cycle of the transmission clock.
ブキャリアが進む位相角度に前記制御値を加えた位相角Phase angle obtained by adding the control value to the phase angle at which the carrier travels
度信号を出力する位相角回路と、前記位相角度信号に基And a phase angle circuit that outputs a degree signal,
づいて、伝送クロック毎に、標本化した前記再生サブキThen, the sampled reproduction subkey is sampled for each transmission clock.
ャリアの位相角信号に同期した位相角信号を出力する同Output the phase angle signal synchronized with the carrier phase angle signal.
期化手段と、前記同期化手段から出力された位相角信号Synchronization means and a phase angle signal output from the synchronization means
と前記分離手段からの位相角信号とを比較して前記再生And the phase angle signal from the separation means are compared to reproduce
用標本化クロックを制御する比較誤差信号を出力する比The ratio that outputs the comparison error signal that controls the sampling clock for
較回路を備えたことを特徴とする標本化クロA sampling clock characterized by having a comparator circuit. ック再生シReproduction
ステムの受信装置。Stem receiver.
JP25692194A 1994-10-21 1994-10-21 Sampling clock recovery system and device Expired - Fee Related JP3421711B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP25692194A JP3421711B2 (en) 1994-10-21 1994-10-21 Sampling clock recovery system and device
US08/546,949 US5694174A (en) 1994-10-21 1995-10-23 Television system capable of synchronizing a receiver with a transmitter by using a reference signal having a varying phase angle

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25692194A JP3421711B2 (en) 1994-10-21 1994-10-21 Sampling clock recovery system and device

Publications (2)

Publication Number Publication Date
JPH08126029A JPH08126029A (en) 1996-05-17
JP3421711B2 true JP3421711B2 (en) 2003-06-30

Family

ID=17299233

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25692194A Expired - Fee Related JP3421711B2 (en) 1994-10-21 1994-10-21 Sampling clock recovery system and device

Country Status (1)

Country Link
JP (1) JP3421711B2 (en)

Also Published As

Publication number Publication date
JPH08126029A (en) 1996-05-17

Similar Documents

Publication Publication Date Title
US7158596B2 (en) Communication system and method for sending and receiving data at a higher or lower sample rate than a network frame rate using a phase locked loop
US7106224B2 (en) Communication system and method for sample rate converting data onto or from a network using a high speed frequency comparison technique
US7272202B2 (en) Communication system and method for generating slave clocks and sample clocks at the source and destination ports of a synchronous network using the network frame rate
JPH0750660A (en) Asynchronous data transmission and reception system
JPH04207883A (en) Clock synchronizing system
JPH0766814A (en) Atm clock regeneration equipment
US4843455A (en) Color television signal sampling clock phase control system
US5694174A (en) Television system capable of synchronizing a receiver with a transmitter by using a reference signal having a varying phase angle
JP3421711B2 (en) Sampling clock recovery system and device
EP2262138B1 (en) Communication system for sending and receiving data onto and from a network at a network frame rate using a phase locked loop, sample rate conversion, or synchronizing clocks generated from the network frame rate
JP3388331B2 (en) Television signal transmitting device and receiving device
JP3631628B2 (en) Phase-synchronized sampling clock recovery circuit
JPH0575317B2 (en)
JPH11191759A (en) Sampling clock regeneration circuit
JP2676805B2 (en) Sampling clock phase control system
JP2558730B2 (en) Video transmission system
JP3612465B2 (en) Image coding / decoding device
CA2258171C (en) Data transmission
JP2001103502A (en) Phase information detection circuit and phase synchronization sampling clock recovery circuit
JPH0230292A (en) Sampling clock reproducing circuit
JP2590723B2 (en) Digital transmission system for video signals
WO1990004901A1 (en) Voice signal demodulation circuit
JPH0632471B2 (en) Sampling clock phase control system
JP2511481B2 (en) Image communication device
JPH06334971A (en) Video coding transmitter

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030311

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080425

Year of fee payment: 5

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090425

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100425

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees