JP3421511B2 - Clock delay control device - Google Patents

Clock delay control device

Info

Publication number
JP3421511B2
JP3421511B2 JP20199896A JP20199896A JP3421511B2 JP 3421511 B2 JP3421511 B2 JP 3421511B2 JP 20199896 A JP20199896 A JP 20199896A JP 20199896 A JP20199896 A JP 20199896A JP 3421511 B2 JP3421511 B2 JP 3421511B2
Authority
JP
Japan
Prior art keywords
service processor
correction
information
storage means
rom
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP20199896A
Other languages
Japanese (ja)
Other versions
JPH1049250A (en
Inventor
啓介 八木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP20199896A priority Critical patent/JP3421511B2/en
Publication of JPH1049250A publication Critical patent/JPH1049250A/en
Application granted granted Critical
Publication of JP3421511B2 publication Critical patent/JP3421511B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明はクロック遅延制御に
係り、特にそれぞれの役割を持ったディジタル回路が複
数集まり、同期して動作することによりデータ処理シス
テムを構成するディジタル回路群に対し、クロック信号
を生成する発振回路から各ディジタル回路にクロック信
号を分配するときに、クロック信号のバラツキを補正す
るための、クロック遅延情報の制御装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to clock delay control, and more particularly to a clock signal for a digital circuit group which constitutes a data processing system by collecting a plurality of digital circuits having respective roles and operating in synchronization. The present invention relates to a clock delay information control device for correcting variations in a clock signal when the clock signal is distributed from an oscillating circuit for generating clocks to each digital circuit.

【0002】[0002]

【従来の技術】図5に示す如く、通常データ処理システ
ム100は、それぞれの機能を持った複数の基板A、
B、C等により構成されており、基板Aには発振器10
1、分配器102、補正器103、ディジタル回路11
0が設けられ、基板Bにはディジタル回路111が設け
られ、基板Cには分配器104、補正器105、ディジ
タル回路112、113が設けられている。そして例え
ば基板AはCPUを、基板Bはメモリ制御装置を構成し
ている。
2. Description of the Related Art As shown in FIG. 5, a normal data processing system 100 includes a plurality of substrates A having respective functions,
The oscillator 10 is composed of B, C, etc.
1, distributor 102, corrector 103, digital circuit 11
0, the board B is provided with a digital circuit 111, and the board C is provided with a distributor 104, a corrector 105, and digital circuits 112 and 113. The substrate A constitutes a CPU and the substrate B constitutes a memory control device, for example.

【0003】ディジタル回路110、111、112、
113は同期して動作しており、同期するためのクロッ
ク信号は発振器101で生成され、分配器102、補正
器103を経由して、ディジタル回路110、111及
び分配器104に送出され、また分配器104より補正
器105を経由してディジタル回路112、113に送
出される。
Digital circuits 110, 111, 112,
Reference numeral 113 is synchronously operating, and a clock signal for synchronization is generated by the oscillator 101, sent to the digital circuits 110 and 111 and the distributor 104 via the distributor 102 and the compensator 103, and distributed. It is sent from the device 104 to the digital circuits 112 and 113 via the corrector 105.

【0004】補正器103、105は、例えばクロック
の分配時に分配回路102、104を構成する素子精度
の誤差で生じたクロック信号の位相ずれを補正するため
設けられたものである。そしてこれら補正器103、1
05は、遅延した位相を訂正するために必要な情報であ
る遅延補正情報D1 、D2 を外部の記憶媒体から受け取
り、この遅延補正情報D1 、D2 を基に供給されるクロ
ック信号の位相を補正するものである。従って、補正器
102、105と、遅延補正情報とは1対1で対応して
いなければならない。また補正器に与える遅延補正情報
は、基板のシリアル番号と位相遅延情報及び遅延情報版
数であった。
The correctors 103 and 105 are provided to correct the phase shift of the clock signal caused by an error in the accuracy of the elements forming the distribution circuits 102 and 104, for example, when distributing the clock. And these correctors 103, 1
Reference numeral 05 receives the delay correction information D 1 and D 2 which is information necessary for correcting the delayed phase from the external storage medium, and supplies the clock signal supplied based on the delay correction information D 1 and D 2 . The phase is corrected. Therefore, the correctors 102 and 105 and the delay correction information must be in one-to-one correspondence. The delay correction information given to the corrector was the board serial number, the phase delay information, and the delay information version number.

【0005】ここで基板のシリアル番号とは、同じ機能
の基板でも、個々の基板毎に付加された通し番号であ
り、例えば基板Bに故障が発生してこれを取り替えたと
き新しく挿入された基板Bの通し番号であり、遅延補正
情報はこの基板の通し番号毎にそれぞれわずかに異なる
ものであり、製造時にその特性を測定して遅延補正情報
が通し番号毎に用意されている。また遅延補正情報は、
実際に使用したとき修正されることがあり、版数も記入
されている。
The board serial number is a serial number added to each board even if the board has the same function. For example, a board B newly inserted when a failure occurs in the board B and the board B is replaced. The delay correction information is slightly different for each serial number of the board, and the delay correction information is prepared for each serial number by measuring its characteristics during manufacturing. Also, the delay correction information is
It may be corrected when actually used, and the version number is also entered.

【0006】このように、複数のディジタル回路11
0、111、112、113を同期して動作させるため
に、発振器101、分配器102、104、補正器10
3、105が必要であり、また補正器103、105は
遅延した位相を修正するための遅延補正情報が必要であ
り、この遅延補正情報は補正器毎に異なる値となる。
As described above, the plurality of digital circuits 11
In order to operate 0, 111, 112, and 113 in synchronization, the oscillator 101, the distributors 102 and 104, and the corrector 10
3 and 105 are required, and the correctors 103 and 105 need delay correction information for correcting the delayed phase. This delay correction information has a different value for each corrector.

【0007】ところで従来のデータ処理装置では遅延補
正情報の供給手段として以下の2つの方式を採用してい
た。第1の方式は、図6(A)に示す如く、補正器12
3と同じ基板120上に搭載された読み取り専用記憶装
置(以下ROMという)126に遅延補正情報を格納し
ておき、このROM126内の遅延補正情報を補正回路
123−1自身が、後述するように、リセットされたと
きを契機にセルフロードするものである。なお図6
(A)において、121は発振器、122は分配器、1
24、125はそれぞれディジタル回路、127はサー
ビスプロセッサである。
By the way, in the conventional data processing apparatus, the following two methods have been adopted as means for supplying delay correction information. The first method is, as shown in FIG.
The delay correction information is stored in a read-only storage device (hereinafter referred to as ROM) 126 mounted on the same substrate 120 as that of No. 3 and the correction circuit 123-1 itself uses the delay correction information in the ROM 126 as described later. The self-loading is triggered by the reset. Note that FIG.
In (A), 121 is an oscillator, 122 is a distributor, 1
24 and 125 are digital circuits, respectively, and 127 is a service processor.

【0008】この場合、図6(B)に示す如く、サービ
スプロセッサ127のソフト処理部では、データ処理シ
ステムの立上げ開始のとき、まず補正回路123−1の
内容をリセットするリセット要求を発行して、補正器1
23の補正回路123−1に送出する。
In this case, as shown in FIG. 6B, the software processing unit of the service processor 127 first issues a reset request for resetting the contents of the correction circuit 123-1 at the start of starting the data processing system. Corrector 1
23 to the correction circuit 123-1.

【0009】これにより補正回路123−1ではその内
容をリセットするハードリセットを実行し、次に補正回
路123−1はセルフロードを実施して、ROM126
に格納されている遅延補正情報を読み取り、セルフロー
ド処理を終了する。そしてSVP127にリセット終了
信号を送出する。SVP127ではこのリセット終了信
号を受信し、立上り処理を終了する。
As a result, the correction circuit 123-1 executes a hard reset for resetting the contents, and then the correction circuit 123-1 carries out self-loading and the ROM 126.
The delay correction information stored in is read and the self-loading process ends. Then, the reset end signal is sent to the SVP 127. The SVP 127 receives this reset end signal and ends the rising process.

【0010】第2の方式は、図7(A)に示す如く、デ
ータ処理システムを制御するために設けられたサービス
プロセッサ127に接続された外部記憶装置128に遅
延補正情報をファイルデータ化して記入し、その遅延補
正情報をサービスプロセッサ127が補正回路123−
1に供給するものである。なお図7(A)において、1
29はフロッピィである。
In the second method, as shown in FIG. 7A, the delay correction information is written as file data in an external storage device 128 connected to a service processor 127 provided to control the data processing system. Then, the service processor 127 corrects the delay correction information.
1 is to be supplied. Note that in FIG. 7A, 1
29 is a floppy.

【0011】この場合、図7(B)に示す如く、処理が
2つに分かれる。まずオペレータが遅延補正情報の登
録処理の初めに、フロッピィ129に格納されていた遅
延補正情報の読み取り処理を行い、遅延補正情報を、サ
ービスプロセッサ127の配下の外部記憶装置128に
登録し、登録処理を終了する。次にオペレータはこの
登録処理が終了した後に、基板を交換して立ち上げ作業
に入り、これによりサービスプロセッサ127が外部記
憶装置128から遅延補正情報を読み出して、これを補
正回路123−1に書き込み、立上げ処理を終了する。
In this case, the process is divided into two, as shown in FIG. First, an operator performs a process of reading the delay correction information stored in the floppy 129 at the beginning of the process of registering the delay correction information, registers the delay correction information in the external storage device 128 under the service processor 127, and performs the registration process. To finish. Next, after the registration process is completed, the operator replaces the substrate and starts up the work, whereby the service processor 127 reads the delay correction information from the external storage device 128 and writes it in the correction circuit 123-1. , The startup process ends.

【0012】[0012]

【発明が解決しようとする課題】ところで前記の各方式
にはそれぞれ下記の如き問題があった。第1の方式つま
りROM供給方式は、システムの電源が投入されたと
き、ハードつまり補正回路123−1が自己回路内でR
OMより遅延補正情報をセルフロードしてしまうため、
どの情報をいつ読み込んだのかということを外部のサー
ビスプロセッサ127に対して通知する手段がなかっ
た。このため遅延補正情報が変更された契機を知る、あ
るいはサービスプロセッサのような外部の保守装置に通
知する手段がなかった。
However, each of the above methods has the following problems. In the first method, that is, the ROM supply method, when the power of the system is turned on, the hardware, that is, the correction circuit 123-1 performs R
Since the delay correction information is self-loaded from the OM,
There was no means to notify the external service processor 127 of which information was read when. For this reason, there is no means for knowing when the delay correction information has been changed or for notifying an external maintenance device such as a service processor.

【0013】従って、例えば故障修理のために交換され
た新しいシリアル番号の基板には、それまでの基板には
無い新しい機能が付加されていることがあり、基板交換
されたデータ処理装置側ではその新しい機能が存在した
とき、それにもとづくトラブルの発生が起こり得るの
で、それを回避するため、基板を交換したとき、これを
サービスプロセッサ127に通知することが希望されて
いた。
Therefore, for example, a board having a new serial number that has been replaced for repairing a failure may have a new function that is not present in the board so far. When a new function exists, a trouble based on the new function may occur. Therefore, in order to avoid the trouble, it was desired to notify the service processor 127 when the board was replaced.

【0014】またROM供給方式では、基板に初期状態
のままのROM、あるいは遅延補正情報の書き込みに失
敗したROMが誤って搭載されたときの予防処理、ある
いはROM自体がおかしいことを検知する手段がない。
Further, in the ROM supply method, there is a preventive process when a ROM in the initial state or a ROM in which the delay correction information has been written is mistakenly mounted on the board, or a means for detecting that the ROM itself is wrong. Absent.

【0015】さらにROM供給方式では、データ処理装
置を開発しているとき、遅延補正情報を書き替えたいこ
とがあっても、遅延補正情報がROMに存在するため開
発時のときサービスプロセッサから遅延補正情報を入手
することが出来ず、ハードの試験を行うときに遅延補正
情報をチューニングつまり微小調整したいと思っても、
この遅延補正情報を入手してわずかな修正等を行うこと
が出来なかった。
Further, in the ROM supply method, even if it is desired to rewrite the delay correction information during development of the data processing device, since the delay correction information exists in the ROM, the delay correction is performed from the service processor at the time of development. Even if you can not get information and want to tune, that is, finely adjust the delay correction information when testing hardware,
It was not possible to make a slight correction by obtaining this delay correction information.

【0016】また第2の方式つまりファイル供給方式
は、遅延補正情報を格納した記憶媒体例えばフロッピィ
と、補正回路を搭載した基板とが別々に提供されるた
め、基板交換にともなう外部記憶装置128内の遅延補
正情報の変更をオペレータが行う必要がある。
In the second method, that is, the file supply method, since the storage medium storing the delay correction information, such as the floppy disk, and the board on which the correction circuit is mounted are separately provided, the external storage device 128 is provided when the board is replaced. It is necessary for the operator to change the delay correction information of.

【0017】しかもファイル供給方式では、補正回路と
遅延補正情報が1対1で対応していなければならないの
で、複数の基板を1度に変換するときなど、基板に対応
した遅延補正情報と異なる情報を誤って登録する危険性
がある。
In addition, in the file supply system, the correction circuit and the delay correction information must correspond to each other on a one-to-one basis. Therefore, when converting a plurality of boards at once, information different from the delay correction information corresponding to the boards is used. There is a risk of accidentally registering.

【0018】従って本発明は、このような問題点を改善
したクロック遅延補正情報制御を提供することである。
Therefore, the present invention is to provide a clock delay correction information control which solves the above problems.

【0019】[0019]

【課題を解決するための手段】前記目的を達成するた
め、本発明では、図1に示す如く、発振器10、分配器
11、補正器12、ディジタル回路13、14を設け、
データ処理装置を構成する基板1に、補正器12の補正
回路12−1に格納する遅延補正情報を保持するROM
15を搭載する。
In order to achieve the above object, in the present invention, as shown in FIG. 1, an oscillator 10, a distributor 11, a corrector 12, and digital circuits 13 and 14 are provided.
ROM for holding the delay correction information stored in the correction circuit 12-1 of the corrector 12 on the substrate 1 constituting the data processing device
Equipped with 15.

【0020】このROM15には、遅延補正データの外
にシリアル番号や補正情報版数等の管理情報が記入され
る。そしてROM15はサービスプロセッサ2のみがリ
ード機能を有する。またROM15から読み出された遅
延補正情報のうちの遅延補正データの補正回路12−1
への記入はサービスプロセッサ2のみが行うことができ
る。
In this ROM 15, not only the delay correction data but also management information such as serial number and correction information version number is written. In the ROM 15, only the service processor 2 has a read function. Further, the delay correction data correction circuit 12-1 of the delay correction information read from the ROM 15
Can be filled in only by the service processor 2.

【0021】サービスプロセッサ2によりROM15か
ら読み出されて、サービスプロセッサ2の配下の外部記
憶装置20にファイル化される。そして補正回路12−
1には、このファイルの内容の遅延補正データが提供さ
れる。
The service processor 2 reads out from the ROM 15 and makes a file in the external storage device 20 under the control of the service processor 2. And the correction circuit 12-
1, the delay correction data of the contents of this file is provided.

【0022】またROM15には遅延補正情報のほか
に、予め決められた文字列つまり固定記号列を記入して
おく。遅延補正情報は、補正回路と1対1であるため、
基板毎にその値は異なる。従ってROM15に記入され
ている版数情報と、外部記憶装置20に記入された版数
情報が異なるとき、基板の交換が行われたものと判断す
る。
In addition to the delay correction information, a predetermined character string, that is, a fixed symbol string is written in the ROM 15. Since the delay correction information is one-to-one with the correction circuit,
The value is different for each substrate. Therefore, when the version number information entered in the ROM 15 is different from the version number information entered in the external storage device 20, it is determined that the board has been replaced.

【0023】図1の動作について説明する。データ処理
装置の基板交換後のシステム電源投入またはシステムの
リセットが実施されたとき、サービスプロセッサ2は、
基板1に搭載されたROM15より、遅延補正情報の版
数情報を読み出す。基板交換がなければ、サービスプロ
セッサ2が外部記憶装置20に登録している補正情報版
数とROM15から読み出した補正情報版数とを比較部
22で比較するとき、これらは一致する。
The operation of FIG. 1 will be described. When the system power is turned on or the system is reset after the board of the data processing device is replaced, the service processor 2
The version number information of the delay correction information is read from the ROM 15 mounted on the substrate 1. If the board is not replaced, when the service processor 2 compares the correction information version number registered in the external storage device 20 with the correction information version number read from the ROM 15, the comparison section 22 matches them.

【0024】しかしROM15から読み出した補正情報
版数と外部記憶装置20に登録している補正情報版数と
が異なるとき、基板交換が行われたものと認識し、RO
M15から読み出した遅延補正情報が最新であると、サ
ービスプロセッサ2は判断する。
However, when the correction information version number read from the ROM 15 and the correction information version number registered in the external storage device 20 are different, it is recognized that the board has been replaced, and RO
The service processor 2 determines that the delay correction information read from M15 is the latest.

【0025】そして、サービスプロセッサ2は、最新の
ものと判断したROM15から読み出しメモリ21上で
保持した遅延補正情報を外部記憶装置20に書き込み、
遠隔保守装置3に対して基板交換の行われたことを通知
する。さらにサービスプロセッサ2は、外部記憶装置2
0に書き込まれた遅延補正情報のうちの補正データを補
正回路12−1に供給し、補正器12をこれに基づき制
御する。
Then, the service processor 2 reads the delay correction information held in the memory 21 from the ROM 15 which is judged to be the latest and writes it in the external storage device 20,
The remote maintenance device 3 is notified that the board has been replaced. Further, the service processor 2 uses the external storage device 2
The correction data of the delay correction information written in 0 is supplied to the correction circuit 12-1, and the corrector 12 is controlled based on this.

【0026】なお、サービスプロセッサ2が最初にRO
M15から遅延補正情報を読み出した後に、これに存在
する固定記号列が期待する文字列か否かをサービスプロ
セッサ2がチェックする。もしROM15から読み出し
た固定記号列が期待した文字列でなければROM15の
内容が不正確なもの、例えば遅延補正情報の書き込みに
失敗したROMが誤って搭載されたものと判断し、RO
M15に正確な遅延補正情報が書き込まれていないもの
を検出することが出来る。
The service processor 2 is the RO first.
After reading the delay correction information from M15, the service processor 2 checks whether or not the fixed symbol string existing therein is the expected character string. If the fixed symbol string read from the ROM 15 is not the expected character string, it is determined that the contents of the ROM 15 are incorrect, for example, the ROM in which the writing of the delay correction information has failed is erroneously mounted, and the RO
It is possible to detect that the correct delay correction information is not written in M15.

【0027】しかも、補正器12の補正回路12−1に
は、外部記憶装置20にファイル化された補正データを
供給するので、外部記憶装置20に記入されたこの補正
データをサービスプロセッサ2から容易に修正すること
ができる。そのため、基板の開発のときハードの試験を
行うために必要な補正データの微調整がサービスプロセ
ッサ2からの書き替えにより容易にできるので、サービ
スプロセッサ2から補正データの編集が容易に可能とな
る。
Moreover, since the correction data stored in the external storage device 20 is supplied to the correction circuit 12-1 of the corrector 12, the correction data written in the external storage device 20 can be easily read from the service processor 2. Can be modified to Therefore, the fine adjustment of the correction data necessary for the hardware test at the time of developing the board can be easily performed by rewriting from the service processor 2, and the correction data can be easily edited from the service processor 2.

【0028】[0028]

【発明の実施の形態】本発明の実施の形態を図2〜図4
に基づき説明する。図2は本発明の一実施の形態構成
図、図3はそのROMの内容が正しいか否かを判断する
ROM内容正否判別処理説明図、図4は本発明の動作説
明図である。
BEST MODE FOR CARRYING OUT THE INVENTION An embodiment of the present invention is shown in FIGS.
It will be explained based on. 2 is a block diagram of an embodiment of the present invention, FIG. 3 is an explanatory diagram of a ROM content correctness determination process for determining whether the content of the ROM is correct, and FIG. 4 is an operation explanatory diagram of the present invention.

【0029】図において、1は基板、2はサービスプロ
セッサ、3は遠隔保守装置、10は発振器、11は分配
器、12は補正器、12−1は補正回路、13、14は
それぞれディジタル回路、15はROM、20は外部記
憶装置、21はメモリ、22は比較部、23はコンソー
ルである。
In the figure, 1 is a substrate, 2 is a service processor, 3 is a remote maintenance device, 10 is an oscillator, 11 is a distributor, 12 is a corrector, 12-1 is a correction circuit, 13 and 14 are digital circuits, respectively. Reference numeral 15 is a ROM, 20 is an external storage device, 21 is a memory, 22 is a comparison unit, and 23 is a console.

【0030】基板1はデータ処理システムを構成するデ
ィジタル回路が搭載されるものであり、ディジタル回路
を駆動するクロック信号を出力する発振器10、発振器
10から出力されるクロック信号をディジタル回路1
3、14に分配する分配器11、分配器11を構成する
素子精度の誤差で生じるクロック信号の位相のずれを補
正する補正器12、補正器12に対する補正データを保
持する補正回路12−1、データ処理装置を構成するデ
ィジタル回路13、14、管理情報、固定記号列、遅延
補正情報等が記入されたROM15等が設けられてい
る。
The substrate 1 is mounted with a digital circuit which constitutes a data processing system. The oscillator 10 outputs a clock signal for driving the digital circuit and the digital circuit 1 outputs the clock signal output from the oscillator 10.
A distributor 11 for distributing to the distributors 3 and 14, a corrector 12 for correcting a phase shift of a clock signal caused by an error in the element accuracy of the distributor 11, and a correction circuit 12-1 for holding correction data for the corrector 12. There are provided digital circuits 13 and 14 constituting the data processing device, a ROM 15 in which management information, a fixed symbol string, delay correction information and the like are written.

【0031】サービスプロセッサ2はデータ処理システ
ムの立上りのときの制御を行ったり、リセットのときの
制御を行うものであり、ROM15に記入されたデータ
を読み出し、メモリ21に一時保持したり、その一部の
データを配下の外部記憶装置20に保持しているデータ
と比較したり、ROM15から読み出したデータを外部
記憶装置20に格納したり、外部記憶装置20に格納さ
れた補正データを補正回路12−1に記入したりするも
のであり、比較部22、配下の外部記憶装置20に格納
されている補正データを修正する修正データを入力する
ためのコンソール23等が設けられている。
The service processor 2 controls the start-up and reset of the data processing system, reads the data written in the ROM 15 and temporarily holds the data in the memory 21, or one of them. The data stored in the external storage device 20 is compared with the data stored in the external storage device 20, the data read from the ROM 15 is stored in the external storage device 20, and the correction data stored in the external storage device 20 is corrected by the correction circuit 12. -1 is input, and a comparison unit 22, a console 23 for inputting correction data for correcting the correction data stored in the external storage device 20 under the control unit, and the like are provided.

【0032】遠隔保守装置3は、データ処理システムの
保守状態を管理するものであり、データ処理装置を構成
する基板が、いつどのようなシリアル番号の基板に取替
えられたか等の保守状態を管理するものである。
The remote maintenance device 3 manages the maintenance status of the data processing system, and manages the maintenance status such as when and what serial number of the board forming the data processing apparatus was replaced by. It is a thing.

【0033】まず、本発明における特徴的な動作である
A.遅延補正情報の制御とB.ROMの内容チェックに
ついて説明する。
First, A. which is a characteristic operation in the present invention. Control of delay correction information and B. The contents check of the ROM will be described.

【0034】A.遅延補正情報の制御 (1)図2に示す如く、電源投入時または補正器を有す
る基板に対してオペレータから入力されたリセット信号
がサービスプロセッサにより検出されたとき、サービス
プロセッサ2は対象とする基板1に搭載されたROM1
5に格納された管理情報、補正データ等を読み出し、こ
れをメモリ21に一時保持する。またサービスプロセッ
サ2はその配下の外部記憶装置20から対象とする基板
に格納されている管理情報(例えばシリアル番号、補正
情報の版数情報)、補正データ等を含む遅延補正情報を
読み出し、これらをメモリ21にこれまた一時保持す
る。そしてROM15から読み出した管理情報と外部記
憶装置20から読み出した管理情報、例えば補正情報の
版数情報を比較部22にて比較する。
A. Control of Delay Correction Information (1) As shown in FIG. 2, when the service processor detects a reset signal input by the operator when the power is turned on or a board having a corrector, the service processor 2 determines the target board. ROM1 installed in 1
The management information, the correction data, etc. stored in 5 are read out and temporarily stored in the memory 21. Further, the service processor 2 reads the delay correction information including management information (for example, serial number, version number information of correction information) and correction data stored in the target board from the external storage device 20 under the service processor 2, and retrieves these. This is also temporarily held in the memory 21. Then, the comparing unit 22 compares the management information read from the ROM 15 with the management information read from the external storage device 20, for example, version number information of the correction information.

【0035】(2)比較した結果が一致すれば、サービ
スプロセッサ2はその外部記憶装置20から読み出し、
メモリ21に保持する補正データを補正器12の補正回
路12−1に記入する。比較した結果が不一致であれ
ば、サービスプロセッサ2は、ROM15に格納された
ものを最新の情報と判断し、その管理情報、補正データ
を外部記憶装置20上に、対象とする基板1に関する新
しい管理情報、補正データを登録する。
(2) If the compared results match, the service processor 2 reads from the external storage device 20,
The correction data stored in the memory 21 is written in the correction circuit 12-1 of the corrector 12. If the compared results do not match, the service processor 2 determines that the information stored in the ROM 15 is the latest information, and the management information and correction data are stored in the external storage device 20 in the new management related to the target board 1. Register information and correction data.

【0036】(3)サービスプロセッサ2は、この外部
記憶装置20上に登録したことを契機として遠隔保守装
置3に対して、基板1の交換の行われたことを通知す
る。このときそのシリアル番号も通知する。その後、サ
ービスプロセッサ2は、外部記憶装置20からこの最新
の補正データを読み出し、これを補正器12の補正回路
12−1に記入する。
(3) The service processor 2 notifies the remote maintenance device 3 of the fact that the substrate 1 has been replaced, when triggered by being registered in the external storage device 20. At this time, the serial number is also notified. After that, the service processor 2 reads this latest correction data from the external storage device 20 and writes it in the correction circuit 12-1 of the corrector 12.

【0037】B.ROMの内容チェック (1)図3に示す如く、基板1に搭載されたROM15
には、固定記号列(例えばABCD)が記入されてい
る。またサービスプロセッサ2の配下の外部記憶装置2
0にも、各種変数の初期値として、ROM15に記入さ
れた固定記号列と同一の固定記号列が登録されている。
B. ROM contents check (1) As shown in FIG. 3, the ROM 15 mounted on the substrate 1
A fixed symbol string (for example, ABCD) is written in. In addition, the external storage device 2 under the service processor 2
In 0, the fixed symbol string which is the same as the fixed symbol string written in the ROM 15 is registered as the initial value of various variables.

【0038】(2)基板1の交換後のシステム電源投入
またはサービスプロセッサ2に対するリセット信号が検
出されたとき、サービスプロセッサ2自身が外部記憶装
置20に格納されたSVPプログラム及び各種変数(又
は定数)の初期値をメモリ21の領域21−A内にセル
フロードする。このセルフロード処理により固定記号列
はメモリ21の領域21−A内に展開される。
(2) When the system power-on after the replacement of the substrate 1 or the reset signal for the service processor 2 is detected, the service processor 2 itself stores the SVP program and various variables (or constants). The initial value of is self-loaded into the area 21-A of the memory 21. By this self-loading process, the fixed symbol string is developed in the area 21-A of the memory 21.

【0039】(3)またサービスプロセッサ2は、基板
1に搭載されたROM15の内容をメモリ21の領域2
1−Bに読み出したとき、この領域21−Bに展開され
た固定記号列と、領域21−Aに展開された固定記号列
とを比較部22で比較する。この比較結果が一致した場
合、サービスプロセッサ2は、この搭載されたROM1
5は正しいものであり、このROM15から読み出した
遅延補正情報は正しく読み出されたものと判断する。
(3) Further, the service processor 2 loads the contents of the ROM 15 mounted on the substrate 1 into the area 2 of the memory 21.
When read to 1-B, the comparison unit 22 compares the fixed symbol string developed in the area 21-B with the fixed symbol string expanded in the area 21-A. If the comparison results match, the service processor 2 determines that the ROM 1 installed
5 is correct, and it is judged that the delay correction information read from the ROM 15 is correctly read.

【0040】(4)しかし比較結果が不一致の場合、搭
載されたROM15は不当なものと判断し、サービスプ
ロセッサ2は遠隔保守装置3に対しエラー通知を行う。
また、基板1により構成されたディジタル回路はシステ
ムより切り離される。
(4) However, if the comparison results do not match, the ROM 15 installed is judged to be invalid, and the service processor 2 notifies the remote maintenance device 3 of an error.
In addition, the digital circuit formed by the board 1 is separated from the system.

【0041】次に図2に示す本発明の一実施の形態の動
作を、図4の動作説明図に従って、基板交換を行った場
合について説明する。 (1)例えば図2における基板1を交換した後、システ
ム電源を投入する。これによりサービスプロセッサ2
は、基板1に搭載されたROM15から管理情報、固定
記号列、補正データ等の、その遅延補正情報を読み出
し、メモリ21の領域21−Bに記入する。
The operation of the embodiment of the present invention shown in FIG. 2 will now be described with reference to the operation explanatory diagram of FIG. (1) For example, after replacing the substrate 1 in FIG. 2, the system power is turned on. As a result, the service processor 2
Reads out the delay correction information such as the management information, the fixed symbol string, and the correction data from the ROM 15 mounted on the substrate 1 and writes it in the area 21-B of the memory 21.

【0042】(2)サービスプロセッサ2は、この読み
出した固定記号列と、図3に示す如く、予め外部記憶装
置20に保持し、メモリ21の領域21−Aに記入済み
の固定記号列とを比較部22でこれらが一致するか否か
照合する。この照合によりROM15から読み出した固
定記号列と、予め外部記憶装置20に保持されメモリの
領域21−Aに記入済みの固定記号列とが一致しないと
き、ROM15の内容にエラーが存在するものとしてサ
ービスプロセッサ2はエラー処理を行い、例えばコンソ
ール23にこれを表示し、オペレータに知らせる。
(2) The service processor 2 stores the read fixed symbol string and the fixed symbol string stored in the area 21-A of the memory 21 in advance in the external storage device 20 as shown in FIG. The comparison unit 22 checks whether these match. When the fixed symbol string read from the ROM 15 by this collation does not match the fixed symbol string previously stored in the area 21-A of the memory which is held in the external storage device 20, it is determined that an error exists in the content of the ROM 15 and the service is performed. The processor 2 performs error handling and displays it on the console 23 to inform the operator.

【0043】(3)これらの固定記号列が一致すれば、
サービスプロセッサ2は、外部記憶装置20に予め保持
している基板1の管理情報から補正情報版数を読み出し
てこれをメモリ21の領域21−Aに保持し、比較部2
2において、ROM15より読み出した管理情報のうち
の補正情報版数と照合する。
(3) If these fixed symbol strings match,
The service processor 2 reads the correction information version number from the management information of the substrate 1 which is stored in the external storage device 20 in advance, and stores the correction information version number in the area 21-A of the memory 21.
In step 2, the correction information version number of the management information read from the ROM 15 is collated.

【0044】(4)この版数の照合により、不一致の場
合、サービスプロセッサ2は基板1の交換が行われたも
のと判断し、ROM15から前記(1)にて読み出し、
領域21−Bに保持した補正データを外部記憶装置20
に登録する。
(4) If there is a mismatch by comparing the version numbers, the service processor 2 determines that the board 1 has been replaced, and reads it from the ROM 15 in (1) above.
The correction data stored in the area 21-B is stored in the external storage device 20.
Register with.

【0045】(5)そしサービスプロセッサ2は、遠隔
保守装置3に対して、基板1の交換の行われたことを通
知する。 (6)それからサービスプロセッサ2は、この外部記憶
装置20に登録した補正データを読み出し、メモリ21
の領域21−Aに一旦保持する。
(5) The service processor 2 notifies the remote maintenance device 3 that the substrate 1 has been replaced. (6) Then, the service processor 2 reads the correction data registered in the external storage device 20, and stores it in the memory 21.
It is once held in the area 21-A.

【0046】(7)サービスプロセッサ2は、このよう
に外部記憶装置20からメモリ21の領域21−Aに保
持させた補正データを基板1の補正器12の補正回路1
2−1に書き込む。これにより、補正器12ではこの補
正データに基づくクロック信号の分配のときの位相のば
らつきを正確に補正することが出来る。このようにして
補正データの記入処理が終了する。
(7) The service processor 2 corrects the correction data stored in the area 21-A of the memory 21 from the external storage device 20 as described above, and the correction circuit 1 of the corrector 12 of the substrate 1
Write in 2-1. As a result, the corrector 12 can accurately correct the phase variation when distributing the clock signal based on the correction data. In this way, the correction data entry process is completed.

【0047】また前記(3)において、版数の照合が一
致したときは、サービスプロセッサ2は基板1の交換が
行われなかったものと判断し、前記(6)(7)の処理
が行われる。即ちサービスプロセッサ2は外部記憶装置
20に登録されている補正データを読み出し、これを補
正回路12−1に書き込む。このようにして基板1の交
換が行われない場合でも正しい補正データを補正回路1
2−1に書き込むことが出来る。
In the above (3), when the collation of the version numbers is the same, the service processor 2 determines that the substrate 1 has not been replaced, and the above processes (6) and (7) are performed. . That is, the service processor 2 reads the correction data registered in the external storage device 20 and writes it in the correction circuit 12-1. Even if the substrate 1 is not replaced in this way, correct correction data can be obtained with correct correction data.
2-1 can be written.

【0048】なおこの(1)〜(7)の処理はシステム
の立上りの電源投入のときのみでなく、システムリセッ
トの場合も同様な処理が行われる。
The processes (1) to (7) are performed not only when the power is turned on at the start-up of the system, but also when the system is reset.

【0049】なお、外部記憶装置20に格納されている
データを補正する場合、コンソール23から補正すべき
データを入力することによりサービスプロセッサ2がこ
れにもとづき、外部記憶装置20の保持しているデータ
を補正することができる。従って、基板の設計時などに
おいて、補正回路に対する補正データを微少に変更して
テストを行うような場合、コンソール23から補正デー
タを入力することにより補正回路に対する補正データを
簡単に修正することができるので、正確な設計を行うこ
とができる。
When the data stored in the external storage device 20 is to be corrected, the data to be corrected is input from the console 23 so that the service processor 2 can receive the data stored in the external storage device 20. Can be corrected. Therefore, when the correction data for the correction circuit is slightly changed and the test is performed at the time of designing the board, the correction data for the correction circuit can be easily corrected by inputting the correction data from the console 23. Therefore, an accurate design can be performed.

【0050】また前記本発明の説明は基板が1枚の例に
ついて記述したが、本発明は勿論これに限定されるもの
ではなく、複数の基板が使用される場合にも、同様に適
用できるものである。
In the above description of the present invention, an example in which one substrate is used has been described. However, the present invention is not limited to this, and the same applies when a plurality of substrates are used. Is.

【0051】このようにして、本発明によれば、遅延補
正情報が基板上のROMにより供給されるため、最新の
遅延補正情報を自動的に取り込むことが可能となり、登
録ミスによるシステムダウンの発生を防止し、さらに保
守部品の管理を容易にすることができる。
As described above, according to the present invention, since the delay correction information is supplied from the ROM on the board, the latest delay correction information can be automatically fetched, and the system failure due to the registration error occurs. Can be prevented, and the management of maintenance parts can be facilitated.

【0052】またROM内の遅延補正情報とファイル化
された遅延補正情報の内容を比較することにより、基板
の交換された契機を知ることが可能となり、遠隔保守機
構に対する自動通知が可能となるため保守の効率化がは
かれ、かつ適応部品の状況把握を容易に行うことが可能
となる。
Further, by comparing the contents of the delay correction information in the ROM with the contents of the filed delay correction information, it becomes possible to know the trigger for the replacement of the board, and the automatic notification to the remote maintenance mechanism becomes possible. The efficiency of maintenance can be improved, and the situation of adaptive parts can be easily grasped.

【0053】しかもROMに遅延補正情報が正確に書き
込まれているか確認することが固定記号列のリードによ
り可能となり、遅延補正情報の不手際により発生するシ
ステムダウンを防止することが可能となる。
Moreover, it is possible to confirm whether or not the delay correction information is accurately written in the ROM by reading the fixed symbol string, and it is possible to prevent the system from being down due to the failure of the delay correction information.

【0054】さらに補正回路に供給する遅延補正情報は
サービスプロセッサの配下の外部記憶装置にファイル化
された情報を使用するため、遅延補正情報の編集、つま
り遅延補正情報をサービスプロセッサにより修正するこ
とが容易に行えるため、補正データのわずかな補正が容
易となり、ハードデバック時の効率化をはかることがで
きる。
Further, since the delay correction information supplied to the correction circuit uses information filed in the external storage device under the service processor, the delay correction information can be edited, that is, the delay correction information can be corrected by the service processor. Since it can be easily performed, slight correction of correction data can be facilitated, and efficiency can be improved during hard debugging.

【0055】[0055]

【発明の効果】請求項1に記載された本発明によれば、
版数情報の比較により基板の補正回路に対して送出すべ
き補正データがROMからのものか、それともサービス
プロセッサの配下の外部記憶装置に保持されたものかを
判断して、正確のものを送出することができる。またサ
ービスプロセッサの配下の外部記憶装置に保持していた
遅延補正情報を、基板に搭載されたROMの最新の遅延
補正情報に自動的に更新することができる。
According to the present invention described in claim 1,
By comparing the version number information, it is judged whether the correction data to be sent to the board correction circuit is from the ROM or stored in the external storage device under the service processor, and the correct data is sent. can do. Further, the delay correction information held in the external storage device under the service processor can be automatically updated to the latest delay correction information in the ROM mounted on the board.

【0056】請求項2に記載された本発明によれば、版
数情報の比較にもとづき、それが不一致のとき、基板交
換が行われたものと判断し、基板交換の行われたことを
遠隔保守装置にすみやかに通知することができる。そし
て遠隔保守装置ではその版数あるいはシリアル情報によ
り、どのような機能の基板に交換されたのかを把握する
ことが可能となり、その機能に応じた適切な保守管理を
行うことができる。
According to the present invention as set forth in claim 2, based on the comparison of the version number information, when they do not match, it is judged that the board has been replaced, and the fact that the board has been replaced is remotely detected. The maintenance device can be notified immediately. Then, the remote maintenance device can grasp what kind of function the board has been replaced by the version number or serial information, and can perform appropriate maintenance management according to the function.

【0057】[0057]

【0058】請求項3に記載された本発明によれば、R
OMから読み出した遅延補正情報が正しくリードできた
か否かのチェックを行うことができ、誤って不正確な補
正データを補正回路に送出することが防止できる。
According to the present invention described in claim 3 , R
It is possible to check whether or not the delay correction information read from the OM has been correctly read, and it is possible to prevent incorrect correction data from being erroneously sent to the correction circuit.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の原理構成図を示す。FIG. 1 shows a principle configuration diagram of the present invention.

【図2】本発明の一実施の形態を示す。FIG. 2 shows an embodiment of the present invention.

【図3】本発明におけるROM内容正否判別処理の説明
図である。
FIG. 3 is an explanatory diagram of ROM content correctness determination processing according to the present invention.

【図4】本発明の動作説明図である。FIG. 4 is an explanatory diagram of the operation of the present invention.

【図5】データ処理システム説明図である。FIG. 5 is an explanatory diagram of a data processing system.

【図6】従来の遅延補正情報供給説明図(その1)であ
る。
FIG. 6 is a diagram (part 1) for explaining conventional supply of delay correction information.

【図7】従来の遅延補正情報供給説明図(その2)であ
る。
FIG. 7 is an explanatory diagram of a conventional delay correction information supply (No. 2).

【符号の説明】[Explanation of symbols]

1 基板 2 サービスプロセッサ 3 遠隔保守装置 10 発振器 11 分配器 12 補正器 12−1 補正回路 13、14 ディジタル回路 15 ROM 20 外部記憶装置 21 メモリ 22 比較部 23 コンソール 100 データ処理システム 101 発振器 102 分配器 103 補正器 104 分配器 105 補正器 D1 、D2 遅延補正情報1 Substrate 2 Service Processor 3 Remote Maintenance Device 10 Oscillator 11 Distributor 12 Corrector 12-1 Corrector Circuits 13, 14 Digital Circuit 15 ROM 20 External Storage Device 21 Memory 22 Comparing Section 23 Console 100 Data Processing System 101 Oscillator 102 Distributor 103 Corrector 104 Distributor 105 Corrector D 1 , D 2 Delay correction information

フロントページの続き (56)参考文献 特開 平4−256114(JP,A) 特開 平4−35425(JP,A) 特開 平6−324913(JP,A) 特開 平6−83476(JP,A) 特開 平5−324120(JP,A) 特開 平2−126311(JP,A) 特開 平1−276324(JP,A) 特開 昭61−70831(JP,A) (58)調査した分野(Int.Cl.7,DB名) G06F 1/04 - 1/10 G06F 11/30 Continuation of front page (56) Reference JP-A-4-256114 (JP, A) JP-A-4-35425 (JP, A) JP-A-6-324913 (JP, A) JP-A-6-83476 (JP , A) JP 5-324120 (JP, A) JP 2-126311 (JP, A) JP 1-276324 (JP, A) JP 61-70831 (JP, A) (58) Fields surveyed (Int.Cl. 7 , DB name) G06F 1/04-1/10 G06F 11/30

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】データ処理システムを構成する複数のディ
ジタル回路が同期して動作するためのクロック信号を生
成するクロック信号生成手段と、このクロック信号を各
ディジタル回路に分配する分配手段と、分配されたクロ
ック信号の位相ずれを補正する補正手段と、該補正手段
に供給される補正情報を保持する第1の記憶手段を具備
するクロック遅延制御装置において、ディジタル回路が搭載された基板上に設けられ、ROM
により構成された第1の記憶手段と、 前記第1の記憶手段に格納された、版数情報を含む遅延
補正情報を読み出すサービスプロセッサと、 このサービスプロセッサが前記第1の記憶手段から読み
出した遅延補正情報が格納されるとともにサービスプロ
セッサ配下で書き換え可能な第2の記憶手段を具備し、 データ処理システムの立上りのときに、またはリステム
リセットのときに、サービスプロセッサが前記第2の記
憶手段に格納された版数情報と前記第1の記憶手段から
読み出した版数情報とを比較して、比較結果が一致した
時には前記第2の記憶手段に記憶されている情報を送出
し、不一致の時は前記第1の記憶手段に記憶された情報
を前記第2の記憶手段に格納することを特徴とするクロ
ック遅延制御装置。
1. A clock signal generating means for generating a clock signal for synchronizing a plurality of digital circuits constituting a data processing system to operate, and a distributing means for distributing the clock signal to each digital circuit. In a clock delay control device comprising a correction means for correcting a phase shift of a clock signal and a first storage means for holding correction information supplied to the correction means, the clock delay control device is provided on a substrate on which a digital circuit is mounted. , ROM
And a service processor for reading delay correction information including version number information stored in the first storage means, and a delay read by the service processor from the first storage means. The correction information is stored and the service
A rewritable second storage unit is provided under the control of the processor, and the service processor stores the version number information and the version number information stored in the second storage unit when the data processing system starts up or when the system is reset. The version number information read from the first storage means is compared, and the comparison result is in agreement.
Sometimes the information stored in the second storage means is sent out.
However, when they do not match, the information stored in the first storage means
Is stored in the second storage means .
【請求項2】前記版数情報を比較して一致しなかったと
き、サービスプロセッサはその版数の一致しなかった基
板が交換されたものと判断して、これを遠隔保守装置に
通知することを特徴とする請求項1記載のクロック遅延
制御装置。
2. When the version number information is compared and they do not match, the service processor determines that the board whose version number does not match has been replaced and notifies the remote maintenance device of this. The clock delay control device according to claim 1, wherein
【請求項3】サービスプロセッサ側に固定記号を保持
し、これを前記第1の記憶手段が保持している固定記号
と比較し、補正データを補正手段に送出するに先立ち、
これらの固定記号を比較して一致したとき、この第1の
記憶手段に保持されたデータが正確であると判断するこ
とを特徴とする請求項1記載のクロック遅延制御装置。
3. A fixed symbol is held on the service processor side.
A fixed symbol held by the first storage means.
, And before sending the correction data to the correction means,
When these fixed symbols are compared and matched, this first
It can be judged that the data stored in the storage means is accurate.
The clock delay control device according to claim 1, wherein:
JP20199896A 1996-07-31 1996-07-31 Clock delay control device Expired - Fee Related JP3421511B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20199896A JP3421511B2 (en) 1996-07-31 1996-07-31 Clock delay control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20199896A JP3421511B2 (en) 1996-07-31 1996-07-31 Clock delay control device

Publications (2)

Publication Number Publication Date
JPH1049250A JPH1049250A (en) 1998-02-20
JP3421511B2 true JP3421511B2 (en) 2003-06-30

Family

ID=16450251

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20199896A Expired - Fee Related JP3421511B2 (en) 1996-07-31 1996-07-31 Clock delay control device

Country Status (1)

Country Link
JP (1) JP3421511B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007249748A (en) * 2006-03-17 2007-09-27 Fujitsu Access Ltd Network equipment with version management function

Also Published As

Publication number Publication date
JPH1049250A (en) 1998-02-20

Similar Documents

Publication Publication Date Title
US6836859B2 (en) Method and system for version control in a fault tolerant system
US8930931B2 (en) Information processing apparatus using updated firmware and system setting method
US6553490B1 (en) Computer system including local computer with capability to automatically update operating system or application program from network server
US7650527B2 (en) MIPS recovery technique
CN100419698C (en) Network equipment and a method for monitoring the start up of such equipment
US7941658B2 (en) Computer system and method for updating program code
US8595713B2 (en) Radio base station and a method of operating a radio base station
US20040199825A1 (en) Redundant boot memory
CN102667716A (en) Methods and devices for updating firmware of a component using a firmware update application
US20030014470A1 (en) Electronic equipment, electronic unit, and processing method of version compatibility verification between units
US20050005268A1 (en) Field-replaceable unit revision compatibility
KR20100050380A (en) Automated firmware recovery
US20050033954A1 (en) Computer system having BIOS with multiple memory block
US5794007A (en) System and method for programming programmable electronic components using board-level automated test equipment
JP3421511B2 (en) Clock delay control device
US6161190A (en) Clock signal loading device and method
JP2019020798A (en) Information processing device and program
US20050240830A1 (en) Multiprocessor system, processor device
JP2005284902A (en) Terminal device, control method and control program thereof, host device, control method and control program thereof, and method, system, and program for remote updating
US7730476B2 (en) Field-replaceable unit revision compatibility
JP5286831B2 (en) Measuring device
JP2003288276A (en) Electronic apparatus
US20230132214A1 (en) Information processing apparatus and method of the same
TWI777664B (en) Booting method of embedded system
CN111078237B (en) Synchronization method

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030408

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080418

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090418

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090418

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100418

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110418

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110418

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120418

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130418

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees