JP3416340B2 - Video tape recorder - Google Patents

Video tape recorder

Info

Publication number
JP3416340B2
JP3416340B2 JP16732395A JP16732395A JP3416340B2 JP 3416340 B2 JP3416340 B2 JP 3416340B2 JP 16732395 A JP16732395 A JP 16732395A JP 16732395 A JP16732395 A JP 16732395A JP 3416340 B2 JP3416340 B2 JP 3416340B2
Authority
JP
Japan
Prior art keywords
signal
speed
playback
mode
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP16732395A
Other languages
Japanese (ja)
Other versions
JPH0922564A (en
Inventor
昌史 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP16732395A priority Critical patent/JP3416340B2/en
Publication of JPH0922564A publication Critical patent/JPH0922564A/en
Application granted granted Critical
Publication of JP3416340B2 publication Critical patent/JP3416340B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 【0001】 【産業上の利用分野】この発明はビデオテープレコーダ
に関し、特にたとえば倍速再生などの特殊再生において
記録時と同じ速度で音声が再生される、ビデオテープレ
コーダに関する。 【0002】 【従来の技術】図5を参照して、この種の従来のビデオ
テープレコーダ1は、オーディオヘッド8を含み、これ
によって読み出された音声信号は、イコライザアンプ2
aで増幅された後、ALC(Automatic Level Control)
アンプ2bに入力される。音声信号はレベル検出器9か
らの出力によってレベルを調整され、A/D変換部3a
でディジタル信号に変換される。このディジタル音声信
号は、レベル検出器9でレベル検出に用いられるととも
に、パラレルシリアル(P/S)変換部4aでシリアル
変換されて、メモリ6に書き込まれる。また、システム
マイコン5は、キー入力信号に対して所定のモード信号
を出力し、このモード信号に応じて、モードコントロー
ラ部6a,メモリコントローラ部6bおよびメモリアド
レス作成部6cにおいて、メモリ6の制御に必要な信号
の作成と切り換えを行い、これらのメモリ制御信号やア
ドレス信号がメモリ6に入力される。メモリアドレス作
成部6cで作成された読出アドレス信号と、メモリコン
トローラ部6bから出力される読出信号とによって、デ
ィジタル音声信号がメモリ6から読み出される。読み出
されたディジタル音声信号は、シリアルパラレル(S/
P)変換部4bでパラレル変換され、D/A変換部3b
でアナログ音声信号に変換される。そして、或る特定の
カットオフ周波数をもつローパスフィルタを介して音声
信号が出力される。 【0003】 【発明が解決しようとする課題】従来のビデオテープレ
コーダ1では、記録時と異なるN倍速で再生を行った場
合に、フィルタで十分ノイズが除去できないといった欠
点があった。特に、テレビから輻射されるたとえば1
5.7kHzの水平同期信号をビデオテープレコーダの
オーディオヘッドが拾うと、たとえば3倍速再生モード
で作動している場合、約5(≒15.7/3)kHzの
バズやノイズがビデオテープレコーダの再生系に混入
し、それがノイズとして再生されてしまう問題があっ
た。 【0004】それゆえに、この発明の主たる目的は、N
倍速再生においてノイズを低減できる、ビデオテープレ
コーダを提供することである。 【0005】 【課題を解決するための手段】この発明は、記録媒体を
記録時の約N(ただしNは整数)倍の速度で再生するN
倍速再生時において、オーディオヘッドからの音声信号
基準クロックのN倍のサンプリングクロックに従って
A/D変換器で変換し、その音声信号データを所定書込
速度でメモリに書き込み、メモリから書込速度の1/N
倍で読み出した後、D/A変換器ならびにローパスフィ
ルタを介して音声信号を出力するビデオテープレコーダ
において、書込速度の1/N倍での読み出し時にローパ
スフィルタのカットオフ周波数を前記基準クロックの
/N倍に変化させるようにしたことを特徴とする、ビデ
オテープレコーダである。 【0006】 【作用】たとえばキー入力信号によってN倍速再生モー
ドが設定されると、システムマイコンはローパスフィル
タに対して、再生速度に応じた所定のカットオフ周波数
となるように切換信号を出力する。そして、ローパスフ
ィルタは、再生速度毎に予め設定された最適カットオフ
周波数に切り換わる。したがって、たとえば輻射等によ
るノイズを十分低減することができる。 【0007】 【発明の効果】この発明によれば、N倍速再生において
ローパスフィルタのカットオフ周波数がその再生速度に
応じて切り換えられるので、ノイズを低減することがで
きる。この発明の上述の目的,その他の目的,特徴およ
び利点は、図面を参照して行う以下の実施例の詳細な説
明から一層明らかとなろう。 【0008】 【実施例】図1を参照して、この実施例のビデオテープ
レコーダ10はオーディオヘッド12を含み、これによ
ってビデオテープ14から音声信号が再生される。再生
された音声信号は、イコライザアンプ16で増幅された
後バッファ18aを介して切換スイッチ20に入力され
るとともに、バッファ18bを介してALCアンプ22
に入力される。音声信号は、このALCアンプ22でレ
ベル検出器からの出力によってレベルを調整され、A/
D変換部26でディジタル信号に変換される。A/D変
換部26では、再生速度毎に切り換えられるサンプルク
ロック、すなわちシステムクロック作成部30で作成さ
れた基準クロック(たとえば15.7)×N(N=再生
時のテープ速度/記録時のテープ速度)kHzのクロッ
クに従って、アナログ音声信号がディジタル音声信号に
変換される。 【0009】ディジタル音声信号は、レベル検出回路2
4に入力され、A/D変換されたデータすなわちディジ
タル音声信号の変換レンジを検出してALC信号を出力
する。また、ディジタル音声信号は、パラレルシリアル
(P/S)変換部28でシリアル変換される。なお、P
/S変換部28は、A/D変換部26と同様に、基準ク
ロック×N(kHz)のサンプルクロックに従って動作
する。 【0010】制御パルス発生回路部32からは、書込信
号(W)が出力され、メモリ34に入力される。また、
書込アドレス発生回路部36からは、システムクロック
作成部30で作成された基準クロック(たとえば15.
7)×N(kHz)×M(ビット数)のクロックによっ
てインクリメントされる書込アドレス信号が出力され、
アドレス切換部38を介してメモリ34に入力される。
これにより、P/S変換部28から出力されたディジタ
ル音声信号がメモリ34に書き込まれる。また、読出ア
ドレス発生回路部40からは、システムクロック作成部
30で作成された基準クロック(たとえば15.7)×
M(kHz)のクロックによってインクリメントされる
読出アドレス信号が出力され、これがアドレス切換部3
8を介してメモリ34に入力される。この読出アドレス
信号と読出信号(R)とによってディジタル音声信号が
メモリ34から読み出される。 【0011】アドレス切換部38は、読出アドレス信号
が出力されるときに読出アドレス発生回路部40側に切
り換わり、読出アドレス信号が出力されないときに書込
アドレス発生回路部36側に切り換えられる。メモリ3
4から読み出されるディジタル音声信号は、シリアルパ
ラレル(S/P)変換部42でパラレル変換され、D/
A変換部44でアナログ音声信号に変換される。S/P
変換部42は、システムクロック作成部30から出力さ
れる基準クロック(たとえば15.7)×M(kHz)
および基準クロック(たとえば15.7kHz)のクロ
ックによって動作する。また、D/A変換部44は、基
準クロック(たとえば15.7kHz)のクロックによ
って動作する。 【0012】図2にメモリ34におけるたとえば5倍速
再生の動作タイミングを示し、実線がメモリ34からの
データ読出速度とアドレス、破線がメモリ34への書込
速度とアドレスを示す。5倍速再生のタイミングは、図
2に示すように、書込と読出とが再生周期T(たとえば
約3秒)期間に各1回ずつ交互に行われ、書込速度は読
出速度の5倍で、再生周期T期間に進むテープの音声情
報の後半約4/5は書き込まれずに捨てられる。つま
り、ダイジェスト再生である。 【0013】システムマイコン46から出力されるモー
ド判別信号およびシステムリセット信号がシステムクロ
ック作成部30に入力され、システムリセット信号によ
ってシステムクロック作成部30がリセットされるとと
もに、モード判別信号によって発振子50から入力され
た発振周波数信号が所定の周波数に分周される。制御パ
ルス発生回路部32には、書込許可信号およびシステム
リセット信号が入力され、リセット信号によって回路部
32がリセットされるとともに、書込信号(W)が回路
部32から出力される。また、書込アドレス発生回路部
36には、システムリセット信号および制御信号が入力
され、リセット信号によってアドレスがリセットされる
とともに、モード指令信号に基づいて決まる方向情報に
応じた制御信号によって、書込アドレスがインクリメン
トまたはディクリメントされる。同様に、読出アドレス
発生回路部40にシステムリセット信号および制御信号
が入力され、読出アドレスがインクリメントまたはディ
クリメントされる。 【0014】D/A変換部44から出力されたアナログ
音声信号は、ローパスフィルタ52およびバッファ18
cを介して切換スイッチ20に入力される。切換スイッ
チ20から出力されるアナログ音声信号は、ミュート5
4およびラインアンプ56を介して出力される。また、
システムマイコン46は、キー入力信号によって指定さ
れる再生速度および再生方向情報に基づいて、ローパス
フィルタ52に対して所定の切換信号を出力する。 【0015】図3を参照して、ビデオテープレコーダ1
0をN(Nは整数)倍速再生モードにした場合のシステ
ムマイコン46の処理動作について説明する。まず、ス
テップS1において、ビデオテープレコーダ10が再生
状態であるかどうか判断する。再生状態であるとき、ス
テップS3において、再生モード(テープスピード)が
標準(SP)モードであるか、あるいは長時間(EP)
モードであるか判断する。再生モードが標準(SP)モ
ードであるとき、ステップS5において、キー入力され
た再生速度および再生方向情報が、2倍速再生,静止
画,5倍速再生および5倍速逆再生のいずれを指定して
いるか判断する。そして、再生モードが2倍速再生と判
断すると、システムマイコン46は、ステップS9にお
いて、ローパスフィルタ52に対して、Q1 =1,Q2
=0,Q3 =0の切換信号を出力する。再生モードが静
止画であると判断したとき、ステップS11において、
1=1,Q2 =0,Q3 =0の切換信号を出力する。
5倍速再生モードであると判断したときには、ステップ
S13において、Q1 =1,Q2 =1,Q3 =0の切換
信号を出力する。5倍速逆再生モードであると判断した
とき、ステップS15において、Q1 =1,Q2 =1,
3 =0の切換信号を出力する。 【0016】一方、ステップS3において、再生モード
が長時間(EP)モードと判断したとき、ステップS7
において、キー入力された再生速度および再生方向情報
が、2倍速再生,静止画,9倍速再生および9倍速逆再
生モードのいずれを指定しているかを判断する。そし
て、2倍速再生モードであるとき、システムマイコン4
6は、ステップS17において、ローパスフィルタ52
に対して、Q1 =1,Q 2 =0,Q3 =0の切換信号を
出力する。静止画であると判断したときには、ステップ
S19において、Q1 =1,Q2 =0,Q3 =0の切換
信号を出力する。9倍速再生であるときには、ステップ
S21において、Q1 =1,Q2 =1,Q 3 =1の切換
信号が出力され、9倍速逆再生と判断したときも同様
に、Q1 =Q 2 =Q3 =1の切換信号がローパスフィル
タ52に対して出力される。 【0017】上述のように、システムマイコン46から
は、キー入力される再生速度および再生方向情報に基づ
いて、図4に示すローパスフィルタ52に切換信号
1 ,Q 2 ,Q3 が入力される。なお、上述の例では、
2倍速再生および静止画再生においては、通常再生モー
ドと同じ切換信号が出力される。たとえば、録画モード
が標準(SP)モードであり、キー入力される再生速度
情報が2倍速再生あるいは静止画モードであるとき、図
3で上述したように、システムマイコン46からQ1
1,Q2 =Q3 =0の切換信号が出力されて、ローパス
フィルタ52はたとえば7.5(=15.7/2)kH
zのカットオフ周波数に設定される。また、録画モード
が標準(SP)モードであり、再生速度および再生方向
情報が5倍速再生あるいは5倍速逆再生モードであると
き、システムマイコン46はQ1 =Q2 =1,Q3 =0
の切換信号を出力し、それによって、ローパスフィルタ
52はたとえば3.2(=15.7/5)kHzのカッ
トオフ周波数に切り換わる。録画モードが長時間(E
P)モードであり、かつ、再生速度および再生方向情報
が9倍速再生あるいは9倍速逆再生であるとき、システ
ムマイコン46からは、Q1 =Q2 =Q3 =1の切換信
号が出力されて、ローパスフィルタ52は、たとえば
1.7(=15.7/9)kHzのカットオフ周波数に
設定される。 【0018】すなわち、キー入力信号によって指定され
た再生モードに応じてシステムマイコン46から出力さ
れる切換信号Q1 ,Q2 ,Q3 によって、ローパスフィ
ルタ52のカットオフ周波数がその再生モードに最適の
周波数に切り換わる。したがって、いずれの再生モード
においても、たとえばテレビから輻射されて再生系に混
入した水平周波数信号はローパスフィルタ52によって
除去されるので、その信号がノイズとして出力されるこ
とはない。
DETAILED DESCRIPTION OF THE INVENTION [0001] BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video tape recorder.
Especially in special playback such as double-speed playback
Video tape recording that plays audio at the same speed as when recording
About the coder. [0002] 2. Description of the Related Art Referring to FIG.
The tape recorder 1 includes an audio head 8,
The audio signal read out by the equalizer amplifier 2
After amplification in a, ALC (Automatic Level Control)
Input to the amplifier 2b. Audio signal is level detector 9
The level is adjusted by these outputs, and the A / D converter 3a
Is converted into a digital signal. This digital voice signal
The signal is used for level detection by the level detector 9.
, And serialized by the parallel / serial (P / S) converter 4a.
The data is converted and written into the memory 6. Also the system
The microcomputer 5 receives a predetermined mode signal in response to the key input signal.
And output the mode control according to this mode signal.
Memory section 6a, memory controller section 6b and memory address
Signals required for controlling the memory 6 in the address creation unit 6c.
Create and switch the memory control signals and
The dress signal is input to the memory 6. Memory address work
The read address signal generated by the component
The data is read by the read signal output from the controller 6b.
A digital audio signal is read from the memory 6. Read
The digital audio signal is serial-parallel (S /
P) The parallel conversion is performed by the conversion unit 4b, and the D / A conversion unit 3b
Is converted into an analog audio signal. And a certain
Voice through low pass filter with cutoff frequency
A signal is output. [0003] SUMMARY OF THE INVENTION Conventional video tape recorders
In Coda 1, when playback is performed at N times speed different from the time of recording,
If the filter cannot remove enough noise,
There was a point. In particular, for example, 1
The 5.7 kHz horizontal sync signal is applied to the video tape recorder.
When the audio head picks up, for example, 3x playback mode
Operating at about 5 (≒ 15.7 / 3) kHz
Buzz and noise mixed into the playback system of the video tape recorder
And it can be reproduced as noise.
Was. [0004] Therefore, the main object of the present invention is to provide
Video tape recorder that can reduce noise in double-speed playback
Is to provide a coder. [0005] According to the present invention, a recording medium is provided.
N which is played back at a speed about N times (where N is an integer) at the time of recording
During double-speed playback, audio signals from the audio head
ToAccording to the sampling clock N times the reference clock
Convert by A / D converter, and write the audio signal data in predetermined
Write to memory at speed, 1 / N of writing speed from memory
After reading in double, D / A converter and low-pass filter
Video tape recorder that outputs an audio signal through a filter
, When reading at 1 / N times the writing speed,
Filter cutoff frequencyOf the reference clock1
/ N times as high
It is an Otape recorder. [0006] Function: For example, an N-times speed reproduction mode is activated by a key input signal.
When the mode is set, the system microcomputer
A predetermined cutoff frequency corresponding to the playback speed
The switching signal is output so that And low pass
The filter has an optimal cutoff preset for each playback speed.
Switch to frequency. Therefore, for example, due to radiation
Noise can be sufficiently reduced. [0007] According to the present invention, in N-times speed reproduction,
The cut-off frequency of the low-pass filter is
Can be switched accordingly, so noise can be reduced.
Wear. The above objects, other objects, features and features of the present invention are described below.
The advantages and advantages are described in detail in the following examples with reference to the drawings.
It will be clearer from the light. [0008] DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Referring to FIG.
Recorder 10 includes an audio head 12 by which
Thus, an audio signal is reproduced from the video tape 14. Playback
The amplified audio signal is amplified by the equalizer amplifier 16.
Input to the changeover switch 20 via the rear buffer 18a.
And the ALC amplifier 22 via the buffer 18b.
Is input to The audio signal is reproduced by the ALC amplifier 22.
The level is adjusted by the output from the bell detector.
The signal is converted into a digital signal by the D converter 26. A / D change
In the conversion unit 26, sample clocks that can be switched for each playback speed are provided.
Lock, that is, the
Reference clock (for example, 15.7) × N (N = reproduction
Tape speed during recording / tape speed during recording)
Analog audio signal to digital audio signal
Is converted. The digital audio signal is supplied to a level detection circuit 2
4 and A / D converted data, that is, digit
Detects the conversion range of the audio signal and outputs the ALC signal
I do. Digital audio signals are parallel serial
The serial conversion is performed by the (P / S) conversion unit 28. Note that P
The / S conversion unit 28, like the A / D conversion unit 26,
Operates according to the sample clock of Lock x N (kHz)
I do. The control pulse generation circuit section 32
The signal (W) is output and input to the memory 34. Also,
From the write address generation circuit unit 36, the system clock
The reference clock (for example, 15.
7) By the clock of N (kHz) M (number of bits)
A write address signal that is incremented by
The data is input to the memory 34 via the address switching unit 38.
Thereby, the digital data output from the P / S conversion unit 28
The audio signal is written to the memory 34. Also, the read address
From the dress generation circuit section 40, a system clock creation section
Reference clock (for example, 15.7) created at 30 ×
Incremented by M (kHz) clock
A read address signal is output, and this is
8 to the memory 34. This read address
The digital audio signal is generated by the signal and the read signal (R).
It is read from the memory 34. The address switching section 38 has a read address signal.
Is switched to the read address generation circuit section 40 side when
Instead, write when the read address signal is not output
It is switched to the address generation circuit section 36 side. Memory 3
The digital audio signal read out from the
The parallel conversion is performed by the parallel (S / P) conversion unit 42,
The signal is converted into an analog audio signal by the A converter 44. S / P
The conversion unit 42 receives the output from the system clock generation unit 30.
Reference clock (for example, 15.7) × M (kHz)
And a reference clock (for example, 15.7 kHz)
It works by the lock. Further, the D / A conversion unit 44
With a quasi-clock (eg, 15.7 kHz) clock
It works. FIG. 2 shows, for example, a 5 × speed in the memory 34.
The reproduction operation timing is shown.
Data reading speed and address, dashed line writing to memory 34
Shows speed and address. The timing of 5x speed playback is
As shown in FIG. 2, writing and reading are performed in a reproduction cycle T (for example,
It is performed alternately once each time for about 3 seconds), and the writing speed is
The audio information of the tape that advances to the playback period T at five times the output speed
About 4/5 of the second half of the report is discarded without being written. Toes
This is digest reproduction. The mode output from the system microcomputer 46
System identification signal and system reset signal
Input to the memory creation unit 30 and is
When the system clock generator 30 is reset
Also, it is input from the oscillator 50 by the mode discrimination signal.
The generated oscillation frequency signal is frequency-divided to a predetermined frequency. Control pad
A write enable signal and a system
A reset signal is input, and the circuit
32 is reset and the write signal (W)
Output from the unit 32. Also, a write address generation circuit section
36 receives a system reset signal and a control signal.
Address is reset by the reset signal
Along with the direction information determined based on the mode command signal.
The write address is incremented by the corresponding control signal.
Or decremented. Similarly, the read address
A system reset signal and a control signal are supplied to the generation circuit section 40.
Is input and the read address is incremented or decremented.
Be incremented. The analog output from the D / A converter 44
The audio signal is supplied to the low-pass filter 52 and the buffer 18.
The signal is input to the changeover switch 20 via c. Switch
The analog audio signal output from the
4 and output via the line amplifier 56. Also,
The system microcomputer 46 is designated by the key input signal.
Based on the playback speed and playback direction information
A predetermined switching signal is output to filter 52. Referring to FIG. 3, video tape recorder 1
0 when N (N is an integer) multiple speed playback mode
The processing operation of the microcomputer 46 will be described. First,
In step S1, the video tape recorder 10 reproduces
Determine if it is in a state. When in playback mode,
In step S3, the playback mode (tape speed)
Standard (SP) mode or long (EP)
Determine if the mode is set. Playback mode is standard (SP) mode
When the key is pressed, the key is input in step S5.
Playback speed and playback direction information are double speed playback,
Image, 5x speed playback, and 5x reverse playback
Determine if If the playback mode is double speed playback,
Then, the system microcomputer 46 proceeds to step S9.
And for the low-pass filter 52, Q1= 1, QTwo
= 0, QThree= 0 is output. Playback mode is quiet
When it is determined that the image is a still image, in step S11,
Q1= 1, QTwo= 0, QThree= 0 is output.
If it is determined that the playback mode is 5 × speed mode,
In S13, Q1= 1, QTwo= 1, QThree= 0 switching
Output a signal. Determined to be 5x reverse playback mode
At step S15, Q1= 1, QTwo= 1
QThree= 0 is output. On the other hand, in step S3, the reproduction mode
Is determined to be in the long time (EP) mode, step S7
, Keyed playback speed and playback direction information
Is 2x speed playback, still image, 9x speed playback and 9x speed reverse playback
Determine which of the raw modes is specified. Soshi
The system microcomputer 4 when in the double speed playback mode.
6 is the low-pass filter 52 in step S17.
For Q1= 1, Q Two= 0, QThree= 0 switching signal
Output. If it is determined that the image is still,
In S19, Q1= 1, QTwo= 0, QThree= 0 switching
Output a signal. If the playback speed is 9x,
In S21, Q1= 1, QTwo= 1, Q Three= 1 switching
The same applies when a signal is output and 9x speed reverse playback is determined.
And Q1= Q Two= QThree= 1 switching signal is low pass fill
Output to the data 52. As described above, the system microcomputer 46
Is based on keyed playback speed and playback direction information.
Switching signal to the low-pass filter 52 shown in FIG.
Q1, Q Two, QThreeIs entered. In the above example,
In 2x speed playback and still image playback, the normal playback mode
The same switching signal as that of the first mode is output. For example, recording mode
Is the standard (SP) mode and the playback speed at which the key is input
When the information is in double speed playback or still image mode,
As described above in 3, the system microcomputer 46 sends the Q1=
1, QTwo= QThree= 0 is output and the low-pass
The filter 52 is, for example, 7.5 (= 15.7 / 2) kHz.
The cutoff frequency is set to z. Also, recording mode
Is the standard (SP) mode, and the playback speed and playback direction
If the information is in 5x speed playback or 5x speed reverse playback mode
System microcomputer 461= QTwo= 1, QThree= 0
And outputs a switching signal of the low-pass filter
52 is, for example, a 3.2 (= 15.7 / 5) kHz
Switch to toe-off frequency. Recording mode is long (E
P) mode, and playback speed and playback direction information
When playback is 9x speed playback or 9x speed reverse playback,
Q from the microcomputer 461= QTwo= QThreeSwitching signal of = 1
And the low-pass filter 52 outputs, for example,
1.7 (= 15.7 / 9) kHz cutoff frequency
Is set. That is, when a key input signal specifies
Output from the system microcomputer 46 according to the playback mode
Switching signal Q1, QTwo, QThreeBy low pass
The cut-off frequency of the filter 52 is
Switch to frequency. Therefore, any playback mode
In the playback system, for example,
The input horizontal frequency signal is applied by a low-pass filter 52.
The signal is output as noise.
And not.

【図面の簡単な説明】 【図1】この発明の一実施例を示すブロック図である。 【図2】図1実施例において、一例として、5倍速再生
のメモリ書込/読出動作を示すタイミング図である。 【図3】図1実施例の動作の一部を示すフロー図であ
る。 【図4】図1実施例のローパスフィルタを示す回路図で
ある。 【図5】従来技術を示すブロック図である。 【符号の説明】 10 …ビデオテープレコーダ 26 …A/D変換部 30 …システムクロック作成部 32 …制御パルス発生回路部 34 …メモリ 36 …書込アドレス発生回路部 40 …読出アドレス発生回路部 44 …D/A変換部 46 …システムマイコン 52 …ローパスフィルタ
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing one embodiment of the present invention. FIG. 2 is a timing chart showing, as an example, a memory write / read operation at 5 × speed reproduction in the embodiment of FIG. 1; FIG. 3 is a flowchart showing a part of the operation of the embodiment in FIG. 1; FIG. 4 is a circuit diagram showing a low-pass filter of the embodiment in FIG. FIG. 5 is a block diagram showing a conventional technique. [Description of Signs] 10 video tape recorder 26 A / D converter 30 system clock generator 32 control pulse generator 34 memory 36 write address generator 40 read address generator 44 D / A converter 46: system microcomputer 52: low-pass filter

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平5−292469(JP,A) 特開 平7−147057(JP,A) 特開 昭60−125967(JP,A) 特開 平2−128303(JP,A) 実開 平3−49604(JP,U) 実開 平2−123762(JP,U) 実開 昭62−118298(JP,U) 特公 平3−5597(JP,B2) (58)調査した分野(Int.Cl.7,DB名) G11B 20/00 - 20/02 G11B 5/027 H04N 5/782 - 5/783 H04N 5/91 - 5/94 ──────────────────────────────────────────────────続 き Continuation of the front page (56) References JP-A-5-292469 (JP, A) JP-A-7-147057 (JP, A) JP-A-60-125967 (JP, A) JP-A-2- 128303 (JP, A) Japanese Utility Model Hei 3-49604 (JP, U) Japanese Utility Model Utility Model 2-123762 (JP, U) Japanese Utility Model Utility Model Application No. Sho 62-118298 (JP, U) Japanese Patent Publication No. Hei 3-5597 (JP, B2) (58) Field surveyed (Int.Cl. 7 , DB name) G11B 20/00-20/02 G11B 5/027 H04N 5/782-5/783 H04N 5/91-5/94

Claims (1)

(57)【特許請求の範囲】 【請求項1】記録媒体を記録時の約N(ただしNは整
数)倍の速度で再生するN倍速再生時において、オーデ
ィオヘッドからの音声信号を基準クロックのN倍のサン
プリングクロックに従ってA/D変換器で変換し、その
音声信号データを所定書込速度でメモリに書き込み、メ
モリから書込速度の1/N倍で読み出した後、D/A変
換器ならびにローパスフィルタを介して音声信号を出力
するビデオテープレコーダにおいて、 前記書込速度の1/N倍での読み出し時に前記ローパス
フィルタのカットオフ周波数を前記基準クロックの1/
N倍に変化させるようにしたことを特徴とする、ビデオ
テープレコーダ。
(57) [Claim 1] At the time of N-times speed reproduction for reproducing a recording medium at a speed of about N times (where N is an integer) times at the time of recording, an audio signal from an audio head is used as a reference clock. N times the sun
The audio signal data is converted by an A / D converter in accordance with the pulling clock , and the audio signal data is written to the memory at a predetermined writing speed, and is read from the memory at 1 / N times the writing speed. in a video tape recorder for outputting an audio signal through the writing speed of 1 / N times the cutoff frequency of the low pass filter when reading the reference clock 1 /
A video tape recorder characterized in that it is changed by N times.
JP16732395A 1995-07-03 1995-07-03 Video tape recorder Expired - Fee Related JP3416340B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16732395A JP3416340B2 (en) 1995-07-03 1995-07-03 Video tape recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16732395A JP3416340B2 (en) 1995-07-03 1995-07-03 Video tape recorder

Publications (2)

Publication Number Publication Date
JPH0922564A JPH0922564A (en) 1997-01-21
JP3416340B2 true JP3416340B2 (en) 2003-06-16

Family

ID=15847625

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16732395A Expired - Fee Related JP3416340B2 (en) 1995-07-03 1995-07-03 Video tape recorder

Country Status (1)

Country Link
JP (1) JP3416340B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007013534A (en) * 2005-06-30 2007-01-18 Fujitsu Ten Ltd Video signal processing method and multiview display

Also Published As

Publication number Publication date
JPH0922564A (en) 1997-01-21

Similar Documents

Publication Publication Date Title
JPH10322651A (en) Reproducing device, recorder and recording medium
JP3548245B2 (en) Information recording / reproducing device, information reproducing device, and information reproducing method
JP3416340B2 (en) Video tape recorder
JPH0748281B2 (en) Magnetic tape recording / playback device
JP2693809B2 (en) Image recording and playback device
JP2685901B2 (en) Digital signal processing equipment
JPH05216487A (en) 'karaoke' @(3754/24)singing with recorded accompaniment) device
KR960000445B1 (en) Magnetic recording/reproducing apparatus
JP3316344B2 (en) Audio signal playback device
JP3332667B2 (en) Video tape recorder
JP3316340B2 (en) Video tape recorder
JPH0675339B2 (en) Magnetic tape recording / playback device
JP3431402B2 (en) Digital information reproducing apparatus and digital information recording / reproducing apparatus
JP3474971B2 (en) Video tape recorder
JP3526725B2 (en) Recording / playback device
JPH07147057A (en) Video tape recorder
JP2678063B2 (en) Digital signal processing equipment
JPS63317979A (en) Sound signal correcting device
JPH0233326Y2 (en)
JP3039227B2 (en) Digital audio signal playback device
JP2675457B2 (en) Information playback device
JP2735624B2 (en) Digital audio recording and playback device
JP2696800B2 (en) Video signal control device
KR930001700B1 (en) Apparatus for reproducing audio signal
JP3603307B2 (en) Audio signal playback device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030225

LAPS Cancellation because of no payment of annual fees