JP3330488B2 - Image data transmission method - Google Patents

Image data transmission method

Info

Publication number
JP3330488B2
JP3330488B2 JP06687696A JP6687696A JP3330488B2 JP 3330488 B2 JP3330488 B2 JP 3330488B2 JP 06687696 A JP06687696 A JP 06687696A JP 6687696 A JP6687696 A JP 6687696A JP 3330488 B2 JP3330488 B2 JP 3330488B2
Authority
JP
Japan
Prior art keywords
image data
bits
subsets
divided
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP06687696A
Other languages
Japanese (ja)
Other versions
JPH09258686A (en
Inventor
直 江藤
幹雄 橋本
久夫 岡田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP06687696A priority Critical patent/JP3330488B2/en
Publication of JPH09258686A publication Critical patent/JPH09258686A/en
Application granted granted Critical
Publication of JP3330488B2 publication Critical patent/JP3330488B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、例えば液晶表示装
置、プラズマ表示装置、EL表示装置、電界効果型表示
装置(FED)等の平面型表示装置へデジタルの画像デ
ータを送信する画像データ伝送方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image data transmission method for transmitting digital image data to a flat display such as a liquid crystal display, a plasma display, an EL display, and a field effect display (FED). About.

【0002】[0002]

【従来の技術】上述した表示装置へのデジタル画像デー
タの送信は、従来、電子計算機等の主機から2値のデジ
タルデータを直接伝送する方法が一般的に行われてい
る。そのデータ送信については、たとえば、従来におい
て最も一般的であったVGA型の表示装置を例に挙げる
と、1画像データの転送時間は約40nsecであり、
画像データに同期した約25MHzの転送クロックが画
像データと並列に主機から表示装置へ送られている。
2. Description of the Related Art Conventionally, digital image data is transmitted to a display device by a method of directly transmitting binary digital data from a main machine such as an electronic computer. Regarding the data transmission, for example, in the case of a VGA type display device which has been most common in the past, the transfer time of one image data is about 40 nsec.
A transfer clock of about 25 MHz synchronized with the image data is sent from the main unit to the display device in parallel with the image data.

【0003】図13は、その伝送方法におけるタイミン
グ図の例を示す。図中のDataで示した波形は画像デ
ータを示しており、赤青緑の各画像データを一括してこ
のように表している。尚、各画像データは複数のビット
で構成されているため、例えば画像データが8ビットの
場合には、8×3本、計24本の線路を用いて画像デー
タが伝送されている。
FIG. 13 shows an example of a timing chart in the transmission method. The waveform indicated by Data in the drawing indicates image data, and the red, green, and green image data are collectively represented in this manner. Since each image data is composed of a plurality of bits, for example, when the image data is 8 bits, the image data is transmitted using a total of 24 lines of 8 × 3 lines.

【0004】[0004]

【発明が解決しようとする課題】ところで、最近Mic
rosoft社のMS−Windowsの急速な普及に
伴って表示装置の高精細化が進展し、陰極線管を用いた
表示装置においては既にXGAからSXGAの表示が一
般化しつつある。このような高精細化への要求は、平面
型表示装置においても強く求められ、例えば液晶表示装
置においても、従来のVGAからSVGAへ、更にはよ
り高精細なXGA、SXGAへ移行しつつある状況にあ
る。
By the way, recently, Mic
With the rapid spread of Microsoft's MS-Windows, display devices have become higher in definition, and display from XGA to SXGA has already become common in display devices using cathode ray tubes. Such a demand for higher definition is strongly demanded also in a flat display device. For example, in a liquid crystal display device, there is a transition from conventional VGA to SVGA, and further to higher definition XGA and SXGA. It is in.

【0005】しかるに表示装置が高精細化するに伴っ
て、画像データの転送速度の高速化が要求される。例え
ば、XGAの場合には約60MHz、SXGAの場合に
は約100MHzという高速な転送クロックが必要とな
る。
[0005] However, as the definition of a display device becomes higher, the transfer speed of image data must be increased. For example, a high-speed transfer clock of about 60 MHz for XGA and about 100 MHz for SXGA is required.

【0006】このように高速で2値のデジタルからなる
画像データを送信すると、不要輻射と呼ばれる電磁障害
が発生するため、公的に決められた規格内に不要輻射を
抑えるための技術の確立が要望されている。
[0006] Transmission of binary digital image data at such a high speed causes electromagnetic interference called unnecessary radiation. Therefore, a technique for suppressing unnecessary radiation within officially determined standards has been established. Requested.

【0007】そこで、この不要輻射の問題を解決するた
めに、次の2つの方法が提案されている。その一つは、
液晶表示装置の周囲にフェライトを装着することによ
り、装置外への不要輻射の電磁波の漏洩を抑えるという
方法である(特開平7−92450号)。他の一つは、
液晶表示装置内に広い面積の金属板を備え、これをプリ
ント基板のグラウンドラインと電気的に接続すること
で、不要輻射を抑制する方法である(特開平6−828
03号)。
In order to solve the problem of the unnecessary radiation, the following two methods have been proposed. One of them is
A method of mounting a ferrite around a liquid crystal display device to suppress leakage of unnecessary radiation electromagnetic waves to the outside of the device (Japanese Patent Laid-Open No. 7-92450). The other one is
This is a method in which a metal plate having a large area is provided in a liquid crystal display device, and this is electrically connected to a ground line of a printed circuit board to suppress unnecessary radiation (Japanese Patent Laid-Open No. 6-828).
03).

【0008】しかしながら、上記のような方法では、表
示装置の高精細化に伴った不要輻射を抑えるための手段
としては充分ではなく、更なる改良の余地が残されてい
た。
However, the above-mentioned method is not sufficient as a means for suppressing unnecessary radiation accompanying a high definition display device, and leaves room for further improvement.

【0009】本発明は、このような従来技術の課題を解
決すべくなされたものであり、不要輻射を大幅に抑える
ことができる画像データ転送方法を提供することを目的
とする。
SUMMARY OF THE INVENTION The present invention has been made to solve such problems of the prior art, and has as its object to provide an image data transfer method capable of greatly suppressing unnecessary radiation.

【0010】[0010]

【課題を解決するための手段】本発明の画像データ伝送
方法は、表示装置へデジタルの画像データを伝送する方
法であって、それぞれがnビット(nは6以上の整数)
のR、G、Bの画像データを、これらの画像データを構
成する全てのビットを元とする1つ集合とみなして、そ
の集合を、nビットより少ないビット数からなる複数の
部分集合に分割し、分割された各部分集合を各々多値信
号に変換し、変換された各部分集合毎の多値信号を別々
の線路を経由して該表示装置へ伝送し、そのことにより
上記目的が達成される。
An image data transmission method according to the present invention is a method for transmitting digital image data to a display device, each of which has n bits (n is an integer of 6 or more).
Of R, G, the image data of B, and regarded one set and that the original all bits constituting these image data, its
Is divided into a plurality of subsets each having a smaller number of bits than n bits , each of the divided subsets is converted into a multi-level signal, and the converted multi-level signal for each subset is converted into a separate line. To the display device via the PC, thereby achieving the above object.

【0011】本発明の画像データ伝送方法は、表示装置
へデジタルの画像データを伝送する方法であって、それ
ぞれがnビット(nは6以上の整数)のR、G、Bの画
像データと、これらの画像データに連続するとともにそ
れぞれがnビット(nは6以上の整数)のR、G、Bの
画像データとを、これらの画像データを構成する全ての
ビットを元とする1つの集合とみなして、その集合を、
nビットより少ないビット数からなる複数の部分集合に
分割し、分割された各部分集合を各々多値信号に変換
し、変換された各部分集合毎の多値信号を別々の線路を
経由して該表示装置へ伝送し、そのことにより上記目的
が達成される。
[0011] Image data transmission method of the present invention is a method of transmitting digital image data to the display device, it
Each of n-bit (n is an integer of 6 or more) R, G, and B images
Image data, and continuous with and
Each of n bits (n is an integer of 6 or more) of R, G, and B
Image data and all of the image data
Considering one set based on bits, the set is
It is divided into a plurality of subsets each having a smaller number of bits than n bits , each of the divided subsets is converted into a multi-level signal, and the converted multi-level signal for each subset is transmitted via a separate line. The transmission to the display device achieves the above object.

【0012】また、本発明の画像データ伝送方法は、表
示装置へデジタルの画像データを伝送する方法であっ
て、nビット(nは6以上の整数)からなる1つの画像
データを、該画像データを構成する全てのビットを元と
する1つの集合とみなして、下位ビットと、該下位ビッ
トよりもビット数が少ない上位ビットとの部分集合に分
割し、分割された各部分集合を各々多値信号に変換し、
変換された各部分集合毎の多値信号を別々の線路を経由
して該表示装置へ伝送し、そのことにより上記目的が達
成される。
The image data transmitting method according to the present invention is a method for transmitting digital image data to a display device, wherein one image data composed of n bits (n is an integer of 6 or more) is transmitted to the display device. Is regarded as one set based on all the bits constituting the sub-bits, and is divided into a subset of lower bits and an upper bit having a smaller number of bits than the lower bits, and each of the divided subsets is multi-valued. Convert it to a signal,
The converted multi-level signals for each subset are transmitted to the display device via separate lines, thereby achieving the above object.

【0013】前記複数の部分集合に制御信号が含まれて
いてもよい。
[0013] The plurality of subsets may include a control signal.

【0014】[0014]

【0015】上述の本発明の画像データ伝送方法におい
て、前記部分集合への分割を、前記元の全てが分割され
る部分集合のいずれか1つに含まれるように行うように
してもよい。また、前記複数の部分集合に分割すると共
に多値信号に変換して前記線路を経由し表示装置に伝送
するまでの期間を1周期とするクロック信号を、該線路
とは別の線路を介して伝送するようにしてもよい。
In the above-described image data transmission method of the present invention, the division into the subsets may be performed such that all of the elements are included in any one of the divided subsets. Further, a clock signal having a period of one cycle until the signal is divided into the plurality of subsets and converted to a multi-level signal and transmitted to the display device via the line is transmitted via a line different from the line. You may make it transmit.

【0016】以下に、本発明の作用につき説明する。The operation of the present invention will be described below.

【0017】本発明では、デジタルからなる1つ又は複
数の画像データを、それぞれのビットを元とする集合と
して捉える。そのことにより、各画像データ間の境界が
取り払われ、自由に部分集合に分割することができる。
また、分割された部分集合の各元を2進数の係数と見な
して多値に対応づけることで、各部分集合のそれぞれを
多値信号に変換することができる。多値信号は各部分集
合ごとに設けた線路によって表示装置に伝送される。
In the present invention, one or a plurality of digital image data is regarded as a set based on each bit. As a result, the boundaries between the image data are removed, and the image data can be freely divided into subsets.
Also, each element of each of the divided subsets can be converted to a multi-level signal by regarding each element of the divided subset as a binary coefficient and associating it with a multi-level signal. The multilevel signal is transmitted to the display device by a line provided for each subset.

【0018】このとき、多値信号を、例えば1V以下の
振幅の信号とすることで、大幅に不要輻射を減らすこと
ができる。更に、部分集合の各元を複数の画素にわたる
ビットから構成することで、複数の画素のビットをクロ
ックの1周期で送ることができる。これにより、画像デ
ータの転送速度を遅くすることができ、大幅に不要輻射
を低減できることになる。
At this time, by setting the multilevel signal to a signal having an amplitude of, for example, 1 V or less, unnecessary radiation can be greatly reduced. Further, by configuring each element of the subset from bits covering a plurality of pixels, bits of a plurality of pixels can be transmitted in one cycle of a clock. As a result, the transfer speed of image data can be reduced, and unnecessary radiation can be greatly reduced.

【0019】一方、受信側では、受信した多値信号をま
ず元の部分集合に復元する。各部分集合の復元により元
の集合のすべての元を復元でき、更に元のデジタルの画
像データを復元することが可能となる。
On the receiving side, the received multi-level signal is first restored to the original subset. By restoring each subset, all elements of the original set can be restored, and the original digital image data can be restored.

【0020】[0020]

【発明の実施の形態】まず、本発明の基本的概念を説明
する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS First, the basic concept of the present invention will be described.

【0021】図1は、本発明の基本的概念を説明するた
めの図である。尚、図では説明を容易にすべく、画像デ
ータとして4ビットを例に挙げている。
FIG. 1 is a diagram for explaining the basic concept of the present invention. In the figure, 4 bits are taken as an example of image data for easy explanation.

【0022】図1(a)に示すD1、D2、D3および
D4がデジタルからなる4つの画像データである。ま
た、各画像データD1、D2、D3およびD4は4つの
ビットデータから構成されている。
D1, D2, D3 and D4 shown in FIG. 1A are four digital image data. Each of the image data D1, D2, D3 and D4 is composed of four bit data.

【0023】この画像データを、図1(b)に示すよう
に1つの集合Dと見なす。尚、画像データD1、D2、
D3およびD4は、ここでは連続した4つの画素に関す
る画像データであるものとする。
This image data is regarded as one set D as shown in FIG. Note that the image data D1, D2,
Here, D3 and D4 are assumed to be image data relating to four consecutive pixels.

【0024】そして、図1(b)の集合Dを、図1
(c)に示すように、それぞれ図示の元を持つ4つの部
分集合Δ1、Δ2、Δ3およびΔ4に分割する。この分
割された各部分集合Δ1、Δ2、Δ3およびΔ4を、図
2に示すように、各部分集合毎に別に設けられた多値変
換回路1a、1b、1c、1dに入力し、同様に別々に
設けられた伝送線路L1、L2、L3、L4を経由して
表示装置10へ伝送する。尚、図2中のMCKは、部分
集合を1回送信するタイミングを付与するためのクロッ
ク信号である。
Then, the set D in FIG.
As shown in (c), it is divided into four subsets Δ1, Δ2, Δ3 and Δ4 each having the elements shown in the figure. Each of the divided subsets Δ1, Δ2, Δ3, and Δ4 is input to multi-value conversion circuits 1a, 1b, 1c, and 1d separately provided for each subset as shown in FIG. Is transmitted to the display device 10 via the transmission lines L1, L2, L3, L4 provided in the. Note that MCK in FIG. 2 is a clock signal for giving a timing for transmitting the subset once.

【0025】一方、表示装置では、前記クロック信号M
CKに基づいて多値信号を多値変換回路1a、1b、1
c、1dから取り込み、逆多値変換回路11a、11
b、11c、11dによって元の部分集合Δ1、Δ2、
Δ3、Δ4を復元する。更に、図示しない逆集合変換回
路によって元の画像データDl、D2、D3、D4に復
元する。
On the other hand, in the display device, the clock signal M
Based on CK, multi-level signals are converted to multi-level conversion circuits 1a, 1b, 1
c, 1d, inverse multi-valued conversion circuits 11a, 11
b, 11c, 11d, the original subsets Δ1, Δ2,
Restore Δ3 and Δ4. Further, the original image data D1, D2, D3, and D4 are restored by an inverse set conversion circuit (not shown).

【0026】図3は、この間におけるデータ処理のタイ
ミング図を示す。T1で入力した画像データを、T2で
部分集合に分割して多値信号に変換し、伝送線路を経由
して表示装置へ転送する。そして、T3で、表示装置に
おいて多値信号を逆変換して元の画像データに戻す。ま
た、次の画像データに関し、T2で入力した画像データ
を、T3で部分集合に分割して多値信号に変換し、伝送
線路を経由して表示装置へ転送する。そして、T4で、
表示装置において多値信号を逆変換して元の画像データ
に戻す。以下、このことを繰り返して、総ての画像デー
タを処理する。
FIG. 3 is a timing chart of data processing during this time. The image data input at T1 is divided into subsets at T2, converted into multi-level signals, and transferred to a display device via a transmission line. Then, at T3, the multi-level signal is inversely transformed in the display device to return to the original image data. Further, regarding the next image data, the image data input at T2 is divided into subsets at T3, converted into multi-valued signals, and transferred to the display device via the transmission line. And at T4,
In the display device, the multi-valued signal is inversely converted to return to the original image data. Hereinafter, this is repeated to process all image data.

【0027】この図より理解されるように、本実施形態
による場合には、多値信号を伝送する際のクロックMC
Kは、元のクロックCKの1/4の周波数にすることが
できる。その周波数の低減によって不要輻射は大幅に低
減される。更に、多値信号を、例えば1V以下の振幅の
信号にすることにより、更に大幅な不要輻射の低減が実
現できる。
As can be understood from this figure, in the case of the present embodiment, the clock MC for transmitting the multilevel signal is used.
K can be 1/4 the frequency of the original clock CK. Unwanted radiation is greatly reduced by reducing the frequency. Further, by converting the multilevel signal into a signal having an amplitude of, for example, 1 V or less, it is possible to further reduce unnecessary radiation.

【0028】なお、本発明以外に、多種のデジタルデー
タを多値データに変換して一本の伝送路で伝送する方法
(特開平6−120929号)や、デジタルデータを上
位下位ビットに分けて液晶駆動装置に送信してデータ保
持回路により元のデータに戻す伝送方法(特開平6−9
5618号)が提案されている。しかしながら、前者の
特開平6−120929号には、本発明のようにデジタ
ルからなる1つ又は複数の画像データをビットを元とす
る集合とみなし、複数の部分集合に分割するという概念
については記載されていない。
In addition to the present invention, a method of converting various kinds of digital data into multi-valued data and transmitting the converted data through one transmission line (Japanese Patent Laid-Open No. 6-120929), or dividing digital data into upper and lower bits A transmission method for transmitting data to a liquid crystal driving device and returning the data to the original data by a data holding circuit
No. 5618) has been proposed. However, the former Japanese Patent Application Laid-Open No. 6-120929 describes the concept that one or a plurality of digital image data is regarded as a set based on bits and divided into a plurality of subsets as in the present invention. It has not been.

【0029】また、後者の特開平6−95618号は、
デジタルからなる画像データを上位ビットと下位ビット
に分けて液晶駆動装置に送信してデータ保持回路により
元の画像データに戻す際に、クロックの立ち上がりとク
ロックの立ち下がりでデータを保持しており、立ち上が
りのみで保持する場合よりクロック周波数を下げること
ができるよう構成されている。したがって、このように
デジタルの画像データを上位ビットと下位ビットに分け
て送信するという概念は、一見すると本発明に似ている
ように思えるが、本発明は別に上位ビットと下位ビット
に分けることを前提にしているのではなく、デジタルか
らなる1つ又は複数の画像データをビットを元する集合
と見なして複数の部分集合に分割して、部分集合ごとに
多値信号に変換し、多値信号を各部分集合ごとに設けた
線路によって表示装置に伝送するという技術であり異な
っている。また、クロック周波数を下げることができる
ことについても、本発明は連続した複数の画像データ
を、ある期間に同時に処理することにより下げることが
できるのであって、その起因としていることは全く異な
っている。
The latter JP-A-6-95618 discloses that
When digital image data is divided into upper bits and lower bits and transmitted to the liquid crystal driving device and returned to the original image data by the data holding circuit, the data is held at the rising edge of the clock and the falling edge of the clock, The configuration is such that the clock frequency can be lowered as compared with the case where the signal is held only at the rising edge. Therefore, the concept of transmitting digital image data by dividing it into high-order bits and low-order bits seems at first glance to be similar to the present invention, but the present invention separates upper-order bits and lower-order bits separately. Rather than presuppose, one or a plurality of digital image data is regarded as a set based on bits, divided into a plurality of subsets, and converted into a multi-level signal for each subset. Is transmitted to a display device by a line provided for each subset. The present invention can also lower the clock frequency by simultaneously processing a plurality of continuous image data in a certain period, which is completely different from that.

【0030】次に、本発明の実施形態をより詳細に説明
する。
Next, embodiments of the present invention will be described in more detail.

【0031】(実施形態1)図4に、本発明の実施形態
1を示す。
(Embodiment 1) FIG. 4 shows Embodiment 1 of the present invention.

【0032】本実施形態では、図4(a)に示す8ビッ
トからなる1つの画像データを、図4(b)に示すよう
に上位4ビット(d4、d5、d6、d7)と下位4ビット
(d0、d1、d2、d3)との2つの部分集合に分割して
いる。また、多値変換回路としては4ビットのデジタル
/アナログ変換回路2a、2bを用い、受信側の逆多値
変換回路としてはアナログ/デジタル変換回路12a、
12bを用いている。
In this embodiment, one image data consisting of 8 bits shown in FIG. 4A is converted into upper 4 bits (d 4 , d 5 , d 6 , d 7 ) as shown in FIG. 4B. And the lower four bits (d 0 , d 1 , d 2 , d 3 ). Also, 4-bit digital / analog conversion circuits 2a and 2b are used as the multi-value conversion circuit, and the analog / digital conversion circuit 12a and the
12b is used.

【0033】本実施形態では、連続した複数の画像デー
タを同時に処理していないため、画像データを転送する
ためのクロック周波数は小さくならないが、伝送線路が
2本で済むという長所を有している(デジタルのままだ
と伝送路は8本必要となる)。また、デジタル/アナロ
グ変換回路2a、2bにより変換された多値信号である
アナログ信号の振幅を、例えば0.6Vp−p程度とす
ることで、大幅に不要輻射が減少される。
In this embodiment, since a plurality of continuous image data are not processed at the same time, the clock frequency for transferring the image data is not reduced, but there is an advantage that only two transmission lines are required. (If it is digital, eight transmission lines are required.) In addition, by setting the amplitude of the analog signal, which is a multi-level signal converted by the digital / analog conversion circuits 2a and 2b, to, for example, about 0.6 Vp-p, unnecessary radiation is greatly reduced.

【0034】次に、本実施形態において、部分集合に分
割することによって得られる利点を説明する。
Next, in this embodiment, advantages obtained by dividing into subsets will be described.

【0035】本発明を実施するに際して、図4に示すデ
ジタル/アナログ変換回路2a、2bやアナログ/デジ
タル変換回路12a、12bは如何なる構造の物を使用
しても差しつかえない。しかし、如何なる構造の変換回
路でも4ビットと8ビットではその困難さがまるで異な
る。たとえば最大振幅を同一とすれば、8ビットの多値
信号は256の電圧値に対応しなければならないが、4
ビットの場合には16の電圧値だけでよい。その結果、
図5に示すように、8ビットの場合には、4ビットの多
値信号の隣接電圧値の間を更に16等分した電圧値を必
要とするが、本実施形態のように8ビットを4ビットに
して処理するので必要とする電圧値の減少化を図れる。
In practicing the present invention, the digital / analog conversion circuits 2a and 2b and the analog / digital conversion circuits 12a and 12b shown in FIG. 4 may use any structure. However, the difficulty is completely different between 4-bit and 8-bit conversion circuits of any structure. For example, if the maximum amplitude is the same, an 8-bit multi-level signal must correspond to 256 voltage values,
In the case of bits, only 16 voltage values are required. as a result,
As shown in FIG. 5, in the case of 8 bits, a voltage value obtained by further dividing the adjacent voltage values of the 4-bit multilevel signal into 16 equal parts is required. Since the processing is performed in bits, the required voltage value can be reduced.

【0036】したがって、本実施形態では、構造の容易
な4ビットの変換回路を用いることで、構造の非常に難
しい8ビットの変換回路・逆変換回路が不要となる。実
際、高速な8ビットのデジタルアナログ変換回路や、変
換された256信号レベルを持ったアナログ信号の伝送
線路、受信したアナログ信号をデジタル信号に戻すアナ
ログデジタル変換回路などを実現することは容易なこと
ではない。本発明によって、実現容易で低消費電力の4
ビット変換回路に置き換えられる利点は極めて大きい。
Therefore, in the present embodiment, by using a 4-bit conversion circuit having a simple structure, an 8-bit conversion circuit / inverse conversion circuit having a very difficult structure becomes unnecessary. Actually, it is easy to realize a high-speed 8-bit digital-to-analog conversion circuit, a transmission line for converted analog signals having 256 signal levels, and an analog-to-digital conversion circuit for converting received analog signals into digital signals. is not. According to the present invention, an easy-to-implement and low-power consumption 4
The advantage of being replaced by a bit conversion circuit is extremely large.

【0037】尚、本実施形態をカラー表示装置に適用し
た場合は、赤、青、緑のそれぞれのデータに対して図に
示した回路を設ければよい。また、本実施形態では、集
合変換回路は、データの上位、下位のビットをそれぞれ
の変換回路に入力することが対応しており、また、アナ
ログデジタル変換回路の出力を元の8ビットのデータの
順序に並べることが逆集合変換回路に対応している。
When the present embodiment is applied to a color display device, the circuit shown in the figure may be provided for each data of red, blue and green. Further, in the present embodiment, the set conversion circuit corresponds to inputting the upper and lower bits of the data to the respective conversion circuits, and outputs the output of the analog-to-digital conversion circuit to the original 8-bit data. Arranging in order corresponds to the inverse set conversion circuit.

【0038】(実施形態2)図6に実施形態2を示す。(Second Embodiment) FIG. 6 shows a second embodiment.

【0039】本実施形態では、図6(a)に示す8ビッ
トからなる1つの画像データを、図6(b)に示すよう
に上位3ビット(d5、d6、d7)と下位5ビット
(d0、d1、d2、d3、d4)の部分集合に分割してい
る。このように分割したのは、上位ビットほど画像デー
タ中での重みが大きいため、誤りを生じた場合に大きく
色が変化してしまうのに対し、下位ビットは仮に誤りが
生じても色に対する影響は上位ビットより小さいからで
ある。
In this embodiment, one image data consisting of 8 bits shown in FIG. 6A is converted into upper 3 bits (d 5 , d 6 , d 7 ) and lower 5 bits as shown in FIG. 6B. It is divided into subsets of bits (d 0 , d 1 , d 2 , d 3 , d 4 ). The reason for this division is that the higher the bits, the greater the weight in the image data, and the color changes greatly when an error occurs, whereas the lower bits affect the color even if an error occurs. Is smaller than the upper bit.

【0040】そこで、本実施形態では、上位ビットより
なる部分集合の元の数を少なくして、雑音等による画像
データ送信の誤りを生じ難くしている。この場合におい
ても、多値信号を、例えば1V以下の振幅の信号にする
ことにより、大幅な不要輻射の低減が実現できる。
Therefore, in the present embodiment, the number of elements of the subset consisting of the higher-order bits is reduced so that an error in image data transmission due to noise or the like hardly occurs. Also in this case, by changing the multi-level signal into a signal having an amplitude of, for example, 1 V or less, a large reduction in unnecessary radiation can be realized.

【0041】(実施形態3)図7に実施形態3を示す。(Third Embodiment) FIG. 7 shows a third embodiment.

【0042】本実施形態では、図7(a)に示すよう
に、連続した2つの画像データD1、D2を、3つの部
分集合に分割して送信している。具体的には、画像デー
タD1はd10、d11、d12、d13、d14、d15の6ビッ
トからなり、画像データD2はd20、d21、d22
23、d24、d25の6ビットからなる。一方、部分集合
は、図7(b)に示すようにd10、d11、d12、d13
4ビットと、d14、d15、d20、d21の4ビットと、d
22、d23、d24、d25の4ビットとである。
In this embodiment, as shown in FIG. 7A, two continuous image data D1 and D2 are divided into three subsets and transmitted. Specifically, the image data D1 are six bits d 10, d 11, d 12 , d 13, d 14, d 15, the image data D2 is d 20, d 21, d 22 ,
It consists of 6 bits d 23 , d 24 and d 25 . On the other hand, the subset includes a 4-bit d 10, d 11, d 12 , d 13 as shown in FIG. 7 (b), and 4-bit d 14, d 15, d 20 , d 21, d
22 , d 23 , d 24 , and d 25 .

【0043】本実施形態による場合、図7(c)に示す
ように多値信号を伝送する際のクロックMCKの周波数
としては、元のクロックCKの周波数の2分の1になっ
ている。
In the case of the present embodiment, the frequency of the clock MCK at the time of transmitting the multi-level signal is half the frequency of the original clock CK as shown in FIG. 7C.

【0044】(実施形態4)図8に本実施形態4を示
す。
(Embodiment 4) FIG. 8 shows Embodiment 4 of the present invention.

【0045】本実施形態では、図8(a)に示すよう
に、6ビットからなる画像データR、G、Bを、図8
(b)に示すように6つの部分集合に分割して送信して
いる。具体的には、画像データRはr0、r1、r2
3、r4、r5の6ビット、画像データGはg0、g1
2、g3、g4、g5の6ビット、画像データBはb0
1、b2、b3、b4、b5の6ビットである。また、部
分集合は、r0、r1、r2の3ビット、r3、r4、r5
3ビット、g0、g1、g2の3ビット、g3、g4、g5
3ビット、b0、b1、b2の3ビット、b3、b4、b5
3ビットである。
In this embodiment, as shown in FIG. 8A, image data R, G, and B consisting of 6 bits are
As shown in (b), the data is divided into six subsets and transmitted. Specifically, the image data R is r 0 , r 1 , r 2 ,
6 bits of r 3 , r 4 , r 5 , and the image data G is g 0 , g 1 ,
6 bits of g 2 , g 3 , g 4 , g 5 , image data B is b 0 ,
b 1, a 6 bit b 2, b 3, b 4 , b 5. Also, the subsets are three bits of r 0 , r 1 , r 2 , three bits of r 3 , r 4 , r 5 , three bits of g 0 , g 1 , g 2 , g 3 , g 4 , g 5 , B 0 , b 1 , and b 2 , and b 3 , b 4 , and b 5 .

【0046】上述した6つに分割した部分集合を各々デ
ジタル/アナログ変換回路に入力して、同様に信号処理
を行っている。このようにしても、実施形態1と同様の
効果が得られる。
Each of the six divided subsets described above is input to a digital / analog conversion circuit to perform signal processing in the same manner. Even in this case, the same effect as in the first embodiment can be obtained.

【0047】なお、部分集合に分割する場合の仕方とし
ては、図9に示すようにしてもよい。図9においては、
部分集合は、図9(b)に示すようにr0、r1、r2
3の4ビット、r4、r5の2ビット、g0、g1、g2
3の4ビット、g4、g5の2ビット、b0、b1、b2
3の4ビット、b4、b5の2ビットとしている。
FIG. 9 shows a method for dividing the data into a subset. In FIG.
The subsets are r 0 , r 1 , r 2 ,
2 bits of 4 bits, r 4, r 5 of r 3, g 0, g 1 , g 2,
2 bits of 4-bit, g 4, g 5 of g 3, b 0, b 1 , b 2,
4 bit b 3, and a 2-bit b 4, b 5.

【0048】図9の場合は、多値信号に変換する場合
は、4ビットでは16階調の電圧を、2ビットでは4階
調の電圧を各々必要とする。
In the case of FIG. 9, when converting to a multi-level signal, a voltage of 16 gradations is required for 4 bits, and a voltage of 4 gradations is required for 2 bits.

【0049】更には、カラー表示の場合において、画像
データのビットを複数の部分集合に分割して送信すると
き、RGBの画像データごとに分けて行う必要はなく、
図10や図11に示すように、RGBの画像データを混
ぜて行うようにしてもよい。
Further, in the case of color display, when the bits of the image data are divided into a plurality of subsets and transmitted, it is not necessary to perform the division for each of the RGB image data.
As shown in FIGS. 10 and 11, RGB image data may be mixed.

【0050】図10においては、部分集合は、図10
(b)に示すようにr0、r1、r2、r3の4ビット、r
4、r5の2ビット、g0、g1の2ビット、g2、g3、g
4、g5の4ビット、b0、b1、b2、b3の4ビット、b
4、b5の2ビットとしている。また、b4、b5の2ビッ
トを1つのデジタル/アナログ変換回路に与え、それ以
外は4ビットとしてデジタル/アナログ変換回路に与え
ている。
In FIG. 10, the subset is
As shown in (b), four bits of r 0 , r 1 , r 2 , r 3 , r
4 , 2 bits of r 5 , 2 bits of g 0 , g 1 , g 2 , g 3 , g
4 , 4 bits of g 5 , 4 bits of b 0 , b 1 , b 2 , b 3 , b
4, and a 2-bit b 5. Also, two bits b 4 and b 5 are given to one digital / analog conversion circuit, and the other two bits are given to the digital / analog conversion circuit as 4 bits.

【0051】更に、図11に示す回路構成の場合は、図
11(b)に示すように、図10においてb4、b5の2
ビットを与えている1つのデジタル/アナログ変換回路
に、画像データ以外の制御信号A、Bを更に与えるよう
にしている。
Further, in the case of the circuit configuration shown in FIG. 11, as shown in FIG. 11B, two of b 4 and b 5 in FIG.
Control signals A and B other than image data are further supplied to one digital / analog conversion circuit that supplies bits.

【0052】上記制御信号A、Bは、デジタル信号であ
ればどんな信号でも構わない。その信号として、たとえ
ば白黒表示かカラー表示かの認識信号を使用する場合、
白黒表示のときはR、G、Bの画像データのうちの一
つ、たとえばRの画像データのみを伝送すればよく、残
りのG、Bの画像データに同じデータを使うことができ
るため、一つの画像データの伝送でよいこととなる。ま
た、上述した制御信号A、Bは、画像データを分割した
部分集合のいずれか1つまたは2つに含まれるように部
分集合を決定して、伝送するように行われる。なお、こ
こでは、画像データ以外のデータとして制御信号を例に
挙げて説明しているが、他のデータにおいても、その制
御信号の処理と同様に部分集合に分割して伝送すればよ
い。
The control signals A and B may be any digital signals. For example, when using a recognition signal for monochrome display or color display as the signal,
At the time of monochrome display, only one of the R, G, and B image data, for example, only the R image data needs to be transmitted, and the same data can be used for the remaining G, B image data. It is sufficient to transmit one image data. Further, the control signals A and B described above are determined such that a subset is included in any one or two of the subset obtained by dividing the image data, and transmitted. Here, a control signal is described as an example of data other than image data. However, other data may be divided into subsets and transmitted as in the processing of the control signal.

【0053】更に、上述した連続した3つの画像データ
R、G、Bが、図12(a)に示すように8ビットから
なる場合には、図12(b)に示すように各々8ビット
の画像データR、G、Bを4ビットの部分集合に分割し
てデジタル/アナログ変換回路に伝送すればよい。ある
いは、部分集合に分割する仕方や、分割した部分集合の
データをデジタル/アナログ変換回路に伝送する仕方に
ついては、上述した図9〜図11において説明したよう
に行ってもよい。
Further, when the above-mentioned three consecutive image data R, G, and B consist of 8 bits as shown in FIG. 12A, each of the image data has 8 bits as shown in FIG. 12B. The image data R, G, and B may be divided into 4-bit subsets and transmitted to the digital / analog conversion circuit. Alternatively, the method of dividing into the subsets and the method of transmitting the data of the divided subsets to the digital / analog conversion circuit may be performed as described with reference to FIGS.

【0054】なお、上述した各実施形態においては、2
値信号を多値信号への変換する場合やその逆に変換する
場合に、デジタル/アナログ変換回路やアナログ/デジ
タル変換回路を使用しているが、本発明はこれに限らな
い。たとえば、多値素子を用いてもよい。また、上述し
た実施形態以外にも、それを組み合わせたもの、たとえ
ば連続した画像データを同時に処理する際に、制御信号
が部分集合に含まれるものも考えられる。
In each of the above embodiments, 2
A digital / analog conversion circuit or an analog / digital conversion circuit is used to convert a value signal into a multi-valued signal and vice versa, but the present invention is not limited to this. For example, a multi-value element may be used. In addition to the above-described embodiment, a combination thereof, for example, a case where a control signal is included in a subset when simultaneously processing continuous image data may be considered.

【0055】[0055]

【発明の効果】以上詳述したように本発明による場合に
は、不要輻射を大幅に低減できる。また、画像データが
6ビットや8ビットのような高階調の場合でも、安価で
低消費電力のデジタル/アナログ変換回路やアナログ/
デジタル変換回路などを用いて多値信号によるデータ伝
送を可能とすることより、コスト削減と低消費電力化の
効果も大きい。
As described above in detail, according to the present invention, unnecessary radiation can be greatly reduced. Even when the image data has a high gradation such as 6 bits or 8 bits, a low cost and low power consumption digital / analog conversion circuit or analog /
By enabling data transmission by a multi-value signal using a digital conversion circuit or the like, the effects of cost reduction and low power consumption are great.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の基本的概念を説明するための図であ
る。
FIG. 1 is a diagram for explaining a basic concept of the present invention.

【図2】本発明の基本的概念を実現するための回路構成
図である。
FIG. 2 is a circuit configuration diagram for realizing the basic concept of the present invention.

【図3】本発明におけるデータ処理のタイミングを示す
図である。
FIG. 3 is a diagram showing the timing of data processing in the present invention.

【図4】本発明の実施形態1の画像データ伝送方法を説
明するための図である。
FIG. 4 is a diagram for explaining an image data transmission method according to the first embodiment of the present invention.

【図5】本発明の実施形態1の画像データ伝送方法を採
用する場合に得られる利点を説明するための図であり、
4ビットと8ビットの多値信号の電圧値幅を示す図であ
る。
FIG. 5 is a diagram for explaining advantages obtained when the image data transmission method according to the first embodiment of the present invention is adopted;
It is a figure which shows the voltage value width of a 4-bit and 8-bit multi-level signal.

【図6】本発明の実施形態2の画像データ伝送方法を説
明するための図である。
FIG. 6 is a diagram for explaining an image data transmission method according to a second embodiment of the present invention.

【図7】本発明の実施形態3の画像データ伝送方法を説
明するための図である。
FIG. 7 is a diagram for explaining an image data transmission method according to a third embodiment of the present invention.

【図8】本発明の実施形態4の画像データ伝送方法を説
明するための図である。
FIG. 8 is a diagram for explaining an image data transmission method according to a fourth embodiment of the present invention.

【図9】本発明の実施形態4の他の画像データ伝送方法
を説明するための図である。
FIG. 9 is a diagram for explaining another image data transmission method according to the fourth embodiment of the present invention.

【図10】本発明の実施形態4の更に他の画像データ伝
送方法を説明するための図である。
FIG. 10 is a diagram for explaining still another image data transmission method according to the fourth embodiment of the present invention.

【図11】本発明の実施形態4の更に他の画像データ伝
送方法を説明するための図である。
FIG. 11 is a diagram for explaining still another image data transmission method according to the fourth embodiment of the present invention.

【図12】本発明の実施形態4の更に他の画像データ伝
送方法を説明するための図である。
FIG. 12 is a diagram for explaining still another image data transmission method according to the fourth embodiment of the present invention.

【図13】従来の伝送方法におけるデータ処理のタイミ
ングを示す図である。
FIG. 13 is a diagram showing timing of data processing in a conventional transmission method.

【符号の説明】[Explanation of symbols]

D1、D2、D3、D4 画像データ Δ1、Δ2、Δ3およびΔ4 部分集合 1a、1b、1c、1d 多値変換回路 L1、L2、L3、L4 伝送線路 10 表示装置 MCK クロック信号 11a、11b、11c、11d 逆多値変換回路 D1, D2, D3, D4 Image data Δ1, Δ2, Δ3, and Δ4 Subsets 1a, 1b, 1c, 1d Multilevel conversion circuit L1, L2, L3, L4 Transmission line 10 Display device MCK Clock signal 11a, 11b, 11c, 11d inverse multi-level conversion circuit

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平6−266321(JP,A) 特開 平6−265845(JP,A) 特開 昭62−104355(JP,A) 登録実用新案3005113(JP,U) (58)調査した分野(Int.Cl.7,DB名) G09G 3/00 - 3/38 G09G 5/00 - 5/42 H04J 7/02 H04N 1/00 ──────────────────────────────────────────────────続 き Continuation of the front page (56) References JP-A-6-266321 (JP, A) JP-A-6-265845 (JP, A) JP-A-62-104355 (JP, A) Registered utility model 3005113 ( JP, U) (58) Fields investigated (Int. Cl. 7 , DB name) G09G 3/00-3/38 G09G 5/00-5/42 H04J 7/02 H04N 1/00

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 表示装置へデジタルの画像データを伝送
する方法であって、それぞれがnビット(nは6以上の
整数)のR、G、Bの画像データを、これらの画像デー
タを構成する全てのビットを元とする1つ集合とみなし
、その集合を、nビットより少ないビット数からなる
複数の部分集合に分割し、分割された各部分集合を各々
多値信号に変換し、変換された各部分集合毎の多値信号
を別々の線路を経由して該表示装置へ伝送する画像デー
タ伝送方法。
1. A method of transmitting digital image data to a display device, wherein each of the images has n bits (n is 6 or more)
R), G, and B image data of ( integer) are regarded as one set based on all the bits constituting the image data , and the set is composed of a bit number smaller than n bits. Image data to be divided into a plurality of subsets, each of the divided subsets to be converted into a multi-level signal, and the converted multi-level signals for each of the subsets to be transmitted to the display device via separate lines Transmission method.
【請求項2】 表示装置へデジタルの画像データを伝送
する方法であって、それぞれがnビット(nは6以上の
整数)のR、G、Bの画像データと、これらの画像デー
タに連続するとともにそれぞれがnビット(nは6以上
の整数)のR、G、Bの画像データとを、これらの画像
データを構成する全てのビットを元とする1つの集合と
みなして、その集合を、nビットより少ないビット数か
らなる複数の部分集合に分割し、分割された各部分集合
を各々多値信号に変換し、変換された各部分集合毎の多
値信号を別々の線路を経由して該表示装置へ伝送する画
像データ伝送方法。
2. A method for transmitting digital image data to a display device, wherein each of the data includes n bits (n is 6 or more).
(Integer) R, G, B image data and these image data
And n bits each (n is 6 or more)
, R, G, B image data
One set based on all the bits that make up the data
Consider the set to be less than n bits
Ranaru divided into a plurality of subsets, and converts each multi-level signal to each subset divided transmits the multilevel signal of each part each set which has been transformed via a separate line to the display device Image data transmission method.
【請求項3】 表示装置へデジタルの画像データを伝送
する方法であって、nビット(nは6以上の整数)から
なる1つの画像データを、該画像データを構成する全て
のビットを元とする1つの集合とみなして、下位ビット
と、該下位ビットよりもビット数が少ない上位ビットと
の部分集合に分割し、分割された各部分集合を各々多値
信号に変換し、変換された各部分集合毎の多値信号を別
々の線路を経由して該表示装置へ伝送する画像データ伝
送方法。
3. A method for transmitting digital image data to a display device, wherein one image data consisting of n bits (n is an integer of 6 or more) is converted based on all bits constituting the image data. Is divided into a subset of lower bits and upper bits having a smaller number of bits than the lower bits, and each of the divided subsets is converted into a multi-level signal, and each of the converted An image data transmission method for transmitting a multi-level signal for each subset to the display device via a separate line.
【請求項4】 前記複数の部分集合に制御信号が含まれ
ている請求項1〜3のいずれかに記載の画像データ伝送
方法。
4. The image data transmission method according to claim 1, wherein a control signal is included in said plurality of subsets.
【請求項5】 前記部分集合への分割を、前記元を構成
する全てのビットが分割された部分集合のビットのいず
れか1つに含まれるように行う請求項1〜4のいずれか
に記載の画像データ伝送方法。
5. The method according to claim 1, wherein the division into the subset is performed such that all bits constituting the element are included in any one of the bits of the divided subset. Image data transmission method.
JP06687696A 1996-03-22 1996-03-22 Image data transmission method Expired - Fee Related JP3330488B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP06687696A JP3330488B2 (en) 1996-03-22 1996-03-22 Image data transmission method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP06687696A JP3330488B2 (en) 1996-03-22 1996-03-22 Image data transmission method

Publications (2)

Publication Number Publication Date
JPH09258686A JPH09258686A (en) 1997-10-03
JP3330488B2 true JP3330488B2 (en) 2002-09-30

Family

ID=13328524

Family Applications (1)

Application Number Title Priority Date Filing Date
JP06687696A Expired - Fee Related JP3330488B2 (en) 1996-03-22 1996-03-22 Image data transmission method

Country Status (1)

Country Link
JP (1) JP3330488B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100277031B1 (en) 1998-02-25 2001-01-15 구본준 Superposition modulation method and apparatus
KR101147121B1 (en) 2005-11-21 2012-05-25 엘지디스플레이 주식회사 Apparatus and method for transmission data, apparatus and method for driving image display device using the same
US9648273B2 (en) 2012-09-21 2017-05-09 Panasonic Intellectual Property Management Co., Ltd. Transmission system for transmitting high-resolution video signal by performing multi-value transmission changing in amplitude direction

Also Published As

Publication number Publication date
JPH09258686A (en) 1997-10-03

Similar Documents

Publication Publication Date Title
JP4562225B2 (en) Flat panel display system, flat panel display image signal interface apparatus and method
US7227522B2 (en) Method of driving a liquid crystal display and driver circuit for driving a liquid crystal display
US8638285B2 (en) Image data transfer to cascade-connected display panel drivers
KR101222949B1 (en) A driving circuit of liquid crystal display device and a method for driving the same
EP0843300B1 (en) Display gradation controller for a passive liquid crystal display
KR101815895B1 (en) Data driver, display device, and data driving method
JP2005338763A (en) Display device
US5677704A (en) Display device driving method
JPH02245793A (en) Matrix display device
US5289565A (en) Methods and apparatus for CYMK-RGB RAMDAC
JP2005345721A (en) Display controller, electronic equipment, and image data supply method
JP3660273B2 (en) Display device
KR20090122433A (en) Modulation apparatus and image display apparatus
JP2012181500A (en) Video signal processing circuit, video signal processing method for use in processing circuit, and image display device
KR100855988B1 (en) Method and apparatus for executing random temporal/spatial dithering process and liquid crystal display device using the same
JP2002311880A (en) Picture display device
JP3330488B2 (en) Image data transmission method
KR100242665B1 (en) Color lcd driver with yuv to rgb converter
US6369825B1 (en) Method of transferring image data to reduce transitions of data
TWI410934B (en) Method for transmitting control signals and pixel data signals to source drives of anlcd
US6452591B1 (en) Method and apparatus for a data transmitter
JP3459890B2 (en) Initialization method of pseudo intermediate processing circuit
JP3347616B2 (en) Display device drive circuit
EP1488406B1 (en) Display of high quality pictures on a low performance display
JP3347570B2 (en) Image display method and apparatus, and data transmission method

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020709

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070719

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080719

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080719

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090719

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100719

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110719

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110719

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120719

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120719

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130719

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees