JP3298590B2 - Discharge lamp lighting circuit - Google Patents

Discharge lamp lighting circuit

Info

Publication number
JP3298590B2
JP3298590B2 JP06353991A JP6353991A JP3298590B2 JP 3298590 B2 JP3298590 B2 JP 3298590B2 JP 06353991 A JP06353991 A JP 06353991A JP 6353991 A JP6353991 A JP 6353991A JP 3298590 B2 JP3298590 B2 JP 3298590B2
Authority
JP
Japan
Prior art keywords
discharge lamp
circuit
pulse
series
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP06353991A
Other languages
Japanese (ja)
Other versions
JPH04298997A (en
Inventor
儀夫 高木
寛和 大武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Lighting and Technology Corp
Original Assignee
Toshiba Lighting and Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Lighting and Technology Corp filed Critical Toshiba Lighting and Technology Corp
Priority to JP06353991A priority Critical patent/JP3298590B2/en
Publication of JPH04298997A publication Critical patent/JPH04298997A/en
Application granted granted Critical
Publication of JP3298590B2 publication Critical patent/JP3298590B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps

Landscapes

  • Circuit Arrangements For Discharge Lamps (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、始動時にインバータ回
路の出力にパルスを重畳させて放電ランプを点灯させる
放電ランプ点灯回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a discharge lamp lighting circuit for lighting a discharge lamp by superimposing a pulse on the output of an inverter circuit at the time of starting.

【0002】[0002]

【従来の技術】従来、この種の始動時にインバータ回路
の出力にパルスを重畳させて放電ランプを点灯させる放
電ランプ点灯回路としては、たとえば特開昭62−71
195号公報に記載の構成が知られている。この特開昭
62−71195号公報には、それぞれ2つのスイッチ
素子が放電ランプを介して直列に接続された2つの直列
回路が形成されたフルブリッジ型のインバータ回路が記
載されている。そして、放電ランプの始動時に直列の2
つのスイッチ素子がオンしたときにインバータ回路の出
力にパルス発生回路のパルスを重畳させて、放電ランプ
を点灯始動させている。
2. Description of the Related Art Conventionally, a discharge lamp lighting circuit for lighting a discharge lamp by superimposing a pulse on the output of an inverter circuit at the time of this type of start is disclosed in , for example, Japanese Patent Application Laid-Open No. 62-71.
The configuration described in Japanese Patent Publication No. 195 is known. This Japanese patent
Japanese Patent Application Laid-Open No. 62-71195 discloses two switches.
Two series in which the elements are connected in series via a discharge lamp
A full-bridge type inverter circuit with a circuit
It is listed. And, second series of at the start of the discharge lamp
When one of the switch elements is turned on , the pulse of the pulse generation circuit is superimposed on the output of the inverter circuit to start lighting the discharge lamp.

【0003】[0003]

【発明が解決しようとする課題】しかしながら、上記
開平62−71195号公報に記載の構成の場合、フ
ブリッジ型のインバータ回路の直列回路が形成される2
つのスイッチ素子のいず れか一方がオンしていない状態
で、パルス発生回路がパルスを出力すると、このオンし
ていないスイッチ素子が好ましくない状態となることが
ある問題を有している。
The object of the invention is to be Solved However, the above-mentioned Japanese
In the structure described in Unexamined 62-71195, JP-2 series circuit of full Ruburijji type inverter circuit is formed
One of the state where one switch element, whichever is has not been turned on
When the pulse generator outputs a pulse,
Switch elements that are not
I have a problem.

【0004】本発明は、上記問題点に鑑みなされたもの
で、放電ランプの始動時にフルブリッジ型の直流変換回
路のスイッチング素子に悪影響を与えない放電ランプ点
灯回路を提供することを目的とする。
[0004] The present invention has been made in view of the above problems, a discharge lamp DC conversion times of the full bridge type at the start of the
It is an object of the present invention to provide a discharge lamp lighting circuit that does not adversely affect a switching element on a road .

【0005】[0005]

【課題を解決するための手段】本発明の放電ランプ点灯
回路は、それぞれ放電ランプを介して直列に接続された
2つのスイッチ素子を含む2つの直列回路が電源に対し
て直列に接続され電源からの直流を交流に変換して放電
ランプを駆動するとともに放電ランプの始動時に直列回
路のスイッチ素子を駆動するフルブリッジ型の直流電力
変換回路と;放電ランプの始動時に一方の直列回路の2
つのスイッチ素子のいずれか一方でもオフの状態ではパ
ルスを発生させず、双方がオンした後に直流電力変換回
路の出力に重畳するパルスを発生させるパルス発生回路
とを具備したものである。
A discharge lamp lighting circuit according to the present invention comprises two series circuits each including two switch elements connected in series via a discharge lamp and connected in series to a power supply. series times at the time of starting of the discharge lamp with converts DC into AC to drive the discharge lamp
A full-bridge type DC power conversion circuit for driving a switching element of a road ;
A pulse generating circuit that does not generate a pulse when any one of the two switching elements is off, and generates a pulse that is superimposed on the output of the DC power conversion circuit after both of them are turned on.

【0006】[0006]

【作用】本発明の放電ランプ点灯回路は、パルス発生回
路は、放電ランプの始動時に直流電力変換回路の一方の
直列回路の2つのスイッチ素子のいずれか一方でもオフ
の状態ではパルスを発生させず、双方がオンした後に直
流電力変換回路の出力に重畳するパルスを発生させるこ
とにより、いずれか一方のスイッチ素子がオフの状態で
はパルスを発生させないため、このスイッチ素子に悪影
響を与えず、双方のスイッチ素子がオンした後にパルス
出力することにより、直流電力変換回路の出力に重畳す
るので、効率よくグロー発生し、グロー放電からアーク
放電への移行を確実にする。
In the discharge lamp lighting circuit according to the present invention, the pulse generation circuit does not generate a pulse when one of the two switching elements of one of the series circuits of the DC power conversion circuit is off when the discharge lamp is started. By generating a pulse that is superimposed on the output of the DC power conversion circuit after both are turned on, no pulse is generated when one of the switch elements is in the off state. By outputting a pulse after the switch element is turned on, the pulse output is superimposed on the output of the DC power conversion circuit, so that glow is generated efficiently and the transition from glow discharge to arc discharge is ensured.

【0007】[0007]

【実施例】以下、本発明の放電ランプ点灯回路の一実施
例を図面を参照して説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the discharge lamp lighting circuit according to the present invention will be described below with reference to the drawings.

【0008】図1において、Eは商用交流電源で、この
商用交流電源Eには整流回路1が接続され、この整流回
路1の出力側には、平滑用のコンデンサC1、チョッパ用
の電解効果トランジスタFET、平滑用のインダクタL1を
介して、フルブリッジ型の直流電力変換回路としての
ンバータ回路3が接続されている。
In FIG. 1, E is a commercial AC power supply, and a rectifier circuit 1 is connected to the commercial AC power supply E. The output side of the rectifier circuit 1 has a smoothing capacitor C1 and a field effect transistor for a chopper. An inverter circuit 3 as a full-bridge type DC power conversion circuit is connected via a FET and a smoothing inductor L1.

【0009】このフルブリッジ型のインバータ回路3は
スイッチ素子としての4つのトランジスタQ1,Q2,Q3,
Q4がブリッジ状に構成され、トランジスタQ1およびトラ
ンジスタQ2の接続点と、トランジスタQ3およびトランジ
スタQ4の接続点との間には、パルストランスPTの出力巻
線PT2および放電ランプHIDの直列回路が接続されてい
る。また、インダクタL1を介したインバータ回路3に
は、環流用のダイオードD1が接続されており、整流回路
1の出力側には、駆動回路4が接続され、この駆動回路
4にて各トランジスタQ1,Q2,Q3,Q4を制御している。
This full-bridge type inverter circuit 3 has four transistors Q1, Q2, Q3,
Q4 is configured in a bridge shape, and a series circuit of the output winding PT2 of the pulse transformer PT and the discharge lamp HID is connected between the connection point of the transistors Q1 and Q2 and the connection point of the transistors Q3 and Q4. ing. A circulating diode D1 is connected to the inverter circuit 3 via the inductor L1, and a drive circuit 4 is connected to the output side of the rectifier circuit 1. Q2, Q3, and Q4 are controlled.

【0010】さらに、整流回路1には、パルス発生回路
5が接続されている。このパルス発生回路5は、整流回
路1の出力端間に、抵抗R1およびコンデンサC2の直列回
路が接続され、このコンデンサC2に対して並列にスイッ
チSW1,SW2およびトランスTrの1次巻線Tr1が接続され
ている。また、トランスTrの2次巻線Tr2には、ダイオ
ードD1、コンデンサC3,C4,C5を介して、パルストラン
スPTの入力巻線PT1に接続されている。そして、スイッ
チSW1は、駆動回路4により、トランジスタQ1,Q2,Q
3,Q4のいずれかあるいは複数と同期して制御されるよ
うになっている。
Further, a pulse generation circuit 5 is connected to the rectification circuit 1. In the pulse generating circuit 5, a series circuit of a resistor R1 and a capacitor C2 is connected between the output terminals of the rectifier circuit 1, and switches SW1 and SW2 and a primary winding Tr1 of a transformer Tr are connected in parallel to the capacitor C2. It is connected. The secondary winding Tr2 of the transformer Tr is connected to the input winding PT1 of the pulse transformer PT via a diode D1 and capacitors C3, C4, C5. Then, the switch SW1 is driven by the drive circuit 4 so that the transistors Q1, Q2, Q
It is designed to be controlled in synchronization with one or more of 3, Q4.

【0011】またさらに、トランジスタQ1およびトラン
ジスタQ2の両端間に電圧検出手段Vsを接続する。そし
て、ランプ電圧を検出し、ランプ電圧の低下に伴ってス
イッチSW2をオフするようになっている。
Further, a voltage detecting means Vs is connected between both ends of the transistor Q1 and the transistor Q2. Then, the lamp voltage is detected, and the switch SW2 is turned off as the lamp voltage decreases.

【0012】次に、上記実施例の動作について説明す
る。
Next, the operation of the above embodiment will be described.

【0013】まず、商用交流電源Eの電力は、整流回路
1で整流され、コンデンサC1およびインダクタL1で平滑
されて、インバータ回路3に電力が供給される。なお、
チョッパ制御回路2で、電界効果トランジスタFETをチ
ョッパ制御して、インバータ回路3への電力を可変制御
する。
First, the power of the commercial AC power supply E is rectified by the rectifier circuit 1, smoothed by the capacitor C 1 and the inductor L 1, and supplied to the inverter circuit 3. In addition,
The chopper control circuit 2 controls the field effect transistor FET by chopper control, and variably controls the power to the inverter circuit 3.

【0014】この状態で、トランジスタQ1およびトラン
ジスタQ4のベースにベース電流を供給し、トランジスタ
Q1およびトランジスタQ4をオンさせて、トランジスタQ
1、パルストランスPT、放電ランプHIDおよびトランジス
タQ4の経路で電流を供給し、次に、トランジスタQ1およ
びトランジスタQ4をオフさせて、トランジスタQ3および
トランジスタQ2のベースにベース電流を供給し、トラン
ジスタQ3およびトランジスタQ2をオンさせて、トランジ
スタQ3、放電ランプHID、パルストランスPT、およびト
ランジスタQ2の経路で電流を供給する。この動作を約4
00Hzで行なう。
In this state, a base current is supplied to the bases of the transistors Q1 and Q4,
Turn on Q1 and transistor Q4 to turn on transistor Q
1, supply current in the path of pulse transformer PT, discharge lamp HID and transistor Q4, then turn off transistor Q1 and transistor Q4, supply base current to the base of transistor Q3 and transistor Q2, The transistor Q2 is turned on to supply a current through the path of the transistor Q3, the discharge lamp HID, the pulse transformer PT, and the transistor Q2. About 4 times
Perform at 00Hz.

【0015】さらに、放電ランプHIDの始動時には、駆
動回路4はトランジスタQ1およびトランジスタQ4のベー
スにベース電流を供給するのに合わせてスイッチSW1を
閉じ、図2に示すように、パルストランスPTにパルスを
発生させ、放電ランプHIDにグロー放電を行なわせ、効
率よくグロー放電からアーク放電に移行させる。なお、
直列にオンとなるトランジスタのいずれか一方でもオフ
になっている状態がある場合には、トランジスタの破壊
防止のために双方がオンした後にパルスを発生させる。
Further, when the discharge lamp HID is started, the drive circuit 4 closes the switch SW1 in accordance with the supply of the base current to the bases of the transistors Q1 and Q4, and as shown in FIG. To cause the discharge lamp HID to perform a glow discharge, thereby efficiently shifting from the glow discharge to the arc discharge. In addition,
If any one of the transistors that are turned on in series is in an off state, a pulse is generated after both transistors are turned on to prevent the transistors from being destroyed.

【0016】また、パルスを発生させるタイミングは、
トランジスタQ1およびトランジスタQ4をオンさせるタイ
ミングに限らず、トランジスタQ3およびトランジスタQ2
をオンさせるタイミングあるいは、トランジスタQ1お
よびトランジスタQ4をオンさせるタイミングおよびトラ
ンジスタQ3およびトランジスタQ2をオンさせるタイミン
グの双方でも良い。
The timing for generating the pulse is as follows:
Not only when to turn on the transistors Q1 and Q4, but also when the transistors Q3 and Q2
, Or both the timing of turning on the transistors Q1 and Q4 and the timing of turning on the transistors Q3 and Q2.

【0017】そして、パルスにより効率的に放電ランプ
HIDにグロー放電を発生させ、効率よくアーク放電させ
た後、パルスの出力を停止させる。すなわち、電圧検出
手段Vsは始動前はスイッチSW2をオンさせ、点灯後はラ
ンプ電圧の低下に伴ってスイッチSW2をオフさせる
Further, the discharge lamp can be efficiently used by the pulse.
After the glow discharge is generated in the HID and the arc discharge is efficiently performed, the pulse output is stopped. That is, the voltage detection means Vs turns on the switch SW2 before the start, and turns off the switch SW2 after the lamp is turned on as the lamp voltage decreases .

【0018】[0018]

【発明の効果】本発明の放電ランプ点灯回路によれば、
パルス発生回路は、放電ランプの始動時に直流電力変換
回路の一方の直列回路の2つのスイッチ素子のいずれか
一方でもオフの状態ではパルスを発生させず、双方がオ
ンした後に直流電力変換回路の出力に重畳するパルスを
発生させることにより、いずれか一方のスイッチ素子が
オフの状態ではパルスを発生させないため、このスイッ
チ素子に悪影響を与えず、双方のスイッチ素子がオンし
た後にパルス出力することにより、直流電力変換回路の
出力に重畳するので、効率よくグロー発生し、グロー放
電からアーク放電への移行を確実にできる。
According to the discharge lamp lighting circuit of the present invention,
The pulse generation circuit converts DC power when starting the discharge lamp.
Without generating a pulse with two or even one-off states of the switching elements of one of the series circuit of the circuit, by generating a pulse to be superimposed on the output of the DC power converter circuit after both are turned on, either one Since no pulse is generated when the switch element is off, this switch element is not adversely affected.By outputting a pulse after both switch elements are turned on, the pulse is superimposed on the output of the DC power conversion circuit. Glow occurs, and the transition from glow discharge to arc discharge can be ensured.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の電源回路の一実施例を示す回路図であ
る。
FIG. 1 is a circuit diagram showing one embodiment of a power supply circuit of the present invention.

【図2】同上パルスの発生状態を示す波形図である FIG. 2 is a waveform diagram showing a generation state of a pulse according to the first embodiment .

【符号の説明】[Explanation of symbols]

直流電力変換回路としてのインバータ回路 5 パルス発生回 HID 放電ラン Q1,Q2,Q3,Q4 スイッチ素子としてのトランジスタ3 as the DC power converter circuit inverter circuit 5 pulse generating circuits HID discharge lamp Q1, Q2, Q3, Q4 transistor as a switching element

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 それぞれ放電ランプを介して直列に接続
された2つのスイッチ素子を含む2つの直列回路が電源
に対して直列に接続され電源からの直流を交流に変換し
て放電ランプを駆動するとともに放電ランプの始動時に
直列回路のスイッチ素子を駆動するフルブリッジ型の直
流電力変換回路と; 放電ランプの始動時に一方の直列回路の2つのスイッチ
素子のいずれか一方でもオフの状態ではパルスを発生さ
せず、双方がオンした後に直流電力変換回路の出力に重
畳するパルスを発生させるパルス発生回路と; を具備したことを特徴とした放電ランプ点灯回路。
1. Two series circuits each including two switch elements connected in series via a discharge lamp are connected in series to a power supply and convert a direct current from the power supply into an alternating current to drive the discharge lamp. Together with the start of the discharge lamp
A full-bridge type DC power conversion circuit for driving a switching element of a series circuit ; when one of two switching elements of one of the series circuits is off when a discharge lamp is started, a pulse is not generated and both are on. And a pulse generation circuit for generating a pulse to be superimposed on the output of the DC power conversion circuit.
JP06353991A 1991-03-27 1991-03-27 Discharge lamp lighting circuit Expired - Lifetime JP3298590B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP06353991A JP3298590B2 (en) 1991-03-27 1991-03-27 Discharge lamp lighting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP06353991A JP3298590B2 (en) 1991-03-27 1991-03-27 Discharge lamp lighting circuit

Publications (2)

Publication Number Publication Date
JPH04298997A JPH04298997A (en) 1992-10-22
JP3298590B2 true JP3298590B2 (en) 2002-07-02

Family

ID=13232127

Family Applications (1)

Application Number Title Priority Date Filing Date
JP06353991A Expired - Lifetime JP3298590B2 (en) 1991-03-27 1991-03-27 Discharge lamp lighting circuit

Country Status (1)

Country Link
JP (1) JP3298590B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5573273B2 (en) * 2010-03-24 2014-08-20 セイコーエプソン株式会社 Lighting control device, lighting device and projector

Also Published As

Publication number Publication date
JPH04298997A (en) 1992-10-22

Similar Documents

Publication Publication Date Title
JP2914251B2 (en) Inverter device
KR0137181B1 (en) Discharge lamp lighting device
JP3324270B2 (en) Discharge lamp lighting device
JP3298590B2 (en) Discharge lamp lighting circuit
JP2002246195A (en) Lighting circuit for discharge lamp
JP2008289319A (en) Discharge tube power supply system and semiconductor integrated circuit
JP2001211658A (en) Halogen power converter having complementary switch
JPH06163168A (en) Discharge lamp lighting device
JP4544718B2 (en) Discharge lamp lighting device
JP3404874B2 (en) Load control device
JP3106592B2 (en) Discharge lamp lighting device
JPS6210000B2 (en)
JP2002272097A (en) Switching power supply unit
JP2851266B2 (en) Power supply unit for discharge lamp
JPH0518878Y2 (en)
JP3275507B2 (en) Discharge lamp lighting device
JP2623872B2 (en) Discharge lamp lighting device
JP3234348B2 (en) Power supply
JP3501242B2 (en) Switching circuit, inverter device, discharge lamp lighting device and lighting device
JP2949267B2 (en) Power supply for lighting high-intensity discharge lamps
JP2697856B2 (en) Discharge lamp lighting device
JP3339074B2 (en) Discharge lamp lighting device
JP2532714Y2 (en) AC discharge lamp lighting device
JP4695775B2 (en) Inverter lighting device
JP2514644B2 (en) Discharge lamp lighting device

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080419

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090419

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100419

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100419

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110419

Year of fee payment: 9

EXPY Cancellation because of completion of term