JP3264617B2 - Inverter device - Google Patents

Inverter device

Info

Publication number
JP3264617B2
JP3264617B2 JP07973896A JP7973896A JP3264617B2 JP 3264617 B2 JP3264617 B2 JP 3264617B2 JP 07973896 A JP07973896 A JP 07973896A JP 7973896 A JP7973896 A JP 7973896A JP 3264617 B2 JP3264617 B2 JP 3264617B2
Authority
JP
Japan
Prior art keywords
transistor
terminal
drive
inverter device
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP07973896A
Other languages
Japanese (ja)
Other versions
JPH09275686A (en
Inventor
孝 志田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP07973896A priority Critical patent/JP3264617B2/en
Publication of JPH09275686A publication Critical patent/JPH09275686A/en
Application granted granted Critical
Publication of JP3264617B2 publication Critical patent/JP3264617B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Inverter Devices (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はベース絶縁型のトラ
ンジスタを接続して構成するインバータ装置に関する。
[0001] 1. Field of the Invention [0002] The present invention relates to an inverter device formed by connecting insulated base transistors.

【0002】[0002]

【従来の技術】従来、図5に示すようなフルブリッジ形
インバータを構成する場合、ドライブ用配線がパワーコ
レクタ端子、パワーエミッタ端子間の接続ブスバーによ
る電磁誘導成分を受けて発振や誤動作することなく、ま
た、並列接続する場合のドライブ配線作業が容易に行え
るような技術として、実開昭62-104592 号があげられ
る。
2. Description of the Related Art Conventionally, when a full-bridge type inverter as shown in FIG. 5 is constructed, a drive wiring does not receive oscillation and malfunction due to an electromagnetic induction component caused by a bus bar connected between a power collector terminal and a power emitter terminal. Japanese Utility Model Application Laid-Open No. Sho 62-104592 discloses a technique for easily performing drive wiring work when connecting in parallel.

【0003】これは、図6と図7とに示されたような、
容器の一方に位置するドライブ用端子3,4に対してパ
ワーコレクタ端子1、パワーエミッタ端子2の順に配置
された第1のトランジスタ11と、容器の一方に位置する
ドライブ用端子3,4に対してパワーエミッタ端子2、
パワーコレクタ端子1の順に配置された第2のトランジ
スタ12とを用い、図8に示すように、それぞれ第1の
トランジスタ11のパワーエミッタ端子2と第2のトラン
ジスタのパワーコレクタ端子1とを隣接させて互いに接
続し、ドライブ用端子が隣接する二つのトランジスタの
外側に位置するようにしている。
[0003] This is as shown in Figs.
A first transistor 11 arranged in the order of a power collector terminal 1 and a power emitter terminal 2 for the drive terminals 3 and 4 located on one side of the container, and a drive transistor 3 and 4 located on one side of the container Power emitter terminal 2,
As shown in FIG. 8, the power emitter terminal 2 of the first transistor 11 and the power collector terminal 1 of the second transistor are arranged adjacent to each other using the second transistor 12 arranged in the order of the power collector terminal 1. And the drive terminals are located outside the two adjacent transistors.

【0004】[0004]

【発明が解決しようとする課題】しかし、従来の方法で
は、以下のような問題があった。 1.2種類のトランジスタが必要であり、ロット効果に
よるコストの低減が半減し、又、識別管理も必要であ
る。 2.ドライブ用端子が隣接する2つのトランジスタの外
側に位置している為、ドライブ回路用基板を2個トラン
ジスタの外側に取り付けるか、又は、どちらか一方に取
り付け他方にはドライブ用配線の配線スペースを確保す
る必要がある。 3.入力側から遠いトランジスタは、直流平滑コンデン
サから配線が長くなりインダクタンスが高くなるため、
スイッチング時に高いサージ電圧が発生する。
However, the conventional method has the following problems. Since 1.2 types of transistors are required, cost reduction due to the lot effect is halved, and identification management is also required. 2. Since the drive terminals are located outside the two adjacent transistors, the drive circuit board is mounted outside the two transistors, or is mounted on one of them, and the wiring space for the drive wiring is secured on the other There is a need to. 3. Transistors far from the input side have longer wiring from the DC smoothing capacitor and higher inductance,
High surge voltage occurs during switching.

【0005】よって、本発明では、1種類のトランジス
タでインバータ回路を構成し、ドライブ用配線の端子を
同一方向とすることにより、ドライブ用配線を容易に
し、又、低インダクタンス化が可能なインバータ装置を
提供することを目的とする。
Therefore, in the present invention, the inverter circuit is constituted by one type of transistor, and the terminals of the drive wiring are arranged in the same direction, thereby facilitating the drive wiring and reducing the inductance. The purpose is to provide.

【0006】[0006]

【課題を解決するための手段】請求項1記載のインバー
タ装置では、トランジスタチップ収納外囲器の上面にパ
ワーコレクタ端子、パワーエミッタ端子およびドライブ
用端子を有するトランジスタを用いてフルブリッジを構
成するインバータ装置において、トランジスタチップ収
納外囲器の一方にドライブ用端子が配置され、このドラ
イブ用端子の上部又は下部の左右一方にパワーコレクタ
端子が配置され、このパワーコレクタ端子の反対側にパ
ワーエミッタ端子が配置された第1のトランジスタと、
この第1のトランジスタと端子配置が同一の第2のトラ
ンジスタとを具備し、各アームは前記第1のトランジス
タと前記第2のトランジスタとを左右に配置し、パワー
コレクタ端子とパワーエミッタ端子とを隣接させて、隣
接する該両端子を接続することで構成し、更に、それぞ
れのアームはアームを構成するトランジスタドライブ用
端子の位置が同一方向になるように配置することによっ
て、ドライブ用端子を一方向に配置でき、ドライブ配線
とパワー配線とが交差することがなくなって電磁誘導の
影響がなくなり、また、配線作業も容易になる。
In the inverter device according to the present invention, a package is provided on the upper surface of the transistor chip housing.
Power collector terminal, power emitter terminal and drive
A full bridge using transistors with
In the inverter device to be formed, a drive terminal is disposed on one side of the transistor chip housing, and a power collector terminal is disposed on one of the upper and lower left and right sides of the drive terminal. A first transistor having an emitter terminal disposed therein;
A second transistor having the same terminal arrangement as the first transistor; and each arm is connected to the first transistor.
And the second transistor are arranged on the left and right,
Make the collector terminal and the power emitter terminal
By connecting the two terminals in contact with each other,
These arms are for transistor drives that make up the arm
By arranging the terminals in the same direction , the drive terminals can be arranged in one direction, the drive wiring and the power wiring do not intersect, and the influence of electromagnetic induction is eliminated. Also, the wiring work becomes easy.

【0007】請求項2記載のインバータ装置では、ドラ
イブ用端子にドライブ回路基板を直接取り付けること
で、電線でのドライブ配線作業が不要となる。また、ド
ライブ用端子が一方向に配置されているので、ドライブ
回路基板も1つですむ。
In the inverter device according to the second aspect, since the drive circuit board is directly attached to the drive terminal, the drive wiring operation using electric wires is not required. Further, since the drive terminals are arranged in one direction, only one drive circuit board is required.

【0008】請求項3記載のインバータ装置では、直流
平滑コンデンサをパワー端子近傍に配置することによっ
て、配線距離が短くなり低インダクタンス化が可能とな
る。請求項4記載のインバータ装置では、各部の接続を
絶縁板と導体を積層して行うことにより、低インダクタ
ンス化が可能となる。
In the inverter device according to the third aspect of the invention, by disposing the DC smoothing capacitor near the power terminal, the wiring distance is shortened, and the inductance can be reduced. In the inverter device according to the fourth aspect, by connecting each part by laminating the insulating plate and the conductor, it is possible to reduce the inductance.

【0009】[0009]

【発明の実施の形態】以下、本発明の実施の形態につい
て図面を参照して説明する。図1は本発明による第1の
実施の形態のインバータ装置であり、図2は本発明のイ
ンバータ装置に用いられるトランジスタの端子配置図で
ある。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 shows an inverter device according to a first embodiment of the present invention, and FIG. 2 is a terminal arrangement diagram of transistors used in the inverter device of the present invention.

【0010】本発明のトランジスタは、従来のトランジ
スタがパワーコレクタ端子1とパワーエミッタ端子2と
が上下に配置されていたのに対し、パワーコレクタ端子
1とパワーエミッタ端子2とが左右に配置されている。
In the transistor of the present invention, the power collector terminal 1 and the power emitter terminal 2 are arranged vertically, whereas the power collector terminal 1 and the power emitter terminal 2 are arranged left and right in the conventional transistor. I have.

【0011】そして、本発明の第1の実施の形態のイン
バータ装置は、上記トランジスタを用いて構成されてお
り、トランジスタ11乃至14をドライブ用端子3,4が同
一方向になるように配置し、トランジスタ11のパワーエ
ミッタ端子2とトランジスタ12のパワーコレクタ端子1
とをブスバー31で接続し、トランジスタ13のパワーエミ
ッタ端子2とトランジスタ14のパワーコレクタ端子1と
をブスバー32で接続し、トランジスタ11のパワーコレク
タ端子1とトランジスタ13のパワーコレクタ端子1とを
ブスバー35で接続し、トランジスタ12のパワーエミッタ
端子2とトランジスタ14のパワーエミッタ端子2とをブ
スバー36で接続している。
The inverter device according to the first embodiment of the present invention is constituted by using the above-mentioned transistors, and the transistors 11 to 14 are arranged so that the drive terminals 3 and 4 are in the same direction. Power emitter terminal 2 of transistor 11 and power collector terminal 1 of transistor 12
Are connected by a bus bar 31, the power emitter terminal 2 of the transistor 13 and the power collector terminal 1 of the transistor 14 are connected by a bus bar 32, and the power collector terminal 1 of the transistor 11 and the power collector terminal 1 of the transistor 13 are connected by a bus bar 35. The power emitter terminal 2 of the transistor 12 and the power emitter terminal 2 of the transistor 14 are connected by a bus bar 36.

【0012】このように構成することにより、ドライブ
用端子へのドライブ用端子配線が一方向から可能にな
り、かつ、ドライブ用配線とパワー配線とが交差するこ
とがなくなって電磁誘導の影響がなくなる。
With this configuration, the drive terminal wiring to the drive terminal can be made from one direction, and the drive wiring and the power wiring do not cross each other, so that the influence of electromagnetic induction is eliminated. .

【0013】図3は、本発明の第2の実施の形態のイン
バータ装置である。第1の実施の形態と異なる点は、ド
ライブ用端子3,4に直接ドライブ回路用基板5が取り
付けられている点である。
FIG. 3 shows an inverter device according to a second embodiment of the present invention. The difference from the first embodiment is that the drive circuit board 5 is directly attached to the drive terminals 3 and 4.

【0014】このように構成することにより、電線での
ドライブ配線作業が不要となり、かつ、ドライブ端子が
同一方向に配置されるため、ドライブ回路用基板が1つ
ですむ。
With this configuration, it is not necessary to perform a drive wiring operation using electric wires, and since the drive terminals are arranged in the same direction, only one drive circuit board is required.

【0015】図4は本発明の第3の実施の形態のインバ
ータ装置である。第1の実施の形態と異なる点は、ブス
バー35とブスバー36とに直流平滑コンデンサを接続して
いる点である。
FIG. 4 shows an inverter device according to a third embodiment of the present invention. The difference from the first embodiment is that a DC smoothing capacitor is connected to the bus bar 35 and the bus bar 36.

【0016】このように構成することにより、パワー端
子近傍に直流平滑コンデンサを配置することが可能とな
り、配線距離を短くかつ同一にすることができ、低イン
ダクタンスが可能となる。
With this configuration, it is possible to arrange a DC smoothing capacitor in the vicinity of the power terminal, so that the wiring distance can be shortened and the same, and low inductance can be achieved.

【0017】[0017]

【発明の効果】請求項1記載のインバータ装置では、ト
ランジスタチップ収納外囲器の上面の一方にドライブ用
端子が配置され、このドライブ用端子の上部又は下部の
左右一方にパワーコレクタ端子が配置され、このパワー
コレクタ端子の反対側にパワーエミッタ端子が配置され
た第1のトランジスタと、この第1のトランジスタと端
子配置が同一の第2のトランジスタとを左右に配置して
インバータ装置を構成することによって、ドライブ用端
子を一方向に配置でき、ドライブ配線とパワー配線とが
交差することがなくなって電磁誘導の影響がなくなり、
また、配線作業も容易になる。
According to the first aspect of the present invention, a drive terminal is disposed on one of the upper surfaces of the transistor chip housing and a power collector terminal is disposed on one of the upper and lower sides of the drive terminal. A first transistor having a power emitter terminal arranged on the opposite side of the power collector terminal, and a second transistor having the same terminal arrangement as the first transistor arranged on the left and right sides to constitute an inverter device. By this, the drive terminals can be arranged in one direction, the drive wiring and the power wiring do not cross, and the influence of electromagnetic induction is eliminated,
Also, the wiring work becomes easy.

【0018】請求項2記載のインバータ装置では、ドラ
イブ用端子にドライブ回路基板を直接取り付けること
で、電線でのドライブ配線作業が不要となる。また、ド
ライブ用端子が一方向に配置されているので、ドライブ
回路基板も1つですむ。
In the inverter device according to the second aspect of the present invention, since the drive circuit board is directly attached to the drive terminal, it is not necessary to perform a drive wiring operation using electric wires. Further, since the drive terminals are arranged in one direction, only one drive circuit board is required.

【0019】請求項3記載のインバータ装置では、直流
平滑コンデンサをパワー端子近傍に配置することによっ
て、配線距離が短くなり低インダクタンス化が可能とな
る。請求項4記載のインバータ装置では、各部の接続を
絶縁板と導体を積層して行うことにより、低インダクタ
ンス化が可能となる。
In the inverter device according to the third aspect of the invention, by disposing the DC smoothing capacitor near the power terminal, the wiring distance is shortened and the inductance can be reduced. In the inverter device according to the fourth aspect, by connecting each part by laminating the insulating plate and the conductor, it is possible to reduce the inductance.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施の形態のインバータ装置の
構成図。
FIG. 1 is a configuration diagram of an inverter device according to a first embodiment of the present invention.

【図2】本発明のインバータ装置に用いられるドランジ
スタの端子配置図。
FIG. 2 is a terminal arrangement diagram of a transistor used in the inverter device of the present invention.

【図3】本発明の第2の実施の形態のインバータ装置の
構成図。
FIG. 3 is a configuration diagram of an inverter device according to a second embodiment of the present invention.

【図4】本発明の第3の実施の形態のインバータ装置の
構成図。
FIG. 4 is a configuration diagram of an inverter device according to a third embodiment of the present invention.

【図5】フルブリッジ形インバータの回路図。FIG. 5 is a circuit diagram of a full-bridge inverter.

【図6】従来のトランジスタの端子配置図。FIG. 6 is a terminal arrangement diagram of a conventional transistor.

【図7】従来のトランジスタの端子配置図。FIG. 7 is a terminal layout diagram of a conventional transistor.

【図8】従来のインバータ装置の構成図。FIG. 8 is a configuration diagram of a conventional inverter device.

【符号の説明】[Explanation of symbols]

1…パワーコレクタ端子 2…パワーエミッタ端子 3…ドライブ用ベース端子 4…ドライブ用エミッタ端子 5…ドライブ回路用基板 9…直流平滑コンデンサ 11,12,13,14 …トランジスタ 31,32,35,36 …ブスバー 41,42,43,44 …ドライブ配線 DESCRIPTION OF SYMBOLS 1 ... Power collector terminal 2 ... Power emitter terminal 3 ... Drive base terminal 4 ... Drive emitter terminal 5 ... Drive circuit board 9 ... DC smoothing capacitor 11,12,13,14 ... Transistor 31,32,35,36 ... Busbar 41,42,43,44… Drive wiring

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H02M 7/48 H02M 7/5387 ──────────────────────────────────────────────────続 き Continued on front page (58) Field surveyed (Int.Cl. 7 , DB name) H02M 7/48 H02M 7/5387

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 トランジスタチップ収納外囲器の上面に
パワーコレクタ端子、パワーエミッタ端子およびドライ
ブ用端子を有するトランジスタを用いてフルブリッジを
構成するインバータ装置において、トランジスタチップ
収納外囲器の一方にドライブ用端子が配置され、このド
ライブ用端子の上部又は下部の左右一方にパワーコレク
タ端子が配置され、このパワーコレクタ端子の反対側に
パワーエミッタ端子が配置された第1のトランジスタ
と、この第1のトランジスタと端子配置が同一の第2の
トランジスタとを具備し、各アームは前記第1のトラン
ジスタと前記第2のトランジスタとを左右に配置し、パ
ワーコレクタ端子とパワーエミッタ端子とを隣接させ
て、隣接する該両端子を接続することで構成し、更に、
それぞれのアームはアームを構成するトランジスタドラ
イブ用端子の位置が同一方向になるように配置すること
を特徴とするインバータ装置。
1. A full bridge using a transistor having a power collector terminal, a power emitter terminal, and a drive terminal on an upper surface of a transistor chip housing envelope.
In the inverter device to be constructed, a drive terminal is arranged on one side of the transistor chip storage enclosure, and a power collector terminal is arranged on one of the upper and lower left and right sides of the drive terminal. A first transistor having an emitter terminal disposed therein; and a second transistor having the same terminal arrangement as the first transistor. Each arm is configured to move the first transistor and the second transistor left and right. The power collector terminal and the power emitter terminal are arranged adjacent to each other, and the adjacent terminals are connected to each other.
Each arm is a transistor driver that constitutes an arm.
An inverter device wherein the terminals for the eve are arranged in the same direction .
【請求項2】 請求項1記載のインバータ装置におい
て、ドライブ用端子にドライブ回路基板を直接取り付け
たことを特徴とするインバータ装置。
2. The inverter device according to claim 1, wherein a drive circuit board is directly attached to the drive terminal.
【請求項3】 請求項1記載のインバータ装置におい
て、直流側に接続される直流平滑コンデンサを隣接して
配置し、配線距離を短くしたことを特徴とするインバー
タ装置。
3. The inverter device according to claim 1, wherein a DC smoothing capacitor connected to the DC side is arranged adjacently, and a wiring distance is shortened.
【請求項4】 請求項1記載のインバータ装置におい
て、各部の接続を絶縁板と導体とを積層し接続したこと
を特徴とするインバータ装置。
4. The inverter device according to claim 1, wherein each of the components is connected by laminating an insulating plate and a conductor.
JP07973896A 1996-04-02 1996-04-02 Inverter device Expired - Fee Related JP3264617B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP07973896A JP3264617B2 (en) 1996-04-02 1996-04-02 Inverter device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP07973896A JP3264617B2 (en) 1996-04-02 1996-04-02 Inverter device

Publications (2)

Publication Number Publication Date
JPH09275686A JPH09275686A (en) 1997-10-21
JP3264617B2 true JP3264617B2 (en) 2002-03-11

Family

ID=13698568

Family Applications (1)

Application Number Title Priority Date Filing Date
JP07973896A Expired - Fee Related JP3264617B2 (en) 1996-04-02 1996-04-02 Inverter device

Country Status (1)

Country Link
JP (1) JP3264617B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011083737A1 (en) 2010-01-05 2011-07-14 富士電機システムズ株式会社 Unit for semiconductor device, and semiconductor device
JP2013169114A (en) * 2012-02-16 2013-08-29 Toshiba Corp Power conversion device

Also Published As

Publication number Publication date
JPH09275686A (en) 1997-10-21

Similar Documents

Publication Publication Date Title
JP4277169B2 (en) Power semiconductor module
JP2725952B2 (en) Semiconductor power module
JP3692906B2 (en) Power wiring structure and semiconductor device
US5604674A (en) Driving circuit module
JPH07298641A (en) Inverter
JP6288769B2 (en) Semiconductor power module, power conversion device, and moving body using the same
JP2008136333A (en) Power converter
JP4538474B2 (en) Inverter device
JP2979930B2 (en) Power semiconductor device package
JP3941266B2 (en) Semiconductor power module
JP3552549B2 (en) Electrode terminal connection structure of semiconductor module
JP4055643B2 (en) Inverter device
KR940008343B1 (en) Module-type semiconductor device high power capacity
JP3264617B2 (en) Inverter device
JP3160442B2 (en) Inverter device
JPH0756629Y2 (en) Snubber circuit of semiconductor switch element
JPH08140363A (en) Power converter
JPS63157677A (en) Bridge type inverter
JPH0223104Y2 (en)
JPH09215343A (en) Inverter device
JP3449217B2 (en) Semiconductor module
JPH0436230Y2 (en)
JP2003125587A (en) Element arrangement structure in bus bar connection type of inverter device
JP2005191233A (en) Power module
JP2004200306A (en) Semiconductor module

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071228

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081228

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091228

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091228

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101228

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101228

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111228

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111228

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121228

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121228

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131228

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees