JP3252347B2 - Active filter - Google Patents

Active filter

Info

Publication number
JP3252347B2
JP3252347B2 JP33683795A JP33683795A JP3252347B2 JP 3252347 B2 JP3252347 B2 JP 3252347B2 JP 33683795 A JP33683795 A JP 33683795A JP 33683795 A JP33683795 A JP 33683795A JP 3252347 B2 JP3252347 B2 JP 3252347B2
Authority
JP
Japan
Prior art keywords
voltage
load
comparator
output circuit
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP33683795A
Other languages
Japanese (ja)
Other versions
JPH09182442A (en
Inventor
浩 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP33683795A priority Critical patent/JP3252347B2/en
Publication of JPH09182442A publication Critical patent/JPH09182442A/en
Application granted granted Critical
Publication of JP3252347B2 publication Critical patent/JP3252347B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Rectifiers (AREA)
  • Dc-Dc Converters (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、入力の交流電圧を
直流電圧に変換する際に発生する高調波電流を抑制する
アクティブフィルタに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active filter for suppressing a harmonic current generated when converting an input AC voltage into a DC voltage.

【0002】[0002]

【従来の技術】この種のアクティブフィルタとして、例
えば「電子技術、1993・3,第31頁〜第32頁」
の文献に開示されている。このアクティブフィルタは、
平滑コンデンサへの突入電流が原因である高調波を抑制
するために、交流電圧を整流する整流回路と平滑コンデ
ンサとの間に昇圧用のチョークコイルと、高周波でスイ
ッチングされるFETと、その高周波でスイッチングさ
れた波形を整流するダイオードとが設けられており、平
滑コンデンサに直接充電されないようにチョークコイル
を介して充電するようになっている。
2. Description of the Related Art An active filter of this type is disclosed in, for example, "Electronic Technology, 1993, pp. 31-32".
In the literature. This active filter is
In order to suppress harmonics caused by the inrush current to the smoothing capacitor, a boost choke coil, a high-frequency switching FET, and a high-frequency switching FET are connected between the rectifying circuit for rectifying the AC voltage and the smoothing capacitor. A diode for rectifying the switched waveform is provided, and is charged via a choke coil so that the smoothing capacitor is not directly charged.

【0003】[0003]

【発明が解決しようとする課題】しかしながら、前述し
た従来のアクティブフィルタでは、FETを高周波でス
イッチングする際にスイッチング損失が発生し、このス
イッチング損失は平滑コンデンサ側の負荷が重い、軽い
に関係なく発生するため、特に負荷が軽い場合にその変
換効率が著しく低下するという問題があった。
However, in the above-described conventional active filter, switching loss occurs when the FET is switched at a high frequency, and the switching loss occurs regardless of whether the load on the smoothing capacitor is heavy or light. Therefore, there is a problem that the conversion efficiency is significantly reduced particularly when the load is light.

【0004】[0004]

【課題を解決するための手段】本発明に係るアクティブ
フィルタは、高周波を出力する高周波出力回路と、高周
波出力回路からの高周波に基づいてオン・オフを繰り返
すスイッチング素子とを有し、このスイッチング素子が
オンされたときは交流入力電圧を整流して昇圧し、スイ
ッチング素子がオフされたときはその入力電圧を整流し
て平滑し、出力側の負荷に供給するアクティブフィルタ
において、負荷に流れる電流から電圧を検出し、検出電
圧が基準電圧の第1電圧値に達したとき高周波出力回路
を動作させると共に、基準電圧を第1電圧値よりも低い
第2電圧値に設定し、検出電圧が第2電圧値に達したと
きは高周波出力回路の動作を停止させると共に、基準電
圧を第1電圧値に設定する制御回路を備えたものであ
る。
SUMMARY OF THE INVENTION An active filter according to the present invention has a high-frequency output circuit for outputting a high frequency, and a switching element that repeats on and off based on the high frequency from the high-frequency output circuit. When is turned on, the AC input voltage is rectified and boosted, and when the switching element is turned off, the input voltage is rectified and smoothed, and the active filter that supplies the load on the output side receives Detecting the voltage, operating the high-frequency output circuit when the detected voltage reaches the first voltage value of the reference voltage, setting the reference voltage to a second voltage value lower than the first voltage value, and setting the detected voltage to the second voltage value; When the voltage value is reached, the control circuit stops the operation of the high-frequency output circuit and sets the reference voltage to the first voltage value.

【0005】本発明における制御回路は、負荷に流れる
電流から電圧を検出し、検出電圧が基準電圧の第1電圧
値に達したとき、負荷が重負荷になったと判断して高周
波出力回路を動作させると共に、基準電圧を第1電圧値
よりも低い第2電圧値に設定し、検出電圧が第2電圧値
に達したときは、負荷が軽負荷に切り替わったと判断し
て高周波出力回路の動作を停止させると共に、基準電圧
を第1電圧値に設定する。これにより、軽負荷時のスイ
ッチング損失がなくなり効率が向上する。
The control circuit according to the present invention detects a voltage from the current flowing through the load, and when the detected voltage reaches the first voltage value of the reference voltage, judges that the load has become heavy and operates the high-frequency output circuit. At the same time, the reference voltage is set to a second voltage value lower than the first voltage value, and when the detected voltage reaches the second voltage value, it is determined that the load has been switched to a light load, and the operation of the high-frequency output circuit is performed. The operation is stopped, and the reference voltage is set to the first voltage value. This eliminates switching loss at light load and improves efficiency.

【0006】[0006]

【発明の実施の形態】BEST MODE FOR CARRYING OUT THE INVENTION

実施形態1.図1は本発明の第1の実施形態を示す回路
図であり、図において、1はアクティブフィルタで、交
流入力電圧を全波整流するブリッジ形整流回路2と、ブ
リッジ形整流回路2のプラス側に接続されたチョークコ
イル3と、チョークコイル3とブリッジ形整流回路2の
マイナス側との間に接続されたFET4と、チョークコ
イル3とFET4との接続点にアノードが接続されたダ
イオード5と、ダイオード5のカソード側に一端が接続
され、ブリッジ形整流回路2のマイナス側に他端が接続
された平滑コンデンサ6と、FET4を高周波でオン・
オフする高周波出力回路7とから構成されている。
Embodiment 1 FIG. FIG. 1 is a circuit diagram showing a first embodiment of the present invention. In the figure, reference numeral 1 denotes an active filter, a bridge-type rectifier circuit 2 for full-wave rectification of an AC input voltage, and a positive side of the bridge-type rectifier circuit 2. , A FET 4 connected between the choke coil 3 and the minus side of the bridge-type rectifier circuit 2, a diode 5 having an anode connected to a connection point between the choke coil 3 and the FET 4, One end is connected to the cathode side of the diode 5 and the other end is connected to the minus side of the bridge type rectifier circuit 2.
And a high-frequency output circuit 7 that is turned off.

【0007】8はアクティブフィルタ1の出力端に接続
された負荷で、軽負荷9と重負荷10とに分けられてい
る。この軽負荷9及び重負荷10の具体例としては、ビ
デオ、テレビ、オーディオ等をリモコン操作でオフ状態
にしたときが軽負荷9に相当し、消費電力は数ワットで
ある。また、前記電気機器をリモコン操作でオンしたと
きの実際の作動状態が重負荷10に相当し、消費電力は
機器の定格電力(数十ワット〜数百ワット)となる。
Reference numeral 8 denotes a load connected to the output terminal of the active filter 1, which is divided into a light load 9 and a heavy load 10. As a specific example of the light load 9 and the heavy load 10, when a video, a television, an audio, or the like is turned off by remote control operation, the light load 9 corresponds to the light load 9 and the power consumption is several watts. The actual operation state when the electric device is turned on by remote control operation corresponds to the heavy load 10, and the power consumption is the rated power of the device (several tens to several hundred watts).

【0008】11は負荷オン/オフ制御回路で、本発明
の請求項1記載の制御回路に相当し、重負荷10を作動
するときはオン信号を高周波出力回路7に出力すると同
時に重負荷10に出力し、重負荷10の作動を停止する
ときはオフ信号を前記と同様に高周波出力回路7と重負
荷10とに出力する。
A load on / off control circuit 11 corresponds to the control circuit according to the first aspect of the present invention. When the heavy load 10 is operated, an on signal is output to the high frequency output circuit 7 and the heavy load 10 is simultaneously supplied to the heavy load 10. When the operation is stopped, the off signal is output to the high-frequency output circuit 7 and the heavy load 10 as described above.

【0009】次に動作について説明する。負荷オン/オ
フ制御回路11からオン信号が出力されると、高周波出
力回路7はそのオン信号の入力により高周波をFET4
に出力し、FET4はその高周波の入力に基づいてオン
・オフして、整流された電圧を昇圧し、ダイオード5は
その電圧を整流し、平滑コンデンサ6はその波形を平滑
して直流電圧を生成する。このとき同時に重負荷10も
オン信号の入力によってオンするため、負荷8は重負荷
10としてアクティブフィルタ1の直流電圧が印加され
る。
Next, the operation will be described. When an on signal is output from the load on / off control circuit 11, the high frequency output circuit 7 outputs a high frequency by the input of the on signal.
The FET 4 is turned on / off based on the high-frequency input to boost the rectified voltage, the diode 5 rectifies the voltage, and the smoothing capacitor 6 smoothes its waveform to generate a DC voltage. I do. At this time, the heavy load 10 is simultaneously turned on by the input of the ON signal, so that the load 8 is applied with the DC voltage of the active filter 1 as the heavy load 10.

【0010】ここで、FET4のスイッチング損失をP
LOSS、負荷8の消費電力をPOUT としたとき効率ηは、 η=POUT /PLOSS+POUT *100 で表されるので、負荷8が重負荷10の場合はP
LOSS《POUT であるため効率ηはほぼ1となる。
Here, the switching loss of the FET 4 is represented by P
When the power consumption of the load 8 is P OUT , the efficiency η is expressed as η = P OUT / P LOSS + P OUT * 100.
Since LOSS << P OUT , the efficiency η is almost 1.

【0011】また、負荷オン/オフ制御回路11からの
信号がオフ信号に切り替わると、高周波出力回路7はそ
のオフ信号の入力によりFET4への高周波の出力を停
止し、このとき同時に重負荷10もオフ信号の入力によ
ってオフするため、負荷8は軽負荷9としてアクティブ
フィルタ1の直流電圧が印加される。このときの電圧
は、FET4がオフ状態であるため交流入力電圧を整流
・平滑した値で、例えば交流入力電圧を100vとした
とき約130vとなる。負荷8が軽負荷9の場合、前述
のごとくFET4がオフ状態であるためにスイッチング
損失PLOSSがゼロになり、重負荷10のときと同様に効
率ηはほぼ1となる。
When the signal from the load on / off control circuit 11 is switched to the off signal, the high frequency output circuit 7 stops outputting the high frequency to the FET 4 by the input of the off signal. Since the load 8 is turned off by the input of the off signal, the DC voltage of the active filter 1 is applied to the load 8 as the light load 9. The voltage at this time is a value obtained by rectifying and smoothing the AC input voltage because the FET 4 is in the OFF state, and is, for example, about 130 V when the AC input voltage is 100 V. When the load 8 is a light load 9, the switching loss P LOSS becomes zero because the FET 4 is in the OFF state as described above, and the efficiency η becomes almost 1 as in the case of the heavy load 10.

【0012】以上のように本実施形態においては、負荷
8が軽負荷9のとき高周波出力回路7をオフにしてFE
T4のスイッチングを停止するようにしたので、軽負荷
時のスイッチング損失PLOSSがなくなって効率ηが向上
するという効果が得られている。
As described above, in this embodiment, when the load 8 is a light load 9, the high-frequency output circuit 7 is turned off and the FE
Since the switching at T4 is stopped, the effect that the switching loss P LOSS at light load is eliminated and the efficiency η is improved is obtained.

【0013】実施形態2.図2は本発明の第2の実施形
態を示す回路図である。なお、図1で説明した第1の実
施形態と同一又は相当部分には同じ符号を付し説明を省
略する。本実施形態においては、負荷8に流れる電流に
基づいて電圧を検出し、その検出電圧が予め設定された
基準電圧の第1電圧(例えば3v)に達したときローレ
ベルの信号を高周波出力回路7に出力して動作させると
共に基準電圧を第2電圧(例えば1v)とし、前記検出
電圧がその1vに減少したときは出力信号のレベルをハ
イレベルに反転して高周波出力回路7の動作を停止させ
ると共に、基準電圧を3vに設定するアクティブフィル
タ制御回路21を備えたものである。
Embodiment 2 FIG. FIG. 2 is a circuit diagram showing a second embodiment of the present invention. Note that the same or corresponding parts as those in the first embodiment described with reference to FIG. In the present embodiment, a voltage is detected based on a current flowing through the load 8, and when the detected voltage reaches a first voltage (for example, 3 V) of a preset reference voltage, a low-level signal is output to the high-frequency output circuit 7. And the reference voltage is set to a second voltage (for example, 1 V). When the detection voltage decreases to 1 V, the level of the output signal is inverted to a high level to stop the operation of the high-frequency output circuit 7. In addition, an active filter control circuit 21 for setting the reference voltage to 3 V is provided.

【0014】このアクティブフィルタ制御回路21は本
発明の請求項2記載の制御回路に相当し、例えば図2に
示すように、負荷8に直列に接続された第1の抵抗R1
と、出力端が高周波出力回路7に接続され、−入力端が
負荷8と第1の抵抗R1の一端との間に接続された比較
器22と、一端が比較器22の出力端に接続され、他端
がその比較器22の+入力端に接続された第2の抵抗R
2と、一端が比較器22の+入力端と第2の抵抗R2の
他端との接続点に接続された第3の抵抗R3と、+極が
第3の抵抗R3の他端に接続され、−極が第1の抵抗R
1の他端に接続された基準電圧用23とから構成されて
いる。
The active filter control circuit 21 corresponds to a control circuit according to a second aspect of the present invention, and includes, for example, a first resistor R1 connected in series to a load 8 as shown in FIG.
A comparator 22 having an output terminal connected to the high-frequency output circuit 7, an input terminal connected between the load 8 and one end of the first resistor R1, and one end connected to the output terminal of the comparator 22. , The other end of which is connected to the + input terminal of the comparator 22.
2, a third resistor R3 having one end connected to a connection point between the + input end of the comparator 22 and the other end of the second resistor R2, and a + pole connected to the other end of the third resistor R3. , The negative pole is the first resistor R
1 and the reference voltage 23 connected to the other end.

【0015】前述した第2の抵抗R2及び第3の抵抗R
3はヒステリシス用の抵抗で、例えば、基準電圧23の
電圧を3v、第2の抵抗R2を1KΩ、第3の抵抗R3
を2KΩとすると、比較器22の出力がハイレベルのと
きは+入力端が3vになり、比較器22の出力がローレ
ベルのときは+入力端が1vになる。この比較器22の
出力がハイレベルのとき高周波出力回路7は高周波の出
力を停止し、前記出力がローレベルに反転したとき高周
波出力回路7は高周波をFET4に出力する。なお、同
図に示すVcは平滑コンデンサ6の両端電圧で、Iは負
荷8に流れる電流である。
The above-mentioned second resistor R2 and third resistor R
Reference numeral 3 denotes a resistor for hysteresis. For example, the voltage of the reference voltage 23 is 3 V, the second resistor R2 is 1 KΩ, and the third resistor R3
Is 2KΩ, the + input terminal becomes 3v when the output of the comparator 22 is at a high level, and the + input terminal becomes 1v when the output of the comparator 22 is at a low level. When the output of the comparator 22 is at the high level, the high-frequency output circuit 7 stops outputting the high frequency, and when the output is inverted to the low level, the high-frequency output circuit 7 outputs the high frequency to the FET 4. Note that Vc shown in the figure is a voltage across the smoothing capacitor 6 and I is a current flowing through the load 8.

【0016】図3は本実施形態の動作を説明する波形図
であり、図において、(a)は負荷8の消費電力POUT
(I*VC )を示す波形、(b)は負荷8に流れる電流
I(POUT /Vc)の波形で、(c)は比較器22の−
入力端に印加される電圧波形(I*R1)である。
(d)は比較器22の+入力端に印加される基準電圧の
波形で、前述したように比較器22の出力がローレベル
のときは+入力端が1vになり、その出力がハイレベル
のときは+入力端が3vになる。
FIG. 3 is a waveform chart for explaining the operation of the present embodiment. In FIG. 3, (a) shows the power consumption P OUT of the load 8.
(I * V C) waveform showing the, (b) is a waveform of the current flowing through the load 8 I (P OUT / Vc) , (c) the comparator 22 -
It is a voltage waveform (I * R1) applied to the input terminal.
(D) is a waveform of the reference voltage applied to the + input terminal of the comparator 22. As described above, when the output of the comparator 22 is at the low level, the + input terminal is at 1v, and the output is at the high level. At this time, the + input terminal becomes 3v.

【0017】(e)は比較器22の出力波形で、前述の
ごとくその出力がローレベルのときは高周波出力回路7
が動作し、出力がハイレベルのときは高周波出力回路7
の動作が停止する。(f)は平滑コンデンサ6の両端電
圧Vcの波形で、高周波出力回路7の高周波によりFE
T4がオン・オフを繰り返しているときその電圧Vcは
例えば300vとなり、FET4がオフのときは電圧V
cは130v(交流入力電圧が100vの場合)とな
る。
(E) is an output waveform of the comparator 22. As described above, when the output is at a low level, the high-frequency output circuit 7
Operates, and when the output is at a high level, the high-frequency output circuit 7
Operation stops. (F) is a waveform of the voltage Vc across the smoothing capacitor 6 and is FE by the high frequency of the high frequency output circuit 7.
When T4 is repeatedly turned on and off, the voltage Vc is 300 V, for example.
c becomes 130v (when the AC input voltage is 100v).

【0018】次に、この図3に基づいて動作を説明す
る。負荷8の消費電力POUT が除々に減少すると、これ
に比例して負荷電流I及び比較器22の−入力端に印加
する第1の抵抗R1の両端電圧も減少する。このとき、
比較器22の+入力端の電圧が1vで、その−入力端が
1v以上であるため、比較器22の出力信号はローレベ
ルのままになっている。そのため、高周波出力回路7は
継続して高周波を出力し、FET4はその高周波の入力
に基づいてオン・オフを繰り返し、平滑コンデンサ6の
両端電圧Vcが300vのままになっている。
Next, the operation will be described with reference to FIG. When the power consumption P OUT of the load 8 gradually decreases, the load current I and the voltage across the first resistor R 1 applied to the − input terminal of the comparator 22 also decrease in proportion to this. At this time,
Since the voltage at the + input terminal of the comparator 22 is 1 V and the voltage at the − input terminal thereof is 1 V or more, the output signal of the comparator 22 remains at the low level. Therefore, the high frequency output circuit 7 continuously outputs a high frequency, the FET 4 repeats on / off based on the input of the high frequency, and the voltage Vc across the smoothing capacitor 6 remains at 300 V.

【0019】ここで、比較器22の−入力端が1vまで
減少すると、比較器22の出力信号がローレベルからハ
イレベルに反転すると共に、+入力端の電圧が1vから
3vに切り替わる。このとき、高周波出力回路7は高周
波の出力を停止し、これに伴いFET4も停止するの
で、平滑コンデンサ6の両端電圧Vcは130vにな
る。この電圧Vcが130vに低下すると、負荷電流I
が増加し、比較器22の−入力端は300v/130v
倍の2.3vまで上昇するが、比較器22の+入力端が
3vに切り替わっているので、比較器22の出力信号は
ハイレベルのままになっている。
Here, when the negative input terminal of the comparator 22 decreases to 1 V, the output signal of the comparator 22 is inverted from a low level to a high level, and the voltage at the positive input terminal switches from 1 V to 3 V. At this time, the high-frequency output circuit 7 stops outputting the high-frequency signal, and the FET 4 also stops. Accordingly, the voltage Vc across the smoothing capacitor 6 becomes 130 V. When the voltage Vc decreases to 130 V, the load current I
Increases, and the − input terminal of the comparator 22 becomes 300 v / 130 v
Although the voltage rises to double 2.3 V, the output signal of the comparator 22 remains at the high level because the + input terminal of the comparator 22 has been switched to 3 V.

【0020】負荷8の消費電力POUT が除々に上昇し、
これに比例して比較器22の−入力端が3vに達する
と、比較器22の出力信号がハイレベルからローレベル
に反転すると共に、+入力端の電圧が3vから1vに切
り替わる。このとき、高周波出力回路7は再び高周波を
出力し、FET4はその高周波の入力に基づいてオン・
オフを繰り返し、平滑コンデンサ6の両端電圧Vcが3
00vになる。この電圧Vcが300vまで上昇する
と、負荷電流Iが前記と逆に減少し、比較器22の−入
力端は130v/300v倍の1.3vまで低下する
が、比較器22の+入力端が1vに切り替わっているの
で、比較器22の出力信号はローレベルのままになって
いる。
The power consumption P OUT of the load 8 gradually increases,
When the-input terminal of the comparator 22 reaches 3v in proportion to this, the output signal of the comparator 22 is inverted from the high level to the low level, and the voltage at the + input terminal is switched from 3v to 1v. At this time, the high frequency output circuit 7 outputs the high frequency again, and the FET 4 is turned on based on the input of the high frequency.
The voltage Vc across the smoothing capacitor 6 becomes 3
00v. When the voltage Vc increases to 300 V, the load current I decreases in the opposite manner, and the negative input terminal of the comparator 22 decreases to 1.3 V, which is 130 v / 300 v times, but the positive input terminal of the comparator 22 changes to 1 V. , The output signal of the comparator 22 remains at the low level.

【0021】負荷8に300vの電圧を印加していると
きの効率ηは、前記公式から明らかなようにPLOSS《P
OUT であるためほぼ1となり、また、負荷8に130v
の電圧を印加しているときの効率ηは、FET4をオフ
状態にしてスイッチング損失PLOSSをゼロにするのでほ
ぼ1となる。
The efficiency η when a voltage of 300 V is applied to the load 8 is expressed by P LOSS << P
OUT is almost 1 and load 8 is 130v
Is applied, the FET4 is turned off and the switching loss PLOSS is reduced to zero, so that the efficiency η becomes almost 1.

【0022】以上のように本実施形態においては、負荷
8が軽負荷すなわち消費電力POUTが低いときのみ高周
波出力回路7の動作を停止するようにしたので、軽負荷
時のスイッチング損失PLOSSをなくせるという効果が得
られている。
As described above, in the present embodiment, the operation of the high-frequency output circuit 7 is stopped only when the load 8 is a light load, that is, when the power consumption P OUT is low, so that the switching loss P LOSS at a light load is reduced. The effect of eliminating it has been obtained.

【0023】[0023]

【発明の効果】以上のように本発明によれば、負荷が重
負荷のとき高周波出力回路を駆動させ、負荷が軽負荷の
とき高周波出力回路の駆動を停止させるようにしたの
で、軽負荷時のスイッチング損失がなくなり、負荷の重
い軽いに関わらず効率が向上するという効果が得られて
いる。
As described above, according to the present invention, when the load is a heavy load, the high-frequency output circuit is driven, and when the load is a light load, the driving of the high-frequency output circuit is stopped. This eliminates the switching loss and improves the efficiency regardless of whether the load is heavy or light.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施形態を示す回路図である。FIG. 1 is a circuit diagram showing a first embodiment of the present invention.

【図2】本発明の第2の実施形態を示す回路図である。FIG. 2 is a circuit diagram showing a second embodiment of the present invention.

【図3】第2の実施形態の動作を説明する波形図であ
る。
FIG. 3 is a waveform chart for explaining the operation of the second embodiment.

【符号の説明】[Explanation of symbols]

1 アクティブフィルタ 4 FET 7 高周波出力回路 11 負荷オン/オフ制御回路 21 アクティブフィルタ制御回路 22 比較器 DESCRIPTION OF SYMBOLS 1 Active filter 4 FET 7 High frequency output circuit 11 Load on / off control circuit 21 Active filter control circuit 22 Comparator

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H02M 7/217 H02M 3/155 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H02M 7/217 H02M 3/155

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 高周波を出力する高周波出力回路と、
高周波出力回路からの高周波に基づいてオン・オフを繰
り返すスイッチング素子とを有し、該スイッチング素子
がオンされたときは交流入力電圧を整流して昇圧し、前
記スイッチング素子がオフされたときはその入力電圧を
整流して平滑し、出力側の負荷に供給するアクティブフ
ィルタにおいて、負荷に流れる電流から電圧を検出し、該検出電圧が基準
電圧の第1電圧値に達したとき前記高周波出力回路を動
作させると共に、基準電圧を前記第1電圧値よりも低い
第2電圧値に設定し、前記検出電圧が前記第2電圧値に
達したときは前記高周波出力回路の動作を停止させると
共に、基準電圧を第1電圧値に設定する 制御回路を備え
たことを特徴とするアクティブフィルタ。
1. A and the high-frequency output circuit which outputs a high frequency, the
Repeats on / off based on high frequency from high frequency output circuit
And a switching element,
Is turned on, the AC input voltage is rectified and boosted,
When the switching element is turned off, its input voltage is
In an active filter for rectifying and smoothing and supplying the load to the output side, a voltage is detected from a current flowing through the load, and the detected voltage is used as a reference.
When the voltage reaches the first voltage value, the high-frequency output circuit is activated.
And the reference voltage is lower than the first voltage value.
Set to a second voltage value, and the detection voltage is set to the second voltage value.
When it reaches, stop the operation of the high-frequency output circuit
An active filter comprising a control circuit for setting a reference voltage to a first voltage value .
【請求項2】 前記制御回路は、負荷に直列に接続され
た第1の抵抗と、出力端が前記高周波出力回路に接続さ
れ、−入力端が負荷と第1の抵抗の一端との間に接続さ
れた比較器と、一端が比較器の出力端に接続され、他端
が比較器の+入力端に接続された第2の抵抗と、一端が
比較器の+入力端側に挿入された第3の抵抗と、第3の
抵抗と第1の抵抗の他端の間に挿入された基準電圧とか
ら構成されていることを特徴とする請求項1記載のアク
ティブフィルタ。
2. The control circuit is connected in series with a load.
And a first resistor connected to the high-frequency output circuit.
The input is connected between the load and one end of the first resistor;
One end is connected to the output end of the comparator, and the other end
Is a second resistor connected to the + input terminal of the comparator, and one end is
A third resistor inserted on the + input end side of the comparator;
A reference voltage inserted between the resistor and the other end of the first resistor
Active filter according to claim 1, characterized in that it is al configured.
JP33683795A 1995-12-25 1995-12-25 Active filter Expired - Fee Related JP3252347B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33683795A JP3252347B2 (en) 1995-12-25 1995-12-25 Active filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33683795A JP3252347B2 (en) 1995-12-25 1995-12-25 Active filter

Publications (2)

Publication Number Publication Date
JPH09182442A JPH09182442A (en) 1997-07-11
JP3252347B2 true JP3252347B2 (en) 2002-02-04

Family

ID=18303125

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33683795A Expired - Fee Related JP3252347B2 (en) 1995-12-25 1995-12-25 Active filter

Country Status (1)

Country Link
JP (1) JP3252347B2 (en)

Also Published As

Publication number Publication date
JPH09182442A (en) 1997-07-11

Similar Documents

Publication Publication Date Title
EP0779700B1 (en) DC power supply with enhanced input power factor
JP2002252983A (en) Ac-dc converting circuit
JP3565416B2 (en) Power factor improvement circuit
JP2000032750A (en) Ac/dc converter
KR101027185B1 (en) Power supply circuit and electronic equipment
JP3038304B2 (en) Switching power supply
JPH11150952A (en) Switching dc power supply equipment
JP3252347B2 (en) Active filter
EP0964504B1 (en) Switching power source apparatus
JP3463865B2 (en) AC-DC converter
JP2003023774A (en) Power supply circuit and control method for the power supply circuit
EP3713063A1 (en) Power conversion device
JPH1132480A (en) Switching type dc power supply device
JP3425596B2 (en) High power factor switching power supply
JPH0686553A (en) Power supply circuit
JP3288367B2 (en) Power factor improvement circuit
JP2964839B2 (en) Power converter
JP3346443B2 (en) Switching power supply
JP3399064B2 (en) Rectifier
JPH099613A (en) Dc-dc converter
JP2002044954A (en) Power circuit
JP3364498B2 (en) Switching power supply
JPH0715967A (en) Switching power supply
JPH10271826A (en) Switching power source
JPH1075572A (en) Power source circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees