JP3208581B2 - Video signal playback device - Google Patents

Video signal playback device

Info

Publication number
JP3208581B2
JP3208581B2 JP31687191A JP31687191A JP3208581B2 JP 3208581 B2 JP3208581 B2 JP 3208581B2 JP 31687191 A JP31687191 A JP 31687191A JP 31687191 A JP31687191 A JP 31687191A JP 3208581 B2 JP3208581 B2 JP 3208581B2
Authority
JP
Japan
Prior art keywords
signal
chroma
memory
circuit
luminance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP31687191A
Other languages
Japanese (ja)
Other versions
JPH05153631A (en
Inventor
盛一 森川
洋二 谷井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP31687191A priority Critical patent/JP3208581B2/en
Publication of JPH05153631A publication Critical patent/JPH05153631A/en
Application granted granted Critical
Publication of JP3208581B2 publication Critical patent/JP3208581B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はVTR(ビデオテープレ
コーダ)に適用して好適な映像信号再生装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal reproducing apparatus suitable for application to a VTR (video tape recorder).

【0002】[0002]

【従来の技術】VTRにおいては、ビデオテープより再
生した映像信号を、輝度信号とクロマ信号とに分離した
後、輝度信号処理回路とクロマ信号処理回路とに供給し
て、それぞれの信号処理回路にて対応した再生処理を行
うようにしてある。そして、それぞれの信号処理回路で
再生処理された輝度信号とクロマ信号とを混合して、複
合映像信号を得るようにしていた。
2. Description of the Related Art In a VTR, a video signal reproduced from a video tape is separated into a luminance signal and a chroma signal, and the separated signals are supplied to a luminance signal processing circuit and a chroma signal processing circuit. Corresponding playback processing. Then, a composite video signal is obtained by mixing the luminance signal and the chroma signal reproduced by the respective signal processing circuits.

【0003】この場合、輝度信号処理回路での信号処理
時間と、クロマ信号処理回路での信号処理時間とが異な
るので、混合前に両信号のタイミングを合わせる処理が
行われていた。即ち、通常はクロマ信号の処理の方が時
間がかかるので、輝度信号処理回路で処理された輝度信
号を遅延回路に供給して所定時間遅延させ、この遅延さ
れた輝度信号をクロマ信号と混合するようにしていた。
In this case, since the signal processing time in the luminance signal processing circuit is different from the signal processing time in the chroma signal processing circuit, processing for adjusting the timing of both signals has been performed before mixing. That is, normally, the processing of the chroma signal takes longer, so the luminance signal processed by the luminance signal processing circuit is supplied to the delay circuit to be delayed for a predetermined time, and the delayed luminance signal is mixed with the chroma signal. Was like that.

【0004】[0004]

【発明が解決しようとする課題】ところで、このような
場合に使用される輝度信号用の遅延回路としては、カッ
トオフ周波数が数MHzのローパスフィルタ(LPF)
を使用することが多い。このローパスフィルタよりなる
遅延回路は、使用帯域内での周波数特性や群遅延特性を
フラットにすることが困難であり、遅延信号に劣化が生
じる不都合があった。この場合、長い遅延時間(例えば
1μ秒以上)を得るためには、ローパスフィルタを複数
段に接続する必要があり、このような複数段の接続によ
り構成した場合には、周波数特性や群遅延特性の劣化が
著しく発生してしまう。また、このようにローパスフィ
ルタを複数段接続して遅延回路を構成すると、遅延回路
の構成部品が非常に多くなってしまい、遅延回路に要す
るコストが上昇してしまう。さらに、1種類のローパス
フィルタで得られる遅延時間は基本的に1種類だけであ
り、遅延時間の調整が困難であり、実際の回路での処理
状態により遅延時間を微調整することは困難であった。
As a delay circuit for a luminance signal used in such a case, a low-pass filter (LPF) having a cutoff frequency of several MHz is used.
Often used. The delay circuit composed of the low-pass filter has difficulty in flattening the frequency characteristics and the group delay characteristics within the used band, and has a disadvantage that the delay signal is deteriorated. In this case, in order to obtain a long delay time (for example, 1 μsec or more), it is necessary to connect a low-pass filter to a plurality of stages. Degradation of the remarkably occurs. In addition, when a delay circuit is configured by connecting a plurality of stages of low-pass filters in this way, the number of components of the delay circuit increases, and the cost required for the delay circuit increases. Further, basically only one kind of delay time can be obtained by one kind of low-pass filter, it is difficult to adjust the delay time, and it is difficult to finely adjust the delay time depending on the processing state in an actual circuit. Was.

【0005】従って、ビデオテープより再生して出力さ
れる映像信号が、この遅延処理で劣化してしまう不都合
があった。
Therefore, there is a disadvantage that the video signal reproduced and output from the video tape is deteriorated by the delay processing.

【0006】本発明はかかる点に鑑み、再生信号が遅延
処理で劣化しないこの種の再生装置を提供することを目
的とする。
SUMMARY OF THE INVENTION In view of the foregoing, it is an object of the present invention to provide a reproducing apparatus of this kind in which a reproduced signal is not deteriorated by delay processing.

【0007】[0007]

【課題を解決するための手段】本発明は、例えば図
示すように、記録媒体より再生したアナログ映像信号に
含まれる輝度信号を処理する輝度信号処理回路4と、輝
度信号処理回路4で処理された輝度信号をデジタルデー
タに変換した後に記憶する第1メモリ13aと、第1メ
モリ13aの出力を記憶する第2メモリ13bと、第1
メモリ13aの出力を用いて、アナログ映像信号に含ま
れるクロマ信号を処理するクロマ信号処理回路8,9
と、第2メモリ13bの出力をアナログ輝度信号に変換
した後に、前記クロマ信号処理回路8,9の出力と混合
する混合器21と、第1メモリ13aの書込み及び読出
しタイミングと、第2メモリ13bの書込み及び読出し
タイミングとを所定の時間差に制御する制御回路とを備
えるものである。
According to the present invention, for example, as shown in FIG. 3 , an analog video signal reproduced from a recording medium is provided.
A luminance signal processing circuit 4 for processing the contained luminance signal;
The luminance signal processed by the degree signal processing circuit 4 is converted into digital data.
A first memory 13a for storing after conversion into a
A second memory 13b for storing the output of the memory 13a;
Included in analog video signal using output of memory 13a
Chroma signal processing circuits 8 and 9 for processing chroma signals
And converts the output of the second memory 13b to an analog luminance signal
And then mixed with the outputs of the chroma signal processing circuits 8 and 9
Mixer 21 and writing and reading of first memory 13a
Timing and writing and reading of the second memory 13b
And a control circuit for controlling the timing to a predetermined time difference.
It is something.

【0008】[0008]

【0009】[0009]

【作用】本発明によると、メモリを使用して遅延処理が
行われるので、このメモリの制御により遅延時間の調整
が可能になり、遅延時間の良好な調整で輝度信号とクロ
マ信号とを混合した複合映像信号などの特性を良好にす
ることが可能になる。
According to the present invention, since the delay processing is performed using the memory, the delay time can be adjusted by controlling the memory, and the luminance signal and the chroma signal are mixed by the good adjustment of the delay time. It is possible to improve the characteristics of the composite video signal and the like.

【0010】この場合、遅延された輝度信号をクロマ信
号処理回路側に供給して、クロマ信号の処理に使用する
ことで、クロマ信号の再生処理も正確なタイミングで行
われる。
In this case, by supplying the delayed luminance signal to the chroma signal processing circuit side and using it for the processing of the chroma signal, the reproduction process of the chroma signal is also performed at an accurate timing.

【0011】[0011]

【実施例】以下、本発明の一実施例を図1及び図2を参
照して説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described below with reference to FIGS.

【0012】図1において、1はアナログ映像信号が記
録されたビデオテープを示し、このビデオテープ1に記
録された映像信号を回転ヘッド装置2で再生する。そし
て、再生信号をアンプ3を介して、輝度信号処理回路4
とクロマ信号処理回路5とに供給する。そして、輝度信
号処理回路4で再生信号に含まれる輝度信号の再生処理
が行われ、クロマ信号処理回路5で再生信号に含まれる
クロマ信号の再生処理が行われる。
In FIG. 1, reference numeral 1 denotes a video tape on which an analog video signal is recorded. The video signal recorded on the video tape 1 is reproduced by a rotary head device 2. Then, the reproduced signal is transmitted to the luminance signal processing circuit 4 via the amplifier 3.
And the chroma signal processing circuit 5. Then, the luminance signal processing circuit 4 performs a reproduction process of the luminance signal included in the reproduction signal, and the chroma signal processing circuit 5 performs a reproduction process of the chroma signal included in the reproduction signal.

【0013】そして、輝度信号処理回路4で処理された
輝度信号を、遅延回路10を介して混合器21に供給す
る。この遅延回路10は、輝度信号処理系とクロマ信号
処理系での処理時間の差に対応した時間遅延させる回路
で、本例においてはデジタル遅延回路として構成してあ
る。即ち、図2はこの遅延回路10の構成を示す図で、
輝度信号処理回路4側から端子11を介して得られる輝
度信号を、アナログ/デジタル変換器12に供給し、8
ビットのデジタルデータ(デジタル輝度信号)に変換す
る。そして、この8ビットのデジタルデータをメモリ1
3に供給する。このメモリ13は、書込まれた順にデー
タが読出されるいわゆるファーストイン・ファーストア
ウト(FIFO)のメモリで、メモリコントローラ14
により書込みと読出しが制御される。このメモリコント
ローラ14は、VTRの各種動作モードを制御するモー
ド制御回路6(図1参照)から供給される制御データに
より、遅延時間(書込みと読出しタイミング)を設定す
る。そして、メモリ13から読出された8ビットのデー
デジタルデータを、デジタル/アナログ変換器15に供
給し、アナログの輝度信号に変換する。そして、このア
ナログ輝度信号を、出力端子16を介して混合器21に
供給する。
The luminance signal processed by the luminance signal processing circuit 4 is supplied to the mixer 21 via the delay circuit 10. The delay circuit 10 is a circuit for delaying a time corresponding to a difference in processing time between the luminance signal processing system and the chroma signal processing system, and is configured as a digital delay circuit in this example. That is, FIG. 2 is a diagram showing the configuration of the delay circuit 10.
A luminance signal obtained from the luminance signal processing circuit 4 via a terminal 11 is supplied to an analog / digital converter 12 and
It is converted into bit digital data (digital luminance signal). The 8-bit digital data is stored in the memory 1
Supply 3 The memory 13 is a so-called first-in first-out (FIFO) memory in which data is read in the order in which the data is written.
Controls writing and reading. The memory controller 14 sets a delay time (write and read timing) based on control data supplied from a mode control circuit 6 (see FIG. 1) for controlling various operation modes of the VTR. Then, the 8-bit data read from the memory 13 is supplied to the digital / analog converter 15 and converted into an analog luminance signal. Then, the analog luminance signal is supplied to the mixer 21 via the output terminal 16.

【0014】また、クロマ信号処理回路5で処理された
クロマ信号を、切換スイッチ7の可動接点7mに供給す
る。この切換スイッチ7は、モード制御回路6により切
換えが制御され、第1の固定接点7aに得られるクロマ
信号を、クロマノイズリデューサ(CNR)8に供給す
る。このクロマノイズリデューサ8は、ノイズリデュー
ス処理によりクロマ信号の帯域改善処理を行う回路で、
クロマノイズリデューサ8が出力するクロマ信号を混合
器21に供給する。また、切換スイッチ7の第2の固定
接点7bに得られるクロマ信号を、直接混合器21に供
給する。
The chroma signal processed by the chroma signal processing circuit 5 is supplied to the movable contact 7m of the changeover switch 7. The changeover switch 7 is controlled by the mode control circuit 6 to supply a chroma signal obtained at the first fixed contact 7 a to a chroma noise reducer (CNR) 8. The chroma noise reducer 8 is a circuit that performs a chroma signal band improving process by a noise reducing process.
The chroma signal output from the chroma noise reducer 8 is supplied to the mixer 21. Further, the chroma signal obtained at the second fixed contact 7 b of the changeover switch 7 is directly supplied to the mixer 21.

【0015】ここで、切換スイッチ7の切換えは、モー
ド制御回路6によるVTRの動作モードの切換えに連動
して行われる。即ち、通常速度で再生を行うときには、
切換スイッチ7の可動接点7mを第1の固定接点7aに
接続させ、クロマ信号をクロマノイズリデューサ8を介
して混合器21に供給させる。また、変速再生(高速再
生,スロー再生,静止画再生など)を行うときには、切
換スイッチ7の可動接点7mを第2の固定接点7bに接
続させ、クロマ信号処理回路5で処理されたクロマ信号
をノイズリデュースさせずに混合器21に供給させる。
Here, the switching of the changeover switch 7 is performed in conjunction with the switching of the operation mode of the VTR by the mode control circuit 6. That is, when playing at normal speed,
The movable contact 7m of the changeover switch 7 is connected to the first fixed contact 7a, and the chroma signal is supplied to the mixer 21 via the chroma noise reducer 8. When performing variable-speed reproduction (high-speed reproduction, slow reproduction, still image reproduction, etc.), the movable contact 7m of the changeover switch 7 is connected to the second fixed contact 7b, and the chroma signal processed by the chroma signal processing circuit 5 is transmitted. The mixture is supplied to the mixer 21 without noise reduction.

【0016】なお、このように変速再生時にクロマノイ
ズリデューサ8を使用しないのは、変速再生時の再生信
号が規定の映像信号とは異なる特性である場合が多く、
ノイズリデューサ8で誤った処理が行われる可能性があ
るためである。
The reason why the chroma noise reducer 8 is not used at the time of variable speed reproduction is that the reproduction signal at the time of variable speed reproduction has a characteristic different from a prescribed video signal in many cases.
This is because erroneous processing may be performed in the noise reducer 8.

【0017】そして、モード制御回路6の制御でこの切
換スイッチ7の切換えが行われたときには、遅延回路1
0に制御データを供給して、遅延回路10での遅延時間
を変換させる。即ち、クロマノイズリデューサ8で処理
を行うように切換えた場合(即ち通常再生時)には、遅
延回路10のメモリ13にデータを記憶させる時間(即
ち遅延時間)を、輝度信号処理回路4での輝度信号の処
理時間と、クロマ信号処理回路5とクロマノイズリデュ
ーサ8とでのクロマ信号の処理時間との差の時間とす
る。また、クロマノイズリデューサ8で処理しないよう
に切換えた場合(即ち変速再生時)には、輝度信号処理
回路4での輝度信号の処理時間と、クロマ信号処理回路
5でのクロマ信号の処理時間との差の時間とする。この
時間は、数μ秒〜数十μ秒程度が考えられる。従って、
ノイズリデューサ8を使用する場合には、その処理時間
だけ遅延時間が長くなる。なお、実際に遅延時間を設定
する場合は、厳密にはアナログ/デジタル変換器12,
デジタル/アナログ変換器15などの接続された全ての
回路での処理時間を考慮する必要がある。
When the changeover switch 7 is switched under the control of the mode control circuit 6, the delay circuit 1
By supplying control data to 0, the delay time in the delay circuit 10 is converted. That is, when the processing is switched to perform the processing by the chroma noise reducer 8 (that is, at the time of normal reproduction), the time for storing the data in the memory 13 of the delay circuit 10 (that is, the delay time) is changed by the luminance signal processing circuit 4. The time is the difference between the processing time of the luminance signal and the processing time of the chroma signal in the chroma signal processing circuit 5 and the chroma noise reducer 8. When switching is performed so that the processing is not performed by the chroma noise reducer 8 (that is, during variable speed reproduction), the processing time of the luminance signal in the luminance signal processing circuit 4 and the processing time of the chroma signal in the chroma signal processing circuit 5 are reduced. And the time of difference. This time is considered to be several μsec to several tens μsec. Therefore,
When the noise reducer 8 is used, the delay time increases by the processing time. When the delay time is actually set, strictly speaking, the analog / digital converter 12,
It is necessary to consider the processing time in all connected circuits such as the digital / analog converter 15.

【0018】そして、混合器21で輝度信号とクロマ信
号とを混合して複合映像信号とし、この複合映像信号を
アンプ22を介して出力端子23に供給する。
Then, the luminance signal and the chroma signal are mixed by a mixer 21 to form a composite video signal, and this composite video signal is supplied to an output terminal 23 via an amplifier 22.

【0019】このように構成したことで、出力端子23
に得られる複合映像信号は、輝度信号とクロマ信号との
タイミングが一致した劣化のない良好な信号になる。即
ち、クロマノイズリデューサ8で処理を行うか否かによ
って、遅延回路10での遅延時間を変化させるようにし
たので、常に混合器21に供給される輝度信号とクロマ
信号とのタイミングが一致し、良好な映像信号が再生信
号として得られる。
With this configuration, the output terminal 23
The composite video signal obtained as described above is a good signal without deterioration in which the timings of the luminance signal and the chroma signal match. That is, since the delay time in the delay circuit 10 is changed depending on whether or not the processing is performed by the chroma noise reducer 8, the timing of the luminance signal always supplied to the mixer 21 coincides with the timing of the chroma signal. A good video signal is obtained as a reproduction signal.

【0020】この場合、本例においては遅延回路として
メモリを使用したデジタル遅延回路として構成したの
で、メモリへの書込み及び読出しタイミングの制御で遅
延時間の変更が簡単にでき、再生状態にかかわらず常時
適正な処理ができる。また、このように遅延時間の変更
が簡単にできることで、各回路を構成する素子の特性の
不均一により、装置毎に適正な遅延時間が僅かに変化す
る場合でも、簡単に対処できる。逆に、遅延回路での遅
延時間自体は、メモリを制御するクロックの精度により
決まるので、極めて高い精度で遅延時間が決まる。さら
に、この遅延回路での信号劣化状態は、アナログ/デジ
タル変換器12とデジタル/アナログ変換器15での変
換精度により決まり、例えば8ビットのデジタルデータ
に変換して処理を行うことで、殆ど信号劣化のない遅延
処理が行われる。特に、周波数特性は5MHz程度まで
フラットな特性を確保できる。また、遅延時間を長く設
定する場合でも、遅延回路を構成する部品が増えること
はなく、遅延回路の構成が簡単になる。
In this case, in this embodiment, the delay circuit is configured as a digital delay circuit using a memory, so that the delay time can be easily changed by controlling the timing of writing and reading to and from the memory, regardless of the reproduction state. Appropriate processing can be performed. Further, since the delay time can be easily changed in this way, even when the appropriate delay time slightly changes for each device due to uneven characteristics of the elements constituting each circuit, it is possible to easily cope with it. On the other hand, the delay time itself in the delay circuit is determined by the precision of the clock for controlling the memory, so that the delay time is determined with extremely high precision. Further, the state of signal deterioration in the delay circuit is determined by the conversion accuracy of the analog / digital converter 12 and the digital / analog converter 15, and is mostly converted to 8-bit digital data and processed. Delay processing without deterioration is performed. In particular, a flat frequency characteristic can be secured up to about 5 MHz. Even when the delay time is set to be long, the number of components constituting the delay circuit does not increase, and the configuration of the delay circuit is simplified.

【0021】次に、本発明の他の実施例を、図3を参照
して説明する。この図3において、図1及び図2に対応
する部分には同一符号を付し、その詳細説明は省略す
る。
Next, another embodiment of the present invention will be described with reference to FIG. In FIG. 3, portions corresponding to FIGS. 1 and 2 are denoted by the same reference numerals, and detailed description thereof will be omitted.

【0022】本例においては、クロマ信号処理回路5で
再生処理が行われたクロマ信号を、クロマ波形特性改善
回路(CRI)9に供給し、このクロマ波形特性改善回
路9でクロマ信号の波形特性を改善させる。この場合に
は、輝度の変化点を検出して、この変化点の情報に基づ
いてクロマ信号の特性を改善させる処理が行われる。従
って、この波形特性改善回路9でのクロマ信号の処理に
は、輝度信号を必要とする。そして、このクロマ波形特
性改善回路9が出力するクロマ信号を、クロマノイズリ
デューサ8に供給し、ノイズリデュース処理が行われた
クロマ信号を混合器21に供給する。
In the present embodiment, the chroma signal subjected to the reproduction processing by the chroma signal processing circuit 5 is supplied to a chroma waveform characteristic improving circuit (CRI) 9, and the chroma signal characteristic improving circuit 9 generates the chroma characteristic of the chroma signal. To improve. In this case, a process of detecting the change point of the luminance and improving the characteristics of the chroma signal based on the information of the change point is performed. Therefore, the processing of the chroma signal in the waveform characteristic improving circuit 9 requires a luminance signal. The chroma signal output from the chroma waveform characteristic improving circuit 9 is supplied to the chroma noise reducer 8, and the chroma signal subjected to the noise reduction processing is supplied to the mixer 21.

【0023】また本例においては、輝度信号用の遅延回
路を構成するメモリを、第1のメモリ13aと第2のメ
モリ13bとの2個のメモリで構成し、アナログ/デジ
タル変換器12で変換されたデジタルデータを第1のメ
モリ13aに供給する。そして、所定時間後にこの第1
のメモリ13aに記憶されたデジタルデータを読出し
て、第1のデジタル/アナログ変換器15aに供給する
と共に、第2のメモリ13bに供給する。そして、第1
のデジタル/アナログ変換器15aで変換されたアナロ
グ輝度信号をクロマ波形特性改善回路9に供給し、上述
したクロマ信号の波形特性改善処理に使用する。また、
第2のメモリ13bに記憶されたデジタルデータを所定
時間後に読出して、第2のデジタル/アナログ変換器1
5bに供給し、アナログ輝度信号に変換する。そして、
このアナログ輝度信号を混合器21に供給する。
In this embodiment, the memory constituting the delay circuit for the luminance signal is composed of two memories, that is, a first memory 13a and a second memory 13b, and is converted by the analog / digital converter 12. The supplied digital data is supplied to the first memory 13a. After a predetermined time, the first
The digital data stored in the memory 13a is read out, supplied to the first digital / analog converter 15a, and supplied to the second memory 13b. And the first
The analog luminance signal converted by the digital / analog converter 15a is supplied to the chroma waveform characteristic improving circuit 9 and used in the above-described chroma signal waveform characteristic improving processing. Also,
The digital data stored in the second memory 13b is read out after a predetermined time, and the second digital / analog converter 1
5b, and is converted into an analog luminance signal. And
This analog luminance signal is supplied to the mixer 21.

【0024】この場合、第1のメモリ13aにデータを
書込んでから読出すまでの遅延時間は、輝度信号処理回
路4とアナログ/デジタル変換器12での輝度信号の処
理時間と、クロマ信号処理回路5でのクロマ信号の処理
時間との差の時間とする。また、第2のメモリ13bに
データを書込んでから読出すまでの遅延時間は、デジタ
ル/アナログ変換器15bでの輝度信号の処理時間と、
クロマ波形特性改善回路9とクロマノイズリデューサ8
でのクロマ信号の処理時間との差の時間とする。
In this case, the delay time from the writing of data to the first memory 13a to the reading of the data is the processing time of the luminance signal in the luminance signal processing circuit 4 and the analog / digital converter 12, and the processing time of the chroma signal processing. The time is the difference from the chroma signal processing time in the circuit 5. The delay time from writing data to reading data in the second memory 13b until reading the data is the processing time of the luminance signal in the digital / analog converter 15b,
Chroma waveform characteristic improvement circuit 9 and chroma noise reducer 8
Is the time of the difference from the chroma signal processing time.

【0025】その他の部分は、図1に示した一実施例と
同様に構成する。
The other parts are constructed in the same manner as in the embodiment shown in FIG.

【0026】このように構成したことで、遅延された輝
度信号として、第1のメモリ13aで遅延された第1の
遅延信号と、第1,第2のメモリ13a,13bで遅延
された第2の遅延信号との2種類の信号が得られる。こ
のため、クロマ波形特性改善回路9でのクロマ信号処理
を行う場合に必要な輝度信号が、正確なタイミングで供
給されると共に、最終的に混合器21で混合される場合
に、輝度信号とクロマ信号とのタイミングが一致するよ
うになる。
With this configuration, as the delayed luminance signal, the first delayed signal delayed by the first memory 13a and the second delayed signal delayed by the first and second memories 13a and 13b are output. And two types of delayed signals are obtained. For this reason, the luminance signal necessary for performing the chroma signal processing in the chroma waveform characteristic improving circuit 9 is supplied at an accurate timing, and when the luminance signal is finally mixed by the mixer 21, The timing with the signal comes to coincide.

【0027】従って、クロマ波形特性改善回路9でのク
ロマ信号の波形特性改善処理が良好に行われ、出力され
る再生映像信号のクロマ成分の特性が良好になる。ま
た、本例でも上述した一実施例で説明した各種効果が得
られることは勿論である。
Therefore, the chroma signal waveform characteristic improving circuit 9 performs the chroma signal waveform characteristic improving process satisfactorily, and the characteristics of the chroma component of the output reproduced video signal are improved. Also, in this embodiment, it is needless to say that the various effects described in the above-described embodiment can be obtained.

【0028】なお、この図3に示した実施例では、クロ
マノイズリデューサ8での処理を選択的に行う構成とは
しなかったが、図1の例と同様に選択的にクロマ信号の
ノイズリデュース処理を行うようにしても良い。この場
合には、ノイズリデュース処理の有無により、メモリ1
3bでの遅延時間を調整すれば良い。
In the embodiment shown in FIG. 3, the processing by the chroma noise reducer 8 is not selectively performed, but the noise reduction of the chroma signal is selectively performed similarly to the example of FIG. Processing may be performed. In this case, depending on the presence or absence of the noise reduction processing, the memory 1
What is necessary is just to adjust the delay time in 3b.

【0029】また、クロマ波形特性改善回路以外のクロ
マ信号処理用の回路でも輝度信号を必要とする場合に
は、対応したタイミングの輝度信号を供給するようにし
ても良い。
When a luminance signal is required in a chroma signal processing circuit other than the chroma waveform characteristic improving circuit, a luminance signal at a corresponding timing may be supplied.

【0030】また、図3の例では2種類のタイミングの
輝度信号を得るために、2個のメモリ13a,13bを
使用したが、1個のメモリで出力ポートが2系統あるデ
ュアルポートメモリを使用することで、1個のメモリと
することも可能である。
In the example of FIG. 3, two memories 13a and 13b are used in order to obtain luminance signals of two kinds of timings. However, a dual port memory having one memory and two output ports is used. By doing so, it is possible to use one memory.

【0031】また、上述各実施例では、最終的に出力さ
れる再生映像信号を複合映像信号としたが、輝度信号と
クロマ信号とを分離した状態で出力させる場合に、各信
号のタイミングを合わせるときにも、上述した本発明の
構成が適用できる。
In each of the above embodiments, the reproduced video signal finally output is a composite video signal. However, when the luminance signal and the chroma signal are output in a separated state, the timing of each signal is adjusted. In some cases, the configuration of the present invention described above can be applied.

【0032】さらに、上述各実施例ではVTRの再生系
回路に適用したが、他の映像信号記録媒体(例えばビデ
オディスク)の再生装置にも適用できる。
Further, in each of the above-described embodiments, the present invention is applied to a reproduction system circuit of a VTR, but can also be applied to a reproducing apparatus of another video signal recording medium (for example, a video disk).

【0033】[0033]

【発明の効果】本発明によると、メモリを使用してデジ
タル的に遅延処理が行われるので、遅延時間の調整が簡
単に行え、輝度信号とクロマ信号のタイミングが一致し
た精度の高い再生処理が行えると共に、遅延信号自体の
劣化を抑えることができ、この点からも再生特性を改善
することができる。
According to the present invention, since delay processing is performed digitally using a memory, the delay time can be easily adjusted, and high-precision reproduction processing in which the timings of the luminance signal and the chroma signal coincide with each other is achieved. In addition to this, the deterioration of the delay signal itself can be suppressed, and the reproduction characteristics can be improved from this point as well.

【0034】この場合、遅延された輝度信号をクロマ信
号処理回路側に供給して、クロマ信号の処理に使用する
ことで、クロマ信号の処理も正確なタイミングで行わ
れ、クロマ信号処理の精度を高くすることができる。
In this case, by supplying the delayed luminance signal to the chroma signal processing circuit side and using it for the chroma signal processing, the chroma signal processing is also performed at an accurate timing, and the precision of the chroma signal processing is improved. Can be higher.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例を示す構成図である。FIG. 1 is a configuration diagram showing one embodiment of the present invention.

【図2】一実施例の要部を示す構成図である。FIG. 2 is a configuration diagram showing a main part of one embodiment.

【図3】本発明の他の実施例を示す構成図である。FIG. 3 is a configuration diagram showing another embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 ビデオテープ 4 輝度信号処理回路 5 クロマ信号処理回路 6 モード制御回路 7 切換スイッチ 8 クロマノイズリデューサ 9 クロマ波形特性改善回路 10 遅延回路 12 アナログ/デジタル変換器 13,13a,13b メモリ 15,15a,15b デジタル/アナログ変換器 21 混合器 Reference Signs List 1 video tape 4 luminance signal processing circuit 5 chroma signal processing circuit 6 mode control circuit 7 changeover switch 8 chroma noise reducer 9 chroma waveform characteristic improving circuit 10 delay circuit 12 analog / digital converter 13, 13a, 13b memory 15, 15a, 15b Digital / analog converter 21 mixer

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 5/91 - 5/956 H04N 9/79 - 9/898 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H04N 5/91-5/956 H04N 9/79-9/898

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 記録媒体より再生したアナログ映像信号
に含まれる輝度信号を処理する輝度信号処理回路と、 前記輝度信号処理回路で処理された輝度信号をデジタル
データに変換した後に記憶する第1メモリと、 前記第1メモリの出力を記憶する第2メモリと、 前記第1メモリの出力を用いて、前記アナログ映像信号
に含まれるクロマ信号を処理するクロマ信号処理回路
と、 前記第2メモリの出力をアナログ輝度信号に変換した後
に、前記クロマ信号処理回路の出力と混合する混合器
と、 前記第1メモリの書込み及び読出しタイミングと、前記
第2メモリの書込み及び読出しタイミングとを所定の時
間差に制御する制御回路とを備えること を特徴とする
像信号再生装置。
An analog video signal reproduced from a recording medium
A luminance signal processing circuit for processing a luminance signal included in the digital signal; and a luminance signal processed by the luminance signal processing circuit.
A first memory for storing data after conversion into data, a second memory for storing an output of the first memory, and an analog video signal using an output of the first memory.
Signal processing circuit that processes the chroma signal contained in
When, after converting the output of said second memory into an analog luminance signal
A mixer for mixing with the output of the chroma signal processing circuit.
When a write and read timing of the first memory, wherein
The write and read timing of the second memory at a predetermined time
A video signal reproducing device, comprising: a control circuit that controls the difference .
【請求項2】 前記クロマ信号処理回路は、前記第1メ
モリの出力から輝度の変化点を検出すると共に、検出し
た該輝度の変換点の情報に基づいて前記クロマ信号の特
性を改善するクロマ波形特性改善回路を含むこと を特徴
とする請求項1に記載の映像信号再生装置。
2. The chroma signal processing circuit according to claim 1 , wherein
The change point of the luminance is detected from the output of the
Of the chroma signal based on the information of the luminance conversion point.
Including a chroma waveform characteristic improvement circuit to improve the characteristics
The video signal reproducing apparatus according to claim 1, wherein
JP31687191A 1991-11-29 1991-11-29 Video signal playback device Expired - Fee Related JP3208581B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31687191A JP3208581B2 (en) 1991-11-29 1991-11-29 Video signal playback device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31687191A JP3208581B2 (en) 1991-11-29 1991-11-29 Video signal playback device

Publications (2)

Publication Number Publication Date
JPH05153631A JPH05153631A (en) 1993-06-18
JP3208581B2 true JP3208581B2 (en) 2001-09-17

Family

ID=18081843

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31687191A Expired - Fee Related JP3208581B2 (en) 1991-11-29 1991-11-29 Video signal playback device

Country Status (1)

Country Link
JP (1) JP3208581B2 (en)

Also Published As

Publication number Publication date
JPH05153631A (en) 1993-06-18

Similar Documents

Publication Publication Date Title
JP2916162B2 (en) Recording and playback device
JPH024070B2 (en)
JPH0725841Y2 (en) Cassette tape recorder
US4686583A (en) Dropout compensating apparatus using a digital delay circuit
JP3208581B2 (en) Video signal playback device
JPS62202332A (en) Audio signal dubbing equipment
JP3595657B2 (en) Video signal processing apparatus and method
US5247399A (en) Digital video recording and playback apparatus using different read and write operations for each individual memory
US5034826A (en) Device for reproducing a luminance signal from a magnetic record carrier in which a first and a second correction circuit both use the same delay line
US5508813A (en) Image signal processing apparatus having first-in first-out memory
JP3199220B2 (en) Magnetic recording / reproducing device
JP2629674B2 (en) Recording and playback device
KR100256013B1 (en) Digital signal processor
JP2638657B2 (en) Digital audio tape recorder
JPH01307974A (en) Digital signal recorder
JPS6359081A (en) Signal reproducing device
JPH0944199A (en) Voice signal reproducing device
JP3119268B2 (en) Data processing device
JPS60245382A (en) Magnetic recording and reproducing device
JPH0327686A (en) Still video equipment
JPH01221075A (en) Processor for reproduced video signal
JPH07162806A (en) Video signal reproducing device
JPH03183284A (en) Address controller for vtr for hi-vision
JPS63103580A (en) Video tape recorder
JPH01227286A (en) Digital recording and reproducing device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees