JP3189753B2 - Duplex system of STM-ATM converter - Google Patents

Duplex system of STM-ATM converter

Info

Publication number
JP3189753B2
JP3189753B2 JP24961597A JP24961597A JP3189753B2 JP 3189753 B2 JP3189753 B2 JP 3189753B2 JP 24961597 A JP24961597 A JP 24961597A JP 24961597 A JP24961597 A JP 24961597A JP 3189753 B2 JP3189753 B2 JP 3189753B2
Authority
JP
Japan
Prior art keywords
cell
atm
stm
logical channel
systems
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP24961597A
Other languages
Japanese (ja)
Other versions
JPH1174902A (en
Inventor
和彦 原崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP24961597A priority Critical patent/JP3189753B2/en
Publication of JPH1174902A publication Critical patent/JPH1174902A/en
Application granted granted Critical
Publication of JP3189753B2 publication Critical patent/JP3189753B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、STM(同期転送
モード)インタフェースを用いたATM(非同期転送モ
ード)セル転送装置におけるATM−STM変換方式に
関し、特に二重化構成において系間でセル同期の確立を
必要とする装置に関する。
The present invention relates to an ATM-STM conversion system in an ATM (Asynchronous Transfer Mode) cell transfer device using an STM (Synchronous Transfer Mode) interface, and more particularly to establishing cell synchronization between systems in a duplex configuration. Regarding the required equipment.

【0002】[0002]

【従来の技術】ATM−STM変換方式の二重化構成に
おいては、従来、各系の間でセル同期がとられていず、
このため、系切り換え時にセル同期外れが生じることに
なる。
2. Description of the Related Art In a duplex configuration of the ATM-STM conversion system, cell synchronization has not been conventionally taken between the respective systems.
For this reason, cell synchronization is lost at the time of system switching.

【0003】[0003]

【発明が解決しようとする課題】上記したように、従来
のATM−STM変換方式においては、二重化構成時の
各系の間でセル同期がとられていず、互いにセル同期が
あっていない装置間での系切り換え時に、受信装置でセ
ル同期外れが発生してセルロスが起こる、という問題点
を有している。
As described above, in the conventional ATM-STM conversion system, cell synchronization is not established between the respective systems in the duplex configuration, and between the devices not having cell synchronization with each other. In such a case, there is a problem that cell loss occurs due to loss of cell synchronization in the receiving apparatus at the time of system switching.

【0004】したがって、本発明は、上記問題点に鑑み
てなされたものであって、その目的は、二重化構成のA
TM−STM変換方式において、系切り替え時のセルロ
スを抑さえ、セルの伝送品質の向上を図り、もって信頼
性を向上する、STM−ATM変換装置の二重化方式を
提供することにある。
Accordingly, the present invention has been made in view of the above problems, and has as its object to provide a dual configuration A
It is an object of the present invention to provide a dual STM-ATM conversion apparatus which suppresses cell loss at the time of system switching, improves cell transmission quality, and thereby improves reliability in the TM-STM conversion method.

【0005】[0005]

【課題を解決するための手段】前記目的を達成するた
め、本発明は、ATM−STM変換処理において、待機
可能セル数単位の処理タイミング信号を生成しメイト間
で送受信する手段と、系構成条件によりマスター系とス
レーブ系を定めマスター系の処理タイミングにスレーブ
系が追従してATM−STM変換処理を行う手段と、を
備える。
In order to achieve the above-mentioned object, the present invention provides a method of generating a processing timing signal in units of the number of cells capable of waiting in an ATM-STM conversion process, and transmitting and receiving the processing timing signal between mates. Means for determining the master system and the slave system, and performing the ATM-STM conversion process by the slave system following the processing timing of the master system.

【0006】本発明の作用について説明すれば、メイト
系間でATM−STM変換処理タイミングが同期してい
るため、メイト系間のSTM/ATM転送データも一致
しており系切り替えによるセルロスは発生しない。
To explain the operation of the present invention, since the ATM-STM conversion processing timing is synchronized between the mate systems, the STM / ATM transfer data between the mate systems also match, and no cell loss due to system switching occurs. .

【0007】[0007]

【発明の実施の形態】本発明の実施の形態について以下
に説明する。本発明のSTM−ATM変換装置の二重化
方式は、その好ましい実施の形態において、ATMネッ
トワークとのインタフェース部分で、メイト系間でAT
M同期がとられている二重化システムにおいて、ATM
からSTM変換時に、ATMネットワークから受信する
ATMセルを論理チャネル(図3の5)毎に待機するに
際して(図3のセル論理リンク装置6、書込制御回路
7)、論理チャネル毎にセル待機の基準位置(「基準セ
ル待機位置」という)をメイト系間で定め、論理チャネ
ル毎に前記基準セル待機位置にセルを待機させるタイミ
ングを示す信号(「ATMマルチセル待機パルス」とい
う)をメイト系間で共有し、両系が追従してセルを待機
させることにより、メイト系間でATMネットワークか
らの受信セルの待機状況を統一するようにしたものであ
る。
Embodiments of the present invention will be described below. In the preferred embodiment, the duplex system of the STM-ATM converter according to the present invention employs an AT section between mate systems at an interface with an ATM network.
In a duplex system with M synchronization, ATM
When waiting for an ATM cell received from the ATM network for each logical channel (5 in FIG. 3) at the time of conversion from the STM to the STM (cell logical link device 6, write control circuit 7 in FIG. 3), the cell standby for each logical channel is waited. A reference position (referred to as a “reference cell standby position”) is determined between the mate systems, and a signal (referred to as an “ATM multi-cell standby pulse”) indicating the timing of waiting the cell at the reference cell standby position for each logical channel is specified between the mate systems. The system is shared, and the two systems follow each other to wait for cells, thereby unifying the standby state of cells received from the ATM network between mate systems.

【0008】また本発明のSTM−ATM変換装置の二
重化方式は、その好ましい実施の形態において、STM
ネットワークとのインタフェース部分で、メイト系間で
STM同期がとれている二重化システムにおいて、時分
割フレーム内に時間位置で割り当てられる論理チャネル
毎のタイムスロットに、前記論理チャネル(図3の5)
毎に待機しているATMセルを、タイムスロット分ずつ
取り出して積み込むに際して(図3の読出制御回路8、
時分割インタフェース9)、論理チャネル毎に待機セル
読み出しの基準位置(「基準セル待機位置」という)を
メイト系間で定め、論理チャネル毎に基準セル待機位置
からセルを取り出すタイミングを示す信号(「STMマ
ルチセル送信パルス」という)をメイト系間で共有し、
両系が追従してセルを読み出し、送信することにより、
メイト系間でSTMフレームデータ内のセル同期を合わ
せるようにしたものである。
[0008] In a preferred embodiment of the present invention, the STM-ATM converter has a duplex system.
In a duplex system in which STM synchronization is established between mate systems at an interface with a network, the logical channel (5 in FIG. 3) is assigned to a time slot for each logical channel allocated at a time position in a time division frame.
At the time of taking out and loading ATM cells waiting for each time slot for each time (read control circuit 8, FIG.
The time-division interface 9) determines a standby cell read reference position (referred to as a “reference cell standby position”) for each logical channel between the mate systems, and a signal indicating the timing of extracting cells from the reference cell standby position for each logical channel (“ STM multi-cell transmission pulse) is shared between mate systems,
By reading and transmitting cells following both systems,
The cell synchronization in the STM frame data is synchronized between the mate systems.

【0009】また本発明のSTM−ATM変換装置の二
重化方式は、その好ましい実施の形態において、STM
ネットワークとのインタフェース部分で、メイト系間で
STM同期がとれている二重化システムにおいて、ST
MフレームデータをSTMからATMに変換する際に、
時分割フレーム内に時間位置で割り当てられる論理チャ
ネル毎のタイムスロットから抽出し、論理チャネル毎に
セルのヘッダを識別して論理チャネル毎に待機するに際
して(図4のセル位置解析装置13、書込制御回路1
2、時分割インタフェース14)、論理チャネル毎にセ
ル待機の基準位置をメイト系間で定め、論理チャネル毎
に基準セル待機位置にセルを待機させるタイミングを示
す信号(「STMマルチセル待機パルス」という)をメ
イト系間で共有し、両系が追従してセルを待機すること
により、メイト系間でSTMネットワークからの受信セ
ルの待機状況を統一するようにしたものである。
[0009] In a preferred embodiment of the present invention, the STM-ATM converter has a duplex system.
In a duplex system where the STM synchronization is established between mate systems at the interface with the network, the ST
When converting M frame data from STM to ATM,
When extracting from a time slot for each logical channel assigned by a time position in a time-division frame, identifying a cell header for each logical channel, and waiting for each logical channel (the cell position analyzer 13 in FIG. Control circuit 1
2. Time-division interface 14), a signal (referred to as an "STM multi-cell standby pulse") indicating the timing at which a cell standby reference position is determined between mate systems for each logical channel and cells are standby at the reference cell standby position for each logical channel. Is shared between the mate systems, and the two systems follow each other to wait for the cells, thereby unifying the standby state of the cells received from the STM network between the mate systems.

【0010】そして本発明のSTM−ATM変換装置の
二重化方式は、その好ましい実施の形態において、待機
セルを論理チャネル毎にATMネットワークに送信する
に際して(図4の読出制御装置11)、論理チャネル毎
にセル待機の基準位置をメイト系間で定め、論理チャネ
ル毎に基準セル待機位置からセルを読み出すタイミング
を示す信号(「ATMマルチセル送信パルス」という)
をメイト系間で共有し、両系が追従してセルを送信する
ことにより、メイト系間でATMネットワークへの送信
セルの待機状況を統一するようにしたものである。
In a preferred embodiment of the present invention, when the standby cell is transmitted to the ATM network for each logical channel (read control device 11 in FIG. 4), the duplex system of the STM-ATM converter according to the present invention is used. A signal indicating the timing of reading cells from the reference cell standby position for each logical channel (referred to as "ATM multi-cell transmission pulse").
Is shared between the mate systems, and the two systems follow each other to transmit cells, thereby unifying the standby state of cells transmitted to the ATM network between the mate systems.

【0011】[0011]

【実施例】上記した本発明の実施の形態について更に詳
細に説明すべく、本発明の実施例について以下に説明す
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS In order to describe the above-mentioned embodiment of the present invention in more detail, an embodiment of the present invention will be described below.

【0012】図1は、本発明が適用した一実施例のネッ
トワークシステムの構成を示す図である。図1に示すよ
うに、ATMネットワークとSTMネットワークで構成
される二重化構成のセル転送システムにおいて、STM
ネットワークとATMネットワークのインタフェース機
能を実現するSTM−ATM変換装置(「A/S S/
A」ともいう)1に本発明が適用される。
FIG. 1 is a diagram showing a configuration of a network system according to an embodiment to which the present invention is applied. As shown in FIG. 1, in a duplicated cell transfer system composed of an ATM network and an STM network, an STM
STM-ATM conversion device ("A / S S /
A)), the present invention is applied.

【0013】図2は、本発明の一実施例のSTM−AT
M変換(S/A A/S)装置の構成を示す図である。
FIG. 2 shows an STM-AT according to an embodiment of the present invention.
It is a figure showing the composition of the M conversion (S / AA / S) device.

【0014】図2を参照して、STM−ATM変換装置
1は、交絡制御装置4が供給するメイト系間共通のタイ
ミングパルスに従い動作するという特徴を有するSTM
−>ATM変換装置(「S/A装置」という)2と、A
TM−>STM変換装置(「A/S装置」という)3
と、各系のS/A装置2とA/S装置3で生成したタイ
ミングパルスを系構成条件に従いどちらの系のものかを
選択する交絡制御装置4と、を備えて構成される。
Referring to FIG. 2, STM-ATM conversion apparatus 1 operates in accordance with a common timing pulse between mate systems supplied by confounding control apparatus 4.
-> ATM conversion device (referred to as "S / A device") 2 and A
TM-> STM conversion device (referred to as "A / S device") 3
And a confounding control device 4 that selects which of the timing pulses generated by the S / A device 2 and the A / S device 3 of each system belongs to the system configuration condition.

【0015】図3に、A/S装置3の構成を示す。図3
を参照すると、A/S装置3は、論理チャネル(論理チ
ャネル0〜n)毎にセル単位に区切られたセル待機バッ
ファ5と、ATMセルをセル待機バッファ5への待機処
理を行うセル論理チャネル解析装置6と、待機バッファ
への書き込みを制御する書込制御装置(WR CTL)
7と、待機セルを読み出しSTMフレームに積み込む処
理を行う時分割インタフェース9と、ATMセルをセル
待機バッファから読み出しSTMデータに積み込む読出
制御装置(RD CTL)8と、を備えて構成される。
なお、図3において、セル待機バッファ5内の数字はペ
ージ番号を示している。
FIG. 3 shows the configuration of the A / S device 3. FIG.
The A / S device 3 includes a cell standby buffer 5 divided into cells for each logical channel (logical channels 0 to n), and a cell logical channel for performing a standby process for the ATM cell in the cell standby buffer 5. Analysis device 6 and write control device (WR CTL) for controlling writing to the standby buffer
7, a time-division interface 9 for reading the standby cell and loading the STM frame, and a read control device (RDCTL) 8 for reading the ATM cell from the cell standby buffer and loading the STM data.
In FIG. 3, the numbers in the cell standby buffer 5 indicate page numbers.

【0016】図4に、本発明の一実施例のS/A装置2
の構成を示す。図4を参照すると、S/A装置2は、論
理チャネル毎にセル単位に区切られたセル待機バッファ
10と、ATMセルをSTMフレームから論理チャネル
毎に抜き出し待機処理を行うセル位置解析装置13と、
時分割インタフェース14と、書込制御装置(WRCT
L)12と、待機セルを論理チャネル毎にセル単位で読
み出しATMネットワークに送信する読出制御装置(R
D CTL)11と、を備えて構成される。なお、図4
において、セル待機バッファ10内の数字はページ番号
を示している。
FIG. 4 shows an S / A device 2 according to an embodiment of the present invention.
Is shown. Referring to FIG. 4, the S / A device 2 includes a cell standby buffer 10 divided into cells for each logical channel, a cell position analysis device 13 for extracting ATM cells from the STM frame for each logical channel, and performing a standby process. ,
The time division interface 14 and the write control device (WRCT
L) 12 and a read control device (R) for reading the standby cell in units of cells for each logical channel and transmitting the read cells to the ATM network.
DCTL) 11. FIG.
In the figure, the numbers in the cell waiting buffer 10 indicate page numbers.

【0017】ATMネットワークとのインタフェース部
分で、メイト系間でATM同期が取れていてSTMネッ
トワークとのインタフェース部分で、メイト系間でST
M同期がとれている二重化システムの動作について説明
する。
At the interface with the ATM network, ATM synchronization is established between the mate systems, and at the interface with the STM network, the ST between the mate systems.
The operation of the duplex system with M synchronization will be described.

【0018】交絡制御装置4は、系構成条件により自系
がマスター系かスレーブ系かを解析し、自系がマスター
系であれば、自系で生成したATMマルチセル送信パル
ス(セルフ)とATMマルチセル待機パルス(セルフ)
とSTMマルチセル送信パルス(セルフ)とSTMマル
チセル待機パルス(セルフ)を共通パルスとして選択
し、自系のA/S装置3、S/A装置2に供給する。
The confounding controller 4 analyzes whether the own system is a master system or a slave system based on system configuration conditions. If the own system is a master system, the ATM multicell transmission pulse (self) generated by the own system and the ATM multicell Standby pulse (self)
And the STM multi-cell transmission pulse (self) and the STM multi-cell standby pulse (self) are selected as common pulses and supplied to the A / S device 3 and S / A device 2 of the own system.

【0019】一方、自系がスレーブ系であれば、交絡制
御装置4は、他系で生成したATMマルチセル送信パル
ス(メイト)とATMマルチセル待機パルス(メイト)
とSTMマルチセル送信パルス(メイト)とSTMマル
チセル待機パルス(メイト)を共通パルスとして選択
し、自系のA/S装置3、S/A装置2に供給する。
On the other hand, if the own system is a slave system, the confounding control device 4 generates the ATM multi-cell transmission pulse (mate) and the ATM multi-cell standby pulse (mate) generated by the other system.
And the STM multi-cell transmission pulse (mate) and the STM multi-cell standby pulse (mate) are selected as common pulses and supplied to the A / S device 3 and S / A device 2 of the own system.

【0020】A/S装置3は、ATMセルの論理チャネ
ル毎にセル待機バッファ5を有し、バッファ内をセル長
単位のページに区切って管理を行なう。但し、両系で待
機バッファ5の論理チャネル毎のページ数は同じとす
る。
The A / S device 3 has a cell standby buffer 5 for each logical channel of ATM cells, and manages the buffer by dividing the buffer into pages in units of cell length. However, the number of pages for each logical channel of the standby buffer 5 is the same in both systems.

【0021】セル論理リンク解析装置6は、受信セルの
論理チャネルを解析して書込制御装置(WR CTL)
7に通知する。
The cell logical link analysis device 6 analyzes a logical channel of a received cell and writes data (WR CTL).
Notify 7.

【0022】書込制御装置(WR CTL)7は、受信
セルに対応した論理チャネル用の待機バッファ5に受信
セルを書き込み、ATMマルチセル待機パルス(共通)
を受信した場合には、対応論理チャネルの待機バッファ
5のページをあらかじめ決められたセル待機の基準位置
(基準ページ)に強制的に合わせて書き込みを行う。以
降の受信セルは、「基準ページ」以降からページの並び
順に受信セルの書き込みを行い、「基準ページ」書き込
みには、ATMマルチセル待機パルス(セルフ)を出力
する。
The write control unit (WR CTL) 7 writes the received cell into the standby buffer 5 for the logical channel corresponding to the received cell, and outputs an ATM multi-cell standby pulse (common).
Is received, writing is performed by forcibly adjusting the page of the standby buffer 5 of the corresponding logical channel to a predetermined cell standby reference position (reference page). For the subsequent received cells, the received cells are written in the order in which the pages are arranged from the "reference page" and thereafter, and the ATM multi-cell standby pulse (self) is output for the "reference page" write.

【0023】各系の交絡制御装置4により、ATMマル
チセル待機パルス(共通)は共有化されており、ATM
マルチセル待機パルス(共通)受信の度に、メイト系間
の受信セルの待機バッファ5位置は統一され、以降は両
系ともセルの受信順に順番にセルを書き込んでいくた
め、再度基準ページに書き込みを行う時には、メイト系
間で待機バッファ5の中身は統一される。
An ATM multi-cell standby pulse (common) is shared by the confounding control devices 4 of the respective systems.
Each time a multi-cell standby pulse (common) is received, the position of the standby buffer 5 of the received cell between the mate systems is unified, and thereafter the cells are written in the order of cell reception in both systems. When performing, the contents of the standby buffer 5 are unified among the mate systems.

【0024】時分割インタフェース装置9は、STMフ
レームによりフレーム内の時間位置をカウントし、あら
かじめ論理チャネル毎に割り当てられている時間位置に
来ると対応する論理チャネル番号とチャネル内のタイム
スロット番号を読出制御回路(RD CTL)8に供給
する。
The time-division interface device 9 counts the time position in the frame by using the STM frame, and reads the corresponding logical channel number and the time slot number in the channel when the time position is assigned to each logical channel in advance. It is supplied to the control circuit (RD CTL) 8.

【0025】読出制御装置(RD CTL)8は、時分
割インタフェース装置9が供給する論理チャネル番号に
基づき、対応するバッファからセルデータの読み出しを
タイムスロット単位に行ないSTMフレームにセルを積
み込んでいく。
The read control device (RD CTL) 8 reads cell data from the corresponding buffer on a time slot basis based on the logical channel number supplied by the time division interface device 9 and loads cells into an STM frame.

【0026】STMマルチセル送信パルス(共通)受信
時には、強制的に対応論理チャネルのバッファのページ
を、あらかじめ決められた「基準ページ」に合わせて読
み出しを行ない、以降のセルは「基準ページ」以降から
続けて読み出しを行なうと共に、「基準ページ」からセ
ルの先頭を読み出す際にはSTMマルチセル送信パルス
(セルフ)を出力する。
When the STM multi-cell transmission pulse (common) is received, the buffer page of the corresponding logical channel is forcibly read out in accordance with a predetermined "reference page", and the subsequent cells are read from the "reference page" and thereafter. The read operation is continued, and an STM multi-cell transmission pulse (self) is output when the head of the cell is read from the “reference page”.

【0027】各系の交絡制御装置4によりSTMマルチ
セル送信パルス(共通)は共有化されており、ATMマ
ルチセル送信パルス(共通)を受信する度に、メイト系
間のセルの待機バッファ5のリード・ポインタ位置は統
一され、以降は両系とも待機バッファ5のページ順にセ
ルを読み出していくため、同一タイミングで同一データ
が読み出され続け、メイト系間でSTMフレーム内での
セル同期が確立する。
The STM multi-cell transmission pulse (common) is shared by the confounding control devices 4 of the respective systems. Each time the ATM multi-cell transmission pulse (common) is received, the read / read of the cell standby buffer 5 between the mate systems is performed. Since the pointer positions are unified and the cells are subsequently read out in the order of the pages of the standby buffer 5 in both systems, the same data continues to be read out at the same timing, and cell synchronization in the STM frame is established between the mate systems.

【0028】次に、図4を参照して、S/A装置2につ
いて説明する。S/A装置2は、取り扱うセルの論理チ
ャネル毎にセルを蓄積するバッファ10を有し、バッフ
ァ内をセル長単位のページに区切って管理を行なう。
Next, the S / A device 2 will be described with reference to FIG. The S / A device 2 has a buffer 10 for storing cells for each logical channel of a cell to be handled, and manages the buffer by dividing the buffer into pages in units of cell length.

【0029】但し、両系で待機バッファ10の論理チャ
ネル毎のページ数は同じとする。
However, the number of pages for each logical channel of the standby buffer 10 is the same in both systems.

【0030】時分割インタフェース装置14は、STM
フレームパルスによりフレーム内の時間位置をカウント
し、あらかじめ論理チャネル毎に割り当てられている時
間位置に来ると対応する論理チャネル番号とチャネル内
のタイムスロット番号をWRCTL12とセル位置解析
装置13に供給する。
The time-division interface device 14 is an STM
The time position in the frame is counted by the frame pulse, and when a time position assigned to each logical channel is reached in advance, the corresponding logical channel number and time slot number in the channel are supplied to the WRCTL 12 and the cell position analyzer 13.

【0031】セル位置解析装置13では、論理チャネル
番号に基づきSTMフレームから論理チャネル毎にデー
タを抽出して、HEC演算手段などを要して、論理チャ
ネル毎にATMセルの先頭位置を検出し、セル先頭タイ
ミングを書込制御装置(WRCTL)12に通知する。
The cell position analyzer 13 extracts data for each logical channel from the STM frame based on the logical channel number, requires HEC operation means and the like, detects the start position of the ATM cell for each logical channel, The cell start timing is notified to the write control device (WRCTL) 12.

【0032】書込制御装置(WR CTL)12では、
時分割インタフェース14が供給する書き込み論理チャ
ネル/タイムスロット番号に基づき、受信データを対応
するバッファ10に書き込み、セル位置解析装置13か
ら通知されたセル先頭タイミング信号により、書き込む
セルのページを変更し、セル単位にセルの書き込みを行
なう。
In the write control device (WR CTL) 12,
Based on the write logical channel / time slot number supplied by the time division interface 14, the received data is written to the corresponding buffer 10, and the page of the cell to be written is changed by the cell head timing signal notified from the cell position analyzer 13, Cell writing is performed in cell units.

【0033】STMマルチセル待機パルス(共通)を受
信した場合には、強制的に対応論理チャネルのバッファ
10のページを、あらかじめ決めた「基準ページ」に合
わせて書き込みを行い、以降の受信セルは「基準ペー
ジ」以降から続けて書き込みを行なうと共に、「基準ペ
ージ」書き込み時には、STMマルチセル待機パルス
(セルフ)を出力する。
When the STM multi-cell standby pulse (common) is received, the page of the buffer 10 of the corresponding logical channel is forcibly written in accordance with a predetermined “reference page”, and the subsequent received cells are “ Writing is continued from the "reference page" and thereafter, and at the time of "reference page" writing, an STM multi-cell standby pulse (self) is output.

【0034】各系の交絡制御装置4により、STMマル
チセル待機パルス(共通)は共有化されており、STM
マルチセル待機パルス(共通)受信の度にメイト系間の
受信セルの待機バッファ10位置は統一され、以降は両
系ともセルの受信順に順番にセルを書き込んでいくた
め、以降メイト系間で待機バッファの中身は統一され
る。
The STM multi-cell standby pulse (common) is shared by the confounding controllers 4 of the respective systems.
Each time a multi-cell standby pulse (common) is received, the position of the standby buffer 10 of the reception cell between the mate systems is unified, and the cells are sequentially written in the order of cell reception in both systems. Is unified.

【0035】読出制御回路(RD CTL)11では、
論理チャネル毎にページ順にセル単位で読み出しATM
ネットワークにセル送信を行う。
In the read control circuit (RD CTL) 11,
ATM read out in cell order in page order for each logical channel
Perform cell transmission to the network.

【0036】ATMマルチセル送信パルス(共通)を受
信した場合には強制的に対応論理チャネルのバッファの
ページを、あらかじめ決められたた「基準ページ」に合
わせて読み出しを行い、以降のセルは「基準ページ」以
降から続けて読み出しを行なうと共に「基準ページ」読
み出し時にはATMマルチセル送信パルス(セルフ)を
出力する。
When an ATM multi-cell transmission pulse (common) is received, the buffer page of the corresponding logical channel is forcibly read in accordance with a predetermined "reference page", and the subsequent cells are set to the "reference page". Reading is performed continuously from "page" and thereafter, and at the time of reading "reference page", an ATM multi-cell transmission pulse (self) is output.

【0037】各系の交絡制御装置4により、STMマル
チセル送信パルス(共通)は共有化されており、STM
マルチセル送信パルス(共通)受信の度にメイト系間の
待機バッファ10のリードポインタ位置は統一され、以
降は両系ともページ順にセルを読み出していくため、メ
イト系間で待機バッファ10の中身は統一される。
The STM multi-cell transmission pulse (common) is shared by the confounding control devices 4 of the respective systems.
Each time a multi-cell transmission pulse (common) is received, the read pointer position of the standby buffer 10 between the mate systems is unified, and thereafter the cells are read out in page order in both systems, so the contents of the standby buffer 10 are unified between the mate systems. Is done.

【0038】図5に、本発明の一実施例を適用したシス
テム構成の一例を示す。図5に示す構成においては、運
用(ACT)系ATM装置から両系のA/S装置、S/
A装置に対して同時にセル送信が行われ、同様に、AC
T系A/S装置、S/A装置から両系のATM装置にセ
ル送信が行われる。
FIG. 5 shows an example of a system configuration to which an embodiment of the present invention is applied. In the configuration shown in FIG. 5, the A / S devices of both systems, the S /
Cell transmission is simultaneously performed to the A device, and similarly,
Cell transmission is performed from the T-system A / S device and the S / A device to the ATM devices of both systems.

【0039】このため、A/S装置、S/A装置のAT
Mセルの受信側では、A/S装置、S/A装置のメイト
系間のセル同期が取られているため、本発明を適用する
事により待機バッファの状態がメイト系間で同一に保た
れており、STMフレームのセル同期の確立も実現す
る。
For this reason, the AT of the A / S device and the S / A device
On the receiving side of the M cell, since the cell synchronization between the mate systems of the A / S device and the S / A device is established, the state of the standby buffer is kept the same between the mate systems by applying the present invention. Thus, the cell synchronization of the STM frame is also established.

【0040】一方、ATMセル送信側では実際にセル送
信を行うのは、ACT系A/S装置、S/A装置のみで
あり、スタンバイ(SBY)系のA/S装置、S/A装
置では実際の送信動作を行わない。
On the other hand, only the ACT A / S device and the S / A device actually perform cell transmission on the ATM cell transmitting side, and the standby (SBY) A / S device and the S / A device perform the cell transmission. Does not perform the actual transmission operation.

【0041】このため、本実施例では、交絡信号と共
に、A/S装置、S/A装置のACT系からATMセル
送信時の、先頭パルス(SOC)と送信セルの論理チャ
ネル番号を供給し、SBY系がACT系からのSOCと
論理チャネル番号に基づき仮想的なセル送信を行い、待
機バッファの状態をACT系と同一状態に保ち、自系が
ACT系になった後に旧ACT系に追従して動作可能な
様に対応している。
For this reason, in this embodiment, the head pulse (SOC) and the logical channel number of the transmission cell at the time of ATM cell transmission are supplied from the ACT system of the A / S device and the S / A device together with the confounding signal. The SBY system performs virtual cell transmission based on the SOC from the ACT system and the logical channel number, keeps the standby buffer in the same state as the ACT system, and follows the old ACT system after the own system becomes the ACT system. Operable.

【0042】本発明の別の実施例として、スレーブ系が
動作開始時に即座にマスター系の動作に追従するための
機能の追加方法について説明する。図3、図4の各読出
制御装置、書込制御装置(RD/WR CTL)にメイ
ト系動作監視機能を追加し、マスター系がスレーブ系の
動作状態を監視して、スレーブ系の動作開始を確認した
際に処理中のページの次のページの先頭位置「基準ペー
ジ」としてセルフパルスをスレーブ系に出力し、以降よ
りマスター系はこのページ位置を基準位置として処理を
行う。
As another embodiment of the present invention, a method of adding a function for allowing the slave system to immediately follow the operation of the master system at the start of the operation will be described. A mate-system operation monitoring function is added to each of the read control device and the write control device (RD / WR CTL) in FIGS. 3 and 4 so that the master system monitors the operation state of the slave system and starts the operation of the slave system. Upon confirmation, a self-pulse is output to the slave system as the head position "reference page" of the page next to the page being processed, and the master system thereafter performs processing using this page position as the reference position.

【0043】上記の様に、スレーブ系の動作開始をトリ
ガに動的に「基準ページ」を決定する事により、スレー
ブ系は動作開始後即座に「基準ページ」から処理を開始
できるため、短時間でマスター系と同じ状態になること
が出来る。
As described above, by dynamically determining the “reference page” triggered by the start of the operation of the slave system, the slave system can immediately start processing from the “reference page” immediately after the start of the operation. Can be in the same state as the master system.

【0044】また、マスターとスレーブで「基準ペー
ジ」のページ番号が異なるが、論理チャネル毎にバッフ
ァのページ数が両系で同じため動作に支障はない。
Although the page number of the "reference page" differs between the master and the slave, there is no problem in the operation because the number of pages in the buffer is the same for each logical channel in both systems.

【0045】[0045]

【発明の効果】以上説明したように、本発明によれば、
容易に二重化構成のA/S装置、S/A装置のSTMイ
ンタフェース側出力、ATMインタフェース側出力にお
けるメイト系間でのセル同期確立を実現し、セルロスが
発生せずに、系切り替えを行う事が可能になり、セルの
伝送品質を保証する、という効果を奏する。
As described above, according to the present invention,
It is possible to easily establish cell synchronization between mate systems in STM interface side output and ATM interface side output of duplexed A / S device, S / A device, and perform system switching without cell loss. This makes it possible to guarantee the transmission quality of the cell.

【0046】その理由は、本発明においては、ATM−
STM変換処理において、待機可能セル数単位の処理タ
イミング信号を生成しメイト間で送受信する手段と、系
構成条件によりマスター系とスレーブ系を定め、マスタ
ー系の処理タイミングにスレーブ系が追従してATM−
STM変換処理を行う手段と、を備えたことによる。
The reason is that, in the present invention, the ATM-
In the STM conversion processing, a means for generating a processing timing signal in units of cells capable of waiting and transmitting and receiving between mates, a master system and a slave system are determined according to system configuration conditions, and the slave system follows the processing timing of the master system so that the ATM system can follow the processing timing. −
Means for performing STM conversion processing.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明が適用されるATM−STMシステム構
成を示す図である。
FIG. 1 is a diagram showing an ATM-STM system configuration to which the present invention is applied.

【図2】本発明の一実施例のTM−ATM変換装置の構
成を示す図である。
FIG. 2 is a diagram showing a configuration of a TM-ATM conversion device according to one embodiment of the present invention.

【図3】本発明の一実施例のA/S装置の構成を示す図
である。
FIG. 3 is a diagram illustrating a configuration of an A / S device according to an embodiment of the present invention.

【図4】本発明の一実施例の用いたS/A装置の構成を
示す図である。
FIG. 4 is a diagram showing a configuration of an S / A device used in one embodiment of the present invention.

【図5】本発明の一実施例を適用したシステム構成を示
す図である。
FIG. 5 is a diagram showing a system configuration to which an embodiment of the present invention is applied.

【符号の説明】[Explanation of symbols]

1 STM−ATM変換装置 2 S/A(STM−>ATMデータ変換装置) 3 A/S(ATM−>STMデータ変換装置) 4 交絡制御装置 5 ATM−>STM変換用の論理チャネルごとのセル
待機バッファ 6 受信ATMセル論理リンク解析装置 7 WR CTL(書込制御装置) 8 RD CTL(読出制御装置) 9 時分割インタフェース 10 STM−>ATM変換用の論理チャネルごとのセ
ル待機バッファ 11 RC CTL(読出制御装置) 12 WR CTL(書込制御装置) 13 セル位置解析装置 14 時分割インタフェース
Reference Signs List 1 STM-ATM converter 2 S / A (STM-> ATM data converter) 3 A / S (ATM-> STM data converter) 4 Entanglement controller 5 ATM-> Cell standby for each logical channel for STM conversion Buffer 6 Received ATM cell logical link analyzer 7 WR CTL (write controller) 8 RD CTL (read controller) 9 Time division interface 10 Cell standby buffer for each logical channel for STM-> ATM conversion 11 RC CTL (read Control device) 12 WR CTL (Write control device) 13 Cell position analysis device 14 Time division interface

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】ATMネットワークとのインタフェース部
分で、メイト系間でATM同期がとられている二重化シ
ステムにおいて、 ATMからSTM変換時に、ATMネットワークから受
信するATMセルを論理チャネル毎に待機する手段にお
いて、 論理チャネル毎にセル待機の基準位置(「基準セル待機
位置」という)をメイト系間で定め、 論理チャネル毎に前記基準セル待機位置にセルを待機さ
せるタイミングを示す信号(「ATMマルチセル待機パ
ルス」という)をメイト系間で共有し、 両系が追従してセルを待機させることにより、メイト系
間でATMネットワークからの受信セルの待機状況を統
一させるようにしたことを特徴とするSTM−ATM変
換装置の二重化方式。
In a duplex system in which ATM is synchronized between mate systems at an interface portion with an ATM network, means for waiting ATM cells received from the ATM network for each logical channel at the time of conversion from ATM to STM. A reference position for cell standby for each logical channel (referred to as a "reference cell standby position") is determined between mate systems, and a signal ("ATM multi-cell standby pulse") indicating the timing of waiting cells at the reference cell standby position for each logical channel ) Is shared between the mate systems, and the two systems follow each other to make the cells stand by, thereby unifying the standby state of the cells received from the ATM network between the mate systems. Redundant system of ATM converter.
【請求項2】STMネットワークとのインタフェース部
分で、メイト系間でSTM同期がとれている二重化シ
ステムにおいて、 時分割フレーム内に時間位置で割り当てられる論理チャ
ネル毎のタイムスロットに、前記論理チャネル毎に待機
しているATMセルを、タイムスロット分ずつ取り出し
て積み込む転送手段において、 論理チャネル毎に待機セル読み出しの基準位置(「基準
セル待機位置」という)をメイト系間で定め、 論理チャネル毎に基準セル待機位置からセルを取り出す
タイミングを示す信号(「STMマルチセル送信パル
ス」という)をメイト系間で共有し、 両系が追従してセルを読み出し送信することにより、メ
イト系間でSTMフレームデータ内のセル同期を合わせ
るようにしたことを特徴とする請求項記載のSTM−
ATM変換装置の二重化方式。
In 2. The interface portion between the STM network, the duplex system STM synchronizing between mate system is DOO et al, the time slots per logical channel assigned by the time position in the divided frame time, the logical channel A transfer means for taking out and loading ATM cells waiting for each time slot for each time slot, determines a reference position for reading standby cells (referred to as a “reference cell standby position”) for each logical channel between mate systems, A signal indicating the timing of taking out a cell from the reference cell standby position (referred to as “STM multi-cell transmission pulse”) is shared between the mate systems, and both systems follow and read out cells for transmission. ST according to claim 1, characterized in that with aligning the cell synchronization in the data M-
Redundant system of ATM converter.
【請求項3】STMネットワークとのインタフェース部
分で、メイト系間でSTM同期がとれている二重化シ
ステムにおいて、 STMフレームデータをSTMからATMに変換する際
に、時分割フレーム内に時間位置で割り当てられる論理
チャネル毎のタイムスロットから抽出し、論理チャネル
毎にセルのヘッダを識別して論理チャネル毎に待機する
手段において、 論理チャネル毎にセル待機の基準位置をメイト系間で定
め、論理チャネル毎に基準セル待機位置にセルを待機さ
せるタイミングを示す信号(「STMマルチセル待機パ
ルス」という)をメイト系間で共有し、 両系が追従してセルを待機することにより、メイト系間
でSTMネットワークからの受信セルの待機状況を統一
させるようにしたことを特徴とするSTM−ATM変換
装置の二重化方式。
In the interface portion between 3. STM network, the duplex system STM synchronizing between mate system is DOO et al, in converting the STM frame data from STM to ATM, with the time position in the divided frame time Means for extracting from a time slot for each logical channel to be allocated, identifying a cell header for each logical channel, and waiting for each logical channel, determining a cell standby reference position between mate systems for each logical channel, A signal indicating the timing of waiting the cell at the reference cell standby position (referred to as "STM multi-cell standby pulse") is shared between the mate systems each time, and the two systems follow up and wait for the cell, so that the STM can be performed between the mate systems. STM-ATM conversion characterized by unifying the standby state of cells received from the network. Dual system of the device.
【請求項4】前記待機セルを論理チャネル毎にATMネ
ットワークに送信する手段において、 論理チャネル毎にセル待機の基準位置をメイト系間で定
め、論理チャネル毎に基準セル待機位置からセルを読み
出すタイミングを示す信号(「ATMマルチセル送信パ
ルス」という)をメイト系間で共有し、両系が追従して
セルを送信することにより、メイト系間でATMネット
ワークへの送信セルの待機状況を統一させるようにした
ことを特徴とする請求項記載のSTM−ATM変換装
置の二重化方式。
4. A means for transmitting a standby cell to an ATM network for each logical channel, wherein a reference position of cell standby is determined between mate systems for each logical channel, and a timing of reading a cell from the reference cell standby position for each logical channel. (Referred to as "ATM multi-cell transmission pulse") is shared between the mate systems, and the two systems follow each other to transmit cells, thereby unifying the standby state of transmission cells to the ATM network between the mate systems. 4. A duplex system for an STM-ATM converter according to claim 3, wherein:
JP24961597A 1997-08-29 1997-08-29 Duplex system of STM-ATM converter Expired - Fee Related JP3189753B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24961597A JP3189753B2 (en) 1997-08-29 1997-08-29 Duplex system of STM-ATM converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24961597A JP3189753B2 (en) 1997-08-29 1997-08-29 Duplex system of STM-ATM converter

Publications (2)

Publication Number Publication Date
JPH1174902A JPH1174902A (en) 1999-03-16
JP3189753B2 true JP3189753B2 (en) 2001-07-16

Family

ID=17195669

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24961597A Expired - Fee Related JP3189753B2 (en) 1997-08-29 1997-08-29 Duplex system of STM-ATM converter

Country Status (1)

Country Link
JP (1) JP3189753B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR200490274Y1 (en) * 2017-05-08 2019-11-08 메가솔라(주) The solar cell module support structure

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3185922B2 (en) 1998-04-16 2001-07-11 日本電気株式会社 Duplex configuration AAL termination device and synchronization method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR200490274Y1 (en) * 2017-05-08 2019-11-08 메가솔라(주) The solar cell module support structure

Also Published As

Publication number Publication date
JPH1174902A (en) 1999-03-16

Similar Documents

Publication Publication Date Title
US5377189A (en) Hybrid data communications systems
JPH0720122B2 (en) Packet communication system using ring type transmission line
JPH04220829A (en) Cell phase changing circuit
JP3189753B2 (en) Duplex system of STM-ATM converter
US6418144B1 (en) AAL terminal system of duplex configuration and synchronization method
EP0601853B1 (en) line accommodation circuit and method for switch changeover when a fault is detected
JPH0561704A (en) System for access from duplex part standby system to single part
JP4101361B2 (en) Audio data transmitting / receiving apparatus and audio data transmitting / receiving system
EP0474698B1 (en) Hybrid data communications system
JP3055530B2 (en) AAL1 terminating device duplexing method for converting ATM to STM data and its configuration
JP3799313B2 (en) Non-instantaneous switching method and method of ATM switch device
JP3095060B2 (en) ATM switch device
JP2833910B2 (en) Communication control device
JP2806766B2 (en) Cell input / output line accommodating apparatus and system switching control method
JP3591491B2 (en) Duplex queue synchronization method
US6343102B1 (en) In-station control system and method
JP2002111670A (en) Concentrator/multiplexer
JPH056332A (en) Data cell transfer system for multi-bus
JPH06252906A (en) Synchronization control system
JP3512913B2 (en) Station control system and station control method
JPH0495431A (en) Cell receiver
JP3027940B2 (en) Cell transmission / reception rate control method and cell assembly / disassembly module
KR20010049071A (en) A duplex controlling apparatus between modules in a Asynchronous Transfer Mode switching system, and control method thereof
JPH01293049A (en) Reception controlling system for distributed processing type packet exchange
JPH04119032A (en) Method and circuit for cell phase synchronization

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010417

LAPS Cancellation because of no payment of annual fees